

## LES CIRCUITS INTEGRÈS

#### Pr. Ibtissam LACHKAR





## I. Généralités

### Exemple 1:



Amplificateur opérationnel LM741



Schéma interne de l'Amplificateur opérationnel LM741

## Exemple 2:



NE 555



Schéma bloc simplifié du NE555



#### Circuit intégré

- Le circuit intégré (CI), aussi appelé puce électronique, est un composant électronique reproduisant une, ou plusieurs, fonction(s) électronique(s) plus ou moins complexe(s), intégrant souvent plusieurs types de composants électroniques de base dans un volume réduit (sur une petite plaque), rendant le circuit facile à mettre en œuvre.
- Il existe une très grande variété de ces composants divisés en deux grandes catégories : <u>analogique</u> et <u>numérique</u>.

•



### Historique

1958, l'Américain <u>Jack Kilby</u> invente le premier circuit intégré jetant ainsi les bases du <u>matériel informatique</u> moderne. Kilby a tout simplement relié entre eux différents <u>transistors</u> en les câblant à la main. Il ne faudra par la suite que quelques mois pour passer du stade de <u>prototype</u> à la production de masse de puces en silicium contenant plusieurs transistors. Ces ensembles de transistors interconnectés en circuits microscopiques dans un même bloc, permettaient la réalisation de <u>mémoires</u>, ainsi que d'<u>unités</u> <u>arithmétiques et logiques</u>.

Ce concept révolutionnaire concentrait dans un volume incroyablement réduit, un maximum de fonctions logiques, auxquelles l'extérieur accédait à travers des connexions réparties à la périphérie du circuit. Cette découverte a valu à Kilby un <u>prix Nobel</u> de <u>physique</u> en <u>2000</u>, alors que celui-ci siégeait toujours au directoire de <u>Texas Instruments</u> et détenait plus de 60 <u>brevets</u> à son nom.



## Circuit intégré analogique

- Les circuits intégrés analogiques les plus simples peuvent être de simples transistors encapsulés les uns à côté des autres sans liaison entre eux, jusqu'à des assemblages complexes pouvant réunir toutes les fonctions requises pour le fonctionnement d'un appareil dont il est le seul composant.
- Les <u>amplificateurs opérationnels</u> sont des représentants de moyenne complexité de cette grande famille où l'on retrouve aussi des composants réservés à l'électronique haute <u>fréquence</u> et de <u>télécommunication</u>.
- De nombreuses applications analogiques sont à base d'amplificateurs opérationnels.



## Circuit intégré numérique

 Les <u>circuits intégrés numériques</u> les plus simples sont des portes logiques (et, ou et non), les plus complexes sont les microprocesseurs et les plus denses sont les mémoires. On trouve de nombreux circuits intégrés dédiés à des applications spécifiques (ou ASIC pour Application-specific integrated circuit), notamment pour le traitement du signal (traitement d'image, compression vidéo...) on parle alors de processeur de signal numérique (ou DSP pour Digital Signal Processor). Une famille importante de circuits intégrés est celle des composants de logique programmable (FPGA, CPLD). Ces composants sont amenés à remplacer les portes logiques simples en raison de leur grande densité d'intégration.



## II. Fabrication



#### Le boîtier

- Les circuits intégrés se présentent généralement sous la forme de <u>boîtiers</u> pleins rectangulaires, noirs, équipés sur un ou plusieurs côtés voire sur une face, de « pattes » (appelées aussi broches ou pins) permettant d'établir les connexions électriques avec l'extérieur du boîtier. Ces composants sont <u>brasés</u>, (soudé) sur un <u>circuit imprimé</u>, ou enfichés, à des fins de démontage, dans des supports eux-mêmes brasés sur un circuit imprimé.
- Sur le boîtier peuvent être peint : le logo du fabricant, une référence qui permet d'identifier le composant, un code correspondant à des variantes ou révisions, la date de fabrication (4 chiffres codés AASS : année et semaine)...



#### Le boîtier...

- Les progrès de l'intégration sont tels que les circuits intégrés peuvent devenir très petits. Leur taille ne dépend plus guère que de la capacité du boîtier à dissiper la chaleur produite par effet Joule et, bien souvent du nombre, de la taille des broches de sortie du circuit ainsi que de leur espacement.
- Différents types de boîtiers permettent d'adapter le circuit intégré à son environnement de destination.

Le format le plus ancien a pour nom <u>Dual Inline Package</u> (DIP ou DIL) qui se traduit sommairement par « boîtier avec deux lignes ».



Un microcontrôleur boîtier DIP.



#### Le boîtier.. fonctions

- Assurer la jonction électrique avec l'extérieur. Plusieurs solutions sont possibles :
  - Utilisation de pins qui vont être brasés au circuit imprimé, par exemple les boîtiers <u>DIP</u> ou <u>QFP</u>
  - Des plages dorées vont être brasées par apport de <u>pâte à</u>
     <u>braser</u> lors du processus de brasage, par exemple les boîtiers <u>QFN</u>
  - Utilisation de billes de brasage pour faire la jonction entre le boîtier et le PCB, ce sont les boîtiers BGA









#### Le boîtier.. Fonctions..

- Assurer la dissipation thermique
- Protéger la puce de l'environnement hostile (chocs, poussière, rayonnements)
- Adapter le composant aux contraintes de fabrication : on passe généralement d'un pas entre pins de l'ordre de la centaine de <u>um</u> au <u>mm</u>. Les contraintes de brasage sont également optimisées notamment pour la température de brasure qui est très élevée..



Jonction entre le composant et le boîtier par *bonding* sur un circuit intégré Intel 8742



#### Le Die

- Le die est la partie élémentaire, de forme rectangulaire, reproduite à l'identique à l'aide d'une matrice sur une tranche de silicium en cours de fabrication. Il correspond à un circuit intégré qui sera ensuite découpé et que l'on appellera une puce avant qu'elle ne soit encapsulée pour donner un circuit intégré complet, prêt à être monté sur une carte.
- Le Die d'un circuit intégré comprend sous des formes miniaturisées principalement des <u>transistors</u>, des <u>diodes</u>, des <u>résistances</u>, des <u>condensateurs</u>, plus rarement des <u>inductances</u>, car elles sont plus difficilement miniaturisables.



Exemple de die de circuit intégré



## Échelle d'intégration

| Nom  | Signification Année de sortie |      |
|------|-------------------------------|------|
| SSI  | small-scale integration       | 1964 |
| MSI  | medium-scale integration      | 1968 |
| LSI  | large-scale integration       | 1971 |
| VLSI | very large-scale integration  | 1980 |
| ULSI | ultra large-scale integration | 1984 |

| Nom  | Nombre de transistors | Nombre de portes logiques par boîtier |
|------|-----------------------|---------------------------------------|
| SSI  | 1 à 10                | 1 à 12                                |
| MSI  | 10 à 500              | 13 à 99                               |
| LSI  | 500 à 20 000          | 100 à 9 999                           |
| VLSI | 20 000 à 1 000 000    | 10 000 à 99 999                       |
| ULSI | 1 000 000 et plus     | 100 000 et plus                       |



#### Etapes de fabrication

- La fabrication des CI utilise habituellement le <u>silicium</u>, néanmoins, d'autres matériaux sont parfois employés, comme le <u>germanium</u> ou l'<u>arséniure de gallium</u>.
- Le silicium est un <u>semi-conducteur</u> dans sa forme mono<u>cristalline</u>. Ce <u>matériau</u> doit être pur à 99,99 %.
- On fabrique d'abord un barreau cylindrique de silicium en le cristallisant très lentement. Ce barreau est ensuite découpé pour être utilisé sous forme de galettes de 100 à 800 µm d'épaisseur et ayant jusqu'à 300 mm de diamètre, appelé wafer (galette, en anglais).

Un wafer va supporter de nombreux circuits intégrés.



## Etapes de fabrication..

- Le nombre d'étapes de la fabrication des circuits intégrés a crû considérablement depuis 20 ans. Il peut atteindre plusieurs dizaines pour certaines productions spécialisées. Toutefois, on retrouve à peu près toujours la même série d'étapes :
- Préparation de la couche : on expose le <u>wafer</u> à du <u>dioxygène</u> pur après chauffage pour fabriquer une couche d'oxyde (isolant) en surface, ensuite le wafer est recouvert d'un vernis *photosensible*.
- Transfert: on transfère le dessin du circuit à reproduire sur la surface photosensible à l'aide d'un masque, comme pour la peinture au pochoir, en l'exposant aux <u>ultraviolets</u>, (ou aux <u>rayons X</u>, pour les gravures les plus fines). Le vernis non soumis aux rayonnements est dissous grâce à un solvant spécifique.



### Etapes de fabrication...

- Gravure : l'oxyde de silicium est protégé par le vernis aux endroits exposés aux ultraviolets. Un agent corrosif va creuser la couche d'oxyde aux endroits non protégés.
- <u>Dopage</u>: on dissout ensuite le vernis exposé avec un autre solvant, et des ions métalliques, appelés dopants, sont introduits dans le silicium exposé là où l'oxyde a été creusé, afin de le rendre conducteur.
- Couche suivante: l'opération est renouvelée pour créer les couches successives du circuit intégré ou du microprocesseur (jusqu'à 13).



#### Etapes de fabrication....

- On détermine la qualité de la gravure selon le plus petit motif qu'il est possible de graver, en l'occurrence la largeur de la grille du <u>transistor</u> MOS. En 2004, les gravures les plus fines en production sont de 0,13 µm (ou <u>130 nm</u>) et **90 nm**.
- En 2006, les gravures les plus fines en production sont de 60 nm et 30 nm.
- En 2015, les gravures les plus fines en production sont de <u>14 nm</u>.
- En 2018, les gravures les plus fines en production sont de <u>10 nm</u>.
- IBM a affirmé pouvoir graver en <u>5 nm</u>, ce que l'on pourrait voir arriver en production en 2019/2020.



## Les sept premiers fabricants

| Rang<br>2011 | Société                | Nationalité/localisation | Chiffre<br>d'affaires<br>(Million<br>de \$<br>USD) | 2011/2010 | Part de<br>marché |
|--------------|------------------------|--------------------------|----------------------------------------------------|-----------|-------------------|
| 1            | Intel Corporation(1)   | Etats-Unis               | 49 685                                             | +23,0 %   | 15,9 %            |
| 2            | Samsung Electronics    | Corée du Sud             | 29 242                                             | +3,0 %    | 9,3 %             |
| 3            | Texas Instruments(2)   | Etats-Unis               | 14 081                                             | +8,4 %    | 4,5 %             |
| 4            | Toshiba Semiconductors | <ul><li>Japon</li></ul>  | 13 362                                             | +2,7 %    | 4,3 %             |
| 5            | Renesas Technology     | <ul><li>Japon</li></ul>  | 11 153                                             | -6,2 %    | 3,6 %             |
| 6            | Qualcomm(3)            | Etats-Unis               | 10 080                                             | +39,9 %   | 3,2 %             |
| 7            | STMicroelectronics     | ■ France I Italie        | 9 792                                              | -5,4 %    | 3,1 %             |



# III. Familles Logiques



## Logique positive et négative

En électronique numérique on travaille essentiellement avec des signaux binaires qui ne peuvent avoir que les deux valeurs binaires 0 et 5. Physiquement, les signaux numériques sont des tensions dont les valeurs ne peuvent appartenir qu'à deux intervalles possibles appelés niveaux logiques. On définit les niveaux logiques comme suit :

Niveau bas = Valeurs basses de la tension

Niveau haut = Valeurs élevées de la tension

Le niveau bas est représenté par L (Low). Le niveau haut est représenté par H (High).





## Logique positive et négative ...

- Il y a deux façons pour associer les valeurs binaires 0 et 1 (valeurs mathématiques) aux niveaux logiques L et H (valeurs physiques).
- Logique positive:

```
Etat haut = 1; Etat bas = 0
```

Logique négative:

```
Etat bas = 1 ; Etat haut = 0
```

On utilisera surtout la logique positive.



### Temps de propagation

- C'est le temps que met un signal pour passer d'une entrée à la sortie d'une porte.
- On distingue:
  - 1. t<sub>PLH</sub>: Temps de propagation, lorsque la sortie passe de L à H.
  - 2. t<sub>PHL</sub>: Temps de propagation, lorsque la sortie passe de H à L.



tp HL = temps de propagation à la décroissance du signal de sortie tp LH = temps de propagation à la croissance du signal de sortie



#### Consommation

Les C.I. sont alimentés par une tension constante appelée VCC (ou VDD).

Le courant absorbé par le C.I. est variable suivant l'état des sorties, on définit alors les courants suivants :

- I<sub>CCH</sub>: le courant qui est absorbé lorsque toutes les sorties sont au niveau haut
- I<sub>CCL</sub>: le courant qui est absorbé lorsque toutes les sorties sont au niveau bas.

La consommation moyenne est donnée par :

$$P_{Dmoy} = I_{CC}(moy).V_{CC}$$
  
Avec :  
 $I_{CC}(moy) = (I_{CCH} + I_{CCL})/2$ 



#### Sortance

 La sortance est définit comme étant le nombre maximal de portes du même type qu'on peut brancher à une même sortie. Généralement elle faut la calculée à partir des paramètres courants.





#### Sortance...

 On calcul le nombre de porte qu'on peut brancher à l'état bas et à l'état haut :

$$N_1 = \frac{I_{OL}(\text{max})}{I_{IL}(\text{max})}$$
 est le nombre maximal de portes qu'on peut brancher sur la sortie au niveau bas

$$N_2 = \frac{I_{OH}(\text{max})}{I_{IH}(\text{max})}$$
 est le nombre maximal de portes qu'on peut brancher sur la sortie au niveau haut

La sortance est égale au minimum des deux nombres  $N_1$  et  $N_2$ .



## Marge de sensibilité aux bruits

 Les états des niveaux logiques pour une sortie et pour une entrée sont schématisés sur la figure ci contre. Les marge de sensibilité sont définis par :

 $V_{NH} = V_{OH(min)} - V_{IH(min)}$ : marge de sensibilité à l'état haut  $V_{NL} = V_{IL(min)} - V_{IL(min)}$ : marge de sensibilité à l'état bas





### Marge de sensibilité aux bruits...

 Quand une sortie logique à l'état haut attaque l'entrée d'un circuit logique, et si un champ électromagnétique extérieur provoque une pointe de tension négative supérieur à V<sub>NH</sub> qui va parasité la ligne du signal (de la sortie à l'entrée). Cette pointe de tension provoquera un abaissement de la tension à l'entrée du circuit et qui va se retrouver dans la bande indéterminée et le fonctionnement du circuit devient imprévisible. De même pour une sortie à l'état bas avec une pointe positive supérieure à V<sub>NI</sub> on aura le même problème. Les circuits qui possèdent une marge de sensibilité plus grande sont conçus pour fonctionner dans un environnement très parasité.



#### Famille TTL

- Les C.I. de cette famille ont comme numéro d'identification 74 ou 54. La série 54 se distingue par une plage plus large pour la tension d'alimentation et pour la température de fonctionnement (-55 à 125°C) elle est coûteuse, donc réservée aux utilisations dans des conditions ambiantes extrêmes : militaire, engins spatiaux,... Pour distinguer entre différents fabricants des C.I. un préfixe est réservé sur le face du C.I. : SN7402, DM7402, S7402, ....
- SN: Texas instruments
- DM: National semi conducteur
- S : Signetics



### Les principales séries TTL

Les différents critères entres les séries TTL sont :

- La consommation
- La vitesse





Le tableau suivant regroupe les principales caractéristiques des différentes séries TTL.

| Série | Caractéristiques                                                                  |  |
|-------|-----------------------------------------------------------------------------------|--|
| 74    | c'est la série standard elle offre un bon compromis entre vitesse et consommation |  |
| 74L   | possède une consommation réduite mais un temps de propagation plus élevé          |  |
| 74H   | possède une vitesse de commutation plus rapide et consommation grande             |  |
| 74S   | elle est deux fois plus rapide que 74H pour la même consommation                  |  |
| 74LS  | faible consommation et moins rapide que 74S                                       |  |
| 74AS  | fonctionne plus rapide et consomme moins elle meilleure que 74S                   |  |
| 74ALS | meilleure version que 74LS                                                        |  |



#### Sorties des C.I. de la famille TTL Sortie TOTEM



Lorsque Ve='0', T1 est bloqué donc T3 est bloqué. La base de T2 est alimentée par VCC à travers R1, donc T2 est saturé, et le courant de l'émetteur est fourni à la sortie à travers la diode D. La sortie est donc au niveau '1'.

Lorsque Ve='1', T1 est saturé, son courant émetteur va permettre la saturation de T3, ce qui va amener la tension du point B ≈ 0.6V et la tension au point A ≈ 0.6V puisque T1 est saturé. Le transistor T2 est donc bloqué à cause de la présence de la diode D qui nécessite 0.6V pour conduire (pour que T2 conduise il faut une tension de base de 1.2V). La sortie est donc au niveau '0'.Ce circuit représente donc un inverseur.



#### Sortie TOTEM...

En réalité, le circuit de sortie est un peu modifié dans les C.I. pour régler les problèmes de fuite, de sécurités des transistors. Le schéma d'un NAND par exemple est celui-ci-contre :



transistor multi-émetteurs



# Sortie COLLECTEUR OUVERT (drain ouvert pour CMOS):



- Le montage pour une sortie à collecteur ouvert est donné sur le schéma ci contre. La sortie est prise à partir du collecteur du transistor T3 qu'est non connecté (d'où le nom collecteur ouvert).
- Pour que ce montage fonctionne il faut ajouté une résistance externe pour relier le collecteur à VCC. Cette résistance est calculée à partir des courants d'entrée du circuit attaqué et des courants de sorties du circuit.

#### Sortie COLLECTEUR OUVERT...

 Ce type de sortie est utilisé principalement pour réaliser un « ET CABLE » : Contrairement à une sortie standard totem pole, il est possible de relier plusieurs sorties sans risque de conflit. Le fait de raccorder les sorties est équivalent à un ET.



 Cette sortie permet de piloter une charge avec une tension supérieure à la tension d'alimentation du circuit.

#### Sortie TROIS ETAT

 C'est un troisième type de circuits de sortie pour TTL (existe aussi en CMOS). Il possède trois états de sortie possibles : haut, bas et haute impédance (tristate). L'état haute impédance se réalise lorsque les deux transistors en totem sont bloqués tous les deux, la sortie présente donc un état de haute impédance par rapport à la masse.

#### **Exemple:** inverseur à trois états.

- Lorsque l'entrée de validation E ='1' le circuit est un inverseur normale.
- Lorsque E = '0' les deux transistors sont bloqués, et la sortie présente un état haute impédance. Ce type de circuit est utilisé pour connecter simultanément plusieurs circuits sur un même bus, un seul des circuits est connecté à un instant, les autres sont en haute impédance pour éviter les conflits. C'est le cas dans les microsystèmes avec le bus de données sur lequel sont raccordés de nombreux circuits (RAM...)



# Caractéristiques des différentes séries

| Description                          | Symbol         | 74S   | 74LS | 74AS  | 74ALS | 74F   |
|--------------------------------------|----------------|-------|------|-------|-------|-------|
| Maximum propagation delay (ns)       |                | 3     | 9    | 1.7   | 4     | 3     |
| Power consumption per gate (mW)      |                | 19    | 2    | 8     | 1.2   | 4     |
| Speed-power product (pJ)             |                | 57    | 18   | 13.6  | 4.8   | 12    |
| LOW-level input voltage (V)          | $V_{ m ILmax}$ | 0.8   | 0.8  | 0.8   | 0.8   | 0.8   |
| LOW-level output voltage (V)         | $V_{ m OLmax}$ | 0.5   | 0.5  | 0.5   | 0.5   | 0.5   |
| HIGH-level input voltage (V)         | $V_{ m IHmin}$ | 2.0   | 2.0  | 2.0   | 2.0   | 2.0   |
| HIGH-level output voltage (V)        | $V_{ m OHmin}$ | 2.7   | 2.7  | 2.7   | 2.7   | 2.7   |
| LOW-level input current (mA)         | $I_{ m ILmax}$ | -2.0  | -0.4 | -0.5  | -0.2  | -0.6  |
| LOW-level output current (mA)        | $I_{ m OLmax}$ | 20    | 8    | 20    | 8     | 20    |
| HIGH-level input current $(\mu A)$   | $I_{ m IHmax}$ | 50    | 20   | 20    | 20    | 20    |
| HIGH-level output current ( $\mu$ A) | $I_{ m OHmax}$ | -1000 | -400 | -2000 | -400  | -1000 |

Le produit du retard de propagation et de la puissance de consommation est un indice de performance du circuit.

# TD: Circuits numériques courants NE 555 ou 556 technologie TTL

Le 555 est un circuit monostable. Le 556 est constitué de deux 555.

Brochage du 555 et du 556





#### Caractéristiques

- Tension d'alimentation mini 4,5 v , tension d'alimentation maxi 15 v
- 2. Fréquence maxi : 500KHz
- La tension de sortie à l'état haut varie de Vcc 1,7 v à Vcc- 2,5 v suivant la tension d'alimentation et la charge.
- 4. La tension de sortie à l'état bas varie de 0,2v à 2 v suivant la tension d'alimentation et la charge.
- 5. La sortie peut fournir ou absorber 200 mA
- 6. Le courant absorbé par la sortie décharge est limité intérieurement à 35 mA

#### **Exercice 1**

- On considère le circuit ci-contre.
- 1°) Reprendre le schéma de la figure et indiquer les chemins de charge et de décharge du condensateur C.
- 2°) Expliquer brièvement le fonctionnement du montage, en se basant sur la structure interne du NE555 et indiquer la fonction exacte de ce circuit et représenter les évolutions des signaux aux points 3, 7 et 2.
- 3°) Calculer la fréquence de sortie et le rapport cyclique avec R1 =  $10k\Omega$ , R2 =  $2k\Omega$  et C = 4.7nF





4°) Ce montage accompli bien sa fonction, mais il présente un défaut, lequel? Proposer une solution pour y remédier.



- 5°) analyser le fonctionnement du montage suivant
- 6°) calculer les fréquences des sorties des deux CI.

### Exercice 2

 On réalise maintenant le montage cicontre. Dans ce montage :

 $R = 470 \text{ k}\Omega$ ;  $C = 220 \text{ }\mu\text{F}$ ; VCC = 9 VL'entrée 4 (RAZ) est reliée à VCCLes bornes 6 et 7 du NE 555 sont reliées ensemble



 Sachant que le condensateur est initialement déchargé, tracez l'évolution des signaux V6 et Vs en fonction de l'état du signal V2 en justifiant. Le signal V2 est donnée par



- 2. Calculer la durée de la temporisation produite par l'impulsion sur V2.
- 3. Ce monostable est-il déclenché sur front montant ou sur front descendant ?
- 4. La temporisation réalisée par le montage est-elle modifiée si la tension d'alimentation passe de 9 V à 12 V ? Si oui, quelle est la nouvelle valeur de la temporisation ?
- 5. Proposez un montage réalisant une temporisation de 30 secondes, en utilisant un circuit NE 555 alimenté sous 8V.

# Famille ECL (Emitter Coupled Logic)

 C'est la famille la plus rapide sur le marché, sa rapidité résulte de l'utilisation de la paire différentielle à couplage par les émetteurs.

Exemple: Porte OR/NOR.





### Famille ECL (Emitter Coupled Logic)...

La famille ECL la plus répandue est la série 10000 (ou 10k) qui possède un temps de propagation de l'ordre de 2ns. Les séries les plus récentes 10kH et 100k possède un temps de propagation inférieure à 1 ns, cependant elles possèdent une consommation élevée.

Elle repose sur une technologie chère donc réservée aux applications où un gain en vitesse réduit le coût du système. Elle trouve son application aux hautes fréquences telles que les télécommunications, le traitement des signaux ...

#### Famille MOS et CMOS

 La famille MOS regroupe les PMOS (que des transistors de type P) et les NMOS (que des transistors de type N), la famille CMOS utilise les deux types de transistors. Ci-dessous un exemple de porte conçu à partir de la famille NMOS et CMOS.



#### Famille MOS et CMOS...

- Les principales caractéristiques de cette famille :
- Plus lente
- Faible consommation, donc réservée aux applications à pile
- Sortance plus élevée
- Densité d'intégration supérieure (car on utilise que des transistors)
- Sensibilité à l'électricité statique (il ne faut jamais laisser une entrée en l'air).
- Cette famille trouve son application dans les dispositifs LSI et VLSI (mémoire, microcontrôleur, microprocesseur ...)
- La CMOS comporte plusieurs séries. Les anciennes séries 4000 et 14000 non compatible avec la TTL, et les nouvelles séries 74C, 74HC, 74HCT ... qui ont le même brochage que la TTL.

# Comparaison des différentes familles

| Technologie | Vitesse     | Consommation | Densité     |
|-------------|-------------|--------------|-------------|
| TTL         | Grande      | Grande       | Petite      |
| ECL         | Très grande | Très grande  | Petite      |
| NMOS        | Moyenne     | Grande       | Très grande |
| PMOS        | Petite      | Grande       | Grande      |
| CMOS        | Très petite | Très petite  | Grande      |

### Association des familles

Dans une application donnée on peut avoir recours à différentes familles afin de profiter des avantages qu'elles offrent. Toutefois, il faut faire attention lors du raccordement des différentes familles car les niveaux de tensions et de courants ne sont pas les mêmes (non compatibilités). Il est capital de consulter les fiches techniques des composants pour connaître les paramètres de tensions et de courants des sorties et des entrées, pour pouvoir concevoir un circuit d'interface pour satisfaire les besoins en courant et en tension des circuits pilotés.

- Et généralement la famille TTL peut être piloté par les nouvelles séries CMOS (VDD=VCC=5V). Et pour que la TTL pilote un CMOS (VDD=VCC=5V) soit :
- On intercale simplement une porte de la famille HCT



Une valeur trop grande de Rp diminuera la fréquence maximale d'utilisation et une valeur trop petite augmentera la puissance dissipée.



$$\frac{V_{\mathit{CC}}(\max) - V_{\mathit{OL}}}{I_{\mathit{OL}} - I_{\mathit{I\!L}}} \langle R_{\mathit{P}} \langle \frac{V_{\mathit{CC}}(\min) - V_{\mathit{OH}}}{I_{\mathit{OH}} - I_{\mathit{I\!H}}}$$

# TD: circuits numériques courants Exercice 3

Soit le circuit suivant :



- 1. Dessinez l'équivalence du circuit avec des portes logiques seulement.
- 2. Indiquez la table de vérité de la broche 6.
- 3. Quels changements doit-on apporter afin d'utiliser une technologie TTL? (autre que la puce)
- 4. Indiquez l'état de la LED selon la sortie de la broche 6.

### Exercice 5

Considérant le schéma suivant :



- 1. Dessinez l'équivalent avec les symboles des portes logiques et des bascules.
- 2. Donnez l'équation algébrique de sortie.
- 3. Remplissez la table de vérité pour la sortie Q (pour les états dépendant de Q<sub>ini</sub>, indiquez si la sortie re<u>st</u>e la même Q ou s'inverse Q)
- 4. Indiquez l'état de la LED selon la sortie Q.

| 1   |     | <del>.</del> |     | 1   | 1   |   | 1 | 1 |
|-----|-----|--------------|-----|-----|-----|---|---|---|
| CLR | PRE | LS1          | L52 | BP3 | M1F | J | K | Q |
| 0   | 1   | X            | X   | X   | ×   |   |   |   |
| 1   | 0   | X            | X   | X   | х   |   |   |   |
| 1   | 1   | 0            | 0   | 0   | 0   |   |   |   |
| 1   | 1   | 0            | 0   | 0   | 1   |   |   |   |
| 1   | 1   | 0            | 0   | 1   | 0   |   |   |   |
| 1   | 1   | 0            | 0   | 1   | 1   |   |   |   |
| 1   | 1   | 0            | 1   | 0   | 0   |   |   |   |
| 1   | 1   | 0            | 1   | 0   | 1   |   |   |   |
| 1   | 1   | 0            | 1   | 1   | 0   |   |   |   |
| 1   | 1   | 0            | 1   | 1   | 1   |   |   |   |
| 1   | 1   | 1            | 0   | 0   | 0   |   |   |   |
| 1   | 1   | 1            | 0   | 0   | 1   |   |   |   |
| 1   | 1   | 1            | 0   | 1   | 0   |   |   |   |
| 1   | 1   | 1            | 0   | 1   | 1   |   |   |   |
| 1   | 1   | 1            | 1   | 0   | 0   |   |   |   |
| 1   | 1   | 1            | 1   | 0   | 1   |   |   |   |
| 1   | 1   | 1            | 1   | 1   | 0   |   |   |   |
| 1   | 1   | 1            | 1   | 1   | 1   |   |   |   |

### Exercice 6

Dans une fabrique de balles de baseball, les balles se déplacent sur un tapis roulant vers une chute et tombent l'une après l'autre dans des boîtes qui sont ensuite expédiées. Chaque balle tombant dans la chute actionne un circuit d'interrupteur qui produit une impulsion électrique. Chaque boîte contient 32 balles.

- 1. Créez un circuit logique pour détecter à quel moment une boîte est pleine afin de déplacer le tapis roulant et positionner une nouvelle boîte vide sous la chute.
- 2. Donner un schéma de principe à base du circuit SN74LS112.

#### Exercice 7:

Le schéma suivant est le montage expérimental d'un récepteur radio :



- Découper le montage en blocs fonctionnels puis analyser son fonctionnement
- 2. Donner l'allure des signaux suivants : s3, s2, s1 et s en expliquant.

```
Réception et filtration C=1nF, L=0, 1mH à 0, 3 mH Amplificateur 1 R_1=1k\Omega R_2=10k\Omega Démodulation diode de Ge , R=10k , C=10nF , C'=100nF Amplificateur 2 R_3=4,7k\Omega , R_4=potentiometre de 470k\Omega
```



- 3. Le dipôle LC parallèle est appelé "circuit d'accord ". Quelle est l'expression de sa fréquence propre?
- 4. Quelle plage de fréquences peut être sélectionnée?
- 5. Calculer la constante de temps τ du circuit RC et la comparer avec la période du porteuse Tp = 4,7μs et la période du signal modulant Ts = 1ms.
- 6. Pourquoi utilise-t-on une amplification après la réception du signal modulé?

### Exercice 8

- Pour moduler une tension u(t) = Um(t)cos(2pft) en amplitude, il faut la multiplier avec une porteuse HF de la forme :  $p(t) = P_m.cos(2\pi F_p t)$
- Le signal modulé obtenu a pour expression :

$$u_m(t) = u(t)p(t) = P_m U_m \cos(2\pi f_s t) \cdot \cos(2\pi F_p t)$$



- Réaliser un modulateur d'amplitude à base de multiplieur en utilisant le circuit AD 633
- Proposer une méthode de démodulation adéquate.

# Circuits logiques programmables

Lorsqu'on développe un système électronique numérique (digital), on passe par deux étapes principales:

- Conception : transformer la fonction du système à réaliser en un circuit "sur papier".
- Réalisation : réaliser physiquement le système



#### Solution 1:

- Avantages: Elle est très rapide.
- Inconvénients: Elle donne des circuits encombrants. Elle n'est pas souple; si on veut changer la fonction, il faut changer tout le circuit.

#### Solution 2:

- Avantages: Elle est souple; on peut en effet changer la fonction du système sans toucher à la structure de celui-ci (il suffit de changer le contenu de la mémoire EPROM). Elle donne des circuits relativement compacts.
- Inconvénient: Le traitement séquentiel de l'information réduit la vitesse de traitement.

#### Solution 3:

• Elle combine les avantages des deux premières solutions: Rapidité, compacité, souplesse (pour certains types).

# Composants ASIC

L'organigramme suivant montre les différents types de composants ASIC:



Composants full custom:

Dans ce cas tous les masques sont conçus pour le circuit donné.

Avantages: - Très grande complexité

- Optimisation complète

Inconvénient: - Prix très très élevé

- Composants à cellules standards:
- On utilise des cellules dont les masques ont été conçus par le constructeur, une fois pour toutes, pour tous les utilisateurs (bibliothèque de cellules). Le choix des cellules ainsi que leur emplacement se font suivant les spécifications de l'utilisateur.

Avantages: - Très grande complexité

- Optimisation complète

Inconvénient: - Prix très très élevé

#### Gate-array:

Le fabricant réalise, en série, des cellules prédiffusées. Il ne reste que la dernière étape qui est celle du dépôt des couches métalliques (liaisons entre les éléments) qui se fait suivant les spécifications de l'utilisateur.

Avantage:

- Complexité suffisante

Inconvénient:

Prix relativement élevé

#### • <u>PLD</u>:

Ils occupent une place spéciale dans la hiérarchie des composants ASIC. Ils sont très faciles à programmer. Leur programmation se fait généralement par l'utilisateur lui-même à l'aide d'appareils simples appelés "programmateurs".

Avantages:

- Programmation chez l'utilisateur

- Rapidité suffisante

- Prix relativement bas

Inconvénient:

- Complexité relativement faible

# Types de PLD

- On distingue quatre groupes de PLD:
- PLD: Ce sont des composants programmables une seule fois (ex.: PAL)
- EPLD: Ils sont programmables plusieurs fois et effaçables aux rayons UV (ex.: EPLD de ALTERA)
- EEPLD: Ils sont programmables plusieurs fois et effaçables électriquement (ex.: GAL)
- ispPLD: Ils sont programmables dans le circuit d'utilisation et effaçables électriquement (ex.: ispGAL)

# Exemple : Principe des PLD:

Il est basé sur le théorème fondamental de l'algèbre des fonctions binaires, qui dit que toute fonction binaire à n variables peut se mettre sous forme d'une somme de produits ou d'un produit de sommes. Ainsi les PLD contiennent au moins deux parties:

- une qui réalise les produits (matrice AND),
- une qui réalise les sommes (matrice OR).



#### Matrices AND

La programmation se fait à l'aide de fusibles.

Rappel: Porte AND à diodes:



$$y = f(x_1,x_2,x_3)$$
  
f: produit logique

Ex.: 
$$y = x_1 & x_3$$
  
On brûle le  
fusible  $F_2$ .

### Matrices OR

La programmation se fait à l'aide de fusibles.

Rappel: Porte OR à transistors :



# Matrices AND et OR:



# **Application**

Soit le schéma ci-dessous. Réaliser les connections pour avoir l'équation LCDFM valide.



# Langages de description ou 'programmation'

 on développe un circuit électronique numérique en utilisant un langage de description de matériel (VHDL, Verilog ou encore SystemC), qui est ensuite compilé par synthèse logique pour produire automatiquement le dessin du circuit. On utilise les mêmes langages de description pour réaliser des prototypes et des préséries avec des composants logiques programmables ou FPGA.