## Computer-Aided Design for VLSI Design

Homework1 (Student ID: 41147046S | Name: 楊子萱)

1. Provide a simple explanation of your code.

- clk: 時脈訊號 (所有動作都在時脈上升沿執行)
- write\_en:寫入使能,當為 1 時才會寫資料
- write\_adr: 寫入資料的目標位址(因為記憶體深度是 512 → 需要 9-bit)
- write data:要寫入的 32-bit 資料
- read\_adr:要讀取的位址
- read\_data:輸出讀取的 32-bit 資料

```
9 reg [31:0] mem [0:511];
```

宣告一個記憶體陣列,總共有 512 筆,每筆是 32-bit。

```
always @(posedge clk) begin
if (write_en)
mem[write_adr] <= write_data;
read_data <= mem[read_adr];
end</pre>
```

在每一個上升沿 (posedge clk):

• 如果 write\_en 為 1, 就將 write\_data 寫到 write\_adr 指定的位址中。

• 同時,從 read\_adr 指定的位址讀資料,放到 read\_data。

## 2. Waveform diagram here (Simulation Results)



## **RTL**



## 3. Reflections and discussions

實作了基於 LE 的 dual-port RAM,使用 always 區塊搭配正緣觸發時脈,完成同步寫入與讀取,學會了如何使用 reg 與記憶體 array 表達內部儲存結構。為了進一步比較資源使用,我也挑戰了 optional 部分,透過 MegaWizard Plug-In Manager 嘗試建立 Block RAM。雖然成功產生記憶體 模組並寫好 top module 做對接,但在功能模擬階段出現 Netlist 缺失錯誤而卡住,尚未確認是否成功完成。這讓我意識到硬體設計不只寫 Verilog,工具設定與模擬流程同樣關鍵,未來會更注意設計與工具整合的完整性。