## 课程考试样卷

## 浙江工业大学\_\_\_/\_\_\_学年第\_\_\_学期期终试卷

课程\_可编程逻辑器件及应用\_\_\_班级\_\_\_\_

| 姓名                                       | Z                                                   |                              | 学号                            |                                          |                                           |
|------------------------------------------|-----------------------------------------------------|------------------------------|-------------------------------|------------------------------------------|-------------------------------------------|
|                                          | 题序                                                  | _                            |                               | 总评                                       |                                           |
|                                          | 计分                                                  |                              |                               |                                          |                                           |
| <b>一、选择题(每</b><br>1. 在以下表达式 <sup>。</sup> |                                                     |                              |                               |                                          |                                           |
|                                          | 4'b1101 = 1'b1<br>!4'b0000 = 1'b                    |                              | B. ~4'b11<br>D. &4'b11        | 00 = 1'b1<br>101 = 1'b1                  |                                           |
| 2. 变量 X 和 Y 有<br>A. 4'B0000              |                                                     | =4'B1100; Y=<br>B0110        | -X<<2; Y 的结:<br>C. 4'B001     |                                          | D. 4'B1001                                |
| O L                                      | ing_value="He<br>] string_value;<br>ring_value [18: | _                            | B. reg stri                   | 量声明正确的<br>ng_value [8*<br>3:1] string_va | 18:1];                                    |
| B. 一个任务                                  | 在调用时才执<br>可以调用个数<br>有一个返回值                          | 行<br>不限的函数和                  | 印别的任务                         | ]名,数据类                                   | 型默认为 wire 类型                              |
| B. \$display("a<br>C. reg[23:0] r        | <br>10ns/1ns 表示 <br>a=%b",a); 若                     | a 的值为 3,<br>dom %100 表       | 0ns,时间单位<br>则输出的结果<br>5示产生一个( | 是 a=3                                    | 的随机数                                      |
| 6. 己知 A=4'b101<br>A. 1, 0                | 0, B=4'b0101,<br>B. 1,                              |                              | 和 !(A^~B)==<br>C. 0, 1        | =1?0:1 的结爿                               | 果为()<br>D. 0, 0                           |
| if(reset)                                | 用时钟上升沿角<br>posedge clk, ne<br>posedge clk, ne       | gedge reset)                 | B. always if(!res             | @(posedge o                              |                                           |
| ` ′                                      |                                                     | ; b=4'b1100;<br>010010100101 |                               |                                          | 3:2], b[3:1], {2{c,d}}}  D. 1011010100101 |
| 9. reg [7:0] mema[<br>A. mema[122]       | 255:0] 正确的                                          |                              | B. mema[                      | [5][3:0]=4'd1<br>[233][2]=1'b            |                                           |
|                                          |                                                     |                              |                               |                                          |                                           |

| 10 . | ①逻辑综<br>②硬件仿<br>③软件模<br>④功能设                             | 合和优化<br>万真、测试<br>5拟和仿真                                                        | 下设计流程,<br>述电路                                  | 排序正确的                                 | A.<br>B.<br>C.        |                | 32                                               |     |
|------|----------------------------------------------------------|-------------------------------------------------------------------------------|------------------------------------------------|---------------------------------------|-----------------------|----------------|--------------------------------------------------|-----|
| 11.  | A. 模块是<br>B. 任何核<br>C. 模块可                               | 是 Verilog HI<br>其块都要定义<br>「以调用函数                                              | . 模块的概念<br>DL 设计中的<br>V端口;<br>女和任务来指<br>的描述中只能 | 」基本描述的<br>描述逻辑功能                      | <sup>鱼位</sup> ;<br>能; |                |                                                  |     |
| 12.  | 下列 Verilo<br>A. and                                      | og 基本门级                                                                       | 元件,可以<br>B. nand                               | 多输出的是                                 | E (                   |                | D. :                                             | not |
| 13.  | 在 Verilog<br>A.8                                         | 语言中,in                                                                        | teger 型数据<br>B.16                              | 与 ()                                  | 位寄存<br>C.32           | <b>产器数据</b>    | 在实际意义_<br>D. <i>6</i>                            |     |
| 14.  | <ul><li>A. always begin</li><li>C. always</li></ul>      | 的 RTL 图,<br>a<br>clk<br>s@(posedge<br>b=a; c=b<br>s@(negedge<br>b=a; c=l      | clk); end clk)                                 | 码是(<br>reg0<br>PRE<br>Q<br>VA<br>CLRN | B. a b D. a           | egin bolways@( | posedge clk) <=a; c<=b; (negedge clk) <=a; c<=b; |     |
| 15.  | input cl<br>reg[7:0]<br>assign c<br>always<br>if(<br>els | iv (clk, rst, k, rst; output)   count;  iv_out = cou @(posedge output)   rst) | t div_out; unt[5];                             | .'b1;                                 |                       |                |                                                  |     |
|      | endmodu                                                  |                                                                               |                                                |                                       |                       |                |                                                  |     |
|      | 下列哪几                                                     | 个选项是正                                                                         | 确的(                                            | )                                     |                       |                |                                                  |     |
|      | Α.                                                       | 上述程序是                                                                         | 32 分频器上                                        | 且占空比为                                 | 50%                   |                |                                                  |     |
|      | В.                                                       | 上述程序中                                                                         | 的计数器最                                          | 高位可以实                                 | 现 <b>2</b> 7          | 分频             |                                                  |     |
|      | C.                                                       | 输出信号 di                                                                       | v_out 是 wir                                    | e 型                                   |                       |                |                                                  |     |
|      | D.                                                       | rst 是同步复                                                                      | 位信号                                            |                                       |                       |                |                                                  |     |

## 二、综合问答题(共70分)

1. (10分) HA 模块程序如下,写出引用 HA 模块描述 FA 模块的 Verilog 程序。



2. (10分)根据下图所示的 BCD 加法器流程,将下面的模块代码补充完整。



module BCD Adder2 (X,Y,Z);

input [7:0] X,Y;

output [11:0] Z;

assign Z[3:0] = 2

assign Z[7:4] = 6

assign  $S0 = \{1'b0, X[3:0]\} + Y[3:0];$ 

assign C = 3

assign S1 =  $\boxed{4}$ 

. \_\_...

assign Z[11:8] = S1 > 9 ? 4'b0001 : 4'b0000;

endmodule

3. (10 分) 国内某企业生产一款农田驱鸟声响器,音频为 500Hz 方波,占空比 50%,发声模式为 1 秒间隔循环,即 1 秒发声 1 秒不发声。请你给出一个 FPGA 设计方案,编写符合上述要求的 Verilog 模块(模块名为 Bird\_Expeller),并对模块端口、所有自定义变量、赋值语句给出功能注释。假定 FPGA 主频 50MHz。

module Bird\_Expeller

## endmodule

4. (10 分) 下面程序是 begin - end 和 fork - join 的嵌套使用,请先画出产生的信号波形,然 后将该模块改写成单一的 begin - end 形式,能产生同样的信号波形。

```
module mixed block(A,B);
                                        module single block(A,B);
    output reg A,B;
    initial
    begin
        A=0; B=1;
        #10 A=1;
        fork
             B=0;
             #10 A=0;B=1;
        join
        #10 A=1;
        #10 A=0;B=0;
        #10A=1;
    end
                                       endmodule
endmodule
```



5. (10分)阅读以下模块代码,将程序注释写在题后横线上。  $\textbf{module} \ ABC \ ( \ result \ , \ a, \ b \ ); ----- \bigcirc \bigcirc$ parameter size=4; -----2 reg [size:1] temp\_b; always@(a or b) begin result=0; -----temp\_a=a; temp b=b; repeat(size) begin  $if(temp\_b[1]) result=result+temp\_a; ------$ temp\_b=temp\_b>>1; -----9 end end endmodule (1) 2 3 4 (5) 6 7 8 9 6. (10 分) 使用 Verilog 实现下图所示的 5 级 m 序列生成。

要求:模块名为 m\_sequence(clk,rst,m\_out), 其中 clk 为时钟信号,上升沿触发; rst 为异 步复位信号,下降沿触发,将寄存器置初始化。

module m\_sequence (clk, rst, m\_out);



7. (10分) 一个简单算术逻辑单元 SALU,采用指令码和数据码综合描述方式,分别实现相加、相减、左移、右移、相与、相或、相异或、取反等功能,输出有数据、进位标志、零标志和负数标志。八种功能由三位输入指令码 P3P2P1 产生,功能表如下所示。请根据题意,在横线上填写合适的代码,一条横线对应一句代码。

| 功能描述 | $P_3P_2P_1$ | S                                               |
|------|-------------|-------------------------------------------------|
| 相加   | 000         | A+B+C0                                          |
| 相减   | 001         | A-B-C0                                          |
| 左移   | 010         | B <sub>2</sub> B <sub>1</sub> B <sub>0</sub> C0 |
| 右移   | 011         | C0 B <sub>3</sub> B <sub>2</sub> B <sub>1</sub> |
| 相与   | 100         | A&B                                             |
| 相或   | 101         | A B                                             |
| 相异或  | 110         | $A \oplus B$                                    |
| 取反   | 111         | B'                                              |
|      |             |                                                 |

```
module SALU(A, B, P, C0, S, cf, neg, zero);
      input [3:0] A, B;
                              //数据码
                              //指令码
      input [2:0] P;
      input C0;
                              //低位来的进位或借位
                           //运算结果
      output reg [3:0] S;
                              //进位标志、负数标志、零标志
      output reg cf, neg, zero;
      reg [4:0] TA, TB, s1, s2;
                              //中间变量
      always @(*)
      begin
         cf=0;
         neg=0;
         TA = \{1'b0, A\};
                              //位宽扩展
         TB = \{1'b0, B\};
         s2=TA - TB - C0;
         case(P)
             3'b000: begin s1 = TA+TB+C0; #1 cf = s1[4];
             3'b001: begin neg = s2[4];
                   (1)
                  end
             3'b010: 2
             3'b011: <u>③</u>
             3'b100: ④
             3'b101: ⑤
             3'b110: ⑥
             3'b111: ⑦
             default: 8
         endcase
         S=
               9
```

end

zero=