module fp(clk,rst,clk\_even,clk\_odd);

input clk;

input rst;

output clk\_odd;

output clk\_even;

division\_6 fp1(clk,rst,clk\_odd);

division\_7 fp2(clk,rst,clk\_even);

endmodule