# 《数字电路与逻辑设计》期末考试样卷及评分标准

|    | <b>、单项选择题</b> (每小是                       | 图 2 分,共 20 %               | 分)                                         |                                                      |
|----|------------------------------------------|----------------------------|--------------------------------------------|------------------------------------------------------|
| 1، | 余 3 码 10010111.0110                      | 对应的十进制数法                   | 为( )。                                      |                                                      |
|    | A. (97.6) <sub>10</sub>                  | B. (97.3) <sub>10</sub>    | C. (94.6) <sub>10</sub>                    | D. (64.3) <sub>10</sub>                              |
| 2、 | 若 ABCDE 是函数的最                            | <b>身小项,则该最小</b>            | 项的相邻最小项的                                   | 总数目为( )。                                             |
|    | A. 1 个                                   | B. 5 个                     | C. 10 个                                    | D. 32 个                                              |
| 3、 | 以下描述一个逻辑函数                               | 的方法中,(                     | )只能唯一表示。                                   |                                                      |
|    | A. 逻辑代数式                                 | B. 逻辑图                     | C. 真值表                                     | D. 波形图                                               |
| 4、 | VHDL 语句中,能够并行                            | <b>厅执行的语句的</b> 是           | <u>!</u> ( )。                              |                                                      |
|    | A. IF 语句                                 | B. CASE 语句                 | C. PROCESS 语句                              | D. LOOP 语句                                           |
| 5、 | 8路数据分配器有(                                | )个数据输入线                    |                                            |                                                      |
|    | A. 2                                     | B. 3                       | C. 8                                       | D. 1                                                 |
| 6、 | 存在约束条件的触发器                               | 是( )。                      |                                            |                                                      |
| A. | 基本 RS 触发器                                | B. D 触发器                   | C. JK 触发器                                  | D.T触发器                                               |
| 7、 | 由3级触发器构成的环                               | 形和扭环计数器                    | 的最大计数模值依然                                  | 欠为( )。                                               |
|    | A. 3 和 6                                 | B.6和3                      | C. 8 和 8                                   | D.6和8                                                |
| 8、 | 下列中规模逻辑器件中                               | ,可以实现并/串                   | 转换和串/并转换的                                  | 勺是( )。                                               |
|    | A. 计数器                                   | B. 存储器                     | C. 全加器                                     | D. 移位寄存器                                             |
| 9、 | 存储容量为 2048×16 自                          | 勺 RAM 有(                   | )根地址输入线。                                   |                                                      |
|    | A. 8                                     | B. 10                      | C. 11                                      | D. 2048                                              |
| 10 | 、下图所示的电路中,若                              | 昔 Q <sup>n</sup> =0、X=1 时, | 触发器的次态和输                                   | 〕出是( )                                               |
|    |                                          |                            | & Z                                        |                                                      |
|    |                                          | X 1D                       | $Q = \frac{1}{2}$                          |                                                      |
|    |                                          | CD                         | \                                          |                                                      |
|    |                                          | C1 C1                      | $ ho^Q$                                    |                                                      |
|    | A On+1 O 7 O                             |                            |                                            |                                                      |
|    | A. Q <sup>n+1</sup> =0, Z=0              |                            | B. <i>Q</i> <sup>n+1</sup> =0, <i>Z</i> =1 |                                                      |
|    | C. Q <sup>n+1</sup> =1, Z=0              | //                         | D. Q <sup>n+1</sup> =1, Z=1                |                                                      |
|    | 、判断题(每小题2                                |                            |                                            | 侯的选 F)                                               |
|    | 奇偶校验码不但能发现                               |                            | 止错误。( )                                    |                                                      |
|    | 由逻辑门构成的电路是                               |                            | ( )                                        |                                                      |
|    | 一个完整的 VHDL 程序                            |                            | ,, ,                                       |                                                      |
|    | 同步时序逻辑电路中存                               |                            |                                            | 没有达到最简导致的。( )                                        |
|    | 通常,FPGA 掉电后其内                            |                            | •                                          |                                                      |
| =  | 、(6分)用公式法化简                              | –                          |                                            | -,                                                   |
|    |                                          |                            | •                                          | $(\overline{C}) + \overline{ABCD} + A\overline{BDE}$ |
| 四  | 、(6分)用卡诺图化简                              |                            |                                            |                                                      |
|    | ,                                        | `                          | ,                                          | $\sum d(1,11,14,15)$                                 |
| 五. |                                          |                            |                                            | 设计下面的多输出组合逻辑电                                        |
| 路  | ,写出 F <sub>1</sub> 、F <sub>2</sub> 的最小项表 | <b>还</b> 达式,并画出完           | E整的逻辑电路图。                                  |                                                      |

$$\begin{cases} F_{1}(A,B,C) = \overline{A}BC + B\overline{C} + \overline{A}\overline{B}C \\ F_{2}(A,B,C) = A\overline{B}C + AB\overline{C} + \overline{A}C \end{cases}$$

$$Y_{0} \quad Y_{1} \quad Y_{2} \quad Y_{3} \quad Y_{4} \quad Y_{5} \quad Y_{6} \quad Y_{7}$$

$$74LS138$$

$$A_{0} \quad A_{1} \quad A_{2} \quad ST_{A}ST_{B}ST_{C}$$

**六、**(10分)分析下图所示的组合逻辑电路,请(1)写出逻辑表达式;(2)列出真值表;(3)说明电路逻辑功能。



七、(1)上升沿触发的 JK 触发器, 其输入波形如图所示, 试画出 JK 触发器的输出波形。(设其初始状态为0)(5分)



(2) 在下降沿触发的 D 触发器信号输入端 D 和异步置零端  $R_D$  加上如图所示的信号,试画出触发器 Q 端的输出波形。(5 分)



八、(14分)分析下图中所示时序逻辑电路

要求: (1) 写出电路的输出方程、驱动方程、状态方程; (2) 画出状态转换真值表;

(3) 画出完整的状态转移图; (4) 说明电路的逻辑功能及自启动特性。



九、(6分) 74LS160 的功能表和逻辑符号如图所示,试用 74LS160 和必要的门电路构成一个 12 进制计数器。要求初态为 3。

要求:(1)写出反馈状态代码及反馈置数函数;(2)画出电路图。

|                 |                 | 输                 |                   |          | λ        |          |          |          |       | 输     | 出        |       |                                                                 |
|-----------------|-----------------|-------------------|-------------------|----------|----------|----------|----------|----------|-------|-------|----------|-------|-----------------------------------------------------------------|
| $\overline{CR}$ | $\overline{LD}$ | $CT_{\mathrm{P}}$ | $CT_{\mathrm{T}}$ | CP       | $D_3$    | $D_2$    | $D_1$    | $D_0$    | $Q_3$ | $Q_2$ | $Q_{_1}$ | $Q_0$ | $ CT_T$ $Q_0$ $Q_1$ $Q_2$ $Q_3$                                 |
| 0               | ×               | X                 | ×                 | ×        | ×        | X        | ×        | X        | 0     | 0     | 0        | 0     | -CT <sub>P</sub>                                                |
| 1               | 0               | X                 | $\times$          | <b>†</b> | $d_3$    | $d_2$    | $d_1$    | $d_0$    | $d_3$ | $d_2$ | $d_1$    | $d_0$ | <i>CP</i> 74LS160 CO                                            |
| 1               | 1               | 1                 | 1                 | <b>↑</b> | $\times$ | $\times$ | X        | $\times$ | 计数    | CO    | $=Q_3g$  | $Q_0$ | $\begin{bmatrix} CR & LD & D_0 & D_1 & D_2 & D_3 \end{bmatrix}$ |
| 1               | 1               | 0                 | $\times$          | $\times$ | $\times$ | $\times$ | X        | $\times$ |       | 保     | 持        |       | $\bigcirc$                                                      |
| 1               | 1               | ×                 | 0                 | $\times$ | $\times$ | $\times$ | $\times$ | $\times$ |       | 保     | 持        |       |                                                                 |

十、(6分)74LS194的功能表和逻辑符号如图所示,试用74LS194和必要的门电路设计一个左移模6的扭环型计数器,要求写出反馈函数,画出电路图和有效状态转移图。

|                 |          |          | 输        |                                         |             | λ                            | ,        |          |          |         | 输       | 出     |       | 说明    |                              |
|-----------------|----------|----------|----------|-----------------------------------------|-------------|------------------------------|----------|----------|----------|---------|---------|-------|-------|-------|------------------------------|
| $\overline{CR}$ | $M_1$    | $M_0$    | CP       | $D_{\!\scriptscriptstyle{\mathrm{SL}}}$ | $D_{ m SR}$ | $D_{\!\scriptscriptstyle 0}$ | $D_1$    | $D_2$    | $D_3$    | $Q_{0}$ | $Q_1$   | $Q_2$ | $Q_3$ |       |                              |
| 0               | ×        | $\times$ | ×        | ×                                       | $\times$    | ×                            | ×        | ×        | $\times$ | 0       | 0       | 0     | 0     | 清零    |                              |
| 1               | $\times$ | ×        | 0        | $\times$                                | $\times$    | $\times$                     | $\times$ | ×        | ×        |         | 保       | 持     |       |       | $ D_{SR}$ $M$                |
| 1               | 1        | 1        | 1        | $\times$                                | $\times$    | $d_0$                        | $d_1$    | $d_2$    | $d_3$    | $d_0$   | $d_1$   | $d_2$ | $d_3$ | 并行置数  | $74LS194$ $M_{\odot}$        |
| 1               | 0        | 1        | 1        | $\times$                                | 1           | $\times$                     | $\times$ | $\times$ | ×        | 1       | $Q_{0}$ | $Q_1$ | $Q_2$ | 右移输入1 | CLK D <sub>SI</sub>          |
| 1               | 0        | 1        | 1        | $\times$                                | 0           | ×                            | $\times$ | $\times$ | $\times$ | 0       | $Q_0$   | $Q_1$ | $Q_2$ | 右移输入0 | $CR$ $D_0$ $D_1$ $D_2$ $D_3$ |
| 1               | 1        | 0        | <b>↑</b> | 1                                       | $\times$    | ×                            | X        | $\times$ | ×        | $Q_1$   | $Q_2$   | $Q_3$ | 1     | 左移输入1 |                              |
| 1               | 1        | 0        | 1        | 0                                       | $\times$    | ×                            | ×        | $\times$ | ×        | $Q_1$   | $Q_2$   | $Q_3$ | 0     | 左移输入0 | 1 1 1 1 1                    |
| 1               | 0        | 0        | $\times$ | $\times$                                | $\times$    | ×                            | ×        | $\times$ | $\times$ |         | 保       | 持     |       |       |                              |

## 答案及评分标准

- 一、 选择题(共20分,每题2分)
- 1, D 2, B 3, C 4, C 5, D 6, A 7, A 8, D 9, C 10, C
- 二、 判断题(共10分、每小题2分)
- 1, F 2, F 3, T 4, F 5, T
- 三、 用公式法化简下列逻辑函数为最简与-或式(6分)。

评分标准: 化简过程 4 分, 最后结果 2 分。

$$F(A,B,C,D,E) = AC + \overline{B}C + B\overline{D} + C\overline{D} + A\left(B + \overline{C}\right) + \overline{A}BC\overline{D} + A\overline{B}DE$$

$$= AC + \overline{B}C + B\overline{D} + C\overline{D} + A\overline{B}\overline{C} + \overline{A}BC\overline{D} + A\overline{B}DE$$

$$= A + \overline{B}C + B\overline{D} + C\overline{D}$$

$$= A + \overline{B}C + B\overline{D}$$

四、 用卡诺图化简法将下面的逻辑函数化简为最简与-或表达式(6分)。 评分标准:卡诺图表示正确 2 分、画圈正确 2 分,最后的化简结果正确 2 分。



$$F = D + A\overline{C} + \overline{A}C$$

五、 试用 3 线-8 线译码器 74LS138 和适当的门电路设计下面的多输出组合逻辑电路,写出  $F_1$ 、 $F_2$  的最小项表达式,并画出完整的逻辑电路图。(12 分)

$$\begin{cases} F_1(A, B, C) = \overline{ABC} + B\overline{C} + \overline{ABC} \\ F_2(A, B, C) = A\overline{BC} + AB\overline{C} + \overline{AC} \end{cases}$$

解: 评分标准: 最小项表达式 4 分,设计过程 4 分,电路图 4 分

$$\begin{cases} F_1(A,B,C) = \overline{A}BC + B\overline{C} + \overline{A}\overline{B}\overline{C} = m_0 + m_2 + m_3 + m_6 = \overline{m_0 \bullet m_2 \bullet m_3 \bullet m_6} \\ F_2(A,B,C) = A\overline{B}C + AB\overline{C} + \overline{A}C = m_1 + m_3 + m_5 + m_6 = \overline{m_1 \bullet m_3 \bullet m_5 \bullet m_6} \end{cases}$$

(2) 将函数和 74LS138 的输出表达式 ( $\overline{Y_i} = \overline{m_i}$ ) 比较,并设 A=A2,B=A1,C=A0,则  $\begin{cases} F_1 = \overline{\overline{Y_0} \bullet \overline{Y_2} \bullet \overline{Y_3} \bullet \overline{Y_6}} \\ F_2 = \overline{\overline{Y_1} \bullet \overline{Y_3} \bullet \overline{Y_5} \bullet \overline{Y_6}} \end{cases}$ 

(3) 画出逻辑图。



六、 分析下图所示的组合逻辑电路,请(1)写出逻辑表达式(2)列出真值表;(3)说明电路逻辑功能。(10分)

<u>评分标准:</u>正确写出逻辑表达式 4 分,正确列出真值表 4 分,正确说明逻辑功能 2 分。 (1)逻辑表达式:

$$F(A,B,C) = \overline{A\overline{ABC} + B\overline{ABC} + C\overline{ABC}}$$

$$= \overline{\overline{ABC}(A+B+C)}$$

$$= ABC + \overline{A+B+C}$$

$$= ABC + \overline{ABC}$$

(2)真值表:

| A | В | С | F |
|---|---|---|---|
| 0 | 0 | 0 | 1 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 0 |
| 1 | 1 | 1 | 1 |

(3)逻辑功能:该电路为"一致性"电路。当三输入变量 A 、B 、C 的值相同时,输出 1 ,否则为 0 。

### 七、 触发器波形题

评分标准: 画错一个周期扣1分, 扣完5分为止。



#### 八、 试分析下图中所示时序逻辑电路(14分)

#### 答案及评分标准:

(1) 写出电路的输出方程(2分)、驱动方程(2分)和状态方程(2分):

输出方程:  $Y = Q_2^n Q_1^n$ 

驱动方程: 
$$\begin{cases} J_2 = Q_1^n, K_2 = \overline{Q_0^n} \\ J_1 = Q_0^n, K_1 = 1 \\ J_0 = \overline{Q_2^n}, K_0 = Q_2^n \end{cases}$$

状态方程: 
$$\begin{cases} Q_2^{n+1} = \overline{Q_2}^n Q_1^n + Q_2^n Q_0^n \\ Q_1^{n+1} = \overline{Q_1}^n Q_0^n \\ Q_0^{n+1} = \overline{Q_2}^n \overline{Q_0}^n + \overline{Q_2}^n Q_0^n = \overline{Q_2}^n \end{cases}$$

(2) 列出状态转换真值表 (4分):

| CP脉冲 | 珂       | 1 경     | 5       | 次           | 老           | 输出          |   |   |
|------|---------|---------|---------|-------------|-------------|-------------|---|---|
| 顺序   | $Q_2^n$ | $Q_1^n$ | $Q_0^n$ | $Q_2^{n+1}$ | $Q_1^{n+1}$ | $Q_0^{n+I}$ | Y |   |
| 0    | 0       | 0       | 0       | 0           | 0           | 1           | 0 |   |
| 1    | 0       | 0       | 1       | 0           | 1           | 1           | 0 |   |
| 2    | 0       | 1       | 1       | 1           | 0           | 1           | 0 |   |
| 3    | 1       | 0       | 1       | 1           | 1           | 0           | 0 |   |
| 4    | 1       | 1       | 0       | 0           | 0           | 0           | 1 |   |
|      | 0       | 1       | 0       | 1           | 0           | 1           | 0 | Γ |
| 无效态  | 1       | 0       | 0       | 0           | 0           | 0           | 0 |   |
|      | 1       | 1       | 1       | 1           | 0           | 0           | 1 |   |

(3) 画出完整的状态转换图 (2分);



- (4) <u>说明电路的逻辑功能(1分)及自启动特性(1分)。</u> 该电路为同步五进制(或模 5)计数器,可以自启动。
- 九、 答案及评分标准:
  - (1) 计数器反馈状态代码 S<sub>14</sub>=00010100 (2分)
  - (2) 反馈函数  $\overline{LD} = \overline{Q_0'Q_2}$  (2分)
  - (3) 电路图 (2分)



十、 答案及评分标准:\_

解: (1) 反馈函数:  $D_{SL} = \overline{Q_1}$  (2分)

(2) 逻辑电路图 (2分)



## (4) 有效状态转移图: (2分)

