# 高等计算机体系结构 第十五讲: 习题课

栾钟治

北京航空航天大学计算机学院中德联合软件研究所 2020-06-22

1

# 作业1——指令集体系结构(ISA)和折衷

北京航空航天大学

# 期末考试

- •6月26日上午9:50-12:20
  - 试题提前10分钟通过课程中心作业区发布
  - 自备白色答题纸答题,写清题号不用抄题
  - 答题完毕后拍照上传课程中心作业区, 最迟提交时间 为12:30
  - 有任何提交问题请及时沟通联系
  - 同时开通qq群课堂,所有同学进入课堂,不用开视 频,交卷后方可退出群课堂

2

# 指令集体系结构(ISA)

比较五种不同风格的指令集代码序列的内存效率。不同的体系结构类型有:

1.零地址的机器是一种基于栈的机器,它的所有操作都通过存储在操作数栈上的值进行。允许以下 操作: •PUSH M •POP M •OP

- 2.单地址的机器使用一个累加器来执行计算。允许以下操作: •LOAD M •STORE M •OP M 3.双地址的机器有两个操作数来源,对这两个来源的操作数执行操作并将结果存回其中一个源。允 许以下操作: •OP M1. M2
- 4.三地址的机器,通常有两个操作数来源,执行操作后的结果存回不同于两个操作数来源的第三个 目的地址。
- (a) 对于一台操作数和结果目的地址都是内存地址的三地址机器,允许如下操作: OP M3, M1, M2 (b) 对于一台源和目的都是寄存器的三地址机器,使用内存操作将值载入寄存器 (MIPS就是这种机 器的例子)。允许如下操作: •OP R3, R1, R2 •LD R1, M •ST R2, M

用的代码序列

A= B + C;

对以上5种不同类型的指令集,假设

- 每条指令都有一个操作码和一组操作数, •所有的操作码均为 1 字节 (8 bits)
- •所有的寄存器操作数均为 1字节(8 bits) •所有的内存地址均为 2字节(16 bits)
- •所有的数据操作数均为 4字节(32 bits) • 所有指令的长度均为字节的整数倍
- 内存带宽消耗=传输的代码量+传输的数据量 传输的数据量=涉及的数据数量x 4 Bytes

内存访问没有其他优化,变量初始值都在内存中 种结构最高效?

B= A + C; D = A - B: (b) 请计算这5种结构对应的指令序列在执行时的

取指令字节数和内存数据访问(读和写)字节数。

(a) 将下边的高级语言片段翻译成前述5种结构适

- (c) 从代码尺寸的角度哪一种结构最高效?
- (d) 从内存总带宽的需求(代码+数据)角度哪一

O 北京航空航天大学

#### 参考答案: 代码的大小: 每条指令都有一个操作码和一组操作数, •所有的操作码均为 1 字节 (8 bits) 代码片段: •所有的寄存器操作数均为 1字节(8 bits) A = B + C: •所有的内存地址均为 2字节(16 bits) •所有的数据操作数均为 4字节(32 bits) B = A + C; •所有指令的长度均为字节的整数倍 D = A - B: 内存带宽: 内存带宽消耗=传输的代码量(代码大小)+传输的数据量 传输的数据量=涉及的数据数量x 4 Bytes 以下我们用I-Bytes表示传输的代码量,用D-Bytes表示传输的数据量 D-Bytes 总字节数 (a) 零地址 和 PUSH 基于找的机器,它的所有操作都通过存储在操作数找上的值 (b) 进行。 PUSH M - 将位于内存地址 M 处的值压入操作数栈 POP M - 弹出操作数栈并 将值存入内存地址 M 处 • OP - 从操作数栈中弹出两 个值,对这两个值执行二进制 操作 OP,结果压回到操作数栈 00 共主机计

5

7

| 代码                         | 弋码的大小: 每条指令都有一个操作码和一组操作数,                                                                                                                          |                                                                                     |                                                             |                                          |                                                          |      |
|----------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------|-------------------------------------------------------------|------------------------------------------|----------------------------------------------------------|------|
| •所                         | 所有的操作码均为 1 字节 (8 bite)                                                                                                                             |                                                                                     |                                                             |                                          |                                                          |      |
| •所                         | 有的寄存器操作数均为 1字节                                                                                                                                     | (8 bits)                                                                            |                                                             |                                          | 代码片.                                                     |      |
| •所                         | 有的内存地址均为 2字节(16 ]                                                                                                                                  | oits)                                                                               |                                                             |                                          | A= B +                                                   | C;   |
| •所                         | 有的数据操作数均为 4字节(3                                                                                                                                    | 2 bits)                                                                             |                                                             |                                          | B= A +                                                   | C·   |
|                            | 有指令的长度均为字节的整数                                                                                                                                      |                                                                                     |                                                             |                                          |                                                          |      |
|                            | 存带宽:                                                                                                                                               | . 11-1                                                                              |                                                             |                                          | D = A -                                                  | В;   |
|                            | ,                                                                                                                                                  | P和ナル)+                                                                              |                                                             |                                          |                                                          |      |
|                            |                                                                                                                                                    |                                                                                     | 17 個的效地里                                                    |                                          |                                                          |      |
|                            | 传输的数据量=涉及的数据数量x 4 Bytes                                                                                                                            |                                                                                     |                                                             |                                          |                                                          |      |
|                            | 制的效抗里=沙汉的效抗效里X                                                                                                                                     | 4 bytes                                                                             |                                                             |                                          |                                                          |      |
|                            |                                                                                                                                                    | •                                                                                   | Dutan 老二.H.tx                                               | が新田戸                                     |                                                          |      |
|                            | 市的数据量=沙及的数据数量X<br>下我们用I-Bytes表示传输的代                                                                                                                | •                                                                                   | Bytes表示传输                                                   | ì的数据量                                    |                                                          |      |
| 以 <sup>-</sup>             |                                                                                                                                                    | •                                                                                   | Bytes表示传输<br>操作数                                            | ì的数据量<br>I-Bytes                         | D-Bytes                                                  | 总字节数 |
| 以 <sup>-</sup><br>(a)      | 下我们用I-Bytes表示传输的代                                                                                                                                  | -<br>码量,用 <b>D</b> -                                                                |                                                             | I-Bytes<br>5                             | 12                                                       | 总字节数 |
| 以 <sup>-</sup>             | 下我们用I-Bytes表示传输的代<br>指令集体系结构                                                                                                                       | 码量,用D-<br>操作码<br>SUB<br>ADD                                                         | 操作数<br>A, A<br>A, B                                         | I-Bytes<br>5<br>5                        | 12<br>12                                                 | 总字节数 |
| 以 <sup>-</sup><br>(a)      | 下我们用I-Bytes表示传输的代<br>指令集体系结构                                                                                                                       | 码量,用D-<br>操作码<br>SUB<br>ADD<br>ADD                                                  | 操作数<br>A, A<br>A, B<br>A, C                                 | I-Bytes 5 5 5                            | 12<br>12<br>12                                           | 总字节数 |
| 以 <sup>一</sup><br>(a)<br>和 | 下我们用I-Bytes表示传输的代<br>指令集体系结构<br>双地址                                                                                                                | 码量,用D-<br>操作码<br>SUB<br>ADD<br>ADD<br>SUB                                           | 操作数<br>A, A<br>A, B<br>A, C<br>B, B                         | I-Bytes<br>5<br>5<br>5<br>5              | 12<br>12<br>12<br>12<br>12                               | 总字节数 |
| 以 <sup>一</sup><br>(a)<br>和 | 下我们用LBytes表示传输的代<br>指令集体系结构<br>双地址<br>有两个操作数来源,对这两个                                                                                                | 码量,用D-<br>操作码<br>SUB<br>ADD<br>ADD<br>SUB<br>ADD                                    | 操作数<br>A, A<br>A, B<br>A, C<br>B, B<br>B, A                 | I-Bytes 5 5 5 5 5 5 5                    | 12<br>12<br>12<br>12<br>12<br>12                         | 总字节数 |
| 以 <sup>一</sup><br>(a)<br>和 | 下我们用I-Bytes表示传输的代<br>指令集体系结构<br>双地址<br>有两个操作数来源,对这两个<br>来源的操作数执行操作并将结                                                                              | 操作码<br>SUB<br>ADD<br>ADD<br>SUB<br>ADD<br>ADD<br>ADD<br>ADD                         | 操作数<br>A, A<br>A, B<br>A, C<br>B, B<br>B, A<br>B, C         | 5<br>5<br>5<br>5<br>5<br>5<br>5          | 12<br>12<br>12<br>12<br>12<br>12<br>12                   | 总字节数 |
| 以 <sup>一</sup><br>(a)<br>和 | 下我们用LBytes表示传输的代<br>相令集体系结构<br>双地址<br>有两个操作数来源,对这两个<br>来源的操作数执行作并将结<br>果存回其中一个源。<br>0 PM,M2 - 对存储在内存                                               | 操作码<br>SUB<br>ADD<br>ADD<br>SUB<br>ADD<br>ADD<br>SUB                                | 操作数<br>A, A<br>A, B<br>A, C<br>B, B<br>B, A<br>B, C<br>D, D | I-Bytes  5 5 5 5 5 5 5 5 5 5 5 5         | 12<br>12<br>12<br>12<br>12<br>12<br>12<br>12<br>12       | 总字节数 |
| 以 <sup>一</sup><br>(a)<br>和 | 下我们用I-Bytes表示传输的代<br>指令集体系结构<br>双地址<br>有两个操作数来源,对这两个<br>来源的操作数执行操作并将结<br>果存回其中一个源。<br>• OP M1, M2 - 对存储在内存<br>地址为M1 和 M2 的值进行二进                    | 码量,用D-<br>操作码<br>SUB<br>ADD<br>ADD<br>SUB<br>ADD<br>ADD<br>SUB<br>ADD<br>SUB<br>ADD | 操作数<br>A, A<br>A, B<br>A, C<br>B, B<br>B, A<br>B, C<br>D, D | I-Bytes  5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 | 12<br>12<br>12<br>12<br>12<br>12<br>12<br>12<br>12<br>12 | 总字节数 |
| 以 <sup>一</sup><br>(a)<br>和 | 下我们用I-Bytes表示传输的代<br>指令集体系结构<br>双地址<br>有两个操作数来源,对这两个<br>来源的操作数执行操作并将结<br>果存回其中一个源。<br>• OP MI, M2 - 对存储在内存<br>地址为 M1 和 M2 的值进行二<br>地操作 OP,将结果存回内存地 | 操作码<br>SUB<br>ADD<br>ADD<br>SUB<br>ADD<br>ADD<br>SUB                                | 操作数<br>A, A<br>A, B<br>A, C<br>B, B<br>B, A<br>B, C<br>D, D | I-Bytes  5 5 5 5 5 5 5 5 5 5 5 5         | 12<br>12<br>12<br>12<br>12<br>12<br>12<br>12<br>12       | 总字节数 |
| 以 <sup>一</sup><br>(a)<br>和 | 下我们用I-Bytes表示传输的代<br>指令集体系结构<br>双地址<br>有两个操作数来源,对这两个<br>来源的操作数执行操作并将结<br>果存回其中一个源。<br>• OP M1, M2 - 对存储在内存<br>地址为M1 和 M2 的值进行二进                    | 码量,用D-<br>操作码<br>SUB<br>ADD<br>ADD<br>SUB<br>ADD<br>ADD<br>SUB<br>ADD<br>SUB<br>ADD | 操作数<br>A, A<br>A, B<br>A, C<br>B, B<br>B, A<br>B, C<br>D, D | I-Bytes  5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 | 12<br>12<br>12<br>12<br>12<br>12<br>12<br>12<br>12<br>12 | 总字节数 |

参考答案(续): 代码的大小:每条指令都有一个操作码和一组操作数, •所有的操作码均为 1 字节 (8 bits) 代码片段: •所有的寄存器操作数均为 1字节(8 bits) A = B + C: •所有的内存地址均为 2字节(16 bits) •所有的数据操作数均为 4字节(32 bits) B= A + C; •所有指令的长度均为字节的整数倍 D = A - B: 内存带宽: 内存带宽消耗=传输的代码量(代码大小)+传输的数据量 传输的数据量=涉及的数据数量x 4 Bytes 以下我们用I-Bytes表示传输的代码量,用D-Bytes表示传输的数据量 D-Bytes 单地址 LOAD 和 ADD STORE (b) 使用一个累加器来执行计算。 LOAD M - 将存储在内存地 ADD STORE 址为 M 处的值载入累加器 LOAD STORE M - 将累加器中的 值存入内存地址为 M 处 OP M - 对内存地址为 M 处 存储的值和当前在累加器中的 值执行二进制操作 OP, 结果存 进累加器 (5) 北京航空航天大学

6

| •所        | 号的大小:每条指令都有一个持有的操作码均为 1 字节 (8 bits   | )                     | <b>组操作数</b> ,  |              | 代码片戶      | <b>.</b> |
|-----------|--------------------------------------|-----------------------|----------------|--------------|-----------|----------|
|           | 有的寄存器操作数均为 1字节(<br>有的内存地址均为 2字节(16 b |                       |                |              | A= B + (  | •        |
|           | 有的数据操作数均为 4字节(32                     |                       |                |              | B= A + (  | - ,      |
|           | 有指令的长度均为字节的整数                        |                       |                |              |           | *        |
|           | 字带宽:                                 | iH.                   |                |              | D = A - I | 5;       |
|           |                                      | 4 Bytes               |                |              |           |          |
| 以「<br>(a) | 下我们用I-Bytes表示传输的代码<br>指令集体系结构        | 马量,用D-l<br>操作码        | 操作数            | I-Bytes      | D-Bytes   | 总字节数     |
|           |                                      | 马量,用D-l<br>操作码<br>ADD | 操作数<br>A, B, C | I-Bytes<br>7 | 12        | 总字节数     |
| (a)       | 指令集体系结构                              | 马量,用D-l<br>操作码        | 操作数            | I-Bytes      |           | 总字节数     |

# 参考答案(续): 代码的大小:每条指令都有一个操作码和一组操作数,

•所有的操作码均为 1 字节 (8 bits) •所有的寄存器操作数均为 1字节(8 bits)

•所有的内存地址均为 2字节(16 bits) •所有的数据操作数均为 4字节(32 bits)

•所有指令的长度均为字节的整数倍

内存带宽消耗=传输的代码量(代码大小)+ 传输的数据量 传输的数据量=涉及的数据数量x 4 Bytes

以下我们用I-Bytes表示传输的代码量,用D-Bytes表示传输的数据量

| (-)             | 指令集体系结构                                                                                     | 操作码                    | 操作数                                        | I-Bytes          | D-Bytes | 总字节数 |
|-----------------|---------------------------------------------------------------------------------------------|------------------------|--------------------------------------------|------------------|---------|------|
| (a)<br>和<br>(b) | 三地址 Load-Store<br>一台源和目的都是寄存器的三                                                             | LD<br>LD<br>ADD<br>ST  | R1, B<br>R2, C<br>R1, R1, R2<br>R1, A      | 4<br>4<br>4<br>4 | 4 4     |      |
|                 | 器的例子)。 OP R3, R1, R2 - 对寄存器 R1和R2中的值执行 OP 操作, 将结果存回寄存器 R3 LD R1, M - 将内存地址为 M 处的值取出存入寄存器 R1 | ADD<br>ST<br>SUB<br>ST | R3, R1, R2<br>R3, B<br>R3, R1, R3<br>R3, D | 4 4 4 4          | 4       |      |
| stito.          | • ST R2, M - 将寄存器 R2 中的值存入内存地址 M 处                                                          |                        |                                            | 32               | 20      | 52   |
| <b>水 非京教</b>    | <b>宝秋天天学</b>                                                                                |                        |                                            |                  |         | 9    |

代码片段:

A = B + C:

B = A + C;

D = A - B:

9

# 性能指标

#### 请简要回答以下问题。

• 如果在具有更高主频的处理器上运行给定程序,是否意味着相比主频较低的 处理器而言它总是能够在单位时间(比如1秒钟)内执行更多的指令?

参考答案: 否。主频较低的处理器可能具有更高的 IPC (每周期指令数)

注: 一个主频较低的处理器可能能够在一个周期中执行多条指令, 而一个主频 较高的处理器可能在一个周期中只能执行一条指令。

•如果一个处理器执行给定程序时每秒钟能够执行更多的指令,是否意味着相 比每秒执行指令数较少的处理器而言它总是能够更快地执行完这个程序。

参考答案: 否。因为每秒执行指令数较多的处理器可能需要执行更多的指令

注: 运行完一个程序需要执行的指令总数,不同的处理器可能会不同。

2. 北京航空航天大学

11

# 参考答案(续):

代码的大小: 每条指令都有一个操作码和一组操作数,

- •所有的操作码均为 1 字节 (8 bits)
- •所有的寄存器操作数均为 1字节(8 bits) •所有的内存地址均为 2字节(16 bits)
- •所有的数据操作数均为 4字节(32 bits)
- •所有指令的长度均为字节的整数倍

内存带宽消耗=传输的代码量(代码大小)+传输的数据量

传输的数据量=涉及的数据数量x 4 Bytes

(c) 从代码尺寸角度看,三地址Memory-Memory的机器最高效,21Bytes的代码

代码片段:

A = B + C:

B= A + C:

D = A - B:

(d) 从内存总带宽的消耗角度,三地址Load-Store的机器最高效,52Bytes的总 带宽消耗

(4) 北京航空航天大学

10

# 性能评价

评价两个实现不同指令集体系结构的处理器的潜在性能。

评价是基于运行特定基准程序(benchmark)时的性能而做出的。在实现ISAA 的处理器上,最优的编译代码执行benchmark的性能是10 IPC,这一款处理器主 频是500MHz。在实现ISAB的处理器上,同样最优的编译代码的执行性能是2 IPC, 处理器主频是600MHz。

•请问实现ISAA的处理器每秒可以执行多少百万条指令(MIPS)?

参考答案: ISA A:  $10\frac{\text{instructions}}{\text{cycle}} \times 500,000,000\frac{\text{cycle}}{\text{second}} = 5000 \text{ MIPS}$ 

•请问实现ISAB的处理器每秒可以执行多少百万条指令(MIPS)?

参考答案: ISA B: 2 instructions x 600,000,000 cycle second = 1200 MIPS

•哪一个是更高性能的处理器: A? B? 不知道?

参考答案:不知道。对每个处理器来说,最佳的编译代码所具有的指令数量可

# 4 固定长度和可变长度ISA

#### 考虑以下两种Load/Store结构的ISA

1. 第一种是固定长度的ISA, 它使用如下的指令编码。

操作码 操作数 1 (目的) 操作数 2 (源 1) Reg/Imm 操作数 3 (源 2) Reg/Imm

其中:操作码 1 byte,每个操作数均为1 byte;所有寄存器/寄存器以及寄存器/立即数的操作需要1个时钟周期,所有Load和Store操作需要4个时钟周期

2. 第二种是可变长度的ISA,它使用如下的指令编码。

操作码 操作数1(目的) 操作数2(源1) Reg/Imm 操作数3(源2) Reg/Imm(可选)

其中:操作码 1 byte,每个操作数均为1 byte,操作数3是可选的,由操作码 隐式说明。如果指令不需要第3个操作数,这个字段就不会使用。

可变长使得第二种ISA的译码变得复杂,所以,它的所有指令执行时间都比第一种固定长度ISA的指令多2个时钟周期。也就是说,所有寄存器/寄存器以及寄存器/立即数的操作需要3个时钟周期,所有Load和Store操作需要6个时钟周期。

(a) 北京航空航天大学

13

13

 操作码
 操作数1(目的)
 操作数2(源1) Reg/Imm
 操作数3(源2) Reg/Imm

| 操作码 | 操作数1(目的) | 操作数2(源1)Reg/Imm | 操作数3(源2)Reg/Imm(可选)

(c) 哪种ISA的代码尺寸更小? 为什么?

#### 参考答案:

可变长度ISA的代码尺寸更小,因为它使用更少的字节对给定代码段的指令进行编码。

(d) 哪种ISA的执行时间更短? 为什么?

#### 参考答案:

固定长度ISA执行时间更短, 因为译码复杂性低,所以译码指令所 需的时钟周期更少。

2. 北京航空航天大学

15

 操作码
 操作数1 (目的)
 操作数2 (源1) Reg/Imm
 操作数3 (源2) Reg/Imm

 操作码
 操作数1 (目的)
 操作数2 (源1) Reg/Imm
 操作数3 (源2) Reg/Imm (可选)

 (a)
 对以上两种ISA, 这段汇编代码的 ADD r3, r1, r2 // r3 = r1+r2

(a) 对以上网种ISA,这段汇编作 尺寸(字节数)分别是多少? ADD r3, r1, r2 // r3 = r1+r2 SLL r3, 0x2 // r3 = r3 << 2 MOV r5. 0xa // r5 = 0x0a

MOV r5, 0xa / / r5 = 0x0aSTW r3, (r5) // MEMORY[r5] = r3

参考答案:

<u>.</u>

固定长度ISA: 4x4 = 16 字节

可变长度ISA: 1x4(ADD指令)+3x3(其它指令)=13字节

(b) 对以上两种ISA, 执行这一段代码序列分别需要多少时钟周期?

#### 参考答案:

固定长度 ISA: 3x1 (其它指令) +1x4 (STW 指令) = 7 时钟周期 可变长度 ISA: 3x3 (其它指令) +1x6 (STW 指令) = 15 时钟周期

(4) 北京航空航天大学

14

14

# 5 可寻址性

假如我们有64MB的内存,请计算要获得以下寻址能力所需地址的长度:

(i) 位寻址 ISA

参考答案: 29 bits

(ii) 字节寻址 ISA

参考答案: 26 bits
(iii) 8字节寻址 ISA

参考答案: 23 bits

(iv) 32字节寻址 ISA

参考答案: 21 bits

cs. 北京航空航天大学

16

# 6 微体系结构与ISA

(a) 简要叙述微体系结构和ISA之间的区别。编译器需要知道微体系结构的什么信息才能正确的编译程序?

#### 参考答案:

ISA层是一台计算机向软件暴露的接口,而微体系结构则是这台计算 机实际的底层实现。因此,微体系结构本身及其各种改变对编译器和 程序员是透明的(除了性能方面的影响),而ISA及其改变将影响编 译器和程序员。

编译器不需要知道微体系结构的任何信息就能够正确的编译程序。

cs 北京航空航天大学

17

作业2——单周期vs. 多周期微体系结构 参考答案

5. 北京航空航天大学

19

(b) 判别一台机器的以下性质是微体系结构的属性还是ISA的属性:

- (i) 这台机器没有减法指令.
- (ii) 这台机器的ALU没有减法单元.
- (iii) 这台机器没有状态码.
- (iv) 在加法指令中可以指明一个5位的立即数.
- (v)执行一条加法指令需要n个时钟周期.
- (vi) 有8个通用寄存器.
- (vii) ALU的一个输入需要一个2选1多路选择器.
- (viii) 寄存器堆有1个输入端口和2个输出端口.

参考答案:

- (i) ISA
- (ii) 微体系结构
- (iii) ISA
- (iv) ISA
- (v) 微体系结构
- (vi) ISA
- (vii) 微体系结构
- (viii) 微体系结构

co. 北京航空航天大学

18

18

# 1 MIPS单周期微体系结构分析

1.1

- ❖ 不同单元有不同的延迟时间。在图1中有七种主要单元。
- 对一条指令而言,关键路径(产生最长延迟的那条路径)上各个单元的延迟时间决定了该指令的最小延迟。
- ❖ 假设个单元的延迟时间如下表所示,回答下列3个问题。

| 指令存储器 | 加法器   | 多选器  | ALU   | 寄存器堆  | 数据存储器 | 控制    |
|-------|-------|------|-------|-------|-------|-------|
| 400ps | 100ps | 30ps | 120ps | 200ps | 350ps | 100ps |

- (a) 对一条MIPS的与指令(AND)而言。关键路径是什么?
- (b) 对一条MIPS的装载指令(LW)而言,关键路径是什么?
- (c) 对一条MIPS的相等则分支指令(BEQ)而言, 关键路径是什么?

65 北京航空航天大学

20



21

(5) 北京航空航天大学

# 参考答案 (续)

| 指令存储器 | 加法器   | 多选器  | ALU   | 寄存器堆  | 数据存储器 | 控制    |
|-------|-------|------|-------|-------|-------|-------|
| 400ps | 100ps | 30ps | 120ps | 200ps | 350ps | 100ps |

- (b) 对一条MIPS的装载指令(LW)而言, 关键路径是什么?
  - 关键路径为: I-Mem、Regs(Read)、Mux、ALU、D-Mem(Read)、Mux、Regs(Write)
  - 解析:对于LW指令,存在这样一条长路径:读指令、读寄存器堆获得基址、使用多选器选择立即数作为ALU的输入、使用ALU计算地址、访问数据存储器、使用多选器选择存储器输出作为寄存器的数据输入、写寄存器堆、故有路径I-Mem、Regs(Read)、Mux、ALU、D-Mem(Read)、Mux、Regs(Write)。还有一条与之类似的长路径,但是这条路径是通过控制器而不是寄存器堆的(用于生成ALUMux的控制信号),由于控制器的速度快于寄存器堆,于是前者为关键路径,除这两条之外的路径都是比较短的路径。

23

# 参考答案

| 指令存储器 | 加法器   | 多选器  | ALU   | 寄存器堆  | 数据存储器 | 控制    |
|-------|-------|------|-------|-------|-------|-------|
| 400ps | 100ps | 30ps | 120ps | 200ps | 350ps | 100ps |

- (a) 对一条MIPS的与指令(AND)而言, 关键路径是什么?
  - 关键路径为: I-Mem、Regs(Read)、Mux、ALU、Mux、Regs(Write)
  - 解析: 对于AND指令(and rd, rs, rt), 存在这样一条长路径: 读指令、读寄存器堆、通过ALUMux多选器、进行ALU运算、通过RegMux多选器、写寄存器堆即I-Mem、Regs(Read)、Mux、ALU、Mux、Regs(Write))。另外一条长路径与之类似,但是这条路径是在寄存器堆进行读操作时通过控制器的,即: I-Mem、Control、Mux、ALU、Mux、Regs(Write),但由于控制器的速度快于寄存器堆,因而前者为关键路径。其它的路径都短于这两条路径。

co. 北京航空航天大学

22

22

# 参考答案(续)

| 指令存储  | 器加法器  | 多选器  | ALU   | 寄存器堆  | 数据存储器 | 控制    |
|-------|-------|------|-------|-------|-------|-------|
| 400ps | 100ps | 30ps | 120ps | 200ps | 350ps | 100ps |

- (c) 对一条MIPS的相等则分支指令(BEQ)而言, 关键路径是什么?
  - 由于控制器的速度快于寄存器堆,故关键路径为: I-Mem、Regs(Read)、 Mux、ALU、Mux
  - 解析,这条指令有两种长路径——决定分支条件以及计算新PC值。对于决定分支条件的路径,需要读指令、读寄存器堆或使用控制单元、使用ALUMux、使用ALU比较两个值、使用ALU的零输出端来控制选择新PC值的多选器。对于计算新PC值的路径,其中一条是PC值加4(Add)、加偏移量offset(Add)、选择这个值作为新的PC值(Mux);另一条是读指令(为了取得偏移量)、使用分支加法单元和相应的多选器。但是这两条计算PC值中的路径都比决定分支条件的路径要短,这是因为从表中可以看到指令存储器的速度要慢于执行PC+4的加法器、ALU的速度要慢于分支加法器。

65 北京航空航天大学

1.2

- ❖ 图1中基本的单周期MIPS实现仅能实现某些指令。
- ❖ 可以在这个指令集中加入新的指令,但决定是否加入取决于给处理器的数据通路和数据通路增加的复杂度。
- ❖ 对于下表中的新指令而言。试回答下列3个问题。

| 指令               | 解释                              |
|------------------|---------------------------------|
| add3 Rd,Rs,Rt,Rx | Reg[Rd]=Reg[Rs]+Reg[Rt]+Reg[Rx] |

- (a) 对上述指令而言,哪些已有的单元还可以被使用?
- (b) 对上述指令而言,还需要增加哪些功能单元?
- (c) 为了支持这些指令,需要在控制单元增加哪些信号?

(a) 北京航空航天大学

2

25



\* 当设计者考虑改进处理器数据通路时,往往要考虑性能与成本的折中。假设我们从图1的数据通路出发,其中指令存储器(Instruction Memory)、加法器(Add)、多选器(Mux)、ALU、寄存器堆(Registers)、数据寄存器(Data Memory)和控制单元(Control)的延迟分别为400ps、100ps、30ps、120ps、200ps、350ps和100ps,相应的成本分别为1000、30、10、100、200、2000和500。试根据表中的改进分别回答下列问题。

|    | 改进      | 延迟     | 成本       | 优势                 |
|----|---------|--------|----------|--------------------|
| a. | 更快的加法器  | 加法单元-  | 每个加法单元   | 把已有的加法器用更快的加法      |
|    |         | 20ps   | +20      | 器替代                |
| b. | 更大的寄存器堆 | 寄存器堆   | 寄存器堆+200 | 需要更少的load和store指令。 |
|    |         | +100ps |          | 这将导致指令数减少5%        |

- (d) 改进前后的时钟周期分别是多少?
- (e) 改进后将获得多大的加速比?
- (f) 比较改进前后的性能/价格比,进行这样的改进是否有意义?

ca 北京航空航天大学

26

26

# 参考答案

**指令 解释**add3 Rd,Rs,Rt,Rx Reg[Rd]=Reg[Rs]+Reg[Rt]+Reg[Rx]

- (a) 对上述指令而言。哪些已有的单元还可以被使用?
  - 除分支加法器、数据存储器之外的所有单元

(5) 北京航空航天大学

# 参考答案 (续)

| 指令               | 解释                              |  |
|------------------|---------------------------------|--|
| add3 Rd,Rs,Rt,Rx | Reg[Rd]=Reg[Rs]+Reg[Rt]+Reg[Rx] |  |

- (b) 对上述指令而言,还需要增加哪些功能单元?
  - 寄存器堆增加一个输出端和一个相应的读地址输入端,以读出Rx;增加一个加法器(或为现有的ALU增加一个输入端),加法器的一个输入端连接至寄存器堆新增的输出端,另一个输入端连接至ALU的输出端。如果采用增加一个加法器的方案,则还需增加寄存器堆数据输入选通器的一个输入端,并连接至加法器的输出端

CD 北京航空航天大学

29

# 参考答案 (续)

|    | 改进   | 延迟     | 成本    | 优势                  |
|----|------|--------|-------|---------------------|
| a. | 更快的加 | 加法单元-  | 每个加法  | 把已有的加法器用更快的加法器      |
|    | 法器   | 20ps   | 单元+20 | 替代                  |
| b. | 更大的寄 | 寄存器堆   | 寄存器堆  | 需要更少的load和store指令。这 |
|    | 存器堆  | +100ps | +200  | 将导致指令数减少5%          |

- (d) 改进前后的时钟周期分别是多少?
  - a. 由于加法单元不在关键路径上,因此对加法器的改进不影响时钟周期。
  - b. 寄存器堆位于关键路径上,因而,使用更大的寄存器堆后,时钟周期变为1330ps+2×100ps=1530ps。
  - 解析: 时钟周期是由关键路径决定的,这里的关键路径为: I-Mem(读指令)、Regs(Read)(由于寄存器堆的延迟大于控制器,因而寄存器堆位于关键路径上)、Mux(选择ALU的输入)、ALU、Data Memory(Read)、Mux(选择存储器写入到寄存器堆中的数据)、Regs(Write)(数据写入寄存器堆),该路径的延迟为400ps+200ps+30ps+120ps+350ps+30ps+200ps=1330ps。

(5) 北京航空航天大学

31

# 参考答案 (续)

| 指令               | 解释                              |  |
|------------------|---------------------------------|--|
| add3 Rd,Rs,Rt,Rx | Reg[Rd]=Reg[Rs]+Reg[Rt]+Reg[Rx] |  |

- (c) 为了支持这些指令,需要在控制单元增加哪些信号?
  - 如果增加一个加法器,则需增加寄存器堆敷据输入选通器的控制信号,以实现敷据通道3选1;如果为现有的ALU增加一个输入端,则需增加针对三输入端的ALU的功能控制信号定义,使其可控制新增的ADD3操作

co 北京航空航天大学

30

# 参考答案(续)

|    | 改进   | 延迟     | 成本    | 优势                  |
|----|------|--------|-------|---------------------|
| a. | 更快的加 | 加法单元-  | 每个加法  | 把已有的加法器用更快的加法器      |
|    | 法器   | 20ps   | 单元+20 | 替代                  |
| b. | 更大的寄 | 寄存器堆   | 寄存器堆  | 需要更少的load和store指令。这 |
|    | 存器堆  | +100ps | +200  | 将导致指令数减少5%          |

- (e) 改进后将获得多大的加速比?
  - a.加速比由时钟周期本身的变化以及需要执行的时钟周期数目共同决定, 对加法器的改进不影响时钟周期,并且,需要执行的时钟周期数目也不变 ,因此加速比为1.000
  - b.需要的指令数减少5%,需要的时钟周期数目也相应减少5%,同时,时钟周期由1330ps增加为1530ps,因而加速比为(1/0.95)×(1330/1530)=0.915

(4) 北京航空航天大学

32

# 参考答案(续)

|    | 改进   | 延迟                    | 成本    | 优势                  |
|----|------|-----------------------|-------|---------------------|
| a. | 更快的加 | 加法单元- 每个加法 把已有的加法器用更快 |       | 把已有的加法器用更快的加法器      |
|    | 法器   | 20ps                  | 单元+20 | 替代                  |
| b. | 更大的寄 | 寄存器堆                  | 寄存器堆  | 需要更少的load和store指令。这 |
|    | 存器堆  | +100ps                | +200  | 将导致指令数减少5%          |

- (f) 比较改进前后的性能/价格比,进行这样的改进是否有意义?
  - a. 原来的处理器的总成本为1000(I-Mem)+200(Regs)+500(Control)+100(ALU)+2000(D-Mem)+2×30(2个加法单元)+3×10(3个多选器)=3890, 更换加法器之后的总成本为3890+2×20=3930, 相对成本为3930/3890=1.010, 性能/价格比为1.000/1.010=0.990, 成本增加但性能没有提升。
  - b. 使用更大的寄存器堆的成本为3890+200=4090,相对成本为4090/3890
     = 1.051,性能/价格比为 0.915/1.051=0.871,说明用更大的投入反而换来了性能的下降。

O. 北京航空航天大学

33

33

❖ 根据下表的两种数据通路的逻辑单元,分别回答下列问题。

|    | 单元            |
|----|---------------|
| a. | 执行加4的加法器(对PC) |
| b. | 数据存储器         |

- (d) 哪些类型的指令需要该单元?
- (e) 对哪些类型的指令而言,该单元位于关键路径上?
- (f) 假设仅需支持beq指令和add指令,讨论该单元的延迟变化对处理器时钟周期的影响。假设其他单元的延迟不变。

**60** 北京航空航天大学

\*#

2

❖ 下表给出了实现处理器数据通路的逻辑单元延迟。试根据下表的两种情况分别回答下列问题。

| 指令存储器 | 加法器   | 多选器  | ALU   | 寄存器堆  | 数据存储器 | 符号扩展 | 左移两位 |
|-------|-------|------|-------|-------|-------|------|------|
| 400ps | 100ps | 30ps | 120ps | 200ps | 350ps | 20ps | 2ps  |

- (a) 如果处理器只需做连续取指这一件事(见图2), 那么时钟周期是多少?
- (b) 考虑一个与图3类似的数据通路,但是假设处理器只需处理无条件相对跳转指令,那么时钟周期是多少?
- (c) 同样考虑一个与图3类似的数据通路,但这次假设只需处理有条件相对跳转指令,那么时钟周期是多少?(请注意图3中ALU的零输出端不是与数据存储器连接,该输出与选择PC值来源的多选器的控制有关)
- ▶ 提示: 图3中靠右侧的加法器延迟应当按照ALU来计算

**(5) 北京航空航天大学** 

\_\_ 3

34



35





 指令存储器
 加法器
 多选器
 ALU
 寄存器堆
 数据存储器
 符号扩展
 左移两位

 400ps
 100ps
 30ps
 120ps
 200ps
 350ps
 20ps
 2ps

(a) 如果处理器只需做连续取指这一件事(见图2),那么时钟周期是多少?
\* 由于指令存储器慢于加法器,因此,时钟周期决定于指令存储器的延迟,时钟周期为400ps。

# 参考答案 (域) 指令存储器 加法器 多选器 ALU 寄存器堆 数据存储器 符号扩展 左移两位 400ps 100ps 30ps 120ps 200ps 350ps 20ps 2ps (c) 同样考虑—个与图3类似的数据通路,但这次假设只需处理有条件相对跳转指令,那么时钟周期是多少?(请注意图3中ALU的零输出端不是与数据存储器连接,该输出与选择PC值来源的多选器的控制有关) \*根据题目中给出的延迟,后者为关键路径,因此时钟周期为400ps + 200ps + 30ps + 120ps + 30ps = 780ps。 \*解析:对于有条件相对跳转指令,除存在长路径I-Mem、Sign-extend、Shift-left-2、Add(ALU)、Mux外,还存在长路径I-Mem、Registers(Read)、Mux、ALU、Mux,关键路径为这两条路径中较长的一个。

**60** 北京航空航天大学

# 参考答案(续)

|    | 单元            |
|----|---------------|
| a. | 执行加4的加法器(对PC) |
| b. | 数据存储器         |

- (d) 哪些类型的指令需要该单元?
  - a.所有指令。
  - b.与存取有关的指令,如: Lw,Sw等。

gg 北京航空航天大学

41

43

参考答案 (续)

 单元

 a. 执行加4的加法器(对PC)

 b. 数据存储器

- (f) 假设仅需支持beq指令和add指令,讨论该单元的延迟变化对处理器时钟周期的影响。假设其他单元的延迟不变。
  - a.beq指令的关键路径为I-Mem、Regs(Read)、Mux、ALU、Mux, 延迟为 780ps, add指令的关键路径为I-Mem、Regs(Read)、Mux、ALU、Mux、Regs(Write), 延迟为980ps。这里只需讨论该单元延迟变化相比于较长的关键路径的影响,较长的关键路径为add指令,其延迟为980ps,而执行加4的加法器所在的路径为Add、Add(ALU)、Mux, 其延迟为100ps+120ps+30ps=250ps,若要该单元延迟变化而导致该路径成为关键路径,从而影响时钟周期,则执行加4的加法器延迟要大于980ps-150ps=830ps, 才会影响时钟周期。
  - b.数据存储器未被 beq或add指令使用,因此,它的延迟不影响时钟周期。

|    | 指令存储器 | 加法器   | 多选器  | ALU   | 寄存器堆  | 数据存储器 | 符号扩展 | 左移两位 |
|----|-------|-------|------|-------|-------|-------|------|------|
| 96 | 400ps | 100ps | 30ps | 120ps | 200ps | 350ps | 20ps | 2ps  |

# 参考答案 (续)

 単元

 a. 执行加4的加法器(对PC)

 b. 数据存储器

- (e) 对哪些类型的指令而言,该单元位于关键路径上?
  - a.所有指令的关键路径都不会包含这个加法器,因为指令存储器的速度慢于加法器。而所有的指令都必须执行读指令这一操作。
  - b.与存取有关的指令。因为只有与存取有关的指令会用到该单元。

(A) 北京航空航天大学

42

1.4

本题讨论数据通路中不同的单元延迟对整个数据通路时钟周期的影响,以及指令如何利用不同的数据通路单元。根据下面的延迟情况,分别回答下列问题。

| 指令存储器 | 加法器   | 多选器   | ALU   | 寄存器堆  | 数据存储器  | 符号扩展 | 左移两位 |
|-------|-------|-------|-------|-------|--------|------|------|
| 500ps | 150ps | 100ps | 180ps | 220ps | 1000ps | 90ps | 20ps |

- (a) 如果仅需支持ALU类指令(如add、and等), 处理器的时钟周期是多少?
- (b) 如果仅需支持lw类指令, 时钟周期是多少?
- (c) 如果必须支持add、beq、lw和sw指令, 时钟周期是多少?

44

65 北京航空航天大学

❖ 假设各类型指令所占比例如下表所示,试根据下表的两种情况分别 回答下列问题。

| add | addi | not | beq | lw  | sw  |
|-----|------|-----|-----|-----|-----|
| 30% | 15%  | 5%  | 20% | 20% | 10% |

- (d) 数据存储器平均用了多少时钟周期?
- (c) 符号扩展电路的输入平均用了多少时钟周期? 在未用到该输入的其他时间,符号扩展电路在做什么?
- (f) 如果可以将数据通路上某个单元的延迟减少10%, 应该减少哪个单元的延迟? 改进后整个处理器的加速比是多少?

65 北京航空航天大学

45

# 参考答案(续)

| 指令存储器 | 加法器   | 多选器   | ALU   | 寄存器堆  | 数据存储器  | 符号扩展 | 左移两位 |
|-------|-------|-------|-------|-------|--------|------|------|
| 500ps | 150ps | 100ps | 180ps | 220ps | 1000ps | 90ps | 20ps |

- (b) 如果仅需支持lw类指令,时钟周期是多少?
  - 时钟周期为500ps + 220ps + 100ps + 180ps + 1000ps + 100ps + 220ps = 2320ps
  - 解析: 关键路径为I-Mem、Registers(Read)、Mux(选择ALU輸入)、ALU、 D-Mem(Read)、Mux(选择写入寄存器堆的数据)、Registers(Write)

(5) 北京航空航天大学

47

# 参考答案

| 指令存储器 | 加法器   | 多选器   | ALU   | 寄存器堆  | 数据存储器  | 符号扩展 | 左移两位 |
|-------|-------|-------|-------|-------|--------|------|------|
| 500ps | 150ps | 100ps | 180ps | 220ps | 1000ps | 90ps | 20ps |

- (a) 如果仅需支持ALU类指令(如add、and等), 处理器的时钟周期是多少?
  - 时钟周期为500ps + 220ps + 100ps + 180ps + 100ps + 220ps = 1320ps
  - 解析: 关键路径为I-Mem、Registers(Read)、Mux(选择ALU输入)、ALU、Mux(选择寄存器写入端)、Registers(Write)

00 北京航空航天大学

46

# 参考答案(续)

| 指令存储器 | 加法器   | 多选器   | ALU   | 寄存器堆  | 数据存储器  | 符号扩展 | 左移两位 |
|-------|-------|-------|-------|-------|--------|------|------|
| 500ps | 150ps | 100ps | 180ps | 220ps | 1000ps | 90ps | 20ps |

- (c) 如果必须支持add、beq、lw和sw指令,时钟周期是多少?
  - 时钟周期为2320ps
  - 解析: lw指令的关键路径最长,相比较而言,sw指令少使用了一个多选器并且不用向寄存器堆写数据,add和beq少使用了数据存储器

48

co 北京航空航天大学

# 参考答案 (续)

| add | addi | not | beq | lw  | sw  |
|-----|------|-----|-----|-----|-----|
| 30% | 15%  | 5%  | 20% | 20% | 10% |

- (d) 数据存储器平均用了多少时钟周期?
  - 平均有20%+10%=30%的时钟周期里,会用到数据存储器
  - 解析: 只有lw和sw指令会用到数据存储器

65. 北京航空航天大学

49

# 参考答案 (续)

| add | addi | not | beq | lw  | sw  |
|-----|------|-----|-----|-----|-----|
| 30% | 15%  | 5%  | 20% | 20% | 10% |

- (f) 如果可以将数据通路上某个单元的延迟减少10%, 应该减少哪个单元的延迟? 改进后整个处理器的加速比是多少?
  - lw指令有最长的关键路径为: I-Mem、Registers(Read)、Mux、D-Mem(Read)、ALU、Mux、Registers(Write), 决定着时种周期的长度。
  - 在路径中,由于指令存储器的延迟值最大,因此,如将它的延迟从400ps减小到360ps(即减少10%),则时钟周期由1330ps减小到1290ps,加速比为1330/1290=1.031。

(5) 北京航空航天大学

51

51

# 参考答案(续)

| add | addi | not | beq | lw  | sw  |
|-----|------|-----|-----|-----|-----|
| 30% | 15%  | 5%  | 20% | 20% | 10% |

- (c) 符号扩展电路的输入平均用了多少时钟周期? 在未用到该输入的其他时间,符号扩展电路在做什么?
  - 符号扩展电路实际上在每个周期都有计算结果,但是它的输出在add和not 指令中被忽略了,符号扩展电路的输入只在addi指令(提供ALU需要的立即 数)、beq指令(提供计算PC需要的偏移量)、lw指令和sw指令(提供寻址过程 中需要的偏移量)中是需要的
  - 结果为15%+20%+20%+10%=65%

co 北京航空航天大学

50

1.5

本题讨论处理器时钟周期与控制单元设计之间的相互影响。根据下表的两种数据通路单元延迟情况分别回答下列问题。

| 指令存储器 | 加法器   | 多选器   | ALU   | 寄存器堆  | 数据存储器  | 符号扩展 | 左移两位 | ALU控制 |
|-------|-------|-------|-------|-------|--------|------|------|-------|
| 500ps | 150ps | 100ps | 180ps | 220ps | 1000ps | 90ps | 20ps | 55ps  |

- (a) 为了避免增加图4中数据通路的关键路径长度,留给控制单元产生 MemWrite信号的时间有多少?
- (b) 图4中哪个控制信号最<mark>不</mark>关键,控制单元需要在多长时间内产生该信号以避免其成为关键路径?
- (c) 图4中哪个控制信号最关键,控制单元需要在多长时间内产生该信号以避免其成为关键路径?

(A) 北京航空航天大学

❖ 假设控制单元产生控制信号的时间如下表所示,试根据表中的两种情况回答下列问题(各部件的延迟与前面相同)。

| RegDst | Jump   | Branch | MemRead | MemtoReg | ALUOp | MemWrite | ALUSrc | RegWrite |
|--------|--------|--------|---------|----------|-------|----------|--------|----------|
| 1600ps | 1600ps | 1400ps | 500ps   | 1400ps   | 400ps | 1500ps   | 400ps  | 1700ps   |

- (d) 处理器的时钟周期为多少?
- (e) 如果你可以加速控制信号的产生,但加快一个控制信号5ps的代价是处理器成本增加1元。那么为了最大化性能你会加速哪些控制信号? 这种性能改进的最小代价是多少?
- (f) 如果一个处理器的成本已经很高,那么我们需要在维持处理器性能的同时降低其成本,而不是像第⑤问中所作的那样为提高它的性能而买单。如果你可以使用更慢的逻辑来实现对信号的控制,并且单个控制信号每减慢5ps,处理其成本就可以节省1元,那么在保持处理器性能的同时
- , 你会减慢哪些控制信号, 并且减慢多少来降低成本?

(A) 北京航空航天大学

53

53

#### 参考答案

| 指令存储器 | 加法器   | 多选器   | ALU   | 寄存器堆  | 数据存储器  | 符号扩展 | 左移两位 | ALU控制 |
|-------|-------|-------|-------|-------|--------|------|------|-------|
| 500ps | 150ps | 100ps | 180ps | 220ps | 1000ps | 90ps | 20ps | 55ps  |

- (a) 为了避免增加图4中数据通路的关键路径长度,留给控制单元产生 MemWrite信号的时间有多少?
  - 关键路径延迟为500ps + 220ps + 100ps + 180ps + 100ps + 100ps + 220ps = 2320ps, 留给控制单元产生MemWrite信号的最长时间为2320ps 500ps 1000ps = 820ps
  - 解析:假设控制单元的延迟为0,则w具有最长的关键路径,于是得到关键路径1-Mem、Regs(Read)、Mux、ALU、D-Mem(Read)、Mux、Regs(Write)。控制单元在读取完指令存储器之后才可以产生MemWrite控制信号,并且必须在时钟刷纳索之前产生MemWrite信号,但是,由于MemWrite信号是数据存储器的写使能信号,因此在产生该信号之后还应当至少留出写存储器的时间D-Mem(Write)。

(4) 北京航空航天大学

55

55



54

# 参考答案 (续)

| I | 指令存储器 | 加法器   | 多选器   | ALU   | 寄存器堆  | 数据存储器  | 符号扩展 | 左移两位 | ALU控制 |
|---|-------|-------|-------|-------|-------|--------|------|------|-------|
| I | 500ps | 150ps | 100ps | 180ps | 220ps | 1000ps | 90ps | 20ps | 55ps  |

- (b) 图4中哪个控制信号最不关键,控制单元需要在多长时间内产生该信号以避免其成为关键路径?
  - Jump信号具有最长的松弛时间,为2320ps 500ps 100ps = 1720ps
  - 解析: 所有的控制信号都必须在指令读取之后生成,同时一个信号最晚必须在时钟周期结束之前到来,对于MemWrite、RegWrite和Jump信号,由于它们都只在时钟周期的最后才会用到,因而相比于其它控制信号会拥有更长的松弛时间,由于两种情况下均是数据存储器的延迟>寄存器堆>多选器,因而Jump具有最长的松弛时间。
  - 这个题目里面没有考虑PC的延迟。

# 参考答案 (续)

| 指令存储器 | 加法器   | 多选器   | ALU   | 寄存器堆  | 数据存储器  | 符号扩展 | 左移两位 | ALU控制 |
|-------|-------|-------|-------|-------|--------|------|------|-------|
| 500ps | 150ps | 100ps | 180ps | 220ps | 1000ps | 90ps | 20ps | 55ps  |

(c) 图4中哪个控制信号最关键,控制单元需要在多长时间内产生该信号以 避免其成为关键路径?

| 最关键信号                 | 产生该信号可用的时间 |
|-----------------------|------------|
| ALUSrc (100ps > 55ps) | 220ps      |

解析:为了不影响关键路径,控制信号必须在敷据到达之前产生以便不影响数据的通过,最早出现在关键路径上的控制信号是ALUOp和ALUSrc,ALUSrc的松弛时间为Regs(Read),ALUOp的松弛时间为Regs(Read)+Mux-ALU Ctrl,拥有较小松弛时间的信号更为关键,可见二者对于ALU计算的影响取决于ALU Ctrl与Mux的延迟大小。

57

(5) 北京航空航天大学

参考答案 (续)

| RegDst | Jump   | Branch | MemRead | MemtoReg | ALUOp | MemWrite | ALUSrc | RegWrite |
|--------|--------|--------|---------|----------|-------|----------|--------|----------|
| 1600ps | 1600ps | 1400ps | 500ps   | 1400ps   | 400ps | 1500ps   | 400ps  | 1700ps   |

(e) 如果你可以加速控制信号的产生,但加快一个控制信号5ps的代价是处理器成本增加1元。那么为了最大化性能你会加速哪些控制信号? 这种性能改进的最小代价是多少?

| 对时钟周期有影响的信号       | 代价         |
|-------------------|------------|
| RegDst (+100ps)   | 1195/5=239 |
| ALUOp (+135ps)    |            |
| MemWrite (+680ps) |            |
| ALUSrc (+180ps)   |            |
| RegWrite (+100ps) |            |

解析: 应当只加速影响了时钟周期的控制信号,目标是将这些控制信号对时钟周期的影响至少变为0。

(n) 北京航空航天大学

59

k#



58

# 参考答案(续)

| RegDst | Jump   | Branch | MemRead | MemtoReg | ALUOp | MemWrite | ALUSrc | RegWrite |
|--------|--------|--------|---------|----------|-------|----------|--------|----------|
| 1600ps | 1600ps | 1400ps | 500ps   | 1400ps   | 400ps | 1500ps   | 400ps  | 1700ps   |

- (f) 如果一个处理器的成本已经很高,那么我们需要在维持处理器性能的 同时降低其成本,而不是像第⑤问中所作的那样为提高它的性能而买单
- 。如果你可以使用更慢的逻辑来实现对信号的控制,并且单个控制信号 每减慢5ps,处理其成本就可以节省1元,那么在保持处理器性能的同时
- , 你会减慢哪些控制信号, 并且减慢多少来降低成本?

| RegDst | Jump   | Branch | MemRead | MemtoReg | ALUOp | MemWrite | ALUSrc | RegWrite |
|--------|--------|--------|---------|----------|-------|----------|--------|----------|
| 100ps  | -120ps | -220ps | 0ps     | -100ps   | 135ps | 680ps    | 180ps  | 100ps    |
|        |        |        |         |          |       |          |        |          |

上表中具有最大正值的信号决定了周期,则在保证性能的前提之下,可以将所有的信号都减慢到具有跟该信号相同的值,于是最小化成本的方法是按照下表减慢响应信号的速度;

| RegDst | Jump  | Branch | MemRead | MemtoReg | ALUOp | MemWrite | ALUSrc | RegWrite |
|--------|-------|--------|---------|----------|-------|----------|--------|----------|
| 580ps  | 800ps | 900ps  | 680ps   | 780ps    | 545ps | 0ps      | 500ps  | 580ps    |

ca 北京航空航天大学

60

# 2 MIPS多周期微体系结构分析 2.1 ❖ 假设在多周期MIPS处理器的下列控制信号中存在固定为0缺陷,那 么哪些指令将会失效?为什么?(数据通路参考图1,其中不包含)

- (a) MemtoReg
- (b) ALUOp0
- (c) PCSrc

指令)

61

CC 北京航空航天大学

❖ 图6. 图5中控制器的内部结构 (ALUOp:::)信号) - MemtoReg Unit - RegDst - IorD Multiplexer -PCSrc -ALUSTOB. Controller Opcode<sub>5:0</sub> -ALUSrcA (FSM) - IRWrite - MemWrite Register Enables - PCWrite - Branch - RegWrite ALUOp ALU - ALUControl gg 北京航空航天大学

62



- (a) MemtoReg
  - Iw指令将会失效,MemtoReg固定为0将导致无法选择DR作为寄存器堆写数据的来源,而Iw指令需要将DR中的数据写入寄存器堆。
- (b) ALUOp0
  - beq指令将会失效, ALUOp0固定为0将导致ALU无法进行beq需要的减法运算(相应的ALUOp为01)。
- (c) PCSrc
  - beq指令将会失效,PCSrc固定为0将导致无法选择ALUOut的输出作为PC 值的来源,而beq指令需要保存在ALUOut中的ALU的运算结果来修改PC 的值。

CD 北京航空航天大学

64

2.2

❖ 假设多周期MIPS处理器各个部件的延迟如下表所示(假设存储器和 寄存器堆的写速度与读速度相等。数据通路参考图1):

| IC JAMES IN MINERS JE |                     |                      |           |  |
|-----------------------|---------------------|----------------------|-----------|--|
|                       | Element             | Parameter            | Delay(ps) |  |
|                       | Register clk-to-Q   | t <sub>peq</sub>     | 30        |  |
|                       | Register setup      | t <sub>setup</sub>   | 20        |  |
|                       | Multiplexer         | t <sub>mux</sub>     | 25        |  |
|                       | ALU                 | t <sub>ALU</sub>     | 200       |  |
|                       | Memory read         | t <sub>mem</sub>     | 250       |  |
|                       | Register file read  | t <sub>RFread</sub>  | 150       |  |
|                       | Register file setup | t <sub>REsetun</sub> | 20        |  |

- (a) 通过提高哪个部件的速度(即減小该部件的延迟)可以对整个处理器的 速度有最大的提升?
- (b) 在避免不必要浪费的前提之下,该部件的延迟应减小到多少?
- (c) 提升之后的处理器周期是多少?
- (d) 有一种寄存器堆,它比现有的寄存器堆功耗低40%,但是延迟是现有

※ 共享教章教表表 寄存器堆的两倍,请分析一下使用这种寄存器堆是否有意义。

65



❖ 图5 Sign Extend **60** 北京航空航天大学

66

# 参考答案(续)

| Element             | Parameter             | Delay(ps) |
|---------------------|-----------------------|-----------|
| Register clk-to-Q   | t <sub>peq</sub>      | 30        |
| Register setup      | t <sub>setup</sub>    | 20        |
| Multiplexer         | t <sub>mux</sub>      | 25        |
| ALU                 | t <sub>ALU</sub>      | 200       |
| Memory read         | t <sub>mem</sub>      | 250       |
| Register file read  | t <sub>RFread</sub>   | 150       |
| Register file setup | t <sub>RFeeture</sub> | 20        |

- (a) 通过提高哪个部件的速度(即减小该部件的延迟)可以对整个处理器的 速度有最大的提升?
  - 由于寄存器堆的速度快于存储器(t<sub>RFread</sub> < t<sub>mem</sub>)且t<sub>setup</sub> = t<sub>RFsetup</sub>, 于是有T<sub>c</sub> =  $t_{\text{neg}} + t_{\text{mux}} + \text{max}(t_{\text{ALU}} + t_{\text{mux}}, t_{\text{mem}}) + t_{\text{setup}}$ , 由表中数据可得 $t_{\text{ALU}} + t_{\text{mux}} =$ 225ps < t<sub>mem</sub>, 于是为了减小时钟周期,应当提高存储器的速度。

65 北京航空航天大学

# 参考答案(续)

| Element             | Parameter            | Delay(ps) |
|---------------------|----------------------|-----------|
| Register clk-to-Q   | t <sub>peq</sub>     | 30        |
| Register setup      | t <sub>setup</sub>   | 20        |
| Multiplexer         | t <sub>mux</sub>     | 25        |
| ALU                 | t <sub>ALU</sub>     | 200       |
| Memory read         | t <sub>mem</sub>     | 250       |
| Register file read  | t <sub>RFread</sub>  | 150       |
| Register file setup | t <sub>RFsetup</sub> | 20        |

- (b) 在避免不必要浪费的前提之下,该部件的延迟应减小到多少?
  - 应将存储器的延迟减小到225ps。

办 北京航空航天大学

69

# 参考答案 (续)

| Element             | Parameter            | Delay(ps) |
|---------------------|----------------------|-----------|
| Register clk-to-Q   | t <sub>pcq</sub>     | 30        |
| Register setup      | t <sub>setup</sub>   | 20        |
| Multiplexer         | t <sub>mux</sub>     | 25        |
| ALU                 | t <sub>ALU</sub>     | 200       |
| Memory read         | t <sub>mem</sub>     | 250       |
| Register file read  | t <sub>RFread</sub>  | 150       |
| Register file setup | t <sub>RFsetup</sub> | 20        |

- (d) 有一种寄存器堆,它比现有的寄存器堆功耗低40%,但是延迟是现有寄存器堆的两倍,请分析一下使用这种寄存器堆是否有意义。
  - 寄存器堆的延迟变为t<sub>RFread</sub>=300ps
  - 考虑与寄存器堆有关的两个时间,一个是读寄存器堆操作,时间为30ps+30ps+20ps=350ps;另一个是写寄存器堆操作,时间为30ps+25ps+300ps+20ps=375ps。而原来的时钟周期为325ps,于是处理器的时钟周期将变为375ps,计算性能/功耗比为(325/375)/0.6=1.44,说明功耗的下降幅度大于性能的下降幅度,使用这种寄存器堆是有一定意义的。

(n) 北京航空航天大学

71

71

参考答案(续)

| Element             | Parameter            | Delay(ps) |
|---------------------|----------------------|-----------|
| Register clk-to-Q   | t <sub>pcq</sub>     | 30        |
| Register setup      | t <sub>setup</sub>   | 20        |
| Multiplexer         | t <sub>mux</sub>     | 25        |
| ALU                 | t <sub>ALU</sub>     | 200       |
| Memory read         | t <sub>mem</sub>     | 250       |
| Register file read  | t <sub>RFread</sub>  | 150       |
| Register file setup | t <sub>RFsetup</sub> | 20        |

- (c) 提升之后的处理器周期是多少?
  - 原来处理器的时钟周期为30ps+25ps+250ps+20ps=325ps,提升存储器
     速度之后处理器的时钟周期为30ps+25ps+225ps+20ps=300ps。

(5) 北京航空航天大学

70

2.3

❖ 在多周期MIPS处理器上运行下面的程序需要多少个周期?这个程序的CPI是多少?

addi \$s0, \$0, 5 # sum = 5 while:

beq \$s0, \$0, done #if result > 0, execute the while block addi \$s0, \$s0, -1 #while block: result = result - 1

j while

done:

72

ca 北京航空航天大学

# 参考答案

addi \$s0, \$0, 5

# sum = 5

while:

\$s0, \$0, done

# if result > 0, execute the while block

addi \$s0, \$s0, -1 # while block: result = result - 1

while

done:

- addi和beq都是I型指令,j是跳转指令, addi需要4个时钟周期, beq需要3个 时钟周期。i需要3个时钟周期。对程序进行分析可知。第一个addi指令执 行了1遍, beq指令执行了6遍(跳出循环时判断条件不成立也执行了一遍), 第二个addi指令执行了5遍。j指令执行了5遍。于是共需要4+6×3+5×4 +5×3=57个周期。
- CPI为 57 / (1+6+5+5) = 3.35。

73

O 北京航空航天大学

MUL R3 R1, R2

ADD R5 R4, R3

ADD R6 R4, R1

MUL R7 R8. R9

ADD R4 R3, R7

MUL R10 R5, R6

# 流水线

分别计算该程序在以下的机器上执行时花费的时钟周期数: 观察以下程序:

- (a) 非流水线机器
- (b) 采用计分板(scoreboarding)的流水线机器,有5个 加法器、5个乘法器,没有数据转发逻辑
- (c) 采用计分板(scoreboarding)的流水线机器,有5个 加法器、5个乘法器,带数据转发逻辑
- (d) 采用计分板(scoreboarding)的流水线机器,有1个 加法器、1个乘法器,没有数据转发逻辑
- (e) 采用计分板(scoreboarding)的流水线机器,有1个 加法器、1个乘法器,带数据转发逻辑

对于所有上述的机器模型,采用以下4阶段的基本指令周期:

- 1) 取指 (1 个时钟周期)
- 2) 译码 (1 个时钟周期)
- 3) 执行

MUL(5个时钟周期)、ADD(2个时钟周期),乘法器和加法器内部不是流水线的 4) 写回 (2 个时钟周期)

请列出为了计算对流水线的所有假设(例如如何在流水段之间做数据转发)

北京航空航天大学

75

作业3、4——流水线 (4) 北京航空航天大学

74

# 参考答案:

(a) 非流水线机器

9+6+6+9+6+9=45 时钟周期

(b) 采用计分板(scoreboarding)的流水线机器,有5个加法器、5个乘法器, 没有数据转发逻辑

Cvcles 1|2|3|4|5|6|7|8|9|10|11|12|13|14|15|16|17|18|19|20|21|22|23|24|25|26|27|28 MUL R3, R1, R2 FIDIEIEIEIEIWIW F|D|-|-|-|-|- |E |E |W |W F|-|-|-|-|- |D |E |E |W |W ADD R5, R4, R3 ADD R6, R4, R1 MUL R7. R8. R9 F |D |E |E |E |E |W |W F |D |- |- |- |- |- |- |E |E |W |W ADD R4, R3, R7 MUL R10, R5, R6 F |- |- |- |- |- |- |D |E |E |E |E |W |W

28 时钟周期(或 26时钟周期, 利用寄存器堆内部的数据旁路)

ca 北京航空航天大学

#### 参考答案(续): (c) 采用计分板(scoreboarding)的流水线机器,有5个加法器、5个乘法器, 带数据转发逻辑 1|2|3|4|5|6|7|8|9|10|11|12|13|14|15|16|17|18|19|20|21|22 Cvcles MUL R3. R1. R2 FIDIEIEIEIEIWIW ADD R5, R4, R3 F|D|-|-|-|E|E|W |W F|-|-|-|D|E|E |W |W ADD R6, R4, R1 MUL R7, R8, R9 FIDIE IE IE IE IW IW F|D|-|-|-|E|E|W|W ADD R4, R3, R7 MUL R10, R5, R6 F |- |- |- |- |D |E |E |E |E |E |W |W 22时钟周期 (d) 采用计分板(scoreboarding)的流水线机器,有1个加法器、1个乘法器, 没有数据转发逻辑 1|2|3|4|5|6|7|8|9|10|11|12|13|14|15|16|17|18|19|20|21|22|23|24|25|26|27|28|29 Cycles MUL R3, R1, R2 F|D|E|E|E|E|E|W|W ADD R5, R4, R3 F|D|-|-|-|-|-|E |E |W |W FI-I-I-I-I-I-I D I- IE IE IW IW ADD R6. R4. R1 F |- |D |E |E |E |E |E |W |W MIII. R7 R8 R9 ADD R4, R3, R7 F |D | - | - | - | - | - | - | E | E | W | W F | - | - | - | - | - | - | - | D | E | E | E | E | W | W 29时钟周期(或 27时钟周期, 利用寄存器堆内部的数据旁路) n 北京航空航天大学 77

77

# 2 延沢槽

一台五阶段流水线的机器,五个流水段分别是:取指、译码、执行、访存和写回。该机器采用延迟槽技术处理控制相关。无条件分支和有条件分支都在执行阶段获得分支的结果。

(a) 需要多少个延迟槽才能够确保正确的操作?

#### 参考答案: 2个

(b) 按照你在(a)中设计的延迟槽数量,下列汇编指令序列中,哪(些)条指令可以放入延迟槽?请使用合适的延迟槽填充方案重写下边的汇编指令代码。

```
参考答案:
(i) ADD R5 R4. R3
                           ADD R5 R4, R3
  OR R3 R1, R2
                           I X
  SUB R7 R5, R6
                           OR R3 R1. R2
  J X
  延迟槽
                           SUB R7 R5, R6
                           LW R10 (R7)
  LW R10 (R7)
  ADD R6 R1, R2
                           ADD R6 R1, R2
  X:
                           X:
```

北京航空航天大学

参考答案(续): (e) 采用计分板(scoreboarding)的流水线机器,有1个加法器、1个乘法器, 带数据转发逻辑 1|2|3|4|5|6|7|8|9|10|11|12|13|14|15|16|17|18|19|20|21|22|23 Cycles MUL R3, R1, R2 FIDIE|E|E|E|E|W|W ADD R5, R4, R3 FIDI-I-I-I-IEIEIW IW ADD R6, R4, R1 F|-|-|-|D|-|E |E |W |W MUL R7, R8, R9 F|-|D |E |E |E |E |W |W ADD R4, R3, R7 F |D |- |- |- |E |E |W |W F |- |- |- |D |E |E |E |E |W |W MUL R10, R5, R6 23时钟周期 cs. 北京航空航天大学

78

# 2 延迟槽

一台五阶段流水线的机器,五个流水段分别是:取指、译码、执行、访存和写回。该机器采用延迟槽技术处理控制相关。无条件分支和有条件分支都在执行阶段获得分支的结果。

(a) 需要多少个延迟槽才能够确保正确的操作?

#### 参考答案: 2个

(b) 按照你在(a)中设计的延迟槽数量,下列汇编指令序列中,哪(些)条指令可以放入延迟槽?请使用合适的延迟槽填充方案重写下边的汇编指令代码。

```
参考答案:
     (ii) ADD R5 R4, R3
                                 ADD R5 R4, R3
       OR R3 R1, R2
                                 SUB R7 R5, R6
       SUB R7 R5, R6
                                 BEQ R5 R7, X
       BEQ R5 R7, X
                                 OR R3 R1, R2
        延迟槽
                                 NOP
       LW R10 (R7)
                                 LW R10 (R7)
       ADD R6 R1, R2
                                 ADD R6 R1, R2
       X:
                                 y.
O 北京航空航天大学
```

#### 延迟槽 2

一台五阶段流水线的机器,五个流水段分别是:取指、译码、执行、访存和 写回。该机器采用延迟槽技术处理控制相关。无条件分支和有条件分支都在 执行阶段获得分支的结果。

(a) 需要多少个延迟槽才能够确保正确的操作?

#### 参考答案: 2个

(b) 按照你在(a)中设计的延迟槽数量,下列汇编指令序列中,哪(些)条指令 可以放入延迟槽?请使用合适的延迟槽填充方案重写下边的汇编指令代码。

ADD R2 R4. R3 (iii) ADD R2 R4, R3 OR R5 R1, R2 OR R5 R1, R2 SUB R7 R5. R6 SUB R7 R5, R6 BEQ R5 R7, X BEQ R5 R7, X NOP 延迟槽 NOP LW R10 (R7) ADD R6 R1, R2 LW R10 (R7) X: ADD R6 R1. R2 5. 北京航空航天大学

81

#### 分支预测 3

```
考察以下高级语言代码段:
int array[1000] = {/* \text{ random values } */};
int sum1 = 0, sum2 = 0, sum3 = 0, sum4 = 0; 分支 1: for (i = 0; i < 1000; i ++) // 分支 1: 循环分支
                                       998/1000 = 99.8%.
if (i % 4 == 0) // 分支 2: If 条件分支 1
                                       第一次和最后一次执行时预测错误
sum1 += array[i]; // 发生分支的路径
                                       分支 2:
sum2 += array[i]; // 不发生分支的路径
                                       500/1000 = 50%:
if (i % 2 == 0) // 分支 3: If 条件分支 2
sum3 += array[i]; // 发生分支的路径
                                       分支 3:
                                       0%. 每次执行时分支都改变方向.
sum4 += array[i]; // 不发生分支的路径
```

(a) 当使用last-time预测器时三个分支的预测准确率分别是多少?(假设每一个分支的 last-time计数器起始状态是'不发生')请写出你的计算过程和依据。

83

北京航空航天大学

#### 延迟槽 2

一台五阶段流水线的机器,五个流水段分别是:取指、译码、执行、访存和 写回。该机器采用延迟槽技术处理控制相关。无条件分支和有条件分支都在 执行阶段获得分支的结果。

(c) 你能修改流水线减少延迟槽的数量吗(不使用分支预测的技术)? 请清楚地说 明你的方法并解释为什么这样能减少延迟槽。

#### 参考答案:

将对jump和branch的目标的解析放到译码阶段。

Jump和 branch可以提前一个时钟周期得到解析,因此一个延迟槽足够保证正 确的操作。

cs. 北京航空航天大学

82

#### 分支预测 3

考察以下高级语言代码段: int array[1000] = { /\* random values \*/ }; int sum1 = 0, sum2 = 0, sum3 = 0, sum4 = 0; 997/1000 = 99.7%. 分支头两次执行和最 for (i = 0; i < 1000; i ++) // 分支 1: 循环分支 if (i % 4 == 0) // 分支 2: If 条件分支 1 sum1 += array[i]; // 发生分支的路径 sum2 += array[i]; // 不发生分支的路径 if (i % 2 == 0) // 分支 3: If 条件分支 2 sum3 += array[i]; // 发生分支的路径 sum4 += array[i]; // 不发生分支的路径

参考答案:

后一次执行(退出循环时)时预测错误

分支 2:

750/1000 = 75%. 分支重复 T N N N T N N N模式,饱和计数器在"强不发生"和" 弱不发生"之间转换 (每四次预测发生一 次,在分支真正发生之后),预测结果永 远是不发生。

分支 3:

500/1000 = 50%。 分支重复 T N T N模式 , 每次预测饱和计数器在"强不发生" 和"弱不发生"之间转换,每次预测结果 是不发生,只有一半是正确的。

(b) 当使用基于2-bit饱和计数器的预测器时三个分支的预测准确率分别是多少?(假 设每一个分支的2-bit计数器起始状态是'强不发生')请写出你的计算过程和依据。

5. 北京航空航天大学

# 3 分支预测

```
参考答案:
(i) 弱不发生
考察以下高级语言代码段:
                                       分寸 2·
int array[1000] = { /* random values */ };
                                       749/1000 = 74.9%
int sum1 = 0, sum2 = 0, sum3 = 0, sum4 = 0; 分支3:
for (i = 0: i < 1000: i ++) // 分支 1: 循环分支
                                       0%. 预测器在"弱不发生"和"弱发生"之间振荡
                                       (ii) 弱发生
                                       分すり
if (i % 4 == 0) // 分支 2: If 条件分支 1
                                       749/1000 = 74.9%. 分支的模式是 TNNNTNNN
sum1 += array[i]; // 发生分支的路径
                                       , 头四次迭代, 预测器的计数器开始于"弱发生"
                                       , 转换到"强发生", 再转换到"弱发生", 最后是
                                        "弱不发生",因此它的预测是 T T T N: 接下来是
sum2 += array[i]; // 不发生分支的路径
                                       每组四个分支的循环, 计数器状态变化为"强不发生"
"弱不发生""强不发生""强不发生", 响应的
if (i % 2 == 0) // 分支 3: If 条件分支 2
sum3 += array[i]; // 发生分支的路径
                                       预测为 N N N N 。 因此一共有 249x3 + 2 = 749次正
                                       确的预测。
                                       分支 3.
sum4 += array[i]; // 不发生分支的路径
                                       500/1000 = 50%. 分支的模式是 T N T N, 第一个分支计数器处于"弱发生"状态,转换为"强发生",
                                       接下来是"弱发生"...,因此预测结果是TTTT...
                                       所以预测器准确率为50%。
                                       注意:对于分支 3. 预测准确率强烈地依赖于分支预
(c) 当分支2和分支3的2-bit计数器起始状态分别是 (i)'弱不发生'; (ii)'弱发生' 时,
```

2. 北京航空航天大学

85

85

# 3 分支预测

预测准确率分别是多少?请写出你的计算过程和依据。

#### 参考答案:

#### 分支 1:

**499/500 = 99.8%** 在500次循环迭代之后, 预测器全局历史都进入"强发生"状态,它总是预测发生, 只有最后一次循环迭代 (循环分支不发生) 的结果预测错误。

#### 分支 2

75%.分析分支2和分支3的相关性很有帮助。全局分支历史包括分支3的最后一次结果以及总是发生的循环分支结果,分别为偶数次和奇数次循环迭代设立独立的饱和计数器很有效。当最后一个分支3的分支不发生,分支2的模式是NTNT...因为永远不会有连续两个 T出现所以饱和计数器会在强不发生和弱不发生之间振荡,导致全部预测都是不发生以及50%准确率。当最后一个分支3的分支发生,分支 2的模式是NNNN...将导致100%的精度,因此总的准确率为75%。

#### 分支 3:

北京航空航天大学

37

87

# 3 分支预测

```
考察以下高级语言代码段: int array[1000] = { /* random values */ }; int sum1 = 0, sum2 = 0, sum3 = 0, sum4 = 0; for (i = 0; i < 1000; i ++) // 分支 1: 循环分支 { if (i % 4 == 0) // 分支 2: If 条件分支 1 sum1 += array[i]; // 发生分支的路径 else sum2 += array[i]; // 不发生分支的路径 if (i % 2 == 0) // 分支 3: If 条件分支 2 sum3 += array[i]; // 发生分支的路径 else sum4 += array[i]; // 不发生分支的路径
```

(d) 当使用两层全局历史分支预测器(2bit全局历史寄存器+每分支一张独立的模式 历史表,模式历史表的每个表项是一个2-bit饱和计数器)时,三个分支的预测准确 率分别是多少?假设全局历史寄存器每一位的初始状态都是'不发生',模式历史 表中的2-bit饱和计数器初始状态都是'强不发生',计算预测准确率时,忽略前500 次循环迭代。

5. 北京航空航天大学

86

# 4 两层分支预测器

假设一个两层全局预测器由全局历史寄存器和**所有分支共享**的一张模式历史表组成( 称为预测器 A)

1) 我们把分支预测器中不同的分支映射到相同位置的情况称为"分支干扰"。预测器 A的结构中,不同分支会在哪里发生这种干扰?

#### 参考答案:

全局历史寄存器 (GHR), 模式历史表 (PHT)

- 2)另一个两层全局预测器由全局历史寄存器和**每个分支一张**模式历史表组成 (称为 预测器 B"),
- (a) 什么情况下预测器A的预测准确率低于预测器B? 请解释理由,并举例说明。可以通过代码来说明。

#### 参考答案

当映射到同一个PHT条目的两个分支转向相反方向时预测器A的预测精度会低。考虑一个分支B1,它对于给定的全局历史总是发生,如果B1有自己的PHT,它永远能预测正确。现在,考虑另一个分支B2,对于同样的历史总是不发生,如果B2有自己的PHT,它也总是能预测正确。但是,如果B1和B2共享一个PHT,它们映射到同一个PHT条目,因此互相影响并降低了彼此的预测精度。

2. 北京航空航天大学

88

# 4 两层分支预测器

假设一个两层全局预测器由全局历史寄存器和**所有分支共享**的一张模式历史表组成( 称为预测器 A)

2)另一个两层全局预测器由全局历史寄存器和**每个分支一张**模式历史表组成 (称为 预测器 B").

(b) 预测器A能获得比预测器B更高的预测准确率吗?请解释理由,并举例说明。可以通过代码来说明。

#### 参考答案:

如果一个分支B1在有另一个分支B2共享同一个PHT条目时比独有自己的PHT预测结果更准确,就有这种可能。考虑这种场景,分支B1对于给定的全局历史(当B1有自己的PHT)总是预测错误,原因是这段历史中它总是在发生和不发生之间振荡,现在有一个总是发生的分支B2映射到相同的PHT条目,这将会改进B1的预测精度,因为这个时候分支B1会由于B2总是发生而总是被预测发生。如果B2在相同的历史中比B1执行的更频繁的话,这也可能不会降低B2的预测精度。因此,总的预测精度将会得到改善。

(A) 北京航空航天大学

89

# 5 分支预测和推断

考察两台具有15段流水线的机器A和B,流水段分布如下:

取指 (1个阶段)

译码 (8个阶段)

执行 (5个阶段)

写回 (1个阶段)

两台机器都会在发生流相关时采用数据转发。在译码的最后一个阶段检测是否有流相关,指令会在停顿在这个阶段等待检测结果。

机器A有一个预测准确率为P%的分支预测器,分支方向和目标在执行的最后一个阶段产生。

机器B采用推断执行,类似咱们在课堂上讲的方式。

66. 北京航空航天大学

91

91

# 4 两层分支预测器

假设一个两层全局预测器由全局历史寄存器和**所有分支共享**的一张模式历史表组成(称为预测器 A)

- 2)另一个两层全局预测器由全局历史寄存器和**每个分支一张**模式历史表组成 (称为 预测器 B")。
- (c) 分支干扰是否总是影响预测器的预测准确率?请解释理由,并举例说明。可以通过代码来说明。

#### 参考答案:

如果映射到同一个PHT条目的分支转向相同,那么预测器A和B会获得同样的预测精度。在这种情况下,分支之间的干扰不会影响预测精度。考虑两个分支B1和B2在某段固定的全局历史中总是发生,那么不管是有自己的PHT还是共享PHT条目,预测精度是相同的。

(4) 北京航空航天大学

add r12 r7. r2

90

# 6 分支预测和推断

Add r3 r1, r2 断代7 add beq r3, r5, X sub addi r10 r1, 5 cmp

sub r5 r6, r7 cmp r3, r5 addi.ne r10 r1, 5 add.ne r12 r7, r2

r3 r1. r2

 add
 r1
 r11, r9
 add.ne
 r12
 r7, r2

 X: addi
 r15
 r2, 10
 add.ne
 r14
 r11, r9

 .....
 addi
 r15
 r2, 10

. .....

(假设条件结果由'cmp'指令计算,推断由'.ne'指令根据条件结果执行。条件结果在 执行的最后一个阶段计算并且可以像其他值一样被转发)

这一段代码会重复执行上百次,分支40%可能性发生,60%可能性不发生,平均而 言,P取什么样的值会使机器A比机器B具有更高的指令吞吐量?

(5) 北京航空航天大学

#### 分支预测和推断 6

#### 参考答案:

这个问题显示了在分支预测机器上预测错误的惩罚和在推断执行机器上执行无用指 令浪费的时钟周期之间的折衷。

#### 我们在这里假设:

- 机器A和B具有分离的(流水)分支/比较和加法执行单元,即,在分支/比较指 令停顿时可以执行加法指令
- 按序写回
- 当推断执行的指令被发现是无用的(在比较指令结果之后),它仍然会继续剩余的 流水段,相当于插入空操作。

对于不同的假设,这个问题的解答会不同,都是可能的正确答案。

在机器 A, 当 beq r3, r5, X 分支不发生并且预测正确, 执行的过程如下:

```
add r3 <- r1, r2 F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|WB|
sub r5 <- r6, r7
                    F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|WB|
                        F|D1|D2|D3|D4|D5|D6|D7|D8|- |- |- |- |E1|E2|E3|E4|E5|WB|
beg r3, r5, X
addi r10 <- r1. 5
                         F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|- |- |- |- |WB|
add r12 <- r7, r2
                            F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|- |- |- |- |WB|
add r1 <- r11, r9
                                 F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|- |- |- |- |WB|
X: addi r15 <- r2, 10
                                    F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|- |- |- |- |WB|
```

x 北京航空航天大学

93

# 分支预测和推断

#### 参考答案:

机器A因为分支预测错误(不管是发生还是未发生)受到17个时钟周期(8个译码+5个 执行+4个停顿)的惩罚。

机器 B在分支不发生且预测正确时的执行跟机器A完全一样,但是,当分支发生(比 较结果相等)时机器B浪费3个时钟周期,如下图所示。

add r3 <- r1, r2 F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|WB| sub r5 <- r6, r7 F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|WB| cmp r3, r5 F|D1|D2|D3|D4|D5|D6|D7|D8|- |- |- |- |E1|E2|E3|E4|E5|WB| addi.ne r10 <- r1, 5 F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|- |- |- |- |WB| add.ne r12 <- r7, r2 F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|- |- |- |- |WB| F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|- |- |- |- |WB| add.ne r14 <- r11, r9 addi r15 <- r2, 10 F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|- |- |- |- |WB|

所以,如果预测错误的代价低于执行无用指令浪费的周期,机器A比机器B 的指令吞吐高。

 $(1-P) \times 17 < 3 \times 0.4$ 

因此, P > 0.9294时, 机器A 比机器B有更高的指令吞吐量。

2. 北京航空航天大学

95

#### 分支预测和推断 6

#### 参考答案:

这个问题显示了在分支预测机器上预测错误的惩罚和在推断执行机器上执行无用指 令浪费的时钟周期之间的折衷。

#### 我们在这里假设:

- 机器A和B具有分离的(流水)分支/比较和加法执行单元,即,在分支/比较指 今停顿时可以执行加法指令
- 按序写回
- 当推断执行的指令被发现是无用的(在比较指令结果之后),它仍然会继续剩余的 流水段,相当于插入空操作。

对于不同的假设,这个问题的解答会不同,都是可能的正确答案。

在机器 A, 当 beg r3, r5, X 分支发生并且预测正确, 执行过程如下:

add r3 <- r1, r2 F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|WB| sub r5 <- r6, r7 F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|WB|

F|D1|D2|D3|D4|D5|D6|D7|D8|- |- |- |- |E1|E2|E3|E4|E5|WB| bea r3, r5, X X: addi r15 <- r2, 10 F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|- |- |- |- |WB|

**,并示职工机工大大** 

94

# 分支预测和推断

2) 考察在机器A上执行的另一段代码: 我们把这段代码转化为在机器B上执行的推 add r3 r1. r2 断代码,大概是下面这个样子: sub r5 r6, r7 add r3 r1. r2 bea r3. r5. X sub r5 r6. r7 addi r10 r1.5 r3. r5 cmp add r12 r10, r2 addi.ne r10 r1.5 add r14 r12, r9 add.ne r12 r10. r2 X: addi r15 r14.10 add.ne r14 r12 r9 addi r15 r14, 10

(假设条件结果由'cmp'指令计算,推断由'.ne'指令根据条件结果执行。条件结果在 执行的最后一个阶段计算并且可以像其他值一样被转发)

这一段代码会重复执行上百次,分支40%可能性发生,60%可能性不发生,平均而 言,P取什么样的值会使机器A比机器B具有更高的指令吞吐量?

O 北京航空航天大学

# 分支预测和推断 6 参考答案: 在机器A上, 当 beq r3, r5, X 分支未发生且预测正确, 执行过程如下: add r3 <- r1, r2 F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|WB| sub r5 <- r6, r7 F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|WB| beg r3, r5, X F|D1|D2|D3|D4|D5|D6|D7|D8|- |- |- |- |E1|E2|E3|E4|E5|WB| addi r10 <- r1, 5 F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|- |- |- |- |WB| add r12 <- r10, r2 F|D1|D2|D3|D4|D5|D6|D7|D8|- |- |- |- |E1|E2|E3|E4|E5|WB| add r14 <- r12, r9 F|D1|D2|D3|D4|D5|D6|D7|D8|- |- |- |- |- |- |- |E1|E2|E3|E4|E5|WB| FID1|D2|D3|D4|D5|D6|D7|D8|- |- |- |- |- |- |- |- |- |- |- |- |E1|E2|E3|E4|E5|WB| X: addi r15 <- r14. 10 当**分支发生且预测正确**,执行过程如下: add r3 <- r1, r2 F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|WB| sub r5 <- r6, r7 F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|WB| F|D1|D2|D3|D4|D5|D6|D7|D8|- |- |- |- |E1|E2|E3|E4|E5|WB| cmp r3, r5 addi r15 <- r14, 10 F|D1|D2|D3|D4|D5|D6|D7|D8|E1|E2|E3|E4|E5|- |- |- |- |WB| cs. 北京航空航天大学

97

作业5——Cache和Memory 参考答案

99

# 6 分支预测和推断

#### 参考答案:

机器A因为分支预测错误(不管是发生还是未发生)受到17个时钟周期(8个译码+5个执行+4个停顿)的惩罚。

机器 B在分支不发生且预测正确时的执行跟机器A完全一样,但是,当分支发生(比较结果相等)时机器B浪费11个时钟周期,如下图所示。

所以,如果预测错误的代价低于执行无用指令浪费的周期,机器A比机器B的指令吞吐高。

 $(1- P) \times 17 < 11 \times 0.4$ 

因此, P > 0.7411时, 机器A 比机器B有更高的指令吞吐量。

on 北京航空航天大学

98

98

# 1 Cache

下面给出了运行在带数据cache的处理器上的程序所生成的四种不同的地址序列,同时给出了每种序列的cache命中率。假设cache在每个序列开始时是空的,请回答该处理器数据cache的下述参数分别是多少:

(a) 相联度(1, 2 还是4路)

假设: 所有的访存都是单字节的访问, 所有的地址都是字节地址。

| 序列                                      | 命中率                                          |      |
|-----------------------------------------|----------------------------------------------|------|
| 1                                       | 0, 2, 4, 8, 16, 32                           | 0.33 |
| 2                                       | 0, 512, 1024, 1536, 2048, 1536, 1024, 512, 0 | 0.33 |
| 3 0, 64, 128, 256, 512, 256, 128, 64, 0 |                                              | 0.33 |
| 4                                       | 0, 512, 1024, 0, 1536, 0, 2048, 512          | 0.25 |

参考答案:

对于序列 2, 块 0, 512, 1024 和1536是仅有的重用块,也就是会第二次访问并可能会导致cache命中的块,其中3块应该在第二次被访问时命中,因此命中率才会是 0.33 (3/9)。

块大小是 8字节(见下一问),对于任何的 cache 大小 (256B 或 512B),这些块都映射到set 0。因此,相联度是1或者2会造成四块中最多1或2块在第二次访问时在cache中,使得最大的可能命中率小于3/9,而这个序列的命中率是3/9,说明相联度只能是4。



101



103

#### Cache 1 下面给出了运行在带数据cache的处理器上的程序所生成的四种不同的地址 序列,同时给出了每种序列的cache命中率。假设cache在每个序列开始时 是空的,请回答该处理器数据cache的下述参数分别是多少: (c) cache总容量(256还是 512 字节) 假设: 所有的访存都是单字节的访问, 所有的地址都是字节地址。 序列 地址序列 命中率 0, 2, 4, 8, 16, 32 0.33 0, 512, 1024, 1536, 2048, 1536, 1024, 0.33 512. 0 参考答案: 0, 64, 128, 256, 512, 256, 128, 64, 0 0.33 256 字节 0. 512. 1024. 0. 1536. 0. 2048. 512 0.25 对于序列3,512字节的容量会使命中率达到4/9(4路组相联,8字节cache块 ,无论什么替换策略),高于 0.33,所以 cache 总容量是 256 字节。

102

cs. 北京航空航天大学

# 2 内存的交叉存取

- 2.1 一台机器有4KB的主存,由1个通道、1个rank和N(N>1)个bank构成。系统没有虚拟存储。
- 1) 数据采用cache块交叉存取策略,即连续的cache块对应到连续的bank上;
- 2) cache块大小为32字节, bank的1行有128字节;
- 3) 采用打开行策略,即行缓冲中的行在被访问后继续保持在行缓冲中,直到有别的行被访问:
- 4) 行缓冲命中指访问的行存在于行缓冲,行缓冲缺失指访问的行不在行缓冲。
- (a) 某个程序在这台机器上执行,访问以下字节时(数字表示字节的位置,比如320表示第320个字节)发生片上cache缺失而需要访存: 0,32,320,480,4,36,324,484,8,40,328,488,12,44,332,492,若行缓冲命中率为0,即所有访问的行都不在行缓冲中,请问bank 数N的最小值是多少?

参考答案:

2 个

Cache块大小是32字节,所以,对于给定的访存序列相应的cache块访问序列是 0, 1, 10, 15, 0, 1, 10, 15, 0, 1, 10, 15, 0, 1, 10, 15, 0, 1, 10, 15

当bank数是1时,所有cache块映射到同一个bank,块0、1、10和15 映射到行0、0、2和3。所以,当块1紧接着块0被访问时,会产生行缓冲命中,即行缓冲命中率不为0。

当 bank数是 2时, 块 0、1、10和15映射到不同的行和bank (bank 0, 行 0; bank 1, 行 0; bank 0, 行 1; bank 1, 行 1)。这样,访问序列就是(bank 0, 行 0), (bank 1, 行 0), (bank 0, 行 1), (bank 1, 行 1)(重复四次)。

因此,每个bank上的行0和1被交替访问,导致行缓冲命中率为0。

# 2 内存的交叉存取

- 2.1 一台机器有4 KB的主存,由1个通道、1个rank和N(N>1)个bank构成。系统没有虚拟 左條
- 1) 数据采用cache块交叉存取策略,即连续的cache块对应到连续的bank上;
- 2) cache块大小为32字节, bank的1行有128字节;
- 3) 采用打开行策略,即行缓冲中的行在被访问后继续保持在行缓冲中,直到有别的行被 访问:
- 4) 行缓冲命中指访问的行存在于行缓冲, 行缓冲缺失指访问的行不在行缓冲。
- (b) 如果对于同一个序列, 行缓冲命中率是75%, 请问bank数N的最小值是多少?

#### 参考答案:

10

当 bank数是1时, cache 块0、1、10和15 映射到行0、0、2和3 (与a中相同)。这时的行访问序列为 0, 0, 2, 3 (重复四次),其中3次访问行缓冲不命中,命中率是 25%。 对于其它数量的 bank, 块0、1、10和15映射到不同的行。

假设有这四个cache块的行没有在行缓冲中打开,那么最大的命中率只能是75%,因为对每个块的第一次访问不命中(强制缺失)。这个最大命中率(75%)意味着每个块除了第一次访问后续访问不能有不命中,因此,含有四个块的行必须映射到不同的bank,即最少有4个bank。

(A) 北京航空航天大学

105

105

# 2 内存的交叉存取

- 2.1 一台机器有4KB的主存,由1个通道、1个rank和N(N>1)个bank构成。系统没有虚拟存储。
- 1) 数据采用cache块交叉存取策略,即连续的cache块对应到连续的bank上;
- 2) cache块大小为32字节, bank的1行有128字节;
- 3) 采用打开行策略,即行缓冲中的行在被访问后继续保持在行缓冲中,直到有别的行被 访问:
- 4) 行缓冲命中指访问的行存在于行缓冲,行缓冲缺失指访问的行不在行缓冲。
- (c) ii) 如果能达到,最少需要多少bank才能够获得100%的行缓冲命中率?

#### 参考答案:

4 个bank就足以实现,只要4个分别包含4个cache块的行都已经打开(分别在4个bank)。

5. 北京航空航天大学

107

107

# 2 内存的交叉存取

- 2.1 一台机器有4 KB的主存,由1个通道、1个rank和N(N>1)个bank构成。系统没有虚拟存储。
- 1) 数据采用cache块交叉存取策略,即连续的cache块对应到连续的bank上;
- 2) cache块大小为32字节, bank的1行有128字节;
- 3) 采用打开行策略,即行缓冲中的行在被访问后继续保持在行缓冲中,直到有别的行被访问:
- 4) 行缓冲命中指访问的行存在于行缓冲,行缓冲缺失指访问的行不在行缓冲。
- (c) i) 对于同一序列, 行缓冲的命中率能达到100%吗? 请解释原因

#### 参考答案:

四个cache块映射到不同的行,因此行缓冲命中率达到100%的唯一可能就是包含每个块的行都已经在行缓冲中打开。

cs. 北京航空航天大学

106

106

# 2 内存的交叉存取

2.2 一个DRAM主存储系统由1个通道、1个rank和N个bank构成。Bank一行256字节,一个cache块64字节。数据采用跨bank的行交叉存取方式组织,物理地址的分配方案如下:

#### 行 Bank 列 BiB(Bytes in Bus)

采用打开行策略,即行缓冲中的行在被访问后继续保持在行缓冲中,直到有别的行被访问。初始时,所有bank的第1024行打开。

- (a) 当有如下的cache块访问序列时,如果系统的行缓冲命中率为33.3% (即1/3),请问系统中共有多少个bank:
- 0, 4, 8, 16, 32, 64, 128, 256, 128, 64, 32, 16, 8, 4, 0

#### 参考答案:

25= 32 bank

(b) 如果行缓冲命中率是7/15, 请问系统中共有多少个bank?

#### 参考答案:

2<sup>7</sup>= 128 bank

(3) 北京航空航天大学

108

#### 3 Bank

一个处理器的分层存储结构由一个小的SRAM L1-cache和一个大的DRAM主 存储器组成, SRAM和DRAM都被划分成bank。处理器有24位物理地址空间 ,并且不支持虚拟存储(即所有地址都是物理地址)。某个应用开始在这个处理 器上运行,下图显示了在时间尺度上应用对存储系统引用的过程(包括在L1cache和主存中)。

例如,应用对存储第一次引用的字节地址是0xffbc67(假设所有的引用都是对按 字节编址的内存地址的按字节读取),但是这次引用在L1-cache中不命中(假设 L1-cache初始时为空)。紧接着,应用访问主存,这会经历一次行缓冲的不命 中(初始时,假设主存的所有bank都打开一个永远不会被任何应用访问的行) 。最后,包含字节地址0xffbc67的cache块从主存取到cache中。

随后的内存引用可能会经历L1-cache和/或主存的bank冲突(当某个特定的bank 还在提供之前的某个引用时)。



109

北京航空航天大学

#### 3 Bank

#### 下表用16进制和2进制分别给出了该应用对存储系统引用的地址序列。

16讲制 2讲制 ffbc67 1111 1111 1011 1100 0110 0111 ffbda7 1111 1111 1011 1101 1010 0111 1111 1111 1011 1101 1101 0111 ffbdd7 ff5e28 1111 1111 0101 1110 0010 1000 1111 1111 0101 1010 0010 1000 ff5a28 ff4e28 1111 1111 0100 1110 0010 1000 ff4c04 1111 1111 0100 1100 0000 0100 ffbc6f 1111 1111 1011 1100 0110 1111 1111 1111 1011 1100 0111 0000 ffbc70 注意: 对于以下问题, 假设所有的偏移量和

索引来自连续的地址位

(b) L1-cache有多少bank? 24-bit物理地址中 哪些位是L1-cache的bank索引? (物理地址的 最低位为0位)

#### 参考答案:

111

L1-cache的 bank数: 4

L1-cache bank 索引位的位置: 4-5

请分析上面的图和表, 回答下列有关 处理器上cache和主存的组织相关的问 题,以下是一些假设:

1) L1-cache的假设

块大小:?(2的幂,大于2)

相联度:?(2的幂,大于2)

数据存储的大小:?(2的幂,大于2) Bank数:?(2的幂,大于2)

初始时为空

2) 主存的假设

通道数:1

每通道rank数:1 每rank的bank数:?(2的幂, 大干2)

没bank的行数:?(2的幂,大于2) 每行的cache块数:?(2的幂,大于2)

包含应用的整个工作集

初始时,所有的bank打开第0行,应用 永远不会访问该行

109

北京航空航天大学

3 Bank

#### 下表用16进制和2进制分别给出了该应用对存储系统引用的地址序列。

2进制 ffbc67 1111 1111 1011 1100 0110 0111 1111 1111 1011 1101 1010 0111 ffbda7 ffbdd7 1111 1111 1011 1101 1101 0111 ff5e28 1111 1111 0101 1110 0010 1000 ff5a28 1111 1111 0101 1010 0010 1000 ff4e28 1111 1111 0100 1110 0010 1000 ff4c04 1111 1111 0100 1100 0000 0100 ffbc6f 1111 1111 1011 1100 0110 1111 ffhc70 1111 1111 1011 1100 0111 0000

注意: 对于以下问题, 假设所有的偏移量和 索引来自连续的地址位

(a) L1-cache的块大小是多少字节? 24-bit物 理地址中哪些位是cache块偏移量? (物理地 址的最低位为0位)

参考答案:

块大小: 16字节

块偏移量所在位置: 0-3位

请分析上面的图和表,回答下列有关 处理器上cache和主存的组织相关的问 题,以下是一些假设:

1) L1-cache的假设

块大小:?(2的幂,大于2) 相联度:?(2的幂,大于2)

数据存储的大小:?(2的幂,大于2)

Bank数:?(2的幂, 大于2) 初始时为空

2) 主存的假设

通道数:1

每通道rank数:1

每rank的bank数:?(2的幂,大于2) 每bank的行数:?(2的幂, 大于2)

每行的cache块数:?(2的幂,大于2)

包含应用的整个工作集

初始时,所有的bank打开第0行,应用

永远不会访问该行

110

cs. 北京航空航天大学

#### 3 Bank

#### 下表用16进制和2进制分别给出了该应用对存储系统引用的地址序列。

16讲制 ffbc67 1111 1111 1011 1100 0110 0111 ffbda7 1111 1111 1011 1101 1010 0111 1111 1111 1011 1101 1101 0111 ffbdd7 ff5e28 1111 1111 0101 1110 0010 1000 ff5a28 1111 1111 0101 1010 0010 1000 ff4e28 1111 1111 0100 1110 0010 1000 ff4c04 1111 1111 0100 1100 0000 0100 ffbc6f 1111 1111 1011 1100 0110 1111 1111 1111 1011 1100 0111 0000 ffbc70 注意: 对于以下问题, 假设所有的偏移量和 索引来自连续的地址位

(c) 主存中有多少bank? 24-bit物理地址中哪 些位是主存的bank索引?(物理地址的最低位 为()位)

参考答案:

15 北京航空航天大学

112

主存bank数: 8

主存bank索引位的位置: 10-12

请分析上面的图和表, 回答下列有关 处理器上cache和主存的组织相关的问 题,以下是一些假设:

1) L1-cache的假设

块大小:?(2的幂,大于2) 相联度:?(2的幂,大于2)

数据存储的大小:?(2的幂,大于2)

Bank数:?(2的幂,大于2) 初始时为空

2) 主存的假设

通道数:1 每通道rank数:1

每rank的bank数:?(2的幂,大手2) 没bank的行数:?(2的幂, 大于2)

每行的cache块数:?(2的幂,大于2) 包含应用的整个工作集

初始时,所有的bank打开第0行,应用

永远不会访问该行



113

115

#### 3 Bank 下表用16进制和2进制分别给出了该应用对存储系统引用的地址序列。 16讲制 2讲制 请分析上面的图和表, 回答下列有关 1111 1111 1011 1100 0110 0111 ffbc67 处理器上cache和主存的组织相关的问 ffbda7 1111 1111 1011 1101 1010 0111 1111 1111 1011 1101 1101 0111 ffbdd7 题,以下是一些假设: ff5e28 1111 1111 0101 1110 0010 1000 1) L1-cache的假设 ff5a28 1111 1111 0101 1010 0010 1000 块大小:?(2的幂,大于2) ff4e28 1111 1111 0100 1110 0010 1000 相联度:?(2的幂,大于2) ff4c04 1111 1111 0100 1100 0000 0100 数据存储的大小:?(2的幂,大于2) ffbc6f 1111 1111 1011 1100 0110 1111 1111 1111 1011 1100 0111 0000 Bank数:?(2的幂,大于2) ffbc70 注意: 对于以下问题, 假设所有的偏移量和 初始时为空 索引来自连续的地址位 2) 主存的假设 (f) 在一行中的每个cache块被称为列,一行 通道数:1 中有多少列? 24-bit物理地址中哪些位是主 每通道rank数:1 存的列索引?(物理地址的最低位为0位) 每rank的bank数:?(2的幂,大干2) 没bank的行数:?(2的幂,大于2) 每行的cache块数:?(2的幂,大于2) 参考答案: 包含应用的整个工作集 每行的列数: 64 初始时,所有的bank打开第0行,应用 列索引位的位置: 4 永远不会访问该行 北京航空航天大学

3 Bank 下表用16进制和2进制分别给出了该应用对存储系统引用的地址序列。 2进制 请分析上面的图和表,回答下列有关 ffbc67 1111 1111 1011 1100 0110 0111 1111 1111 1011 1101 1010 0111 处理器上cache和主存的组织相关的问 ffbda7 ffbdd7 1111 1111 1011 1101 1101 0111 题,以下是一些假设: ff5e28 1111 1111 0101 1110 0010 1000 1) L1-cache的假设 ff5a28 1111 1111 0101 1010 0010 1000 块大小:?(2的幂,大于2) ff4e28 1111 1111 0100 1110 0010 1000 相联度:?(2的幂,大于2) ff4c04 1111 1111 0100 1100 0000 0100 数据存储的大小:?(2的幂,大于2) ffbc6f 1111 1111 1011 1100 0110 1111 ffhc70 1111 1111 1011 1100 0111 0000 Bank数:?(2的幂, 大于2) 注意: 对于以下问题, 假设所有的偏移量和 初始时为空 索引来自连续的地址位 2) 主存的假设 (e) 为了支持24-bit的物理地址空间, 主存的 通道数:1 每一个bank需要多少行? 24-bit物理地址中 每通道rank数:1 哪些位是主存的行索引? (物理地址的最低位 每rank的bank数:?(2的幂,大于2) 为0位) 没bank的行数:?(2的幂, 大于2) 每行的cache块数:?(2的幂,大于2) 参考答案: 包含应用的整个工作集 每个主存bank的行数: 2048 初始时,所有的bank打开第0行,应用 行索引位的位置: 13-23 永远不会访问该行

114

116

cs. 北京航空航天大学

# 4 内存调度

为了响应访存请求,内存控制器会发射1条或多条DRAM命令以从bank访问数据。有4种不同的DRAM命令。

- 1) 激活(ACTIVATE): 取被访问的行装入bank的行缓冲。 这一操作也被称为打开行(延迟: 15ns)
- 2) 预充电(PRECHARGE): 将bank的行缓冲中的内容存回行。这一操作也被称为关闭行(延迟: 15ns)
- 3) 读/写: 从行缓冲中访问数据(延迟: 15ns)

下图显示了在时刻t0时内存控制器中的内存请求缓冲的快照。每一个请求按照颜色的不同代表了其所属的不同应用(假设所有的应用运行在独立的核上)。同时,每个请求标注了它要访问的行地址(或索引),例如R3表示请求的是第3行。另外,假设所有的请求都是读请求。













访存请求在读命令完成后被响应(即读命令被发射15ns之后),每个应用(A、B 或C)停顿直到它所有访存请求被响应为止。

假设初始时(t0时),每个bank的第3行和第12行分别被取出并存入行缓冲,没 有仟何其他应用的请求到达内存控制器。

#### 4.2 应用感知的调度策略

图中的3个应用,应用C是内存密集程度最低的(即有最少的请求数)。然而,它 经历了最长的停顿时间,因为它的请求响应晚于其它多个被优先服务的应用的 请求。为了保证应用C的停顿时间最短,可以为它的请求分配最高优先级,而 给应用A和B的请求分配同样的低优先级。

(a) 调度策略 X: 当应用C分配高优先级并且应用A和B分配相同的低优先级, 每个应用的停顿时间是多少?(对于相同优先级的请求,假设使用FR-FCFS策 略)



121

# 内存调度

访存请求在读命令完成后被响应(即读命令被发射15ns之后),每个应用(A、B 或C)停顿直到它所有访存请求被响应为止。

假设初始时(t0时),每个bank的第3行和第12行分别被取出并存入行缓冲,没 有任何其他应用的请求到达内存控制器。

#### 4.2 应用感知的调度策略

图中的3个应用,应用C是内存密集程度最低的(即有最少的请求数)。然而,它 经历了最长的停顿时间, 因为它的请求响应晚于其它多个被优先服务的应用的 请求。为了保证应用C的停顿时间最短,可以为它的请求分配最高优先级,而 给应用A和B的请求分配同样的低优先级。

(c) 调度策略Y: 使用你的新调度策略,每个应用的停顿时间分别是多少? (对于



123

#### 内存调度 4

访存请求在读命令完成后被响应(即读命令被发射15ns之后),每个应用(A、B 或C)停顿直到它所有访存请求被响应为止。

假设初始时(t0时),每个bank的第3行和第12行分别被取出并存入行缓冲,没 有任何其他应用的请求到达内存控制器。

#### 4.2 应用感知的调度策略

图中的3个应用,应用C是内存密集程度最低的(即有最少的请求数)。然而,它 经历了最长的停顿时间,因为它的请求响应晚于其它多个被优先服务的应用的 请求。为了保证应用C的停顿时间最短,可以为它的请求分配最高优先级,而 给应用A和B的请求分配同样的低优先级。

你能否设计一个更好的调度策略? 虽然应用C的停顿时间小了, 但是应用A和B 之间还是会互相影响。

(b) 为其它两个应用分配优先级,这样你可以最小化所有应用的平均停顿时间 。请具体从大到小列出三个应用的优先级(对于相同优先级的请求,假设使用



122

# 内存调度

访存请求在读命令完成后被响应(即读命令被发射15ns之后),每个应用(A、B 或C)停顿直到它所有访存请求被响应为止。

假设初始时(t0时),每个bank的第3行和第12行分别被取出并存入行缓冲,没 有任何其他应用的请求到达内存控制器。

#### 4.2 应用感知的调度策略

图中的3个应用,应用C是内存密集程度最低的(即有最少的请求数)。然而,它 经历了最长的停顿时间, 因为它的请求响应晚于其它多个被优先服务的应用的 请求。为了保证应用C的停顿时间最短,可以为它的请求分配最高优先级,而



# 5 分层存储体系结构

假设你研究出了下一代的存储技术:"魔法RAM"。魔法RAM的位元是非易失性的;它的访问延迟是SRAM的2倍,与DRAM相同;读/写时的能耗和成本与DRAM相当;比DRAM的密度更高。然而,魔法RAM有一个缺点:每个位元在执行2000次写操作之后会停止运转。

(a) 相比DRAM,魔法RAM除了密度高之外,还有什么优势么? 请解释。

#### 参考答案:

是的.

魔法RAM不需要刷新,因为它是非易失性的。这可以降低动态功耗,总线的占用和bank的竞争。魔法RAM的非易失性还可能有利于新的使用模式或编程模型。

(b) 相比SRAM, 魔法RAM有什么优势吗? 请解释。

#### 参考答案:

是的。

魔法RAM有更高的密度和更低的成本。

(5) 北京航空航天大学

125

125

# 5 分层存储体系结构

假设你研究出了下一代的存储技术:"魔法RAM"。魔法RAM的位元是非易失性的;它的访问延迟是SRAM的2倍,与DRAM相同;读/写时的能耗和成本与DRAM相当;比DRAM的密度更高。然而,魔法RAM有一个缺点:每个位元在执行2000次写操作之后会停止运转。

(c) 假设一个系统有64KB SRAM的L1 cache 、12MB SRAM的L2 cache和4GB DRAM的主存。

假设你可以利用这个分层存储结构,经过自由地设计和增加任何结构以克服魔法RAM的缺陷(除了修改魔法RAM本身)

(ii) 如果可能,魔法RAM该放到哪里?根据上面的图来说明,并说明为什么选择放在这个位置。

如果不可能,为什么?请解释。

#### 参考答案

北京航空航天大学

可能的正确答案不止一种。

其中一种: 在存储的层次结构中,将魔法RAM放置于DRAM之下,利用 DRAM作为魔法RAM的cache。 这样,由DRAM执行 更多的写操作,使魔法RAM

不会过快的磨损。 另一种是把魔法RAM与 DRAM并排放置 (相同或不

另一种是把魔法RAM与 DRAM并排放置 (相同或不同的通道上),利用魔法RAM显式地处理只读数据。

127

# 5 分层存储体系结构

假设你研究出了下一代的存储技术:"魔法RAM"。魔法RAM的位元是非易失性的;它的访问延迟是SRAM的2倍,与DRAM相同;读/写时的能耗和成本与DRAM相当;比DRAM的密度更高。然而,魔法RAM有一个缺点:每个位元在执行2000次写操作之后会停止运转。

(c) 假设一个系统有64KB SRAM的L1 cache 、12MB SRAM的L2 cache和4GB DRAM的主存。

假设你可以利用这个分层存储结构,经过自由地设计和增加任何结构以克服魔 法RAM的缺陷(除了修改魔法RAM本身)

(i) 可能将魔法RAM加入这个分层存储结构以减小它的缺陷吗?

# 参考答案:

是的。



ca 北京航空航天大学

126

# 5 分层存储体系结构

假设你研究出了下一代的存储技术:"魔法RAM"。魔法RAM的位元是非易失性的;它的访问延迟是SRAM的2倍,与DRAM相同;读/写时的能耗和成本与DRAM相当;比DRAM的密度更高。然而,魔法RAM有一个缺点:每个位元在执行2000次写操作之后会停止运转。

(d) 请给出一种通过修改这个分层存储结构以减少或克服魔法RAM缺陷的方法。请简单清晰地说明你的方法,可以利用图示来说明问题。

#### 参考答案:

采用上述参考1的方案,需要增加一个联合写缓冲的组件以减少写操作对魔法RAM的损耗。同时,存储层次结构中也应该提供一些损耗均衡的机制,或者预测哪些数据被修改的可能性低,将这些数据存入魔法RAM。



128

co 北京航空航天大学

# 6 虚存和cache

一个2路组相联cache,采用写回策略和LRU替换策略,需要15x2°bit的标签存储来存储包括有效位、脏位以及LRU等标签信息。Cache虚拟索引,物理标签。虚拟地址空间1MB,页大小是2KB,cache块大小是8字节。(a)该cache的数据存储是多少字节?

参考答案:

8 KB

Cache是2路组相联,所以每个组有两个标签,每个标签t位,2位有效位,2位脏位,1位LRU位。

如果我们用i表示索引位的位数,

标签存储大小= 2<sup>i</sup> x (2 x t + 2 + 2 + 1) = 15 x 2<sup>9</sup>

所以, 2t = 10, t = 5

i= 9

cc 北京航空航天大学

数据存储大小 = 2<sup>i</sup> x (2 x 8) = 2<sup>9</sup> x (2 x 8) = 8 KB

129

# 6 虚存和cache

一个2路组相联cache,采用写回策略和LRU替换策略,需要15x2<sup>9</sup> bit的标签存储来存储包括有效位、脏位以及LRU等标签信息。Cache虚拟索引,物理标签。虚拟地址空间1MB,页大小是2KB,cache块大小是8字节。(c)这个存储系统的物理地址空间有多大?

参考答案:

64 KB

页偏移量11位; 物理帧号(物理标签)是 5位; 所以,物理地址空间是  $2^{(11+5)} = 2^{16} = 64$  KB.

O. 北京航空航天大学

131

131

# 6 虚存和cache

一个2路组相联cache,采用写回策略和LRU替换策略,需要15x2<sup>9</sup>bit的标签存储来存储包括有效位、脏位以及LRU等标签信息。Cache虚拟索引,物理标签。虚拟地址空间1MB,页大小是2KB,cache块大小是8字节。(b)虚拟索引中有多少位来自虚页号?

参考答案:

1 位

页大小为2 KB, 因此页偏移量是11 位 (10:0); cache 块偏移量是 3 位 (2:0), 虚拟索引 9位 (11:3); 所以虚拟索引中有1位 (11) 来自虚页号。

60 北京航空航天大学

130



#### 预取Ⅰ 1 假如你是一位架构师, 正在为你的机器设计预取引擎。你先在机器上使用跨度预取 器执行了A和B两个应用。 (a) 使用跨度预取器,应用A和B的预取精度和覆盖率分别 应用A: 是多少?这个跨度预取器检测两次连续访存的跨度,从 uint8 t a[1000]: 当前访问的cache块按照这个跨度预取下一个cache块。 sum = 0: 参考答案: for (i = 0; i < 1000; i += 4)应用 A的预取精度是 248/249, 覆盖率是 248/250。 应用 A 访问 a[0], a[4], a[8], ... a[996], 有1000/4 = 250次访存。前两 sum += a[i]; 次访问 a[0]和 a[4] 不命中,之后,预取器学习到跨度是4并开始预 取a[8], a[12], a[16]等等直到 a[1000] (访问 a[996]时 a[1000] 被预取 , 虽然并没有被用到)。统计结果, 249个 cache块被预取, 248个被 应用B: uint8 t a[1000]: 因此, 预取精度为248/249, 覆盖率为248/250。 sum = 0: for (i = 1; i < 1000; i \*= 4) 应用 B的预取精度为0,覆盖率为0。 应用B访问 a[1], a[4], a[16], a[64]和a[256], 有5次访存。然而,由 于这些访问的跨度不是常数,因为数组索引是4的倍数,而不是增或 sum += a[i]: 者减一个常数。因此,跨度预取器无法预取到被访问的cache块,使 得预测精度和覆盖率均为0。 i和 sum在寄存器中,数组a在内存中,一个cache块大小为4个字节。 133 5. 北京航空航天大学

133

#### 预取Ⅱ 2

你跟你的同学一起设计一个预取器,这台机器使用单核、L1 和 L2 cache 以及 DRAM 内存。我们需要分析不同的预取器和可能的tradeoff。 在本题中,我们要计算预取器在达到稳定状态后的预取精度、覆盖率和带宽开销, 所以,**所有计算都不包括最开始的6次请求,这6次请求作为预取器的训练集。** (a)你首先设计一个跨度预取器,观察最后三次cache块请求,如果最后三次请求的 跨度是常数,预取器将会使用这一跨度预取下一个cache块。 你执行了一个应用,它具有如下的访存模式 (这些是cache块地址): A A+1 A+2 A+7 A+8 A+9 A+14 A+15 A+16 A+21 A+22 A+23 A+28 A+29 A+30... 假设这个模式持续了很长时间。 计算你的跨度预取器对于这个应用的精度和覆盖率 参考答案: 0%, 0%。 每三个一组的请求之后, 预取按照检测到的跨度触发, 但是预取到的块总 是无用的;需要的请求不会被这个预取器的预取覆盖。

北京航空航天大学

135

135

#### 预取Ⅰ 1

```
假如你是一位架构师, 正在为你的机器设计预取引擎。你先在机器上使用跨度预取
 器执行了A和B两个应用。
                  (b) 请分别为应用A和B建议能获得更好的精度和覆盖率的
 应用A:
                  预取器
 uint8 t a[1000]:
                  i) 应用A
 sum = 0:
 for (i = 0; i < 1000; i += 4)
                  参老答室:
                  下一块预取器总是预取下一个cache块,因此,有a[4]的
 sum += a[i];
                  cache块也会被预取,则预取精度提高到 249/250并且
                  覆盖率仍保持249/250。
 应用B:
                  ii) 应用B
 uint8 t a[1000]:
                  参考答案:
 sum = 0:
                  大多数普通的预取器比如跨度、流、下一块等都无法提
 for (i = 1; i < 1000; i *= 4)
                  升应用B的预取精度,因为无法为这些预取器提供一个
                  合适的访存模式。某些采用预执行方法的预取, 比如双
 sum += a[i];
                  核执行可能能够改进应用B的预取精度。
 i和 sum在寄存器中,数组a在内存中,一个cache块大小为4个字节。
O 北京航空航天大学
                                                   134
```

134

#### 2 预取Ⅱ

你跟你的同学一起设计一个预取器,这台机器使用单核、 L1 和 L2 cache 以及 DRAM 内存。我们需要分析不同的预取器和可能的tradeoff。

在本题中,我们要计算预取器在达到稳定状态后的预取精度、覆盖率和带宽开销, 所以,**所有计算都不包括最开始的6次请求,这6次请求作为预取器的训练集。** 

- (b) 你的同学设计了一个新的预取器, 当有一个cache块访问时, 预取紧接着的N个 cache块
- (i) 如果用他的预取器执行你刚刚执行过的应用, 预取覆盖率和精度分别是66.67% 和50%, N是多少?

#### 参考答案:

#### N= 2.

比如在访问块14之后,预取器预取块15和16,访问15之后预取16 (与已经发射的预 取整合)和17,访问16之后预取17和18。因此,每三个需要的访问中的两个被覆盖 (66.7%), 并且预取的数据一半是有用的 (50%)。

(ii) 假如我们将带宽开销定义为:有预取器时所有cache块的请求数/没有预取器时 所有cache块的请求数,那么你同学的预取器在执行刚才那个应用时的带宽开销 是多少?

#### 参考答案:

#### 5/3。

对于每一组连续三个访问的cache块,有两个额外的块被预取。比如,取cache块14,15 和16,块17和18也会被预取。

# 2 预取Ⅱ

你跟你的同学一起设计一个预取器,这台机器使用单核、 L1 和 L2 cache 以及 DRAM 内存。我们需要分析不同的预取器和可能的tradeoff。

在本题中,我们要计算预取器在达到稳定状态后的预取精度、覆盖率和带宽开销, 所以,**所有计算都不包括最开始的6次请求,这6次请求作为预取器的训练集。** 

(c) 你的同学希望改进他的预取器对于刚才那个应用的覆盖率,他可以容忍带宽开销最多两倍。请问他能做到吗?为什么可以/不可以?

#### 参考答案:

#### 不可以。

要获得更好的覆盖率,预取器必须能够跨过上一组3个请求取到下一组中的请求,因为上一组的三个请求都已经在前一次预取到了。比如,访问A+14, A+15 和A+16,它们都已经被预取了,要想提高覆盖率,需要预取到A+21 (下一组三个跨度请求中的第一个),但是,这需要预取 A+16和 A+21之间 的四个块(A+17, A+18, A+19, A+20),增加的带宽开销超过两倍。

(d) 对于上面的应用,如果想获得100%的覆盖率,N最小得是多少?这个时候的带宽开销是多少?

#### 参考答案:

N=5 (这样, A+16 预取 A+21, A+21预取A+22, A+23等等); 带宽开销是7/3。

(A) 北京航空航天大學

137

137

# 4 一致性协议

假设有一个多处理器系统,系统有512个处理器,每个处理器有1MB的私有写回方式的cache,每个cache块64字节,主存大小为1GB。

(a)如果我们基于MESI cache 一致性协议设计了监听总线,需要多少状态位才能够实现这个一致性协议? 这些状态位放在哪?

#### 参考答案:

#### 224位。

总共有 $2^{23}$  个cache块 (cache有 $2^{20}$  字节, $2^9$  个 cache,因此有 $2^{29}$ 字节 在私有 cache中;用每个cache块 $2^6$ 字节去除),每块需要2位表示状态 (M, E, S或 I),因此需要 $2^{24}$ 位。这些位存在于私有cache的标签存储中。

O. 北京航空航天大学

139

139

# 3 Cache 一致性

(a) MESI cache一致性协议比MSI 协议好在哪里?

#### 参考答案

允许cache/处理器写一个位置(唯一的干净拷贝)而不需要通知其它的处理器/cache。

(b) 你想要利用MESI置无效协议设计一个基于目录的cache一致性系统,在特定的工作负载下,系统表现得很糟糕,经过仔细的分析,你发现有4个节点持续的发出对某个cache块的置无效请求,这什么情况?

#### 参考答案:

4个节点间发生cache 块乒乓现象。

(c) 如何解决这一问题?

#### 参考答案:

如果现象是由真共享导致的,重写代码减少共享或者使用同步原语减少通信。如果 搞不定,可以考虑使用基于更新的一致性协议。

如果是由伪共享导致的,通过编译器或重写代码改变数据的布局,以消除伪共享。

CA 北京航空航天大学

138

138

# 4 一致性协议

假设有一个多处理器系统,系统有512个处理器,每个处理器有1MB的私有写回方式的cache,每个cache块64字节,主存大小为1GB。

(b) 如果用基于目录的cache一致性协议(像我们课堂上讲的例子那样)替换,需要多少状态位? 这些状态位在哪?

#### 参考答案:

#### 2<sup>24</sup> x 513 + 2<sup>24</sup> 位

仍然需要在私有cache中的 $2^{24}$ 个MESI状态位,然后,必须计算目录存储空间。共有 $2^{24}$  cache块在主存中,每个块需要对应每个处理器1位外加1个独占位(每个块513位)。因此目录中一共需要 $2^{24}$  x 513位。

目录位: 存在于cache 目录: MESI状态位: 存在于私有cache。

O. 北京航空航天大学

#### 一致性协议 4

假设有一个多处理器系统,系统有512个处理器,每个处理器有1MB的私有写回方 式的cache,每个cache块64字节,主存大小为1GB。

(c) 对于这个系统, 你会选择哪一个协议? 为什么?

#### 参考答案:

目录。

总线无法扩展到512个处理器,目录可以。

虽然基于总线的监听系统对于存储的需求要低很多,但是总线无法提供足够的带宽来 维持512个处理器的需要。因此,基于目录的系统(用可扩展的互连网络构建)更合适。

5. 北京航空航天大学

141

#### 141

# 并行加速比

(d) 为了使你改写的程序更高效,公司决定设计一款专门的异构处理器。这款处理器由一个大 核(执行代码更快,但是占据的片上面积更大)和多个小核(执行代码更慢,但是消耗面积更小) 共享处理器的片上空间。

你的程序并行部分的所有线程将只会在小核上执行;程序的串行部分将有一个线程执行在大核 上。核的性能(执行速度)与它的面积的平方根成正比。

假设芯片面积有16个单元可用,一个小核至少占用1个单元,大核可以占用任意数量的单元。 同时假设没有被大核使用的面积会被小核填满。

(i) 如果想让你的程序获得可能的最快执行速度, 大核需要多大?

如果给定大核的尺寸是n²,则大核在串行段的加速比是n,16-n²个小核实现并行段的并行化。 这样加速比= 1/( 0.1/ n + 0.9/(16- n²))。为了最大化加速比,需要最小化分母。对于n=1,分母 是0.16; n=2, 分母是0.125; n=3, 分母是0.1619。因此n=2是最佳的, 所以大核占据n<sup>2</sup> = 4

(ji) 如果所有16个单元全部盒来用做小核,这个处理器就变成了同构的多核处理器,对于你的程 序而言,它的加速比是多少?假设串行部分跑在一个小核上,并行部分跑在所有16个小核上。

6.4。。。加速比= 1/(0.10 + 0.90/16) = 6.4

(iii) 在串行部分是10%的情况下,使用异构多核(大小核)处理器是有意义的吗? 为什么是/不是? 参考答案:

因为串行部分足够大,使得大核在串行部分获得的加速比超过了由于大核带来的并行吞吐的下降

北京航空航天大学

143

# 并行加速比

假如你是一家公司的程序猿,你被要求并行化一个老程序以使它能够在现代多核处 理器上跑得更快。

(a) 你并行化了这个程序, 然后发现它对于单线程版本的加速比相比于处理器个数的 增加而言相差很多。你发现在每个核的数据cache中有大量的cache无效存在,什么 样的程序行为导致了这种现象?(请用10个字左右简要说明)

#### 参考答案:

由数据共享导致的cache乒乓

(b)你修改了程序以解决这个性能问题,然后你发现 程序在每个并行计算之后的一个 单个线程都会更新一个全局状态,因此导致性能的下降。你的程序有90%的工作是 并行的(按照处理器个数x秒计算得出),另有10%的工作是串行的,并行部分是完美 的并行。如果多核处理器核数无限,程序的最大加速比可以到多少?

#### 参考答案:

根据 Amdahl定律: 对于n个处理器, 加速比(n) = 1/(0.1 + 0.9/n) 由于n→∞, 加速比(n)→10。

(c) 如果要获得4倍的加速比,应该有多少处理器?

#### 参考答案:

6.

由 加速比(n) = 4:

4 = 1/(0.1 + 0.9/n) → 0.25 = 0.1 + 0.9/n → 0.15 = 0.9/n, ∴ n=6

142

142

# 并行加速比

(e) 现在你继续优化了你的程序,使得串行部分仅占4%(剩下96%是并行部分)。 (i) 这个时候大核应该有多大(占多少单元)?

#### 参考答案:

2个单元

跟之前的题类似,加速比= 1/(0.04/n + 0.96/(16-n²))。最小化分母以最大化加速比。 n=√2时最大,因此大核占2个单元。

(ii) 大核这么大的时候加速比是多少?

10。。加速比=  $1/(0.04/\sqrt{2} + 0.96/14) = 10.32$ 

(iii) 假如此时我们采用16个小核的同构多核处理器, 你的程序的加速比是多少( 假设串行部分跑在一个小核上,并行部分跑在所有16个小核上)?

#### 参考答案:

10。。。加速比= 1/(0.04/1 + 0.96/16) = 10

(iv) 在串行部分是4%的情况下,使用异构多核(大小核)处理器还是有意义的吗? 为什么是/不是?

#### 参考答案:

是 and 不是。

虽然仍能获得比同构系统略高的性能,但是异构系统如果无法提供比同构系统显著 的性能收益,由于它比同构系统设计复杂得多,也将意义不大。

2. 北京航空航天大学