# Linux芯片级移植与底层驱动

宋宝华 Barry Song < 21cnbao@gmail.com > 新浪微博: @宋宝华 Barry

# 1. SoC Linux 底层驱动的组成和现状

为了让 Linux 在一个全新的 ARM SoC 上运行,需要提供大量的底层支撑,如定时器节拍、中断控制器、SMP 启动、CPU hotplug 以及底层的 GPIO、clock、pinctrl 和 DMA 硬件的封装等。定时器节拍、中断控制器、SMP 启动和 CPU hotplug 这几部分相对来说没有像早期 GPIO、clock、pinctrl 和 DMA 的实现那么杂乱,基本上有个固定的套路。定时器节拍为 Linux 基于时间片的调度机制以及内核和用户空间的定时器提供支撑,中断控制器的驱动则使得 Linux 内核的工程师可以直接调用 local\_irq\_disable()、disable\_irq()等通用的中断 API,而 SMP 启动支持则用于让 SoC 内部的多个 CPU 核都投入运行,CPU hotplug 则运行运行时挂载或拔除 CPU。这些工作,在 Linux 3.7 内核中,进行了良好的层次划分和架构设计。

在 GPIO、clock、pinctrl 和 DMA 驱动方面,Linux 2.6 时代,内核已或多或少有 GPIO、clock 等底层驱动的架构,但是核心层的代码太薄弱,各 SoC 对这些基础设施实现 方面存在巨大差异,而且每个 SoC 仍然需要实现大量的代码。pinctrl 和 DMA 则最为混乱,几乎各家公司都定义了自己的独特的实现和 API。

社区必须改变这种局面,于是内核社区在 2011~2012 年进行了如下工作,这些工作在目前的 3.7 内核中基本准备就绪:

- ST-Ericsson 的工程师 Linus Walleij 提供了新的 pinctrl 驱动架构,内核新增加一个 drivers/pinctrl 目录,支撑 SoC 上的引脚复用,各个 SoC 的实现代码统一放入该目录;
- TI 的工程师 Mike Turquette 提供了 common clk 框架,让具体 SoC 实现 clk\_ops 成员函数并通过 clk\_register、clk\_register\_clkdev 注册时钟源以及源与设备对应关系,具体的 clock 驱动都统一迁移到 drivers/clk 目录;
- 建议各 SoC 统一采用 dmaengine 架构实现 DMA 驱动,该架构提供了通用的 DMA 通道 API 如 dmaengine\_prep\_slave\_single()、dmaengine\_submit()等,要求 SoC 实现 dma device 的成员函数,实现代码统一放入 drivers/dma 目录;
- 在 GPIO 方面,drivers/gpio 下的 gpiolib 已能与新的 pinctrl 完美共存,实现引脚的 GPIO 和其他功能之间的复用,具体的 SoC 只需实现通用的 gpio\_chip 结构体的成员函数。

经过以上工作,基本上就把芯片底层的基础架构方面的驱动的架构统一了,实现方法也统一了。另外,目前 GPIO、clock、pinmux 等功能都能良好的进行 Device Tree 的映射处理,譬如我们可以方面的在.dts 中定义一个设备要的时钟、pinmux 引脚以及 GPIO。

除了上述基础设施以外,在将 Linux 移植入新的 SoC 过程中,工程师常常强烈依赖于早期的 printk 功能,内核则提供了相关的 DEBUG\_LL 和 EARLY\_PRINTK 支持,只需要 SoC 提供商实现少量的 callback 或宏。

本文主要对上述各个组成部分进行架构上的剖析以及关键的实现部分的实例分析,以求完整归纳将 Linux 移植入新 SoC 的主要工作。本文基于 3.7.4 内核。

### 2. 用于操作系统节拍的 timer 驱动

Linux 2.6 的早期(2.6.21 之前)基于 tick 设计,一般 SoC 公司在将 Linux 移植到自己的芯片上的时候,会从芯片内部找一个定时器,并将该定时器配置会 HZ 的频率,在每个时钟节拍到来时,调用 ARM Linux 内核核心层的 timer\_tick()函数,从而引发系统里的一系列行为。如 2.6.17 中 arch/arm/mach-s3c2410/time.c 的做法是:

```
127/*
128 * IRQ handler for the timer
129 */
130static irqreturn t
131s3c2410_timer_interrupt(int irq, void *dev_id, struct pt regs *regs)
133
        write seqlock(&xtime lock);
134
        timer_tick(regs);
        write segunlock(&xtime lock);
135
        return IRQ HANDLED;
136
137}
138
139static struct irgaction s3c2410 timer irg = {
                   = "S3C2410 Timer Tick",
140
        name
141
         .flags
                   = SA INTERRUPT | SA TIMER,
142
         handler = s3c2410 timer interrupt,
143};
252static void init s3c2410 timer init (void)
254
        s3c2410_timer_setup();
        setup_irq(IRQ_TIMER4, &s3c2410_timer_irq);
255
256}
257
```

当前 Linux 多采用 tickless 方案,并支持高精度定时器,内核的配置一般会使能 NO\_HZ(即 tickless,或者说动态 tick)和 HIGH\_RES\_TIMERS。要强调的是 tickless 并不是说系统中没有时钟节拍了,而是说这个节拍不再像以前那样,周期性地产生。Tickless 意味着,根据系统的运行情况,以事件驱动的方式动态决定下一个 tick 在何时发生。如果 画一个时间轴,周期节拍的系统 tick 中断发生的时序看起来如下:



在当前的 Linux 系统中,SoC 底层的 timer 被实现为一个 clock\_event\_device 和 clocksource 形式的驱动。在 clock\_event\_device 结构体中,实现其 set\_mode()和 set\_next\_event()成员函数;在 clocksource 结构体中,主要实现 read()成员函数。而定时器中断服务程序中,不再调用 timer\_tick(),而是调用 clock\_event\_device 的 event\_handler()成员函数。一个典型的 SoC 的底层 tick 定时器驱动形如:

```
61static irqreturn_t xxx_timer_interrupt(int irq, void *dev_id)
62 {
63     struct clock_event_device *ce = dev_id;
65     ...
70     ce->event_handler(ce);
71
72     return IRQ_HANDLED;
73}
74
75/* read 64-bit timer counter */
```

```
76static cycle t xxx timer read(struct clocksource *cs)
77 {
78
       u64 cycles;
79
80
       /* read the 64-bit timer counter */
       cycles = readl_relaxed(xxx_timer_base + XXX_TIMER_LATCHED_HI);
81
       cycles = (cycles << 32) | readl_relaxed(xxx_timer_base + XXX_TIMER_LATCHED_LO);
83
84
85
       return cycles;
86}
87
88static int xxx timer set next event(unsigned long delta,
89
       struct clock_event_device *ce)
90{
91
       unsigned long now, next;
92
93
       writel relaxed(XXX TIMER LATCH BIT, xxx timer base + XXX TIMER LATCH);
94
       now = readl_relaxed(xxx_timer_base + XXX_TIMER_LATCHED_LO);
95
       writel relaxed(next, xxx timer base + SIRFSOC TIMER MATCH 0);
96
97
       writel relaxed(XXX TIMER LATCH BIT, xxx timer base + XXX TIMER LATCH);
98
       now = readl relaxed(xxx timer base + XXX TIMER LATCHED LO);
99
100
       return next - now > delta ? -ETIME : 0;
101}
102
103static void xxx timer set mode(enum clock event mode mode,
104
       struct clock event device *ce)
105{
107
       switch (mode) {
108
       case CLOCK_EVT_MODE_PERIODIC:
109
       case CLOCK_EVT_MODE_ONESHOT:
111
112
114
       case CLOCK EVT MODE SHUTDOWN:
115
117
       case CLOCK EVT MODE UNUSED:
118
       case CLOCK EVT MODE RESUME:
119
            break;
120
121}
144static struct clock event device xxx clockevent = {
       .name = "xxx clockevent",
145
146
       .rating = 200.
       .features = CLOCK EVT FEAT ONESHOT.
147
148
       .set mode = xxx timer set mode,
149
       .set next event = xxx timer set next event,
150};
151
152static struct clocksource xxx_clocksource = {
       .name = "xxx clocksource",
153
154
       .rating = 200,
       .mask = CLOCKSOURCE MASK(64),
155
156
       .flags = CLOCK SOURCE IS CONTINUOUS,
157
       .read = xxx\_timer\_read,
158
       .suspend = xxx_clocksource_suspend,
159
        .resume = xxx_clocksource_resume,
160};
161
162static struct irgaction xxx_timer_irq = {
163
       .name = "xxx tick",
164
       .flags = IRQF TIMER,
165
       .irq = 0,
       .handler = xxx timer interrupt,
166
167
       .dev id = &xxx clockevent,
168};
169
```

```
176static void init xxx clockevent init(void)
177{
178
        clockevents calc mult shift(&xxx clockevent, CLOCK TICK RATE, 60);
179
        xxx_clockevent.max_delta_ns =
180
181
             clockevent delta2ns(-2, &xxx clockevent);
182
        xxx clockevent.min delta ns =
183
            clockevent delta2ns(2, &xxx clockevent);
184
185
        xxx clockevent.cpumask = cpumask of(0);
        clockevents register device(&xxx clockevent);
186
187}
188
189/* initialize the kernel jiffy timer source */
190static void __init xxx_timer_init(void)
192
214
215
        BUG ON(clocksource register hz(&xxx clocksource, CLOCK TICK RATE));
218
219
        BUG ON(setup_irq(xxx_timer_irq.irq, &xxx_timer_irq));
220
221
        xxx clockevent init();
222}
249struct sys timer xxx timer = {
250
        .init = xxx timer init,
251};
```

上述代码中,我们特别关注其中的如下函数:

#### clock event device 的 set next event 成员函数 xxx timer set next event()

该函数的 delta 参数是 Linux 内核传递给底层定时器的一个差值,它的含义是下一次 tick 中断产生的硬件定时器中计数器 counter 的值相对于当前 counter 的差值。我们在该函数中将硬件定时器设置为在"当前 counter 计数值"+ delta 的时刻产生下一次 tick 中断。xxx\_clockevent\_init()函数中设置了可接受的最小和最大 delta 值对应的纳秒数,即xxx clockevent.min delta ns 和 xxx clockevent.max delta ns。

### clocksource 的 read 成员函数 xxx timer read()

该函数可读取出从开机以来到当前时刻定时器计数器已经走过的值,无论有没有设置计数器达到某值的时候产生中断,硬件的计数总是在进行的。因此,该函数给 Linux 系统提供了一个底层的准确的参考时间。

### 定时器的中断服务程序 xxx timer interrupt()

在该中断服务程序中,直接调用 clock\_event\_device 的 event\_handler()成员函数, event\_handler()成员函数的具体工作也是 Linux 内核根据 Linux 内核配置和运行情况自行设置的。

### clock\_event\_device 的 set\_mode 成员函数 xxx\_timer\_set\_mode()

用于设置定时器的模式以及 resume 和 shutdown 等功能,目前一般采用 ONESHOT 模式,即一次一次产生中断。当然新版的 Linux 也可以使用老的周期性模式,如果内核编译的时候未选择 NO HZ,该底层的 timer 驱动依然可以为内核的运行提供支持。

这些函数的结合,使得 ARM Linux 内核底层所需要的时钟得以运行。下面举一个典型的场景,假定定时器的晶振时钟频率为 1MHz(即计数器每加 1 等于 1us),应用程序透过nanosleep() API 睡眠 100us,内核会据此换算出下一次定时器中断的 delta 值为 100,并间接调用到 xxx\_timer\_set\_next\_event()去设置硬件让其在 100us 后产生中断。100us 后,中断产生,xxx\_timer\_interrupt()被调用,event\_handler()会间接唤醒睡眠的进程导致 nanosleep()函数返回,从而用户进程继续。

这里特别要强调的是,对于多核处理器来说,一般的做法是给每个核分配一个独立的定时器,各个核根据自身的运行情况动态设置自己时钟中断发生的时刻。看看我们说运行的电脑的 local timer 中断即知:

```
barry@barry-VirtualBox:~$ cat /proc/interrupts
CPU0 CPU1 CPU2 CPU3
```

```
945
20:
                0
                      0
                             0 IO-APIC-fasteoi vboxguest
                           21592 IO-APIC-fasteoi ahci, Intel 82801AA-ICH
21:
       4456
                0
                       0
22:
                             0 IO-APIC-fasteoi ohci hcd:usb2
        26
NMI:
          0
                0
                       0
                              0 Non-maskable interrupts
LOC:
        177279
                                   177139 Local timer interrupts
                 177517
                           177146
SPU:
          0
                0
                       0
                             0 Spurious interrupts
PMI:
                             0 Performance monitoring
```

而比较低效率的方法则是只给 CPU0 提供定时器,由 CPU0 将定时器中断透过 IPI (Inter Processor Interrupt,处理器间中断)广播到其他核。对于 ARM 来讲,1号 IPIIPI TIMER 就是来负责这个广播的,从 arch/arm/kernel/smp.c 可以看出:

### 3. 中断控制器驱动

在 Linux 内核中,各个设备驱动可以简单地调用 request\_irq()、enable\_irq()、disable\_irq()、local\_irq\_enable()等通用 API 完成中断申请、使能、禁止等功能。在将 Linux 移植到新的 SoC 时,芯片供应商需要提供该部分 API 的底层支持。

local\_irq\_disable()、local\_irq\_enable()的实现与具体中断控制器无关,对于 ARMv6 以上的体系架构而言,是直接调用 CPSID/CPSIE 指令进行,而对于 ARMv6 以前的体系结构,则是透过 MRS、MSR 指令来读取和设置 ARM 的 CPSR 寄存器。由此可见,local\_irq\_disable()、local\_irq\_enable()针对的并不是外部的中断控制器,而是直接让 CPU 本

local\_irq\_disable()、local\_irq\_enable()针对的并不是外部的中断控制器,而是直接让 CPU 本 身不响应中断请求。相关的实现位于 arch/arm/include/asm/irqflags.h:

```
11#if LINUX ARM ARCH >= 6
12
13static inline unsigned long arch_local_irq_save(void)
14{
15
       unsigned long flags;
16
17
       asm volatile(
18
                 mrs
                        %0, cpsr
                                     @ arch local irq save\n"
19
                 cpsid i"
20
            : "=r" (flags) : : "memory", "cc");
21
       return flags;
22}
23
24static inline void arch local irq enable(void)
25{
26
       asm volatile(
                                  @ arch local irg enable"
27
                 cpsie i
28
29
30
            : "memory", "cc");
31}
33static inline void arch local irq disable(void)
34{
35
       asm volatile(
36
                 cpsid i
                                  @ arch local irq disable"
37
38
39
            : "memory", "cc");
40}
```

```
44#else
45
46/*
47 * Save the current interrupt enable state & disable IRQs
49static inline unsigned long arch local irq save(void)
51
       unsigned long flags, temp;
52
53
       asm volatile(
54
                                    @ arch_local_irq save\n"
                       %0, cpsr
                 mrs
55
                 orr %1, %0, #128\n"
56
                 msr cpsr_c, %1"
57
            : "=r" (flags), "=r" (temp)
58
59
            : "memory", "cc");
60
       return flags;
61}
62
63/*
64 * Enable IRQs
66static inline void arch local irq enable(void)
67{
68
       unsigned long temp;
69
       asm volatile(
70
                                    @ arch local irq enable\n"
                       %0, cpsr
                mrs
71
                       %0, %0, #128\n"
                 bic
72
                 msr cpsr c, %0"
            : "=r" (temp)
73
74
75
            : "memory", "cc");
76}
77
78/*
79 * Disable IRQs
81static inline void arch local irq disable(void)
82{
83
       unsigned long temp;
84
       asm volatile(
85
                mrs
                       %0, cpsr
                                    @ arch local irq disable\n"
86
                 orr %0, %0, #128\n"
87
                msr cpsr c, %0"
            : "=r" (temp)
88
89
90
            : "memory", "cc");
91}
92 #endif
```

与 local\_irq\_disable()和 local\_irq\_enable()不同, disable\_irq()、enable\_irq()针对的则是外部的中断控制器。在内核中,透过 irq\_chip 结构体来描述中断控制器。该结构体内部封装了中断 mask、unmask、ack 等成员函数,其定义于 include/linux/irq.h:

```
303struct irq_chip {
304
         const char
                       *name:
305
         unsigned int (*irq startup)(struct irq data *data);
306
         void
                     (*irq shutdown)(struct irq data *data);
307
                     (*irq_enable)(struct irq_data *data);
         void
308
         void
                     (*irq disable)(struct irq data *data);
309
310
                     (*irq_ack)(struct irq_data *data);
         void
311
         void
                     (*irq mask)(struct irq data *data);
312
                     (*irq mask ack)(struct irq data *data);
         void
313
         void
                     (*irq unmask)(struct irq data *data);
314
                     (*irq eoi)(struct irq data *data);
         void
315
                    (*irq_set_affinity)(struct irq_data *data, const struct cpumask *dest, bool force);
316
         int
```

```
317 int (*irq_retrigger)(struct irq_data *data);
318 int (*irq_set_type)(struct irq_data *data, unsigned int flow_type);
319 int (*irq_set_wake)(struct irq_data *data, unsigned int on);
334};
```

各个芯片公司会将芯片内部的中断控制器实现为 irq\_chip 驱动的形式。受限于中断控制器硬件的能力,这些成员函数并不一定需要全部实现,有时候只需要实现其中的部分函数即可。譬如 drivers/pinctrl/pinctrl-sirf.c 驱动中的

我们只实现了其中的 ack、mask、unmask 和 set\_type 成员函数, ack 函数用于清中断, mask、unmask 用于中断屏蔽和取消中断屏蔽、set\_type 则用于配置中断的触发方式, 如高电平、低电平、上升沿、下降沿等。至于 enable\_irq()的时候, 虽然没有实现 irq\_enable 成员函数, 但是内核会间接调用到 irq\_unmask 成员函数, 这点从 kernel/irq/chip.c 可以看出: 192void irq\_enable(struct\_irq\_desc\_\*desc)

在芯片内部,中断控制器可能不止1个,多个中断控制器之间还很可能是级联的。举个例子,假设芯片内部有一个中断控制器,支持32个中断源,其中有4个来源于GPIO控制器外围的4组GPIO,每组GPIO上又有32个中断(许多芯片的GPIO控制器也同时是一个中断控制器),其关系如下图:



那么,一般来讲,在实际操作中,gpio0\_0——gpio0\_31 这些引脚本身在第 1 级会使用中断号 28,而这些引脚本身的中断号在实现 GPIO 控制器对应的 irq\_chip 驱动时,我们又会把它映射到 Linux 系统的 32——63 号中断。同理,gpio1\_0——gpio1\_31 这些引脚本身在第 1 级会使用中断号 29,而这些引脚本身的中断号在实现 GPIO 控制器对应的 irq\_chip 驱动时,我们又会把它映射到 Linux 系统的 64——95 号中断,以此类推。对于中断号的使用者而言,无需看到这种 2 级映射关系。如果某设备想申请 gpio1\_0 这个引脚对应的中断,它只需要申请 64 号中断即可。这个关系图看起来如下:



还是以 drivers/pinctrl/pinctrl-sirf.c 的 irq\_chip 部分为例,我们对于每组 GPIO 都透过 irq\_domain\_add\_legacy()添加了相应的 irq\_domain,每组 GPIO 的中断号开始于 SIRFSOC\_GPIO\_IRQ\_START + i \* SIRFSOC\_GPIO\_BANK\_SIZE,而每组 GPIO 本身占用 的第 1 级中断控制器的中断号则为 bank->parent\_irq,我们透过 irq\_set\_chained\_handler()设置了第 1 级中断发生的时候,会调用链式 IRQ 处理函数 sirfsoc gpio handle irq():

```
bank->domain = irq domain add legacy(np, SIRFSOC GPIO BANK SIZE,
1689
                  SIRFSOC_GPIO_IRQ_START + i * SIRFSOC_GPIO_BANK_SIZE, 0,
1690
1691
                  &sirfsoc gpio irq simple ops, bank);
1692
1693
             if (!bank->domain) {
                  pr err("%s: Failed to create irqdomain\n", np->full name);
1694
1695
                  err = -ENOSYS;
1696
                  goto out;
1697
1698
             irq set chained handler(bank->parent irq, sirfsoc gpio handle irq);
1699
1700
             irq_set_handler_data(bank->parent_irq, bank);
```

而在 sirfsoc\_gpio\_handle\_irq()函数的入口出调用 chained\_irq\_enter()暗示自身进入链式 IRQ 处理,在函数体内判决具体的 GPIO 中断,并透过 generic\_handle\_irq()调用到最终的外设驱动中的中断服务程序,最后调用 chained\_irq\_exit()暗示自身退出链式 IRQ 处理:

1446static void sirfsoc\_gpio\_handle\_irq(unsigned int irq, struct irq\_desc \*desc)

```
1447 {
1448 ...

1454 chained_irq_enter(chip, desc);
1456 ...

1477 generic_handle_irq(first_irq + idx);
1478 ...

1484 chained_irq_exit(chip, desc);

1485}
```

很多中断控制器的寄存器定义呈现出简单的规律,如有一个 mask 寄存器,其中每 1 位可屏蔽 1 个中断等,这种情况下,我们无需实现 1 个完整的 irq\_chip 驱动,可以使用内核提供的通用 irq\_chip 驱动架构 irq\_chip\_generic,这样只需要实现极少量的代码,如 arch/arm/mach-prima2/irq.c 中,注册 CSR SiRFprimaII 内部中断控制器的代码仅为:

```
27sirfsoc alloc gc(void iomem *base, unsigned int irq start, unsigned int num)
29
      struct irq chip generic *gc;
30
      struct irq chip type *ct;
31
32
      gc = irq alloc generic chip("SIRFINTC", 1, irq start, base, handle level irq);
33
      ct = gc - chip types;
34
35
      ct->chip.irq_mask = irq_gc_mask_clr_bit;
36
      ct->chip.irq_unmask = irq_gc_mask_set_bit;
37
      ct->regs.mask = SIRFSOC INT RISC MASK0;
38
39
      irq_setup_generic_chip(gc, IRQ_MSK(num), IRQ_GC_INIT_MASK_CACHE, IRQ_NOREQUEST, 0);
40}
```

特别值得一提的是,目前多数主流 ARM 芯片,内部的一级中断控制器都使用了 ARM 公司的 GIC,我们几乎不需要实现任何代码,只需要在 Device Tree 中添加相关的结点并将 gic\_handle\_irq()填入 MACHINE 的 handle\_irq 成员。

如在 arch/arm/boot/dts/exynos5250.dtsi 即含有:

```
gic:interrupt-controller@10481000 {
           compatible = "arm,cortex-a9-gic";
37
           #interrupt-cells = <3>;
38
39
           interrupt-controller;
40
           reg = <0x10481000 0x1000>, <0x10482000 0x2000>;
       };
   而在 arch/arm/mach-exynos/mach-exynos5-dt.c 中即含有:
95DT MACHINE START(EXYNOS5 DT, "SAMSUNG EXYNOS5 (Flattened Device Tree)")
       /* Maintainer: Kukjin Kim <kgene.kim@samsung.com> */
       .init irq
                = exynos5_init_irq,
98
       .smp
                 = smp ops(exynos smp ops),
99
                  = exynos5250 dt map io,
       .map io
100
       .handle_irq = gic_handle_irq,
101
       .init machine = exynos5250 dt machine init,
102
       init late
                = exynos init late,
103
       .timer
                 = &exynos4 timer,
       .dt compat = exynos5250 dt compat,
104
105
       .restart
                = exynos5 restart,
106MACHINE END
```

# 4. SMP 多核启动以及 CPU 热插拔驱动

在 Linux 系统中,对于多核的 ARM 芯片而言,Bootrom 代码中,CPU0 会率先起来,引导 Bootloader 和 Linux 内核执行,而其他的核则在上电时 Bootrom 一般将自身置于 WFI 或者 WFE 状态,并等待 CPU0 给其发 CPU 核间中断 (IPI) 或事件 (一般透过 SEV 指令)唤醒之。一个典型的启动过程如下图:



被 CPU<sub>0</sub> 唤醒的 CPU<sub>n</sub> 可以在运行过程中进行热插拔。譬如运行如下命令即可卸载 CPU1 并且将 CPU1 上的任务全部迁移到其他 CPU:

# echo 0 > /sys/devices/system/cpu/cpu1/online

同样地,运行如下命令可以再次启动 CPU1:

# echo 1 > /sys/devices/system/cpu/cpu1/online

之后 CPU1 会主动参与系统中各个 CPU 之间要运行任务的负载均衡工作。

CPU0 唤醒其他 CPU 的动作在内核中被封装为一个 smp\_operations 的结构体,该结构体的成员如下:

```
83struct smp operations {
84#ifdef CONFIG SMP
85
86
        * Setup the set of possible CPUs (via set cpu possible)
87
88
       void (*smp_init_cpus)(void);
89
        * Initialize cpu possible map, and enable coherency
90
91
92
       void (*smp_prepare_cpus)(unsigned int max_cpus);
93
94
95
        * Perform platform specific initialisation of the specified CPU.
96
97
       void (*smp_secondary_init)(unsigned int cpu);
98
99
        * Boot a secondary CPU, and assign it the specified idle task.
100
         * This also gives us the initial stack to use for this CPU.
101
        int (*smp boot secondary)(unsigned int cpu, struct task struct *idle);
102
103#ifdef CONFIG HOTPLUG CPU
        int (*cpu kill)(unsigned int cpu);
104
        void (*cpu die)(unsigned int cpu);
105
        int (*cpu disable)(unsigned int cpu);
107#endif
108#endif
109};
```

我们从 arch/arm/mach-vexpress/v2m.c 看到 VEXPRESS 电路板用到的 smp\_ops 为 vexpress smp\_ops:

```
666DT MACHINE START(VEXPRESS DT, "ARM-Versatile Express")
       .dt compat = v2m dt match,
667
                  = smp_ops(vexpress_smp_ops),
668
669
                   = v2m_dt_map_io,
        .map io
670
        .init early = v2m dt init early,
671
        .init_irq
                 = v2m_dt_init_irq,
672
                  = &v2m_dt_timer,
       timer
673
       .init machine = v2m dt init,
674
        .handle irq = gic handle irq,
675
        .restart
                  = v2m restart,
676MACHINE END
```

透过 arch/arm/mach-vexpress/platsmp.c 的实现代码可以看出,smp\_operations 的成员函数 smp\_init\_cpus()即 vexpress\_smp\_init\_cpus()会探测 SoC 内 CPU 核的个数,并设置了核间通信的方式为 gic\_raise\_softirq()。可见于 vexpress\_smp\_init\_cpus()中调用的 vexpress dt smp init cpus():

```
103static void __init vexpress_dt_smp_init_cpus(void)
104{
...
128     for (i = 0; i < ncores; ++i)
129          set_cpu_possible(i, true);
130
131     set_smp_cross_call(gic_raise_softirq);
132}
```

而 smp\_operations 的成员函数 smp\_prepare\_cpus()即 vexpress\_smp\_prepare\_cpus()则会透过 v2m\_flags\_set(virt\_to\_phys(versatile\_secondary\_startup))设置其他 CPU 的启动地址为 versatile secondary startup:

```
179static void __init vexpress_smp_prepare_cpus(unsigned int max_cpus)
180{
181
189
190
         * Write the address of secondary startup into the
191
192
          * system-wide flags register. The boot monitor waits
193
         * until it receives a soft interrupt, and then the
194
         * secondary CPU branches to this address.
195
         v2m_flags_set(virt_to_phys(versatile_secondary_startup));
196
```

注意这部分的具体实现方法是 SoC 相关的,由芯片的设计以及芯片内部的 Bootrom 决定。对于 VEXPRESS 来讲,设置方法如下:

即填充 v2m\_sysreg\_base + V2M\_SYS\_FLAGSCLR 地址为 0xFFFFFFFF,将其他 CPU 初始启动执行的指令地址填入 v2m\_sysreg\_base + V2M\_SYS\_FLAGSSET。这 2 个地址属于芯片实现时候设定的。填入的 CPUn 的起始地址都透过 virt\_to\_phys()转化为物理地址,因为此时 CPUn 的 MMU 尚未开启。

比较关键的是 smp\_operations 的成员函数 smp\_boot\_secondary(), 它完成最终的 CPU<sub>n</sub> 的唤醒工作:

```
60{
61
       unsigned long timeout;
62
63
        * Set synchronisation state between this boot processor
64
65
        * and the secondary one
66
67
       spin lock(&boot lock);
68
69
70
        * This is really belt and braces; we hold unintended secondary
71
        * CPUs in the holding pen until we're ready for them. However,
        * since we haven't sent them a soft interrupt, they shouldn't
72
        * be there.
73
74
        write_pen_release(cpu_logical_map(cpu));
75
76
77
        * Send the secondary CPU a soft interrupt, thereby causing
78
        * the boot monitor to read the system wide flags register,
79
80
        * and branch to the address found there.
81
       gic_raise_softirq(cpumask_of(cpu), 0);
82
83
84
       timeout = iiffies + (1 * HZ);
85
       while (time before(jiffies, timeout)) {
86
            smp_rmb();
            if (pen release == -1)
87
88
                 break;
89
90
            udelay(10);
91
92
93
        * now the secondary core is starting up let it run its
94
95
        * calibrations, then wait for it to finish
96
97
       spin unlock(&boot lock);
98
       return pen_release != -1 ? -ENOSYS : 0;
100}
```

上述代码中高亮的部分首先会将 pen\_release 变量设置为要唤醒的 CPU 核的 CPU 号 cpu\_logical\_map(cpu),而后透过 gic\_raise\_softirq(cpumask\_of(cpu), 0)给 CPU<sub>cpu</sub> 发起 0 号 IPI,这个时候,CPU<sub>cpu</sub> 核会从前面 smp\_operations 中的 smp\_prepare\_cpus()成员函数即 vexpress\_smp\_prepare\_cpus()透过 v2m\_flags\_set()设置的其他 CPU 核的起始地址 versatile\_secondary\_startup 开始执行,如果顺利的话,该 CPU 会将原先为正数的 pen\_release 写为-1,以便 CPU0 从等待 pen\_release 成为-1 的循环中跳出。

versatile secondary startup 实现于 arch/arm/plat-versatile/headsmp.S,是一段汇编:

```
21ENTRY(versatile secondary startup)
       mrc
              p15, 0, r0, c0, c0, 5
23
       and
             r0, r0, #15
24
       adr
             r4, 1f
25
       ldmia r4, {r5, r6}
26
       sub
            r4, r4, r5
27
             r6, r6, r4
       add
28pen: ldr
              - r7, [r6]
29
       cmp
              r7, r0
30
       bne
            pen
31
32
        * we've been released from the holding pen: secondary stack
33
        * should now contain the SVC stack for this core
34
35
36
            secondary startup
37
```

```
38
      .align
       .long
391:
      .long pen release
41ENDPROC(versatile secondary startup)
    第 1 段高亮的部分实际上是等待 pen release 成为 CPU0 设置的 cpu logical map(cpu),
一般直接就成立了。第2段高亮的部分则调用到内核通用的 secondary startup()函数,经过
一系列的初始化如 MMU 等,最终新的被唤醒的 CPU 将调用到 smp_operations 的
smp secondary init()成员函数,对于本例为 versatile secondary init():
 37void cpuinit versatile secondary init(unsigned int cpu)
38{
39
       * if any interrupts are already enabled for the primary
 40
41
       * core (e.g. timer irq), then they will not have been enabled
42
       * for us: do so
43
44
      gic secondary init(0);
45
 46
       * let the primary processor know we're out of the
47
 48
       * pen, then head off into the C entry point
 49
      write_pen_release(-1);
 50
 51
 52
       * Synchronise with the boot thread.
 53
 54
 55
      spin lock(&boot lock);
 56
      spin unlock(&boot lock);
57}
    上述代码中高亮的那 1 行会将 pen release 写为-1, 于是 CPU0 还在执行的
versatile boot secondary()函数中的如下循环就退出了:
      while (time before(jiffies, timeout)) {
 86
          smp rmb();
 87
          if (pen_release == -1)
 88
              break;
 89
90
          udelay(10);
   此后 CPU0 和新唤醒的其他 CPU 各自狂奔。整个系统在运行过程中会进行实时进程和
正常进程的动态负载均衡。
   CPU hotplug 的实现也是芯片相关的,对于 VEXPRESS 而言,实现了 smp operations
的 cpu_die()成员函数即 vexpress_cpu_die()。它会在进行 CPUn 的拔除操作时将 CPUn 投入
低功耗的 WFI 状态,相关代码位于 arch/arm/mach-vexpress/hotplug.c:
90void ref vexpress cpu die(unsigned int cpu)
91{
      int spurious = 0;
 92
 93
 94
 95
       * we're ready for shutdown now, so do it
 96
 97
      cpu enter lowpower();
 98
      platform do lowpower(cpu, &spurious);
 99
100
       * bring this CPU back into the world of cache
101
102
       * coherency, and then restore interrupts
103
104
       cpu_leave_lowpower();
```

pr warn("CPU%u: %u spurious wakeup calls\n", cpu, spurious);

57static inline void platform do lowpower(unsigned int cpu, int \*spurious)

105 106

107 108} if (spurious)

```
58{
59
        * there is no power-control hardware on this platform, so all
60
        * we can do is put the core into WFI; this is safe as the calling
61
        * code will have already disabled interrupts
62
63
64
       for (;;) {
65
            wfi():
66
67
             if (pen release == cpu logical map(cpu)) {
68
69
                  * OK, proper wakeup, we're done
70
71
                 break;
72
73
74
75
               Getting here, means that we have come out of WFI without
76
               having been woken up - this shouldn't happen
77
             * Just note it happening - when we're woken, we can report
78
79
             * its occurrence.
80
81
            (*spurious)++;
82
83}
```

 $CPU_n$ 睡眠于 wfi(),之后再次 online 的时候,又会因为  $CPU_0$ 给它发出的 IPI 而从 wfi() 函数返回继续执行,醒来时  $CPU_n$ 也判决了是否  $pen_release == cpu_logical_map(cpu)成立,以确定该次醒来确确实实是由 <math>CPU_0$ 唤醒的一次正常醒来。

# 5. DEBUG\_LL 和 EARLY\_PRINTK

在 Linux 启动的早期, console 驱动还没有投入运行。当我们把 Linux 移植到一个新的 SoC 的时候,工程师一般非常需要早期就可以执行 printk()功能以跟踪调试启动过程。内核的 DEBUG\_LL 和 EARLY\_PRINTK 选项为我们提供了这样的支持。而在 Bootloader 引导内核执行的 bootargs 中,则需要使能 earlyprintk 选项。

为了让 DEBUG\_LL 和 EARLY\_PRINTK 可以运行, Linux 内核中需实现早期解压过程打印需要的 putc()和后续的 addruart、senduart 和 waituart 等宏。以 CSR SiRFprimaII 为例, putc()的实现位于 arch/arm/mach-prima2/include/mach/uncompress.h:

```
22static inline void putc(char c)
23 {
24
25
       * during kernel decompression, all mappings are flat:
26
         virt addr == phys addr
27
      while (__raw_readl((void __iomem *)SIRFSOC_UART1_PA_BASE +
28
SIRFSOC UART TXFIFO STATUS)
           & SIRFSOC UART1 TXFIFO FULL)
29
30
           barrier();
31
32
         raw writel(c, (void iomem *)SIRFSOC UART1 PA BASE + SIRFSOC UART TXFIFO DATA);
```

由于解压过程中,MMU 还没有初始化,所以这个时候的打印是直接往 UART 端口 FIFO 对应的物理地址丢打印字符。

addruart、senduart 和 waituart 等宏的实现位于每个 SoC 对应的 MACHINE 代码目录的 include/mach/debug-macro.S ,SiRFprimaII 的实现 mach-prima2/include/mach/debug-macro.S 如下:

```
12 .macro addruart, rp, rv, tmp
13 ldr \rp, =SIRFSOC_UART1_PA_BASE @ physical
```

```
14
      ldr \rv, =SIRFSOC UART1 VA BASE
                                                 @ virtual
15
      .endm
16
      .macro senduart,rd,rx
17
      str \rd, [\rx, #SIRFSOC_UART_TXFIFO_DATA]
18
19
20
21
      .macro busyuart,rd,rx
22
      .endm
23
24
      .macro waituart,rd,rx
251001: ldr \rd, [\rx, #SIRFSOC UART TXFIFO STATUS]
      tst \rd, #SIRFSOC_UART1_TXFIFO_EMPTY
26
      beq 1001b
27
      .endm
```

其中的 senduart 完成了往 UART 的 FIFO 丢打印字符的过程。waituart 则相当于一个流量握手,等待 FIFO 为空。这些宏最终会被内核的 arch/arm/kernel/debug.S 引用。

### 6. GPIO 驱动

在 drivers/gpio 下实现了通用的基于 gpiolib 的 GPIO 驱动,其中定义了一个通用的用于描述底层 GPIO 控制器的 gpio\_chip 结构体,并要求具体的 SoC 实现 gpio\_chip 结构体的成员函数,最后透过 gpiochip\_add()注册 gpio\_chip。

gpio chip 结构体封装了底层的硬件的 GPIO enable/disable 等操作,它定义为:

```
94struct gpio chip {
        const char
                           *label;
96
        struct device
                            *dev;
97
        struct module
                             *owner;
98
99
        int
                        (*request)(struct gpio chip *chip,
100
                                  unsigned offset);
101
        void
                          (*free)(struct gpio chip *chip,
102
                                  unsigned offset);
103
104
                        (*direction input)(struct gpio chip *chip,
        int
105
                                  unsigned offset);
106
                        (*get)(struct gpio chip *chip,
        int
107
                                  unsigned offset);
                        (*direction output)(struct gpio chip *chip,
108
109
                                  unsigned offset, int value);
110
                        (*set debounce)(struct gpio chip *chip,
        int
111
                                  unsigned offset, unsigned debounce);
112
113
        void
                         (*set)(struct gpio_chip *chip,
114
                                  unsigned offset, int value);
115
116
        int
                        (*to_irq)(struct gpio_chip *chip,
117
                                  unsigned offset);
118
119
                         (*dbg_show)(struct seq_file *s,
        void
120
                                  struct gpio chip *chip);
121
        int
                        base;
122
        1116
                         ngpio;
123
                            *const *names;
        const char
124
        unsigned
                            can sleep:1;
125
                            exported:1;
        unsigned
126
127#if defined(CONFIG OF GPIO)
128
129
         * If CONFIG OF is enabled, then all GPIO controllers described in the
         * device tree automatically may have an OF translation
130
131
```

```
struct device_node *of_node;
int of_gpio_n_cells;
int (*of_xlate)(struct gpio_chip *gc,
const struct of_phandle_args *gpiospec, u32 *flags);
136#endif
137};
```

透过这层封装,每个具体的要用到 GPIO 的设备驱动都使用通用的 GPIO API 来操作 GPIO,这些 API 主要用于 GPIO 的申请、释放和设置:

注意,内核中针对内存、IRQ、时钟、GPIO、pinctrl 都有 devm\_开头的 API,使用这部分 API 的时候,内核会有类似于 Java 资源自动回收机制,因此在代码中做出错处理时,无需释放相关的资源。

对于 GPIO 而言,特别值得一提的是,内核会创建/sys 结点 /sys/class/gpio/gpioN/,透过它我们可以 echo 值从而改变 GPIO 的方向、设置和获取 GPIO 的值。

在拥有 Device Tree 支持的情况之下,我们可以透过 Device Tree 来描述某 GPIO 控制器 提供的 GPIO 引脚被具体设备使用的情况。在 GPIO 控制器对应的结点中,需定义#gpiocells 和 gpio-controller 属性,具体的设备结点则透过 xxx-gpios 属性来引用 GPIO 控制器结点及 GPIO 引脚。

如 VEXPRESS 电路板 DT 文件 arch/arm/boot/dts/vexpress-v2m.dtsi 中拥有如下 GPIO 控制器结点:

VEXPRESS 电路板上的 MMC 控制器会使用该结点 GPIO 控制器提供的 GPIO 引脚,则具体的 mmci@05000 设备结点的会通过-gpios 属性引用 GPIO:

```
111 mmci@05000 {
112 compatible = "arm,pl180", "arm,primecell";
113 reg = <0x05000 0x1000>;
114 interrupts = <9 10>;
115 cd-gpios = <&v2m_sysreg 0 0>;
116 wp-gpios = <&v2m_sysreg 1 0>;
117 ...
121 };
```

其中的 cd-gpios 用于 SD/MMC 卡的 detection,而 wp-gpios 用于写保护,MMC 主机控制器驱动会透过如下方法获取这 2 个 GPIO,详见于 drivers/mmc/host/mmci.c:

```
1220 static void mmci_dt_populate_generic_pdata(struct device_node *np,
1221 struct mmci_platform_data *pdata)
1222 {
1223 int bus_width = 0;
1224
1225 pdata->gpio_wp = of_get_named_gpio(np, "wp-gpios", 0);
1226 pdata->gpio_cd = of_get_named_gpio(np, "cd-gpios", 0);
1227 pdata->gpio_cd = of_get_named_gpio(np, "cd-gpios", 0);
1228 pdata->gpio_cd = of_get_named_gpio(np, "cd-gpios", 0);
```

# 7. pinctrl 驱动

许多 SoC 内部都包含 pin 控制器,通过 pin 控制器的寄存器,我们可以配置一个或者一组引脚的功能和特性。在软件上,Linux 内核的 pinctrl 驱动可以操作 pin 控制器为我们完成如下工作:

- 枚举并且命名 pin 控制器可控制的所有引脚;
- 提供引脚复用的能力;
- 提供配置引脚的能力,如驱动能力、上拉下拉、开漏(open drain)等。

#### pinctrl 和引脚

在特定 SoC 的 pinctrl 驱动中,我们需要定义引脚。假设有一个 PGA 封装的芯片的引脚排布如下:

ABCDEFGH

在 pinctrl 驱动初始化的时候,需要向 pinctrl 子系统注册一个 pinctrl\_desc 描述符,在该描述符中包含所有引脚的列表。可以通过如下代码来注册这个 pin 控制器并命名其所有引脚:

```
59 #include linux/pinctrl/pinctrl.h>
61 const struct pinctrl_pin_desc foo pins[] = {
      PINCTRL_PIN(0, "A8"),
      PINCTRL_PIN(1, "B8"),
63
64
      PINCTRL_PIN(2, "C8"),
65
      PINCTRL PIN(61, "F1"),
PINCTRL_PIN(62, "G1"),
PINCTRL_PIN(63, "H1"),
66
67
68
69 };
71 static struct pinctrl_desc foo desc = {
        .name = "foo",
72
73
        .pins = foo_pins,
74
        .npins = ARRAY SIZE(foo pins),
75
        .maxpin = 63,
76
        .owner = THIS MODULE,
77 };
78
79 int __init foo_probe(void)
80 {
        struct pinctrl dev *pctl;
81
82
83
        pctl = pinctrl_register(&foo desc, <PARENT>, NULL);
84
        if (IS_ERR(pctl))
85
             pr_err("could not register foo pin driver\n");
```

引脚组(pin group)

在 pinctrl 子系统中,支持将一组引脚绑定为同一功能。假设 $\{0,8,16,24\}$ 这一组引脚承担 SPI 的功能,而 $\{24,25\}$ 这一组引脚承担  $I^2$ C 接口功能。在驱动的代码中,需要体现这个分组关系,并且为这些分组实现 pinctrl\_ops 的成员函数 get\_groups\_count、get\_groups\_count 和 get\_groups\_count,将 pinctrl\_ops 填充到前文 pinctrl\_desc 的实例 foo desc 中。

```
130 #include linux/pinctrl/pinctrl.h>
131
132 struct foo group {
133
        const char *name;
134
         const unsigned int *pins;
135
         const unsigned num_pins;
136 };
137
138 static const unsigned int spi0_pins[] = \{ 0, 8, 16, 24 \};
139 static const unsigned int i2c0 pins[] = { 24, 25 };
141 static const struct foo_group foo_groups[] = {
142
              .name = "spi0 grp",
143
144
              .pins = spi0 pins,
145
              .num pins = ARRAY SIZE(spi0 pins),
146
147
148
              .name = "i2c0 grp",
149
              .pins = i2c0 pins,
              .num_pins = ARRAY_SIZE(i2c0_pins),
150
151
152 };
153
154
155 static int foo get groups count(struct pinctrl dev *pctldev)
         return ARRAY SIZE(foo groups);
157
158 }
159
160 static const char *foo_get_group_name(struct pinctrl_dev *pctldev,
161
                           unsigned selector)
162 {
163
         return foo_groups[selector].name;
164 }
165
166 static int foo get group pins(struct pinctrl dev *pctldev, unsigned selector,
                       unsigned ** const pins,
167
168
                       unsigned * const num pins)
169 {
170
         *pins = (unsigned *) foo groups[selector].pins;
171
         *num_pins = foo_groups[selector].num_pins;
172
         return 0;
173 }
175 static struct pinctrl ops foo pctrl ops = {
176
         .get_groups_count = foo_get_groups_count,
         .get group name = foo_get_group_name,
177
178
         .get group pins = foo get group pins,
179 };
180
182 static struct pinctrl_desc foo desc = {
183
184
        .pctlops = &foo_pctrl ops,
185 };
```

get\_groups\_count()成员函数用于告知 pinctrl 子系统该 SoC 中合法的被选引脚组有多少个,而 get group name()则提供引脚组的名字, get group pins()提供引脚组的引脚表。在

设备驱动调用 pinctrl 通用 API 使能某一组引脚的对应功能时,pinctrl 子系统的核心层会调用上述 callback 函数。

#### 引脚配置

274

.confops = &foo\_pconf\_ops,

设备驱动有时候需要配置引脚,譬如可能把引脚设置为高阻或者三态(达到类似断连引脚的效果),或通过某阻值将引脚上拉/下拉以确保默认状态下引脚的电平状态。驱动中可以自定义相应板级引脚配置 API 的细节,譬如某设备驱动可能通过如下代码将某引脚上拉,

可以目定义相应板级引脚配置 API 的细节, 譬如某设备驱动可能通过如下代码将某引压拉:
#include linux/pinctrl/consumer.h>
ret = pin\_config\_set("foo-dev", "FOO\_GPIO\_PIN", PLATFORM\_X\_PULL\_UP);

其中的 PLATFORM\_X\_PULL\_UP 由特定的 pinctrl 驱动定义。在特定的 pinctrl 驱动 中,需要实现完成这些配置所需要的 callback 函数(pinctrl\_desc 的 confops 成员函数): 222 #include linux/pinctrl/pinctrl.h> 223 #include linux/pinctrl/pinconf.h> 224 #include "platform x pindefs.h" 225 226 static int foo\_pin\_config\_get(struct pinctrl\_dev \*pctldev, 227 unsigned offset. 228 unsigned long \*config) 229 { 230 struct my conftype conf; 231 232 ... Find setting for pin @ offset ... 233 234 \*config = (unsigned long) conf; 235 } 236 237 static int foo pin config set(struct pinctrl dev \*pctldev, 238 unsigned offset, 239 unsigned long config) 240 { 241 struct my conftype \*conf = (struct my conftype \*) config; 242 243 switch (conf) { 244 case PLATFORM X PULL UP: 245 246 } 247 248 } 249 250 static int foo pin config group get (struct pinctrl dev \*pctldev, 251 unsigned selector, 252 unsigned long \*config) 253 { 254 255 } 256 257 static int foo\_pin\_config\_group\_set (struct pinctrl\_dev \*pctldev, 258 unsigned selector, 259 unsigned long config) 260 { 261 262 } 263 264 static struct **pinconf ops** foo pconf ops = { 265 .pin config get = foo pin config get, 266 .pin config set = foo pin config set, 267 .pin config group get = foo pin config group get, 268 .pin\_config\_group\_set = foo\_pin\_config\_group\_set, 269 }; 270 271 /\* Pin config operations are handled by some pin controller \*/ 272 static struct **pinctrl\_desc** foo desc = { 273

275 };

其中的 pin\_config\_group\_get()、pin\_config\_group\_set()针对的是可同时配置一个引脚组的状态情况,而 pin\_config\_get()、pin\_config\_set()针对的则是单个引脚的配置。

#### 与 GPIO 子系统的交互

pinctrl 驱动中所覆盖的引脚可能同时可作为 GPIO 用,内核的 GPIO 子系统和 pinctrl 子系统本来是并行工作的,但是有时候需要交叉映射,这种情况下,需要在 pinctrl 驱动中告知 pinctrl 子系统核心层 GPIO 与底层 pinctrl 驱动所管理的引脚之间的映射关系。假设 pinctrl 驱动中定义的引脚 32~47 与 gpio\_chip 实例 chip\_a 的 GPIO 对应,引脚 64~71 与 gpio\_chip 实例 chip\_b 的 GPIO 对应,即映射关系为:

```
- GPIO range : [32 .. 47]
 - pin range : [32 .. 47]
chip b:
 - GPIO range : [48 .. 55]
 - pin range : [64 .. 71]
    则在特定 pinctrl 驱动中可以透过如下代码注册 2 个 GPIO 范围:
305 struct gpio chip chip a;
306 struct gpio_chip chip_b;
307
308 static struct pinctrl gpio range gpio range a = {
        .name = "chip a",
309
310
        .id = 0,
        .base = 32,
311
312
        .pin_base = 32,
313
        .npins = 16,
314
        .gc = &chip a;
315 };
316
317 static struct pinctrl gpio range gpio range b = \{
318
        .name = "chip b",
319
        .id = 0,
320
        .base = 48,
321
        .pin base = 64,
322
        .npins = 8,
323
        .gc = &chip b;
324 };
325
326 {
327
        struct pinctrl dev *pctl;
328
329
        pinctrl_add_gpio_range(pctl, &gpio_range_a);
330
        pinctrl_add_gpio_range(pctl, &gpio_range_b);
331 }
```

在基于内核 gpiolib 的 GPIO 驱动中,若设备驱动需进行 GPIO 申请 gpio\_request()和释放 gpio\_free(),GPIO 驱动则会调用 pinctrl 子系统中的 pinctrl\_request\_gpio()和 pinctrl\_free\_gpio()通用 API,pinctrl 子系统会查找申请的 GPIO 和 pin 的映射关系,并确认引脚是否被其他复用功能所占用。与 pinctrl 子系统通用层 pinctrl\_request\_gpio()和 pinctrl\_free\_gpio() API 对应,在底层的具体 pinctrl 驱动中,需要实现 pinmux\_ops 结构体的 gpio\_request\_enable()和 gpio\_disable\_free()成员函数。

除了 gpio\_request\_enable()和 gpio\_disable\_free()成员函数外,**pinmux\_ops** 结构体主要还用来封装 pinmux 功能 enable/disable 的 callback 函数,下面可以看到它更多的细节。

### 引脚复用 (pinmux)

pinctrl 驱动中可处理引脚复用,它定义了 FUNCTIONS(功能),驱动可以设置某 FUNCTIONS 的 enable 或者 disable。各个 FUNCTIONS 联合起来组成一个一维数组,譬如 { spi0, i2c0, mmc0 } 就描述了 3 个不同的 FUNCTIONS。

一个特定的功能总是要求一些引脚组(pin group)来完成,引脚组的数量为可以为 1 个或者多个。假设对前文所描述的 PGA 封装的 SoC 而言,如下图: 387

```
388
      ABCDEFGH
389
390 8 | 0 | 0 0 0 0 0 0 0
391
     392
    7 | 0 | 0 0 0 0 0 0 0
393
    394 6 | 0 | 0 0 0 0 0 0 0
395
     +---+
396
   5 | 0 | 0 | 0 0 0 0 0 0
397
     +---+
398
   4 0 0 0 0 0 0 0 0 0
399
                400 3 0 0 0 0 0 0 0 0 0
401
                402
   2 0 0 0 0 0 0 0 0
403
404
   1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
```

 $I^2C$  功能由{A5,B5}引脚组成,而在定义引脚描述的 pinctrl\_pin\_desc 结构体实例 foo\_pins 的时候,将它们的序号定义为了{24,25};而 SPI 功能则由可以由{A8,A7,A6,A5}和{G4,G3,G2,G1},也即{0,8,16,24}和{38,46,54,62}两个引脚组完成(注意在整个系统中,引脚组的名字不会重叠)。

由此,功能和引脚组的组合就可以决定一组引脚在系统里的作用,因此在设置某组引脚的作用时,pinctrl 的核心层会将功能的序号以及引脚组的序号传递给底层 pinctrl 驱动中相关的 callback 函数。

在整个系统中,驱动或板级代码调用 pinmux 相关的 API 获取引脚后,会形成一个(pinctrl、使用引脚的设备、功能、引脚组)的映射关系,假设在某电路板上,将让 spi0设备使用 pinctrl0 的 fspi0 功能以及 gspi0 引脚组,让 i2c0 设备使用 pinctrl0 的 fi2c0 功能和 gi2c0 引脚组,我们将得到如下的映射关系:

```
502 {
503 {"map-spi0", spi0, pinctrl0, fspi0, gspi0},
504 {"map-i2c0", i2c0, pinctrl0, fi2c0, gi2c0}
505 }
```

pinctrl 子系统的核心会保证每个引脚的排他性,因此一个引脚如果已经被某设备用掉了,而其他的设备又申请该引脚行驶其他的功能或 GPIO,则 pinctrl 核心层会让该次申请失败。

特定 pinctrl 驱动中 pinmux 相关的代码主要处理如何 enable/disable 某一{功能,引脚组}的组合,譬如,当 spi0 设备申请 pinctrl0 的 fspi0 功能和 gspi0 引脚组以便将 gspi0 引脚组配置为 SPI 接口时,相关的 callback 被组织进一个 pinmux\_ops 结构体,而该结构体的实例最终成为前文 pinctrl desc 的 pmxops 成员:

```
562 #include sinux/pinctrl/pinctrl.h>
563 #include linux/pinctrl/pinmux.h>
564
565 struct foo_group {
         const char *name;
566
         const unsigned int *pins;
567
568
         const unsigned num pins;
569 };
570
571 static const unsigned spi0 0 pins[] = \{0, 8, 16, 24\};
572 static const unsigned spi0 1 pins[] = \{ 38, 46, 54, 62 \};
573 static const unsigned i2c0 pins[] = \{ 24, 25 \};
574 static const unsigned mmc0_1_pins[] = { 56, 57 };
575 static const unsigned mmc0_2_pins[] = { 58, 59 };
576 static const unsigned mmc0 3 pins[] = \{60, 61, 62, 63\};
578 static const struct foo_group foo_groups[] = {
```

```
580
             .name = "spi0 0 grp",
581
             .pins = spi0 0 pins,
582
             .num pins = ARRAY SIZE(spi0 0 pins),
583
584
             .name = "spi0_1_grp",
585
586
             .pins = spi0 1 pins,
587
             .num pins = ARRAY SIZE(spi0 1 pins),
588
589
590
             .name = "i2c0 grp",
591
             .pins = i2c0 pins,
592
             .num_pins = ARRAY_SIZE(i2c0_pins),
593
594
595
             .name = "mmc0 1 grp",
596
             .pins = mmc0_1_pins,
597
             .num_pins = ARRAY_SIZE(mmc0_1_pins),
598
599
600
             .name = "mmc0 2 grp",
601
             .pins = mmc0 \ 2 pins,
602
             .num pins = ARRAY SIZE(mmc0 2 pins),
603
604
             .name = "mmc0 3 grp",
605
606
             .pins = mmc0 3 pins,
607
             .num pins = ARRAY SIZE(mmc0 3 pins),
608
609 };
610
611
612 static int foo_get_groups_count(struct pinctrl_dev *pctldev)
613 {
614
        return ARRAY_SIZE(foo_groups);
615 }
616
617 static const char *foo get group name(struct pinctrl dev *pctldev,
618
                           unsigned selector)
619 {
620
        return foo_groups[selector].name;
621 }
622
623 static int foo get group pins(struct pinctrl dev *pctldev, unsigned selector,
624
                      unsigned ** const pins,
625
                      unsigned * const num pins)
626 {
627
         *pins = (unsigned *) foo groups[selector].pins;
628
        *num_pins = foo_groups[selector].num_pins;
629
        return 0;
630 }
631
632 static struct pinctrl_ops foo_pctrl_ops = {
633
         .get_groups_count = foo_get_groups_count,
634
         .get_group_name = foo_get_group_name,
635
         .get_group_pins = foo_get_group_pins,
636 };
637
638 struct foo pmx func {
639
        const char *name;
        const char * const *groups;
640
641
        const unsigned num groups;
642 };
643
644 static const char * const spi0_groups[] = { "spi0_0_grp", "spi0_1_grp" };
645 static const char * const i2c0_groups[] = { "i2c0_grp" };
646 static const char * const mmc0_groups[] = { "mmc0_1_grp", "mmc0_2_grp",
```

```
647
                            "mmc0 3 grp" };
648
649 static const struct foo pmx func foo functions[] = {
650
651
              .name = "spi0",
652
              .groups = spi0 groups,
              .num groups = ARRAY SIZE(spi0 groups),
653
654
655
              .name = "i2c0",
656
657
              groups = i2c0 groups,
658
              .num groups = ARRAY SIZE(i2c0 groups),
659
660
661
              .name = "mmc0",
662
              .groups = mmc0 groups,
663
              .num groups = ARRAY SIZE(mmc0 groups),
664
         },
665 };
666
667 int foo get functions count(struct pinctrl dev *pctldev)
668 {
669
         return ARRAY SIZE(foo functions);
670 }
671
672 const char *foo get fname(struct pinctrl dev *pctldev, unsigned selector)
673 {
674
         return foo functions[selector].name;
675 }
676
677 static int foo_get_groups(struct pinctrl_dev *pctldev, unsigned selector,
678
                    const char * const **groups,
679
                    unsigned * const num groups)
680 {
681
         *groups = foo functions[selector].groups;
682
         *num groups = foo_functions[selector].num_groups;
683
         return 0;
684 }
685
686 int foo_enable(struct pinctrl_dev *pctldev, unsigned selector,
687
             unsigned group)
688 {
689
         u8 regbit = (1 << selector + group);
690
691
         writeb((readb(MUX)|regbit), MUX)
692
         return 0;
693 }
694
695 void foo disable(struct pinctrl dev *pctldev, unsigned selector,
696
             unsigned group)
697 {
698
         u8 \text{ regbit} = (1 \ll \text{selector} + \text{group});
699
700
         writeb((readb(MUX) & ~(regbit)), MUX)
701
         return 0;
702 }
703
704 struct pinmux_ops foo_pmxops = {
         .get functions count = foo get functions count,
705
         .get function name = foo get fname,
706
707
         .get function groups = foo get groups,
708
         .enable = foo_enable,
         .disable = foo_disable,
709
710 };
711
712 /* Pinmux operations are handled by some pin controller */
713 static struct pinctrl desc foo desc = {
```

```
714
       .pctlops = &foo pctrl ops,
715
716
       .pmxops = &foo pmxops,
717 };
718
       具体的 pinctrl、使用引脚的设备、功能、引脚组的映射关系,可以在板文件中透过
定义 pinctrl map 结构体的实例来展开,如:
828 static struct pinctrl_map __initdata mapping[] = {
829
       PIN_MAP_MUX_GROUP("foo-i2c.o", PINCTRL_STATE_DEFAULT, "pinctrl-foo", NULL, "i2c0"),
830 };
       PIN_MAP_MUX_GROUP 是一个快捷的宏,用于赋值 pinctrl_map 的各个成员:
88 #define PIN_MAP_MUX_GROUP(dev, state, pinctrl, grp, func)
90
          .dev name = dev,
91
          .name = state,
92
          .type = PIN_MAP_TYPE_MUX_GROUP,
93
          .ctrl dev name = pinctrl,
94
          .data.mux = {
95
             .group = grp,
96
             function = func.
97
98
99
       当然,这种映射关系最好是在 Device Tree 中透过结点的属性进行,具体的结点属
性的定义方法依赖于具体的 pinctrl 驱动, 最终在 pinctrl 驱动中透过 pinctrl ops 结构体
的.dt node to map()成员函数读出属性并建立映射表。
       又由于1个功能可能可由2个不同的引脚组实现,可能形成如下对于同1个功能有
2个可选引脚组的 pinctrl map:
static struct pinctrl map initdata mapping[] = {
   PIN_MAP_MUX_GROUP("foo-spi.0", "spi0-pos-A", "pinctrl-foo", "spi0_0_grp", "spi0"), PIN_MAP_MUX_GROUP("foo-spi.0", "spi0-pos-B", "pinctrl-foo", "spi0_1_grp", "spi0"),
       在运行时,我们可以透过类似的 API 去查找并设置位置 A 的引脚组行驶 SPI 接口
的功能:
954
       p = devm_pinctrl_get(dev);
955
       s = pinctrl_lookup_state(p, "spi0-pos-A ");
       ret = pinctrl select state(p, s);
       或者可以更加简单地使用:
p = devm_pinctrl_get_select(dev, "spi0-pos-A");
       若想运行时切换位置 A 和 B 的引脚组行使 SPI 的接口功能,代码结构类似:
1163 foo probe()
1164 {
1165
        /* Setup */
1166
        p = devm_pinctrl_get(&device);
1167
        if (IS ERR(p))
1168
1169
1170
        s1 = pinctrl lookup state(foo->p, "spi0-pos-A");
1171
        if (IS ERR(s1))
1172
1173
        s2 = pinctrl_lookup_state(foo->p, " spi0-pos-B");
1174
1175
        if (IS_ERR(s2))
1176
1177 }
1178
1179 foo switch()
1180 {
1181
        /* Enable on position A */
1182
        ret = pinctrl_select_state(s1);
1183
        if (ret < 0)
1184
1185
```

```
1186 ...

1187

1188 /* Enable on position B */

1189 ret = pinctrl_select_state(s2);

1190 if (ret < 0)

1191 ...

1192

1193 ...

1194 }
```

pinctrl 子系统中定义了 pinctrl\_get\_select\_default()以及有 devm\_前缀的 devm\_pinctrl\_get\_select() API,许多驱动如 drivers/i2c/busses/i2c-imx.c、drivers/leds/leds-gpio.c、drivers/spi/spi-imx.c、drivers/tty/serial/omap-serial.c、sound/soc/mxs/mxs-saif.c 都是透过这一API 来获取自己的引脚组的。xxxx\_get\_select\_default()最终会调用

pinctrl get select(dev, PINCTRL STATE DEFAULT);

其中 PINCTRL\_STATE\_DEFAULT 定义为"default",它描述了缺省状态下某设备的 pinmux 功能和引脚组映射情况。

### 8. clock 驱动

在一个 SoC 中,晶振、PLL、divider 和 gate 等会形成一个 clock 树形结构,在 Linux 2.6 中,也存有 clk\_get\_rate()、clk\_set\_rate()、clk\_get\_parent()、clk\_set\_parent()等通用 API,但是这些 API 由每个 SoC 单独实现,而且各个 SoC 供应商在实现方面的差异很大,于是内核增加了一个新的 common clk 框架以解决这个碎片化问题。之所以称为 common clk,这个 common 主要体现在:

• 统一的 clk 结构体,统一的定义于 clk.h 中的 clk API,这些 API 会调用到统一的 clk\_ops 中的 callback 函数;

这个统一的 clk 结构体的定义如下:

```
struct clk {
    const char
                       *name:
    const struct clk_ops
                          *ops;
                        *hw;
    struct clk hw
                      **parent names;
    char
    struct clk
                      **parents;
    struct clk
                      *parent;
    struct hlist_head
                         children;
    struct hlist_node
                         child node;
其中的 clk ops 定义为:
struct clk ops {
    int
               (*prepare)(struct clk_hw *hw);
    void
                (*unprepare)(struct clk_hw *hw);
               (*enable)(struct clk hw *hw);
    int
     void
                (*disable)(struct clk hw *hw);
    int
               (*is_enabled)(struct clk_hw *hw);
    unsigned long (*recalc rate)(struct clk hw *hw,
                        unsigned long parent rate);
    long
                (*round rate)(struct clk hw *hw, unsigned long,
                        unsigned long *);
               (*set parent)(struct clk hw *hw, u8 index);
    int
    u8
               (*get parent)(struct clk hw *hw);
               (*set_rate)(struct clk_hw *hw, unsigned long);
     int
     void
                (*init)(struct clk hw *hw);
};
```

■ 对于具体的 SoC 如何去实现针对自己 SoC 的 clk 驱动,如何提供硬件特定的 callback 函数的方法也进行了统一。

在 common 的 clk 结构体中,clk\_hw 是联系 clk\_ops 中 callback 函数和具体硬件细节的组带,clk\_hw 中只包含 common clk 结构体的指针以及具体硬件的 init 数据:

```
struct clk hw {
    struct clk *clk:
    const struct clk init data *init;
   其中的 clk init data 包含了具体时钟的 name、可能的 parent 的 name 的列表
parent names、可能的 parent 数量 num parents 等,实际上这些 name 的匹配对建立时钟间
的父子关系功不可没:
136 struct clk init data {
      const char
137
                    *name;
138
      const struct clk_ops *ops;
139
      const char
                    **parent names;
140
                  num_parents;
      unsigned long
141
                     flags:
142 };
   从 clk 核心层到具体芯片 clk 驱动的调用顺序为:
   clk enable(clk);
          → clk->ops->enable(clk->hw);
   通用的 clk API(如 clk enable)在调用底层的 clk 结构体的 clk ops 的成员函数(如
clk->ops->enable) 时,会将 clk->hw 传递过去。
   一般在具体的驱动中会定义针对特定 clk(如 foo)的结构体,该结构体中包含 clk hw
成员以及硬件私有数据:
struct clk foo {
   struct clk_hw hw;
   .. hardware specific data goes here ...
   并定义 to clk foo()宏以便通过 clk hw 获取 clk foo:
#define to clk foo( hw) container_of(_hw, struct clk_foo, hw)
   在针对 clk foo 的 clk ops 的 callback 函数中我们便可以透过 clk hw 和 to clk foo 最终
获得硬件私有数据并访问硬件读写寄存器以改变时钟的状态:
struct clk_ops clk_foo_ops {
   .enable
            = &clk foo enable;
   .disable
            = &clk foo disable;
int clk foo enable(struct clk hw *hw)
   struct clk foo *foo;
  foo = to \ clk \ foo(hw);
... perform magic on foo ...
   return 0;
   在具体的 clk 驱动中,需要透过 clk register()以及它的变体注册硬件上所有的 clk,通
过 clk register clkdev()注册 clk 与使用 clk 的设备之间的映射关系,也即进行 clk 和使用 clk
的设备之间的绑定,这2个函数的原型为:
struct clk *clk_register(struct device *dev, struct clk_hw *hw);
int clk_register_clkdev(struct clk *clk, const char *con_id,
    const char *dev_fmt, ...);
       另外,针对不同的 clk 类型(如固定频率的 clk、clk gate、clk divider 等), clk 子
系统又提供了几个快捷函数以完成 clk_register()的过程:
struct clk *clk register fixed rate(struct device *dev, const char *name,
        const char *parent name, unsigned long flags,
        unsigned long fixed_rate);
struct clk *clk register gate(struct device *dev, const char *name,
        const char *parent_name, unsigned long flags,
        void iomem *reg, u8 bit idx,
        u8 clk gate flags, spinlock t *lock);
struct clk *clk register divider(struct device *dev, const char *name,
        const char *parent name, unsigned long flags,
```

```
u8 clk_divider_flags, spinlock_t *lock);
         以 drivers/clk/clk-prima2.c 为例,该驱动对应的芯片 SiRFprimaII 外围接了一个
26MHz 的晶振和一个 32.768KHz 供给的 RTC 的晶振,在 26MHz 晶振的后面又有 3 个
PLL, 当然 PLL 后面又接了更多的 clk 结点,则我们看到它的相关驱动代码形如:
static unsigned long pll clk recalc rate(struct clk hw *hw,
        unsigned long parent_rate)
        unsigned long fin = parent rate;
        struct clk_pll *clk = to_pllclk(hw);
static long pll_clk_round_rate(struct clk_hw *hw, unsigned long rate,
        unsigned long *parent rate)
static int pll_clk_set_rate(struct clk_hw *hw, unsigned long rate,
        unsigned long parent rate)
static struct clk_ops std_pll_ops = {
        .recalc_rate = pll_clk_recalc_rate,
         .round rate = pll clk round rate,
         .set_rate = pll_clk_set_rate,
static const char *pll clk parents[] = {
         "osc",
static struct clk_init_data clk_pll1_init = {
        .name = "pll1".
         .ops = &std_pll_ops,
         .parent_names = pll_clk_parents,
         .num parents = ARRAY SIZE(pll clk parents),
static struct clk init data clk pll2 init = {
        .name = "pll2",
         .ops = &std_pll_ops,
         .parent_names = pll_clk_parents,
         .num parents = ARRAY SIZE(pll clk parents),
static struct clk init data clk pll3 init = {
        .name = "pl13".
        .ops = &std pll ops,
         .parent_names = pll_clk_parents,
         .num_parents = ARRAY_SIZE(pll_clk_parents),
static struct clk pll clk pll1 = {
         .regofs = SIRFSOC CLKC PLL1 CFG0,
        .hw = {
                  .init = &clk_pll1_init,
static struct clk_pll clk_pll2 = {
        .regofs = SIRFSOC_CLKC_PLL2_CFG0,
         .hw = {
```

void iomem \*reg, u8 shift, u8 width,

```
.init = &clk pll2 init,
static struct clk_pll clk_pll3 = {
        .regofs = SIRFSOC CLKC PLL3 CFG0,
         .hw = {
                  .init = &clk pll3 init,
void init sirfsoc of clk init(void)
        /* These are always available (RTC and 26MHz OSC)*/
        clk = clk register fixed rate(NULL, "rtc", NULL,
                  CLK IS ROOT, 32768);
        BUG ON(!clk);
        clk = clk register fixed rate(NULL, "osc", NULL,
                  CLK_IS_ROOT, 26000000);
        BUG_ON(!clk);
        clk = clk register(NULL, &clk pll1.hw);
        BUG ON(!clk);
        clk = clk register(NULL, &clk pll2.hw);
        BUG ON(!clk);
        clk = clk register(NULL, &clk pll3.hw);
        BUG ON(!clk);
        clk = clk_register(NULL, &clk_gps.hw);
        BUG ON(!clk);
        clk register clkdev(clk, NULL, "a8010000.gps");
```

另外,目前内核更加倡导的方法是透过 Device Tree 来描述电路板上的 clk 树,以及 clk 和设备之间的绑定关系。通常我们需要在 clk 控制器的结点中定义#clock-cells 属性,并且在 clk 驱动中透过 of\_clk\_add\_provider()注册 clk 控制器为一个 clk 树的提供者(provider),并建立系统中各个 clk 和 index 的映射表,如:

| <br>L    | —           |
|----------|-------------|
| Clock    | ID          |
|          |             |
| rtc      | 0           |
| osc      | 1           |
| pll1     | 2           |
| pll2     | 2<br>3<br>4 |
| pll3     | 4           |
| mem      | 5           |
| sys      | 6           |
| security | 7           |
| dsp      | 8           |
| gps      | 8<br>9      |
| mf       | 10          |
|          |             |

在每个具体的设备中,对应的.dts 结点上的 clocks = <&clks index>属性指向其引用的 clk 控制器结点以及使用的 clk 的 index, 如:

```
gps@a8010000 {
    compatible = "sirf,prima2-gps";
    reg = <0xa8010000 0x10000>;
    interrupts = <7>;
    clocks = <&clks 9>;
}
```

要特别强调的是,在具体的设备驱动中,一定要透过通用 clk API 来操作所有的 clk,而不要直接透过读写 clk 控制器的寄存器来进行,这些 API 包括:

```
struct clk *clk_get(struct device *dev, const char *id);
struct clk *devm_clk_get(struct device *dev, const char *id);
```

```
int clk_enable(struct clk *clk);
int clk_prepare(struct clk *clk);
void clk unprepare(struct clk *clk);
void clk_disable(struct clk *clk);
static inline int clk_prepare_enable(struct clk *clk);
static inline void clk_disable_unprepare(struct clk *clk);
unsigned long clk_get_rate(struct clk *clk);
int clk_set_rate(struct clk *clk, unsigned long rate);
struct clk *clk_get_parent(struct clk *clk);
int clk_set_parent(struct clk *clk, struct clk *parent);
```

值得一提的是,名称中含有 prepare、unprepare 字符串的 API 是内核后来才加入的,过去只有 clk\_enable 和 clk\_disable。只有 clk\_enable 和 clk\_disable 带来的问题是,有时候,某些硬件的 enable/disable clk 可能引起睡眠使得 enable/disable 不能在原子上下文进行。加上 prepare 后,把过去的 clk\_enable 分解成不可在原子上下文调用的 clk\_prepare(该函数可能睡眠)和可以在原子上下文调用的 clk\_enable。而 clk\_prepare\_enable 则同时完成 prepare 和 enable 的工作,当然也只能在可能睡眠的上下文调用该 API。

# 9. dmaengine 驱动

dmaengine 是一套通用的 DMA 驱动框架,该框架为具体使用 DMA 通道的设备驱动提供了一套统一的 API,而且也定义了具体的 DMA 控制器实现这一套 API 的方法。

对于使用 DMA 引擎的设备驱动而言,发起 DMA 传输的过程变得整洁,如在 sound 子系统的 sound/soc/soc-dmaengine-pcm.c 中,会使用 dmaengine 进行周期性的 DMA 传输,相关的代码如下:

```
static int dmaengine pcm prepare and submit(struct snd pcm substream *substream)
    struct dmaengine pcm runtime data *prtd = substream to prtd(substream);
    struct dma chan *chan = prtd->dma chan;
    struct dma async tx descriptor *desc;
    enum dma transfer direction direction;
    unsigned long flags = DMA CTRL ACK;
    desc = dmaengine_prep_dma_cyclic(chan,
         substream->runtime->dma addr,
         snd pcm lib buffer bytes(substream),
        snd_pcm_lib_period_bytes(substream), direction, flags);
    desc->callback = dmaengine_pcm_dma_complete;
    desc->callback param = substream;
    prtd->cookie = dmaengine submit(desc);
int snd dmaengine pcm trigger(struct snd pcm substream *substream, int cmd)
    struct dmaengine pcm runtime data *prtd = substream to prtd(substream);
    int ret:
    switch (cmd) {
    case SNDRV PCM TRIGGER START:
        ret = dmaengine pcm prepare and submit(substream);
        dma_async_issue_pending(prtd->dma_chan);
        break:
    case SNDRV PCM TRIGGER RESUME:
    case SNDRV_PCM_TRIGGER_PAUSE_RELEASE:
        dmaengine_resume(prtd->dma_chan);
        break;
        这个过程可分为三步:
```

- 1. 透过 dmaengine\_prep\_dma\_xxx 初始化一个具体的 DMA 传输描述符(本例中为结构体 dma async tx descriptor 的实例 desc)
- 2. 透过 dmaengine submit()将该描述符插入 dmaengine 驱动的传输队列
- 3. 在需要传输的时候透过类似 dma\_async\_issue\_pending()的调用启动对应 DMA 通道上的传输。

也就是不管具体硬件的 DMA 控制器是如何实现的,在软件意义上都抽象为了设置 DMA 描述符、插入 DMA 描述符入传输队列以及启动 DMA 传输的过程。

除了前文用到的 dmaengine\_prep\_dma\_cyclic()用于定义周期性 DMA 传输外,还有一组类似 API 可以定义各种类型的 DMA 描述符,特定硬件的 DMA 驱动的主要工作就是实现封装在内核 dma\_device 结构体中的这些个成员函数(定义在 include/linux/dmaengine.h 头文件中):

```
500 /**
501 * struct dma_device - info on the entity supplying DMA services
...
518 * @device_prep_dma_memcpy: prepares a memcpy operation
519 * @device_prep_dma_xor: prepares a xor operation
520 * @device_prep_dma_xor_val: prepares a xor validation operation
521 * @device_prep_dma_pq: prepares a pq operation
522 * @device_prep_dma_pq_val: prepares a pqzero_sum operation
523 * @device_prep_dma_memset: prepares a memset operation
524 * @device_prep_dma_interrupt: prepares an end of chain interrupt operation
525 * @device_prep_dma_interrupt: prepares an end of chain interrupt operation
526 * @device_prep_dma_cyclic: prepare a cyclic dma operation suitable for audio.
527 * The function takes a buffer of size buf_len. The callback function will
528 * be called after period_len bytes have been transferred.
529 * @device_prep_interleaved_dma: Transfer expression in a generic way.

*/
```

在底层的 dmaengine 驱动实例中,一般会组织好这个 dma\_device 结构体,并透过 dma\_async\_device\_register()注册之。在其各个成员函数中,一般会透过链表来管理 DMA 描述符的运行、free 等队列。

dma\_device 的成员函数 device\_issue\_pending()用于实现 DMA 传输开启的功能,当每次 DMA 传输完成后,驱动中注册的中断服务程序的顶半部或者底半部会调用 DMA 描述符 dma\_async\_tx\_descriptor 中设置的 callback 函数,该 callback 函数来源于使用 DMA 通道的设备驱动。

典型的 dmaengine 驱动可见于 drivers/dma/目录下的 sirf-dma.c、omap-dma.c、pl330.c、ste dma40.c 等。

# 10. 总结

移植 Linux 到全新的 SMP SoC 上,需在底层提供定时器节拍、中断控制器、SMP 启动、GPIO、clock、pinctrl 等功能,这些底层的功能被封装好后,其他设备驱动只能调用内核提供的通用 API。这良好地体现了内核的分层设计。即驱动都调用与硬件无关的通用 API,而这些 API 的底层实现则更多的是填充内核规整好的 callback 函数。

Linux 内核社区针对 pinctrl、clock、GPIO、DMA 提供独立的子系统,既给具体的设备驱动提供了统一了 API,进一步提高了设备驱动的跨平台性,又为每个 SoC 和 machine 实现这些底层的 API 定义好了条条框框,从而可以最大程度上避免每个硬件实现过多的冗余代码。