# 差動インターフェース活用術

# しいしら をですうま望由 国田幹貴

差動インターフェース技術について解説する。特にLVDSに注目する。LVDSは、低電圧で高速にデータを伝送できるという特徴を持つ標準I/O規格である。本稿では、差動信号を用いる理由とLVDS規格の概要について解説する。(編集部)

## はじめに

USBやIEEE 1394は、パソコンを中心に広く用いられている身近なインターフェースです。従来のRS-232-C やセントロニクス準拠のプリンタ・インターフェースと異なり、高速な最新のインターフェースは差動 (differential) 信号を用いています。

差動インターフェースは、最近登場した斬新な技術というわけではありません。専用のインターフェースICを利用すれば、これまででも実現可能でした。FA分野でよく使われているRS-422は、差動インターフェース規格の一つです。

特定の分野で標準的に利用されてきた差動インターフェース規格ですが、最近になって、分野を問わず注目されるようになりました。この理由としては、取り扱う信号の高速化やシステム電源の低電圧化などが考えられます。標準機能として差動インターフェース規格に対応した汎用LSIも登場してきています。筆者は、今後ますます差動信号が利用されるだろうと予想しています。

そこでここでは、差動信号の基礎と差動インターフェース

規格の一つである LVDS (Low Voltage Differential Signal) の概要について解説します.

### シングルエンド信号と差動信号の違い

#### ●シングルエンド信号の特徴

TTLインターフェースやCMOSインターフェースのように、グラウンド (0V) を基準に信号の電圧レベルで"L"と"H"が決まる信号は、シングルエンド (single-ended) 信号と呼ばれています(図1).

現在、広く使われているシングルエンド信号は、3.3V系のTTL 規格であるLVTTL だと思います。LVTTL は、グラウンド・レベルを基準にして、+2.0V以上を"H"レベルに、+0.8V以下を"L"レベルにすると規定されています。

一般に、LVTTLのようなシングルエンド信号では、高速なインターフェースを実現するのは困難と言われています。100MHz程度までは実際に使われていますが、それ以上になると、ノイズの影響、信号線の引き回しなどの問題に直面します。特に広いデータ・バンド幅が必要なときにシングルエンド信号を東ねて使おうとすると、この問題は大きくなります。

シングルエンド信号で高速に伝送しようとすると、信号の立ち上がりや立ち下がりが急しゅんでなければなりません. これに伴い、出力スイッチング・ノイズであるオーバシュートやアンダシュートを引き起こします。また、同時に多ビッ

#### 〔図1〕 シングルエンド方式

グラウンド(0V) を基準に信号の電圧レベルで"L"と"H"が 決まる。3.3V 系のTTL 規格であるLVTTL では、+2.0V以上を"H"レベル、+0.8V 以下を"L"レベルとする。





#### 〔図 2〕 差動方式

差動インターフェースは、一つの信号当たり必ず2本の信号が使われる。二つの信号の電位差が信号レベルになる。例えば差がプラスであれば"H"、マイナスであれば"L"のように認識する。





| パラメータ                            | 最小    | 標準    | 最大                    | 単位 |
|----------------------------------|-------|-------|-----------------------|----|
| 差動出力電圧                           | 247   | 350   | 454                   | mV |
| オフセット(コモン)電圧                     | 1.125 | 1.250 | 1.375                 | V  |
| 短絡時電流                            |       | - 3.5 | - 24                  | mA |
| 立ち上がり/立ち下がり時間<br>(200Mbps 以上のとき) | 260   |       | 1500                  | ps |
| 立ち上がり/立ち下がり時間<br>(200Mbps 未満のとき) | 260   |       | $t_{crc} \times 30\%$ | ps |
| 入力電流                             | _     |       | 20                    | μA |
| スレッショルド電圧                        | _     | _     | ± 100                 | mV |
| 入力電圧範囲                           | 0.0   | _     | 2400                  | mV |





(b) 動作原理



B (d) コモン電圧と差動出力電圧



〔図3〕LVDS 仕様の概要

LVDS は3.5mA の電流駆動型インターフェースである. 受信側に100 Ωの終端抵抗を用いる. したがって、信号振幅は350mV となる.

トの信号が遷移するとき、グラウンド・レベルが影響を受けるグラウンド・バウンスを考慮しなくてはなりません。 伝送 線路インピーダンスの不整合から起こる反射の影響もシビアになってきます.

このような問題から、シングルエンド信号では250MHz が限界ではないかといわれています。

#### ●差動信号の特徴

差動信号の基本的な回路構成と信号波形を図2に示します。信号の波形を見て、どこが"H"でどこが"L"なのかと疑問を持つ方もいらっしゃるかもしれません。筆者が初めて差動信号の波形を見たときの第一印象もそうでした。"H"と"L"が同時に出ているのになんで認識できるんだろうかという初歩的な疑問です。

差動信号は、その名前が示すとおり、信号レベルの"差"で動きます。シングルエンド信号は、0Vを基準にするという基本ルールのもと、一つの信号当たり1本の線が使われま

す. これに対し、差動インターフェースは、一つの信号当たり必ず2本の信号を使用します。2本の信号線は、+側(ポジティブ)、-側(ネガティブ)として結線します。この二つの信号の電位差が信号レベルになり、例えば差がプラスであれば"H"、マイナスであれば"L"のように認識します。図2(b)の波形であれば、A点では、P\_DATA - N\_DATA がプラスになるので"H"となり、B点ではP\_DATA - N\_DATA がマイナスになるので"L"となります。

#### LVDS

LVDS は、低電圧差動信号規格の一つです。ANSI/TIA/EIA-644-A で規格化されました。

LVDS 規格では、AC/DC 特性や基板実装方法、スキュー、消費電力などについても規定されています(図3).

LVDS は3.5mA の電流駆動型インターフェースで、電圧 (振幅) は受信側の両端に接続された終端抵抗によって決ま ります.受信側に $100\Omega$ の終端抵抗が付いていれば、LVDS