#### 4 组合逻辑电路

- 1、组合逻辑电路的分析方法
- 2、组合逻辑电路的设计方法
- 3、用Verilog HDL语言的基本结构

#### 4.1 组合逻辑电路的定义

**组合逻辑电路**:在任何时刻,电路的**输出状态只取决于**当

**前时刻的输入状态**,而与电路原来的状态无关。

# 组合逻辑电路的一般框图



注:逻辑函数的定 义中也是如此(若 输入确定,则输出 唯一)



逻辑函数描述  $L_i = f(A_1, A_2, ..., A_n)$  (i=1, 2, ..., m)

#### 基本特征:

- (1)输出、输入之间没有反馈延迟通路
- (2) 不含记忆单元

#### 4.2 组合逻辑电路的分析

# 组合逻辑电路分析的目的

- 确定逻辑电路的逻辑功能

# 组合逻辑电路的分析步骤

逻辑电路

- 1、由逻辑图写出各输出端的逻辑表达式
- 3、列出真值表;
- 4、根据真值表或逻辑表达式,分析并确定电路的逻辑功能

往<mark>往来说,前三步只要细心,问</mark> 题都不打,难点主要在第四步分 析功能

### 4.2 组合逻辑电路的分析举例(1)

分析如图所示逻辑电路的功能。



解:1. 写出输出函数的逻辑表达式

$$L = Z \oplus C$$
$$= (A \oplus B) \oplus C$$

- $= A \oplus B \oplus C$
- 2. 列出真值表
- 3. 确定逻辑功能:

输入变量的取值中有奇数 个1时, L为1, 否则L为0, 电路具有**奇校验**功能。

| A | В | C | $Z = A \oplus B$ | $L = (A \oplus B \oplus C)$ |
|---|---|---|------------------|-----------------------------|
| 0 | 0 | 0 | 0                | 0                           |
| 0 | 0 | 1 | 0                | 1                           |
| 0 | 1 | 0 | 1                | 1                           |
| 0 | 1 | 1 | 1                | 0                           |
| 1 | 0 | 0 | 1                | 1                           |
| 1 | 0 | 1 | 1                | 0                           |
| 1 | 1 | 0 | 0                | 0                           |
| 1 | 1 | 1 | 0                | 1                           |

如要实现偶校验, 电路应做何改变?取非

#### 4.2 组合逻辑电路的分析举例(2)

- 一个双输入端、双输出端的组合逻辑电路如图所示,分析该电路的功能。
- 1. 写出各输出端的逻辑表达式

$$S = \overline{Z_2 \cdot Z_3} = \overline{Z}_2 + \overline{Z}_3 = A \cdot \overline{AB} + B \cdot \overline{AB}$$
$$= A(\overline{A} + \overline{B}) + B(\overline{A} + \overline{B}) = A\overline{B} + \overline{AB} = A \oplus B$$



确定逻辑功能:半加器

$$C = \overline{Z}_1 = AB$$

#### 2. 列出真值表

| 输 | λ | 输 出 |
|---|---|-----|
| Α | В | S C |
| 0 | 0 | 0 0 |
| 0 | 1 | 1 0 |
| 1 | 0 | 1 0 |
| 1 | 1 | 0 1 |

## 4.2 组合逻辑电路的分析举例(3)





1、写出输出函数的逻辑表达式

$$Y_1 = \overline{\overline{DBA} * \overline{DC}}$$
$$= DBA + DC$$

$$Y_2 = \overline{\overline{D}CB} * \overline{D}\overline{\overline{B}C} * \overline{D}\overline{\overline{C}A}$$

$$=\overline{D}CB+D\overline{C}\overline{B}+D\overline{C}\overline{A}$$

$$Y_3 = \overline{\overline{DC}} * \overline{\overline{DB}} = \overline{DC} + \overline{DB}$$

## 4.2 组合逻辑电路的分析举例(3)

#### 2. 列写真值表

$$Y_{1} = DC + DBA = DCB + DCB + DBA$$
  
=  $DCBA + DCB\overline{A} + DC\overline{B}A + DC\overline{B}A$   
+  $DCBA + D\overline{C}BA = m_{15} + m_{14} + m_{13} + m_{12} + m_{11}$ 

$$Y_3 = DC + DB$$
  
=  $m_0 + m_1 + m_2 + m_3 + m_4 + m_5$ 

| D | C | В | A | $Y_1$ | $\mathbf{Y}_{2}$ | $Y_3$ |   |
|---|---|---|---|-------|------------------|-------|---|
| 0 | 0 | 0 | 0 | 0     | 0                | 1     |   |
| 0 | 0 | 0 | 1 | 0     | 0                | 1     |   |
| 0 | 0 | 1 | 0 | 0     | 0                | 1     |   |
| 0 | 0 | 1 | 1 | 0     | 0                | 1     |   |
| 0 | 1 | 0 | 0 | 0     | 0                | 1     |   |
| 0 | 1 | 0 | 1 | 0     | 0                | 1     |   |
| 0 | 1 | 1 | 0 | 0     | 1                | 0     |   |
| 0 | 1 | 1 | 1 | 0     | 1                | 0     |   |
| 1 | 0 | 0 | 0 | 0     | 1                | 0     |   |
| 1 | 0 | 0 | 1 | 0     | 1                | 0     |   |
| 1 | 0 | 1 | 0 | 0     | 1                | 0     |   |
| 1 | 0 | 1 | 1 | 1     | 0                | 0     |   |
| 1 | 1 | 0 | 0 | 1     | 0                | 0     |   |
| 1 | 1 | 0 | 1 | 1     | 0                | 0     |   |
| 1 | 1 | 1 | 0 | 1     | 0                | 0     |   |
| 1 | 1 | 1 | 1 | 1     | 0                | 0     | - |

## 4.2 组合逻辑电路的分析举例(3)

# 3. 确定逻辑功能:

$$0 \le (DCBA)_{10} \le 5, Y_3 = 1$$

$$6 \le (DCBA)_{10} \le 10, Y_2 = 1$$

$$11 \le (DCBA)_{10} \le 15, Y_1 = 1$$

# 判断输入4位二进制数的数值范围

| D | C | В | A | $\mathbf{Y}_{1}$ | $\mathbf{Y}_2$ | $\overline{\mathbf{Y}_3}$ |  |
|---|---|---|---|------------------|----------------|---------------------------|--|
| 0 | 0 | 0 | 0 | 0                | 0              | 1                         |  |
| 0 | 0 | 0 | 1 | 0                | 0              | 1                         |  |
| 0 | 0 | 1 | 0 | 0                | 0              | 1                         |  |
| 0 | 0 | 1 | 1 | 0                | 0              | 1                         |  |
| 0 | 1 | 0 | 0 | 0                | 0              | 1                         |  |
| 0 | 1 | 0 | 1 | 0                | 0              | 1                         |  |
| 0 | 1 | 1 | 0 | 0                | 1              | 0                         |  |
| 0 | 1 | 1 | 1 | 0                | 1              | 0                         |  |
| 1 | 0 | 0 | 0 | 0                | 1              | 0                         |  |
| 1 | 0 | 0 | 1 | 0                | 1              | 0                         |  |
| 1 | 0 | 1 | 0 | 0                | 1              | 0                         |  |
| 1 | 0 | 1 | 1 | 1                | 0              | 0                         |  |
| 1 | 1 | 0 | 0 | 1                | 0              | 0                         |  |
| 1 | 1 | 0 | 1 | 1                | 0              | 0                         |  |
| 1 | 1 | 1 | 0 | 1                | 0              | 0                         |  |
| 1 | 1 | 1 | 1 | 1                | 0              | 0                         |  |