#### 4.5 常用组合逻辑电路

- 4.5.1、编码器
- 4.5.2、译码器
- 4.5.3、数据选择器
- 4.5.4、数值比较器
- 4.5.5、加法器

#### 4.5.4 数值比较器

定义:它对两个数进行比较,判断其大小的逻辑电路。此时,0、1将有大小、正负的区别。

(1) 1位数值比较器(设计)

输入:两个1位二进制数 A、B。

输出: $F_{A>B}=1$ 表示A大于B

 $F_{A < B} = 1$ 表示A小于B

 $F_{A=B}=1$ 表示A等于B

#### 4.5.4 数值比较器——1位数值比较器

#### 功能表

| 输 | λ | 输出        |                                |           |  |
|---|---|-----------|--------------------------------|-----------|--|
| A | В | $F_{A>B}$ | F <sub>A<b< sub=""></b<></sub> | $F_{A=B}$ |  |
| 0 | 0 | 0         | 0                              | 1         |  |
| 0 | 1 | 0         | 1                              | 0         |  |
| 1 | 0 | 1         | 0                              | 0         |  |
| 1 | 1 | 0         | 0                              | 1         |  |

#### 逻辑表达式

$$F_{A>B} = A \overline{B}$$

$$F_{A

$$F_{A=B} = \overline{A} \overline{B} + AB$$$$

#### 逻辑图



#### 4.5.4 数值比较器——2位数值比较器

输入:两个2位二进制数  $A = A_1 A_0$ 、  $B = B_1 B_0$ 。

输出:F<sub>A>B</sub>、F<sub>A<B</sub>、F<sub>A=B</sub>

#### 常规方法:

根据A、B大小关系,填写4输入真值表,然后进行设计。

#### 数值大小的比较方法:

- (1) 先对高位进行比较,当( $A_1$ 、 $B_1$ ) 不相等时,高位比较的结果就是两个数的比较结果;
- (2) 当高位相等时,再比较低位(A<sub>0</sub>、B<sub>0</sub>)的大小;
- (3)更多位的数值比较也以此类推。

#### 扩展的方法:

在1位数值比较器的基础上,扩展实现2位数值比较器。

#### 4.5.4 数值比较器——2位数值比较器

#### 功能表

| 输           | 入           | 输出        |               |                    |  |
|-------------|-------------|-----------|---------------|--------------------|--|
| $A_1$ $B_1$ | $A_0$ $B_0$ | $F_{A>B}$ | $F_{A\leq B}$ | $F_{\mathrm{A=B}}$ |  |
| $A_1 > B_1$ | X           | 1         | 0             | 0                  |  |
| $A_1 < B_1$ | ×           | 0         | 1             | 0                  |  |
| $A_1 = B_1$ | $A_0 > B_0$ | 1         | 0             | 0                  |  |
| $A_1 = B_1$ | $A_0 < B_0$ | 0         | 1             | 0                  |  |
| $A_1 = B_1$ | $A_0 = B_0$ | 0         | 0             | 1                  |  |

逻辑表达式 
$$F_{A>B} = (A_1>B_1) + (A_1=B_1)(A_0>B_0)$$
 
$$F_{A 
$$F_{A=B} = (A_1=B_1)(A_0=B_0)$$$$

#### 4.5.4 数值比较器——2位数值比较器

$$F_{A>B} = (A_1 > B_1) + (A_1 = B_1)(A_0 > B_0)$$
  $F_{A=B} = (A_1 = B_1)(A_0 = B_0)$   $F_{A$ 

#### 2位数值比较器逻辑图



#### 4.5.4 数值比较器——4位数值比较器74HC85

#### 74HC85的示意框图



# 4位数值比较器74HC85的功能表

|             |             | 输              | 入           |           |               |           | #         | 俞 出           |           |
|-------------|-------------|----------------|-------------|-----------|---------------|-----------|-----------|---------------|-----------|
| $A_3$ $B_3$ | $A_2 B_2$   | $A_1 B_1$      | $A_0 B_0$   | $I_{A>B}$ | $I_{A \le B}$ | $I_{A=B}$ | $F_{A>B}$ | $F_{A \le B}$ | $F_{A=B}$ |
| $A_3 > B_3$ | ×           | ×              | ×           | ×         | ×             | ×         | Н         | L             | L         |
| $A_3 < B_3$ | ×           | X              | ×           | ×         | X             | X         | L         | Н             | L         |
| $A_3 = B_3$ | $A_2 > B_2$ | ×              | ×           | ×         | ×             | ×         | Н         | L             | L         |
| $A_3 = B_3$ | $A_2 < B_2$ | ×              | ×           | X         | X             | X         | L         | Н             | L         |
| $A_3 = B_3$ | $A_2 = B_2$ | $A_1 > B_1$    | ×           | ×         | ×             | ×         | Н         | L             | L         |
| $A_3 = B_3$ | $A_2 = B_2$ | $A_1 \leq B_1$ | ×           | ×         | ×             | ×         | L         | Н             | L         |
| $A_3 = B_3$ | $A_2 = B_2$ | $A_1 = B_1$    | $A_0 > B_0$ | X         | X             | X         | Н         | L             | L         |
| $A_3 = B_3$ | $A_2 = B_2$ | $A_1 = B_1$    | $A_0 < B_0$ | ×         | ×             | ×         | L         | Н             | L         |
| $A_3 = B_3$ | $A_2 = B_2$ | $A_1 = B_1$    | $A_0 = B_0$ | Н         | L             | L         | Н         | L             | L         |
| $A_3 = B_3$ | $A_2 = B_2$ | $A_1 = B_1$    | $A_0 = B_0$ | L         | Н             | L         | L         | Н             | L         |
| $A_3 = B_3$ | $A_2 = B_2$ | $A_1 = B_1$    | $A_0 = B_0$ | X         | X             | Н         | L         | L             | Н         |
| $A_3 = B_3$ | $A_2 = B_2$ | $A_1 = B_1$    | $A_0 = B_0$ | Н         | Н             | L         | L         | L             | L         |
| $A_3 = B_3$ | $A_2 = B_2$ | $A_1 = B_1$    | $A_0 = B_0$ | L         | L             | L         | Н         | Н             | L         |

#### 4.5.4 数值比较器的应用



#### 4.5.4 数值比较器 扩展

用两片74HC85组成8位数值比较器

输入:  $A=A_7A_6A_5A_4A_3A_2A_1A_0$   $B=B_7B_6B_5B_4B_3B_2B_1B_0$ 

输出:  $F_{A>B}$ 、  $F_{A<B}$  、  $F_{A=B}$ 



#### 4.5.4 数值比较器 扩展

#### 用4片74HC85组成16位数值比较器(串联扩展)



问题:如果每一片延迟时间为10ns,16位串行比较器延迟时间?

串联扩展方式:电路原理简单,电路资源消耗少,但时延大。

#### 4.5.4 数值比较器 扩展

#### 用74HC85组成16位数值比较器(并列扩展)



问题:如果每一片延迟时间为10ns,16位并行比较器延迟时间?

并联扩展方式:电路原理复杂,电路资源消耗多,但时延小。

## 4.5.4 数值比较器——Verilog HDL描述

```
module Comp(A, B, Fg, Fl, Fe);
parameter D Width = 4;
input [D Width-1:0] A, B;
output Fg, Fl, Fe;
reg Fg, Fl, Fe;
always @ (A or B)
if(A>B) begin
  Fg=1'b1; Fl=1'b0; Fe=1'b0; end
else if (A<B) begin
  Fg=1'b0; Fl=1'b1; Fe=1'b0; end
else begin
  Fg=1'b0; Fl=1'b0; Fe=1'b1; end
endmodule
```

问题:如用Verilog设 计16位数值比较器时, 将会用哪种扩展方式 呢??

需要用Verilog HDL引导电路所采用的结构。

#### 4.5 常用组合逻辑电路

- 4.5.1、编码器
- 4.5.2、译码器
- 4.5.3、数据选择器
- 4.5.4、数值比较器
- 4.5.5、加法器

#### 4.5.5 加法器——1位加法器

定义:两个1bit的数相加

**半加器**:两个1位二进制数相加,**不考虑**低位进位

全加器:两个1位二进制数相加,且考虑低位进位



#### 4.5.5 加法器——1位加法器 (半加器Half Adder )

#### 半加器的真值表

| A | В | S | C |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 1 | 0 | 1 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 1 | 0 | 1 |

逻辑表达式 
$$S = \overline{AB} + A\overline{B}$$
 $C = AB$ 

#### 逻辑图



#### 如用与非门实现最少要几个门?

#### 4.5.5 加法器——1位加法器(全加器Full Adder)

全加器进行加数、被加数和低位来的进位信号相加,并根据求和结果给出进位信号。

### 全加器真值表

| $A_{i}$ | $B_{i}$ | $C_{i-1}$ | $S_{i}$ | $C_{i}$ |
|---------|---------|-----------|---------|---------|
| 0       | 0       | 0         | 0       | 0       |
| 0       | 0       | 1         | 1       | 0       |
| 0       | 1       | 0         | 1       | 0       |
| 0       | 1       | 1         | 0       | 1       |
| 1       | 0       | 0         | 1       | 0       |
| 1       | 0       | 1         | 0       | 1       |
| 1       | 1       | 0         | 0       | 1       |
| 1       | 1       | 1         | 1       | 1       |

#### 逻辑表达式



#### 4.5.5 加法器——1位加法器(全加器Full Adder)

# 逻辑表达式

$$S_{i} = \overline{A}_{i} \overline{B}_{i} C_{i-1} + \overline{A}_{i} B_{i} \overline{C}_{i-1} + A_{i} \overline{B} \overline{C}_{i-1} + A_{i} B_{i} C_{i-1}$$

$$S_i = A_i \oplus B_i \oplus C_{i-1}$$

$$C_i = A_i B_i + A_i C_{i-1} + B_i C_{i-1}$$

# 考虑用译码器74HC138或者 选择器74HC151实现全加器

# 考虑基于半加器实现全加器

$$C_{i} = A_{i}B_{i} + A_{i}\overline{B}_{i}C_{i} + \overline{A}_{i}B_{i}C_{i-1}$$
$$= A_{i}B_{i} + (A_{i} \oplus B_{i})C_{i-1}$$

# 卡诺图





#### 4.5.5 加法器——4位加法器

# 

#### (1)串行进位加法器



问题:任一位的加法运算必须等待低一位的运算完成之后 才能进行,运算速度低。

#### 4.5.5 加法器——4位加法器(超前进位加法器)

**提高运算速度的基本思想**:设计进位信号产生电路,在输入每位的加数和被加数时,同时获得该位全加的进位信号,而无需等待相邻低位的进位信号。

定义第 i 位的进位信号( $C_i$ ):

$$C_i = A_i B_i + (A_i \oplus B_i) C_{i-1}$$

定义两个中间变量 $G_i$ 和 $P_i$ :

$$G_i = A_i B_i$$
  $p_i = A_i \oplus B_i$   $C_i = G_i + P_i C_{i-1}$  
$$S_i = A_i \oplus B_i \oplus C_{i-1}$$

#### 4.5.5 加法器——4位加法器(超前进位加法器)

$$C_{i} = G_{i} + P_{i} C_{i-1} \qquad G_{i} = A_{i} B_{i} \qquad p_{i} = (A_{i} \oplus B_{i})$$

$$C_{0} = G_{0} + P_{0} C_{-1}$$

$$C_{1} = G_{1} + P_{1} C_{0}$$

$$= G_{1} + P_{1} G_{0} + P_{1} P_{0} C_{-1}$$

$$C_{2} = G_{2} + P_{2} C_{1}$$

$$= G_{2} + P_{2} G_{1} + P_{2} P_{1} G_{0} + P_{2} P_{1} P_{0} C_{-1}$$

$$C_{3} = G_{3} + P_{3} C_{2}$$

$$= G_{3} + P_{3} (G_{2} + P_{2} C_{1}) = G_{3} + P_{3} G_{2} + P_{3} P_{2} C_{1}$$

$$= G_{3} + P_{3} G_{2} + P_{3} P_{2} (G_{1} + P_{1} C_{0})$$

$$= G_{3} + P_{3} G_{2} + P_{3} P_{2} G_{1} + P_{3} P_{2} P_{1} (G_{0} + P_{0} G_{-1})$$

#### 4.5.5 加法器——4位加法器(超前进位加法器)



#### 4.5.5 加法器——扩展到8位



在片内是超前进位,而片与片之间是串行进位。

时间和空间的折中,是复杂数字电路设计的主题!!!

### 4.5.5 加法器——Verilog描述

```
module Adder(A, B, S, C);
parameter D_Width = 4;
input [D_Width-1:0] A, B;
output [D_Width-1:0] S;
output C;
reg [D_Width-1:0] S;
reg C;
```

# 时间和空间的折中

是复杂数字电路设计的主题!!!

enamoaule

问题:用Verilog设计加法器时,用的是串联or并联方式?

#### 4.5.5 加法器的应用

