#### 6 时序逻辑电路

- 6.1、概述
- 6.2、时序逻辑电路的分析
- 6.3、同步时序电路的设计
- 6.4、寄存器和移位寄存器
- 6.5、计数器

#### 6.4 寄存器

寄存器:数字系统中用来存储少量代码或数据的逻

辑部件,主要由若干触发器组成。

一个触发器能存储1位二值代码,存储N位数码的寄存器则应由N个触发器组成。

## 6.4 寄存器

## 4位寄存器



## 脉冲边沿敏感的寄存器

# 6.4 寄存器

# 8位CMOS寄存器74LV374

|                   |              | 输入       |       |                             | 输出             |  |  |
|-------------------|--------------|----------|-------|-----------------------------|----------------|--|--|
| 工作模式              | ŌE           | СР       | $D_N$ | 内部触发器 $\mathcal{Q}_N^{n+1}$ | $Q_0 \sim Q_7$ |  |  |
|                   | L            | 1        | L     | L                           | 对应内部触发         |  |  |
|                   | $\mathbf{L}$ | <b>↑</b> | H     | H                           | 器的状态           |  |  |
| <b>存入数据</b> ,禁止输出 | Н            | 1        | L     | L                           | 高阻             |  |  |
| 15八数据,示此制出        | H            | <b>↑</b> | H     | Н                           | 高阻             |  |  |

移位寄存器:既能寄存数码,又能在时钟脉冲的作用下使数码向高位或向低位移动的逻辑功能部件。

移位寄存器的分类



#### 4位单向右移移位寄存器



#### 激励方程:

$$D_0 = D_{SI}$$

$$D_1 = Q_0^n$$

$$D_2 = Q^{n_1}$$

$$D_3 = Q^{n_2}$$

### 状态方程:

$$Q_0^{n+1} = D_{SI}$$

$$Q_1^{n+1} = D_1 = Q_0^n$$

$$Q_2^{n+1} = D_2 = Q_1^n$$

$$Q_3^{n+1} = D_3 = Q_2^n$$

用此方法分析移位寄 存器有何问题?

| 输入 | 初态   | 次态   | 输入 | 初态   | 次态   |
|----|------|------|----|------|------|
| 0  | 0000 | 0000 | 1  | 0000 | 0001 |
| 0  | 0001 | 0010 | 1  | 0001 | 0011 |
| 0  | 0010 | 0100 | 1  | 0010 | 0101 |
| 0  | 0011 | 0110 | 1  | 0011 | 0111 |
| 0  | 0100 | 1000 | 1  | 0100 | 1001 |
| 0  | 0101 | 1010 | 1  | 0101 | 1011 |
| 0  | 0110 | 1100 | 1  | 0110 | 1101 |
| 0  | 0111 | 1110 | 1  | 0111 | 1111 |
| 0  | 1000 | 0000 | 1  | 1000 | 0001 |
| 0  | 1001 | 0010 | 1  | 1001 | 0011 |
| 0  | 1010 | 0100 | 1  | 1010 | 0101 |
| 0  | 1011 | 0110 | 1  | 1011 | 0111 |
| 0  | 1100 | 1000 | 1  | 1100 | 1001 |
| 0  | 1101 | 1010 | 1  | 1101 | 1011 |
| 0  | 1110 | 1100 | 1  | 1110 | 1101 |
| 0  | 1111 | 1110 | 1  | 1111 | 1111 |

经过4个CP脉冲作用后,从 $D_S$ 端串行输入的数码就可以从 $Q_0Q_1Q_2Q_3$ 并行输出。 串入 $\rightarrow$ 并出

经过3个CP脉冲作用后, $MD_1$ 端串行输入的数码就可以 $MD_0$ 端串行输出。 并入 $\rightarrow$ 串出

每个触发器的输出波形相同,只是依次延时了1个时钟周期。 信号延时





#### 移位寄存器的应用:

- 1、串并转换
- 2、并串转换
- 3、信号延时
- 4、乘/除2<sup>n</sup>
- 5、与其他电路配合完成复杂逻辑功能(110检测)

#### CMOS 4位双向移位寄存器74HCT194



# 74HCT194功能表

| 输入 |       |       |                           |                           |          |                     | 输 出           |                     |                     |                                            |                                      |                     |             |    |
|----|-------|-------|---------------------------|---------------------------|----------|---------------------|---------------|---------------------|---------------------|--------------------------------------------|--------------------------------------|---------------------|-------------|----|
| 清零 | 控信    |       | 串行输入                      |                           | 时        | 并行输入                |               |                     |                     |                                            |                                      | T.h.                |             |    |
| CR | $S_1$ | $S_0$ | 右<br>移<br>D <sub>SR</sub> | 左<br>移<br>D <sub>SL</sub> | 钟<br>CP  | $D_0$               | $D_1$         | $D_2$               | $D_3$               | $Q_0^{n+1}$                                | $Q_1^{n+1}$                          | ${}^{1}Q_{2}^{n+1}$ | $Q_3^{n+1}$ | 功能 |
| L  | ×     | ×     | ×                         | ×                         | ×        | ×                   | ×             | ×                   | ×                   | L                                          | L                                    | L                   | L           | 1  |
| Н  | L     | L     | ×                         | ×                         | ×        | ×                   | ×             | ×                   | ×                   | $Q_0^n$                                    | $Q_1^n$                              | $Q_2^n$             | $Q_3^n$     | 2  |
| Н  | L     | Н     | L                         | ×                         | <b>↑</b> | ×                   | ×             | ×                   | ×                   | L                                          | $Q_0^n$                              | $Q_1^n$             | $Q_2^n$     | 3  |
| Н  | L     | Н     | Н                         | ×                         | <b>↑</b> | ×                   | ×             | ×                   | ×                   | Н                                          | $Q_0^n$                              | $Q_1^n$             | $Q_2^n$     | 4  |
| Н  | Н     | L     | ×                         | L                         | <b>↑</b> | ×                   | ×             | ×                   | ×                   | $Q_1^n$                                    | $Q_2^n$                              | $Q_3^n$             | L           | 5  |
| Н  | Н     | L     | ×                         | Н                         | <b>↑</b> | ×                   | ×             | ×                   | ×                   | $O^n$                                      | $Q^n$                                | $O_3^n$             | Н           | 6  |
| Н  | Н     | Н     | ×                         | ×                         | <b>↑</b> | $D_{\mathrm{I0}}$ * | $D_{I_{I}}$ * | ' D <sub>I2</sub> * | $D_{\mathrm{I3}}$ * | $\widetilde{D}_{\mathrm{I}0}^{\mathrm{I}}$ | $\widetilde{D}_{\mathrm{I}_{1}}^{2}$ | $D_{ m I2}$         | $D_{ m I3}$ | 7  |

异步清零 保持不变 低位向高位移动 高位向低位移动

同步置数

#### 6.4 移位寄存器的例题

例 时序脉冲产生器。电路如图所示。画出  $Q_0 \sim Q_3$ 波形,分析逻辑功能。

解:(1)启动信号为0:S1=1,S0=1,同步置数, $Q_0\sim Q_3=0111$ 

(2)启动信号为1后:S1=0,S0=1,**向右移位**:

$$DSR \rightarrow Q_0 \rightarrow Q_1 \rightarrow Q_2 \rightarrow Q_3$$
 ( DSR )

(3)因为 $Q0\sim Q3$ 中有一个必定为0,则S1=0,S0=1,74HCT194将始终工作在右移(低位向高位移动)循环移位的状态。

输入波形该如何配合,来实 现并/串转换呢?



## 6.4 移位寄存器的应用



**阻塞赋值** "=":一个always块中的多条赋值语句的执行有先后顺序,前面的赋值语句执行完毕后,后面的赋值语句力可以执行,即**串行执行**。适用于**组合逻辑电路**的描述。

非阻塞赋值"<=":一个always块中,所有的赋值语句同时计算并完成赋值操作,即并行执行。适用于时序逻辑电路的描述。

**串行执行**:只是为了**便于理解而做的语法设计**,并没有串 行执行的实际电路。

并行执行: module中的多个always之间,多个assing赋值语句之间, always和assign之间。

#### 组合逻辑应使用阻塞式赋值

```
always @ (a or b or c or d)

begin

tmp1 <= a & b;

tmp2 <= c | d;

y <= tmp1 | tmp2;

end
```

- (1) 初始: a=1, b=0, c=0, d=0, tmp1=0, tmp2=0, y=0
- (2) b=1: tmp1=1, tmp2=0, y=0
- (3) b=0: tmp1=0, tmp2=0, y=1

## 组合逻辑应使用阻塞式赋值

```
always @ (a or b or c or d or tmp1 or tmp2)
always@(*)
  begin
    tmp1 \le a \& b;
    tmp2 \le c \mid d;
    y \le tmp1 \mid tmp2;
  end
(1) 初始: a=1, b=0, c=0, d=0, tmp1=0, tmp2=0, y=0
(2) b=1: tmp1=1, tmp2=0, y=0
(3) tmp1=1: tmp1=1, tmp2=0, y=1
(4) b=0: tmp1=0, tmp2=0, y=1
(5) tmp1=0: tmp1=0, tmp2=0, y=0
```

## 组合逻辑应使用阻塞式赋值

```
always @ (a or b or c or d)

begin

tmp1 = a & b;

tmp2 = c | d;

y = tmp1 | tmp2;

end
```

- (1) 初始: a=1, b=0, c=0, d=0, tmp1=0, tmp2=0, y=0
- (2) b=1: tmp1=1, tmp2=0, y=1
- (3) b=0: tmp1=0, tmp2=0, y=0

## 组合逻辑与时序逻辑混用时,应使用非阻塞式赋值

```
always @ (posedge clk or negedge rst)

begin

if (!rst) q<=0;

else q<=a & b;

end
```

```
always @ (a or b)
y=a &b;
always @ (posedge clk or negedge rst)
begin
if (!rst) q<=0;
else q<=y;
end</pre>
```

```
always @ (posedge clk) begin
q1=d;
q2=q1;
q3=q2;
q4=q3;
end
```

```
always @ (posedge clk) begin
q4=q3;
q3=q2;
q2=q1;
q1=d;
end
```

```
always @ (posedge clk) begin q4 <= q3; q3 <= q2; q2 <= q1; q1 <= d; end
```

```
always @ (posedge clk)
begin
q2<=q1;
q4<=q3;
q1<=d;
q3<=q2;
end
```

```
reg[3:0] q;

always @ (posedge clk)

begin

q[3:1]<=q[2:0];

q[0]<=d;

end
```

```
reg[3:0] q;

always @ (posedge clk)

q[3:0]<=\{q[2:0],d\};
```