# Verilog HDL语言入门

安鑫

2019.11.21

合肥工业大学 计算机与信息学院

## Verilog程序的最基本结构

□ 模块(module)是Verilog的基本描述单位,用于描述某个设计的功能或结构

- □ 一个模块可以在另一个模块中使用。
- □ Verilog 大小写敏感

## Verilog 模块

• 一个电路就是一个module

```
module name
                               ports names of
                               module
module mux 1 (
                                                in1
  input wire [3:0] in1, in2, in3, in4,
                                                in2-
  input wire [1:0] select,
                                                       MUX
  output reg [3:0] out
                                                in3
);
                                                in4-
  always@* begin
                                                      select
    case (select)
      2'b00: out = in1:
      2'b01: out = in2;
      2'b10: out = in3;
                                   module
      2'b11: out = in4;
      default: out = 4'bx:
                                   contents
    endcase
  end
```

## 行为描述

- □ 行为描述可以使用:
  - □ always和initial语句: 只有reg类型数据可以在这两种语句中赋值。
- □ 赋值语句:
  - □阻塞型过程赋
  - 之前,后面的语
  - □非阻塞型过程

执行,并不会景

```
always @ ( · · · );
begin
.....
a <= a+1; ← 所有行同时计算
b <= a+1; ← 所有行同时计算
.....
end

如果执行前a的值为0,那么执行上面
的过程语句后,a为1,b为1
```

非阻塞赋值



阻塞赋值

□连续赋值语句:用关键词assign,只要输入端操作数的值 发生变化,该语句就重新计算并刷新赋值结果

#### 数据类型

□ 线网类型(wire):表示Verilog元件间的物理连线,一般使用持续赋值assign语句赋值

□ 寄存器类型(reg):表示一个抽象的数据存储单元,它只能在always语句和initial语句中被赋值

#### □ 数组

□ reg [15:0] reg\_file[0:31]; // 32个16位的寄存器构成的寄存器堆

## 行为描述

```
module mux2_1(out1, a, b, sel);
  output reg out1, out2;
  input a, b;
  input sel;
  assign out2 = a+b; //持续赋值语句
  always @(sel or a or b)
   begin
   if (sel)
    out1 = b;
   else
    out1 = a;
   end
endmodule
```



### 设计验证与仿真

■ 要测试一个设计块是否正确,需要一个测试模块

- □ 这个测试模块应包括以下三个方面的内容:
  - ▶ 测试模块中要调用到设计块,只有这样才能对它进行测试;
  - 测试模块中应包含测试的激励信号源;
  - 测试模块能够实施对输出信号的检测。

## Verilog电路的仿真与验证



- Test Bench 只有模块名,没有端口列表;激励信号(输入到待测试模块的信号)必须 定义为 reg 类型,以保持信号值;从待测试模块输出的信号(用户观察的信号)必须 定义为 wire 类型。
- 在 Test Bench 中要调用被测试模块,也就是元件例化。
- Test Bench 中一般会使用 initial、always 过程块来定义、描述激励信号。

## Testbench实例

```
module mux41 tb;
  reg [3:0] in1, in2, in3, in4;
  reg [1:0] select;
 wire [3:0] out;
  initial begin
   in1 = 4'b0001;
   in2 = 4'b0011;
   in3 = 4'b0111;
   in4 = 4'b11111;
    select = 2'b00:
    #10 select = 2'b01;
    #10 select = 2'b10;
    #10 select = 2'b11;
   #10 $stop;
  end
 mux41 uut(
   .in1(in1), .in2(in2), .in3(in3), .in4(in4),
  .select(select),
  .out(out)
  );
```

endmodule