# 实验五 中断处理实验

## 1. 实验介绍

除了通常的运算功能之外,任何处理器都需要一些部件来处理中断、配置选项以及需要某种机制来监控诸如片上高速缓存和定时器等功能。在 MIPS CPU 中,异常或者中断发生时的行为以及怎样处理都是由 CPO 控制寄存器和几条特殊指令来定义和控制的。本实验不需要实现 CPO 的全部功能,只关注 CPO 的寄存器读写和对中断异常的处理部分。通过本次试验,你可以了解 CPO 异常处理的实现原理,并学习如何实现 CPO 对异常处理的处理。

# 2. 实验目标

- 了解 MIPS 架构中 CPO 中断异常的实现原理;
- 使用 Verilog 实现 54 指令 CPU 中的 break、syscall、teq、eret、mfc0、mtc0,实现 CPO 异常处理;
- 可选择进一步实现外部中断。

# 3. 实验原理

- 1) CPO 寄存器
- 主要的 CP0 寄存器:

CPO 中有一系列寄存器来完成异常控制、缓存控制等功能,见表 1。

| 标号 | 寄存器助记符   | 功能描述                 |
|----|----------|----------------------|
| 0  | Index    | TLB 阵列的入口索引          |
| 1  | Random   | 产生 TLB 阵列的随机入口索引     |
| 2  | EntryLo0 | 偶数虚拟页的入口地址的低位部分      |
| 3  | EntryLo1 | 奇数虚拟页的入口地址的低位部分      |
| 4  | Context  | 指向内存虚拟页表入口地址的指针      |
| 5  | PageMask | 控制 TLB 入口中可变页面的大小    |
| 6  | Wired    | 控制固定的 TLB 入口的数目      |
| 7  | 保留       |                      |
| 8  | BadVAddr | 记录最近一次地址相关异常的地址      |
| 9  | Count    | 处理器计数周期              |
| 10 | EntryHi  | TLB 入口地址的高位部分        |
| 11 | Compare  | 定时中断控制               |
| 12 | Status   | 处理器状态和控制寄存器,包括决定 CPU |
|    |          | 特权等级,使能哪些中断等字段       |
| 13 | Cause    | 保存上一次异常原因            |
| 14 | EPC      | 保存上一次异常时的程序计数器       |
| 15 | PRId     | 处理器标志和版本             |
| 16 | Config   | 配置寄存器,用来设置 CPU 的参数   |

表 1 CP0 中的寄存器描述

| 17    | LLAddr       | 加载链接指令要加载的数据存储器地址      |
|-------|--------------|------------------------|
| 18    | WatchLo      | 观测点 watchpoint 地址的低位部分 |
| 19    | WatchHi      | 观测点 watchpoint 地址的高位部分 |
| 20-22 | 保留           |                        |
| 23    | Debug        | 调试控制和异常状况              |
| 24    | DEPC         | 上一次调试异常的程序计数器          |
| 25    | 保留           |                        |
| 26    | ErrCtl       | 控制 Cache 指令访问数据和 SPRAM |
| 27    | 保留           |                        |
| 28    | TagLo/DataLo | Cache 中 Tag 接口的低位部分    |
| 29    | 保留           |                        |
| 30    | ErrorEPC     | 上一次系统错误时的程序计数器         |
| 31    | DESAVE       | 用于调试处理的暂停寄存器           |

在实验中我们只实现 CPO 的中断、异常处理功能,因此只需要部分寄存器,以下是实验中用到的主要寄存器:

### status: 12 号寄存器

| 31 | 28 27 | 26 | 25 | 24 | 23 | 22 | 21 2 | 20 | 19 | 18 | 17 : | 16 | 15    | 8 7 | ' | 6 | 5 | 4 | 3 | 2 | 1 | 0  |
|----|-------|----|----|----|----|----|------|----|----|----|------|----|-------|-----|---|---|---|---|---|---|---|----|
|    |       |    |    |    |    |    |      |    |    |    |      |    | IM7-0 |     |   |   |   |   |   |   |   | ΙE |

图 1 MIPS status 寄存器



图 2 实现的 status 寄存器

status[0] 'IE' 为中断禁止位,标准的 MIPS CPO 中 status 寄存器的 8 到 15 位为中断屏蔽位,如图 1,本实验中将 status[3:1]定为中断屏蔽位,status[1] 屏蔽 systcall,status[2]屏蔽 break,status[3]屏蔽 teq,如图 2。置 0 时表示禁止或屏蔽中断,我们不实现中断嵌套,所以相应中断异常时把 Status 寄存器的内容左移 5 位关中断,中断返回时再将 Status 寄存器右移 5 位恢复其内容。

### cause: 13 号寄存器

| 31 | 30 2 | 9 28 | 27 | 26  | 25 24 | 23 | 22 | 21 1 | .6 15 | 8 7 | 6 2     | 1 | 0 |
|----|------|------|----|-----|-------|----|----|------|-------|-----|---------|---|---|
| BD | TI   | CE   | DC | PCI | 0     | IV | WP | 0    | IP7-0 | 0   | ExcCode | 0 |   |

图 3 MIPS cause 寄存器

Cause 寄存器用于存放异常原因,MIPS32 架构的 cause 寄存器如图 3 所示,实验中仅用到 cause[6:2]: 异常类型号 'ExcCode', 1000 为 systcall 异常, 1001 为 break, 1101 为 teq。

### epc: 14 号寄存器

异常发生时 epc 存放当前指令地址作为返回地址。

### 2) 异常中断控制

在异常、中断控制功能的实现中,我们做如下规定:

- 实现的异常包括断点指令 break 和系统调用 syscall 以及自陷指令 teq;
- 采用查询中断:
- 异常发生时保存当前指令的地址作为返回地址;
- 响应异常时把 Status 寄存器的内容左移 5 位关中断;
- 执行中断处理程序时保存 Status 寄存器内容,中断返回时写回。
- 异常入口地址为 **0x4 (注:因本实验实现的 CPU 空间问题,无法做到** MIPS 规范标准中的异常入口地址,若要将 CPU 用到具体项目中时,请自行 参考 MIPS 标准对此进行相应修改)

#### ● 接口定义:

以下是一个实现 break、syscall、teq、eret 的 CPO 接口,仅供参考。

```
module CP0(
    input clk,
     input rst,
                               // CPU instruction is Mfc0
     input mfc0,
                               // CPU instruction is Mtc0
     input mtc0,
     input [31:0]pc,
                               // Specifies Cp0 register
     input [4:0] Rd,
                               // Data from GP register to replace CP0 register
     input [31:0] wdata,
     input exception,
     input eret,
                               // Instruction is ERET (Exception Return)
     input [4:0]cause,
     input intr,
                                // Data from CPO register for GP register
     output [31:0] rdata,
     output [31:0] status,
     output reg timer_int,
                                // Address for PC at the beginning of an exception
     output [31:0]exc_addr
);
```

● 数据通路图:



图 4 数据通路图

如图 4 所示为一个实现中断控制的 CPO 数据通路图。

mfc0 读 cp0 指令,mfc0 信号置 1,选择 Cause\_out, Status\_out, EPC\_out 中的一个选择输出作为 CP0\_out;

mtc0 写 cp0 指令, mtc0 置 1, 将 CP0 中的寄存器输入数据都选择为 data(31:0)。同时控制器会控制 wcau、wsta、wepc 三个信号中的一为 1,来控制写入哪一个寄存器;

syscall、break、teq 指令控制 exc=1,mtc0=0,wsta=1。使得 status=sta\_left,也就是让 status 左移保护其中断;将当前 pc 存入 EPC 中; control 模块控制 wcau=1将 cause 存入 cause 模块中;

eret 系统调用返回,控制 exc=1,mtc0=0,wsta=1。使得 status=sta\_right,也就是右移恢复 status,重新接受中断,将 EPC\_out 输出到主 CPU 的 PC 中。

#### ● 异常类型:

在 MIPS32 架构中,有一些事件要打断程序的正常执行流程,这些事件有中断 (Interrupt)、陷阱 (Trap)、系统调用 (System Call) 以及其他任何可以打断程序正常 执行流程的情况,统称为异常。异常类型及其优先级如表 2 所示。

|     |            | ,, .,                  |
|-----|------------|------------------------|
| 优先级 | 异常         | 描述                     |
| 1   | Reset      | 硬件复位                   |
| 2   | Soft Reset | 在发生致命错误后对系统的复位, 是软复位   |
| 3   | DSS        | Debug Single Step 单步调试 |

表 2 MIPS32 架构中定义的异常类型及其优先级

| 4  | DINT          |      | Debug Interrupt 调试中断                    |  |  |  |  |
|----|---------------|------|-----------------------------------------|--|--|--|--|
| 5  | NMI           |      | 不可屏蔽中断                                  |  |  |  |  |
| 6  | Machine Check | <    | 发生在 TLB 入口多重匹配对                         |  |  |  |  |
| 7  | Interrupt     |      | 发生在8个中断之一被检测到时,包括6个                     |  |  |  |  |
|    |               |      | 外部硬件中断、2个软件中断                           |  |  |  |  |
| 8  | Deferred Watc | h    | 与观测点有关的异常                               |  |  |  |  |
| 9  | DIB           |      | Debug Hardware Instruction Bread Match, |  |  |  |  |
|    |               |      | 指令硬件断点和正在执行的指令相符合                       |  |  |  |  |
| 10 | WATCH         |      | 取指地址与观测寄存器中的地址相同时发                      |  |  |  |  |
|    |               |      | 生                                       |  |  |  |  |
| 11 | AdEL          |      | 取指地址对齐异常                                |  |  |  |  |
| 12 | TLB           | TLBL | 指令 TLB 失靶                               |  |  |  |  |
|    | Refill        |      |                                         |  |  |  |  |
| 13 | TLB           |      | 指令 TLB 无效                               |  |  |  |  |
|    | Invalid       |      |                                         |  |  |  |  |
| 14 | IBE           |      | 取指令总线错误                                 |  |  |  |  |
| 15 | DBp           |      | 断点,执行了 SDBBP 指令                         |  |  |  |  |
| 16 | Sys           |      | 执行了系统调用指令 syscall                       |  |  |  |  |
|    | Вр            |      | 执行了 break 指令                            |  |  |  |  |
|    | CpU           |      | 在协处理器不存在或不可用的情况下执行                      |  |  |  |  |
|    |               |      | 了协处理器指令                                 |  |  |  |  |
|    | RI            |      | 无效指令                                    |  |  |  |  |
|    | Ov            |      | 算术操作指令 add、addi、sub 运算溢出                |  |  |  |  |
|    | Tr            |      | 执行了自陷指令                                 |  |  |  |  |
| 17 | DDBL/DDBS     |      | 存储过程中,数据地址断点或数据值断点                      |  |  |  |  |
| 18 | WATCH         |      | 数据地址与观测寄存器中的地址相同时                       |  |  |  |  |
| 19 | AdEL          |      | 加载数据的地址未对齐                              |  |  |  |  |
|    | AdES          |      | 存储数据的地址未对齐                              |  |  |  |  |
| 20 | TLB           | TLBL | 数据 TLB 失靶                               |  |  |  |  |
|    | Refill        | TLBS |                                         |  |  |  |  |
| 21 | TLB           |      | 数据 TLB 无效                               |  |  |  |  |
|    | Invalid       |      |                                         |  |  |  |  |
| 22 | TLB Mod       |      | 对不可写的 TLB 进行了写操作                        |  |  |  |  |
| 23 | DBE           |      | 加载存储总线错误                                |  |  |  |  |
| 24 | DDBL          |      | 加载的数据与硬件断点设置的数据相等                       |  |  |  |  |

实验中我们仅实现 Sys、Bp、Tr 和一个外部中断 Interrupt。相关的指令包括 syscall、break、teq、eret。

| 31 26  | 25 6 5 | 0      |  |
|--------|--------|--------|--|
| 000000 | Code   | 001100 |  |

图 5 syscall 指令的格式

系统调用指令 syscall 的格式如图 5 所示。code 字段在译码过程中没有作用。MIPS32 架构定义了两种工作模式:用户模式和内核模式,在本实验中不对工作模式进行区分,没有对操作进行限制。

自陷指令有 12条,实验中仅实现一条 teq 指令,TEQ rs, rt 为条件异常指令,若 rs 寄存器的值和 rt 寄存器相等,则引发自陷异常。

Break 为断点异常,实验中仅实现对断点异常跳转和返回处理。

异常返回指令 eret 的作用为从异常处理程序中返回,执行该指令使 EPC 寄存器的值成为新的取指地址,并恢复 status 寄存器的异常屏蔽位。

当有外部中断请求 intr, cpu 要发出中断确认信号 inta, 通过读取 cause 寄存器中的 ExcCode 和 IP 内容来进行相应的中断处理, excCode 为 0 表示发生外部中断。

## 4. 实验步骤

- 1. 新建工程,参考以上接口定义;
- 2. 实现 CPO 寄存器读写;
- 3. 实现 break、syscall、teg 的异常跳转和 eret 的异常返回;
- 4. 实现外部中断;
- 5.对 CPO 模块的测试在下一节介绍。