# Однокристальный микропроцессор К1801BM1

Техническое описание

Версия 1.1 (January 26, 2019)

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

#### 1. Введение

Данный документ описывает микросхему советского однокристального микропроцессора К1801ВМ1. В открытом доступе не имеется официального технического описания данного процессора, а различные источники не являются полными и непротиворечивыми, поэтому было принято решение составить техническое описание, основанное на имеющихся фрагментах официальных документов, проверенных на практике фактов и результатах реверс-инжиниринга собственно микросхемы К1801ВМ1.

По возможности ссылки на использованные материалы приведены в соответствующем разделе.

В тексте не делается различия между разными исполнениями корпуса - KM1801BM1 (керамический), KP1801BM1 (пластиковый корпус) и прочими, вместо этого употребляется единое обозначение K1801BM1.

Изначально, когда выполнялся реверс-инжиниринг микросхемы K1801BM1A, предполагалось что микросхемы с другими буквенными индексами (K1801BM1Б, K1801BM1B, K1801BM1Г) являются результатом сортировки по частоте и работоспособности отдельных блоков после выполнения заводских тестов. Данное предположение оказалось только частично верным. Микросхема K1801BM1Г выпускалась по другим фотошаблонам слоя диффузии и содержит микропрограмму, отличную от микропрограммы микросхемы K1801BM1A. Функциональные отличия микросхемы K1801BM1Г заключаются в поддержке команды умножения, в гарантировано работоспособном блоке таймера и поддержке прерывания от этого блока. Поскольку данные отличия незначительны, то возможно написание единой документации на все варианты K1801BM1, с акцентированным описанием дополнительных особенностей версии K1801BM1Г.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

## 2. Назначение

Микросхема K1801BM1 является однокристальным 16-ти разрядным микропроцессором (далее по тексту процессор), предназначенным для обработки цифровой информации.

В составе ЭВМ процессор может использоваться для управления технологическими процессами, в контрольно-измерительной аппаратуре, в системах связи, для решения инженерно-технических и экономических задач.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1 |
|-----------------------------------------|--------------|
| Техническое описание Date: 26-Jan-20    |              |
| Copyright by 1801BM1@gmail.com          |              |

# 3. Технические характеристики

| Представление чисел                                                  | дополнительный код с фиксированной запятой                                                                                                                                                                                                      |
|----------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Система команд                                                       | безадресная, одноадресная, двухадресная                                                                                                                                                                                                         |
| Виды адресации                                                       | регистровая, косвенно-регистровая, автоинкрементная, косвенно-автоинкрементная, автодекрементная, косвенно-автодекрементная, индексная, косвенно-индексная                                                                                      |
| Число регистров общего назначения                                    | 8                                                                                                                                                                                                                                               |
| Число уровней прерываний                                             | 4                                                                                                                                                                                                                                               |
| Системная магистраль                                                 | типа МПИ                                                                                                                                                                                                                                        |
| Адресное пространство                                                | 64 килобайта                                                                                                                                                                                                                                    |
| Тактовая частота<br>К1801ВМ1А<br>К1801ВМ1Б<br>К1801ВМ1В<br>К1801ВМ1Г | минимальная 100 кГц для всех вариантов (ограничение частоты снизу связано с тем, что для построения некоторых защелок используется емкость затворов n-МОП транзисторов) до 4.7 МГц (ВМ1А) до 3.5 МГц (ВМ1Б) до 2.5 МГц (ВМ1В) до 4.7 МГц (ВМ1Г) |
| Максимальное быстродействие                                          | до 500 тысяч операций в секунду                                                                                                                                                                                                                 |
| (регистровые операции)                                               |                                                                                                                                                                                                                                                 |
| Напряжение питания                                                   | однополярное единое питание +5 B ±10%                                                                                                                                                                                                           |
| Многопроцессорность                                                  | до 4-х процессоров на единой магистрали                                                                                                                                                                                                         |
| Уровни входных логических сигналов низкого уровня высокого уровня    | не более 0.6 В, при токе не утечки не более 50мкА не менее 2.4 В, при токе не утечки не более 50мкА                                                                                                                                             |
| Уровни выходных логических сигналов низкого уровня высокого уровня   | не более 0.5 В, при втекающем токе 3.2мА<br>не менее 2.4 В, при вытекающем токе -0.2 мА                                                                                                                                                         |
| Емкость нагрузки                                                     | до 100 пФ                                                                                                                                                                                                                                       |
| Технология изготовления                                              | n-МОП, типовая ширина затвора транзистора ~3 мкм, один слой металла и один слой поликремния                                                                                                                                                     |
| Размер кристалла                                                     | 5х5 мм                                                                                                                                                                                                                                          |
| Конструкция                                                          | Металлокерамический корпус типа 429.42 или<br>пластиковый 2204.42-3                                                                                                                                                                             |
| Количество транзисторов                                              | ~16650 штук                                                                                                                                                                                                                                     |
| Потребляемая мощность                                                | до 1.2 Вт                                                                                                                                                                                                                                       |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |



Чертеж планарного металлокерамического корпуса типа 429.42-5

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |



Чертеж планарного пластикового корпуса 2204.42-3

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |



Условное графическое обозначение К1801ВМ1

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

## 4. Назначение выводов

| 1              | CLC            | вход              | Основной тактовый сигнал частотой не менее 100 кГц, ограничение частоты снизу связано с широким применением динамической логики в схеме процессора. Под динамической логикой понимается использование емкостных свойств затворов n-МОП транзисторов, вследствие чего транзисторы могут некоторое время сохранять свое состояние при затворе, отключенном от источника сигнала            |
|----------------|----------------|-------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 2              | nSACK          | вход<br>выход-ОК  | Подтверждение захвата магистрали внешним агентом Ведущий процессор с аппаратным номером 0 никогда не активизирует данный выход (типа открытый коллектор). Ведомые процессоры с номерами 1-3 выставляют на данном выходе низкий уровень в процессе обмена по магистрали.  Как вход используется всеми процессорами для общего контроля занятости магистрали                               |
| 3              | nDMGI          | вход              | Разрешение от внешнего арбитража на доступ к магистрали, если процессор в данный момент занят выполнением внутренних операций и ему не требуется доступ к магистрали, то обеспечивается дальнейшее прохождение разрешающего сигнала на выход <b>nDMGO</b>                                                                                                                                |
| 4              | nDMGO          | выход             | Разрешение на доступ к магистрали другим, менее приоритетным модулям. Активный низкий уровень появляется в моменты когда на входе <b>nDMGI</b> низкий уровень и внутреннему процессорному блоку не требуется доступ к магистрали                                                                                                                                                         |
| 5              | nDMR           | вход<br>выход-ОК  | Для ведущего процессора с аппаратным номером 0 этот вывод является входом запроса на доступ к магистрали от ведомых процессоров с номерами 1-3 и других внешних модулей системы, ведущий процессор никогда не использует данный вывод как выход.  Ведомые процессоры с номерами 1-3 используют данный вывод как выход запроса на доступ к магистрали                                     |
| 6              | nSP            | вход              | Вход периферийного таймера, может использоваться как внешняя тактовая частота, не превышающая одной восьмой тактовой частоты процессора, или как вход защелкивания текущего значения счетчика таймера в отдельном регистре. Все действия в таймере (счет и защелкивание) происходят по ниспадающему фронту сигнала на данном входе с задержкой от 1 до 8 тактов процессорной частоты ССС |
| 7              | nSEL1          | выход-ОК          | Сигнал подтверждения обращения по адресу база внутреннего периферийного блока $+\ 16_8$ . Формируется всегда, независимо от того какой агент, внутренний или внешний обращается к данному адресу.                                                                                                                                                                                        |
| 8              | nSEL2          | выход-ОК          | Сигнал подтверждения обращения по адресу база внутреннего периферийного блока $+\ 14_8$ . Формируется всегда, независимо от того какой агент, внутренний или внешний обращается к данному адресу.                                                                                                                                                                                        |
| 9-20,<br>22-25 | nAD0-<br>nAD15 | входы<br>выходы-3 | Линии 16-ти разрядной мультиплексированной шины адреса и данных. Сигналы передаются по данным линиям в инвертированном                                                                                                                                                                                                                                                                   |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

|        |               |          | виде. Передача значения адреса и данных осуществляется методом разделения во времени.  Если системной магистралью МПИ владеет внутренний процессорный блок, то выводы <b>nAD</b> работают как выходы:  - в фазе передачи адреса  - в фазе записи данных во всем диапазоне адресов  - в фазе чтения данных из диапазона адресов внутреннего периферийного блока, за исключением двух старших адресов <b>nSEL1</b> и <b>nSEL2</b> .  Если системной магистралью МПИ владеет внешний по отношению                                                                                 |
|--------|---------------|----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|        |               |          | к микросхеме агент, то выводы <b>nAD</b> работают как выходы: - в фазе чтения данных по адресам внутреннего периферийного блока В остальное время выходы находятся в высокоимпедансном состоянии. Входы в целях мониторинга адреса транзакции и данных записи работают постоянно.                                                                                                                                                                                                                                                                                              |
| 26, 27 | nPA1,<br>nPA0 | входы    | Аппаратный номер процессора в многопроцессорной системе, сигналы на данных входах являются инвертированными.                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
|        |               |          | <b>nPA1</b> =1, <b>nPA0</b> =1 - процессор номер 0, высший приоритет <b>nPA1</b> =1, <b>nPA0</b> =0 - процессор номер 1 <b>nPA1</b> =0, <b>nPA0</b> =1 - процессор номер 2 <b>nPA1</b> =0, <b>nPA0</b> =0 - процессор номер 3, низший приоритет                                                                                                                                                                                                                                                                                                                                |
|        |               |          | Если процессор единственный в системе (однопроцессорный вариант), то на данные входы должен быть подан высокий уровень.                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|        |               |          | От аппаратного номера процессора зависит базовый адрес блока регистров внутреннего периферийного блока.                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
| 28     | nBSY          | выход-ОК | Низкий уровень на данной выходе сигнализирует о выполнении транзакции на шине МПИ                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| 29     | nDCLO         | вход     | Авария источника питания постоянного напряжения. Низкий уровень на данном входе выставляется внешней схемой при выходе питающего напряжения системы (обычно +5V и +12V) за допустимые рабочие диапазоны, при этом происходит безусловный аппаратный сброс процессора.                                                                                                                                                                                                                                                                                                          |
| 30     | nACLO         | вход     | Авария сетевого источника питания. Низкий уровень на данном входе выставляется внешней схемой при выходе сетевого питающего напряжения за пределы рабочего диапазона, при этом внутренние постоянные питающие напряжения все еще могут обеспечиваться. Ниспадающий фронт вызывает прерывание по вектору $024_8$ , для устойчивой работы процессора сигнал следует синхронизировать по нарастающему фронту с тактовой частоты <b>CLC</b> . По нарастающему фронту сигнала происходит старт микропрограммного автомата, если он был сброшен ранее активным сигналом <b>nDCLO</b> |
| 31     | nIRQ1         | вход     | Первый запрос на радиальное прерывание, низкий уровень вызывает прерывание по вектору $160002_8$ . Для устойчивой работы процессора сигнал следует синхронизировать по нарастающему фронту с                                                                                                                                                                                                                                                                                                                                                                                   |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

|    |       |                  | тактовой частоты ССС                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
|----|-------|------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 32 | nIRQ2 | вход             | Второй запрос на радиальное прерывание, ниспадающий фронт вызывает прерывание по вектору $100_8$ , для устойчивой работы процессора сигнал следует синхронизировать по нарастающему фронту с тактовой частоты <b>CLC</b>                                                                                                                                                                                                                                                           |
| 33 | nIRQ3 | вход             | Третий запрос на радиальное прерывание, ниспадающий фронт вызывает прерывание по вектору $270_8$ , для устойчивой работы процессора сигнал следует синхронизировать по нарастающему фронту с тактовой частоты <b>CLC</b>                                                                                                                                                                                                                                                           |
| 34 | nINIT | вход<br>выход-ОК | Вход сброса периферийных устройств. Низкий уровень на данном входе переводит периферийный таймер в исходное состояние и временно снимается активный запрос <b>nDMR</b> . Также приводятся в исходное состояние детекторы ниспадающего фронта на входах <b>nIRQ2</b> и <b>nIRQ3</b> .                                                                                                                                                                                               |
|    |       |                  | На выходе (открытый коллектор) формируется активный сигнал низкого уровня при выполнении инструкции RESET и/или аппаратном сбросе процессора                                                                                                                                                                                                                                                                                                                                       |
| 35 | nVIRQ | вход             | Запрос на векторное прерывание, низкий уровень вызывает цикл подтверждения прерывания на шине МПИ и переход по прочитанному из внешнего устройства вектору. Для устойчивой работы процессора сигнал следует синхронизировать по нарастающему фронту тактовой частоты ССС. Следует отметить, что только ведущий процессор с аппаратным номером 0 может принимать и обрабатывать прерывания по данному входу, в ведомых процессор с аппаратными номерами 1-3 этот вход заблокирован. |
| 36 | nIAKO | выход-3          | Выход предоставления прерывания, низкий уровень на данном выходе появляется в циклах чтения вектора прерывания из внешнего устройства. Когда доступ к шине МПИ процессору не предоставлен выход находится в высокоимпедансном состоянии                                                                                                                                                                                                                                            |
| 37 | nDOUT | вход<br>выход-3  | Вывод данных, вход используется внутренним периферийным блоком для выполнения транзакций записи. Выходом управляет процессорный блок в случае предоставления ему доступа к шине МПИ. Когда доступ к шине процессору не предоставлен выход находится в высокоимпедансном состоянии                                                                                                                                                                                                  |
| 38 | nDIN  | вход<br>выход-3  | Ввод данных, вход используется внутренним периферийным блоком для выполнения транзакций чтения. Выходом управляет процессорный блок в случае предоставления ему доступа к шине МПИ, когда доступ к шине процессору не предоставлен выход находится в высокоимпедансном состоянии                                                                                                                                                                                                   |
| 39 | nRPLY | вход<br>выход-ОК | Подтверждение обмена данными, вход используется процессорным блоком при выполнении транзакций на шине МПИ. На выходе генерируется активный низкий уровень периферийным блоком в случае любого обращения в его диапазон адресов, включая регистры nSEL1 и nSEL2. Из-за выявленных ошибок в схеме процессора сигнал на данном входе следует синхронизировать с тактовым                                                                                                              |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

|    |       |              | сигналом CLC (с любым из фронтов) для обеспечения устойчивой работы                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|----|-------|--------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 40 | nWTBT | выход-3      | Запись/байт, в фазе трансляции адреса данный выход индицирует низким уровнем что в данной транзакции будет осуществляться вывод данных. Для циклов чтение и чтение-модификация-запись на данном выходе присутствует высокий уровень. В фазе обмена данными низкий уровень свидетельствует о записи одного из байтов, а не целого слова. Какой именно байт записывается определяется состоянием младшей адресной линии в фазе передачи адреса. Когда доступ к шине процессору не предоставлен выход находится в высокоимпедансном состоянии |
| 41 | nSYNC | вход выход-3 | Вход используется периферийным блоком для мониторинга адреса транзакции. Выходом управляет процессорный блок при выполнении транзакций на шине МПИ. При этом выход имеет особенность - высокий уровень генерируется ровно на один такт частоты СLС, после чего выход переводится в высокоимпедансное состояние, поэтому для нормальной работы линия должна быть подтянута резистором к напряжению питания.                                                                                                                                 |
| 21 | GND   | земля        | опорный уровень 0В, питание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| 42 | VCC   | питание      | +5В с допуском ±10%, ток потребления до 240мА                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |

Микросхема К1801ВМ1 содержит внутри два основных блока - собственно блок процессора и периферийный блок. Оба блока подключены к единой магистрали типа МПИ, которая также выходит на внешние выводы. Блок процессора может работать только как ведущий агент МПИ, периферийный блок может работать только как ведомый агент МПИ. Доступ процессорного блока к управлению МПИ контролируется модулем арбитража. Периферийный блок представляет собой набор различных специальных регистров, для периферийного блока выделен диапазон адресный диапазон из 8 16-ти разрядных слов, базовый адрес которого определяется аппаратным номером процессора. Внешние выводы МПИ микросхемы К1801ВМ1 выполняют совмещенные функции для процессорного и периферийного блоков. Доступ к периферийному блоку может осуществляться как со стороны внутреннего процессорного блока, так и со стороны внешнего по отношению к микросхеме процессора агента шины МПИ. Таким образом, можно выделить основные четыре режима работы внешних выводов МПИ микросхемы К1801ВМ1:

- доступ внутреннего процессорного блока к внешним адресам системы (которые, в том числе, могут быть адресами периферийного блока другой микросхемы K1801BM1 в многопроцессорной системе)
- доступ внутреннего процессорного блока к адресам внутреннего периферийного блока
- доступ внешнего агента к внешним адресам системы
- доступ внешнего агента к адресам внутреннего периферийного блока данного процессора

Особый случай представляют два старших адреса периферийного блока, эти регистры могут реализовываться на внешних схемах, но при этом управление обменом по МПИ осуществляется процессором, внешние схемы только представляют или получают данные, сигнал **nRPLY** формируется выходом K1801BM1 всегда, при обращении к любому адресу из диапазона периферийного блока.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

Процессор К1801ВМ1 может работать в составе многопроцессорной системы с разделением общей магистрали МПИ. Система на основе К1801ВМ1 может содержать до 4-х процессоров. Процессорам присваивается аппаратный номер от 0 до 3, в зависимости от уровней поданных на входы **nPA0-nPA1**. Процессор с аппаратным номером 0 называется ведущим и имеет высший приоритет при доступе к разделяемой шине МПИ, начиная цепочку арбитража по выводам **nDMGI/nDMGO**. Остальные процессоры с номерами 1-3 называются ведомыми, приоритет доступа к разделяемой шине определяется местом включения процессора в цепочку арбитража доступа к шине



| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

#### 5. Шина МПИ

Микропроцессор К1801ВМ1 для обмена с внешними устройствами использует системную шину типа МПИ (Магистральный Параллельный Интерфейс). Обмен информацией между двумя устройствами по шине МПИ осуществляется по принципу ведомый-ведущий. Управление обменом осуществляет ведущее устройство, а ведомое устройство производит подтверждение приема или передачи слова данных. Некоторые устройства могут в разные моменты времени выполнять роль как ведущего так и ведомого. В каждый момент времени на шине МПИ может быть только одно ведущее устройство, которое физически осуществляет управление линиями магистрали. Доступ устройства к роли ведущего шины разрешается средствами приоритетного арбитража. Подробно с регламентом работы МПИ можно ознакомиться в стандарте "ГОСТ 26765.51-86 Интерфейс магистральный параллельный МПИ системы электронных модулей. Общие требования к совокупности правил обмена информацией" [6]. Данная же документация делает акцент именно на особенностях работы микропроцессора, для понимания принципов работы внешних устройств следует обратиться к упомянутому ГОСТ.

Микропроцессор К1801ВМ1 может выполнять роль ведущего устройства шины - в этом случае процессорный блок выполняет транзакции "Ввод" (чтение данных из внешнего устройства), "Вывод" (запись данных во внешнее устройство), "Ввод-Вывод" (чтение-модификация-запись), "Подтверждение прерывания" (чтение вектора прерывания). Так же микросхема К1801ВМ1 может выполнять роль ведомого устройства - в этом случае осуществляется доступ внешним агентом к периферийному блоку микросхемы, а также выполнять обе роли ведущего и ведомого устройств одновременно - при обращении процессорного блока к собственному (то есть, находящемуся в той же микросхеме) периферийному блоку. Блочные транзакции шины МПИ микропроцессор К1801ВМ1 не использует.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

#### 5.1 Транзакция "Чтение"

Ниже приведена диаграмма выполнения микропроцессором цикла чтения данных по шине МПИ в качестве ведущего устройства. Пунктирными линиями показано состояние высокого импеданса. Обычно в системе на линиях магистрали имеются подтягивающие резисторы, поэтому можно полагать что в эти моменты времени на линиях присутствует напряжение высокого уровня, все управляющие сигналы при этом принимают неактивное значение, на шине адрес/данных устанавливается логическое нулевое значения, поскольку шина инвертирована (напряжение низкого уровня соответствует логическому "1", напряжение высокого уровня соответствует логическому "0").

Также указана привязка установки и снятия управляющих выходов к фронтам тактового сигнала, при этом не учитывается внутренняя задержка буферных цепей, которая может достигать десятков наносекунд и, при высоком значении тактовой частоты, может быть сравнимой с длительностью такта.



В такте Т0 на магистрали МПИ нет ведущего устройства, обмен не выполняется, полагаем это состояние исходным. По срезу Т1 микропроцессор осуществляет захват магистрали (процесс арбитража рассмотрен подробно в соответствующем разделе), при этом разрешается управление выходами nWTBT, nDIN, nDOUT, nIAKO, A/D. Сигнал nBSY принимает активный низкий уровень, на шине адреса/данных устанавливается адрес читаемых данных. Выход сигнала nSYNC остается запрещенным - это особенность К1801ВМ1, для корректной работы шины в этом случае требуется внешний подтягивающий резистор. На выходе nWTBT установлен высокий уровень, что означает выполнение операции чтения. По срезу Т2 на выходе nSYNC формируется активный низкий уровень. По фронту T2 выставленный адрес снимается с шины и выводы nAD переводятся в высокоимпедансное состояние, также выставляется активный низкий уровень на линии nDIN, далее микропроцессор переходит в состояние ожидания данных и сигнала подтверждения **nRPLY** от ведомого устройства. При этом запускается специальный таймер монитора шины, который осуществляет счет с частотой CLC/8. Если сигнал подтверждения nRPLY не будет получен в течение 56..64 тактов ССС, то цикл обмена прерывается и возникает программное исключение по вектору  $000004_8$  (или  $160002_8$  - зависит от состояния битов **PSW10** и **PSW11**). Разброс в величине таймаута связан с тем что фаза предделителя частоты СLС/8 при запуске таймера не обнуляется - предделитель считает непрерывно.

На диаграмме в такте **Т4** внешнее устройство выставляет данные, которые подлежат считыванию микропроцессором, и затем, по прошествии некоторого интервала формирует активный низкий уровень

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

сигнала подтверждения **nRPLY**. В общем же случае, согласно ГОСТ 26765.51-86, актуальные данные должны быть выставлены ведомым устройством не позднее чем 200 нс после среза активации сигнала **nRPLY**. На диаграмме момент выставления **nRPLY**, который определяется внешним устройством, намерено показан после фронта Т4. Микропроцессор фиксирует сигнал на своем входе nRPLY по нарастающему фронту тактового сигнала, при обнаружении активного низкого nRPLY два фронта тактового сигнала подряд (на приведенной диаграмме это Т5 и Т6, два цикла нужны так как данные от ведомого устройства могут запаздывать на интервал до 200 нс относительно активации nRPLY), цикл обмена полагается законченным, по фронту Т6 фиксируются читаемые данные на входах nAD и передаются внутренним схемам процессора, снимается активный сигнал nDIN и останавливается таймер монитора шины, затем происходит переход в ожидание снятия активного сигнала nRPLY. При этом детектирование неактивного высокого уровня nRPLY осуществляется по последовательным фронту и срезу тактового сигнала - сигнал на входе nRPLY должен быть неактивен сначала при нарастающем фронте CLK, а потом на срезе CLK следующего такта - таково условие срабатывания детектора. При обнаружении неактивного высокого уровня nRPLY запрещаются выходы управляющих сигналов nDIN, nDOUT, nWTBT. Далее, еще через один такт происходит снятие сигнала nBSY и выставление высокого уровня сигнала nSYNC. На диаграмме фронт сигнала nRPLY обнаруживается по срезу T7, а снятие сигналов nSYNC и nBSY происходит по срезу Т8. Высокий неактивный уровень nSYNC удерживается в течение одного такта и по срезу Т9 выход переходит в высокоимпедансное состояние, микропроцессор перестает выполнять роль ведущего устройства, магистраль полагается незанятой. Следует отметить, что таймер монитора шины в состоянии ожидания деактивации nRPLY не работает, поэтому имеется теоретическая возможность зависания системы.

Микропроцессор K1801BM1 чтение данных всегда выполняет 16-битными словами. Если требуется прочитать только один из байтов, то ненужные разряды игнорируются. Также микропроцессор выставляет адрес "как есть" (например чтение по @R0 выставляет на шину адреса непосредственно значение из регистра R0, @#000001 - на шину будет выставлено значение 1 и так далее), и чтение слов по нечетному адресу может приводить к некорректно прочитанным данным, поскольку внешняя память и устройства обычно не поддерживают такой режим - в этом случае для корректного чтения внешним схемам необходимо прочитать из памяти два последовательных слова и собрать из них ожидаемую процессором комбинацию байтов. При чтении байта по четному адресу процессор ожидает данные на линиях **nAD0-nAD7**, при чтении байта по нечетному адресу данные ожидаются на линиях **nAD8-nAD15**.

Ниже в справочных целях приведена диаграмма выполнения транзакции "Чтение" из ГОСТ 26765.51-86 с указанием регламентируемых временных параметров.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |



ж - Емонсл, урабень которого в данное время не имеет значения

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

#### 5.2 Транзакция "Запись"

Ниже приведена диаграмма выполнения микропроцессором цикла записи данных по шине МПИ в качестве ведущего устройства.

Начало транзакции аналогично началу транзакции "Чтение". В такте Т0 на магистраль МПИ находится в исходном незанятом состоянии, по срезу Т1 микропроцессор осуществляет захват магистрали, при этом разрешается управление выходами **nWTBT**, **nDIN**, **nDOUT**, **nIAKO**, **A/D**. Сигнал **nBSY** принимает активный низкий уровень, на шине адреса/данных устанавливается адрес записываемых данных. Выход сигнала nSYNC остается запрещенным (особенность K1801BM1). На выходе nWTBT установлен низкий уровень, что означает выполнение операции записи. По срезу T2 на выходе nSYNC формируется активный низкий уровень. По фронту Т2 выставленный адрес снимается с шины, выходы nAD остаются разрешенными и на них транслируется содержимое внутреннего регистра данных микропроцессора. В данный момент там необязательно могут находиться актуальные записываемые в текущей транзакции данные - они могут быть еще не подготовлены внутренними схемами процессора. Время подготовки зависит от того какая программная инструкция в данный момент обрабатывается микропрограммой и может составлять от нуля до нескольких тактов. При готовности данных во внутреннем регистре они начинают транслироваться на внешние выходы по фронту тактового сигнала. Для краткости диаграммы полагаем, что данные выданы внутренними схемами в такте Т3, практически же подготовка данных может занимать от нуля до нескольких тактов. По срезу следующего сигнала Т4 выставляется активный низкий уровень на линии **nDOUT** и значение признака байтовой операции **nWTBT**. Если происходить запись только одного из байт, то данный признак принимает значение активного низкого уровня. Запись, какого именно байта следует выполнить, определяется значением младшего бита адреса операции. Если происходит запись слова, то признак nWTBT принимает неактивное значение высокого уровня, выполнение операции записи слова по нечетному адресу приводит к некорректной записи данных. Далее микропроцессор переходит в состояние ожидания данных и сигнала подтверждения nRPLY от ведомого устройства. При этом запускается специальный таймер монитора шины, который осуществляет счет с частотой ССС/8. Если сигнал подтверждения nRPLY не будет получен в течение 56..64 тактов CLC, то цикл записи прерывается и возникает программное исключение по вектору  $000004_8$  (или  $160002_8$ ).



В такте **T5** внешнее устройство выполняет свою внутреннюю фиксацию записываемых данных с шины и затем, по прошествии некоторого интервала формирует активный низкий уровень сигнала подтверждения **nRPLY**. На диаграмме момент выставления **nRPLY**, который определяется внешним

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

устройством, намерено показан после фронта **T5**. Микропроцессор фиксирует сигнал на своем входе **nRPLY** по фронту тактового сигнала, при обнаружении активного низкого **nRPLY** два фронта тактового сигнала подряд (на приведенной диаграмме это **T6** и **T7**), цикл обмена полагается законченным. По фронту **T7** деактивируется сигнал **nDOUT** и останавливается таймер монитора шины, по срезу **T8** выходы шины данных A/D запрещаются, шина переходит в высокоимпедансное состояние. Завершение транзакции аналогично завершению транзакции "Чтение" - происходит переход в ожидание снятия активного сигнала **nRPLY**, при обнаружении деактивируются **nSYNC** и **nBSY**, магистраль переходит в неактивное состояние.

Ниже в справочных целях приведена диаграмма выполнения транзакции "Запись" из ГОСТ 26765.51-86 с указанием регламентируемых временных параметров





X-сигнал, уровень котпорого в данное время не имеет значения;

**X-X-**сигнал устанавливается при обмене байтами

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

## 5.3 Транзакция "Чтение-Модификация-Запись"

Транзакция "Чтение-Модификация-Запись" имеет принципиальное значение для многопроцессорных систем, так как позволяет выполнять изменения переменных в памяти атомарно - за одну неразделяемую на части операцию. В этом ее принципиальное отличие от пары, состоящей из отдельной транзакции "Чтение" и последующей транзакцией "Запись" по тому же самому адресу. Ниже приведена диаграмма выполнения микропроцессором цикла чтение-модификация-запись по шине МПИ в качестве ведущего устройства.



Начало транзакции модификации данных полностью аналогично транзакции "Чтение". На диаграмме для большей компактности удален начальный такт с неактивной магистралью МПИ. В момент фиксации данных по фронту ТЗ прочитанные данные передаются внутренним схемам микропроцессора, которые немедленно начинают над этими данными требуемую арифметическую или логическую операцию, а интерфейсный блок переходит в состояние ожидания деактивации сигнала nRPLY, при этом сигналы nSYNC и nBSY остаются активными. Эти действия выполняются блоками параллельно и независимо. Процессорному блоку может потребоваться несколько тактов для выполнения операции над данными, после ее завершения данные записываются в специальный внутренний регистр данных. После того как интерфейсный блок по срезу тактового сигнала обнаружит неактивный nRPLY и в регистре данных уже будут готовые модифицированные данные по фронту тактового сигнала (Т5 на диаграмме) будут разрешены выходы шины адреса/данных, и по срезу следующего тактового сигнала Т6 сформируется активный низкий уровень на выходе nDOUT и будет выставлен признак байтовой или словной операции. Завершение транзакции полностью аналогично завершению транзакции "Запись". Следует отметить что таймер монитора шины перезапускается отдельно для каждой из фаз транзакции и не работает в паузе между ними, когда ожидается готовность модифицированных данных от АЛУ и деактивация nRPLY.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |





\*- Сигнал, уровень котарого в данное время не итеет значения:

🛪 🛪 - сигнал устанавливается при обмене байтами

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

#### 5.4 Транзакция "Подтверждение прерывания"

Ниже приведена диаграмма выполнения микропроцессором цикла чтения адреса вектора прерывания от внешнего устройства. Этот цикл выполняется процессором в рамках алгоритма обработки векторного прерывания после сохранения текущих PSW и PC в стеке. Пунктирными линиями показано состояние высокого импеданса.

Также указана привязка установки и снятия управляющих выходов к фронтам тактового сигнала, при этом не учитывается внутренняя задержка, которая может достигать десятков наносекунд и, при высоком значении тактовой частоты, может быть сравнимой с длительностью такта.



Допустим что в такте **Т0** на магистрали МПИ нет ведущего устройства (однако обычно это не так, процессор сохранял PSW и PC согласно алгоритму входа в процедуру обработки прерывания), обмен не выполняется, полагаем это состояние исходным. По срезу **T1** микропроцессор осуществляет захват магистрали, при этом разрешается управление выходами **nWTBT**, **nDIN**, **nDOUT**, **nIAKO**. Сигнал **nBSY** принимает активный низкий уровень, сигнала **nSYNC** неактивен и остается таким на протяжении всей транзакции. На выходе **nWTBT** установлен высокий уровень, что означает выполнение операции чтения, выходы **nAD** находятся в высокоимпедансном состоянии, шина готова к приему данных от устройства. По фронту **T1** на выходе **nDIN** формируется активный низкий уровень. Через такт, по фронту **T2** на выходе **nIAKO** формируется низкий уровень и далее микропроцессор переходит в состояние ожидания данных (адреса вектора прерывания) и сигнала подтверждения **nRPLY** от ведомого устройства. При этом запускается специальный таймер монитора шины, который осуществляет счет с частотой **CLC/8**. Если сигнал подтверждения **nRPLY** не будет получен в течение 56..64 тактов **CLC**, то цикл обмена прерывается и возникает программное исключение по вектору 160012<sub>8</sub>. Разброс в величине таймаута связан с тем что фаза предделителя частоты **CLC/8** при запуске таймера не обнуляется - предделитель считает непрерывно.

На диаграмме в такте **T4** внешнее устройство выставляет данные, которые подлежат считыванию микропроцессором, и затем, по прошествии некоторого интервала формирует активный низкий уровень сигнала подтверждения **nRPLY**. В общем же случае, согласно ГОСТ 26765.51-86, актуальные данные

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

должны быть выставлены ведомым устройством не позднее чем 200 нс после среза активации сигнала **nRPLY**. На диаграмме момент выставления **nRPLY**, который определяется внешним устройством, намерено показан после фронта **T4**. Микропроцессор фиксирует сигнал на своем входе **nRPLY** по фронту тактового сигнала, при обнаружении активного **nRPLY** два фронта тактового сигнала подряд (на приведенной диаграмме это **T5** и **T6**, два цикла нужны так как данные от ведомого устройства могут запаздывать на интервал до 200 нс относительно активации **nRPLY**), цикл обмена полагается законченным, по фронту **T6** фиксируются читаемые данные и передаются внутренним схемам процессора, снимается активный сигнал **nDIN** и останавливается таймер монитора шины, затем в такте **T7** деактивируется сигнал **nIAKO** и происходит переход в ожидание снятия активного сигнала **nRPLY**. При этом по срезу тактового сигнала осуществляется детектирование неактивного высокого уровня **nRPLY** и при обнаружении такового запрещаются выходы управляющих сигналов **nDIN**, **nDOUT**, **nWTBT**, **nIAKO**.

Ведомое устройство которое выставило вектор на шину может снять активный запрос **nVIRQ** если у него больше нет других запросов на прерывание.

Ниже в справочных целях приведена диаграмма выполнения транзакции "Чтение вектора прерывания" из ГОСТ 26765.51-86 с указанием регламентируемых временных параметров.



22

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

## 5.5 Процедура арбитража доступа к магистрали

Ниже в справочных целях приведена диаграмма выполнения транзакции "Захват магистрали" из ГОСТ 26765.51-86 с указанием регламентируемых временных параметров.



| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

#### 5.6 Поддержка многопроцессорной конфигурации

Процессор 1801ВМ1 поддерживает работу в многопроцессорной конфигурации, которая позволяет строить системы, содержащие до четырех процессоров 1801ВМ1, непосредственно подключенных к общей шине. Каждому процессору в такой системе присваивается аппаратный номер от 0 до 3. Аппаратный номер процессора определяется комбинацией сигналов на входах **пРА1** и **пРА0**:

```
nPA1=1, nPA0=1 - процессор номер 0, высший приоритет доступа к шине nPA1=1, nPA0=0 - процессор номер 1 nPA1=0, nPA0=1 - процессор номер 2 nPA1=0, nPA0=0 - процессор номер 3
```

Если процессор единственный в системе (однопроцессорный вариант), то на данные входы должен быть подан высокий уровень. Процессор номер 0 называется ведущим, процессоры 1-3 называются ведомыми. Ведущей процессор всегда должен быть на вершине цепочки **nDMGI/nDMGO** и имеет наивысший приоритет доступа к шине, порядок ведомых процессоров в цепочке не важен.

От аппаратного номера процессора зависит следующий функционал:

- базовый адрес блока регистров внутреннего периферийного блока, периферийный блок будет отвечать на обращения по шине только по соответствующим адресам
- адрес первого обращения к регистру начального пуска после аппаратного сброса
- биты 9 и 8 слова состояния процессора **PSW**
- биты 4 и 3 регистра управления режимом 1777х0<sub>8</sub>
- ведущий процессор никогда не активирует **nDMR**
- ведомые процессоры игнорируют вход **nVIRQ**
- различная логика арбитража **nDMGI/nDMGO** для ведомых и ведущего процессоров

Адрес регистра используемого для переключения пользовательского и пультового режимов постоянен (177716<sub>8</sub>) и не зависит от номера процессора, также постоянен адрес ячеек для сохранения/извлечения **PC** и **PSW** пультового режима (177674<sub>8</sub>). Физическое разделение этих общих ресурсов в многопроцессорной системе может быть возложено на внешние схемы.

Для программной синхронизации доступа к общим ресурсам предполагается использование инструкций выполняющих обращение к шине при помощи транзакции чтение-модификация-запись. Процессор 1801ВМ1 выполняет такую транзакцию на шине МПИ атомарно, с монопольным захватом шины на все время выполнения транзакции. Например, процедуры захвата и освобождения синхронизирующего объекта (spinlock) могут быть основаны на инструкциях DECB или ASRB:

```
lock:
                                       lock:
      cmpb spinlock, #1
                                             asrb spinlock
      bne
           lock
                                             bcc
                                                   lock
      decb spinlock
                                             rts
                                                   РC
           lock
      bne
                                       unlock:
      rts
                                                   #1, spinlock
                                            mov
unlock:
                                                   РC
                                             rts
     mov
            #1, spinlock
      rts
```

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

## 6. Периферийный блок

Внутри микросхемы K1801 также имеется периферийный блок, который подключен к внешним выводам магистрали МПИ и может играть роль встроенного ведомого устройства магистрали. Это означает что регистры периферийного блока могут читаться и записываться по МПИ как внутренним процессорным блоком микросхемы, так и внешним по отношению к микросхеме агентом шины, например, другим процессором.

Базовый адрес периферийного блока зависит от физического номера процессора в системе (задается значениями на входах **nPA0**, **nPA1**):

| Входы                          | Номер процессора  | Диапазон адреса                          |
|--------------------------------|-------------------|------------------------------------------|
| <b>nPA1</b> =1, <b>nPA0</b> =1 | процессор номер 0 | 177700 <sub>8</sub> -177716 <sub>8</sub> |
| <b>nPA1</b> =1, <b>nPA0</b> =0 | процессор номер 1 | 177720 <sub>8</sub> -177736 <sub>8</sub> |
| <b>nPA1</b> =0, <b>nPA0</b> =1 | процессор номер 2 | 177740 <sub>8</sub> -177756 <sub>8</sub> |
| <b>nPA1</b> =0, <b>nPA0</b> =0 | процессор номер 3 | 177760 <sub>8</sub> -177776 <sub>8</sub> |

При обращении к диапазону адресов базового блока процессор всегда генерирует ответный сигнал  $\mathbf{nRPLY}$ , не требуется его формирование дополнительными внешними схемами. При обращении по адресу база внутреннего периферийного блока +  $16_8$  дополнительно генерируется активный внешний сигнал  $\mathbf{nSEL1}$  низкого уровня, независимо от того какой агент, внутренний или внешний обращается к данному адресу. При обращении по адресу база внутреннего периферийного блока +  $14_8$  дополнительно генерируется активный внешний сигнал  $\mathbf{nSEL2}$ . Сигналы  $\mathbf{nSEL1}$  и  $\mathbf{nSEL2}$  фиксируются по ниспадающему фронту  $\mathbf{nSYNC}$  и остаются неизменными на протяжении всего цикла обмена шины до нарастающего фронта  $\mathbf{nSYNC}$ .

При обращении к периферийному блоку по смещениям  $000_8$ - $012_8$  данные выдаются и принимаются внутренними схемами микропроцессора - регистрами управления и ВЕ-таймера. При обращении по смещениям  $014_8$ - $016_8$  данные должны быть выданы или приняты внешними схемами. Следующая таблица раскрывает особенности обращений к внутреннему периферийному блоку микросхемы:

| Операция | Агент шины | Адрес обращения                           | Линии <b>nAD</b> | nRPLY   |
|----------|------------|-------------------------------------------|------------------|---------|
| чтение   | внутренний | вне диапазона блока                       | вход             | внешний |
|          |            | база + 000 <sub>8</sub> -012 <sub>8</sub> | выход            | внутри  |
|          |            | база + 014 <sub>8</sub> -016 <sub>8</sub> | вход             | внутри  |
|          | внешний    | вне диапазона блока                       | вход             | внешний |
|          |            | база + 000 <sub>8</sub> -012 <sub>8</sub> | выход            | внутри  |
|          |            | база + 014 <sub>8</sub> -016 <sub>8</sub> | вход             | внутри  |
| запись   | внутренний | вне диапазона блока                       | вход             | внешний |
|          |            | база $+ 000_8$ - $012_8$                  | выход            | внутри  |
|          |            | база + 014 <sub>8</sub> -016 <sub>8</sub> | вход             | внутри  |
|          | внешний    | вне диапазона блока                       | вход             | внешний |
|          |            | база + 000 <sub>8</sub> -012 <sub>8</sub> | вход             | внутри  |
|          |            | база + 014 <sub>8</sub> -016 <sub>8</sub> | вход             | внутри  |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

Под внутренним агентом понимается собственный процессорный блок микросхемы, под внешним внешний процессор или другое устройство, осуществившее захват шины и являющееся в момент обращения ведущим. Таблица также показывает состояние линий **nAD**, при состоянии выход на шину транслируется содержимое соответствующего регистра, из которого осуществляется чтение, или данные, записываемые в регистр внутренним процессорным блоком. Последний столбец отображает формирование сигнала **nRPLY**, при обращении к периферийному блоку сигнал **nRPLY** формируется всегда.

Регистры периферийного блока можно условно разделить на три группы:

- регистры управления и состояния смещения  $000_8$ - $004_8$
- регистры BE-таймера смещения  $006_8$ - $012_8$
- внешние регистры **nSEL2** и **nSEL1** смещения  $014_8$ - $016_8$

Данные регистры описаны в следующих разделах.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

#### 6.1 Регистр управления режимом

| Name                                                                                                                                  | Name: CPU_MODE |    |    |    |    |   |   |   |   |   |     |     |    |    |     |
|---------------------------------------------------------------------------------------------------------------------------------------|----------------|----|----|----|----|---|---|---|---|---|-----|-----|----|----|-----|
| <b>Offset:</b> 177700 <sub>8</sub> + <номер процессора> * 20 <sub>8</sub> <b>Reset Value:</b> 177740 <sub>8</sub> (зависит от номера) |                |    |    |    |    |   |   |   |   |   |     |     |    |    |     |
| 15                                                                                                                                    | 14             | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4   | 3   | 2  | 1  | 0   |
| Readonly (Write ignored) R & W                                                                                                        |                |    |    |    |    |   |   | 7 |   |   |     |     |    |    |     |
| 1                                                                                                                                     | 1              | 1  | 1  | 1  | 1  | 1 | 1 | 1 | 1 | 1 | PA1 | PA0 | WT | ST | HLT |

Регистр режима, начальное значение  $177740_8$  (зависит от аппаратного номера процессора)

Биты 0,1,2 регистра режима используются для синхронизации пуска подчиненных процессоров главным процессором в многопроцессорной системе, т.к. блок регистров каждого процессора доступен на шине любому другому процессору вне зависимости от состояния процессора-владельца

- **HLT** останов конвейера обработки микрокоманд. Процессор останавливается полностью, выход из этого состояния возможен только при сбросе этого бита, выполняемого внешним агентом на шине МПИ путем прямой записи в регистр или по аппаратному сбросу микропроцессора. При выполнении микрокода это бит также может устанавливаться записью 0 в 25 разряд специального управляющего вектора, но рабочая версия микропрограммы эту возможность никогда не использует.
- **ST** остановить конвейер микроинструкций после загрузки регистра инструкций. Если этот бит имеет единичное значение, то при загрузке слова кода очередной команды в регистр инструкций, происходит установка бита **HLT** и конвейер останавливается, таким образом, возможно пошаговое исполнение программы под управлением внешнего агента по шине МПИ.
- **WT** при установке этого бита происходит переход в режим ожидания прерывания, бит автоматически устанавливается инструкцией WAIT. При наступлении разрешенного прерывания этот бит сбрасывается и происходит переход из режима ожидания прерывания в рабочий режим. Физически этот бит совпадает с флагом **WCPU** в блоке прерываний. Может управляться микропрограммой через запись в специальный управляющий вектор.
- **PA1, PA0** аппаратный номер процессора в многопроцессорной системе, для ведущего процессора в данном поле считывается значение 0, для ведомых 1,2 или 3.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

#### 6.2 Регистр вектора прерывания рестарта

| Name                                                                                              | Name: CPU_IVEC                            |    |    |    |    |   |   |   |   |   |   |   |   |   |   |
|---------------------------------------------------------------------------------------------------|-------------------------------------------|----|----|----|----|---|---|---|---|---|---|---|---|---|---|
| <b>Offset:</b> 177702 <sub>8</sub> + <номер процессора> * 20 <sub>8</sub> <b>Reset Value:</b> N/A |                                           |    |    |    |    |   |   |   |   |   |   |   |   |   |   |
| 15                                                                                                | 14                                        | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|                                                                                                   | Write only (Read as 177777 <sub>8</sub> ) |    |    |    |    |   |   |   |   |   |   |   |   |   |   |
|                                                                                                   | Unknown                                   |    |    |    |    |   |   |   |   |   |   |   |   |   |   |

Регистр адреса прерывания, начальное значение 1777778, только для записи

Данный регистр представляет собой рудиментарный остаток от K1801BE1. Предполагалось что при записи в данный регистр записываемое значение будет сохраняться и при этом активироваться запрос на прерывание. Пока данный запрос на прерывание не будет обработан, регистр вектора рестарта делается более недоступным по шине - при обращении к нему не генерируется **nRPLY**, и также запись нового значения не осуществляется. Таким образом внешний агент может узнать что процессор-владелец регистра еще не обработал прерывание. Обработка возникшего запроса предполагалась по вектору, значение которого было записано в данный регистр рестарта. Однако ни K1801BM1A ни K1801BM1Г не реализует полный функционал запроса на прерывание от регистра вектора рестарта - данный запрос просто не подключен к блоку обработки прерываний. При записи произвольных данных в регистр он "пропадает" из адресного пространства, так как внутренний запрос на прерывание установлен и блокирует генерацию **nRPLY**. Но, как выяснилось, процессоры K1801BM1 ошибочно сбрасывают этот запрос на прерывание при обработке инструкции **EMT**, таким образом регистр вектора рестарта становится снова доступен на шине.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

#### 6.3 Регистр флагов ошибок

| Name                                                                      | Name: CPU_ERROR |    |    |    |    |   |   |                                  |  |  |        |       |   |     |   |
|---------------------------------------------------------------------------|-----------------|----|----|----|----|---|---|----------------------------------|--|--|--------|-------|---|-----|---|
| <b>Offset:</b> 177704 <sub>8</sub> + <номер процессора> * 20 <sub>8</sub> |                 |    |    |    |    |   | 3 | Reset Value: 177440 <sub>8</sub> |  |  |        |       |   |     |   |
| 15                                                                        | 14              | 13 | 12 | 11 | 10 | 9 | 8 | 7 6 5 4 3 2 1 0                  |  |  |        |       |   |     | 0 |
| Readonly (Write ignored)                                                  |                 |    |    |    |    |   |   |                                  |  |  | Read & | write | • |     |   |
| 1                                                                         | 1               | 1  | 1  | 1  | 1  | 1 | 1 | ER7 OAT 1 QTO ER3 ER2 UOP I      |  |  |        |       |   | DBL |   |

Регистр ошибки, начальное значение после сброса  $177440_8$  - все используемые флаги ошибок очищены. Единичное значение флага означает что имела место соответствующая ошибочная ситуация.

- DBL double error двойная ошибка (повторная установка битов UOP, QTO, OAT, ER7)
- UOP unknown opcode недопустимая команда, взывает сброс микропрограммного автомата
- **ER2** резервный бит, не вызывает исключений, никогда не устанавливается микрокодом
- ER3 резервный бит, не вызывает исключений
- QTO qbus timeout тайм-аут обращения к внешнему устройству
- **OAT** odd address trap словное обращение по нечетному адресу, поскольку детектор обращения по нечетному адресу в 1801ВМ1 аппаратно заблокирован, то данный бит никогда не устанавливается.
  - ЕR7 резервный бит, не вызывает исключений, но может вызвать двойную ошибку

Все биты ошибок безусловно сбрасываются при загрузке нового кода команды во внутренний регистр инструкций, таким образом, регистр ошибок отображает ошибочные ситуации возникшие при выполнении текущей команды. Поэтому значение некоторых битов ошибок не может быть прочитано программным способом самим процессором - инструкция успешного чтения данных из самого регистра выполняется без ошибок **DBL**, **UOP**, **QTO**, **OAT**, эти биты будут сброшены. Но регистр ошибок может быть прочитан внешним агентом на шине МПИ (например, другим процессором) и полученная информация может быть использована в отладочных и диагностических целях.

Биты **ER2**, **ER3**, **ER7** могут устанавливаться микропрограммой через запись в специальный управляющий вектор, но на практике рабочей версией микропрограммы эта возможность не используется, вероятно эти флаги могли использоваться при отладке микропрограммы.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

#### 6.4 Регистры встроенного таймера К1801ВМ1

Встроенный таймер K1801BM1 является унаследован от однокристального микроконтроллера K1801BE1. Таймер является недокументированным, и некоторый процент микросхем K1801BM1A/Б/В имеют неработоспособный блок встроенного таймера. Микросхема K1801BM1Г имеет гарантировано работоспособный блок таймера, а также дополнительно поддерживает прерывание от этого блока.



| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

Таймер имеет в своем составе следующие блоки:

- 16-битный декрементируемый счетчик
- 16-битный регистр значения перезагрузки и/или захвата текущего значения счетчика
- регистр управления таймером
- регистр управления
- предделитель входной процессорной частоты ССС на 4
- дополнительный делитель частоты CLC на 128<sub>10</sub> (формируется делением CLC/4 на 32)
- детектор ниспадающего фронта на входе **nSP**

Тактирование счетчика таймера может осуществляться одной из следующего набора частот:

- внешняя тактовая частота, поступающая на внешний вход микросхемы nSP
- частота с предделителя CLC/128
- частота с предделителя СLС/128 дополнительно деленная на 4
- частота с предделителя ССС/128 дополнительно деленная на 16
- частота с предделителя ССС/128 дополнительно деленная на 64

Также в процессоре  $K1801BM1\Gamma$  таймер может генерировать прерывания по вектору  $270_8$ , в процессоре K1801BM1A данная функция отключена, прерывания о таймера не генерируются

Все внутренние управляющие схемы таймера тактируются частотой **CLC/4**. Предделитель и делители **CLC** программно недоступны, работают постоянно и не сбрасываются при обращении к регистрам таймера или при сбросе всего процессора по входу **nDCLO**.

Для внешней частоты **nSP** счетный такт формируется по ниспадающему фронта сигнала, синхронизированного с частотой **CLC/4**, поэтому значение входной частоты не может быть больше чем **CLC/8**, а длительность любого полупериода должна превышать длительность периода **CLC/4**.

Таймер может быть настроен на следующие режимы:

- декрементный счет с остановом по достижению счетчика нулевого значения
- декрементный счет с перезагрузкой счетчика значением из регистра перезагрузки при достижении счетчика нулевого значения с последующим продолжением счета
- декрементный счет с захватом текущего значения счетчика в регистре перезагрузки при обнаружении ниспадающего фронта на входе **nSP**. В этом режиме счетчик не останавливается при достижении нуля, а переходит на значение 177777<sub>8</sub>. Обратное копирование из регистра перезагрузки в регистр счетчика при достижении счетчиком нуля в данном режиме не выполняется.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

#### 6.5 Регистр значения перезагрузки и захвата

| Name                                                                      | Name: TVE_LIMIT |    |    |    |    |   |   |                 |  |  |  |  |  |  |  |
|---------------------------------------------------------------------------|-----------------|----|----|----|----|---|---|-----------------|--|--|--|--|--|--|--|
| <b>Offset:</b> 177706 <sub>8</sub> + <номер процессора> * 20 <sub>8</sub> |                 |    |    |    |    |   |   |                 |  |  |  |  |  |  |  |
| 15                                                                        | 14              | 13 | 12 | 11 | 10 | 9 | 8 | 7 6 5 4 3 2 1 0 |  |  |  |  |  |  |  |
|                                                                           | Read & Write    |    |    |    |    |   |   |                 |  |  |  |  |  |  |  |
|                                                                           | Limit           |    |    |    |    |   |   |                 |  |  |  |  |  |  |  |

**Limit** – 16-битное начальное значение счета

Может быть настроен режим, при котором в данный регистр копируется содержимое регистра счета по ниспадающему фронту на внешнем входе **nSP**.

Вне зависимости от режима работы, при записи со стороны процессора в регистр управления таймера TVE\_CSR содержимое регистра TVE\_LIMIT копируется в регистр счетчика TVE\_COUNT.

Начальное значение регистра после включения питания не определено, зависит от того в какое псевдослучайное состояние установятся триггеры регистра. Сброс по входам **nINIT** и **nDCLO** никак не изменяет состояние регистра **TVE\_LIMIT**.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

#### 6.6 Регистр счетчика таймера

| Name                                                                      | Name: TVE_COUNT          |    |    |    |    |   |   |                   |  |  |  |  |  |  |  |
|---------------------------------------------------------------------------|--------------------------|----|----|----|----|---|---|-------------------|--|--|--|--|--|--|--|
| <b>Offset:</b> 177710 <sub>8</sub> + <номер процессора> * 20 <sub>8</sub> |                          |    |    |    |    |   |   |                   |  |  |  |  |  |  |  |
| 15                                                                        | 14                       | 13 | 12 | 11 | 10 | 9 | 8 | 8 7 6 5 4 3 2 1 0 |  |  |  |  |  |  |  |
|                                                                           | Readonly (Write Ignored) |    |    |    |    |   |   |                   |  |  |  |  |  |  |  |
|                                                                           | Count                    |    |    |    |    |   |   |                   |  |  |  |  |  |  |  |

**Count** – 16-битное текущее значение счетчика таймера

Декрементируется с частотой **nSP**, или **CLC/128** опционально деленной на **4**, **16** или **64**. Если настроен режим перезагрузки счетчика значением из регистра **TVE\_LIMIT**, то перезагрузка осуществляется в течение 4 тактов **CLC** (не **CLC/128**) после перехода счетчика из значения 1 в значение 0, таким образом, счетчик последовательно принимает следующие значения: N, N-1, N-2, ...., 3, 2, 1, (кратковременный 0), N, N-1... Фаза предделителя и делителей, а также фаза детектора ниспадающего фронта **nSP** при этом сохраняется неизменной и равномерность периода счета не нарушается. Для простоты программной модели можно считать что значение **0** пропускается, хотя при некотором стечении обстоятельств и может быть прочитано из регистра.

Вне зависимости от режима работы таймера, при каждой записи в регистр управления **TVE\_CSR** происходит переписывание значения регистра **TVE\_LIMIT** в регистр **TVE\_COUNT**.

При условии, что не установлен бит **CAP** в регистре **TVE\_CSR** происходит загрузка счетчика значением из регистра **TVE\_LIMIT** при достижении счетчиком нулевого значения. Тут имеется особенность - загрузка происходит только в том случае, если счетчик перед этим был ненулевым (имел единичное значение и был декрементирован), если же в **TVE\_LIMIT** записано нулевое значение, то оно загружается один раз, далее условие ненулевого значения счетчика в предыдущем такте не выполняется и новой загрузки не происходит. В следующем такте счета, счетчик принимает значение **1777778** и продолжает дальнейший счет.

Начальное значение регистра после включения питания не определено, зависит от того в какое псевдослучайное состояние установятся триггеры регистра. Сброс по входам **nINIT** и **nDCLO** никак не изменяет состояние регистра **TVE COUNT**.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

#### 6.7 Регистр управления таймера

| Name                                                                      | Name: TVE_CSR |    |    |    |    |   |                                  |                            |                 |         |   |  |  |    |   |
|---------------------------------------------------------------------------|---------------|----|----|----|----|---|----------------------------------|----------------------------|-----------------|---------|---|--|--|----|---|
| <b>Offset:</b> 177712 <sub>8</sub> + <номер процессора> * 20 <sub>8</sub> |               |    |    |    |    |   | Reset Value: 177400 <sub>8</sub> |                            |                 |         |   |  |  |    |   |
| 15                                                                        | 14            | 13 | 12 | 11 | 10 | 9 | 8                                | 7                          | 7 6 5 4 3 2 1 0 |         |   |  |  |    | 0 |
| Readonly                                                                  |               |    |    |    |    |   |                                  |                            | Read &          | . Write | 2 |  |  |    |   |
| 1                                                                         | 1             | 1  | 1  | 1  | 1  | 1 | 1                                | FL D4 D16 RUN OS MON CAP S |                 |         |   |  |  | SP |   |

**FL** – Аппаратно устанавливается схемой таймера в единицу в случае наступления события таймера. Событием таймера может быть момент перехода счетчика через нуль или захват текущего значения счетчика по ниспадающему фронту на входе **nSP**. Для установки бита **FL** должен быть разрешен мониторинг события таймера - бит **MON** должен быть установлен программой в единичное значение. На самом деле, при наступлении события таймера (переход счетчика через нуль или захват значения счетчика) генерируется запрос на прерывание, при запуске обработки прерывания данный запрос сбрасывается. Бит **FL** устанавливается только в том случае если возник новый запрос на прерывание а старый еще не был обработан. Поскольку функция обслуживания прерывания от таймера в K1801BM1A заблокирована, то бит **FL** будет реально установлен только после второго срабатывания таймера. После включения питания или сброса **nDCLO** при самом первом событии таймера данный бит не устанавливается. При втором и последующих событиях этот бит работает правильно, поскольку внутренний флаг запроса на прерывание уже установлен. Для процессора 1801BM1Г возможна обработка прерываний от таймера, и бит **FL** будет выполнять роль флага переполнения - будет устанавливаться при возникновении события если прерывание от предыдущего события еще не обработано

**D4** – разрешить делитель на 4, делители 1/4 и 1/16 включаются последовательно

**D16** – разрешить делитель на 16, делители 1/4 и 1/16 включаются последовательно

RUN — запись единицы разрешает работу счетчика, значение из TVE\_LIMIT копируется в TVE\_COUNT и далее значение счетчика будет уменьшатся на единицу с заданной частотой. Запись нуля останавливает счетчик (при этом значение из TVE\_LIMIT также копируется в TVE\_COUNT как и при любой записи в регистр управления). Если установлен бит OS то при достижении нулевого значения счетчика данный бит будет сброшен аппаратно схемой таймера. Бит RUN сбрасывается только событием перехода через нуль при сброшенном бите CAP. По событию захвата при ниспадающем фронте на входе nSP и установленном бите CAP счетчик не останавливается и всегда продолжает счет.

OS – использовать однократный режим, при достижении счетчиком нуля, бит RUN будет сброшен, таймер перезагружен и остановлен. Для использования этого режима также необходимо сбросить бит CAP, т.е. если оба бита OS и CAP установлены, то таймер не остановится при переходе счетчика через нуль, а будет продолжать отсчет, так как установленный бит выбирает генерацию события таймера по ниспадающему фронту на входе nSP.

MON — разрешить мониторинг события таймера - "переход счетчика через нуль" или "захват значения счетчика", устанавливать бит **FL** при возникновении события таймера. Также для  $1801BM1\Gamma$  данный бит разрешает запрос прерывания от таймера.

**CAP** - режим захвата, по ниспадающему фронту на входе **nSP** осуществить копирование регистра счетчика **TVE\_COUNT** в регистр предела **TVE\_LIMIT**, при этом генерируется событие таймера. Бит **RUN** также должен быть установлен, иначе событие не генерируется. При нулевом значении бита **CAP** таймер генерирует событие при переходе счетчика через значение нуль и осуществляет загрузку регистра счетчика из регистра предела.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

 ${f SP}$  - выбор режим тактирования счетчика таймера по ниспадающему фронту на входе  ${f nSP}$ , делители на 4 и на 16 в данном случае никак не влияют на результирующую частоту тактирования таймера.

## Таблица частоты тактирования счетчика таймера

| D4 | D16 | SP | Частота                                            |
|----|-----|----|----------------------------------------------------|
| X  | X   | 1  | вход <b>nSP</b> (CLC/8 <sub>10</sub> максимальная) |
| 0  | 0   | 0  | <b>CLC</b> /128 <sub>10</sub>                      |
| 0  | 1   | 0  | <b>CLC</b> /2048 <sub>10</sub>                     |
| 1  | 0   | 0  | CLC/512 <sub>10</sub>                              |
| 1  | 1   | 0  | CLC/8192 <sub>10</sub>                             |

## Режимы работы таймера

| RUN | OS | CAP | Режим                                                                                    |
|-----|----|-----|------------------------------------------------------------------------------------------|
| 0   | X  | X   | Остановлен                                                                               |
| 1   | 0  | 0   | Непрерывный счет с перезагрузкой счетчика                                                |
| 1   | 1  | 0   | Однократный счет с предзагрузкой счетчика                                                |
| 1   | Х  | 1   | Непрерывный счет без перезагрузки счетчика, захват значения счетчика по входу <b>nSP</b> |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |
|-----------------------------------------|-------------------|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |

### 7. Процессорный блок



В составе процессорного блока можно выделить следующие основные компоненты:

- блок микропрограммного управления, осуществляет декодирование инструкций и формирование необходимых последовательностей сигналов для их выполнения в других обрабатывающих блоках процессора, использует отдельный внутренний регистр инструкций, в котором хранится код исполняемой инструкции
- блок обработки прерываний и исключений, получает на входы все имеющиеся сигналы прерываний и исключений, сигналы их маскирования или запрета, производит их упорядочивание по приоритету и передает информацию о текущем наиболее приоритетном событии блоку микропрограммного управления
- операционный блок, выполняет собственно обработку и хранение данных, содержит в своем составе отдельную внутреннюю шину данных, блок взаимодействия с шиной МПИ, схему обмена байтов, оперативный регистр данных **Q**, оперативный регистр адреса транзакции МПИ **A**, слово состояния процессора **PSW**, арифметико-логическое устройство и блок регистров общего назначения

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

## 7.1 Блок микропрограммного управления

Ниже приведена диаграмма блока микропрограммного управления и источники входных сигналов данного блока. Выходы блока управляют работой практически всех остальных блоков процессора.



В блоке микропрограммного управления можно выделить следующие компоненты:

- регистр микроадреса **MA**, этот регистр содержит 7-битное значение адреса текущей микроинструкции. При аппаратном сбросе процессора регистр микроадреса безусловно принимает значение **00**, обеспечивая начальный пуск. При возникновении ситуации микросброса (внутренний сброс микропрограммного автомата, возникает по ряду причин недопустимый код инструкции, тайм-аут ввода-вывода и прочее) регистр принимает значение **01**, обеспечивая прекращение выполнения текущей машинной инструкции и принудительный безусловный переход к последовательности микроинструкций обработки исключений. Во всех остальных случая регистр микроадреса принимает значение адреса следующей микроинструкции в последовательности, формируемое на части выходов логической матрицы
- регистр статуса прерывания MCIR, этот регистр содержит 3-битное значение, обычно формируемое блоком обработки прерываний и исключений. Также значение может формироваться с выходов логической матрицы, это используется при обработке инструкций программных исключений типа HALT, IOT и тому подобных

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

- регистр инструкций **IR**, 16-битный регистр, содержащий слово текущей машинной инструкции, записывается исключительно результатом транзакций чтения внешней шины. На некоторых этапах работы микропрограммного автомата значение этого регистра игнорируется, например, при начальном пуске или обработке неопределенного кода инструкции
- регистр флагов **FR**, внутренний 5-битный регистр, старший разряд всегда принимает значение четвертого разряда слова состояния процессора (флаг **T**), остальные разряды могут также загружаться из младших битов **PSW**, либо получать значения арифметических флагов напрямую от АЛУ. Это сделано для возможной микропрограммной реализации различных сложных инструкций типа MUL, без модификации программно-видимых арифметических флагов
- универсальная программируемая логическая матрица на 31 вход и 34 выхода. Матрица реализует 34 универсальных однобитовых функции от 31 входных аргументов. Время прохождения сигналов через матрицу составляет два такта частоты ССС. В моменты времени когда работа матрицы не требуется (например, идет ожидание завершения операции чтения на шине МПИ) с транзисторов матрицы снимается питание, что приводит к снижению потребления структурами п-МОП. Матрица содержит три ступени логические умножения, логические сложения и выходные инверторы. Ступень логических умножений содержит 250 функций логических произведений от 31 входного аргумента и 31 инверсии входных аргументов. Под программированием матрицы понимается что в функции произведений могут быть включены входные аргументы и их инверсии в произвольном порядке, или не подключены вовсе. Подключение аргументов производится масочным способом при производстве микросхемы и не может быть изменено в процессе дальнейшей эксплуатации. Вторая ступень содержит 34 функции логического сложения каждая от 250 аргументов, аргументами являются выходы функций логического умножения первой стадии. Функции логического сложения второй стадии также являются программируемыми - масочным способом задаются подключаемые аргументы. Выходы функций второй ступени поступают на программируемые 34 инвертора, инверсия которых также задается масочным способом при изготовлении микросхемы. Такая структура матрицы позволяет реализовать независимые варианты 34 комбинационных функций. 1801BM1Γ Микропроцессоры 1801BM1A И имеют различные варианты программирования матрицы, соответственно в них реализованы различные варианты поведения микропрограммного автомата

Функционирование блока микропрограммного управления основано на переборе микроадресов. Как таковых микроинструкций нет, есть набор микроадресов, загружаемых в регистр  $\mathbf{M}\mathbf{A}$ . Значение этого регистра и ряд других аргументов подается на вход матрицы, матрица формирует среди прочих значений поле следующего микроадреса  $\mathbf{N}\mathbf{A}$  – это значение, которое будет загружено в конце цикла в регистр  $\mathbf{M}\mathbf{A}$ .

Цикл работы микропрограммного автомата занимает минимум 2 такта входной частоты **CLC**, но может быть удлинен на произвольное количество тактов по ряду причин:

- ожидание готовности результата АЛУ
- ожидание завершения чтения данных на шине МПИ, когда данные нужны в качестве аргумента для операции АЛУ, данные будут занесены в регистр  ${\bf Q}$  и использованы в операции
- ожидания завершения чтения кода инструкции на шине МПИ и записи его в регистр инструкций **IR**
- ожидание завершения опроса блока прерываний

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

• ожидание освобождения регистра адреса **A** для инициирования новой транзакции на шине МПИ в конвейере

В каждом цикле работы микропрограммного автомата АЛУ принимает два входных аргумента с шин X и Y и выполняет заданную арифметическую или логическую операцию, результат которой выдается на шину X и опционально может быть записан или в регистре общего назначения, или в регистр слова состояния PSW, или в регистры адреса A и данных Q. В регистры адреса или данных опционально может осуществляться запись аргумента с шины X до выполнения операции АЛУ, например так запускается чтение слова кода очередной инструкции по значению счетчика PC, при этом в данном цикле АЛУ выполняет операцию сложения PC (блок POH выдает на шину X) + 2 (генератор констант выдает на шину Y), но в регистр адреса будет записано значение еще до модификации, это позволяет уменьшить количество циклов микропрограммного автомата, нужных для обработки процессорных инструкций. Также в каждом цикле может быть опционально запущен опрос блока прерываний, который завершается записью регистров MCIR и VSEL. Эти регистры могут быть записаны также непосредственно в ходе обработки некоторых инструкций (EMT, TRAP, и так далее) и использованы для последующего вызова обработки исключений.

Характерные последовательности перебора микроадресов при обработке прерываний и исключений, а также исполнении процессорных инструкций приведены в разделе описания микропрограммы.

#### Назначение выходов блока микропрограммного управления

| 00<br>05 | NA6<br>~NA5 | Адрес следующей микроинструкции, значение формируемое данными выходами будет загружено в регистр текущего микроадреса <b>МА</b> после выполнения текущей |
|----------|-------------|----------------------------------------------------------------------------------------------------------------------------------------------------------|
| 09       | ~NA4        | микроинструкции. При аппаратном сбросе процессора или внутреннем сбросе                                                                                  |
| 15       | ~NA3        | микропрограммного автомата данное поле игнорируется                                                                                                      |
| 19       | NA2         |                                                                                                                                                          |
| 24       | NA1         |                                                                                                                                                          |
| 29       | NA0         |                                                                                                                                                          |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| 01<br>02       | TPLM |     | ределяє                                                        | ет операци                            | ию с реги  | стром инс  | струкций <b>IR</b> , возможна произвольная комбинация                                                                                                                        |  |
|----------------|------|-----|----------------------------------------------------------------|---------------------------------------|------------|------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 03             |      |     | • запуск чтения кода следующей инструкции на шине МПИ          |                                       |            |            |                                                                                                                                                                              |  |
|                |      |     | • 02                                                           | кидание за                            | авершения  | я чтения и | записи прочитанного значения в регистр <b>IR</b>                                                                                                                             |  |
|                |      |     | • запуск опроса блока прерываний и получения результата в MCIR |                                       |            |            |                                                                                                                                                                              |  |
|                |      |     |                                                                | MCIR                                  | Wait       | Read       | Примечание                                                                                                                                                                   |  |
|                |      |     | 000                                                            | нет                                   | нет        | нет        | нет операции                                                                                                                                                                 |  |
|                |      |     | 001                                                            | нет                                   | да         | нет        | ожидание завершения чтения кода следующей инструкции в <b>IR</b> , при этом текущая инструкция RTT                                                                           |  |
|                |      |     | 010                                                            | нет                                   | нет        | нет        | нет операции                                                                                                                                                                 |  |
|                |      |     | 011                                                            | да                                    | да         | да         | запуск чтения кода следующей инструкции по шине МПИ (если не было запущено ранее) с ожиданием завершения, одновременный запуск проверки состояния блока обработки прерываний |  |
|                |      |     | 100                                                            | нет                                   | нет        | да         | ранняя предвыборка кода следующей инструкции, чтение на шине МПИ запускается, но его завершение не ожидается в данном микроцикле                                             |  |
|                |      |     | 101                                                            | да                                    | нет        | нет        | только проверка наличия прерываний,<br>используется инструкцией WAIT                                                                                                         |  |
|                |      |     | 110                                                            | нет                                   | нет        | нет        | нет операции                                                                                                                                                                 |  |
|                |      |     | 111                                                            | да                                    | да         | нет        | ожидание завершения чтения кода следующей инструкции в <b>IR</b> , при этом текущая инструкция не RTT                                                                        |  |
| 06<br>07<br>08 | QBUS | Фла | аг опер                                                        | овой опера<br>ации запис<br>ации чтен | си на шин  | е МПИ      |                                                                                                                                                                              |  |
|                |      |     | 00x                                                            | нет опера                             | ации       |            |                                                                                                                                                                              |  |
|                |      |     | 010                                                            | запись сл                             | това       |            |                                                                                                                                                                              |  |
|                |      |     | 011                                                            | запись ба                             | айта       |            |                                                                                                                                                                              |  |
|                |      |     | 100                                                            | чтение с.                             | лова       |            |                                                                                                                                                                              |  |
|                |      |     | 101                                                            | чтение б                              | айта (чита | ается слов | 0)                                                                                                                                                                           |  |
|                |      |     | 110                                                            | чтение-м                              | одификац   | ция-запись | слова                                                                                                                                                                        |  |
|                |      |     | 111                                                            | чтение-м                              | одификац   | ция-запись | ь байта                                                                                                                                                                      |  |
|                |      |     |                                                                |                                       |            |            |                                                                                                                                                                              |  |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| 4<br>21<br>22 | PLOP    | Управление записью арифметических флагов <b>PSW</b> из результирующих флагов АЛУ                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
|---------------|---------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 10            | Не ожид | ать данные чтения на шине МПИ                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| 11<br>13      | PLX     | Данные флаги являются многофункциональными, определяют тип операнда на шине <b>Y</b> , разрешают запись специального управляющего вектора, определяют тип операции АЛУ                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
| 12            | UOP     | Неопределенная операция, при возникновении этого активного флага микропрограммный автомат переходит на адрес 01, все операции записи блокируются, устанавливается флаг запроса на исключение Undefined Opcode. Таким образом прекращается исполнение текущей последовательности микроинструкций и происходит переход на начальный анализ исключений. Также установка данного флага вызывает безусловный запрос на заполнение регистра MCIR блоком прерываний, в итоге процессор начнет обрабатывать исключение по вектору 0000108 (если нет более приоритетных исключений). Флаг генерируется на всех недопустимых адресах, а также как результат декодирования кода инструкции в регистре IR.  Флаг также блокирует на протяжении текущего микроцикла любые записи в регистры, слово состояния, и запуск транзакций на шине МПИ - это позволяет избежать разрушения состояния микропроцессора при неопределенной операции |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| 13 | OP0 |
|----|-----|
| 14 | OP1 |
| 16 | OP2 |
| 17 | OP3 |

Код операции АЛУ или выбор типа операнда на шине Ү:

| 000x, 0011 | X + Y  |
|------------|--------|
| 0010       | X & ~Y |
| 010x, 0111 | Y - X  |
| 0110       | X^Y    |
| 1000       | Y      |
| 10x1       | X      |
| 1010       | X   Y  |
| 110x, 1111 | X - Y  |
| 1110       | X & Y  |

11, 13 и 14 разряды определяют тип операнда на шине  $\mathbf{Y}$  - регистр, константа или вектор, а также разрешают запись специального управляющего вектора

| 14 | 13 | 11 | Трансляция на шину Ү                                               |
|----|----|----|--------------------------------------------------------------------|
| 0  | 0  | 0  | <b>R0-R13</b> , <b>PSW</b> , <b>Q</b> (индекс в разрядах 28-25)    |
| 0  | 0  | 1  | константа ([28:25] != $0010_2$ ) или вектор ([28:25] == $0010_2$ ) |
| 0  | 1  | 0  | константа ([28:25] != $0010_2$ ) или вектор ([28:25] == $0010_2$ ) |
| 0  | 1  | 1  | константа ([28:25] != $0010_2$ ) или вектор ([28:25] == $0010_2$ ) |
| 1  | 0  | 0  | <b>R0-R13</b> , <b>PSW</b> , <b>Q</b> (индекс в разрядах 28-25)    |
| 1  | 0  | 1  | константа ([28:25] != $0010_2$ ) или вектор ([28:25] == $0010_2$ ) |
| 1  | 1  | 0  | R12 (предположительно не используется)                             |
| 1  | 1  | 1  | R12   константа/вектор (предположительно не используется)          |

Признак словной операции : 0 - операция с байтом, 1 - операция со словом
 Фиксация - записать результат и флаги операции АЛУ в регистры РОН/PSW
 Не ожидать освобождения регистра А или завершения записи на шине МПИ

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| 25 | ~Y3 |
|----|-----|
| 26 | ~Y2 |
| 27 | ~Y1 |
| 28 | ~Y0 |

Данное поле имеет несколько значений:

Индекс регистра, определяет что будет выставлено на входную шину  $\mathbf{Y}$  АЛУ блоком регистров. Если биты данного поля инвертировать и взять в обратном порядке, то получится индекс регистра, совпадающий (для регистров 0-7) с регистровым индексом в полях процессорных инструкций.

| 0000 | RO | 0100 | R4 | 1000 | R8  | 1100 | R12 |
|------|----|------|----|------|-----|------|-----|
| 0001 | R1 | 0101 | R5 | 1001 | R9  | 1101 | R13 |
| 0010 | R2 | 0110 | R6 | 1010 | R10 | 1110 | PSW |
| 0011 | R3 | 0111 | R7 | 1011 | R11 | 1111 | Q   |

Также поле отвечает за выбор константы, выдаваемой на шину  $\mathbf{Y}$  как аргумент АЛУ (см. описание поля OP13-OP17):

| 0000 | <b>IR</b> [3:0] - SEx/CLx | 1000 | <b>IR</b> [7:0]<<1 со знаком |
|------|---------------------------|------|------------------------------|
| 0001 | 000340 <sub>8</sub>       | 1001 | 1000008                      |
| 0010 | VSEL table                | 1010 | 177676 <sub>8</sub>          |
| 0011 | 0000028                   | 1011 | 0000208                      |
| 0100 | <b>IR</b> [5:0]<<1 - SOB  | 1100 | флаг переноса С              |
| 0101 | 177716 <sub>8</sub>       | 1101 | 177400 <sub>8</sub>          |
| 0110 | 1777778                   | 1110 | 0000108                      |
| 0111 | 0000018                   | 1111 | 0000008                      |

Также поле определяет режим сдвигателя на выходе АЛУ для одноадресных операций сдвига, если разряды 13 и 14 оба единичные, то разряды 27-25 определяют режим сдвига АЛУ и работу схемы обмена байт на входе  $\mathbf{X}$  АЛУ:

| 000 | влево, в младший бит вдвигается 0, ASL                                              |
|-----|-------------------------------------------------------------------------------------|
| 001 | влево, в младший бит вдвигается 0, ASL                                              |
| 010 | влево, в младший бит вдвигается C, ROL                                              |
| 011 | нет сдвига, перестановка байт на входе АЛУ с шины ${f X}$                           |
| 100 | вправо, старший бит копируется, ASR                                                 |
| 101 | вправо, в старший бит вдвигается перенос из старшего разряда АЛУ в текущей операции |
| 110 | вправо, в старший бит вдвигается C, ROR                                             |
| 111 | нет сдвига                                                                          |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1 |  |  |
|-----------------------------------------|--------------|--|--|
| Техническое описание Date: 26-Jan-2019  |              |  |  |
| Copyright by 1801BM1@gmail.com          |              |  |  |

| 30<br>31<br>32 | ~X3<br>~X2<br>~X1 | Индекс аргумента $\mathbf{X}$ (биты инвертированы и порядок переставлен для совпадения с индексов регистра в поле процессорной инструкции), определяет что будет выставлено на общую шину $\mathbf{X}$ АЛУ блоком регистров: |      |    |      |    |      |     |      |     |   |
|----------------|-------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|----|------|----|------|-----|------|-----|---|
| 33             | ~X0               |                                                                                                                                                                                                                              | 0000 | R0 | 0100 | R4 | 1000 | R8  | 1100 | R12 |   |
|                |                   |                                                                                                                                                                                                                              | 0001 | R1 | 0101 | R5 | 1001 | R9  | 1101 | R13 |   |
|                |                   |                                                                                                                                                                                                                              | 0010 | R2 | 0110 | R6 | 1010 | R10 | 1110 | PSW |   |
|                |                   |                                                                                                                                                                                                                              | 0011 | R3 | 0111 | И  | 1011 | R11 | 1111 | Q   |   |
|                |                   |                                                                                                                                                                                                                              |      |    |      |    |      |     |      | •   | • |

Если разряды 11 и 13 оба единичные, то происходит запись выходов логической матрицы в специальный управляющий вектор. Специальный управляющий вектор - это динамический набор стробов, управляющий работой различных блоков процессора. Назначение разрядов логической матрицы, соответствующих стробам:

| 7                    | 0 - установить флаг WCPU, при опросе блока прерываний микропрограммный автомат будет остановлен и процессор перейдет в режим ожидания внешних прерываний, используется при выполнении инструкции WAIT          |                                                                                                                                                                                                                                                                                                                            |  |  |  |  |
|----------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| 27                   | 0 - сбросить флаг <b>WCPU</b> и запустить на шине МПИ транзакцию подтверждения прерывания, процессор выходит из режима ожидания внешнего прерывания                                                            |                                                                                                                                                                                                                                                                                                                            |  |  |  |  |
| 10                   | однобитов<br>вектора с                                                                                                                                                                                         | ровать внешний сигнал <b>nINIT</b> . Значение внешнего выходного сигнала <b>nINIT</b> хранится в ом регистре, который устанавливается в активное значение при записи управляющего нулевым 10-ым разрядом и устанавливается в неактивное при записи вектора с нулевым оядом, используется при исполнении инструкции RESET   |  |  |  |  |
| 23                   | однобитов<br>вектора с                                                                                                                                                                                         | вировать внешний сигнал <b>nINIT</b> . Значение внешнего выходного сигнала <b>nINIT</b> хранится в ом регистре, который устанавливается в активное значение при записи управляющего нулевым 10-ым разрядом и устанавливается в неактивное при записи вектора с нулевым оядом, используется при исполнении инструкции RESET |  |  |  |  |
| 25                   | $0$ - установить флаг <b>HLT</b> в регистре управления режимом (177700 $_8$ + <номер процессора> * $20_8$ ), практически эта возможность рабочей версией микропрограммы не используется, процессор остановится |                                                                                                                                                                                                                                                                                                                            |  |  |  |  |
| 26                   | $0$ — установить флаг <b>ER2</b> в регистре ошибок (177704 <sub>8</sub> + <номер процессора> * $20_8$ ), практически эта возможность рабочей версией микропрограммы не используется                            |                                                                                                                                                                                                                                                                                                                            |  |  |  |  |
| 28                   | 0 – установить флаг <b>ER3</b> в регистре ошибок (177704 <sub>8</sub> + <номер процессора> * 20 <sub>8</sub> ), практически эта возможность рабочей версией микропрограммы не используется                     |                                                                                                                                                                                                                                                                                                                            |  |  |  |  |
| 30                   | 0 – установить флаг <b>ER7</b> в регистре ошибок (177704 <sub>8</sub> + <номер процессора> * 20 <sub>8</sub> ), практически эта возможность рабочей версией микропрограммы не используется                     |                                                                                                                                                                                                                                                                                                                            |  |  |  |  |
| 14<br>16<br>17       | ~MCIR2         Значение для непосредственной записи регистра статуса прерываний MCIR           MCIR1         (см. описание блока прерываний)                                                                   |                                                                                                                                                                                                                                                                                                                            |  |  |  |  |
| 18<br>20<br>21<br>22 | VSEL3 Значение для непосредственной записи регистра выбора константы вектора прерываний (см. описание блока прерываний) -VSEL1 -VSEL0                                                                          |                                                                                                                                                                                                                                                                                                                            |  |  |  |  |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

## 7.2 Операционный блок

Структурная схема операционного блока приведена на диаграмме:



Компоненты, выделенные светлым фоном, являются программно доступными - слово состояния процессора **PSW** и регистры общего назначения **R0-R7**.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |
|-----------------------------------------|-------------------|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |

Арифметико-логическое устройство принимает на входах с внутренних шин операционного блока **X** и ~**Y** два аргумента, выполняет над ними логическую или арифметическую операцию и выдает результат обратно на шину **X** (получение аргумента с шины **X** и выдача на нее результата разнесены по тактам, внутри АЛУ имеется регистр для фиксации аргумента **X**). Также по результатам операции вырабатываются флаги, которые могут быть опционально переписаны в слово состояния процессора **PSW**. Флаг переноса **C** может быть записан отдельно от флагов **N**, **Z**, **V**, которые всегда записываются единой группой. В процессоре 1801ВМ1 все арифметические операции, включая авто-инкремент счетчика команд **PC**, исполняются исключительно единственным основным АЛУ процессорного блока. На входе **X** АЛУ имеется схема обмена байт, которая опционально может переставить два байта входного аргумента местами.

Слово состояния процессора PSW содержит арифметические и управляющие флаги. Арифметические флаги устанавливаются согласно результатам выполнения операции АЛУ, управляющие флаги могут быть только непосредственно записаны как результат прямой записи слова в PSW с шины X. При записи слова состояния с шины X запись в старший байт может быть замаскирована, предохраняя старший байт от изменения. Например, инструкция MTPS не изменяет старший байт PSW. При аппаратном сбросе процессора слово состояния обнуляется, но процедура начального старта, реализованная в микрокоде, записывает в PSW значение  $000340_8$ .

Описание флагов слова состояния процессора **PSW** приведено в таблице:

| Бит | Имя | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
|-----|-----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0   | С   | Флаг переноса, устанавливается, если был перенос из старшего разряда (15-го при словных операциях и 7-го при байтовых). Операция вычитания реализовывается как сложение с инвертированным вторым операндом плюс один, поэтому при вычитании флаг переноса устанавливается если не было займа в старший разряд (не аппаратной инверсии флага переноса при вычитании). При выполнении сдвигов действуют правила описанные в соответствующих операциях                                                                                         |
| 1   | V   | Флаг арифметического переполнения, при сложении вычисляется как исключающее ИЛИ переносов из старшего и предстаршего разрядов. Обычно сигнализирует о потере знака результата, используется в знаковой арифметике                                                                                                                                                                                                                                                                                                                           |
| 2   | Z   | Флаг равенства результата нулю, устанавливается, если все биты результата ([15:0] при словных операциях и [7:0] при байтовых)                                                                                                                                                                                                                                                                                                                                                                                                               |
| 3   | N   | Флаг знака результата, равен старшему разряду (15-му для словных операций и 7-му для байтовых)                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| 4   | Т   | Флаг ловушки пошаговой отладки, исключение зависит от режима работы процессора например, сам по себе установленный бит <b>T</b> в режиме ожидания прерывания по команде <b>WAIT</b> не вызывает исключения. При выполнении инструкции WAIT незамаскированные прерывания <b>IRQ1</b> , <b>TVE</b> , <b>IRQ2</b> , <b>IRQ3</b> , <b>VIRQ</b> имеют приоритет над исключением отладки. В остальных случаях установленный бит <b>T</b> вызывает программное исключение по вектору 000014 <sub>8</sub> . Инструкция MTPS не изменяет данный бит. |
| 5,6 | -   | Резервные биты, могут быть записаны и прочитаны, но не оказывают никакого влияния                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
| 7   | I   | Единичное значение бита <b>I</b> маскирует следующие прерывания: - прерывание от ВЕ-таймера (только K1801BM1Г) - <b>nIRQ2</b> - <b>nIRQ3</b> - векторное прерывание <b>nVIRQ</b>                                                                                                                                                                                                                                                                                                                                                            |
| 8   | PA0 | Младший бит номера процессора в системе, инверсное значение входа <b>пРА0</b> . Данный                                                                                                                                                                                                                                                                                                                                                                                                                                                      |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |
|-----------------------------------------|-------------------|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |

|       | бит может быть только прочитан, не изменяется при записи                                                                                                                                                                                                                                                                                   |                                                                                                                                                                                                                                                                                                                                                                         |  |  |  |
|-------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| 9     | PA1                                                                                                                                                                                                                                                                                                                                        | Старший бит номера процессора в системе, инверсное значение входа <b>nPA1</b> . Данный может быть только прочитан, не изменяется при записи                                                                                                                                                                                                                             |  |  |  |
| 10    | PSW10                                                                                                                                                                                                                                                                                                                                      | Модифицирует обработку исключения зависания шины, если данный бит ненулевой, то исключение зависания будет обрабатываться в пультовом режиме по вектору $160002_8$                                                                                                                                                                                                      |  |  |  |
|       |                                                                                                                                                                                                                                                                                                                                            | Единичное значение бита <b>PSW10</b> также маскирует следующие прерывания: - по пропаданию питания (срез на входе <b>nACLO</b> ) - пультовое прерывание <b>nIRQ1</b> - прерывание от BE-таймера (только K1801BM1Г) - <b>nIRQ2</b> - <b>nIRQ3</b> - векторное прерывание <b>nVIRQ</b>                                                                                    |  |  |  |
|       |                                                                                                                                                                                                                                                                                                                                            | Бит всегда сбрасывается при входе в процедуру обработки прерывания или исключения пользовательского режима, значение бита, читаемое из вектора игнорируется. Поскольку данный бит маскирует асинхронные прерывания пользовательского режима, то его сброс может произойти только по синхронным пользовательским исключениям (ошибки или инструкции вызова исключений).  |  |  |  |
|       |                                                                                                                                                                                                                                                                                                                                            | Бит также всегда сбрасывается при выполнении инструкций RTT и RTI, значение загружаемое из стека игнорируется. Фактически данный бит может быть установлен только при входе в обработчик прерывания или исключения пультового режима (хорошо подходит инструкция HALT), а также при возврате из него инструкциями STEP и START. Инструкция MTPS не изменяет данный бит. |  |  |  |
| 11    | PSW11                                                                                                                                                                                                                                                                                                                                      | Модифицирует обработку исключения зависания шины, если данный бит ненулевой, то исключение зависания будет обрабатываться в пультовом режиме по вектору $160002_8$ , иначе обработка по вектору $000004_8$ без перехода в пультовой режим                                                                                                                               |  |  |  |
|       |                                                                                                                                                                                                                                                                                                                                            | Единичное значение бита <b>PSW11</b> также запрещает пультовое прерывание <b>nIRQ1</b> .                                                                                                                                                                                                                                                                                |  |  |  |
|       |                                                                                                                                                                                                                                                                                                                                            | Бит всегда сбрасывается при входе в процедуру обработки прерывания или исключения пользовательского режима, значение бита, читаемое из вектора игнорируется.                                                                                                                                                                                                            |  |  |  |
|       | Бит также всегда сбрасывается при выполнении инструкций RTT и RTI, знагружаемое из стека игнорируется. Фактически данный бит может быть уста только при входе в обработчик прерывания или исключения пультового режима (подходит инструкция HALT), а также при возврате из него инструкциями START. Инструкция MTPS не изменяет данный бит |                                                                                                                                                                                                                                                                                                                                                                         |  |  |  |
| 12-15 | -                                                                                                                                                                                                                                                                                                                                          | Резервные биты, могут быть записаны и прочитаны, но не оказывают никакого влияния Обнуляются при входе в обработчик прерывания или исключения пользовательского режима — значения читаемые из вектора прерывания или исключения игнорируются Инструкция MTPS не изменяет данные биты                                                                                    |  |  |  |

Блок регистров общего назначения содержит 14 шестнадцатиразрядных регистров. При выполнении операций возможна отдельная запись только младшего байта (8 младших бит), так и запись всего шестнадцатиразрядного слова целиком, включая старший байт. Запись только младшего байта в регистры используется при байтовых операциях (за исключением MOVB, когда в старший байт регистра записывается знаковое расширение младшего байта). Блок регистров общего назначения является двухпортовым ОЗУ и может обеспечить одновременную выдачу двух разных регистров на шины **X** и **Y**.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

Регистры **R8-R13** программно недоступны и используются микропрограммным автоматом для собственных нужд (хранение адресов операндов, временных переменных и так далее). Регистр **R7** выполняет функцию программного счетчика **PC** и используется для адресации потока выполняемых процессорных инструкций. Регистр **R6** выполняет функцию указателя стека **SP**, и используется в процедурах исключений и прерываний.

Оперативный регистр адреса **A** предназначен исключительно для записи по шине **X** адреса запрашиваемой транзакции МПИ. Регистр **A** может быть записан в различных фазах цикла микропрограммного автомата — как до выполнения операции АЛУ, так и после. Например, при запуске извлечения кода очередной исполняемой процессорной инструкции по адресу в счетчике команд **PC**, в регистр адреса **A** записывается значение **PC** в начале цикла, до выполнения операции автоинкремента **PC+2**. После записи значения адреса регистр переходит в занятое состояние и освобождается после выполнения фазы трансляции адреса в транзакции на шине МПИ. Далее автомат транзакций МПИ продолжает обработку транзакции, а регистр адреса готов к записи нового значения для следующей транзакции. Таким образом, процессор 1801ВМ1 способен конвейеризировать до двух транзакций МПИ. При записи в регистр адреса также фиксируется тип транзакции, для сохранения типа также предусмотрен буфер хранения до двух транзакций МПИ. При записи регистра адреса процессор выполняет следующие действия:

- Ожидает завершения предыдущих транзакций МПИ, если таковые есть
- Выставляет запрос на захват шины и ожидает ее предоставления
- Начинает фазу трансляции адреса (активный выход **nSYNC**)
- После завершения фазы трансляции адреса переходит к фазе чтения данных для транзакций чтения и чтения-модификации-записи (активный выход **nDIN**)
- Если транзакция подразумевает запись, то ожидается запись регистра  $\mathbf{Q}$ , таковая может быть выполнена еще до записи регистра  $\mathbf{A}$  или после, в транзакция модификации ожидается запись в регистр  $\mathbf{Q}$  результатов модификации данных со стороны АЛУ
- Ожидание завершения транзакций не производится, ожидание данных происходит на уровне микропрограммного автомата

Оперативный регистр данных  ${f Q}$  служит для сохранения данных прочитанных в результате транзакций чтения по шине МПИ, а также для сохранения данных, записываемых по шине  ${f X}$  со стороны АЛУ, предназначенных для последующей записи по шине МПИ во внешние устройства или память.

Регистр кода инструкции **IR** предназначен для хранения кода текущей процессорной инструкции, обрабатываемой в данный момент микропрограммным автоматом. Также имеется теневой регистр для хранения кода следующей инструкции, полученной в результате предварительной выборки (чтение кода инструкции запущенное заранее, еще в ходе обработки текущей инструкции).

Генераторы констант и векторов выдают на шину  $\mathbf{Y}$  одно из постоянных значений из фиксированного набора. В набор входят значения векторов исключений, некоторые константы для вычислений - -1, 0, 1, 2, а также фиксированные адреса регистров и указателя стека пультового режима.

Во многих документах и обсуждениях, касающихся 1801ВМ1, встречается упоминание так называемого "пультового режима". На самом деле внутри процессора нет никаких специальных схем и состояний для специального пультового режима. Вместо этого предусмотрен условный бит управления режимом, вынесенный во внешние схемы - бит 3 регистра 177716<sub>8</sub> (этот адрес НЕ зависит от физического номера процессора, одинаков для всех процессоров в многопроцессорной системе). При входе в некоторые исключения микропрограмма вызывает обращение к регистру 177716<sub>8</sub> и установку бита, такие исключения называются исключениями пультового режима. Специальные инструкции START и STEP производят возврат из таких исключений (являются аналогами инструкций RTI и RTT), при этом также производится обращение к регистру 177716<sub>8</sub> и сброс бита 3.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

## 7.3 Блок обработки прерываний



Блок обработки прерываний принимает и детектирует запросы на прерывания и исключения от различных источников, упорядочивает их по приоритету, выполняет маскирование и передает информацию о имеющемся наиболее приоритетном незамаскированном активном запросе для блока микропрограммного управления.

Запросы на прерывание или исключение поступают на детектор. Детектор производит непрерывную проверку линии запроса и при обнаружении события фиксирует соответствующий флаг. Например, детектор среза **nACLO** будет выставлять активный флаг при обнаружении перехода входа **nACLO** в низкий уровень. Флаг останется выставленным до события аппаратного сброса процессора или до тех пор пока информация об этом запросе не будет передана и обработана блоком микропрограммного управления.

Обнаруженные и зафиксированные запросы поступают на логическую матрицу, которая также обрабатывает функции маскирования и упорядочивания запросов по приоритетам. Матрица имеет 19 входов в К1801ВМ1А и 20 входов в К1801ВМ1Г (в последнем дополнительный вход является запросом прерывания от ВЕ-таймера, в остальном матрицы одинаковы) и 11 выходов. З входа являются резервными и не используются.

Выходные сигналы матрицы фиксируются в трех отдельных регистрах и одном флаге:

• MCIR - 3-битовый регистр флагов наличия прерываний, его выход напрямую подается на матрицу блока микропрограммного управления. Этот регистр может быть записан как с выходов матрицы блока прерываний, так и данными со стороны микропрограммного блока. Запись этого регистра со стороны блока микропрограммного управления используется при отработке программных исключений, вызываемых инструкциями типа HALT, EMT и т.д.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

- VSEL 4-битовый регистр индекса вектора прерывания. Подается на вход таблицы генератора констант, может быть записан как с выходов матрицы блока прерываний, так и данными со стороны микропрограммного блока.
- **REARM** 3-битовый регистр, определяет индекс детектора события, флаг которого должен быть сброшен, используется исключительно внутри блока прерываний для сигнализации детектору события что флаг обработан и надо реактивироваться для обнаружения следующего события.
- **ACOK** флаг нормального старта. Этот флаг обнуляется при аппаратном сбросе микропроцессора, и блок прерываний переходит в ожидание события фронта на **nACLO**. При этом блоку микропрограммного управления сообщается специальный код, и тот находится в пустом начальном цикле, ожидая начального старта.

Блок микропрограммного управления в первом такте декодирования инструкции выполняет транзакцию опроса блока прерываний. При этой транзакции опроса блок прерываний записывает информацию о имеющихся запросах в регистр **MCIR**, также в регистр **VSEL** записывается индекс требуемого вектора прерывания. Если на выход для обработки передан запрос с детектора события, то соответствующий детектор сбрасывается. Например, детектор среза **nIRQ3** обнаружил событие среза, выставил соответствующий флаг запроса, когда этот флаг будет обработан (что необязательно происходит в первом же цикле опроса, так как запрос может быть замаскирован флагами в слове состояния **PSW** или могут иметься более приоритетные запросы), то в регистр **REARM** будет записан код для сброса именно детектора **nIRQ3** и детектор инициализируется и перейдет в ожидание нового события среза по этой линии.

#### Значения регистра MCIR и реакция блока микропрограммного управления на них

| 0002             | Ожидание прерывания. Блок микропрограммного управления постоянно выполняет опрос бл прерывания в цикле и никаких других операций не производится. Это состояние используе для ожидания начального пуска - флаг <b>ACOK</b> сброшен, блок прерывания ожидает фро <b>nACLO.</b> И также при выполнении инструкции <b>WAIT</b> - постоянно ожидается поступлен прерывания.                                                                                                                                                                                                         |  |  |
|------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| 0012             | Нет активных незамаскированных запросов на прерывание или исключение                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |  |  |
| 01x <sub>2</sub> | Переход в "пультовый" режим (по инструкции <b>HALT</b> , низкому уровню на входе <b>nIRQ</b> двойной ошибке). Внутри процессора нет специального пультового режима, бит управлени режимом вынесен во внешние схемы - бит 3 регистра 177716 <sub>8</sub> (адрес НЕ зависит от физическог номера процессора). При входе в режим осуществляется чтение-модификация-запись внешнег регистра 177716 <sub>8</sub> с установкой маски 10 <sub>8</sub> . Установленный младший бит указывает, что и требуется выполнять коррекцию <b>PC</b> (уменьшение на 2) перед сохранением в стеке |  |  |
| 10x <sub>2</sub> | Требуется обработка прерывания или исключения пользовательского режима, установленны младший бит указывает, что не требуется выполнять коррекцию <b>PC</b> (уменьшение на 2) пере сохранением в стеке                                                                                                                                                                                                                                                                                                                                                                           |  |  |
| 11x <sub>2</sub> | Выполнить последовательность начального старта (прочитать регистр начального с инициализировать <b>PC</b> и <b>PSW</b> )                                                                                                                                                                                                                                                                                                                                                                                                                                                        |  |  |

### Значения регистра VSEL и соответствующие индексам значения векторов

| $00_8$ 160006 <sub>8</sub> - исключение по двойной ошибке шины |  |
|----------------------------------------------------------------|--|
|----------------------------------------------------------------|--|

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| 018                                                                                           | $000020_8$ - инструкция <b>IOT</b> (это значение индекса вектора никогда не генерируется блоком прерываний, а записывается со стороны микропрограммного блока при декодировании инструкции)                                                                           |  |  |
|-----------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| 028                                                                                           | 0000108 - зарезервированный код инструкции                                                                                                                                                                                                                            |  |  |
| 038                                                                                           | $000014_8$ - установленный бит <b>T</b> в слове состояния процессора <b>PSW</b>                                                                                                                                                                                       |  |  |
| 048                                                                                           | 0000048 - тайм-аут (зависания) внешней шины                                                                                                                                                                                                                           |  |  |
| 05 <sub>8</sub> Адрес начального пуска, значение вектора зависит от физического номера процес |                                                                                                                                                                                                                                                                       |  |  |
|                                                                                               | 177716 <sub>8</sub> - процессор номер 0<br>177736 <sub>8</sub> - процессор номер 1<br>177756 <sub>8</sub> - процессор номер 2<br>177776 <sub>8</sub> - процессор номер 3                                                                                              |  |  |
| 068                                                                                           | $000030_8$ - инструкция <b>EMT</b> (это значение индекса вектора никогда не генерируется блоком прерываний, а записывается в регистр <b>MCIR</b> со стороны микропрограммного блока при декодировании инструкции)                                                     |  |  |
| 078                                                                                           | $160012_8$ - тайм-аут шины при приеме вектора прерывания                                                                                                                                                                                                              |  |  |
| 108                                                                                           | 000270 <sub>8</sub> - обнаружение спада на входе <b>nIRQ3</b> , или ВЕ-таймер (только К1801ВМ1Г)                                                                                                                                                                      |  |  |
| 118                                                                                           | 000024 <sub>8</sub> - обнаружение спада на входе <b>nACLO</b>                                                                                                                                                                                                         |  |  |
| 128                                                                                           | $000100_8$ - обнаружение спада на входе <b>nIRQ2</b>                                                                                                                                                                                                                  |  |  |
| 13 <sub>8</sub>                                                                               | $160002_8$ - низкий уровень на входе <b>nIRQ1</b> или инструкция <b>HALT</b>                                                                                                                                                                                          |  |  |
| 148                                                                                           | 000034 <sub>8</sub> - инструкция <b>TRAP</b> (это значение индекса вектора никогда не генерируется блоком прерываний, а записывается со стороны микропрограммного блока при декодировании инструкции)                                                                 |  |  |
| 15 <sub>8</sub>                                                                               | Получить вектор прерывания от внешнего устройства (это значение индекса вектора никогда не генерируется блоком прерываний)                                                                                                                                            |  |  |
| 16 <sub>8</sub>                                                                               | Получить вектор прерывания из регистра вектора прерывания рестарта 1777х2 <sub>8</sub> (это значение индекса вектора никогда не генерируется блоком прерываний, так как эта возможность не реализована в микропроцессоре, вероятно рудиментарный остаток от K1801BE1) |  |  |
| 178                                                                                           | $000000_8$ - неиспользуемый вектор                                                                                                                                                                                                                                    |  |  |

# Значения регистра **REARM** и соответствие детекторам

| 0002 | Флаг неопределенной инструкции <b>UERR</b> . этот флаг устанавливается блоком микропрограммного управления при обнаружении ошибки декодирования кодов операций, после установки флага ошибки блок микропрограммного управления сбрасывается и переходит к моменту опроса состояния блока прерывания. Флаг неопределенной инструкции является приоритетным и немаскируемым и блок прерывания выставляет соответствующий код, вызывающий переход блока микропрограмм к процедуре обработки исключения. После передачи кода блок прерываний очищает этот флаг. Также этот индекс сбрасывает флаги таймаутов по внешней шине для данных и вектора прерываний - <b>QBTO</b> и <b>IATO</b> . |
|------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0012 | Флаг обнаружения спада на входе <b>nIRQ3</b>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
| 0112 | Флаг обнаружения спада на входе <b>nIRQ2</b>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| 1002 | 02 Флаги обнаружения фронта и спада на входе <b>nACLO</b>                                                                      |  |  |  |
|------|--------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| 1012 | Флаг прерывания от BE-таймера, устанавливается таймером, сбрасывается при обработке прерывания, есть только в $K1801BM1\Gamma$ |  |  |  |

## Таблица входов матрицы и формируемые выходные значения

| Вход | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | MCIR      | VSEL            | REA  |
|------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|-----------------|------|
| ACOK | Флаг ожидания начального пуска, при аппаратном сбросе микропроцессора этот флаг сбрасывается и будет установлен только после возникновения события фронта на входе <b>nACLO</b> и обработки этого события матрицей (флаг устанавливается значением с выхода матрицы, после первичной установки будет оставаться установленным постоянно). После обработки начального пуска флаг устанавливается и в дальнейшей работе влияния на матрицу не оказывает                                                  |           |                 |      |
|      | ACOK=0, ACIN=0 (нет фронта nACLO)                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | $000_{2}$ | 118             | 1112 |
|      | ACOK=0, ACIN =1 (есть фронт nACLO)                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | 1112      | 58              | 1002 |
|      | <b>АСОК</b> =1 - нормальная работа матрицы приоритетов прерываний                                                                                                                                                                                                                                                                                                                                                                                                                                      |           |                 |      |
| ACIN | Детектор фронта на входе <b>nACLO</b> , этот вход работает только при ожидании начального пуска, в дальнейшем не оказывает влияния на функционирование блока обработки прерываний                                                                                                                                                                                                                                                                                                                      | -         | -               | -    |
| IATO | Тайм-аут получения вектора прерывания по внешней шине, всегда устанавливается вместе с флагом <b>QBTO</b> , сбрасывается после передачи кода блоку микропрограмм                                                                                                                                                                                                                                                                                                                                       | 0112      | 7 <sub>8</sub>  | 0002 |
| DBLE | Флаг двойной ошибки. Если произошел тайм-аут шины, или исключение неопределенной инструкции, и при обработке исключения снова возник тайм-аут или неопределенная инструкция, то этот флаг устанавливается. Сброс флага происходит при загрузке кода новой инструкции в регистр инструкции. На практике может возникать только двойной таймаут (повторная неопределенная инструкция может возникнуть только при нарушении работы микрокода), поэтому этот флаг всегда сопровождается флагом <b>QBTO</b> | 0112      | 08              | 0002 |
| QBTO | тайм-аут внешней шины МПИ. При активации стробов <b>nDIN</b> или <b>nDOUT</b> запускается специальный таймер, который тактируется от делителя <b>CLC</b> /8, если в ответ не поступит <b>nRPLY</b> , то после отсчета таймером 8 тиков устанавливается флаг <b>QBTO</b> . Делитель частоты /8 не сбрасываемый, поэтому фактический тайм-аут может составлять от 56 до 64 тактов процессорной частоты                                                                                                   |           |                 |      |
|      | $PSW10$ =0, $PSW11$ =0, исключение по вектору $000004_8$                                                                                                                                                                                                                                                                                                                                                                                                                                               | 1012      | 48              | 0002 |
|      | <b>PSW10</b> =1, <b>PSW11</b> =0, исключение по вектору 160002 <sub>8</sub>                                                                                                                                                                                                                                                                                                                                                                                                                            | 0112      | 13 <sub>8</sub> | 0002 |
|      | <b>PSW10</b> =x, <b>PSW11</b> =1, исключение по вектору 160002 <sub>8</sub> Примечание: К1801ВМ1Г формирует значение <b>MCIR</b> =011 <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                     | 0102      | 13 <sub>8</sub> | 0002 |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |
|-----------------------------------------|-------------------|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |

| Вход | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | MCIR      | VSEL            | REA  |
|------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|-----------------|------|
| UERR | Недопустимая инструкция, флаг устанавливается блоком микропрограммного управления при возникновении ошибки декодирования кода инструкции, загруженной в регистр инструкций. Флаг сбрасывается блоком прерываний при передаче кода старта обработки исключения блоку микропрограмм                                                                                                                                                                                                                                                                                                                                               | 1012      | 28              | 0002 |
| PSW4 | Т-бит ловушки пошаговой отладки в слове состояния процессора PSW, прерывание зависит от режима работы процессора - например, сам по себе установленный бит Т в режиме ожидания прерывания по команде WAIT не вызывает исключения. Ниже рассмотрены условия при PSW11=0, PSW10=0, PSW7=0, PSW4=1. То есть прерывания IRQ1, TVE, IRQ2, IRQ3, VIRQ дополнительно не замаскированы. Если установлены биты маски, то соответствующий бит запроса следует просто считать нулевым (замаскированным) в приведенных ниже выражениях. Запрос TVE присутствует только в К1801ВМ1Г, для К1801ВМ1А его следует считать неактивным (нулевым). |           |                 |      |
|      | <b>WCPU</b> =0, активный режим, прерывание по вектору $000014_8$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 1002      | 118             | 0102 |
|      | WCPU=1, режим ожидания прерывания                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |           |                 |      |
|      | <b>IRQ1</b> =1, <b>TVE</b> =x, <b>IRQ2</b> =x, <b>IRQ3</b> =x, <b>VIRQ</b> =x, переход в пульт                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | $010_{2}$ | 138             | 1112 |
|      | <b>IRQ1</b> =0, <b>TVE</b> =1, <b>IRQ2</b> =х, <b>IRQ3</b> =х, <b>VIRQ</b> =х, прерывание таймера                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | $100_{2}$ | 108             | 1012 |
|      | IRQ1=0, TVE=0, IRQ2=1, IRQ3=x, VIRQ=x, прерывание nIRQ2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 1002      | 12 <sub>8</sub> | 0112 |
|      | IRQ1=0, TVE=0, IRQ2=0, IRQ3=1, VIRQ=х, прерывание nIRQ3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | $100_{2}$ | 108             | 0012 |
|      | IRQ1=0, TVE=0, IRQ2=0, IRQ3=0, VIRQ=1, прерывание nVIRQ                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | $100_{2}$ | 148             | 0102 |
|      | <b>IRQ1</b> =0, <b>TVE</b> =0, <b>IRQ2</b> =0, <b>IRQ3</b> =0, <b>VIRQ</b> =0, ожидание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | $000_{2}$ | 138             | 1112 |
| ACLO | Обнаружен ниспадающий фронт на входе <b>nACLO</b> , соответствует событию раннего оповещения о пропадании питания.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |           |                 |      |
|      | <b>PSW10</b> =1 - <b>ACLO</b> замаскирован                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 0012      | 138             | 1112 |
|      | <b>PSW10</b> =0, <b>PSW4</b> =1, <b>WCPU</b> =0 - прерывание по биту Т из активного режима, вектор 000014 <sub>8</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 1002      | 3 <sub>8</sub>  | 0102 |
|      | <b>PSW10</b> =0, <b>PSW4</b> =0 или <b>WCPU</b> =1 - прерывание по вектору $000024_8$ если нет T бита или спящий режим (режим ожидания прерывания по команде WAIT)                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 1002      | 118             | 1002 |
| IRQ1 | Прерывание "аппаратного" останова и перехода в пультовый режим, может быть замаскировано битами PSW10 или PSW11                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 0102      | 13 <sub>8</sub> | 1112 |
| TVE  | Прерывание от ВЕ-таймера, детектор события достижения нуля. Имеет общий разделяемый с <b>IRQ3</b> вектор 000270 <sub>8</sub> , маскируется единичными битами <b>PSW10</b> , <b>PSW7</b> и нулевым битом <b>MON</b> в регистре управления таймером                                                                                                                                                                                                                                                                                                                                                                               | 1002      | 108             | 1012 |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |
|-----------------------------------------|-------------------|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |

| Вход  | Описание                                                                                                                                                                                                                                                                                | MCIR | VSEL            | REA  |
|-------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|-----------------|------|
| IRQ2  | Прерывание по срезу на входе <b>nIRQ2</b> , маскируется битами <b>PSW10</b> , <b>PSW7</b>                                                                                                                                                                                               | 1002 | 12 <sub>8</sub> | 0112 |
| IRQ3  | Прерывание по срезу на входе <b>nIRQ3</b> , маскируется битами <b>PSW10</b> , <b>PSW7</b>                                                                                                                                                                                               | 1002 | 108             | 0012 |
| VIRQ  | Векторное прерывание, запрос возникает по низкому уровню на входе nVIRQ, маскируется битами <b>PSW10</b> , <b>PSW7</b>                                                                                                                                                                  | 1002 | 148             | 0102 |
| PSW7  | Единичное значение бита <b>PSW7</b> маскирует следующие прерывания: - прерывание от ВЕ-таймера (только K1801BM1Г) - <b>nIRQ2</b> - <b>nIRQ3</b> - векторное прерывание <b>nVIRQ</b>                                                                                                     |      |                 |      |
| PSW10 | Модифицирует обработку исключения зависания шины, если данный бит ненулевой, то исключение зависания будет обрабатываться в пультовом режиме по вектору $160002_8$ , иначе обработка по вектору $000004_8$ без перехода в пульт                                                         |      |                 |      |
|       | Единичное значение бита <b>PSW10</b> также маскирует следующие прерывания: - по пропаданию питания (срез на входе <b>nACLO</b> ) - пультовое прерывание <b>nIRQ1</b> - прерывание от BE-таймера (только K1801BM1Г) - <b>nIRQ2</b> - <b>nIRQ3</b> - векторное прерывание <b>nVIRQ</b>    |      |                 |      |
|       | Также замаскированные прерывания не осуществляют выход из режима ожидания по инструкции WAIT                                                                                                                                                                                            |      |                 |      |
|       | При выполнении инструкции WAIT блок микропрограммного управления продолжает опрос блока прерывания до появления незамаскированного события                                                                                                                                              |      |                 |      |
| PSW11 | Модифицирует обработку исключения зависания шины, если данный бит ненулевой, то исключение зависания будет обрабатываться в пультовом режиме по вектору $160002_8$ , иначе обработка по вектору $000004_8$ без перехода в пульт                                                         |      |                 |      |
|       | Единичное значение бита <b>PSW11</b> также запрещает пультовое прерывание <b>nIRQ1</b> .                                                                                                                                                                                                |      |                 |      |
| WCPU  | Признак режима ожидания внешнего прерывания, вход в этот режим осуществляется по инструкции WAIT, выход по незамаскированному внешнему прерыванию. Установленный бит Т не приводит к немедленному выходу из режима ожидания, если нет активных незамаскированных аппаратных прерываний. |      |                 |      |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |
|-----------------------------------------|-------------------|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |

Таблица прерываний и исключений, значения векторов, стека сохранения PSW и PC и зависимость от маски запрета, расположены в порядке приоритета

|    | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | Вектор                                                  | PSW/PC                      | Маска                |  |
|----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------|-----------------------------|----------------------|--|
| 1  | Начальный пуск после аппаратного сброса (читается только стартовый адрес в старшем байте регистра, PSW всегда устанавливается в $340_8$ )                                                                                                                                                                                                                                                                                                                                                    | 177716 <sub>8</sub> + N <sub>cpu</sub> *20 <sub>8</sub> | -                           | -                    |  |
| 2  | Зависание шины при получении вектора прерывания (в цикле <b>nIAKO</b> )                                                                                                                                                                                                                                                                                                                                                                                                                      | 1600128                                                 | 177674 <sub>8</sub>         | -                    |  |
| 3  | Двойное зависание шины (повторное при попытке обработать первое исключение по зависанию)                                                                                                                                                                                                                                                                                                                                                                                                     | 1600068                                                 | 177674 <sub>8</sub>         | -                    |  |
| 4  | Зависание шины, обработка зависит от битов 10 и 11 в <b>PSW</b> : если <b>PSW11</b> =0, <b>PSW10</b> =0 если хотя бы один бит <b>PSW10</b> и <b>PSW11</b> ненулевой                                                                                                                                                                                                                                                                                                                          | $000004_8$ $160002_8$                                   | SP-4<br>177674 <sub>8</sub> | PSW11<br>PSW10       |  |
| 5  | Недопустимый код инструкции                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 0000108                                                 | SP-4                        | -                    |  |
| 6  | Т-бит, бит 4 в слове состояния процессора <b>PSW</b> . Если данный бит имеет единичное значение то в обычном режиме вызывает исключение по вектору 0000148. В режиме ожидания по команде <b>WAIT</b> Т-бит не вызывает немедленного исключения, процессор ожидает прерывание, любое незамаскированное прерывание <b>ACLO</b> , <b>IRQ1</b> , <b>TVE</b> , <b>IRQ2</b> , <b>IRQ3</b> , <b>VIRQ</b> вызывает выход из этого режима и переход по вектору, соответствующему активному прерыванию | 0000148                                                 | SP-4                        | WCPU                 |  |
| 7  | Пропадание питания - ранее оповещение, обнаружен ниспадающий фронт на входе <b>nACLO</b> .                                                                                                                                                                                                                                                                                                                                                                                                   | 0000248                                                 | SP-4                        | PSW10                |  |
| 8  | Прерывание "аппаратного останова" и перехода в пультовой режим - запрос возникает при обнаружении низкого уровня на входе <b>nIRQ1</b> . Если уровень не будет снят после обработки запроса, то возникнет новый запрос, так как вход чувствителен к уровню, а не к фронту или срезу. Может быть замаскировано единичными битами <b>PSW10</b> или <b>PSW11</b> (запрещается, если хотя бы один бит установлен)                                                                                | 1600028                                                 | 1776748                     | PSW10<br>PSW11       |  |
| 9  | Прерывание от ВЕ-таймера, есть только в K1801ВМ1Г, может быть замаскировано обнулением бита <b>MON</b> в регистре управления таймером. Также прерывание может быть запрещено битами <b>PSW7</b> и <b>PSW10</b> (запрещается, если хотя бы один бит установлен)                                                                                                                                                                                                                               | 0002708                                                 | SP-4                        | PSW10<br>PSW7<br>MON |  |
| 10 | Прерывание по ниспадающему фронту на входе <b>nIRQ2</b> , может быть замаскировано битами <b>PSW7</b> и <b>PSW10</b> (запрещается, если хотя бы один бит установлен)                                                                                                                                                                                                                                                                                                                         | 0001008                                                 | SP-4                        | PSW10<br>PSW7        |  |
| 11 | Прерывание по ниспадающему фронту на входе <b>nIRQ3</b> , может быть замаскировано битами <b>PSW7</b> и <b>PSW10</b> (запрещается, если хотя бы один бит установлен)                                                                                                                                                                                                                                                                                                                         | 0002708                                                 | SP-4                        | PSW10<br>PSW7        |  |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |
|-----------------------------------------|-------------------|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |

|    | Описание                                                                                                                                                                                                                                                        | Вектор  | PSW/PC              | Маска         |
|----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|---------------------|---------------|
| 12 | Векторное прерывание от внешних устройств - запрос возникает при обнаружении низкого уровня на входе <b>nVIRQ</b> . Если уровень не будет снят после обработки запроса, то возникнет новый запрос, так как вход чувствителен к уровню, а не к фронту или срезу. | внешний | SP-4                | PSW10<br>PSW7 |
| 13 | Инструкция <b>HALT</b> , программное исключение, единственное программное исключение, вызывающее переход в пультовой режим. Остальные исключения пультового режима вызываются аппаратными причннами.                                                            | 1600028 | 177674 <sub>8</sub> |               |
| 14 | Инструкция ВРТ, программное исключение                                                                                                                                                                                                                          | 0000148 | SP-4                | -             |
| 15 | Инструкция ІОТ, программное исключение                                                                                                                                                                                                                          | 0000208 | SP-4                | -             |
| 16 | Инструкция ЕМТ, программное исключение                                                                                                                                                                                                                          | 0000308 | SP-4                | -             |
| 17 | Инструкция <b>TRAP</b> , программное исключение                                                                                                                                                                                                                 | 0000348 | SP-4                | -             |

Если прерывание использует вектор  $1600xx_8$ , то перед сохранением текущих **PSW** и **PC** осуществляется установка бита 3 по адресу  $177716_8$  (этот адрес HE зависит от физического номера процессора **PA0-PA1**) - таким способом осуществляется переход в "пультовый" режим, и сохранение состояния происходит уже в памяти "пультового" режима. Внутри собственно процессора нет специального "пультового" режима и каких-то выделенных для этого структур, бит управления режимом вынесен во внешние схемы. Подобная реализация делает сложным построение многопроцессорных систем – процессоры разделяют стек пультового режима и бит управления режимом (бит 3 регистра  $177716_8$ ), разделение этих ресурсов может быть возложено на внешние по отношению к процессорам схемы.

При возникновении запроса на прерывание или исключение процессор выполняет следующие операции:

- при необходимости откатывает значение **PC=PC-2** (зависит от младшего бита **MCIR**), если текущая инструкция еще не была обработана, таким образом, сохраняемый **PC** будет указывать на инструкцию-причину исключения
- если необходимо осуществить переход в пультовой режим (код **MCIR**=01x<sub>2</sub>), то на внешней шине выполняется цикл чтение-модификация-запись с установкой бита 3 в регистре 177716<sub>8</sub> (адрес НЕ зависит от физического номера процессора **PA0-PA1**)
- сохраняется текущее значение **PSW** по адресу -(**SP**) или 177676<sub>8</sub> (с использованием внутреннего регистра **R12**, если осуществляется переход в пультовой режим)
- сохраняется текущее значение **PC** по адресу -(**SP**) или 177674<sub>8</sub> (с использованием внутреннего регистра **R12**, если осуществляется переход в пультовой режим)
- если для сохранения использовался регистр **SP**, то он остается модифицированным (уменьшен на 4)
- получает и сохраняет во внутреннем служебном регистре адрес вектора прерывания
- чтение нового значения **PC** по адресу вектор прерывания + 0
- чтение нового значения **PSW** по адресу вектор прерывания + 2
- возобновление выполнения программы
- если на каком-то этапе возникает ошибка шины МПИ (для K1801BM1 возможен только тайм-аут шины, так как исключение при словном обращении по нечетному адресу в данном процессоре отключено), то микропрограммный автомат останавливается, сбрасывается и начинает новый цикл с опроса блока прерывания, при этом он получает код возникшего исключения и переходит к обработке соответствующей ошибки тайм-аут шины, тайм-аут получения вектора от внешнего устройства, двойной тайм-аут шины

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

Описанная выше последовательность действий выполняется как единая процедура за несколько последовательных микропрограммных шагов и может быть прервана только аппаратным сбросом процессора или ошибкой шины МПИ при обработке исключения (то есть, только тайм-аутом шины в случае процессора К1801ВМ1).

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

## 8. Описание микропрограммы

В данном разделе приведена таблица всех возможных переходов между микроадресами микропрограммного автомата. В поле МА содержится исходный микроадрес, в поле IR значение регистра инструкций при котором происходит переход, поле MCIR описывает необходимое условие для осуществления перехода, поле NA содержит значение микроадреса, на который будет осуществлен переход при выполнении условий. От поля флагов переходы практически не зависят, немногие реальные случаи даны в описании.

На темном фоне приведены микроадреса, которые приводят к исключению неопределенной инструкции. В состояние процессора на этих микроадресах не вносится никаких изменений.

Описание переходов между адресами микроинструкций программного автомата 1801ВМ1А:

| MA | MCIR | Значение IR         | NA | Примечание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
|----|------|---------------------|----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| 00 | xxx  | xxxxxx <sub>8</sub> | 01 | Начальная точка входа после аппаратного сброса, запускает опрос блока прерываний и переходит в начало основного цикла микропрограммного автомата (адрес 01)  мсік poll                                                                                                                                                                                                                                                                                                                                          |  |  |
|    |      |                     |    | -                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |  |  |
| 01 | 000  | XXXXXX <sub>8</sub> | 01 | Постоянный опрос статуса прерываний, используется при начальном старте для ожидания деактивации <b>nACLO</b> , а также инструкцией WAIT, микропрограммный автомат остается на адресе 01 (постоянно переходит сам на себя) и ожидает ненулевого <b>MCIR</b> для выхода из цикла опроса. При выполнении инструкции WAIT установлен флаг <b>WCPU</b> , блок прерываний постоянно записывает значение 000 в <b>MCIR</b> и поэтому содержимое <b>IR</b> не важно и более не декодируется до сброса флага <b>WCPU</b> |  |  |
|    | 001  | 0000008             | 01 | Инструкция HALT, записывает код исключения непосредственно в <b>MCIR</b> и перестартует исполнение с адреса $01$ опрос блока прерываний не запускается, начнется обработка исключения по вектору $160002_8$ в пультовом режиме                                                                                                                                                                                                                                                                                  |  |  |
|    |      |                     |    | MCIR = $011_2$<br>VSEL = $1011_2$ (160002 <sub>8</sub> )                                                                                                                                                                                                                                                                                                                                                                                                                                                        |  |  |
|    |      | 0000038             | 01 | Инструкция ВРТ, записывает код исключения непосредственно в <b>MCIR</b> и перестартует исполнение с адреса 01, опрос блока прерываний не запускается, начнется обработка исключения по вектору 000014 <sub>8</sub> в пользовательском режиме                                                                                                                                                                                                                                                                    |  |  |
|    |      |                     |    | MCIR = 101 <sub>2</sub><br>VSEL = 0011 <sub>2</sub> (000014 <sub>8</sub> )                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |
|-----------------------------------------|-------------------|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |

| MA | MCIR | Значение IR         | NA | Примечание                                                                                                                                                                                                                                                                                            |
|----|------|---------------------|----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|    |      | 0000048             | 01 | Инструкция ІОТ, записывает код исключения непосредственно в <b>MCIR</b> и перестартует исполнение с адреса 01, опрос блока прерываний не запускается, начнется обработка исключения по вектору 000014 <sub>8</sub> в пользовательском режиме                                                          |
|    |      |                     |    | $MCIR = 101_2$<br>$VSEL = 0001_2$ (000020 <sub>8</sub> )                                                                                                                                                                                                                                              |
|    |      | 00010x <sub>8</sub> | 01 | Инструкция JMP dd (безусловный переход с кодом адресации приемника 0), записывает код исключения непосредственно в <b>MCIR</b> и перестартует исполнение с адреса 01, опрос блока прерываний не запускается, начнется обработка исключения по вектору 000004 <sub>8</sub> в пользовательском режиме   |
|    |      |                     |    | $MCIR = 101_2$<br>$VSEL = 0100_2 (000004_8)$                                                                                                                                                                                                                                                          |
|    |      | 004x0x <sub>8</sub> | 01 | Инструкция JSR r, dd (вызов подпрограммы с кодом адресации приемника 0), записывает код исключения непосредственно в <b>MCIR</b> и перестартует исполнение с адреса 01, опрос блока прерываний не запускается, начнется обработка исключения по вектору 000004 <sub>8</sub> в пользовательском режиме |
|    |      |                     |    | $MCIR = 101_2$<br>$VSEL = 0100_2$ (000004 <sub>8</sub> )                                                                                                                                                                                                                                              |
|    |      | 1040nn <sub>8</sub> | 01 | Инструкция ЕМТ, записывает код исключения непосредственно в <b>MCIR</b> и перестартует исполнение с адреса $01$ , опрос блока прерываний не запускается, начнется обработка исключения по вектору $000030_8$ в пользовательском режиме                                                                |
|    |      |                     |    | $MCIR = 101_2$<br>$VSEL = 0110_2$ (000030 <sub>8</sub> )                                                                                                                                                                                                                                              |
|    |      | 1044nn <sub>8</sub> | 01 | Инструкция TRAP, записывает код исключения непосредственно в <b>MCIR</b> и перестартует исполнение с адреса 01, опрос блока прерываний не запускается, начнется обработка исключения по вектору 000034 <sub>8</sub> в пользовательском режиме                                                         |
|    |      |                     |    | $MCIR = 101_2$<br>$VSEL = 1100_2$ (000034 <sub>8</sub> )                                                                                                                                                                                                                                              |
|    |      | 077xxx <sub>8</sub> | 27 | Инструкция SOB                                                                                                                                                                                                                                                                                        |
|    |      |                     |    | $MCIR = 011_2$                                                                                                                                                                                                                                                                                        |
|    |      | 00001x <sub>8</sub> | 2F | Инструкции START, STEP  R12 = 177676 <sub>8</sub> A = R12                                                                                                                                                                                                                                             |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| MA | MCIR | Значение IR                                                                                         | NA | Примечание                                                                                                                                                                                                                                                                                                                                                                            |
|----|------|-----------------------------------------------------------------------------------------------------|----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|    |      | $\begin{array}{c} x05x0x_8 \\ x0600x_8 \\ x0610x_8 \\ x0620x_8 \\ x0630x_8 \\ 00670x_8 \end{array}$ | 31 | Одноадресные инструкции CLR(B), COM(B), INC(B), DEC(B), NEG(B), ADC(B), SBC(B), TST(B), ROR(B), ROL(B), ASR(B), ASL(B), SXT с кодом адресации приемника равным 0 (регистр общего назначения). Если в приемнике используется <b>PC</b> , то обновление <b>PC</b> откладывается на момент после фактического выполнения операции, вместо этого временно используется регистр <b>R12</b> |
|    |      |                                                                                                     |    | <pre>A = PC IR preload start word read start if (dd register == PC)   R12 = PC + 2 else   PC = PC + 2</pre>                                                                                                                                                                                                                                                                           |
|    |      | 0000018                                                                                             | 37 | Инструкция WAIT                                                                                                                                                                                                                                                                                                                                                                       |
|    |      |                                                                                                     |    | PC = PC + 2                                                                                                                                                                                                                                                                                                                                                                           |
|    |      | 0000058                                                                                             | 37 | Инструкция INIT                                                                                                                                                                                                                                                                                                                                                                       |
|    |      |                                                                                                     |    | $MCIR = 010_2$ , $INIT$ assert                                                                                                                                                                                                                                                                                                                                                        |
|    |      | 0064xx <sub>8</sub>                                                                                 | 37 | Инструкция MARK                                                                                                                                                                                                                                                                                                                                                                       |
|    |      |                                                                                                     |    | R12 = PC + IR[5:0]*2                                                                                                                                                                                                                                                                                                                                                                  |
|    |      | 00024x <sub>8</sub>                                                                                 | 37 | Инструкции манипуляции флагами CLx, Sex                                                                                                                                                                                                                                                                                                                                               |
|    |      |                                                                                                     |    | A = PC IR preload start word read start                                                                                                                                                                                                                                                                                                                                               |
|    |      | 000002 <sub>8</sub><br>000006 <sub>8</sub>                                                          | 38 | Инструкции RTI, RTT  A = SP word read start SP = SP + 2                                                                                                                                                                                                                                                                                                                               |
|    |      | 0001xx <sub>8</sub>                                                                                 | 45 | JMP, если метод адресации не $0$ MCIR = $100_2$                                                                                                                                                                                                                                                                                                                                       |
|    |      | 0003xx <sub>8</sub>                                                                                 | 45 | SWAB, если метод адресации не 0 $MCIR = 100_2$                                                                                                                                                                                                                                                                                                                                        |
|    |      | x04xxx <sub>8</sub>                                                                                 | 45 | JSR, если метод адресации не 0<br>мсік = 100 <sub>2</sub>                                                                                                                                                                                                                                                                                                                             |
|    |      | x05xxx <sub>8</sub>                                                                                 | 45 | $CLR(B)$ , $COM(B)$ , $INC(B)$ , $DEC(B)$ , $NEG(B)$ , $ADC(B)$ , $SBC(B)$ , $TST(B)$ , если метод адресации не $0$ $MCIR = 111_2 \ (101_2 \ для \ TST)$                                                                                                                                                                                                                              |
|    |      | x06xxx <sub>8</sub>                                                                                 | 45 | $ROL(B)$ , $ROR(B)$ , $ASL(B)$ , $ASR(B)$ , $SXT$ , MTPS, MFPS, если метод адресации не $0$ мсік = $111_2$                                                                                                                                                                                                                                                                            |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| MA | MCIR | Значение IR                                                                                                                                                   | NA | Примечание                                                                                                                                                                                                                                                                                                                                                                                                 |
|----|------|---------------------------------------------------------------------------------------------------------------------------------------------------------------|----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|    |      | xxxxxx <sub>8</sub>                                                                                                                                           | 47 | Двухадресные инструкции, выполнение арифметических операций XOR, MOV(B), CMP(B), BIT(B), BIC(B), BIS(B), ADD, SUB с кодами адресации приемника и источника (для двухадресных операций) не равными 0 (регистр общего назначения).                                                                                                                                                                           |
|    |      | 00020x <sub>8</sub>                                                                                                                                           | 50 | Инструкция RTS                                                                                                                                                                                                                                                                                                                                                                                             |
|    |      |                                                                                                                                                               |    | $MCIR = 011_2$                                                                                                                                                                                                                                                                                                                                                                                             |
|    |      | 00030x <sub>8</sub>                                                                                                                                           | 50 | Инструкция SWAB Rd                                                                                                                                                                                                                                                                                                                                                                                         |
|    |      | 10640x <sub>8</sub>                                                                                                                                           | 50 | Инструкция MTPS Rd                                                                                                                                                                                                                                                                                                                                                                                         |
|    |      | 10670x <sub>8</sub>                                                                                                                                           | 50 | Инструкция MFPS Rd                                                                                                                                                                                                                                                                                                                                                                                         |
|    |      | 074x0x <sub>8</sub><br>x10x0x <sub>8</sub><br>x20x0x <sub>8</sub><br>x30x0x <sub>8</sub><br>x40x0x <sub>8</sub><br>x50x0x <sub>8</sub><br>x60x0x <sub>8</sub> | 58 | Выполнение арифметических операций XOR, MOV(B), CMP(B), BIT(B), BIC(B), BIS(B), ADD, SUB с кодами адресации приемника и источника (для двухадресных операций) равными 0 (регистр общего назначения). Если в приемнике или источнике используется <b>PC</b> , то обновление <b>PC</b> откладывается на момент после фактического выполнения операции, вместо этого временно используется регистр <b>R12</b> |
|    |      |                                                                                                                                                               |    | <pre>A = PC IR preload start word read start if (ss register == PC    dd register == PC)   R12 = PC + 2 else   PC = PC + 2</pre>                                                                                                                                                                                                                                                                           |
|    |      | 074xxx <sub>8</sub>                                                                                                                                           | 5A | Инструкция XOR, если режим адресации приемника != 0 (не регистр общего назначения)  мсік = 0112                                                                                                                                                                                                                                                                                                            |
|    |      | x00xxx <sub>8</sub>                                                                                                                                           | 7B | Инструкции условного и безусловного перехода Вхх  мсік = 0102                                                                                                                                                                                                                                                                                                                                              |
|    | 001  | 0000078                                                                                                                                                       |    | Неопределенная инструкция, сброс автомата,                                                                                                                                                                                                                                                                                                                                                                 |
|    |      | $\begin{array}{c} 00002x_8 \\ 00003x_8 \\ 00004x_8 \\ 00005x_8 \\ 00006x_8 \\ 00007x_8 \end{array}$                                                           |    | исключение по вектору $000010_8$                                                                                                                                                                                                                                                                                                                                                                           |
|    |      | 00021x <sub>8</sub><br>00022x <sub>8</sub><br>00023x <sub>8</sub>                                                                                             |    |                                                                                                                                                                                                                                                                                                                                                                                                            |
|    |      | 0065xx <sub>8</sub><br>0066xx <sub>8</sub>                                                                                                                    |    |                                                                                                                                                                                                                                                                                                                                                                                                            |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| MA       | MCIR                                                                        | Значение IR                                                                                                                            | NA      | Примечание                                                                                                                                                                                                 |
|----------|-----------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------|---------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|          |                                                                             | 007xxx <sub>8</sub>                                                                                                                    |         | 1                                                                                                                                                                                                          |
|          |                                                                             | 070xxx <sub>8</sub><br>071xxx <sub>8</sub><br>072xxx <sub>8</sub><br>073xxx <sub>8</sub><br>075xxx <sub>8</sub><br>076xxx <sub>8</sub> |         |                                                                                                                                                                                                            |
|          |                                                                             | 1065xx <sub>8</sub><br>1066xx <sub>8</sub>                                                                                             |         |                                                                                                                                                                                                            |
|          |                                                                             | 107xxx <sub>8</sub>                                                                                                                    |         |                                                                                                                                                                                                            |
|          |                                                                             | 17xxxx <sub>8</sub>                                                                                                                    |         |                                                                                                                                                                                                            |
|          | 01x                                                                         | xxxxxx <sub>8</sub>                                                                                                                    | 1D      | Переход на процедуру обработки прерывания или исключения в пультовом режиме (core exception) $R12 = 177716_8 \text{ (no N}_{cpu} \text{ added)}$ $A = R12$                                                 |
|          |                                                                             |                                                                                                                                        |         | word read-modify-write start                                                                                                                                                                               |
|          | 10x                                                                         | xxxxxx <sub>8</sub>                                                                                                                    | 13      | Переход на процедуру обработки прерывания или исключения в пользовательском режиме (user exception)                                                                                                        |
|          |                                                                             |                                                                                                                                        |         | <pre>SP = SP - 2 A = SP word write start</pre>                                                                                                                                                             |
|          | 11x                                                                         | xxxxxx <sub>8</sub>                                                                                                                    | 21      | Переход на процедуру начального пуска $R12 = 177716_8 + N_{cpu} * 20_8$ A = R12 word read start                                                                                                            |
| 02       | Неопре                                                                      | целенная инстру                                                                                                                        | кция, с | сброс автомата, исключение по вектору 000010 <sub>8</sub>                                                                                                                                                  |
| 03       |                                                                             |                                                                                                                                        |         | 38:00208100 [x xxx xxx xxx xxx xxx] [00x]<br>3C:00DF7F00 [x xxx xxx xxx xxx xxx] [xxx]                                                                                                                     |
| 04       |                                                                             |                                                                                                                                        |         | 30:00200000 [x xxx xxx xxx 000 xxx] [xxx]<br>45:00E00000 [x xxx xxx xxx xxx xxx] [xxx]                                                                                                                     |
| 05<br>09 | Неопределенная инструкция, сброс автомата, исключение по вектору $000010_8$ |                                                                                                                                        |         |                                                                                                                                                                                                            |
| 0A       | 0xx                                                                         | xxxxxx <sub>8</sub>                                                                                                                    | 11      | Часть общей процедуры извлечения <b>PC</b> и <b>PSW</b> из вектора, используется как ветка для входа прерываний пультового режима MCIR = 0102, WCPU reset                                                  |
|          | 1xx                                                                         | xxxxxx <sub>8</sub>                                                                                                                    | 0F      | Часть общей процедуры извлечения <b>PC</b> и <b>PSW</b> из вектора, обнуление старшего байта <b>PSW</b> , используется как ветка для прерываний пользовательского режима  PSW = PSW & ~177400 <sub>8</sub> |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| MA       | MCIR   | Значение IR         | NA      | Примечание                                                                                                                                                                                      |
|----------|--------|---------------------|---------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0B       | XXX    | xxxxxx <sub>8</sub> | 3C      | Часть общей процедуры извлечения <b>PC</b> и <b>PSW</b> из вектора, запуск чтения <b>PC</b> из вектора в <b>Q</b>                                                                               |
|          |        |                     |         | wait qbus or vector read $R12 = Q$ $A = Q$ word read start                                                                                                                                      |
| 0C<br>0E | Неопре | деленная инстру     | кция, с | еброс автомата, исключение по вектору 000010 <sub>8</sub>                                                                                                                                       |
| 0F       | xxx    | xxxxxx <sub>8</sub> | 11      | Часть общей процедуры извлечения <b>PC</b> и <b>PSW</b> из вектора  мcir = 0102, wcpu reset                                                                                                     |
| 10       |        |                     |         | 19:00400000 [x xxx xxx x11 xxx xxx]<br>39:00C00000 [x xxx xxx xxx xxx xxx]                                                                                                                      |
| 11       | XXX    | xxxxxx <sub>8</sub> | 01      | Завершение исполнения текущей инструкции и подготовка к обработке следующей инструкции — запуск опроса блока прерываний, запуск чтения кода следующей инструкции, продвижение <b>PC</b>         |
|          |        |                     |         | MCIR poll, IR cmd load start, A = PC, PC = PC + 2, word read start                                                                                                                              |
| 12       | Неопре | деленная инстру     | кция, о | сброс автомата, исключение по вектору 000010 <sub>8</sub>                                                                                                                                       |
| 13       | XXX    | xxxxxx <sub>8</sub> | 14      | Часть общей процедуры входа в исключение или прерывание, сохранение <b>PSW</b> или в стеке <b>SP</b> или по адресу в <b>R12</b>                                                                 |
|          |        |                     |         | 13: Q = PSW, write data                                                                                                                                                                         |
| 14       | XXX    | XXXXXX <sub>8</sub> | 17      | Часть общей процедуры входа в исключение или прерывание, декремент указателя стека, <b>R12</b> для пультовых прерываний и <b>SP</b> — для пользовательских, запуск транзакции записи wait write |
|          |        |                     |         | R12/SP = R12/SP - 2<br>A = R12/SP<br>word write start                                                                                                                                           |
| 15       | XXX    | 00020x <sub>8</sub> | 40      | Инструкция RTS, извлечение слова из стека                                                                                                                                                       |
|          |        |                     |         | A = SP, $SP = SP + 2$ , word read start                                                                                                                                                         |
|          |        | нет                 |         | 40:00400000 [x xxx xxx xxx xxx 00x xxx]<br>48:00C00000 [x xxx xxx xxx xxx xxx xxx]                                                                                                              |
| 16       | Неопре | деленная инстру     | кция, о | сброс автомата, исключение по вектору 000010 <sub>8</sub>                                                                                                                                       |
| 17       | XXX    | xxxxxx <sub>8</sub> | 1E      | Часть общей процедуры входа в исключение или прерывание, выполняется коррекция <b>PC</b> , если есть необходимость                                                                              |
|          |        |                     |         | PC = PC - (MCIR[0] ? 0 : 2)<br>Q = PC, write data                                                                                                                                               |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| MA | MCIR                                                                                 | Значение IR         | NA      | Примечание                                                                                                                                                                                                                                               |  |
|----|--------------------------------------------------------------------------------------|---------------------|---------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 18 | Неопределенная инструкция, сброс автомата, исключение по вектору 000010 <sub>8</sub> |                     |         |                                                                                                                                                                                                                                                          |  |
| 19 |                                                                                      | XXXXXX <sub>8</sub> | 11      | plx:01000000 [x xxx xxx xxx xxx xxx] [xxx] [xxxx] +wait:01000000 [xxxxxxxxxxxx xxx] [xxx] [xxxx] -init:01000000 [xxxx xxxxxx xxx xxx] [xxx] [xxxxx] +err7:01000000 [xxxxxxxxxx xxx xxx] [xxx] [xxxxx] 11:01000000 [x xxx xxx xxx xxx xxx] [xxxx] [xxxxx] |  |
| 1A |                                                                                      | xxxxxx <sub>8</sub> | 41      | 1000000                                                                                                                                                                                                                                                  |  |
| 1B | Неопре                                                                               | деленная инстру     | кция, с | сброс автомата, исключение по вектору 000010 <sub>8</sub>                                                                                                                                                                                                |  |
| 1C | XXX                                                                                  | XXXXXX <sub>8</sub> | 13      | Wacть процедуры входа в пультовое исключение или прерывание wait write R12 = 1776768 A = R12 word write start                                                                                                                                            |  |
| 1D | XXX                                                                                  | xxxxxx <sub>8</sub> | 1C      | Часть процедуры входа в пультовое исключение или прерывание wait read R12 = Q $\mid$ 000010 $_8$ write modified data start                                                                                                                               |  |
| 1E | xxx                                                                                  | xxxxxx <sub>8</sub> | ОВ      | Часть общей процедуры получение адреса вектора в Q, получение адреса вектора для чтения новых значений PC и PSW  if nVIRQ  wait qbus  vector read start else  R12 = vector[VSEL]  A = R12  Q = R12                                                       |  |
| 1F | xxx                                                                                  | xxxxxx <sub>8</sub> | 0A      | Часть общей процедуры извлечения <b>PC</b> и <b>PSW</b> из вектора, ожидание чтения <b>PSW</b> wait read  PSW = Q                                                                                                                                        |  |
| 20 | XXX                                                                                  | xxxxxx <sub>8</sub> | 11      | <b>Часть процедуры начального пуска</b> PSW = 000340 <sub>8</sub>                                                                                                                                                                                        |  |
| 21 | XXX                                                                                  | XXXXXX <sub>8</sub> | 22      | Часть процедуры начального пуска wait read R12 = Q & 177400 <sub>8</sub>                                                                                                                                                                                 |  |
| 22 | XXX                                                                                  | XXXXXX <sub>8</sub> | 20      | Часть процедуры начального пуска  PC = R12                                                                                                                                                                                                               |  |
| 23 |                                                                                      |                     |         | 28:00800000 [x xxx xx0 xxx xxx xxx]<br>38:00800000 [x xxx xx1 xxx xxx xxx]                                                                                                                                                                               |  |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| MA       | MCIR   | Значение IR                                                                          | NA      | Примечание                                                                                                                                                                                                                                                                                                      |  |  |
|----------|--------|--------------------------------------------------------------------------------------|---------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| 24<br>25 | Неопре | Неопределенная инструкция, сброс автомата, исключение по вектору 000010 <sub>8</sub> |         |                                                                                                                                                                                                                                                                                                                 |  |  |
| 26       |        |                                                                                      |         | 30:00950000 [x xxx xxx xxx xxx xxx] [xxx]<br>32:002B0000 [0 xxx x0x xxx xxx xxx] [xxx]<br>38:00400000 [0 xxx x1x xxx xxx xxx] [xxx]                                                                                                                                                                             |  |  |
| 27       | XXX    | xx{xxO <sub>2</sub> }xxx <sub>8</sub>                                                | 26      | 26:00800000 [x xxx xx0 xxx xxx xxx]                                                                                                                                                                                                                                                                             |  |  |
|          |        |                                                                                      |         | Rr = Rr & 177777 <sub>8</sub>                                                                                                                                                                                                                                                                                   |  |  |
|          | XXX    | $xx\{xx1_2\}xxx_8$                                                                   | 37      | Обработка инструкции SOB, декремент регистра                                                                                                                                                                                                                                                                    |  |  |
|          |        |                                                                                      |         | Rr = Rr - 1                                                                                                                                                                                                                                                                                                     |  |  |
| 28<br>29 | Неопре | деленная инстру                                                                      | кция, ( | сброс автомата, исключение по вектору $000010_8$                                                                                                                                                                                                                                                                |  |  |
| 2A       | XXX    | xxxxxx <sub>8</sub>                                                                  | 11      | Инструкции START                                                                                                                                                                                                                                                                                                |  |  |
|          |        |                                                                                      |         | wait read, Q &= $\sim 10_8$ , modified write                                                                                                                                                                                                                                                                    |  |  |
|          | XXX    | xxxxxx <sub>8</sub>                                                                  | 7A      | Инструкции STEP                                                                                                                                                                                                                                                                                                 |  |  |
|          |        |                                                                                      |         | wait read, Q &= $\sim 10_8$ , modified write                                                                                                                                                                                                                                                                    |  |  |
|          |        |                                                                                      |         | 11:00400000 [x xxx xxx xxx xx1 0xx] [xxx] [xxxxx] 30:00200000 [x xxx xxx xxx xx0 0xx] [xxx] [1xxxx] 31:00200000 [x xxx xxx xxx xx0 0xx] [xxx] [0xxxx] 38:00400000 [x xxx xxx xxx 1xx xxx 1xx] [xxx] [xxxxx] 3A:00200000 [x xxx xxx 0xx xx0 1xx] [xxx] [xxxxx] 7A:00200000 [x xxx xxx 0xx xx1 1xx] [xxx] [xxxxx] |  |  |
| 2B       | XXX    | xxxxxx <sub>8</sub>                                                                  | 2A      | Инструкции START, STEP                                                                                                                                                                                                                                                                                          |  |  |
|          |        |                                                                                      |         | R12 = 1777168, A = R12, start rmw                                                                                                                                                                                                                                                                               |  |  |
|          |        |                                                                                      |         | 2A:00200000 [x xxx xx0 0xx xx1 xxx] [xxx] [xxxx]<br>38:00800000 [x xxx xxx 1xx xxx xxx] [xxx] [xxxx]<br>3A:00600000 [x xxx xxx 0xx xxx xxx] [xxx] [xxxx]                                                                                                                                                        |  |  |
| 2C       | XXX    | xxxxxx <sub>8</sub>                                                                  | 2B      | Инструкции START, STEP                                                                                                                                                                                                                                                                                          |  |  |
|          |        |                                                                                      |         | wait read, PC = Q                                                                                                                                                                                                                                                                                               |  |  |
| 2D       | XXX    | xxxxxx <sub>8</sub>                                                                  | 2C      | Инструкции START, STEP                                                                                                                                                                                                                                                                                          |  |  |
|          |        |                                                                                      |         | R12 = R12 - 2, $A = R12$ , word read                                                                                                                                                                                                                                                                            |  |  |
| 2E       | xxx    | 00001x <sub>8</sub>                                                                  | 2D      | Инструкции START, STEP                                                                                                                                                                                                                                                                                          |  |  |
|          |        |                                                                                      |         | wait read, PC = Q                                                                                                                                                                                                                                                                                               |  |  |
|          |        | xxxxxx <sub>8</sub>                                                                  |         | 2D:00800000 [x xxx xxx xxx xx1 xxx] [xxx] [xxxx]<br>3C:00400000 [x xxx xxx xxx xx0 xxx] [xxx] [1xxxx]<br>3D:00400000 [x xxx xxx xxx xxx xx0 xxx] [xxx] [0xxxx]                                                                                                                                                  |  |  |
| 2F       | xxx    | 000002 <sub>8</sub><br>000006 <sub>8</sub>                                           | 36      | Инструкции RTI, RTT, если <b>T</b> в <b>PSW</b> единичный<br>PSW = PSW & ~177400 <sub>8</sub>                                                                                                                                                                                                                   |  |  |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| MA       | MCIR                                                                        | Значение IR                                | NA | Примечание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
|----------|-----------------------------------------------------------------------------|--------------------------------------------|----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| IVIA     |                                                                             |                                            |    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
|          | XXX                                                                         | 000002 <sub>8</sub><br>000006 <sub>8</sub> | 37 | Инструкции RTI, RTT, если <b>T</b> в <b>PSW</b> нулевой<br>PSW = PSW & ~177400 <sub>8</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|          | XXX                                                                         | 00001x <sub>8</sub>                        | 2E | Инструкции START, STEP<br>R12 = R12 - 2, A = R12, word read                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|          |                                                                             |                                            |    | 2E:00400000 [x xxx xx0 xxx xx1 xxx] [xxx] [xxxx]<br>36:00400000 [x xxx xxx xxx xx0 xxx] [xxx] [1xxxx]<br>37:00400000 [x xxx xxx xxx xx0 xxx] [xxx] [0xxxx]<br>3E:00400000 [x xxx xx1 xxx xx1 xxx] [xxxx] [xxxx]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
| 30       |                                                                             | xxxxxx <sub>8</sub>                        | 59 | 1000000                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| 31       |                                                                             | xxxxxx <sub>8</sub>                        | 49 | 1000000                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| 32       | XXX                                                                         | 0001dd <sub>8</sub>                        | 11 | Инструкция ЈМР                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |
|          |                                                                             |                                            |    | PC = R12                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
|          |                                                                             |                                            |    | 11:00FC0000 [x xxx xxx xxx xxx xxx]<br>30:00040000 [x xxx 0xx x00 xxx 1x1]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
| 33       | XXX                                                                         | 00020x <sub>8</sub>                        | 15 | Инструкция RTS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |
|          |                                                                             |                                            |    | PC = R12                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
|          |                                                                             | нет                                        |    | 11:00480000 [0 xxx xxx xxx xxx xxx]<br>15:00180000 [0 xxx x00 xxx xxx xxx]<br>30:00580000 [x xxx xxx xxx xxx xxx]<br>34:00480000 [x xxx xx0 xxx xxx xxx]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
| 34<br>35 | Неопределенная инструкция, сброс автомата, исключение по вектору $000010_8$ |                                            |    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
| 36       |                                                                             |                                            |    | uop:00008000 [0 xxx 000 00x 0xx xxx] [xxx] [xxxxx] plx:0001A000 [0 xxx 000 0xx 0xx xxx] [xxx] [xxxxx] +wait:0000C000 [0xxx000011 0xx xxx] [xxx] [xxxxx] -init:00004000 [0xxx 000 00x 0xx xx1] [1xx] [xx1xx] +err7:0000C000 [0xxx0000110xx xxx] [xxx] [xxxxx] 01:00068000 [0 xxx 000 xxx xxx xxx] [xxx] [xxxxx] 07:00020000 [0 xxx 000 xxx xxx xxx] [xxx] [xxxxx] 11:006A0000 [x xxx xxx xxx xxx xxx] [xxx] [xxxxx] 27:000F8000 [0 xxx 100 xxx xxx xxx] [xxx] [xxxxx] 28:00004000 [0 xxx 000 00x 1xx 1x0] [xxx] [1xxxx] 2A:00008000 [0 xxx 100 00x xxx 1x0] [xxx] [1xxxx] 30:0002C000 [x xxx 0xx x0x xxx xxx] [xxx] [xxxxx] 31:00340000 [x xxx xxx xxx xxx xxx xxx] [xxx] [xxxxx] 36:00004000 [0 xxx 000 xxx 1x1] [xxx] [xxxxx] 37:0008000 [0 xxx 000 xxx xxx xxx xxx] [xxx] [xxxxx] 38:00080000 [x xxx xxx xxx xxx xxx] [xxx] [xxxxx] 47:00008000 [0 xxx 000 00x 0xx xxx] [xxx] [xxxxx] 6A:00004000 [0 xxx 000 00x 0xx xxx] [xxxx] [xxxxx] |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| MA | MCIR | Значение IR                                 | NA | Примечание                                                                              |  |
|----|------|---------------------------------------------|----|-----------------------------------------------------------------------------------------|--|
|    | XXX  | 0000028                                     | 01 | Обработка инструкции RTI при установленном <b>T</b>                                     |  |
|    |      |                                             |    | $MCIR = 101_2$ , $VSEL = 0011_2$                                                        |  |
|    | 1xx  | 0000058                                     | 11 | Обработка инструкции INIT, завершение цикла                                             |  |
|    |      |                                             |    | <pre>if (FR Z)   INIT reset   GOTO 11 else   R12 = R12 - 2</pre>                        |  |
|    | xxx  | 0000058                                     | 36 | Обработка инструкции INIT                                                               |  |
|    |      |                                             |    | <pre>if (FR Z)   INIT reset   GOTO 11 else   R12 = R12 - 2</pre>                        |  |
|    | 0xx  | 0000058                                     | 37 | Обработка инструкции INIT                                                               |  |
|    |      |                                             |    | <pre>if (FR Z)   INIT reset   MCIR = 1102   GOTO 37 else   R12 = R12 - 2</pre>          |  |
|    | xxx  | 0000068                                     | 6A | Oбработка инструкции RTT при установленном T  A = PC, IR cmd preload start, PC = PC + 2 |  |
|    |      | Инструкции манипулирования флагами CLx, SEx |    |                                                                                         |  |
|    |      |                                             |    | 36: PSW = PSW & ~R12, MCIR poll                                                         |  |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| MA | MCIR | Значение IR         | NA | Примечание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |  |
|----|------|---------------------|----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 37 |      |                     |    | uop:00088000 [x xxx xx0 00x xxx xxx] [xxx] [xxxxx] plx:000D0000 [x xxx xx0 0xx xxx xxx] [xxx] [xxxxx] +wait:000D0000 [xxxxxx00xxxxx xxx] [xxx] [xxxxx] -wait:000A0000 [1xxxxx00xxxx xxx] [xxx] [xxxxx] +err7:000C0000 [xxxxxx00xxxxx xxx] [xxx] [xxxxx] 01:00044000 [0 xxx 000 x0x xxx xxx] [xxx] [xxxxx] 07:00018000 [0 xxx 000 10x xxx xxx] [xxx] [xxxxx] 11:002A8000 [0 xxx xxx xxx xxx xxx] [xxx] [xxxxx] 27:00100000 [0 xxx 100 xxx xxx xxx] [xxx] [xxxx] 2A:00002000 [0 xxx 000 100 0xx 1x0] [xxx] [1xxxx] 30:00614000 [x xxx xxx xxx xxx xxx] [xxx] [xxxxx] 31:00100000 [0 xxx 101 xxx xxx xxx] [xxx] [xxxxx] 36:00420000 [x xxx xx0 xxx xxx xxx] [xxx] [xxxxx] 38:00020000 [x xxx 0x1 xx0 0xx 1x0] [xxx] [1xxxx] 47:00018000 [x xxx 0x0 xx0 0xx 1x0] [xxx] [1xxxx] 47:00018000 [0 xxx 000 000 xxx xxx] [xxx] [xxxxx] 6A:00002000 [1 xxx xx0 000 xxx xxx] [xxx] [xxxxx] 7A:00004000 [1 xxx xx0 000 0xx 1x0] [xxx] [1xxxx] |  |
|    | XXX  | 0000018             | 01 | Обработка инструкции WAIT                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |  |
|    |      |                     |    | $MCIR = 000_2$ , set $WCPU$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |
|    | XXX  | 0000028             | 01 | Обработка инструкции RTI (при сброшенном T)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |
|    |      |                     |    | MCIR poll, A = PC, IR cmd start, PC = PC + 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |  |
|    | XXX  | 0000058             | 36 | Обработка инструкции INIT                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |  |
|    |      |                     |    | $R12 = 000340_8$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |  |
|    | XXX  | 0000068             | 01 | Обработка инструкции RTT (при сброшенном T)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |
|    |      |                     |    | A = PC, IR cmd load start, $PC = PC + 2$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |  |
|    | XXX  | 00024x <sub>8</sub> | 36 | Инструкции манипулирования флагами CLx, SEx                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |
|    |      |                     |    | 37: R12 = IR[3:0]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |  |
|    | XXX  | 077xxx <sub>8</sub> | 11 | Обработка условного перехода инструкции SOB                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |
|    |      |                     |    | <pre>if (FR Z)   R12 = PC - 2*IR[5:0]; else   PC = PC - 2*IR[5:0];</pre>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |  |
| 38 | xxx  | XXXXXX <sub>8</sub> | 39 | Инструкции RTI, RTT Запись прочитанного значения в <b>PC</b> или <b>R12</b> wait read if (IR[2:0] != 7)    PC = Q else    R12 = Q                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |  |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| MA       | MCIR                                                                        | Значение IR         | NA      | Примечание                                                                                                                                                                                                                                                                                                                                                   |
|----------|-----------------------------------------------------------------------------|---------------------|---------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 39       | xxx                                                                         | xxxxxx <sub>8</sub> | 6B      | Инструкции RTI, RTT Запуск чтения слова из стека (SP)+                                                                                                                                                                                                                                                                                                       |
|          |                                                                             |                     |         | A = SP<br>word read start<br>SP = SP + 2                                                                                                                                                                                                                                                                                                                     |
| 3A<br>3B | Неопре                                                                      | деленная инстру     | кция, с | сброс автомата, исключение по вектору $000010_8$                                                                                                                                                                                                                                                                                                             |
| 3C       | XXX                                                                         | xxxxxx <sub>8</sub> | 3D      | Часть общей процедуры извлечения <b>PC</b> и <b>PSW</b> из вектора, ожидание чтения <b>Q</b> из вектора и запись в <b>PC</b>                                                                                                                                                                                                                                 |
|          |                                                                             |                     |         | wait read<br>PC = Q                                                                                                                                                                                                                                                                                                                                          |
| 3D       | XXX                                                                         | xxxxxx <sub>8</sub> | 1F      | Часть общей процедуры извлечения <b>PC</b> и <b>PSW</b> из вектора, запуск чтения <b>PSW</b> из вектора по адресу в <b>R12</b>                                                                                                                                                                                                                               |
|          |                                                                             |                     |         | R12 = R12 + 2<br>A = R12<br>word read start                                                                                                                                                                                                                                                                                                                  |
| 3E<br>3F | Неопределенная инструкция, сброс автомата, исключение по вектору $000010_8$ |                     |         |                                                                                                                                                                                                                                                                                                                                                              |
| 40       | xxx                                                                         | xxxxxx <sub>8</sub> | 11      | Инструкция RTS                                                                                                                                                                                                                                                                                                                                               |
|          |                                                                             |                     |         | wait read, Rd = Q                                                                                                                                                                                                                                                                                                                                            |
| 41       |                                                                             |                     |         | 10:00000900 [x xxx xx0 xxx 000 xxx] [001] [xxxxx] 11:003EBFA0 [x xxx xxx xxx xxx xxx] [x0x] [xxxxx] 18:002FC400 [x xxx xxx xxx xxx xxx] [xxx] [xxxx] 19:004F8500 [x xxx xxx xxx xxx xxx] [xxx] [xxxxx] 31:00200620 [x xxx xxx xxx xxx xxx] [xxx] [xxxxx] 38:00107C40 [x xxx xxx xxx xxx xxx] [xxx] [xxxxx] 39:00116C00 [x xxx xxx xxx xxx xxx] [xxx] [xxxxx] |
| 42       |                                                                             |                     |         | 04:00800000 [x xxx xx0 xxx xxx xxx]<br>4E:00800000 [x xxx xx1 xxx xxx xxx]                                                                                                                                                                                                                                                                                   |
| 43<br>44 | Неопределенная инструкция, сброс автомата, исключение по вектору $000010_8$ |                     |         |                                                                                                                                                                                                                                                                                                                                                              |
| 45       | XXX                                                                         | xxxx0x <sub>8</sub> | 47      | Одноадресные инструкции с методом адресации 0 вызывают исключения, на данную точку нет перехода для таких инструкций, код вставлен для перестраховки                                                                                                                                                                                                         |
|          | XXX                                                                         | xxxx1x <sub>8</sub> | 48      | Одноадресные инструкции с методом адресации 1                                                                                                                                                                                                                                                                                                                |
|          | XXX                                                                         | xxxxxx <sub>8</sub> | 4C      | Одноадресные инструкции с методами адресации 6 и 7                                                                                                                                                                                                                                                                                                           |
|          | XXX                                                                         | xxxxxx <sub>8</sub> | 4D      | Одноадресные инструкции с методами адресации 3 и 5                                                                                                                                                                                                                                                                                                           |
|          | XXX                                                                         | xxxxxx <sub>8</sub> | 55      | Одноадресные инструкции с методами адресации 2 и 4                                                                                                                                                                                                                                                                                                           |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| MA       | MCIR   | Значение IR         | NA      | Примечание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|----------|--------|---------------------|---------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 46       |        |                     |         | 04:00800000 [x xxx xx0 xxx xxx xxx]<br>4E:00800000 [x xxx xx1 xxx xxx xxx]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
| 47       |        |                     |         | 04:00600000 [x xxx xxx xxx xxx xxx]<br>46:00400000 [x xxx 11x xxx xxx xxx]<br>4E:00400000 [x xxx xx1 xxx xxx xxx]<br>5A:00200000 [x xxx 000 xxx xxx xxx]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| 48       |        |                     |         | Используется двухадресными инструкциями для финальной операции, МСІR при этом 0хх <sub>2</sub> , поэтому никакие флаги в дополнительном векторе не устанавливаются plx:0036C000 [x x0x xxx xxx xxx xxx] [1xx] [xxxxx] +wait:0036C000 [xx0xxxxxxxxx xxx] [1xx] [xxxxx] -wait:00019800 [xx00xxxxxx xxx xxx] [1xx] [xxxxx] +init:0036C000 [xx0xxxxxxx xxx xxx] [1xx] [xxxxx] -init:00290000 [xx0x xxx xxx xxx xxx] [1xx] [xxxxx] +stop:00098000 [xx0xx1xxxx xxx xxx] [1xx] [xxxxx] +err7:0036C000 [xx0xxxxxxxxxxxxx] [1xx] [xxxxx] 10:00016000 [x 000 0xx xxx xxx xxx xxx] [100] [xxxxx] 11:00A96000 [x x0x xxx xxx xxx xxx] [100] [xxxxx] 12:00002000 [x 000 010 1x0 xxx xxx] [1xx] [xxxxx] 17:0030A000 [x x0x xxx xxx xxx xxx] [1xx] [xxxxx] 19:00200000 [x 00x xxx xxx xxx xxx] [1xx] [xxxxx] 31:00004000 [1 000 x11 1x0 xxx xxx] [1x1] [xxxxx] 32:00008000 [x 000 000 xxx xxx xxx xxx] [1xx] [xxxxx] 37:0003C000 [x 000 xxx xxx xxx xxx xxx] [1xx] [xxxxx] 37:0003C000 [x 000 xxx xxx xxx xxx xxx] [1xx] [xxxxx] |
| 49       |        |                     |         | plx:00550000 [x x0x xxx xxx xxx xxx] [xxx] [xxxxx] +wait:00550000 [xx0xxxxxxxxx xxx] [xxx] [xxxxx] -wait:00010000 [x000x100x1xxx xxx] [1xx] [xxxxx] +stop:00090000 [xx0xx1x0xx xxx xxx] [1xx] [xxxxx] 01:00976000 [x xxx xxx xxx xxx xxx] [xxx] [xxxxx] 11:0015A000 [x xxx xxx xxx xxx xxx xxx] [xxx] [xxxxx] 47:0048A000 [x x0x xxx xxx xxx xxx xxx] [xxx] [xxxxx] 57:000A6000 [x x0x xxx xxx xxx xxx xxx] [xxxx]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| 4A<br>4B | Неопре | деленная инстру     | кция, с | сброс автомата, исключение по вектору $000010_8$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
| 4C       |        |                     |         | 48:00800000 [x xxx xxx xxx xx0 xxx]<br>4D:00800000 [x xxx xxx xxx xxx xx1 xxx]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| 4D       | XXX    | xxxxxx <sub>8</sub> | 48      | 1000000                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
| 4E       | XXX    | xxxxxx <sub>8</sub> | 04      | 1000000                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
| 4F       |        |                     | ı       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
| 50       | XXX    | 00020x <sub>8</sub> | 33      | Инструкция RTS  R12 = Rd & 1777778                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|          | XXX    | 00030x <sub>8</sub> | 51      | Инструкция SWAB Rd                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| MA       | MCIR                                                                                 | Значение IR         | NA | Примечание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |  |  |
|----------|--------------------------------------------------------------------------------------|---------------------|----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
|          | XXX                                                                                  | 10640x <sub>8</sub> | 37 | Инструкция MTPS Rd                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |  |  |
|          | XXX                                                                                  | 10670x <sub>8</sub> | 51 | Инструкция MFPS Rd                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |  |  |
|          |                                                                                      |                     |    | Установка +wait и –wait не используются для обрабатываемых инструкций на данном микроадресе plx:00200000 [x xxx xxx 011 xxx xxx] [xxx] [xxxx] +wait:00200000 [x xxxxxxx011xxxxxx] [xxx] [xxxx] -wait:00200000 [x xxxxxxx 011 xxx xxx] [xxx] [xxxxx] 31:00400000 [x xxx xxx x01 xxx xxx] [xxx] [xxxxx] 33:00400000 [x xxx xxx x10 xxx xxx] [xxx] [xxxxx] 37:00400000 [x xxx xxx x00 xxx xxx] [xxx] [xxxxx] 51:00400000 [x xxx xxx xx11 xxx xxx] [xxx] [xxxx]                                                                      |  |  |
| 51       |                                                                                      |                     |    | 01:00E00000 [x xxx xxx xxx xxx xxx]<br>11:00200000 [x xxx xxx xxx xxx 111]                                                                                                                                                                                                                                                                                                                                                                                                                                                       |  |  |
| 52<br>54 | Неопределенная инструкция, сброс автомата, исключение по вектору 000010 <sub>8</sub> |                     |    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |  |  |
| 55       |                                                                                      |                     |    | uop:00400000 [x xxx xxx xxx 00x xxx]<br>47:00400000 [x xxx xxx xxx 00x xxx]<br>48:00C00000 [x xxx xxx xxx xxx xxx xxx]                                                                                                                                                                                                                                                                                                                                                                                                           |  |  |
| 56<br>57 | Неопределенная инструкция, сброс автомата, исключение по вектору 000010 <sub>8</sub> |                     |    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |  |  |
| 58       |                                                                                      |                     |    | plx:00300000 [x x0x xxx xxx xxx xxx] [xxx] [xxxx] +wait:00300000 [x x0x xxx xxx xxx xxx] [xxx] [xxxxx] -wait:00180000 [xx0xxxx1x xxx xxx] [xxx] [xxxxx] +stop:00180000 [xx0xxxx1x xxx xxx] [xxx] [xxxxx] +err3:00180000 [xx0xxxxx1 xxx xxx] [xxx] [xxxxx] 01:0086C000 [x xxx xxx xxx xxx xxx] [xxx] [xxxxx] 11:00294000 [x xxx xxx xxx xxx xxx] [xxx] [xxxxx] 47:0024C000 [x x0x xxx xxx xxx xxx xxx] [xxx] [xxxxx] 51:00200000 [1 00x xxx xxx xxx xxx xxx] [xxx] [xxxxx] 57:000B4000 [x x0x xxx xxx xxx xxx xxx] [xxxx] [xxxxx] |  |  |
| 59       |                                                                                      |                     |    | plx:00300000 [x x0x xxx xxx xxx xxx] [xxx] [xxxxx] +wait:00300000 [xx0xxxxxxxxxxxxx] [xxx] [xxxxx] -wait:00300000 [x x0x xxxxxxxxxxx] [xxx] [xxxxx] +stop:00300000 [xx0xxxxxxx xxx xxx] [xxx] [xxxxx] +err3:00300000 [xx0xxxxxx xxx xxx] [xxx] [xxxxx] 01:009A0000 [x xxx xxx xxx xxx xxx] [xxx] [xxxxx] 11:00160000 [x xxx xxx xxx xxx xxx xxx] [xxx] [xxxxx] 47:002A0000 [x x0x xxx xxx xxx xxx] [xxx] [xxxxx] 51:00200000 [1 00x xxx xxx xxx xxx xxx] [xxx] [xxxxx] 57:00060000 [x x0x xxx xxx xxx xxx xxx] [xxxx] [xxxxx]    |  |  |
| 5A       | XXX                                                                                  | xxxxxx <sub>8</sub> | 45 | 1000000                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |  |  |
| 5B<br>69 | Неопределенная инструкция, сброс автомата, исключение по вектору $000010_8$          |                     |    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |  |  |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| MA       | MCIR                                                                                 | Значение IR                                                                 | NA | Примечание                                                                                                                                               |  |  |
|----------|--------------------------------------------------------------------------------------|-----------------------------------------------------------------------------|----|----------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| 6A       | XXX                                                                                  | 0000068                                                                     | 01 | Инструкция RTT при установленном флаге <b>T</b> ожидает загрузки кода следующей инструкции                                                               |  |  |
|          | XXX                                                                                  | 0000148                                                                     | 01 | Инструкция STEP ожидает загрузки кода следующей инструкции                                                                                               |  |  |
|          |                                                                                      |                                                                             |    | 01:00800000 [x xxx xxx 0xx xxx xxx]<br>11:00800000 [x xxx xxx 1xx xxx xxx]                                                                               |  |  |
| 6B       | XXX                                                                                  | 000002 <sub>8</sub><br>000006 <sub>8</sub>                                  | 2F | Инструкции RTI, RTT                                                                                                                                      |  |  |
|          |                                                                                      |                                                                             |    | PSW = Q                                                                                                                                                  |  |  |
|          | XXX                                                                                  |                                                                             |    | 11:00800000 [x xxx xxx 1xx xxx xxx]                                                                                                                      |  |  |
|          |                                                                                      |                                                                             |    | 2F:00800000 [x xxx xxx 0xx xxx xxx]                                                                                                                      |  |  |
| 6C<br>79 | Неопределенная инструкция, сброс автомата, исключение по вектору 000010 <sub>8</sub> |                                                                             |    |                                                                                                                                                          |  |  |
| 7A       | XXX                                                                                  | 00001x <sub>8</sub>                                                         | 6A | Инструкция STEP, запуск чтения следующей инструкции                                                                                                      |  |  |
|          |                                                                                      |                                                                             |    | A = PC, IR cmd preload start, PC = PC + 2                                                                                                                |  |  |
|          |                                                                                      |                                                                             |    | 28:00800000 [x xxx xxx xxx xx0 xxx]<br>6A:00800000 [x xxx xxx xxx xx1 xxx]                                                                               |  |  |
| 7B       | xxx                                                                                  | xxxxxx <sub>8</sub>                                                         | 11 | Инструкции условного и безусловного перехода Вхх. При совпадении флагов с условиями, которые требуются в инструкции, происходит добавление смещения к РС |  |  |
|          |                                                                                      |                                                                             |    | <pre>if (cond)   PC = PC + sign extended(IR[7:0]*2) else   R12 = PC + sign extended(IR[7:0]*2)</pre>                                                     |  |  |
| 7C<br>7D | Неопределенная инструкция, сброс автомата, исключение по вектору 000010 <sub>8</sub> |                                                                             |    |                                                                                                                                                          |  |  |
| 7E       | XXX                                                                                  | xxxxxx <sub>8</sub>                                                         | 6A | 1000000                                                                                                                                                  |  |  |
| 7F       | Неопре                                                                               | Неопределенная инструкция, сброс автомата, исключение по вектору $000010_8$ |    |                                                                                                                                                          |  |  |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

# 8.1 Цикл микропрограммного автомата

Циклом микропрограммного автомата называется набор тактов частоты **CLC**, при котором в регистре **MA** сохраняется некоторое фиксированное значение микроадреса. Цикл микропрограммного автомата длится минимум два такта **CLC**, но может быть удлинен на некоторое количество тактов по следующим причинам:

- ожидание готовности результата АЛУ
- ожидание завершения чтения данных на шине МПИ, когда данные нужны в качестве аргумента для операции АЛУ, данные будут занесены в регистр  ${\bf Q}$  и использованы в операции
- ожидания завершения чтения кода инструкции на шине МПИ и записи его в регистр инструкций **IR**
- ожидание завершения опроса блока прерываний
- ожидание освобождения регистра адреса **A** для инициирования новой транзакции на шине МПИ в конвейере

По завершению цикла в регистр MA записывается новое значение микроадреса, что означает переход к новому циклу микропрограммного автомата. Иногда значение нового микроадреса может совпадать со старым, что приводит к повторению цикла, вероятно с новыми параметрами. Например, инструкция ВРТ на микроадресе 01 записывает новое значение в регистр MCIR и повторяет цикл автомата по тому же микроадресу 01, но уже с новым параметром.

После аппаратного сброса микропрограммный автомат начинает исполнение с микроадреса 00, на котором просто происходит запуск опроса блока прерываний и следует безусловный переход на основную точку входа микропрограммы на микроадресе 01.

Микроадрес 01 является основной точкой входа в цикл обработки процессорных инструкций, при выполнении этого микроадреса обычно уже выполнен опрос блока прерываний и регистр **MCIR** содержит актуальное состояние запросов на прерывание или код исключения. Также предполагается, что в регистр кода инструкции **IR** уже загружено слово новой инструкции, регистр **PC** указывает на следующее слово за уже загруженным в **IR** (**PC** содержит значение ".+2" для обрабатываемой инструкции). На микроадресе 01 происходит основное ветвление микропрограммы – начинается обработка прерывания или исключения, или декодирование и исполнение загруженного кода процессорной инструкции.

Особые ситуации возникают при исключениях тайм-аута транзакции на шине МПИ и неопределенной инструкции. При этих исключениях блок прерываний фиксирует соответствующие флаги, а микропрограммный автомат принудительно переводится на микроадрес 01 и также принудительно запускается опрос блока прерываний, гарантируя, что в регистр **MCIR** будет корректно записана причина исключения. Схемами процессора также предполагалось что будет возникать подобное исключение при словном обращении по нечетному адреса, но данная возможность в процессоре 1801ВМ1 отключена.

Последовательность обработки большинства инструкций завершается на адресе 11 – в этом месте микропрограммный автомат ожидает готовности шины МПИ к запуску транзакции чтения кода следующей процессорной инструкции, записывает значение **PC** в регистр адреса **A**, запуская собственно транзакцию, затем **PC** увеличивается на 2. Также выдается запрос на проверку статуса блока прерываний и происходит переход на адрес 01, обеспечивая начало обработки следующей инструкции.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

# 8.2 Процедура начального старта

Аппаратный сброс микропроцессора 1801ВМ1 осуществляется низким уровнем на входе **nDCLO**. Микропрограммный автомат при этом сбрасывается и при снятии низкого уровня со входа **nDCLO** начинает исполнение с микроадреса 00. На этом микроадресе осуществляется запуск опроса блока прерываний и происходит переход на микроадрес 01. Блок прерываний будет возвращать нулевое значение **MCIR** до детектирования нарастающего фронта на входе **nACLO**. Основная микропрограмма на микроадресе 01 при нулевом значении **MCIR** перезапускает опрос блока прерываний и повторяет исполнение микроадреса 01. При обнаружении нарастающего фронта на входе **nACLO** (первого после аппаратного сброса по **nDCLO**) блок прерываний вернет значение **MCIR** равное 111<sub>2</sub> и микропрограмма по адресу 01 начнет исполнение последовательности начального пуска.

```
00: MCIR poll
01: while (MCIR == 000<sub>2</sub>) MCIR poll
01: if (MCIR == 11x2)
        R12 = 177716<sub>8</sub> + N<sub>cpu</sub>*20<sub>8</sub>
        A = R12
        word read start
21: wait read
      R12 = Q & 177400<sub>8</sub>
22: PC = R12
20: PSW = 000340<sub>8</sub>
11: MCIR poll, IR cmd load start,
        A = PC, PC = PC + 2, word read start
01: main loop
```

В ходе выполнения последовательности начального пуска происходит чтение внешнего регистра  $177716_8 + N_{\rm cpu}*20_8$ , который в старшем байте должен содержать значение, записываемое в старший байт программного счетчика **PC**. Фактический адрес регистра вектора начального пуска зависит от номера процессора в системе (определяется значением на входах **nPA0** и **nPA1**). Для определения начального значения PC используется только старший байт содержимого регистра начального пуска. Далее слову состояния процессора **PSW** присваивается фиксированное значение  $340_8$ , затем запускается выборка слова инструкции по адресу в **PC**, **PC** автоинкрементируется, запускается опрос блока прерываний и начинается исполнение основного микропрограммного цикла обработки процессорных инструкций

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

# 8.3 Процедура входа в пультовые исключения и прерывания

Микрокод процедуры входа в пультовые исключения и прерывания имеет вид:

```
01: R12 = 177716_8 (no N_{cpu}*20_8 added)
    A = R12
    word read-modify-write start
1D: wait read
   R12 = Q \mid 000010_8
    write modified data start
1C: wait write
   R12 = 177676_8
   A = R12
    word write start
13: Q = PSW, write data
14: wait write
   R12 = R12 - 2
   A = R12
    word write start
17: PC = PC - ((MCIR == 011_2) ? 0 : 2)
   Q = PC, write data
1E: R12 = vector[VSEL]
   A = R12
   Q = R12
OB: wait write
   R12 = Q
    A = Q
    word read start
3C: wait read
   PC = 0
3D: R12 = R12 + 2
   A = R12
    word read start
1F: wait read
    PSW = Q
OA: MCIR = 010_2, WCPU reset
11: MCIR poll, IR cmd load start,
    A = PC, PC = PC + 2, word read start
01: main loop
```

Исключения и прерывания пультового режима выполняются следующим образом:

- в начале обработки устанавливают бит 3 в регистре 177716<sub>8</sub>
- сохраняют **PSW** по адресу 177676<sub>8</sub>
- для исключений с кодом **MCIR**=010<sub>2</sub> корректируют **PC** вычитая 2
- сохраняют **PC** по адресу 177674<sub>8</sub>
- читают новое значение РС по адресу вектор+0
- читают новое значение **PSW** по адресу вектор+2

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

Следующие прерывания и исключения будут обрабатываться процессором в пультовом режиме (с установкой бита 3 в регистре 177716<sub>8</sub>) по векторам:

| Инструкция НАСТ                                                                             | 1600028             | PC           |
|---------------------------------------------------------------------------------------------|---------------------|--------------|
| Низкий уровень на входе <b>nIRQ1</b>                                                        | 1600028             | <b>PC</b> -2 |
| Тайм-аут шины МПИ, <b>PSW10</b> =1 и <b>PSW11</b> =0                                        | 1600028             | PC           |
| Тайм-аут шины МПИ, 1801ВМ1А, <b>PSW10</b> =х и <b>PSW11</b> =1                              | 1600028             | PC-2         |
| Тайм-аут шины МПИ, 1801ВМ1Г, <b>PSW10</b> =х и <b>PSW11</b> =1                              | 160002 <sub>8</sub> | PC           |
| Двойной тайм-аут шины МПИ (повторный при попытке обработать первое исключение по зависанию) | 160006 <sub>8</sub> | PC           |
| Тайм-аут шины МПИ при получении вектора прерывания (в цикле <b>nIAKO</b> )                  | 1600128             | PC           |

В крайнем правом столбце таблицы указано сохраняемое значение в ячейке 177674<sub>8</sub>, при входе в обработчик исключения по инструкции HALT там будет сохранен указатель на следующую за HALT инструкцию, при возникновении исключения по низкому уровню на входе будет сохранен указатель на первую еще не обработанную инструкцию, на которой возникло исключение. Исключения по тайм-ауту шины обычно (для 1801ВМ1Г всегда) сохраняют указатели на +2 к базовому адресу инструкции, являющейся причиной исключения.

Следует отметить, что прерывания и исключения пультового режима никак не используют стек пользовательского режима и регистр указателя на него – SP(R6) остается неизменным.

Также имеется различие между процессорами 1801BM1A и 1801BM1Г при обработке исключения зависания шины, если установлен бит **PSW11**– сохраняются различные значения **PC**.

Возврат из обработчиков исключений и прерываний пультового режима удобно осуществлять специальными инструкциями процессора  $1801\mathrm{BM1}$ , которые автоматически извлекают сохраненные значения **PC** и **PSW** по адресу  $177674_8$  и сбрасывают бит 3 в регистре  $177716_8$ . Инструкция START является аналогом стандартной инструкции RTI, инструкция STEP является аналогом стандартной инструкции RTT. Отличие от стандартных инструкций заключается в использовании стека пультового режима и последующем сбросе бита 3 регистра  $177716_8$ .

Собственно в процессоре 1801ВМ1 нет никаких аппаратных средств или признаков "пультового" режима - процессор всегда работает одинаково. Реализация "пультового" режима заключается в микропрограммном управлении битом 3 во внешнем (по отношению к микросхеме процессора) регистре, расположенном по адресу 1777168. При входе в "пультовый" режим по прерыванию или исключению процессор выполняет операцию чтение-модификация-запись по адресу 1777168, устанавливая бит 3. При возврате из "пультового" режима инструкциями STEP и START происходит аналогичное обращение по тому же адресу со сбросом бита 3. Особенности реализации данного бита могут различаться, например, в системах, построенных на основе 1801ВП1-030, данный бит управляет отображением ПЗУ в области адресов 1600008-1737778, при входе в "пультовый" режим бит 3 будет установлен и по данным адресам будет гарантировано отображено системное ПЗУ, в котором можно разместить гарантировано доступный код обработчика пультового исключения или прерывания.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

#### 8.4 Процедура входа в пользовательские исключения и прерывания

Микрокод процедуры входа в пользовательские исключения и прерывания имеет вид:

```
01: SP = SP - 2
   A = SP
    word write start
13: Q = PSW, write data
14: wait write
    SP = SP - 2
    A = SP
    word write start
17: PC = PC - ((MCIR == 101_2) ? 0 : 2)
   Q = PC, write data
1E: if nVIRQ
     wait write
     vector read start
    else
      R12 = vector[VSEL]
      A = R12
      Q = R12
OB: wait write or vector read
    R12 = Q
    A = Q
    word read start
3C: wait read
    PC = Q
3D: R12 = R12 + 2
   A = R12
    word read start
1F: wait read
   PSW = Q
0A: PSW = PSW & ~177400_{8}
OF: MCIR = 010_2, WCPU reset
11: MCIR poll, IR cmd load start,
    A = PC, PC = PC + 2, word read start
01: main loop
```

Исключения и прерывания пользовательского режима выполняются следующим образом:

- SP = SP 2, сохраняют PSW по адресу SP
- для исключений с кодом **MCIR**= $100_2$  корректируют **PC** вычитая 2
- $\mathbf{SP} = \mathbf{SP} 2$ , сохраняют **PC** по адресу  $\mathbf{SP}$
- читают новое значение РС по адресу вектор+0
- читают новое значение **PSW** по адресу вектор+2
- обнуляют старший байт **PSW**

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

Следующие прерывания и исключения будут обрабатываться процессором в пользовательском режиме (без модификации бита 3 в регистре 177716<sub>8</sub> и использованием стека SP) по векторам:

| тайм-аут внешней шины МПИ, если <b>PSW10</b> =0, <b>PSW11</b> =0 | 0000048             | PC   |
|------------------------------------------------------------------|---------------------|------|
| Недопустимый код инструкции                                      | 0000108             | PC   |
| Т-бит ловушки пошаговой отладки                                  | 0000148             | PC-2 |
| Пропадание питания, ниспадающий фронт на входе <b>nACLO</b> .    | 0000248             | PC-2 |
| Прерывание от ВЕ-таймера                                         | 0002708             | PC-2 |
| Прерывание по срезу на входе nIRQ2                               | $000100_{8}$        | PC-2 |
| Прерывание по срезу на входе <b>nIRQ3</b>                        | 0002708             | PC-2 |
| Векторное прерывание по низкому уровню на входе <b>nVIRQ</b>     | xxxxxx <sub>8</sub> | PC-2 |
| Инструкция ВРТ, программное исключение                           | 0000148             | PC   |
| Инструкция ІОТ, программное исключение                           | 0000208             | PC   |
| Инструкция ЕМТ, программное исключение                           | 0000308             | PC   |
| Инструкция TRAP, программное исключение                          | 0000348             | PC   |

Последний столбец таблицы отображает сохраняемое в стеке значение **PC**. Асинхронные прерывания, вызываемые внешними сигналами, а также отладочное исключение по **T**-биту сохраняют в стеке указатель на первую невыполненную инструкцию, в то время как синхронные исключения сохранят указатель на следующую инструкцию (или на базу текущей инструкции + 2).

При входе в процедуру обработки прерывания или исключения пользовательского режима также обнуляется старший байт слова состояния процессора  $\mathbf{PSW}$ , значения, прочитанные из вектора, игнорируются.

Для векторного прерывания по низкому уровню на входе  $\mathbf{nVIRQ}$ , значение вектора читается в специальной транзакции подтверждения векторного прерывания на шине МПИ.

Возврат из процедур обработки прерываний и исключений пользовательского режима следует осуществлять при помощи стандартных инструкций RTI и RTT.

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

# 8.5 Реализация инструкции умножения в процессоре 1801ВМ1Г

Версия микропрограммы процессора 1801ВМ1Г дополнительно реализует инструкцию целочисленного умножения.

Инструкция MUL умножает регистровый операнд приемника на стандартный операнд источника, старшие 16 бит произведения сохраняются в регистре приемника, младшие 16 бит произведения сохраняются в регистре с номером регистр приемника плюс 1, если регистровый номер приемника четный, иначе старшие биты просто отбрасываются (просто затираются младшими битами). Код инструкции MUL – 070rss<sub>8</sub>. При попытке исполнения инструкции MUL на процессоре 1801BM1A происходит исключение по вектору 10<sub>8</sub>. Умножение предполагает что числа знаковые, в дополнительном коде.

```
01: MCIR = 101_2
if (ss address mode == 0)
  7A: R11 = Rr
  40: R12 = Rs
else
  switch(ss address mode)
    case 0: Rs
      45: A = R12 = Rs, word read start
      58: stop microcode (error)
    case 1: @Rs
      45: A = Rs, R12 = Rs, word read start
    case 2: (Rd) +
      45: A = Rs, Rs = Rs + 2, word read start
      55: R12 = Rs - 2
    case 3: @(Rs) +
      45: A = Rs, word read start, Rs = Rs + 2
      4C: wait read, R12 = Q,
          A = Q, word read start
    case 4: -(Rs)
      45: Rs = Rs - 2, A = Rs, word read start
      55: R12 = Rs
    case 5: @-(Rs)
      45: Rs = Rs - 2, A = Rs, word read start
      4C: wait read, R12 = Q
          A = Q, word read start
    case 6: E(Rs)
      45: A = PC, word read start, PC = PC + 2
      44: wait read, R12 = Rs + Q,
          A = R12, word read start
    case 7: @E(Rs)
      45: A = PC, word read start, PC = PC + 2
      44: wait read, R12 = Rs + Q, A = R12
          word read start
      4C: wait read, R12 = Q,
        A = Q, word read start
  48: wait read, R12 = Q
//
// Аргументы получены в R11 и R12, можно выполнять умножение
//
```

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

```
// R11 - первый аргумент, R12 - второй
// R8 - старшие 16 бит произведения, R9 - младшие
32: R8 = 0
25: R10 = R11
6E: R9 = 100000_8
74: FR C = R11[0], R11 = R11 >> 1
if (FR C)
  69: R8 = R8 + R12, assign NZVC
  6B: if (V) R8 = ROR(R8) else R8 = ASR(R8), assign NZVC
else
  69: R8 = ASR(R8), assign NZVC
77: R9 = ROR(R9)
if (FR C == 0)
  75: FR C = R11[0], R11 = R11 \Rightarrow 1
  69: next cycle
else
  75: R10 = R10, set FR N
if (FR N)
  76: R8 = R8 - R12
else MCIR = 110_2
07: Rr = R8
06: R[r \mid 1] = R9
if (FR N==0 && FR Z==0)
  7C: PSW |= 000001_8
  11: next instruction
else
  if (FR N==1)
    7C: R12 = R8 - 177777_8
    if (FR Z==0)
      7E: PSW |= 000001_8
      11: next instruction
    else
      7E: R9 = R9
      7D: PSW |= N ? 0000008 : 0000018
      11: next instruction
  else
    7C: R9 = R9
    if (FR N==0 \&\& FR Z==0)
      7F: R12 = 000001_8, set NZVC
      11: next instruction
    else
      if (FR N==0)
        7F: PSW |= 000000_8
        11: next instruction
      else
        7F: PSW ^{=} 000001<sub>8</sub>, set NZVC
        11: next instruction
```

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

# 9. Набор процессорных инструкций

В данном разделе описаны процессорные инструкции, исполнение которых обеспечивает микропроцессор 1801ВМ1А, а также последовательности микроадресов и выполняемые внутренние действия микропрограммного автомата. При описании кодировки инструкций использованы следующие обозначения:

| r    | номер регистра общего назначения 0-7                                                    |
|------|-----------------------------------------------------------------------------------------|
| dd   | 6-битовое поле адресации приемника, старшие 3 бита метод, младшие 3 бита номер регистра |
| SS   | 6-битовое поле адресации приемника, старшие 3 бита метод, младшие 3 бита номер регистра |
| X    | Произвольная восьмеричная цифра                                                         |
| nzvc | 4-битовое поле флагов в инструкция манипуляции арифметическими флагами                  |
| uu   | 6-битовое беззнаковое целое                                                             |
| bb   | 8-битовое знаковое поле, задает смещение условного перехода                             |
| nn   | 8-битовое беззнаковое поле                                                              |

### Кодирование методов адресации в полях источника и приемника

| 0 | Rn     |     | Прямая регистровая, операнд непосредственно в регистре Rn                                                                                                                    |
|---|--------|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1 | @Rn    |     | Косвенная, в регистре Rn находится адрес операнда                                                                                                                            |
| 2 | (Rn)+  | #E  | Автоинкрементная, в регистре Rn находится адрес операнда, после извлечения данных из памяти регистр Rn будет увеличен на 1 для байтовых операций и на 2 для словных операций |
| 3 | @(Rn)+ | @#E | Автоинкрементная косвенная, в регистре Rn находится адрес указателя на операнд, после извлечения указателя из памяти регистр Rn будет увеличен на 2                          |
| 4 | -(Rn)  |     | Автодекрементная, в регистре Rn находится адрес операнда, до извлечения данных из памяти регистр Rn уменьшается на 1 для байтовых операций и на 2 для словных операций       |
| 5 | @-(Rn) |     | Автодекрементная косвенная, в регистре Rn находится адрес указателя на операнд, до извлечения указателя из памяти регистр Rn уменьшается на 2                                |
| 6 | E(Rn)  | Е   | Индексная, адрес операнда вычисляется как сумма 16-битного смешения E и регистра Rn                                                                                          |
| 7 | @E(Rn) | @E  | Индексная косвенная, адрес указателя на операнд вычисляется как сумма 16-битного смешения Е и регистра Rn                                                                    |

| Код инструкции | Мнемоника | NZVC | Описание                                                                                                                                        |
|----------------|-----------|------|-------------------------------------------------------------------------------------------------------------------------------------------------|
| 0000008        | HALT      | *    | Переход в пультовой режим. Код исключения записывается в MCIR и далее используется цепочка микрокода для обработки исключений пультового режима |
|                |           |      | 01: MCIR = 011 <sub>2</sub> , VSEL = 1011 <sub>2</sub>                                                                                          |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                           |
|----------------|-----------|------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                |           |      | 01: core exception $(1600028)$                                                                                                                                                                                                                                                                                                                     |
| 0000018        | WAIT      | -    | Ожидание прерывания, микропрограммный автомат циклически опрашивает блок прерываний, до возникновения прерывания или сброса бита WCPU записью в регистр управления внешним агентом.  PC указывает на следующую за WAIT инструкцию, если обработчик прерывания не изменит адрес возврата то исполнение продолжится со следующей за WAIT инструкции. |
|                |           |      | Установленный бит <b>T</b> не приводит к немедленному выходу из режима ожидания, если нет активных незамаскированных аппаратных прерываний, позволяя выполниться инструкции WAIT предусмотренным способом                                                                                                                                          |
|                |           |      | <pre>01: PC = PC + 2 37: MCIR = 0002, set WCPU 01: MCIR poll 01: if (MCIR != 0002) exception/interrupt</pre>                                                                                                                                                                                                                                       |
| 0000028        | RTI       | *    | Возврат из прерывания. PC = (SP)+, PSW = (SP)+, старший байт <b>PSW</b> обнуляется, значение загруженное из стека игнорируется                                                                                                                                                                                                                     |
|                |           |      | <pre>01: A = SP, word read start, SP = SP + 2 38: wait read, PC = Q 39: A = SP, read start, SP = SP + 2 6B: PSW = Q 2F: PSW = PSW &amp; ~1774008 if (T)     36: MCIR = 1012, VSEL = 00112     01: user exception (0000148) else     37: MCIR poll, A = PC</pre>                                                                                    |
|                |           |      | IR cmd load start, PC = PC + 2 01: wait read, next instruction                                                                                                                                                                                                                                                                                     |
| 0000038        | ВРТ       | *    | Инструкция ВРТ, записывает код исключения непосредственно в <b>MCIR</b> и перестартует исполнение с адреса 01, опрос блока прерываний не запускается, начнется обработка исключения по вектору 000014 <sub>8</sub> в пользовательском режиме                                                                                                       |
|                |           |      | 01: MCIR = $101_2$ , VSEL = $0011_2$<br>01: user exception (000014 <sub>8</sub> )                                                                                                                                                                                                                                                                  |
| 0000048        | ІОТ       | *    | Инструкция IOT, записывает код исключения непосредственно в <b>MCIR</b> и перестартует исполнение с адреса 01, опрос блока прерываний не запускается, начнется обработка исключения по вектору $000020_8$ в пользовательском режиме                                                                                                                |
|                |           |      | 01: MCIR = 101 <sub>2</sub> , VSEL = 0001 <sub>2</sub><br>01: user exception (000020 <sub>8</sub> )                                                                                                                                                                                                                                                |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции                                                              | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                              |
|-----------------------------------------------------------------------------|-----------|------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0000058                                                                     | RESET     | -    | Сброс внешних устройств, на выходе <b>nINIT</b> формируется активный сигнал низкого уровня длительностью 224 такта <b>CLC</b> , затем сигнал деактивируется и снова выдерживается пауза 224 такта <b>CLC</b> . Данный сигнал также инициализирует ВЕ-таймер и детекторы фронтов внешних прерываний.                                                                   |
|                                                                             |           |      | Микропрограмма активирует сигнал <b>nINIT</b> , затем в <b>R12</b> записывается значение $340_8$ , потом в цикле вычитается по 2, при достижении нулевого значения <b>nINIT</b> деактивируется, в <b>R12</b> снова заносится значение $340_8$ и цикл вычитания повторяется, по достижении нулевого значения происходит переход к следующей инструкции                 |
|                                                                             |           |      | 01: MCIR = $010_2$ , INIT set<br>36: R12 = $340_8$<br>37: while !(FR Z) R12 = R12 - 2<br>37: INIT reset, MCIR = $110_2$<br>36: 36: R12 = $340_8$<br>37: while !(FR Z) R12 = R12 - 2<br>11: next instruction                                                                                                                                                           |
| 0000068                                                                     | RTT       | *    | Возврат из прерывания. $PC = (SP)+$ , $PSW = (SP)+$ , старший байт $PSW$ обнуляется, значение загруженное из стека игнорируется. После исполнения задерживает возникновение исключения по биту $T$ (если он установлен в слове $PSW$ извлекаемом из стека) на одну инструкцию                                                                                         |
|                                                                             |           |      | <pre>01: A = SP, word read start, SP = SP + 2 38: wait read, PC = Q 39: A = SP, read start, SP = SP + 2 6B: PSW = Q 2F: PSW = PSW &amp; ~177400<sub>8</sub> if (T)     36: A = PC, IR cmd preload start,         PC = PC + 2 6A: wait read     01: next instruction else     37: A = PC, IR cmd load start,         PC = PC + 2 01: wait read, next instruction</pre> |
| 0000078                                                                     | MFPT      | -    | Недопустимая команда                                                                                                                                                                                                                                                                                                                                                  |
|                                                                             |           |      | 01: user exception (000010 <sub>8</sub> )                                                                                                                                                                                                                                                                                                                             |
| $\begin{array}{c} 000010_8 \\ 000011_8 \\ 000012_8 \\ 000013_8 \end{array}$ | START     | *    | Возобновление исполнения пользовательской программы из пультового режима, <b>PC</b> и <b>PSW</b> берутся из вектора $177674_8$ , бит 3 в регистре $177716_8$ сбрасывается после чтения данных из вектора, так происходит переключение памяти в "пользовательский режим"                                                                                               |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции                                                                                      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|-----------------------------------------------------------------------------------------------------|-----------|------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                                                                                     |           |      | 01: R12 = 177676 <sub>8</sub> , A = R12<br>2F: R12 = R12 - 2, A = R12, word read<br>2E: wait read, PC = Q<br>2D: R12 = R12 + 2, A = R12, word read<br>2C: wait read, PSW = Q<br>2B: R12 = 177716 <sub>8</sub> , A = R12, start rmw<br>2A: wait read, Q &= ~10 <sub>8</sub> , modified write<br>11: next instruction                                                                                                                                                                                                                                                                               |
| 000014 <sub>8</sub><br>000015 <sub>8</sub><br>000016 <sub>8</sub><br>000017 <sub>8</sub>            | STEP      | *    | Возобновление исполнения пользовательской программы из пультового режима, <b>PC</b> и <b>PSW</b> берутся из вектора $177674_8$ , бит 3 в регистре $177716_8$ сбрасывается после чтения данных из вектора, так происходит переключение памяти в "пользовательский режим"  01: R12 = $177676_8$ , A = R12 2F: R12 = R12 - 2, A = R12, word read 2E: wait read, PC = Q 2D: R12 = R12 + 2, A = R12, word read 2C: wait read, PSW = Q 2B: R12 = $177716_8$ , A = R12, start rmw 2A: wait read, Q &= $\sim 10_8$ , modified write 7A: A = PC, word read, PC = PC + 2 6A: wait read 01: next instruction |
| $\begin{array}{c} 00002x_8 \\ 00003x_8 \\ 00004x_8 \\ 00005x_8 \\ 00006x_8 \\ 00007x_8 \end{array}$ |           | -    | Hедопустимая команда 01: user exception (000010 <sub>8</sub> )                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| 0001dd <sub>8</sub>                                                                                 | JMP dd    | -    | Безусловный переход, <b>PC</b> присваивается значение источника. Попытка исполнения инструкции JMP с кодом адресации приемника 0 записывает код исключения непосредственно в <b>MCIR</b> и перестартует исполнение с адреса 01, опрос блока прерываний не запускается, начнется обработка исключения по вектору 000004 <sub>8</sub> в пользовательском режиме                                                                                                                                                                                                                                     |
|                                                                                                     |           |      | <pre>if (dd address mode == 0)     01: MCIR = 101<sub>2</sub>, VSEL = 0100<sub>2</sub>     01: user exception (000004<sub>8</sub>) else     01: MCIR = 100<sub>2</sub>     switch (dd address mode)     case 0: Rd         45: user exception (000010<sub>8</sub>)     case 1: @Rd         45: R12 = Rd         case 2: (Rd) +</pre>                                                                                                                                                                                                                                                              |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции                                                                                                                         | Мнемоника                              | NZVC                           | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|----------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------|--------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                                                                                                                        |                                        |                                | 45: Rd = Rd + 2 55: R12 = Rd - 2 case 3: @(Rd) + 45: A = Rd, word read start, Rd = Rd + 2 4D: wait read, R12 = Q case 4: -(Rd) 45: Rd = Rd - 2 55: R12 = Rd case 5: @-(Rd) 45: Rd = Rd - 2, A = Rd, word read start 4D: wait read, R12 = Q case 6: E(Rd) 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q case 7: @E(Rd) 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q case 7: @E(Rd) 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q, A = R12 word read start 4D: wait read, R12 = Q 48: Q = Q 32: PC = R12 11: next instruction |
| 00020r <sub>8</sub>                                                                                                                    | RTS r                                  | -                              | Возврат из подпрограммы. $PC = Rr$ , $Rr = *SP$ , $SP = SP + 2$ 01: $MCIR = 011_2$ 50: $R12 = Rr \& 177777_8$ 33: $PC = R12$ 15: $A = SP$ , word read start, $SP = SP + 2$ 40: wait read, $Rr = Q$ 11: next instruction                                                                                                                                                                                                                                                                                                                                                                           |
| 00021x <sub>8</sub><br>00022x <sub>8</sub><br>00023x <sub>8</sub>                                                                      |                                        | -                              | Недопустимая команда         01: user exception (0000108)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 000240 <sub>8</sub>   nzvc                                                                                                             | CL nzvc                                | *                              | Сбрасывает арифметические флаги в слове состояния <b>PSW</b> согласно установленным битам в поле <b>nzvc</b> кода операции                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
| 000240 <sub>8</sub><br>000241 <sub>8</sub><br>000242 <sub>8</sub><br>000244 <sub>8</sub><br>000250 <sub>8</sub><br>000257 <sub>8</sub> | NOP<br>CLN<br>CLZ<br>CLV<br>CLC<br>CCC | <br>0<br>-0<br>0-<br>0<br>0000 | <pre>01: A = PC, IR preload start 01: PC = PC + 2, word read start 37: R12 = IR[3:0] 36: PSW = PSW &amp; ~R12, MCIR poll 01: wait read, next instruction</pre>                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| 000260 <sub>8</sub>   nzvc                                                                                                             | SE nzvc                                | *                              | Устанавливает арифметические флаги в слове состояния <b>PSW</b> согласно установленным битам в поле <b>nzvc</b> кода операции                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
| 000260 <sub>8</sub><br>000261 <sub>8</sub><br>000262 <sub>8</sub>                                                                      | NOP<br>SEN<br>SEZ                      | 1<br>-1                        | <pre>01: A = PC, IR preload start 01: PC = PC + 2, word read start 37: R12 = IR[3:0]</pre>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
|---------------------|-----------|------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0002648             | SEV       | 1-   | 36: PSW = PSW   R12, MCIR poll                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
| $000270_{8}$        | SEC       | 1    | 01: wait read, next instruction                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| 0002778             | SCC       | 1111 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| 0003dd <sub>8</sub> | SWAB dd   | **00 | Обмен байтов в слове приемника $tmp = dd, tmp = (tmp << 8) \mid (tmp >> 8), dd = tmp, \\ N = dd[7], Z = (dd[7:0] == 0), C = 0, V = 0$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|                     |           |      | if (dd address mode == 0)  01: A = PC  IR preload start, word read start if (dd register == PC)  01: PC = PC + 2  50: Rd = (Rd >> 8)   (Rd << 8)  51: R12 = Rd & ~1774008, set NZVC  11: next instruction  else  01: R12 = PC + 2  50: Rd = (Rd >> 8)   (Rd << 8)  51: R12 = Rd & ~1774008, assign NZVC,  MCIR poll, wait read  01: next instruction  01: MCIR = 1112  switch (dd address mode)  case 0: Rd  45: user exception (0000108)  case 1: @Rd  45: A = Rd, R12 = Rd, word rmw start  case 2: (Rd)+  45: A = Rd, Rd = Rd + 2, word rmw start  55: R12 = Rd - 2  case 3: @(Rd)+  45: A = Rd, word read start, Rd = Rd + 2  4D: wait read, R12 = Q,  A = Q, word rmw start  case 4: -(Rd)  45: Rd = Rd - 2, A = Rd, word rmw start  55: R12 = Rd  case 5: @-(Rd)  45: Rd = Rd - 2, A = Rd, word read start  40: wait read, R12 = Q  A = Q, word rmw start  case 6: E(Rd)  45: A = PC, word read start, PC = PC + 2  4C: wait read, R12 = Rd + Q,  A = R12, word rmw start  case 7: @E(Rd)  45: A = PC, word read start, PC = PC + 2  4C: wait read, R12 = Rd + Q,  A = R12, word rmw start  case 7: @E(Rd)  45: A = PC, word read start, PC = PC + 2  4C: wait read, R12 = Rd + Q,  A = R12, word rmw start  case 7: @E(Rd)  45: A = PC, word read start, PC = PC + 2  4C: wait read, R12 = Rd + Q,  A = R12, word rmw start  case 7: @E(Rd) |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |
|-----------------------------------------|-------------------|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                               |
|---------------------|-----------|------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |           |      | 4D: wait read, R12 = Q, A = Rd, word rmw start  48: wait read, Q = (Q >> 8)   (Q << 8), modified data write  37: R12 = byte Q, assign NZVC  11: next instruction                                                                                                                       |
| 0004bb <sub>8</sub> | BR bb     | -    | Безусловный переход в пределах -128+128 слов от базового адреса инструкции ("."). 8-битовое поле смешения в коде инструкции умножается на 2 и знаково расширяется до 16 бит по старшему биту  01: MCIR = 010 <sub>2</sub> 7B: PC = PC + sign extended(IR[7:0]*2)  11: next instruction |
| 0010bb <sub>8</sub> | BNE bb    | _    | Переход если Z==0                                                                                                                                                                                                                                                                      |
| 001000              | 31,230    |      | O1: MCIR = 010 <sub>2</sub> 7B: if (Z==0)  PC = PC + sign extended(IR[7:0]*2)  else  R12 = PC + sign extended(IR[7:0]*2)  11: next instruction                                                                                                                                         |
| 0014bb <sub>8</sub> | BEQ bb    | -    | Переход если Z==1                                                                                                                                                                                                                                                                      |
|                     |           |      | <pre>01: MCIR = 010<sub>2</sub> 7B: if (Z)         PC = PC + sign extended(IR[7:0]*2)         else         R12 = PC + sign extended(IR[7:0]*2) 11: next instruction</pre>                                                                                                              |
| 0020bb <sub>8</sub> | BGE bb    | -    | Переход если (N ^ V) == 0                                                                                                                                                                                                                                                              |
|                     |           |      | <pre>01: MCIR = 010<sub>2</sub> 7B: if !(N ^ V)         PC = PC + sign extended(IR[7:0]*2)         else         R12 = PC + sign extended(IR[7:0]*2) 11: next instruction</pre>                                                                                                         |
| 0024bb <sub>8</sub> | BLT bb    | -    | Переход если (N ^ V) == 1                                                                                                                                                                                                                                                              |
|                     |           |      | <pre>01: MCIR = 010<sub>2</sub> 7B: if (N ^ V)         PC = PC + sign extended(IR[7:0]*2)         else         R12 = PC + sign extended(IR[7:0]*2) 11: next instruction</pre>                                                                                                          |
| $0030bb_8$          | BGT bb    | -    | Переход если ( $Z \mid (N \land V)$ ) == 0                                                                                                                                                                                                                                             |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |
|-----------------------------------------|-------------------|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
|---------------------|-----------|------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |           |      | <pre>01: MCIR = 0102 7B: if !(Z   (N ^ V))         PC = PC + sign extended(IR[7:0]*2)         else         R12 = PC + sign extended(IR[7:0]*2) 11: next instruction</pre>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| 0034bb <sub>8</sub> | BLE bb    | -    | Переход если (Z   (N ^ V)) == 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
|                     |           |      | <pre>01: MCIR = 010<sub>2</sub> 7B: if (Z   (N ^ V))         PC = PC + sign extended(IR[7:0]*2)         else         R12 = PC + sign extended(IR[7:0]*2) 11: next instruction</pre>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| 004rdd <sub>8</sub> | JSR r, dd | -    | Вызов подпрограммы, указанный регистр сохраняется в стеке, <b>PC</b> записывается в регистр и затем получает значение приемника. Попытка исполнения инструкции JSR с кодом адресации приемника 0 записывает код исключения непосредственно в <b>MCIR</b> и перестартует исполнение с адреса 01, опрос блока прерываний не запускается, начнется обработка исключения по вектору 000004 <sub>8</sub> в пользовательском режиме                                                                                                                                                                                                                                                                                                                                                      |
|                     |           |      | <pre>If (dd address mode == 0)     01: MCIR = 101<sub>2</sub>, VSEL = 0100<sub>2</sub>;     01: user exception (000004<sub>8</sub>) else     01: MCIR = 100<sub>2</sub>     switch (dd address mode)     case 0: Rd         45: user exception (000010<sub>8</sub>)     case 1: @Rd         45: R12 = Rd     case 2: (Rd) +         45: Rd = Rd + 2         55: R12 = Rd - 2     case 3: @(Rd) +         45: A = Rd, word read start, Rd = Rd + 2         4D: wait read, R12 = Q     case 4: -(Rd)         45: Rd = Rd - 2         55: R12 = Rd     case 5: @-(Rd)         45: Rd = Rd - 2, A = Rd, word read start         4D: wait read, R12 = Q     case 6: E(Rd)         45: A = PC, word read start, PC = PC + 2         4C: wait read, R12 = Rd + Q     case 7: @E(Rd)</pre> |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |
|-----------------------------------------|-------------------|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                  |
|---------------------|-----------|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |           |      | 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q, A = R12                                                                                                                                                                                                                                                             |
| 0050dd <sub>8</sub> | CLR dd    | 0100 | Присвоение приемнику нулевого значения $dd = 0$ , $V = 0$ , $C = 0$ , $N = 0$ , $Z = 1$                                                                                                                                                                                                                                                   |
|                     |           |      | <pre>if (dd address mode == 0)     01: A = PC     IR preload start, word read start     if (dd register == PC)         01: R12 = PC + 2         31: MCIR = 1012         49: PC = 0000000g, assign NZVC         11: next instruction     else         01: PC = PC + 2         31: MCIR = 1012         49: Rd = 000000g, assign NZVC,</pre> |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |
|-----------------------------------------|-------------------|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                           |
|---------------------|-----------|------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |           |      | 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q, A = R12, word rmw start  case 7: @E(Rd) 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q, A = R12 word read start  4D: wait read, R12 = Q, A = Rd, word rmw start  48: wait read, Q = 0000008, assign NZVC modified data write 11: next instruction      |
| 0051dd <sub>8</sub> | COM dd    | **01 | Побитовое инвертирование операнда $dd = \sim dd$ , $V = 0$ , $C = 0$ , $N = dd[15]$ , $Z = (dd == 0)$                                                                                                                                                                                                                                              |
|                     |           |      | <pre>if (dd address mode == 0)     01: A = PC     IR preload start, word read start     if (dd register == PC)         01: R12 = PC + 2         31: MCIR = 1012         49: PC = PC ^ 1777778, assign NZVC         11: next instruction     else         01: PC = PC + 2         31: MCIR = 1012         49: Rd = Rd ^ 1777778, assign NZVC,</pre> |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |
|-----------------------------------------|-------------------|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |

|                            |      | A = Q, word rmw start  case 6: E(Rd)  45: A = PC, word read start, PC = PC + 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
|----------------------------|------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                            |      | 43. A - FC, word read start, FC - FC + 2  4C: wait read, R12 = Rd + Q,                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |
| 0052dd <sub>8</sub> INC dd | ***_ | Прибавление I к операнду dd = dd + 1, assign V, N = dd[15], Z = (dd==0) фактически V установится, если dd был равен 0777778 if (dd address mode == 0) 01: A = PC IR preload start, word read start if (dd register == PC) 01: R12 = PC + 2 31: MCIR = 1012 49: PC = PC + 1, assign NZV 11: next instruction else 01: PC = PC + 2 31: MCIR = 1012 49: Rd = Rd + 1, assign NZV, MCIR poll, wait read 01: next instruction else 01: MCIR = 1112 switch (dd address mode) case 0: Rd 45: user exception (0000108) case 1: @Rd 45: A = Rd, R12 = Rd, word rmw start case 2: (Rd)+ 45: A = Rd, Rd = Rd + 2, word rmw start 55: R12 = Rd - 2 case 3: @ (Rd)+ 45: A = Rd, word read start, Rd = Rd + 2 4D: wait read, R12 = Q, A = Q, word rmw start case 4: -(Rd) 45: Rd = Rd - 2, A = Rd, word rmw start |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |
|-----------------------------------------|-------------------|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |
|---------------------|-----------|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |           |      | <pre>case 5: @-(Rd)    45: Rd = Rd - 2, A = Rd, word read start    4D: wait read, R12 = Q         A = Q, word rmw start case 6: E(Rd)    45: A = PC, word read start, PC = PC + 2    4C: wait read, R12 = Rd + Q,         A = R12, word rmw start case 7: @E(Rd)    45: A = PC, word read start, PC = PC + 2    4C: wait read, R12 = Rd + Q, A = R12         word read start 4D: wait read, R12 = Q,         A = Rd, word rmw start 4B: wait read, Q = Q + 0000018, assign NZV    modified data write 11: next instruction</pre>                                                                                                                                                                                                                                                                                              |
| 0053dd <sub>8</sub> | DEC dd    | ***_ | Вычитание I из операнда dd = dd + 177777 <sub>8</sub> , assign V, N = dd[15], Z = (dd==0) фактически V установится, если dd был равен 100000 <sub>8</sub> if (dd address mode == 0) 01: A = PC  IR preload start, word read start if (dd register == PC) 01: R12 = PC + 2 31: MCIR = 101 <sub>2</sub> 49: PC = PC - 1, assign NZV 11: next instruction else 01: PC = PC + 2 31: MCIR = 101 <sub>2</sub> 49: Rd = Rd - 1, assign NZV, MCIR poll, wait read 01: next instruction else 01: MCIR = 111 <sub>2</sub> switch (dd address mode) case 0: Rd 45: user exception (000010 <sub>8</sub> ) case 1: @Rd 45: A = Rd, R12 = Rd, word rmw start case 2: (Rd) + 45: A = Rd, Rd = Rd + 2, word rmw start 55: R12 = Rd - 2 case 3: @(Rd) + 45: A = Rd, word read start, Rd = Rd + 2 4D: wait read, R12 = Q, A = Q, word rmw start |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
|---------------------|-----------|------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |           |      | <pre>case 4: -(Rd)    45: Rd = Rd - 2, A = Rd, word rmw start    55: R12 = Rd case 5: @-(Rd)    45: Rd = Rd - 2, A = Rd, word read start    4D: wait read, R12 = Q         A = Q, word rmw start case 6: E(Rd)    45: A = PC, word read start, PC = PC + 2    4C: wait read, R12 = Rd + Q,         A = R12, word rmw start case 7: @E(Rd)    45: A = PC, word read start, PC = PC + 2    4C: wait read, R12 = Rd + Q, A = R12         word read start 4D: wait read, R12 = Q,    A = Rd, word rmw start 4D: wait read, R12 = Q,    A = Rd, word rmw start 48: wait read, Q = Q - 0000018, assign NZV    modified data write 11: next instruction</pre>                                                              |
| 0054dd <sub>8</sub> | NEG dd    | ***  | Meняет знак операнда dd = ~dd + 1, assign CV, N = dd[15], Z = (dd==0) фактически V установится, если dd был равен 100000 <sub>8</sub> if (dd address mode == 0) 01: A = PC IR preload start, word read start if (dd register == PC) 01: R12 = PC + 2 31: MCIR = 101 <sub>2</sub> 49: PC = 0 - PC, assign NZVC 11: next instruction else 01: PC = PC + 2 31: MCIR = 101 <sub>2</sub> 49: Rd = 0 - Rd, assign NZVC, MCIR poll, wait read 01: next instruction else 01: MCIR = 111 <sub>2</sub> switch (dd address mode) case 0: Rd 45: user exception (000010 <sub>8</sub> ) case 1: @Rd 45: A = Rd, R12 = Rd, word rmw start case 2: (Rd) + 45: A = Rd, Rd = Rd + 2, word rmw start 55: R12 = Rd - 2 case 3: @(Rd) + |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции | Мнемоника | NZVC | Описание                                             |
|----------------|-----------|------|------------------------------------------------------|
|                |           |      | 45: A = Rd, word read start, Rd = Rd + 2             |
|                |           |      | 4D: wait read, $R12 = Q$ ,                           |
|                |           |      | A = Q, word rmw start                                |
|                |           |      | case 4: -(Rd)                                        |
|                |           |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word rmw start        |
|                |           |      | 55: R12 = Rd                                         |
|                |           |      | case 5: @-(Rd)                                       |
|                |           |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word read start       |
|                |           |      | 4D: wait read, R12 = Q                               |
|                |           |      | A = Q, word rmw start                                |
|                |           |      | case 6: E(Rd)                                        |
|                |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$        |
|                |           |      | 4C: wait read, $R12 = Rd + Q$ ,                      |
|                |           |      | A = R12, word rmw start                              |
|                |           |      | case 7: @E(Rd)                                       |
|                |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$        |
|                |           |      | 4C: wait read, $R12 = Rd + Q$ , $A = R12$            |
|                |           |      | word read start                                      |
|                |           |      | 4D: wait read, $R12 = Q$ ,                           |
|                |           |      | A = Rd, word rmw start                               |
|                |           |      | 48: wait read, $Q = 000000_8 - Q$ , assign NZVC      |
|                |           |      | modified data write                                  |
|                |           |      | 11: next instruction                                 |
| $0055dd_8$     | ADC dd    | **** | Прибавление к операнду флага переноса С              |
|                |           |      | dd = dd + C, assign CV, $N = dd[15]$ , $Z = (dd==0)$ |
|                |           |      | фактически V установится, если dd был равен 0777778  |
|                |           |      | if (dd address mode == 0)                            |
|                |           |      | 01: A = PC                                           |
|                |           |      | IR preload start, word read start                    |
|                |           |      | if (dd register == PC)                               |
|                |           |      | 01: R12 = PC + 2                                     |
|                |           |      | 31: $MCIR = 101_2$                                   |
|                |           |      | 49: PC = PC + C, assign NZVC                         |
|                |           |      | 11: next instruction                                 |
|                |           |      | else                                                 |
|                |           |      | 01: PC = PC + 2                                      |
|                |           |      | 31: $MCIR = 101_2$                                   |
|                |           |      | 49: Rd = Rd + C, assign NZVC,                        |
|                |           |      | MCIR poll, wait read                                 |
|                |           |      | 01: next instruction                                 |
|                |           |      | else                                                 |
|                |           |      | 01: MCIR = 111 <sub>2</sub>                          |
|                |           |      | switch (dd address mode)                             |
|                |           |      | case 0: Rd                                           |
|                |           |      | 45: user exception (000010 <sub>8</sub> )            |
|                |           |      | case 1: @Rd                                          |
|                |           |      | 45: A = Rd, R12 = Rd, word rmw start                 |
|                | 1         |      | case 2: (Rd)+                                        |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|---------------------|-----------|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Код инструкции      | Мнемоника | NZVC | 45: A = Rd, Rd = Rd + 2, word rmw start 55: R12 = Rd - 2  case 3: @(Rd) + 45: A = Rd, word read start, Rd = Rd + 2 4D: wait read, R12 = Q,                                                                                                                                                                                                                                                                                                                        |
| 0056dd <sub>8</sub> | SBC dd    | **** | A = Rd, word rmw start 48: wait read, Q = Q + C, assign NZVC modified data write 11: next instruction  Вычитание из операнда флага переноса С                                                                                                                                                                                                                                                                                                                     |
|                     |           |      | <pre>dd = dd - C, assign CV, N = dd[15], Z = (dd==0)  if (dd address mode == 0)  01: A = PC  IR preload start, word read start  if (dd register == PC)  01: R12 = PC + 2  31: MCIR = 1012  49: PC = PC - C, assign NZVC  11: next instruction  else  01: PC = PC + 2  31: MCIR = 1012  49: Rd = Rd - C, assign NZVC,  MCIR poll, wait read  01: next instruction  else  01: MCIR = 1112  switch (dd address mode)  case 0: Rd  45: user exception (0000108)</pre> |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|---------------------|-----------|------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Код инструкции      | Мнемоника | NZVC | Описание  45: A = Rd, R12 = Rd, word rmw start case 2: (Rd)+ 45: A = Rd, Rd = Rd + 2, word rmw start 55: R12 = Rd - 2 case 3: @(Rd)+ 45: A = Rd, word read start, Rd = Rd + 2 4D: wait read, R12 = Q, A = Q, word rmw start case 4: -(Rd) 45: Rd = Rd - 2, A = Rd, word rmw start 55: R12 = Rd case 5: @-(Rd) 45: Rd = Rd - 2, A = Rd, word read start 4D: wait read, R12 = Q A = Q, word rmw start case 6: E(Rd)                                                               |
|                     |           |      | 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q,                                                                                                                                                                                                                                                                                                                                                                                                           |
| 0057dd <sub>8</sub> | TST dd    | **00 | Установка флагов условий PSW соответственно операнду C = 0, V = 0, N = dd[15], Z = (dd == 0)  if (dd address mode == 0)  01: A = PC  IR preload start, word read start if (dd register == PC)  01: R12 = PC + 2  31: MCIR = 1012  49: PC = PC & 1777778, assign NZVC  11: next instruction  else  01: PC = PC + 2  31: MCIR = 1012  49: Rd = Rd & 1777778, assign NZVC, MCIR poll, wait read  01: next instruction  else  01: MCIR = 1012  switch (dd address mode)  case 0: Rd |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|---------------------|-----------|------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Код инструкции      | Мнемоника | NZVC | 45: user exception (000010 <sub>8</sub> )  case 1: @Rd  45: A = Rd, R12 = Rd, word read start  case 2: (Rd) +  45: A = Rd, Rd = Rd + 2, word read start  55: R12 = Rd - 2  case 3: @(Rd) +  45: A = Rd, word read start, Rd = Rd + 2  4D: wait read, R12 = Q,  A = Q, word read start  case 4: -(Rd)  45: Rd = Rd - 2, A = Rd, word read start  55: R12 = Rd  case 5: @-(Rd)  45: Rd = Rd - 2, A = Rd, word read start  4D: wait read, R12 = Q  A = Q, word read start  case 6: E(Rd)  45: A = PC, word read start, PC = PC + 2  4C: wait read, R12 = Rd + Q,  A = R12, word read start  case 7: @E(Rd) |
| 006044              | DOB 44    | **** | <pre>case 5: @-(Rd)   45: Rd = Rd - 2, A = Rd, word read start   4D: wait read, R12 = Q         A = Q, word read start case 6: E(Rd)   45: A = PC, word read start, PC = PC + 2   4C: wait read, R12 = Rd + Q,         A = R12, word read start case 7: @E(Rd)   45: A = PC, word read start, PC = PC + 2   4C: wait read, R12 = Rd + Q, A = R12         word read start 4D: wait read, R12 = Q,         A = Rd, word read start 48: wait read, Q = Q &amp; 1777778, assign NZVC 11: next instruction</pre>                                                                                             |
| 0060dd <sub>8</sub> | ROR dd    | ***  | Кольцевой сдвиг вправо, вращает все биты операнда на одну позицию вправо, старший бит загружается из флага переноса, младший бит, выдвинутый из операнда, загружается во флаг переноса tmp = C, C = dd[0], dd = dd >> 1, dd[15] = tmp, N = dd[15], Z = (dd==0), V = C ^ N  if (dd address mode == 0)  01: A = PC  IR preload start, word read start if (dd register == PC)  01: R12 = PC + 2  31: MCIR = 101 <sub>2</sub> 49: PC = ROR(PC), assign NZVC  11: next instruction  else  01: PC = PC + 2  31: MCIR = 101 <sub>2</sub> 49: Rd = ROR(Rd), assign NZVC, MCIR poll, wait read                   |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции      | Мнемоника | NZVC | Описание                                                    |
|---------------------|-----------|------|-------------------------------------------------------------|
| 77 7 17             |           |      | 01: next instruction else                                   |
|                     |           |      | 01: MCIR = 111 <sub>2</sub>                                 |
|                     |           |      | switch (dd address mode)                                    |
|                     |           |      | case 0: Rd                                                  |
|                     |           |      | 45: user exception (000010 <sub>8</sub> )                   |
|                     |           |      | case 1: @Rd                                                 |
|                     |           |      | 45: A = Rd, R12 = Rd, word rmw start                        |
|                     |           |      | case 2: (Rd)+                                               |
|                     |           |      | 45: A = Rd, Rd = Rd + 2, word rmw start $55$ : R12 = Rd - 2 |
|                     |           |      | case 3: @(Rd)+                                              |
|                     |           |      | 45: $A = Rd$ , word read start, $Rd = Rd + 2$               |
|                     |           |      | 4D: wait read, $R12 = Q$ ,                                  |
|                     |           |      | A = Q, word rmw start                                       |
|                     |           |      | case 4: -(Rd)                                               |
|                     |           |      | 45: Rd = Rd - 2, A = Rd, word rmw start<br>55: R12 = Rd     |
|                     |           |      | case 5: 0-(Rd)                                              |
|                     |           |      | 45: Rd = Rd - 2, A = Rd, word read start                    |
|                     |           |      | 4D: wait read, R12 = Q                                      |
|                     |           |      | A = Q, word rmw start                                       |
|                     |           |      | case 6: E(Rd)                                               |
|                     |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$               |
|                     |           |      | 4C: wait read, $R12 = Rd + Q$ ,                             |
|                     |           |      | A = R12, word rmw start                                     |
|                     |           |      | case 7: @E(Rd)                                              |
|                     |           |      | 45: A = PC, word read start, PC = PC + 2                    |
|                     |           |      | 4C: wait read, R12 = Rd + Q, A = R12                        |
|                     |           |      | word read start 4D: wait read, R12 = Q,                     |
|                     |           |      | A = Rd, word rmw start                                      |
|                     |           |      | 48: wait read, $Q = ROR(Q)$ , assign NZVC                   |
|                     |           |      | modified data write                                         |
|                     |           |      | 11: next instruction                                        |
| 0061dd <sub>8</sub> | ROL dd    | **** | Кольцевой сдвиг влево, вращает все биты операнда на одну    |
| 0001448             | KOL dd    |      | позицию влево, младший бит грузится из флага переноса,      |
|                     |           |      | выдвинутый старший бит загружается во флаг переноса         |
|                     |           |      | tmp = C, C = dd[15], dd = dd << 1, dd[0] = tmp,             |
|                     |           |      | $N = dd[15], Z = (dd==0), V = C ^ N$                        |
|                     |           |      | if (dd address mode == 0)                                   |
|                     |           |      | 01: A = PC                                                  |
|                     |           |      | IR preload start, word read start                           |
|                     |           |      | if (dd register == PC)                                      |
|                     |           |      | 01: R12 = PC + 2                                            |
|                     |           |      | 31: MCIR = $101_2$                                          |
|                     |           |      | 49: PC = ROL(PC), assign NZVC 11: next instruction          |
|                     | <u> </u>  |      | II. HEXT INSTIUCTION                                        |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции      | Мнемоника | NZVC | Описание                                                     |
|---------------------|-----------|------|--------------------------------------------------------------|
|                     |           |      | else                                                         |
|                     |           |      | 01: PC = PC + 2                                              |
|                     |           |      | 31: $MCIR = 101_2$                                           |
|                     |           |      | 49: Rd = ROL(Rd), assign NZVC,                               |
|                     |           |      | MCIR poll, wait read                                         |
|                     |           |      | 01: next instruction                                         |
|                     |           |      | else                                                         |
|                     |           |      | 01: $MCIR = 111_2$                                           |
|                     |           |      | switch (dd address mode)                                     |
|                     |           |      | case 0: Rd                                                   |
|                     |           |      | 45: user exception $(000010_8)$                              |
|                     |           |      | case 1: @Rd                                                  |
|                     |           |      | 45: A = Rd, R12 = Rd, word rmw start                         |
|                     |           |      | case 2: (Rd)+                                                |
|                     |           |      | 45: $A = Rd$ , $Rd = Rd + 2$ , word rmw start                |
|                     |           |      | 55: R12 = Rd - 2                                             |
|                     |           |      | case 3: @(Rd)+                                               |
|                     |           |      | 45: A = Rd, word read start, Rd = Rd + 2                     |
|                     |           |      | 4D: wait read, $R12 = Q$ ,                                   |
|                     |           |      | A = Q, word rmw start                                        |
|                     |           |      | case 4: -(Rd)                                                |
|                     |           |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word rmw start                |
|                     |           |      | 55: R12 = Rd                                                 |
|                     |           |      | case 5: @-(Rd)                                               |
|                     |           |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word read start               |
|                     |           |      | 4D: wait read, R12 = Q                                       |
|                     |           |      | A = Q, word rmw start                                        |
|                     |           |      | case 6: E(Rd)                                                |
|                     |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$                |
|                     |           |      | 4C: wait read, R12 = Rd + Q,                                 |
|                     |           |      | A = R12, word rmw start                                      |
|                     |           |      | case 7: @E(Rd)                                               |
|                     |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$                |
|                     |           |      | 4C: wait read, R12 = Rd + Q, A = R12                         |
|                     |           |      | word read start                                              |
|                     |           |      | 4D: wait read, $R12 = Q$ ,                                   |
|                     |           |      | A = Rd, word rmw start                                       |
|                     |           |      | 48: wait read, $Q = ROL(Q)$ , assign NZVC                    |
|                     |           |      | modified data write                                          |
|                     |           |      | 11: next instruction                                         |
| 0062dd <sub>8</sub> | ASR dd    | **** | Арифметический сдвиг вправо, содержимое операнда             |
|                     |           |      | сдвигается на одну позицию вправо, старший (знаковый) бит    |
|                     |           |      | остается неизменным, флаг переноса грузится содержимым       |
|                     |           |      | выдвинутого бита. Операцию можно трактовать как              |
|                     |           |      | целочисленное деление знакового операнда на два, с остатком, |
|                     |           |      | остающимся во флаге переноса                                 |
|                     |           |      | C = dd[0], dd = dd >> 1, dd[15] = dd[14],                    |
|                     |           |      | $N = dd[15], Z = (dd==0), V = C ^ N$                         |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции | Мнемоника | NZVC | Описание                                       |
|----------------|-----------|------|------------------------------------------------|
|                |           |      | if (dd address mode == 0)                      |
|                |           |      | 01: A = PC                                     |
|                |           |      | IR preload start, word read start              |
|                |           |      | if (dd register == PC)                         |
|                |           |      | 01: R12 = PC + 2                               |
|                |           |      | 31: $MCIR = 101_2$                             |
|                |           |      | 49: PC = ASR(PC), assign NZVC                  |
|                |           |      | 11: next instruction                           |
|                |           |      | else                                           |
|                |           |      | 01: PC = PC + 2                                |
|                |           |      | 31: $MCIR = 101_2$                             |
|                |           |      | 49: Rd = ASR(Rd), assign NZVC,                 |
|                |           |      | MCIR poll, wait read                           |
|                |           |      | 01: next instruction                           |
|                |           |      | else                                           |
|                |           |      | 01: $MCIR = 111_2$                             |
|                |           |      | switch (dd address mode)                       |
|                |           |      | case 0: Rd                                     |
|                |           |      | 45: user exception (000010 <sub>8</sub> )      |
|                |           |      | case 1: @Rd                                    |
|                |           |      | 45: A = Rd, R12 = Rd, word rmw start           |
|                |           |      | case 2: (Rd)+                                  |
|                |           |      | 45: $A = Rd$ , $Rd = Rd + 2$ , word rmw start  |
|                |           |      | 55: R12 = Rd - 2                               |
|                |           |      | case 3: @(Rd)+                                 |
|                |           |      | 45: $A = Rd$ , word read start, $Rd = Rd + 2$  |
|                |           |      | 4D: wait read, R12 = Q,                        |
|                |           |      | A = Q, word rmw start                          |
|                |           |      | case 4: -(Rd)                                  |
|                |           |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word rmw start  |
|                |           |      | 55: R12 = Rd                                   |
|                |           |      | case 5: @-(Rd)                                 |
|                |           |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word read start |
|                |           |      | 4D: wait read, R12 = Q                         |
|                |           |      | A = Q, word rmw start                          |
|                |           |      | case 6: E(Rd)                                  |
|                |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$  |
|                |           |      | 4C: wait read, $R12 = Rd + Q$ ,                |
|                |           |      | A = R12, word rmw start                        |
|                |           |      | case 7: @E(Rd)                                 |
|                |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$  |
|                |           |      | 4C: wait read, $R12 = Rd + Q$ , $A = R12$      |
|                |           |      | word read start                                |
|                |           |      | 4D: wait read, R12 = Q,                        |
|                |           |      | A = Rd, word rmw start                         |
|                |           |      | 48: wait read, Q = ASR(Q), assign NZVC         |
|                |           |      | modified data write                            |
|                |           |      | 11: next instruction                           |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1 |  |  |  |  |
|-----------------------------------------|--------------|--|--|--|--|
| Техническое описание Date: 26-Jan-2     |              |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |              |  |  |  |  |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                  |
|---------------------|-----------|------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0063dd <sub>8</sub> | ASL dd    | ***  | Арифметический сдвиг влево, содержимое операнда сдвигается на одну позицию влево, младший бит обнуляется, выдвинутый знаковый бит грузится во флаг переноса. Операцию можно рассматривать как целочисленное умножение операнда на два                                                                                                                                                                     |
|                     |           |      | $C = dd[15], dd = dd <<1, N = dd[15], Z = (dd==0), V = C ^ N$                                                                                                                                                                                                                                                                                                                                             |
|                     |           |      | <pre>C = dd[15], dd = dd &lt;&lt;1, N = dd[15], Z = (dd==0), V = C^N  if (dd address mode == 0)     01: A = PC     IR preload start, word read start     if (dd register == PC)         01: R12 = PC + 2         31: MCIR = 1012         49: PC = ASL(PC), assign NZVC         11: next instruction     else         01: PC = PC + 2         31: MCIR = 1012         49: Rd = ASL(Rd), assign NZVC,</pre> |
|                     |           |      | case 2: $(Rd)$ + 45: A = Rd, Rd = Rd + 2, word rmw start                                                                                                                                                                                                                                                                                                                                                  |
|                     |           |      | 55: R12 = Rd - 2<br>case 3: @(Rd)+                                                                                                                                                                                                                                                                                                                                                                        |
|                     |           |      | 45: A = Rd, word read start, Rd = Rd + 2 4D: wait read, R12 = Q, A = Q, word rmw start                                                                                                                                                                                                                                                                                                                    |
|                     |           |      | <pre>case 4: -(Rd)    45: Rd = Rd - 2, A = Rd, word rmw start    55: R12 = Rd    case 5: @-(Rd)</pre>                                                                                                                                                                                                                                                                                                     |
|                     |           |      | 45: Rd = Rd - 2, A = Rd, word read start 4D: wait read, R12 = Q A = Q, word rmw start                                                                                                                                                                                                                                                                                                                     |
|                     |           |      | case 6: E(Rd) 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q, A = R12, word rmw start                                                                                                                                                                                                                                                                                               |
|                     |           |      | case 7: @E(Rd) 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q, A = R12                                                                                                                                                                                                                                                                                                              |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |  |

| Код инструкции                             | Мнемоника    | NZVC  | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
|--------------------------------------------|--------------|-------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                            |              |       | <pre>word read start 4D: wait read, R12 = Q,     A = Rd, word rmw start 48: wait read, Q = ASL(Q), assign NZVC     modified data write 11: next instruction</pre>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
| 0064nn <sub>8</sub>                        | MARK nn      | -     | Удаление параметров из стека, SP = PC+2*nn, PC = R5, R5 = (SP)+; nn число параметров (6-битное беззнаковое поле)  01: R12 = PC + IR[5:0]*2  37: SP = R12  36: PC = R5  39: A = SP, SP = SP + 2, word read start 6B: wait read, R5 = Q  11: next instruction                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
| 0065xx <sub>8</sub><br>0066xx <sub>8</sub> | MFPI<br>MTPI | -     | Недопустимая команда                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|                                            |              |       | 01: user exception (000010 <sub>8</sub> )                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| $0067 dd_8$                                | SXT dd       | _*()- | Pаспространение знака, устанавливает приемник в 0 или 1777778 в зависимости от флага N dd = N ? 1777778 : 08, Z = N, V = 0  if (dd address mode == 0)  01: A = PC  IR preload start, word read start if (dd register == PC)  01: R12 = PC + 2  31: MCIR = 1012  49: PC = N ? 1777778:0, assign NZV  11: next instruction  else  01: PC = PC + 2  31: MCIR = 1012  49: Rd = N ? 1777778:0, assign NZV,  MCIR poll, wait read  01: next instruction  else  01: MCIR = 1112  switch (dd address mode)  case 0: Rd  45: user exception (0000108)  case 1: @Rd  45: A = Rd, R12 = Rd, word rmw start  case 2: (Rd)+  45: A = Rd, Rd = Rd + 2, word rmw start  55: R12 = Rd - 2  case 3: @(Rd)+  45: A = Rd, word read start, Rd = Rd + 2  4D: wait read, R12 = Q, |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |  |

| Код инструкции      | Мнемоника  | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|---------------------|------------|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |            |      | A = Q, word rmw start  case 4: -(Rd)  45: Rd = Rd - 2, A = Rd, word rmw start  55: R12 = Rd  case 5: @-(Rd)  45: Rd = Rd - 2, A = Rd, word read start  4D: wait read, R12 = Q  A = Q, word rmw start  case 6: E(Rd)  45: A = PC, word read start, PC = PC + 2  4C: wait read, R12 = Rd + Q,  A = R12, word rmw start  case 7: @E(Rd)  45: A = PC, word read start, PC = PC + 2  4C: wait read, R12 = Rd + Q, A = R12  word read start  4D: wait read, R12 = Q,  A = Rd, word rmw start  48: wait read, Q = N?1777778 :0, assign NZV  modified data write  11: next instruction                                                                        |
| 007xxx <sub>8</sub> |            | -    | Hедопустимая команда 01: user exception (000010 <sub>8</sub> )                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
| 01ssdd <sub>8</sub> | MOV ss, dd | **0- | Присвоение приемнику значения источника dd = ss, V = 0, N = dd[15], Z = (dd==0)  if (dd address mode == 0) &&     (ss address mode == 0)  01: A = PC     IR preload start, word read start     if (ss register == PC)            (dd register == PC)         01: R12 = PC + 2         58: Rd = Rs, assign NZV         11: next instruction     else         01: PC = PC + 2         58: Rd = Rs, assign NZV         MCIR poll, wait read  else     01: MCIR = 0112     switch (ss address mode)     case 0: Rs         47: R12 = Rs         5A: R11 = Rs     case 1: @Rs         47: A = Rs, R12 = Rs, word read start         04: wait read, R11 = Q |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |  |

| Код инструкции | Мнемоника | NZVC | Описание                                    |
|----------------|-----------|------|---------------------------------------------|
|                |           |      | case 2: (Rs)+                               |
|                |           |      | 47: A = Rs, Rs = Rs + 2, word read start    |
|                |           |      | 04: wait read, R11 = Q                      |
|                |           |      | case 3: @(Rs)+                              |
|                |           |      | 47: A = Rs, word read start, $Rs = Rs + 2$  |
|                |           |      | 4E: wait read, R12 = Q,                     |
|                |           |      | A = Q, word read start                      |
|                |           |      | 04: wait read, R11 = Q                      |
|                |           |      | case 4: -(Rs)                               |
|                |           |      | 47: Rs = Rs - 2, A = Rs, word read start    |
|                |           |      | 04: wait read, R11 = Q                      |
|                |           |      | case 5: @-(Rs)                              |
|                |           |      | 47: Rs = Rs - 2, $A = Rs$ , word read start |
|                |           |      | 4E: wait read, R12 = Q                      |
|                |           |      | A = Q, word read start                      |
|                |           |      | 04: wait read, R11 = Q                      |
|                |           |      | case 6: E(Rs)                               |
|                |           |      | 47: A = PC, word read start, $PC = PC + 2$  |
|                |           |      | 46: wait read, R12 = Rs + Q,                |
|                |           |      | A = R12, word read start                    |
|                |           |      | 04: wait read, R11 = Q                      |
|                |           |      | case 7: @E(Rs)                              |
|                |           |      | 47: A = PC, word read start, $PC = PC + 2$  |
|                |           |      | 46: wait read, R12 = Rs + Q, A = R12        |
|                |           |      | word read start                             |
|                |           |      | 4E: wait read, R12 = Q,                     |
|                |           |      | A = Q, word read start                      |
|                |           |      | 04: wait read, R11 = Q                      |
|                |           |      | vii waro roud, kiri v                       |
|                |           |      | if (dd address mode == 0)                   |
|                |           |      | if (dd register == 7)                       |
|                |           |      | 30: A = PC, R12 = PC+2, IR preload start    |
|                |           |      | word read start                             |
|                |           |      | 59: Rd = R11, assign NVZ                    |
|                |           |      | 11: next instruction                        |
|                |           |      | else                                        |
|                |           |      | 30: A = PC, PC = PC + 2, IR preload start   |
|                |           |      | word read start                             |
|                |           |      | 59: Rd = R11, assign NVZ, MCIR poll         |
|                |           |      | 01: next instruction                        |
|                |           |      | else                                        |
|                |           |      | switch(dd address mode)                     |
|                |           |      | case 0: Rd                                  |
|                |           |      | 45: user exception (000010 <sub>8</sub> )   |
|                |           |      | case 1: @Rd                                 |
|                |           |      | 45: A = Rd, R12 = Rd, word write start      |
|                |           |      | case 2: (Rd)+                               |
|                |           |      | 45: A = Rd, Rd = Rd + 2, word write         |
|                |           |      | 55: R12 = Rd - 2                            |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции      | Мнемоника  | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
|---------------------|------------|------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |            |      | <pre>case 3: @(Rd)+     45: A = Rd, word read start, Rd = Rd + 2     4D: wait read, R12 = Q,         A = Q, word write start case 4: -(Rd)     45: Rd = Rd - 2, A = Rd, word write     55: R12 = Rd case 5: @-(Rd)     45: Rd = Rd - 2, A = Rd, word read start     4D: wait read, R12 = Q         A = Q, word write start case 6: E(Rd)     45: A = PC, word read start, PC = PC + 2     4C: wait read, R12 = Rd + Q,         A = R12, word write start case 7: @E(Rd)     45: A = PC, word read start, PC = PC + 2     4C: wait read, R12 = Rd + Q, A = R12         word read start 4D: wait read, R12 = Rd + Q, A = R12         word read start 4D: wait read, R12 = Q,     A = Rd, word write start 48: R12 = R11, Q = R11, data write 19: Q = Q, assign NZV 11: next instruction</pre> |
| 02ssdd <sub>8</sub> | CMP ss, dd | ***  | Вычисление разности (ss — dd) без сохранения результата в приемнике, установка флагов PSW по результатам вычислений. Операция не изменяет исходных операндов. Порядок вычитания отличается от команды SUB.  tmp = ss + (~dd + 1), assign CV, N = tmp[15], Z = (tmp==0)  if (dd address mode == 0) &&     (ss address mode == 0)  01: A = PC  IR preload start, word read start  if (ss register == PC)        (dd register == PC)  01: R12 = PC + 2  58: R12 = Rs - Rd, assign NZVC  11: next instruction  else  01: PC = PC + 2  58: R12 = Rs - Rd, assign NZVC  MCIR poll, wait read  else  01: MCIR = 0012  switch (ss address mode)  case 0: Rs  47: R12 = Rs  5A: R11 = Rs                                                                                                             |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции | Мнемоника | NZVC | Описание                                          |
|----------------|-----------|------|---------------------------------------------------|
|                |           |      | case 1: @Rs                                       |
|                |           |      | 47: A = Rs, R12 = Rs, word read start             |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 2: (Rs)+                                     |
|                |           |      | 47: A = Rs, Rs = Rs + 2, word read start          |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 3: @(Rs)+                                    |
|                |           |      | 47: A = Rs,  word read start,  Rs = Rs + 2        |
|                |           |      | 4E: wait read, R12 = Q,                           |
|                |           |      | A = Q, word read start                            |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 4: -(Rs)                                     |
|                |           |      | 47: Rs = Rs - 2, $A$ = Rs, word read start        |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 5: @-(Rs)                                    |
|                |           |      | 47: Rs = Rs - 2, A = Rs, word read start          |
|                |           |      | 4E: wait read, R12 = Q                            |
|                |           |      | A = Q, word read start                            |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 6: E(Rs)                                     |
|                |           |      | 47: A = PC, word read start, $PC = PC + 2$        |
|                |           |      | 46: wait read, $R12 = Rs + Q$ ,                   |
|                |           |      | A = R12, word read start                          |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 7: @E(Rs)                                    |
|                |           |      | 47: A = PC, word read start, $PC = PC + 2$        |
|                |           |      | 46: wait read, $R12 = Rs + Q$ , $A = R12$         |
|                |           |      | word read start                                   |
|                |           |      | 4E: wait read, $R12 = Q$ ,                        |
|                |           |      | A = Q, word read start                            |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | if (dd address mode == 0)                         |
|                |           |      | if (dd register == 7)                             |
|                |           |      | 30: A = PC, R12 = PC+2, IR preload start          |
|                |           |      | word read start                                   |
|                |           |      | 59: Rd = R11, assign NVZ                          |
|                |           |      | 11: next instruction                              |
|                |           |      | else                                              |
|                |           |      | 30: $A = PC$ , $PC = PC + 2$ , $IR$ preload start |
|                |           |      | word read start                                   |
|                |           |      | 59: Rd = R11, assign NVZ, MCIR poll               |
|                |           |      | 01: next instruction                              |
|                |           |      | else                                              |
|                |           |      | switch(dd address mode)                           |
|                |           |      | case 0: Rd                                        |
|                |           |      | 45: user exception $(000010_8)$                   |
|                |           |      | case 1: @Rd                                       |
|                |           |      | 45: A = Rd, R12 = Rd, word read start             |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции      | Мнемоника  | NZVC | Описание                                                                                         |
|---------------------|------------|------|--------------------------------------------------------------------------------------------------|
|                     |            |      | case 2: (Rd)+                                                                                    |
|                     |            |      | 45: A = Rd, Rd = Rd + 2, word read                                                               |
|                     |            |      | 55: R12 = Rd - 2                                                                                 |
|                     |            |      | case 3: @(Rd)+                                                                                   |
|                     |            |      | 45: $A = Rd$ , word read start, $Rd = Rd + 2$                                                    |
|                     |            |      | 4D: wait read, $R12 = Q$ ,                                                                       |
|                     |            |      | A = Q, word read start                                                                           |
|                     |            |      | case 4: -(Rd)                                                                                    |
|                     |            |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word read                                                         |
|                     |            |      | 55: R12 = Rd                                                                                     |
|                     |            |      | case 5: @-(Rd)                                                                                   |
|                     |            |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word read start                                                   |
|                     |            |      | 4D: wait read, R12 = Q                                                                           |
|                     |            |      | A = Q, word read start                                                                           |
|                     |            |      | case 6: E(Rd)                                                                                    |
|                     |            |      | 45: $A = PC$ , word read start, $PC = PC + 2$                                                    |
|                     |            |      | 4C: wait read, R12 = Rd + Q,                                                                     |
|                     |            |      | A = R12, word read start                                                                         |
|                     |            |      | case 7: @E(Rd)                                                                                   |
|                     |            |      | 45: A = PC, word read start, PC = PC + 2                                                         |
|                     |            |      | 4C: wait read, R12 = Rd + Q, A = R12                                                             |
|                     |            |      | word read start                                                                                  |
|                     |            |      | 4D: wait read, R12 = Q,                                                                          |
|                     |            |      | A = Rd, word read start 48: wait read, R12 = R11 - Q, assign NZVC                                |
|                     |            |      | 19: $Q = Q$ , assign NZV                                                                         |
|                     |            |      | 11: next instruction                                                                             |
|                     |            |      |                                                                                                  |
| 03ssdd <sub>8</sub> | BIT ss, dd | **0- | Проверка битов приемника по маске источника $tmp = ss \& dd, V = 0, N = tmp[15], Z = (tmp==0)$   |
|                     |            |      | $\lim_{N\to\infty} SS \propto uu, V = 0, W = \lim_{N\to\infty} [13], Z = (\lim_{N\to\infty} -0)$ |
|                     |            |      | if (dd address mode == 0) &&                                                                     |
|                     |            |      | (ss address mode == 0)                                                                           |
|                     |            |      | 01: A = PC                                                                                       |
|                     |            |      | IR preload start, word read start                                                                |
|                     |            |      | if (ss register == PC)                                                                           |
|                     |            |      | (dd register == PC)                                                                              |
|                     |            |      | 01: R12 = PC + 2                                                                                 |
|                     |            |      | 58: R12 = Rs & Rd, assign NZV                                                                    |
|                     |            |      | 11: next instruction                                                                             |
|                     |            |      | else                                                                                             |
|                     |            |      | 01: PC = PC + 2<br>58: R12 = Rs & Rd, assign NZV                                                 |
|                     |            |      | MCIR poll, wait read                                                                             |
|                     |            |      | else                                                                                             |
|                     |            |      | 01: $MCIR = 001_2$                                                                               |
|                     |            |      | switch (ss address mode)                                                                         |
|                     |            |      | case 0: Rs                                                                                       |
|                     |            |      | 47: R12 = Rs                                                                                     |
|                     |            |      | 5A: R11 = Rs                                                                                     |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции | Мнемоника | NZVC | Описание                                          |
|----------------|-----------|------|---------------------------------------------------|
|                |           |      | case 1: @Rs                                       |
|                |           |      | 47: A = Rs, R12 = Rs, word read start             |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 2: (Rs)+                                     |
|                |           |      | 47: A = Rs, Rs = Rs + 2, word read start          |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 3: @(Rs)+                                    |
|                |           |      | 47: A = Rs,  word read start,  Rs = Rs + 2        |
|                |           |      | 4E: wait read, R12 = Q,                           |
|                |           |      | A = Q, word read start                            |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 4: -(Rs)                                     |
|                |           |      | 47: Rs = Rs - 2, $A$ = Rs, word read start        |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 5: @-(Rs)                                    |
|                |           |      | 47: Rs = Rs - 2, A = Rs, word read start          |
|                |           |      | 4E: wait read, R12 = Q                            |
|                |           |      | A = Q, word read start                            |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 6: E(Rs)                                     |
|                |           |      | 47: A = PC, word read start, $PC = PC + 2$        |
|                |           |      | 46: wait read, $R12 = Rs + Q$ ,                   |
|                |           |      | A = R12, word read start                          |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 7: @E(Rs)                                    |
|                |           |      | 47: A = PC, word read start, $PC = PC + 2$        |
|                |           |      | 46: wait read, $R12 = Rs + Q$ , $A = R12$         |
|                |           |      | word read start                                   |
|                |           |      | 4E: wait read, $R12 = Q$ ,                        |
|                |           |      | A = Q, word read start                            |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | if (dd address mode == 0)                         |
|                |           |      | if (dd register == 7)                             |
|                |           |      | 30: A = PC, R12 = PC+2, IR preload start          |
|                |           |      | word read start                                   |
|                |           |      | 59: Rd = R11, assign NVZ                          |
|                |           |      | 11: next instruction                              |
|                |           |      | else                                              |
|                |           |      | 30: $A = PC$ , $PC = PC + 2$ , $IR$ preload start |
|                |           |      | word read start                                   |
|                |           |      | 59: Rd = R11, assign NVZ, MCIR poll               |
|                |           |      | 01: next instruction                              |
|                |           |      | else                                              |
|                |           |      | switch(dd address mode)                           |
|                |           |      | case 0: Rd                                        |
|                |           |      | 45: user exception $(000010_8)$                   |
|                |           |      | case 1: @Rd                                       |
|                |           |      | 45: A = Rd, R12 = Rd, word read start             |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции      | Мнемоника  | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|---------------------|------------|------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |            |      | <pre>case 2: (Rd)+     45: A = Rd, Rd = Rd + 2, word read     55: R12 = Rd - 2 case 3: @(Rd)+     45: A = Rd, word read start, Rd = Rd + 2     4D: wait read, R12 = Q,</pre>                                                                                                                                                                                                                                                                                                                                                                                              |
| 04ssdd <sub>8</sub> | BIC ss, dd | **0- | Cброс битов приемника по маске источника dd = dd & ~ss, V = 0, N = dd[15], Z = (dd==0)  if (dd address mode == 0) &&     (ss address mode == 0) 01: A = PC     IR preload start, word read start     if (ss register == PC)            (dd register == PC)         01: R12 = PC + 2         58: Rd = Rd & ~Rs, assign NZV         11: next instruction     else         01: PC = PC + 2         58: Rd = Rd & ~Rs, assign NZV         MCIR poll, wait read else     01: MCIR = 0112     switch (ss address mode)     case 0: Rs         47: R12 = Rs         5A: R11 = Rs |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции | Мнемоника | NZVC | Описание                                          |
|----------------|-----------|------|---------------------------------------------------|
|                |           |      | case 1: @Rs                                       |
|                |           |      | 47: A = Rs, R12 = Rs, word read start             |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 2: (Rs)+                                     |
|                |           |      | 47: A = Rs, Rs = Rs + 2, word read start          |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 3: @(Rs)+                                    |
|                |           |      | 47: A = Rs,  word read start,  Rs = Rs + 2        |
|                |           |      | 4E: wait read, R12 = Q,                           |
|                |           |      | A = Q, word read start                            |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 4: -(Rs)                                     |
|                |           |      | 47: Rs = Rs - 2, $A$ = Rs, word read start        |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 5: @-(Rs)                                    |
|                |           |      | 47: Rs = Rs - 2, $A = Rs$ , word read start       |
|                |           |      | 4E: wait read, R12 = Q                            |
|                |           |      | A = Q, word read start                            |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 6: E(Rs)                                     |
|                |           |      | 47: A = PC, word read start, $PC = PC + 2$        |
|                |           |      | 46: wait read, $R12 = Rs + Q$ ,                   |
|                |           |      | A = R12, word read start                          |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 7: @E(Rs)                                    |
|                |           |      | 47: A = PC, word read start, $PC = PC + 2$        |
|                |           |      | 46: wait read, $R12 = Rs + Q$ , $A = R12$         |
|                |           |      | word read start                                   |
|                |           |      | 4E: wait read, $R12 = Q$ ,                        |
|                |           |      | A = Q, word read start                            |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | if (dd address mode == 0)                         |
|                |           |      | if (dd register == 7)                             |
|                |           |      | 30: A = PC, R12 = PC+2, IR preload start          |
|                |           |      | word read start                                   |
|                |           |      | 59: Rd = R11, assign NVZ                          |
|                |           |      | 11: next instruction                              |
|                |           |      | else                                              |
|                |           |      | 30: $A = PC$ , $PC = PC + 2$ , $IR$ preload start |
|                |           |      | word read start                                   |
|                |           |      | 59: Rd = R11, assign NVZ, MCIR poll               |
|                |           |      | 01: next instruction                              |
|                |           |      | else                                              |
|                |           |      | switch(dd address mode)                           |
|                |           |      | case 0: Rd                                        |
|                |           |      | 45: user exception (000010 <sub>8</sub> )         |
|                |           |      | case 1: @Rd                                       |
|                |           |      | 45: $A = Rd$ , $R12 = Rd$ , word rmw start        |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции      | Мнемоника  | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                     |
|---------------------|------------|------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |            |      | <pre>case 2: (Rd)+    45: A = Rd, Rd = Rd + 2, word rmw start    55: R12 = Rd - 2    case 3: @(Rd)+</pre>                                                                                                                                                                                                                                                                                                    |
|                     |            |      | 45: A = Rd, word read start, Rd = Rd + 2 4D: wait read, R12 = Q, A = Q, word rmw start case 4: -(Rd)                                                                                                                                                                                                                                                                                                         |
|                     |            |      | 45: Rd = Rd - 2, A = Rd, word rmw start<br>55: R12 = Rd<br>case 5: @-(Rd)                                                                                                                                                                                                                                                                                                                                    |
|                     |            |      | 45: Rd = Rd - 2, A = Rd, word read start<br>4D: wait read, R12 = Q<br>A = Q, word rmw start                                                                                                                                                                                                                                                                                                                  |
|                     |            |      | <pre>case 6: E(Rd) 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q,           A = R12, word rmw start</pre>                                                                                                                                                                                                                                                                             |
|                     |            |      | <pre>case 7: @E(Rd)   45: A = PC, word read start, PC = PC + 2   4C: wait read, R12 = Rd + Q, A = R12       word rmw start   4D: wait read, R12 = Q,       A = Rd, word rmw start   48: wait read, R12 = Q &amp; ~R11, assign NZV   19: Q = Q, write modified, data, assign NZV   11: next instruction</pre>                                                                                                 |
| 05ssdd <sub>8</sub> | BIS ss, dd | **0- | Установка битов приемника по маске источника $dd = dd \mid ss, V = 0, N = dd[15], Z = (dd == 0)$                                                                                                                                                                                                                                                                                                             |
|                     |            |      | <pre>if (dd address mode == 0) &amp;&amp;     (ss address mode == 0) 01: A = PC     IR preload start, word read start     if (ss register == PC)            (dd register == PC)         01: R12 = PC + 2         58: Rd = Rd   Rs, assign NZV         11: next instruction     else         01: PC = PC + 2         58: Rd = Rd   Rs, assign NZV         MCIR poll, wait read else     01: MCIR = 0112</pre> |
|                     |            |      | <pre>switch (ss address mode)   case 0: Rs   47: R12 = Rs   5A: R11 = Rs</pre>                                                                                                                                                                                                                                                                                                                               |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции | Мнемоника | NZVC | Описание                                      |
|----------------|-----------|------|-----------------------------------------------|
|                |           |      | case 1: @Rs                                   |
|                |           |      | 47: A = Rs, R12 = Rs, word read start         |
|                |           |      | 04: wait read, R11 = Q                        |
|                |           |      | case 2: (Rs)+                                 |
|                |           |      | 47: A = Rs, Rs = Rs + 2, word read start      |
|                |           |      | 04: wait read, R11 = Q                        |
|                |           |      | case 3: @(Rs)+                                |
|                |           |      | 47: A = Rs, word read start, Rs = Rs + 2      |
|                |           |      | 4E: wait read, $R12 = Q$ ,                    |
|                |           |      | A = Q, word read start                        |
|                |           |      | 04: wait read, R11 = Q                        |
|                |           |      | case 4: -(Rs)                                 |
|                |           |      | 47: Rs = Rs - 2, $A$ = Rs, word read start    |
|                |           |      | 04: wait read, R11 = Q                        |
|                |           |      | case 5: @-(Rs)                                |
|                |           |      | 47: Rs = Rs $-2$ , A = Rs, word read start    |
|                |           |      | 4E: wait read, R12 = Q                        |
|                |           |      | A = Q, word read start                        |
|                |           |      | 04: wait read, R11 = Q                        |
|                |           |      | case 6: E(Rs)                                 |
|                |           |      | 47: $A = PC$ , word read start, $PC = PC + 2$ |
|                |           |      | 46: wait read, $R12 = Rs + Q$ ,               |
|                |           |      | A = R12, word read start                      |
|                |           |      | 04: wait read, R11 = Q                        |
|                |           |      | case 7: @E(Rs)                                |
|                |           |      | 47: $A = PC$ , word read start, $PC = PC + 2$ |
|                |           |      | 46: wait read, R12 = Rs + Q, A = R12          |
|                |           |      | word read start                               |
|                |           |      | 4E: wait read, $R12 = Q$ ,                    |
|                |           |      | A = Q, word read start                        |
|                |           |      | 04: wait read, R11 = Q                        |
|                |           |      | if (dd address mode == 0)                     |
|                |           |      | if (dd register == 7)                         |
|                |           |      | 30: A = PC, R12 = PC+2, IR preload start      |
|                |           |      | word read start                               |
|                |           |      | 59: Rd = R11, assign NVZ                      |
|                |           |      | 11: next instruction                          |
|                |           |      | else                                          |
|                |           |      | 30: A = PC, PC = PC + 2, IR preload start     |
|                |           |      | word read start                               |
|                |           |      | 59: Rd = R11, assign NVZ, MCIR poll           |
|                |           |      | 01: next instruction                          |
|                |           |      | else                                          |
|                |           |      | switch(dd address mode)                       |
|                |           |      | case 0: Rd                                    |
|                |           |      | 45: user exception $(000010_8)$               |
|                |           |      | case 1: @Rd                                   |
|                |           |      | 45: A = Rd, R12 = Rd, word rmw start          |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции | Мнемоника  | NZVC | Описание                                                                                |
|----------------|------------|------|-----------------------------------------------------------------------------------------|
|                |            |      | case 2: (Rd)+                                                                           |
|                |            |      | 45: $A = Rd$ , $Rd = Rd + 2$ , word rmw start                                           |
|                |            |      | 55: R12 = Rd - 2                                                                        |
|                |            |      | case 3: @(Rd)+                                                                          |
|                |            |      | 45: $A = Rd$ , word read start, $Rd = Rd + 2$                                           |
|                |            |      | 4D: wait read, $R12 = Q$ ,                                                              |
|                |            |      | A = Q, word rmw start                                                                   |
|                |            |      | case 4: -(Rd)                                                                           |
|                |            |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word rmw start                                           |
|                |            |      | 55: R12 = Rd                                                                            |
|                |            |      | case 5: @-(Rd)                                                                          |
|                |            |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word read start                                          |
|                |            |      | 4D: wait read, $R12 = Q$                                                                |
|                |            |      | A = Q, word rmw start                                                                   |
|                |            |      | case 6: E(Rd)                                                                           |
|                |            |      | 45: $A = PC$ , word read start, $PC = PC + 2$                                           |
|                |            |      | 4C: wait read, R12 = Rd + Q,                                                            |
|                |            |      | A = R12, word rmw start                                                                 |
|                |            |      | case 7: @E(Rd)                                                                          |
|                |            |      | 45: A = PC, word read start, PC = PC + 2                                                |
|                |            |      | 4C: wait read, R12 = Rd + Q, A = R12                                                    |
|                |            |      | word rmw start                                                                          |
|                |            |      | 4D: wait read, R12 = Q,                                                                 |
|                |            |      | A = Rd, word rmw start                                                                  |
|                |            |      | 48: wait read, R12 = Q   R11, assign NZV<br>19: Q = Q, write modified, data, assign NZV |
|                |            |      | 11: next instruction                                                                    |
|                |            |      | II. HEAL INSCRUCTION                                                                    |
| $06$ ssdd $_8$ | ADD ss, dd | **** | Добавление источника к приемнику                                                        |
|                |            |      | dd = ss + dd, assign CV, N = dd[15], Z = (dd==0)                                        |
|                |            |      | if (dd address mode == 0) &&                                                            |
|                |            |      | (ss address mode == 0)                                                                  |
|                |            |      | 01: A = PC                                                                              |
|                |            |      | IR preload start, word read start                                                       |
|                |            |      | if (ss register == PC)                                                                  |
|                |            |      | (dd register == PC)                                                                     |
|                |            |      | 01: R12 = PC + 2                                                                        |
|                |            |      | 58: Rd = Rd + Rs, assign NZVC                                                           |
|                |            |      | 11: next instruction                                                                    |
|                |            |      | else                                                                                    |
|                |            |      | 01: PC = PC + 2                                                                         |
|                |            |      | 58: Rd = Rd + Rs, assign NZVC                                                           |
|                |            |      | MCIR poll, wait read                                                                    |
|                |            |      | else                                                                                    |
|                |            |      | 01: $MCIR = 010_2$                                                                      |
|                |            |      | switch (ss address mode)                                                                |
|                |            |      | case 0: Rs                                                                              |
|                |            |      | 47: R12 = Rs                                                                            |
|                |            |      | 5A: R11 = Rs                                                                            |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции | Мнемоника | NZVC | Описание                                          |
|----------------|-----------|------|---------------------------------------------------|
|                |           |      | case 1: @Rs                                       |
|                |           |      | 47: A = Rs, R12 = Rs, word read start             |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 2: (Rs)+                                     |
|                |           |      | 47: A = Rs, Rs = Rs + 2, word read start          |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 3: @(Rs)+                                    |
|                |           |      | 47: A = Rs,  word read start,  Rs = Rs + 2        |
|                |           |      | 4E: wait read, R12 = Q,                           |
|                |           |      | A = Q, word read start                            |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 4: -(Rs)                                     |
|                |           |      | 47: Rs = Rs - 2, $A$ = Rs, word read start        |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 5: @-(Rs)                                    |
|                |           |      | 47: Rs = Rs - 2, $A = Rs$ , word read start       |
|                |           |      | 4E: wait read, R12 = Q                            |
|                |           |      | A = Q, word read start                            |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 6: E(Rs)                                     |
|                |           |      | 47: A = PC, word read start, $PC = PC + 2$        |
|                |           |      | 46: wait read, $R12 = Rs + Q$ ,                   |
|                |           |      | A = R12, word read start                          |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 7: @E(Rs)                                    |
|                |           |      | 47: A = PC, word read start, $PC = PC + 2$        |
|                |           |      | 46: wait read, $R12 = Rs + Q$ , $A = R12$         |
|                |           |      | word read start                                   |
|                |           |      | 4E: wait read, $R12 = Q$ ,                        |
|                |           |      | A = Q, word read start                            |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | if (dd address mode == 0)                         |
|                |           |      | if (dd register == 7)                             |
|                |           |      | 30: A = PC, R12 = PC+2, IR preload start          |
|                |           |      | word read start                                   |
|                |           |      | 59: Rd = R11, assign NVZ                          |
|                |           |      | 11: next instruction                              |
|                |           |      | else                                              |
|                |           |      | 30: $A = PC$ , $PC = PC + 2$ , $IR$ preload start |
|                |           |      | word read start                                   |
|                |           |      | 59: Rd = R11, assign NVZ, MCIR poll               |
|                |           |      | 01: next instruction                              |
|                |           |      | else                                              |
|                |           |      | switch(dd address mode)                           |
|                |           |      | case 0: Rd                                        |
|                |           |      | 45: user exception (000010 <sub>8</sub> )         |
|                |           |      | case 1: @Rd                                       |
|                |           |      | 45: $A = Rd$ , $R12 = Rd$ , word rmw start        |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции                                                                           | Мнемоника                 | NZVC | Описание                                                                                                                                                                          |
|------------------------------------------------------------------------------------------|---------------------------|------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                                                                          |                           |      | <pre>case 2: (Rd)+     45: A = Rd, Rd = Rd + 2, word rmw start     55: R12 = Rd - 2 case 3: @(Rd)+     45: A = Rd, word read start, Rd = Rd + 2     4D: wait read, R12 = Q,</pre> |
| 070xxx <sub>8</sub><br>071xxx <sub>8</sub><br>072xxx <sub>8</sub><br>073xxx <sub>8</sub> | MUL<br>DIV<br>ASH<br>ASHC | -    | Недопустимая команда       01: user exception (0000108)                                                                                                                           |
| 074rdd <sub>8</sub>                                                                      | XOR r, dd                 | **0- | Исключающее ИЛИ, в качестве источника допускается только регистр, нет байтовой версии инструкции dd = dd ^ Rr V = 0, N = dd[15], Z = (dd==0) if (dd address mode == 0)            |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции                             | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
|--------------------------------------------|-----------|------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| код инструкции                             | Мнемоника | NZVC | else  01: MCIR = 0112  5A: R11 = Rr  switch (dd address mode)  case 0: Rd  45: user exception (0000108)  case 1: @Rd  45: A = Rd, R12 = Rd, word rmw start  case 2: (Rd)+  45: A = Rd, Rd = Rd + 2, word rmw start  55: R12 = Rd - 2  case 3: @(Rd)+  45: A = Rd, word read start, Rd = Rd + 2  4D: wait read, R12 = Q,  A = Q, word rmw start  case 4: -(Rd)  45: Rd = Rd - 2, A = Rd, word read start  55: R12 = Rd  case 5: @-(Rd)  45: Rd = Rd - 2, A = Rd, word read start  4D: wait read, R12 = Q  A = Q, word rmw start  case 6: E(Rd)  45: A = PC, word read start, PC = PC + 2  4C: wait read, R12 = Rd + Q,  A = R12, word rmw start  case 7: @E(Rd)  45: A = PC, word read start, PC = PC + 2  4C: wait read, R12 = Rd + Q,  A = R12, word rmw start  case 7: @E(Rd)  45: A = PC, word read start, PC = PC + 2  4C: wait read, R12 = Rd + Q, A = R12  word read start  4D: wait read, R12 = Rd + Q, A = R12  word read start  4D: wait read, R12 = Q,  A = Rd, word rmw start  48: wait read, Q = Q ^ R11, assign NZVC  modified data write  11: next instruction |
| 075xxx <sub>8</sub><br>076xxx <sub>8</sub> |           | -    | Недопустимая команда         01: user exception (000010 <sub>8</sub> )                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
| 077ruu <sub>8</sub>                        | SOB r, bb | -    | Вычесть 1 из регистра единицу и выполнить переход, если результат вычитания ненулевой. Переход возможен только назад в пределах 63 слов от адреса ".+2" (на который указывает <b>PC</b> в момент исполнения команды), никакие флаги <b>PSW</b> не изменяются  01: GOTO 27  27: Rr = Rr - 1, set FR register  37: if (FR Z) R12 = PC - 2*IR[5:0]; else PC = PC - 2*IR[5:0];  11: next instruction                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                |
|---------------------|-----------|------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1000bb <sub>8</sub> | BPL bb    | -    | Переход если N==0  01: MCIR = 010 <sub>2</sub> 7B: if (!N)  PC = PC + sign extended(IR[7:0]*2) else  R12 = PC + sign extended(IR[7:0]*2)  11: next instruction                          |
| 1004bb <sub>8</sub> | BMI bb    | -    | Переход если N==1  01: MCIR = 010 <sub>2</sub> 7B: if (N)      PC = PC + sign extended(IR[7:0]*2)     else      R12 = PC + sign extended(IR[7:0]*2)  11: next instruction               |
| 1010bb <sub>8</sub> | BHI bb    | -    | Переход если $(Z \mid C) == 0$ 01: MCIR = 010 <sub>2</sub> 7B: if !(Z   C)     PC = PC + sign extended(IR[7:0]*2)     else     R12 = PC + sign extended(IR[7:0]*2) 11: next instruction |
| 1014bb <sub>8</sub> | BLOS bb   | -    | Переход если $(Z \mid C) == 1$ 01: MCIR = 010 <sub>2</sub> 7B: if $(Z \mid C)$ PC = PC + sign extended (IR[7:0]*2)    else    R12 = PC + sign extended (IR[7:0]*2) 11: next instruction |
| 1020bb <sub>8</sub> | BVC bb    | -    | Переход если V==0  01: MCIR = 010 <sub>2</sub> 7B: if !(V)      PC = PC + sign extended(IR[7:0]*2)     else     R12 = PC + sign extended(IR[7:0]*2)  11: next instruction               |
| 1024bb <sub>8</sub> | BVS bb    | -    | Переход если V==1  01: MCIR = 010 <sub>2</sub> 7B: if (V)  PC = PC + sign extended(IR[7:0]*2)  else  R12 = PC + sign extended(IR[7:0]*2)  11: next instruction                          |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции      | Мнемоника         | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|---------------------|-------------------|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1030bb <sub>8</sub> | BCC bb<br>BHIS bb | -    | Переход если C==0  01: MCIR = 010 <sub>2</sub> 7B: if !(C)     PC = PC + sign extended(IR[7:0]*2)     else     R12 = PC + sign extended(IR[7:0]*2)  11: next instruction                                                                                                                                                                                                                                                                                                                  |
| 1034bb <sub>8</sub> | BCS bb<br>BLO bb  | -    | Переход если C==1  01: MCIR = 010 <sub>2</sub> 7B: if (C)     PC = PC + sign extended(IR[7:0]*2)     else     R12 = PC + sign extended(IR[7:0]*2)  11: next instruction                                                                                                                                                                                                                                                                                                                   |
| 1040nn <sub>8</sub> | EMT nn            | *    | Инструкция ЕМТ, записывает код исключения непосредственно в <b>MCIR</b> и перестартует исполнение с адреса 01, опрос блока прерываний не запускается, начнется обработка исключения по вектору $000030_8$ в пользовательском режиме 01: MCIR = $101_2$ , VSEL = $0110_2$ ; 01: user exception $(000030_8)$                                                                                                                                                                                |
| 1044nn <sub>8</sub> | TRAP nn           | *    | Инструкция TRAP, записывает код исключения непосредственно в <b>MCIR</b> и перестартует исполнение с адреса $01$ , опрос блока прерываний не запускается, начнется обработка исключения по вектору $000034_8$ в пользовательском режиме $01$ : MCIR = $101_2$ , VSEL = $1100_2$ ; $01$ : user exception $(000034_8)$                                                                                                                                                                      |
| 1050dd <sub>8</sub> | CLRB dd           | 0100 | Присвоение приемнику нулевого значения $dd = 0$ , $V = 0$ , $C = 0$ , $N = 0$ , $Z = 1$ if (dd address mode == 0)  01: A = PC  IR preload start, word read start if (dd register == PC)  01: R12 = PC + 2  31: MCIR = 101 <sub>2</sub> 49: PC[7:0] = 000 <sub>8</sub> , assign NZVC  11: next instruction  else  01: PC = PC + 2  31: MCIR = 101 <sub>2</sub> 49: Rd[7:0] = 000 <sub>8</sub> , assign NZVC, MCIR poll, wait read  01: next instruction  else  01: MCIR = 111 <sub>2</sub> |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции      | Мнемоника | NZVC | Описание                                                             |
|---------------------|-----------|------|----------------------------------------------------------------------|
|                     |           |      | switch (dd address mode)                                             |
|                     |           |      | case 0: Rd                                                           |
|                     |           |      | 45: user exception (000010 <sub>8</sub> )                            |
|                     |           |      | case 1: @Rd                                                          |
|                     |           |      | 45: A = Rd, R12 = Rd, byte rmw start                                 |
|                     |           |      | case 2: (Rd)+                                                        |
|                     |           |      | 45: $A = Rd$ , $Rd = Rd + 1$ , byte rmw start<br>55: $R12 = Rd - 2$  |
|                     |           |      | case 3: @(Rd)+                                                       |
|                     |           |      | 45: A = Rd, word read start, Rd = Rd + 2                             |
|                     |           |      | 4D: wait read, R12 = Q,                                              |
|                     |           |      | A = Q, byte rmw start                                                |
|                     |           |      | case 4: -(Rd)                                                        |
|                     |           |      | 45: Rd = Rd - 1, $A = Rd$ , byte rmw start                           |
|                     |           |      | 55: R12 = Rd                                                         |
|                     |           |      | case 5: (0-(Rd)                                                      |
|                     |           |      | 45: Rd = Rd - 2, A = Rd, word read start<br>4D: wait read, $R12 = Q$ |
|                     |           |      | A = $Q$ , byte rmw start                                             |
|                     |           |      | case 6: E(Rd)                                                        |
|                     |           |      | 45: A = PC, word read start, PC = PC + 2                             |
|                     |           |      | 4C: wait read, R12 = Rd + Q,                                         |
|                     |           |      | A = R12, byte rmw start                                              |
|                     |           |      | case 7: @E(Rd)                                                       |
|                     |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$                        |
|                     |           |      | 4C: wait read, $R12 = Rd + Q$ , $A = R12$                            |
|                     |           |      | word read start                                                      |
|                     |           |      | 4D: wait read, R12 = Q,                                              |
|                     |           |      | A = Rd, byte rmw start                                               |
|                     |           |      | 48: wait read, $Q = 000000_8$ , assign NZVC                          |
|                     |           |      | modified byte data write                                             |
|                     |           |      | 11: next instruction                                                 |
| 1051dd <sub>8</sub> | COMB dd   | **01 | Побитовое инвертирование операнда                                    |
| 1031448             | COMB dd   | 01   | $dd = \sim dd$ , $V = 0$ , $C = 0$ , $N = dd[7]$ , $Z = (dd = 0)$    |
|                     |           |      |                                                                      |
|                     |           |      | if (dd address mode == 0)                                            |
|                     |           |      | 01: A = PC                                                           |
|                     |           |      | IR preload start, word read start                                    |
|                     |           |      | if (dd register == PC)                                               |
|                     |           |      | 01: R12 = PC + 2<br>31: MCIR = $101_2$                               |
|                     |           |      | $49: PC[7:0] ^= 377_8$ , assign NZVC                                 |
|                     |           |      | 11: next instruction                                                 |
|                     |           |      | else                                                                 |
|                     |           |      | 01: PC = PC + 2                                                      |
|                     |           |      | 31: $MCIR = 101_2$                                                   |
|                     |           |      | 49: Rd[7:0] ^= 377 <sub>8</sub> , assign NZVC,                       |
|                     |           |      | MCIR poll, wait read                                                 |
|                     |           |      | 01: next instruction                                                 |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|---------------------|-----------|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |           |      | else  01: MCIR = 1112 switch (dd address mode) case 0: Rd  45: user exception (0000108) case 1: @Rd  45: A = Rd, R12 = Rd, byte rmw start case 2: (Rd)+ 45: A = Rd, Rd = Rd + 1, byte rmw start 55: R12 = Rd - 2 case 3: @(Rd)+ 45: A = Rd, word read start, Rd = Rd + 2 4D: wait read, R12 = Q, A = Q, byte rmw start case 4: -(Rd) 45: Rd = Rd - 1, A = Rd, byte rmw start 55: R12 = Rd case 5: @-(Rd) 45: Rd = Rd - 2, A = Rd, word read start 4D: wait read, R12 = Q A = Q, byte rmw start case 6: E(Rd) 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q, A = R12, byte rmw start case 7: @E(Rd) 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q, A = R12, byte rmw start 4D: wait read, R12 = Rd + Q, A = R12 word read start 4D: wait read, R12 = Rd + Q, A = R12 mord read start 4D: wait read, R12 = Q, A = Rd, byte rmw start 48: wait read, Q^= 17777778, assign NZVC modified byte data write 11: next instruction |
| 1052dd <sub>8</sub> | INCB dd   | ***_ | Прибавление 1 к операнду dd = dd + 1, assign V, N = dd[7], Z = (dd==0) фактически V установится если dd был равен 1778  if (dd address mode == 0) 01: A = PC     IR preload start, word read start     if (dd register == PC)         01: R12 = PC + 2         31: MCIR = 1012         49: PC[7:0] += 18, assign NZV         11: next instruction     else         01: PC = PC + 2         31: MCIR = 1012                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
|---------------------|-----------|------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |           |      | 49: Rd[7:0] += 1, assign NZV,  MCIR poll, wait read  01: next instruction  else  01: MCIR = 111 <sub>2</sub> switch (dd address mode)  case 0: Rd                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|                     |           |      | 45: user exception (000010 <sub>8</sub> )  case 1: @Rd  45: A = Rd, R12 = Rd, byte rmw start  case 2: (Rd)+  45: A = Rd, Rd = Rd + 1, byte rmw start  55: R12 = Rd - 2  case 3: @(Rd)+                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
|                     |           |      | 45: A = Rd, word read start, Rd = Rd + 2 4D: wait read, R12 = Q,     A = Q, byte rmw start  case 4: -(Rd)  45: Rd = Rd - 1, A = Rd, byte rmw start 55: R12 = Rd  case 5: @-(Rd)  45: Rd = Rd - 2, A = Rd, word read start 4D: wait read, R12 = Q     A = Q, byte rmw start  case 6: E(Rd)  45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q,     A = R12, byte rmw start  case 7: @E(Rd)  45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q,     A = R12, byte rmw start  case 7: @E(Rd)  45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q, A = R12     word read start 4D: wait read, R12 = Q,     A = Rd, byte rmw start  48: wait read, Q = Q + 1, assign NZV     modified byte data write |
| 1053dd <sub>8</sub> | DECB dd   | ***_ | $11$ : next instruction $B$ ычитание 1 из операнда $dd = dd - 1$ , assign $V$ , $N = dd[7]$ , $Z = (dd == 0)$ фактически $V$ установится если $dd$ был равен $200_8$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
|                     |           |      | <pre>if (dd address mode == 0)   01: A = PC     IR preload start, word read start     if (dd register == PC)         01: R12 = PC + 2         31: MCIR = 101<sub>2</sub>         49: PC[7:0] -= 1<sub>8</sub>, assign NZV         11: next instruction</pre>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции      | Мнемоника | NZVC | Описание                                                               |
|---------------------|-----------|------|------------------------------------------------------------------------|
|                     |           |      | else                                                                   |
|                     |           |      | 01: PC = PC + 2                                                        |
|                     |           |      | 31: MCIR = 101 <sub>2</sub>                                            |
|                     |           |      | 49: Rd[7:0] -= 1, assign NZV,                                          |
|                     |           |      | MCIR poll, wait read                                                   |
|                     |           |      | 01: next instruction                                                   |
|                     |           |      | else                                                                   |
|                     |           |      | 01: MCIR = 111 <sub>2</sub>                                            |
|                     |           |      | switch (dd address mode)                                               |
|                     |           |      | case 0: Rd                                                             |
|                     |           |      | 45: user exception (000010 <sub>8</sub> )                              |
|                     |           |      | case 1: @Rd                                                            |
|                     |           |      | 45: $A = Rd$ , $R12 = Rd$ , byte rmw start                             |
| ı                   |           |      | case 2: (Rd)+                                                          |
|                     |           |      | 45: A = Rd, Rd = Rd + 1, byte rmw start                                |
|                     |           |      | 45: A - Rd, Rd - Rd + 1, byte fillw start $55: R12 = Rd - 2$           |
|                     |           |      | case 3: @(Rd)+                                                         |
|                     |           |      |                                                                        |
|                     |           |      | 45: A = Rd, word read start, Rd = Rd + 2<br>4D: wait read, R12 = $Q$ , |
|                     |           |      |                                                                        |
|                     |           |      | A = Q, byte rmw start                                                  |
|                     |           |      | case 4: -(Rd)                                                          |
|                     |           |      | 45: $Rd = Rd - 1$ , $A = Rd$ , byte rmw start                          |
|                     |           |      | 55: R12 = Rd                                                           |
|                     |           |      | case 5: @-(Rd)                                                         |
|                     |           |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word read start                         |
|                     |           |      | 4D: wait read, R12 = Q                                                 |
|                     |           |      | A = Q, byte rmw start                                                  |
|                     |           |      | case 6: E(Rd)                                                          |
|                     |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$                          |
|                     |           |      | 4C: wait read, R12 = Rd + Q,                                           |
|                     |           |      | A = R12, byte rmw start                                                |
|                     |           |      | case 7: @E(Rd)                                                         |
|                     |           |      | 45: A = PC, word read start, PC = PC + 2                               |
|                     |           |      | 4C: wait read, R12 = Rd + Q, A = R12                                   |
|                     |           |      | word read start                                                        |
|                     |           |      | 4D: wait read, R12 = Q,                                                |
|                     |           |      | A = Rd, byte rmw start                                                 |
|                     |           |      | 48: wait read, $Q = Q - 1$ , assign NZV                                |
|                     |           |      | modified byte data write                                               |
|                     |           |      | 11: next instruction                                                   |
| 1054dd <sub>8</sub> | NEGB dd   | **** | Меняет знак операнда                                                   |
|                     | 32 44     |      | $dd = \sim dd + 1, \text{ assign CV}, N = dd[7], Z = (dd == 0)$        |
|                     |           |      | фактически V установится если dd был равен 200 <sub>8</sub>            |
|                     |           |      |                                                                        |
|                     |           |      | if (dd address mode == 0)                                              |
|                     |           |      | 01: A = PC                                                             |
|                     |           |      | IR preload start, word read start                                      |
|                     |           |      | if (dd register == PC)                                                 |
|                     |           |      | 01: R12 = PC + 2                                                       |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции      | Мнемоника | NZVC | Описание                                                               |
|---------------------|-----------|------|------------------------------------------------------------------------|
|                     | 2 22222   |      | 31: MCIR = 101 <sub>2</sub>                                            |
|                     |           |      | 49: $PC[7:0] = 0-PC[7:0]$ , assign NZVC                                |
|                     |           |      | 11: next instruction                                                   |
|                     |           |      | else                                                                   |
|                     |           |      | 01: PC = PC + 2                                                        |
|                     |           |      | 31: $MCIR = 101_2$                                                     |
|                     |           |      | 49: $Rd[7:0] = 0-Rd[7:0]$ , assign NZVC,                               |
|                     |           |      | MCIR poll, wait read                                                   |
|                     |           |      | 01: next instruction                                                   |
|                     |           |      | else                                                                   |
|                     |           |      | 01: $MCIR = 111_2$                                                     |
|                     |           |      | switch (dd address mode)                                               |
|                     |           |      | case 0: Rd                                                             |
|                     |           |      | 45: user exception $(000010_8)$                                        |
|                     |           |      | case 1: @Rd                                                            |
|                     |           |      | 45: A = Rd, R12 = Rd, byte rmw start                                   |
|                     |           |      | case 2: (Rd)+                                                          |
|                     |           |      | 45: $A = Rd$ , $Rd = Rd + 1$ , byte rmw start                          |
|                     |           |      | 55: R12 = Rd - 2                                                       |
|                     |           |      | case 3: @(Rd)+                                                         |
|                     |           |      | 45: $A = Rd$ , word read start, $Rd = Rd + 2$                          |
|                     |           |      | 4D: wait read, $R12 = Q$ ,                                             |
|                     |           |      | A = Q, byte rmw start                                                  |
|                     |           |      | case 4: -(Rd)                                                          |
|                     |           |      | 45: $Rd = Rd - 1$ , $A = Rd$ , byte rmw start                          |
|                     |           |      | 55: R12 = Rd                                                           |
|                     |           |      | case 5: 0-(Rd)                                                         |
|                     |           |      | 45: Rd = Rd - 2, $A = Rd$ , word read start                            |
|                     |           |      | 4D: wait read, $R12 = Q$                                               |
|                     |           |      | A = Q, byte rmw start                                                  |
|                     |           |      | case 6: $E(Rd)$<br>45: $A = PC$ , word read start, $PC = PC + 2$       |
|                     |           |      | 45. A - FC, word read start, FC - FC + 2  4C: wait read, R12 = Rd + Q, |
|                     |           |      | A = R12, byte rmw start                                                |
|                     |           |      | case 7: @E(Rd)                                                         |
|                     |           |      | 45: A = PC, word read start, PC = PC + 2                               |
|                     |           |      | 4C: wait read, R12 = Rd + Q, A = R12                                   |
|                     |           |      | word read start                                                        |
|                     |           |      | 4D: wait read, R12 = Q,                                                |
|                     |           |      | A = Rd, byte rmw start                                                 |
|                     |           |      | 48: wait read, $Q = 0 - Q$ , assign NZVC                               |
|                     |           |      | modified byte data write                                               |
|                     |           |      | 11: next instruction                                                   |
| 1055dd <sub>8</sub> | ADCB dd   | **** | Прибавление к операнду флага переноса С                                |
|                     |           |      | dd = dd + C, assign CV, $N = dd[7]$ , $Z = (dd==0)$                    |
|                     |           |      | фактически V установится если dd был равен 01778                       |
|                     |           |      | if (dd address mode == 0)                                              |
|                     |           |      | 01: A = PC                                                             |
|                     | ]         |      | VI. A - 10                                                             |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                          |
|---------------------|-----------|------|---------------------------------------------------------------------------------------------------|
|                     |           |      | IR preload start, word read start                                                                 |
|                     |           |      | if (dd register == PC)                                                                            |
|                     |           |      | 01: R12 = PC + 2                                                                                  |
|                     |           |      | 31: $MCIR = 101_2$                                                                                |
|                     |           |      | 49: PC[7:0] += C, assign NZVC                                                                     |
|                     |           |      | 11: next instruction                                                                              |
|                     |           |      | else                                                                                              |
|                     |           |      | 01: PC = PC + 2                                                                                   |
|                     |           |      | 31: $MCIR = 101_2$                                                                                |
|                     |           |      | 49: Rd[7:0] += C, assign NZVC,                                                                    |
|                     |           |      | MCIR poll, wait read                                                                              |
|                     |           |      | 01: next instruction                                                                              |
|                     |           |      | else                                                                                              |
|                     |           |      | 01: MCIR = 111 <sub>2</sub>                                                                       |
|                     |           |      | switch (dd address mode)                                                                          |
|                     |           |      | case 0: Rd                                                                                        |
|                     |           |      | 45: user exception $(000010_8)$                                                                   |
|                     |           |      | case 1: @Rd                                                                                       |
|                     |           |      | 45: A = Rd, R12 = Rd, byte rmw start                                                              |
|                     |           |      | case 2: (Rd)+                                                                                     |
|                     |           |      | 45: $A = Rd$ , $Rd = Rd + 1$ , byte rmw start                                                     |
|                     |           |      | 55: R12 = Rd - 2                                                                                  |
|                     |           |      | case 3: @(Rd)+                                                                                    |
|                     |           |      | 45: $A = Rd$ , word read start, $Rd = Rd + 2$                                                     |
|                     |           |      | 4D: wait read, $R12 = Q$ ,                                                                        |
|                     |           |      | A = Q, byte rmw start                                                                             |
|                     |           |      | case 4: -(Rd)                                                                                     |
|                     |           |      | 45: $Rd = Rd - 1$ , $A = Rd$ , byte rmw start                                                     |
|                     |           |      | 55: R12 = Rd                                                                                      |
|                     |           |      | case 5: @-(Rd)                                                                                    |
|                     |           |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word read start                                                    |
|                     |           |      | 4D: wait read, $R12 = Q$                                                                          |
|                     |           |      | A = Q, byte rmw start                                                                             |
|                     |           |      | case 6: E(Rd)                                                                                     |
|                     |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$                                                     |
|                     |           |      | 4C: wait read, R12 = Rd + Q,                                                                      |
|                     |           |      | A = R12, byte rmw start                                                                           |
|                     |           |      | case 7: @E(Rd)                                                                                    |
|                     |           |      | 45: A = PC, word read start, PC = PC + 2                                                          |
|                     |           |      | 4C: wait read, R12 = Rd + Q, A = R12                                                              |
|                     |           |      | word read start                                                                                   |
|                     |           |      | 4D: wait read, R12 = Q,                                                                           |
|                     |           |      | A = Rd, byte rmw start                                                                            |
|                     |           |      | 48: wait read, $Q = Q + C$ , assign NZVC                                                          |
|                     |           |      | modified byte data write                                                                          |
|                     |           |      | 11: next instruction                                                                              |
| 1056dd <sub>8</sub> | SBCB dd   | **** | Вычитание из операнда флага переноса $C$ dd = dd - $C$ , assign $CV$ , $N$ = dd[7], $Z$ = (dd==0) |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции | Мнемоника | NZVC | Описание                                       |
|----------------|-----------|------|------------------------------------------------|
|                |           |      | if (dd address mode == 0)                      |
|                |           |      | 01: A = PC                                     |
|                |           |      | IR preload start, word read start              |
|                |           |      | if (dd register == PC)                         |
|                |           |      | 01: R12 = PC + 2                               |
|                |           |      | 31: $MCIR = 101_2$                             |
|                |           |      | 49: PC[7:0] -= C, assign NZVC                  |
|                |           |      | 11: next instruction                           |
|                |           |      | else                                           |
|                |           |      | 01: PC = PC + 2                                |
|                |           |      | 31: $MCIR = 101_2$                             |
|                |           |      | 49: Rd[7:0] -= C, assign NZVC,                 |
|                |           |      | MCIR poll, wait read                           |
|                |           |      | 01: next instruction                           |
|                |           |      | else                                           |
|                |           |      | 01: MCIR = 111 <sub>2</sub>                    |
|                |           |      | switch (dd address mode)                       |
|                |           |      | case 0: Rd                                     |
|                |           |      | 45: user exception $(000010_8)$                |
|                |           |      | case 1: @Rd                                    |
|                |           |      | 45: A = Rd, R12 = Rd, byte rmw start           |
|                |           |      | case 2: (Rd)+                                  |
|                |           |      | 45: A = Rd, Rd = Rd + 1, byte rmw start        |
|                |           |      | 55: R12 = Rd - 2                               |
|                |           |      | case 3: @(Rd)+                                 |
|                |           |      | 45: $A = Rd$ , word read start, $Rd = Rd + 2$  |
|                |           |      | 4D: wait read, R12 = Q,                        |
|                |           |      | A = Q, byte rmw start                          |
|                |           |      | case 4: -(Rd)                                  |
|                |           |      | 45: $Rd = Rd - 1$ , $A = Rd$ , byte rmw start  |
|                |           |      | 55: R12 = Rd                                   |
|                |           |      | case 5: @-(Rd)                                 |
|                |           |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word read start |
|                |           |      | 4D: wait read, $R12 = Q$                       |
|                |           |      | A = Q, byte rmw start                          |
|                |           |      | case 6: E(Rd)                                  |
|                |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$  |
|                |           |      | 4C: wait read, $R12 = Rd + Q$ ,                |
|                |           |      | A = R12, byte rmw start                        |
|                |           |      | case 7: @E(Rd)                                 |
|                |           |      | 45: A = PC, word read start, PC = PC + 2       |
|                |           |      | 4C: wait read, R12 = Rd + Q, A = R12           |
|                |           |      | word read start                                |
|                |           |      | 4D: wait read, R12 = Q,                        |
|                |           |      | A = Rd, byte rmw start                         |
|                |           |      | 48: wait read, Q = Q - C, assign NZVC          |
|                |           |      | modified byte data write                       |
|                |           |      | 11: next instruction                           |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                |
|---------------------|-----------|------|-----------------------------------------------------------------------------------------|
| 1057dd <sub>8</sub> | TSTB dd   | **00 | Установка флагов условий <b>PSW</b> соответственно операнду $C=0,V=0,N=dd[7],Z=(dd==0)$ |
|                     |           |      | <pre>if (dd address mode == 0)     01: A = PC</pre>                                     |
|                     |           |      | <pre>IR preload start, word read start if (dd register == PC)</pre>                     |
|                     |           |      | 01: R12 = PC + 2<br>31: MCIR = $101_2$                                                  |
|                     |           |      | 49: PC = PC & $177777_8$ , assign NZVC                                                  |
|                     |           |      | 11: next instruction                                                                    |
|                     |           |      | else                                                                                    |
|                     |           |      | 01: PC = PC + 2                                                                         |
|                     |           |      | 31: MCIR = $101_2$                                                                      |
|                     |           |      | 49: Rd = Rd & $177777_8$ , assign NZVC, MCIR poll, wait read                            |
|                     |           |      | 01: next instruction                                                                    |
|                     |           |      | else                                                                                    |
|                     |           |      | 01: $MCIR = 101_2$                                                                      |
|                     |           |      | switch (dd address mode)                                                                |
|                     |           |      | case 0: Rd                                                                              |
|                     |           |      | 45: user exception $(000010_8)$                                                         |
|                     |           |      | case 1: @Rd                                                                             |
|                     |           |      | 45: A = Rd, R12 = Rd, word read start                                                   |
|                     |           |      | case 2: $(Rd)$ + 45: A = Rd, Rd = Rd + 2, word read start                               |
|                     |           |      | 55: R12 = Rd - 2                                                                        |
|                     |           |      | case 3: @(Rd)+                                                                          |
|                     |           |      | 45: A = Rd, word read start, Rd = Rd + 2                                                |
|                     |           |      | 4D: wait read, R12 = Q,                                                                 |
|                     |           |      | A = Q, word read start                                                                  |
|                     |           |      | case 4: -(Rd)                                                                           |
|                     |           |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word read start                                          |
|                     |           |      | 55: R12 = Rd                                                                            |
|                     |           |      | case 5: @-(Rd)                                                                          |
|                     |           |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word read start<br>4D: wait read, $R12 = Q$              |
|                     |           |      | A = Q, word read start                                                                  |
|                     |           |      | case 6: E(Rd)                                                                           |
|                     |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$                                           |
|                     |           |      | 4C: wait read, $R12 = Rd + Q$ ,                                                         |
|                     |           |      | A = R12, word read start                                                                |
|                     |           |      | case 7: @E(Rd)                                                                          |
|                     |           |      | 45: A = PC, word read start, PC = PC + 2 $AC: wait road P12 = Pd + O A = P12$           |
|                     |           |      | 4C: wait read, R12 = Rd + Q, A = R12 word read start                                    |
|                     |           |      | 4D: wait read, R12 = Q,                                                                 |
|                     |           |      | A = Rd, word read start                                                                 |
|                     |           |      | 48: wait read, $Q = Q \& 177777_8$ , assign NZVC                                        |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                      |
|---------------------|-----------|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |           |      | 11: next instruction                                                                                                                                                                                                                                                                                                          |
| 1060dd <sub>8</sub> | RORB dd   | ***  | Кольцевой сдвиг вправо, вращает все биты операнда на одну позицию вправо, старший бит загружается из флага переноса, младший бит, выдвинутый из операнда, загружается во флаг переноса $tmp = C, C = dd[0], dd = dd >> 1, dd[7] = tmp, \\ N = dd[7], Z = (dd==0), V = C ^ N$                                                  |
|                     |           |      | <pre>if (dd address mode == 0)     01: A = PC     IR preload start, word read start     if (dd register == PC)         01: R12 = PC + 2         31: MCIR = 101<sub>2</sub>         49: PC[7:0] = RORB(PC), assign NZVC         11: next instruction     else         01: PC = PC + 2         31: MCIR = 101<sub>2</sub></pre> |
|                     |           |      | 49: Rd[7:0] = RORB(Rd), assign NZVC,  MCIR poll, wait read  01: next instruction                                                                                                                                                                                                                                              |
|                     |           |      | else                                                                                                                                                                                                                                                                                                                          |
|                     |           |      | 01: MCIR = 111 <sub>2</sub>                                                                                                                                                                                                                                                                                                   |
|                     |           |      | switch (dd address mode)                                                                                                                                                                                                                                                                                                      |
|                     |           |      | case 0: Rd                                                                                                                                                                                                                                                                                                                    |
|                     |           |      | 45: user exception (000010 <sub>8</sub> )                                                                                                                                                                                                                                                                                     |
|                     |           |      | case 1: @Rd                                                                                                                                                                                                                                                                                                                   |
|                     |           |      | 45: A = Rd, R12 = Rd, byte rmw start case 2: (Rd)+                                                                                                                                                                                                                                                                            |
|                     |           |      | 45: A = Rd, Rd = Rd + 1, byte rmw start 55: R12 = Rd - 2                                                                                                                                                                                                                                                                      |
|                     |           |      | case 3: @(Rd)+                                                                                                                                                                                                                                                                                                                |
|                     |           |      | 45: A = Rd, word read start, Rd = Rd + 2 4D: wait read, R12 = Q,                                                                                                                                                                                                                                                              |
|                     |           |      | A = Q, byte rmw start case 4: -(Rd)                                                                                                                                                                                                                                                                                           |
|                     |           |      | 45: Rd = Rd - 1, A = Rd, byte rmw start                                                                                                                                                                                                                                                                                       |
|                     |           |      | 55: R12 = Rd                                                                                                                                                                                                                                                                                                                  |
|                     |           |      | case 5: @-(Rd)                                                                                                                                                                                                                                                                                                                |
|                     |           |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word read start                                                                                                                                                                                                                                                                                |
|                     |           |      | 4D: wait read, R12 = Q                                                                                                                                                                                                                                                                                                        |
|                     |           |      | A = Q, byte rmw start                                                                                                                                                                                                                                                                                                         |
|                     |           |      | case 6: E(Rd)                                                                                                                                                                                                                                                                                                                 |
|                     |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$                                                                                                                                                                                                                                                                                 |
|                     |           |      | 4C: wait read, R12 = Rd + Q,                                                                                                                                                                                                                                                                                                  |
|                     |           |      | A = R12, byte rmw start                                                                                                                                                                                                                                                                                                       |
|                     |           |      | case 7: $(E(Rd))$<br>45: A = PC, word read start, PC = PC + 2                                                                                                                                                                                                                                                                 |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |
|-----------------------------------------|-------------------|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                              |
|---------------------|-----------|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |           |      | 4C: wait read, R12 = Rd + Q, A = R12 word read start  4D: wait read, R12 = Q, A = Rd, byte rmw start  48: wait read, Q = RORB(Q), assign NZVC modified byte data write  11: next instruction                                                                                                                                                                                                          |
| 1061dd <sub>8</sub> | ROLB dd   | **** | Кольцевой сдвиг влево, вращает все биты операнда на одну позицию влево, младший бит грузится из флага переноса, выдвинутый старший бит загружается во флаг переноса tmp = $C$ , $C = dd[7]$ , $dd = dd << 1$ , $dd[0] = tmp$ , $N = dd[7]$ , $Z = (dd == 0)$ , $V = C \wedge N$ if (dd address mode == 0) 01: $A = PC$ IR preload start, word read start if (dd register == $PC$ ) 01: $R12 = PC + 2$ |
|                     |           |      | 31: MCIR = 101 <sub>2</sub> 49: PC[7:0] = ROLB(PC), assign NZVC 11: next instruction else 01: PC = PC + 2 31: MCIR = 101 <sub>2</sub> 49: Rd[7:0] = ROLB(Rd), assign NZVC, MCIR poll, wait read 01: next instruction                                                                                                                                                                                  |
|                     |           |      | else 01: MCIR = 111 <sub>2</sub> switch (dd address mode) case 0: Rd 45: user exception (000010 <sub>8</sub> ) case 1: @Rd 45: A = Rd, R12 = Rd, byte rmw start case 2: (Rd)+ 45: A = Rd, Rd = Rd + 1, byte rmw start                                                                                                                                                                                 |
|                     |           |      | 55: R12 = Rd - 2  case 3: @(Rd) +  45: A = Rd, word read start, Rd = Rd + 2  4D: wait read, R12 = Q,  A = Q, byte rmw start  case 4: -(Rd)  45: Rd = Rd - 1, A = Rd, byte rmw start  55: R12 = Rd  case 5: @-(Rd)                                                                                                                                                                                     |
|                     |           |      | 45: Rd = Rd - 2, A = Rd, word read start 4D: wait read, R12 = Q A = Q, byte rmw start case 6: E(Rd)                                                                                                                                                                                                                                                                                                   |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
|---------------------|-----------|------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |           |      | 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q, A = R12, byte rmw start  case 7: @E(Rd) 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q, A = R12 word read start  4D: wait read, R12 = Q, A = Rd, byte rmw start  48: wait read, Q = ROLB(Q), assign NZVC modified byte data write  11: next instruction                                                                                                                                                                                                                                                                                                                                                                                                                        |
| 1062dd <sub>8</sub> | ASRB dd   | ***  | Арифметический сдвиг вправо, содержимое операнда сдвигается на одну позицию вправо, старший (знаковый) бит остается неизменным, флаг переноса грузится содержимым выдвинутого бита. Операцию можно трактовать как целочисленное деление знакового операнда на два, с остатком, остающимся во флаге переноса C = dd[0], dd = dd >> 1, dd[7] = dd[6], N = dd[7], Z = (dd==0), V = C ^ N  if (dd address mode == 0)  01: A = PC  IR preload start, word read start if (dd register == PC)  01: R12 = PC + 2  31: MCIR = 1012  49: PC[7:0] = ASRB(PC), assign NZVC  11: next instruction  else  01: PC = PC + 2  31: MCIR = 1012  49: Rd[7:0] = ASRB(Rd), assign NZVC, MCIR poll, wait read  01: next instruction  else  01: MCIR = 1112  switch (dd address mode)  case 0: Rd |
|                     |           |      | 45: user exception (000010 <sub>8</sub> )  case 1: @Rd  45: A = Rd, R12 = Rd, byte rmw start  case 2: (Rd)+  45: A = Rd, Rd = Rd + 1, byte rmw start  55: R12 = Rd - 2  case 3: @(Rd)+  45: A = Rd, word read start, Rd = Rd + 2  4D: wait read, R12 = Q,  A = Q, byte rmw start                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции      | Мнемоника | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|---------------------|-----------|------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |           |      | <pre>case 4: -(Rd)    45: Rd = Rd - 1, A = Rd, byte rmw start    55: R12 = Rd case 5: @-(Rd)    45: Rd = Rd - 2, A = Rd, word read start    4D: wait read, R12 = Q         A = Q, byte rmw start case 6: E(Rd)    45: A = PC, word read start, PC = PC + 2    4C: wait read, R12 = Rd + Q,         A = R12, byte rmw start case 7: @E(Rd)    45: A = PC, word read start, PC = PC + 2    4C: wait read, R12 = Rd + Q, A = R12         word read start    4D: wait read, R12 = Q,    A = Rd, byte rmw start  48: wait read, Q = ASRB(Q), assign NZVC    modified byte data write 11: next instruction</pre>                                                                                                                                                                            |
| 1063dd <sub>8</sub> | ASLB dd   | ***  | Арифметический сдвиг влево, содержимое операнда сдвигается на одну позицию влево, младший бит обнуляется, выдвинутый знаковый бит грузится во флаг переноса. Операцию можно рассматривать как целочисленное умножение операнда на два  C = dd[7], dd = dd <<1, N = dd[7], Z = (dd==0), V = C ^ N  if (dd address mode == 0)  01: A = PC  IR preload start, word read start if (dd register == PC)  01: R12 = PC + 2  31: MCIR = 1012  49: PC[7:0] = ASLB(PC), assign NZVC  11: next instruction  else  01: PC = PC + 2  31: MCIR = 1012  49: Rd[7:0] = ASLB(Rd), assign NZVC, MCIR poll, wait read  01: next instruction  else  01: MCIR = 1112  switch (dd address mode)  case 0: Rd  45: user exception (0000108)  case 1: @Rd  45: A = Rd, R12 = Rd, byte rmw start case 2: (Rd) + |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции      | Мнемоника | NZVC   | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|---------------------|-----------|--------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| тод шетрухции       |           | TAZY C | 45: A = Rd, Rd = Rd + 1, byte rmw start 55: R12 = Rd - 2  case 3: @(Rd)+ 45: A = Rd, word read start, Rd = Rd + 2 4D: wait read, R12 = Q, A = Q, byte rmw start  case 4: -(Rd) 45: Rd = Rd - 1, A = Rd, byte rmw start 55: R12 = Rd  case 5: @-(Rd) 45: Rd = Rd - 2, A = Rd, word read start 4D: wait read, R12 = Q A = Q, byte rmw start  case 6: E(Rd) 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q, A = R12, byte rmw start  case 7: @E(Rd) 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q, A = R12, byte rmw start  case 7: @E(Rd) 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q, A = R12 word read start 4D: wait read, R12 = Q, A = Rd, byte rmw start  48: wait read, Q = ASLB(Q), assign NZVC modified byte data write  11: next instruction |
| 1064ss <sub>8</sub> | MTPS ss   | *      | Запись источника в слово состояния процессора PSW, позволяет задать только младшие 8 бит PSW, бит T не изменяется. Операндом является байт — автоинкремент и автодекремент адреса на единицу.  if (dd address mode == 0)  01: A = PC, IR preload start,     word read start, R12 = PC + 2  50: Rd = Rd & ~000020 <sub>8</sub> , Q = Rd  37: PSW[7:0] = PSW[7:0] & 000020 <sub>8</sub> 36: PSW[7:0] = PSW[7:0]   Q  11: next instruction  else  01: MCIR = 101 <sub>2</sub> switch (dd address mode)  case 0: Rd  45: user exception (000010 <sub>8</sub> )  case 1: @Rd  45: A = Rd, R12 = Rd, byte read start  case 2: (Rd) +  45: A = Rd, Rd = Rd + 1, byte read start  55: R12 = Rd - 1  case 3: @ (Rd) +                                                                                                              |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции                             | Мнемоника    | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
|--------------------------------------------|--------------|------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                            |              |      | 45: A = Rd, word read start, Rd = Rd + 2 4D: wait read, R12 = Q,                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
| 1065xx <sub>8</sub><br>1066xx <sub>8</sub> | MFPD<br>MTPD | -    | Недопустимая команда         01: user exception (0000108)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
| 1067dd <sub>8</sub>                        | MFPS dd      | **0- | Запись в приемник слова состояния процессора PSW, трактуется как байтовая, если приемником является регистр то старший байт заполняется знаковым расширением (как MOVB)  if (dd address mode == 0)  01: A = PC  IR preload start, word read start if (dd register == PC)  01: R12 = PC + 2  50: PC = PSW  51: if (N) PC  = 1774008  else PC &= ~1774008  assign NZV  11: next instruction  else  01: PC = PC + 2  50: Rd = PSW  51: if (N) Rd  = 1774008  else Rd &= ~1774008  assign NZV, MCIR poll, wait read  01: next instruction  else |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции      | Мнемоника   | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
|---------------------|-------------|------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| код инструкции      | Мнемоника   | NZVC | Ollication  Ol: MCIR = 1112  switch (dd address mode)  case 0: Rd  45: user exception (0000108)  case 1: @Rd  45: A = Rd, R12 = Rd, byte rmw start  case 2: (Rd)+  45: A = Rd, Rd = Rd + 1, byte rmw start  55: R12 = Rd - 2  case 3: @(Rd)+  45: A = Rd, word read start, Rd = Rd + 2  4D: wait read, R12 = Q,  A = Q, byte rmw start  case 4: -(Rd)  45: Rd = Rd - 1, A = Rd, byte rmw start  55: R12 = Rd  case 5: @-(Rd)  45: Rd = Rd - 2, A = Rd, word read start  4D: wait read, R12 = Q  A = Q, byte rmw start  case 6: E(Rd)  45: A = PC, word read start, PC = PC + 2  4C: wait read, R12 = Rd + Q,  A = R12, byte rmw start  case 7: @E(Rd)  45: A = PC, word read start, PC = PC + 2  4C: wait read, R12 = Rd + Q,  A = R12, byte rmw start  4D: wait read, R12 = Rd + Q, A = R12  word read start  4D: wait read, R12 = Q,  A = Rd, byte rmw start  48: wait read, Q = PSW, assign NZV  modified byte data write |
| 107xxx <sub>8</sub> |             | -    | Недопустимая команда         01: user exception (0000108)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| 11ssdd <sub>8</sub> | MOVB ss, dd | **0- | Присвоение приемнику значения источника, Если приемник является регистром, то старший байт принимает значение знакового расширения младшего байта dd = ss, V = 0, N = dd[7], Z = (dd[7:0]==0), if (dd addressing mode == 0) dd[15:8] = dd[7] ? 3778:0  if (dd address mode == 0) && (ss address mode == 0)  01: A = PC  IR preload start, word read start if (ss register == PC)    (dd register == PC)  01: R12 = PC + 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |  |

| Код инструкции | Мнемоника | NZVC | Описание                                       |
|----------------|-----------|------|------------------------------------------------|
| 13             |           |      | 58: Rd = Rs                                    |
|                |           |      | 51: if (N) Rd  = 177400 <sub>8</sub>           |
|                |           |      | else Rd &= ~177400 <sub>8</sub>                |
|                |           |      | assign NZV                                     |
|                |           |      | 11: next instruction                           |
|                |           |      | else                                           |
|                |           |      | 01: PC = PC + 2                                |
|                |           |      | 58: Rd = Rs                                    |
|                |           |      | 51: if (N) Rd $ = 177400_8$                    |
|                |           |      | else Rd &= ~177400 <sub>8</sub>                |
|                |           |      | assign NZV, MCIR poll, wait read               |
|                |           |      | 01: next instruction                           |
|                |           |      | else                                           |
|                |           |      | 01: MCIR = 011 <sub>2</sub>                    |
|                |           |      | switch (ss address mode)                       |
|                |           |      | case 0: Rs                                     |
|                |           |      | 47: R12 = Rs                                   |
|                |           |      | 5A: R11 = Rs                                   |
|                |           |      | case 1: @Rs                                    |
|                |           |      | 47: A = Rs, R12 = Rs, byte read start          |
|                |           |      | 04: wait read, R11 = Q                         |
|                |           |      | case 2: (Rs)+                                  |
|                |           |      | 47: $A = Rs$ , $Rs = Rs + 2$ , byte read start |
|                |           |      | 04: wait read, R11 = Q                         |
|                |           |      | case 3: @(Rs)+                                 |
|                |           |      | 47: $A = Rs$ , word read start, $Rs = Rs + 2$  |
|                |           |      | 4E: wait read, $R12 = Q$ ,                     |
|                |           |      | A = Q, byte read start                         |
|                |           |      | 04: wait read, R11 = Q                         |
|                |           |      | case 4: -(Rs)                                  |
|                |           |      | 47: Rs = Rs - 2, $A = Rs$ , byte read start    |
|                |           |      | 04: wait read, R11 = Q                         |
|                |           |      | case 5: @-(Rs)                                 |
|                |           |      | 47: Rs = Rs - 2, $A = Rs$ , word read start    |
|                |           |      | 4E: wait read, R12 = Q                         |
|                |           |      | A = Q, byte read start                         |
|                |           |      | 04: wait read, R11 = Q                         |
|                |           |      | case 6: E(Rs)                                  |
|                |           |      | 47: $A = PC$ , word read start, $PC = PC + 2$  |
|                |           |      | 46: wait read, R12 = Rs + Q,                   |
|                |           |      | A = R12, byte read start                       |
|                |           |      | 04: wait read, R11 = Q                         |
|                |           |      | case 7: @E(Rs)                                 |
|                |           |      | 47: A = PC, word read start, PC = PC + 2       |
|                |           |      | 46: wait read, R12 = Rs + Q, A = R12           |
|                |           |      | word read start                                |
|                |           |      | 4E: wait read, R12 = Q,                        |
|                |           |      | A = Q, byte read start                         |
|                | J         |      | 04: wait read, R11 = Q                         |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |  |

| Код инструкции      | Мнемоника      | NZVC | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|---------------------|----------------|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Код инструкции      | Мнемоника      | NZVC | <pre>if (dd address mode == 0)   if (dd register == 7)     30: A = PC, R12 = PC+2, IR preload start         word read start     59: Rd = R11, assign NVZ     11: next instruction   else     30: A = PC, PC = PC + 2, IR preload start         word read start     59: Rd = R11, assign NVZ, MCIR poll     01: next instruction   else     switch(dd address mode)     case 0: Rd         45: user exception (000010<sub>8</sub>)     case 1: @Rd         45: A = Rd, R12 = Rd, byte write start     case 2: (Rd)+         45: A = Rd, Rd = Rd + 2, byte write         55: R12 = Rd - 2     case 3: @(Rd)+         45: A = Rd, word read start, Rd = Rd + 2         4D: wait read, R12 = Q,               A = Q, byte write start     case 4: -(Rd)         45: Rd = Rd - 2, A = Rd, byte write</pre> |
|                     |                |      | 55: R12 = Rd  case 5: @-(Rd)  45: Rd = Rd - 2, A = Rd, word read start  4D: wait read, R12 = Q  A = Q, byte write start                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
|                     |                |      | <pre>case 6: E(Rd) 45: A = PC, word read start, PC = PC + 2 4C: wait read, R12 = Rd + Q,</pre>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|                     |                |      | 4C: wait read, R12 = Rd + Q, A = R12 byte read start  4D: wait read, R12 = Q, A = Rd, word write start  48: R12 = R11, Q = R11, data byte write  19: Q = Q, assign NZV  11: next instruction                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| 12ssdd <sub>8</sub> | CMPB ss,<br>dd | **** | Вычисление разности (ss – dd) без сохранения результата в приемнике, установка флагов <b>PSW</b> по результатам вычислений. Операция не изменяет исходных операндов. Порядок вычитания                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции | Мнемоника | NZVC | Описание                                                             |
|----------------|-----------|------|----------------------------------------------------------------------|
|                |           |      | отличается от команды SUB.                                           |
|                |           |      | tmp = $ss[7:0] - dd[7:0]$ , assign CV, N = tmp[7], Z = (tmp==0)      |
|                |           |      |                                                                      |
|                |           |      | if (dd address mode == 0) &&                                         |
|                |           |      | (ss address mode == 0)                                               |
|                |           |      | 01: A = PC                                                           |
|                |           |      | IR preload start, word read start                                    |
|                |           |      | if (ss register == PC)                                               |
|                |           |      | (dd register == PC)                                                  |
|                |           |      | 01: R12 = PC + 2                                                     |
|                |           |      | 58: R12[7:0] = Rs[7:0] - Rd[7:0],                                    |
|                |           |      | assign NZVC                                                          |
|                |           |      | 11: next instruction                                                 |
|                |           |      | else                                                                 |
|                |           |      | 01: PC = PC + 2                                                      |
|                |           |      | 58: R12[7:0] = Rs[7:0] - Rd[7:0],                                    |
|                |           |      | assign NZVC, MCIR poll, wait read                                    |
|                |           |      | else                                                                 |
|                |           |      | 01: $MCIR = 001_2$                                                   |
|                |           |      | switch (ss address mode)                                             |
|                |           |      | case 0: Rs                                                           |
|                |           |      | 47: R12 = Rs                                                         |
|                |           |      | 5A: R11 = Rs                                                         |
|                |           |      | case 1: @Rs                                                          |
|                |           |      | 47: A = Rs, R12 = Rs, byte read start                                |
|                |           |      | 04: wait read, R11 = Q                                               |
|                |           |      | case 2: (Rs)+                                                        |
|                |           |      | 47: $A = Rs$ , $Rs = Rs + 2$ , byte read start                       |
|                |           |      | 04: wait read, R11 = Q                                               |
|                |           |      | case 3: @(Rs)+                                                       |
|                |           |      | 47: A = Rs, word read start, Rs = Rs + 2                             |
|                |           |      | 4E: wait read, R12 = Q,                                              |
|                |           |      | A = Q, byte read start                                               |
|                |           |      | 04: wait read, $R11 = Q$                                             |
|                |           |      | case 4: $-(Rs)$<br>47: Rs = Rs $-2$ , A = Rs, byte read start        |
|                |           |      |                                                                      |
|                |           |      | 04: wait read, R11 = Q                                               |
|                |           |      | case 5: $(0-(Rs))$                                                   |
|                |           |      | 47: Rs = Rs - 2, A = Rs, word read start<br>4E: wait read, R12 = $Q$ |
|                |           |      | A = $Q$ , byte read start                                            |
|                |           |      | 04: wait read, R11 = Q                                               |
|                |           |      | case 6: E(Rs)                                                        |
|                |           |      | 47: A = PC, word read start, $PC = PC + 2$                           |
|                |           |      | 46: wait read, R12 = Rs + Q,                                         |
|                |           |      | A = R12, byte read start                                             |
|                |           |      | 04: wait read, R11 = Q                                               |
|                |           |      | case 7: @E(Rs)                                                       |
|                |           |      | 47: A = PC, word read start, PC = PC + 2                             |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции | Мнемоника | NZVC | Описание                                                 |
|----------------|-----------|------|----------------------------------------------------------|
|                |           |      | 46: wait read, R12 = Rs + Q, A = R12                     |
|                |           |      | word read start                                          |
|                |           |      | 4E: wait read, R12 = Q,                                  |
|                |           |      | A = Q, byte read start                                   |
|                |           |      | 04: wait read, R11 = Q                                   |
|                |           |      |                                                          |
|                |           |      | if (dd address mode == 0)                                |
|                |           |      | if (dd register == 7)                                    |
|                |           |      | 30: A = PC, R12 = PC+2, IR preload start word read start |
|                |           |      | 59: R12 = Rs[7:0] - Rd[7:0], assign NZVC                 |
|                |           |      | 11: next instruction                                     |
|                |           |      | else                                                     |
|                |           |      | 30: $A = PC$ , $PC = PC + 2$ , $IR$ preload start        |
|                |           |      | word read start                                          |
|                |           |      | 59: $R12 = Rs[7:0] - Rd[7:0]$ ,                          |
|                |           |      | assign NZVC, MCIR poll                                   |
|                |           |      | 01: next instruction                                     |
|                |           |      | else                                                     |
|                |           |      | switch(dd address mode)                                  |
|                |           |      | case 0: Rd                                               |
|                |           |      | 45: user exception $(000010_8)$                          |
|                |           |      | case 1: @Rd                                              |
|                |           |      | 45: $A = Rd$ , $R12 = Rd$ , byte read start              |
|                |           |      | case 2: (Rd)+                                            |
|                |           |      | 45: $A = Rd$ , $Rd = Rd + 2$ , byte read                 |
|                |           |      | 55: R12 = Rd - 2                                         |
|                |           |      | case 3: @(Rd)+                                           |
|                |           |      | 45: $A = Rd$ , word read start, $Rd = Rd + 2$            |
|                |           |      | 4D: wait read, $R12 = Q$ ,                               |
|                |           |      | A = Q, byte read start                                   |
|                |           |      | case 4: -(Rd)                                            |
|                |           |      | 45: $Rd = Rd - 2$ , $A = Rd$ , byte read                 |
|                |           |      | 55: R12 = Rd                                             |
|                |           |      | case 5: 0-(Rd)                                           |
|                |           |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word read start           |
|                |           |      | 4D: wait read, $R12 = Q$                                 |
|                |           |      | A = Q, byte read start                                   |
|                |           |      | case 6: E(Rd)                                            |
|                |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$            |
|                |           |      | 4C: wait read, R12 = Rd + Q,                             |
|                |           |      | A = R12, byte read start                                 |
|                |           |      | case 7: @E(Rd)                                           |
|                |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$            |
|                |           |      | 4C: wait read, R12 = Rd + Q, A = R12                     |
|                |           |      | word read start                                          |
|                |           |      | 4D: wait read, R12 = Q,                                  |
|                |           |      | A = Rd, byte read start                                  |
|                |           |      | 48: wait read, $Q = R11[7:0] - Q[7:0]$ ,                 |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции      | Мнемоника   | NZVC | Описание                                                                                                                                                                                                                                                                                    |
|---------------------|-------------|------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |             |      | assign NZVC<br>19: Q = Q, assign NZV<br>11: next instruction                                                                                                                                                                                                                                |
| 13ssdd <sub>8</sub> | BITB ss, dd | **0- | Проверка битов приемника по маске источника $tmp = ss \& dd, V = 0, N = tmp[7], Z = (tmp==0)$                                                                                                                                                                                               |
|                     |             |      | <pre>if (dd address mode == 0) &amp;&amp;     (ss address mode == 0) 01: A = PC     IR preload start, word read start     if (ss register == PC)            (dd register == PC)            (dd register == PC)         01: R12 = PC + 2         58: R12[7:0] = Rs[7:0] &amp; Rd[7:0],</pre> |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции | Мнемоника | NZVC | Описание                                          |
|----------------|-----------|------|---------------------------------------------------|
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | case 7: @E(Rs)                                    |
|                |           |      | 47: $A = PC$ , word read start, $PC = PC + 2$     |
|                |           |      | 46: wait read, $R12 = Rs + Q$ , $A = R12$         |
|                |           |      | word read start                                   |
|                |           |      | 4E: wait read, R12 = Q,                           |
|                |           |      | A = Q, byte read start                            |
|                |           |      | 04: wait read, R11 = Q                            |
|                |           |      | if (dd address mode == 0)                         |
|                |           |      | if (dd register == 7)                             |
|                |           |      | 30: $A = PC$ , $R12 = PC+2$ , $IR$ preload start  |
|                |           |      | word read start                                   |
|                |           |      | 59: $R12 = Rs[7:0] - Rd[7:0]$ , assign NZVC       |
|                |           |      | 11: next instruction                              |
|                |           |      | else                                              |
|                |           |      | 30: $A = PC$ , $PC = PC + 2$ , $IR$ preload start |
|                |           |      | word read start                                   |
|                |           |      | 59: $R12 = Rs[7:0] \& Rd[7:0]$ ,                  |
|                |           |      | assign NZVC, MCIR poll                            |
|                |           |      | 01: next instruction                              |
|                |           |      | else                                              |
|                |           |      | switch(dd address mode)                           |
|                |           |      | case 0: Rd                                        |
|                |           |      | 45: user exception $(000010_8)$                   |
|                |           |      | case 1: @Rd                                       |
|                |           |      | 45: A = Rd, R12 = Rd, byte read start             |
|                |           |      | case 2: (Rd)+                                     |
|                |           |      | 45: $A = Rd$ , $Rd = Rd + 2$ , byte read          |
|                |           |      | 55: R12 = Rd - 2                                  |
|                |           |      | case 3: @(Rd)+                                    |
|                |           |      | 45: $A = Rd$ , word read start, $Rd = Rd + 2$     |
|                |           |      | 4D: wait read, $R12 = Q$ ,                        |
|                |           |      | A = Q, byte read start                            |
|                |           |      | case 4: -(Rd)                                     |
|                |           |      | 45: $Rd = Rd - 2$ , $A = Rd$ , byte read          |
|                |           |      | 55: R12 = Rd                                      |
|                |           |      | case 5: @-(Rd)                                    |
|                |           |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word read start    |
|                |           |      | 4D: wait read, R12 = Q                            |
|                |           |      | A = Q, byte read start                            |
|                |           |      | case 6: E(Rd)                                     |
|                |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$     |
|                |           |      | 4C: wait read, R12 = Rd + Q,                      |
|                |           |      | A = R12, byte read start                          |
|                |           |      | case 7: @E(Rd)                                    |
|                |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$     |
|                |           |      | 4C: wait read, $R12 = Rd + Q$ , $A = R12$         |
|                |           |      | word read start                                   |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции      | Мнемоника   | NZVC | Описание                                                                                                                                                                                                                                                                                    |
|---------------------|-------------|------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                     |             |      | 4D: wait read, R12 = Q, A = Rd, byte read start  48: wait read, Q = R11[7:0] & Q[7:0], assign NZVC  19: Q = Q, assign NZV 11: next instruction                                                                                                                                              |
| 14ssdd <sub>8</sub> | BICB ss, dd | **0- | Сброс битов приемника по маске источника $dd = dd \& \sim ss, V = 0, N = dd[7], Z = (dd==0)$                                                                                                                                                                                                |
|                     |             |      | <pre>if (dd address mode == 0) &amp;&amp;     (ss address mode == 0) 01: A = PC     IR preload start, word read start     if (ss register == PC)            (dd register == PC)            (dd register == PC)         01: R12 = PC + 2         58: Rd[7:0] = Rs[7:0] &amp; ~Rd[7:0],</pre> |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

|             | NZVC        | Описание                                                                 |
|-------------|-------------|--------------------------------------------------------------------------|
|             |             | 47: A = PC, word read start, $PC = PC + 2$                               |
|             |             | 46: wait read, R12 = Rs + Q,                                             |
|             |             | A = R12, byte read start                                                 |
|             |             | 04: wait read, R11 = Q                                                   |
|             |             | case 7: @E(Rs)                                                           |
|             |             | 47: $A = PC$ , word read start, $PC = PC + 2$                            |
|             |             | 46: wait read, R12 = Rs + Q, A = R12                                     |
|             |             | word read start                                                          |
|             |             | 4E: wait read, R12 = Q,                                                  |
|             |             | A = Q, byte read start                                                   |
|             |             | 04: wait read, R11 = Q                                                   |
|             |             | if (dd address mode == 0)                                                |
|             |             | switch(dd address mode)                                                  |
|             |             | case 0: Rd                                                               |
|             |             | 45: user exception (000010 <sub>8</sub> )                                |
|             |             | case 1: @Rd                                                              |
|             |             | 45: A = Rd, R12 = Rd, byte rmw start                                     |
|             |             | case 2: (Rd)+                                                            |
|             |             | 45: A = Rd, Rd = Rd + 2, byte rmw                                        |
|             |             | 55: R12 = Rd - 2                                                         |
|             |             | case 3: @(Rd)+                                                           |
|             |             | 45: $A = Rd$ , word read start, $Rd = Rd + 2$                            |
|             |             | 4D: wait read, $R12 = Q$ ,                                               |
|             |             | A = Q, byte rmw start                                                    |
|             |             | case 4: -(Rd)                                                            |
|             |             | 45: $Rd = Rd - 2$ , $A = Rd$ , byte rmw start                            |
|             |             | 55: R12 = Rd                                                             |
|             |             | case 5: @-(Rd)                                                           |
|             |             | 45: Rd = Rd - 2, $A = Rd$ , word read start                              |
|             |             | 4D: wait read, $R12 = Q$                                                 |
|             |             | A = Q, byte rmw start                                                    |
|             |             | case 6: E(Rd)                                                            |
|             |             | 45: A = PC, word read start, PC = PC + 2<br>4C: wait read, R12 = Rd + Q, |
|             |             | A = R12, byte rmw start                                                  |
|             |             | case 7: @E(Rd)                                                           |
|             |             | 45: A = PC, word read start, $PC = PC + 2$                               |
|             |             | 4C: wait read, R12 = Rd + Q, A = R12                                     |
|             |             | word read start                                                          |
|             |             | 4D: wait read, R12 = Q,                                                  |
|             |             | A = Rd, byte rmw start                                                   |
|             |             | 48: wait read, $Q = R11[7:0] \& \sim Q[7:0]$ ,                           |
|             |             | assign NZV, write modified byte data                                     |
|             |             | 19: Q = Q, assign NZV                                                    |
|             |             | 11: next instruction                                                     |
| BISB ss, dd | **0-        | Установка битов приемника по маске источника                             |
|             | RISR sc. dd | RISR of dd **0-                                                          |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции | Мнемоника | NZVC | Описание                                       |
|----------------|-----------|------|------------------------------------------------|
|                |           |      | if (dd address mode == 0) &&                   |
|                |           |      | (ss address mode == 0)                         |
|                |           |      | 01: A = PC                                     |
|                |           |      | IR preload start, word read start              |
|                |           |      | if (ss register == PC)                         |
|                |           |      | (dd register == PC)                            |
|                |           |      | 01: R12 = PC + 2                               |
|                |           |      | 58: Rd[7:0] = Rs[7:0]   Rd[7:0],               |
|                |           |      | assign NZV                                     |
|                |           |      | 11: next instruction                           |
|                |           |      | else                                           |
|                |           |      | 01: PC = PC + 2                                |
|                |           |      | 58: Rd[7:0] = Rs[7:0]   Rd[7:0],               |
|                |           |      | assign NZV, MCIR poll, wait read               |
|                |           |      | else                                           |
|                |           |      | 01: MCIR = $011_2$                             |
|                |           |      | switch (ss address mode)                       |
|                |           |      | case 0: Rs                                     |
|                |           |      |                                                |
|                |           |      | 47: R12 = Rs                                   |
|                |           |      | 5A: R11 = Rs                                   |
|                |           |      | case 1: @Rs                                    |
|                |           |      | 47: A = Rs, R12 = Rs, byte read start          |
|                |           |      | 04: wait read, R11 = Q                         |
|                |           |      | case 2: (Rs)+                                  |
|                |           |      | 47: $A = Rs$ , $Rs = Rs + 2$ , byte read start |
|                |           |      | 04: wait read, R11 = Q                         |
|                |           |      | case 3: @(Rs)+                                 |
|                |           |      | 47: $A = Rs$ , word read start, $Rs = Rs + 2$  |
|                |           |      | 4E: wait read, R12 = Q,                        |
|                |           |      | A = Q, byte read start                         |
|                |           |      | 04: wait read, R11 = Q                         |
|                |           |      | case 4: -(Rs)                                  |
|                |           |      | 47: $Rs = Rs - 2$ , $A = Rs$ , byte read start |
|                |           |      | 04: wait read, R11 = Q                         |
|                |           |      | case 5: @-(Rs)                                 |
|                |           |      | 47: Rs = Rs - 2, A = Rs, word read start       |
|                |           |      | 4E: wait read, R12 = Q                         |
|                |           |      | A = Q, byte read start                         |
|                |           |      | 04: wait read, R11 = Q                         |
|                |           |      | case 6: E(Rs)                                  |
|                |           |      | 47: A = PC, word read start, PC = PC + 2       |
|                |           |      | 46: wait read, R12 = Rs + Q,                   |
|                |           |      | A = R12, byte read start                       |
|                |           |      | 04: wait read, R11 = Q                         |
|                |           |      | case 7: @E(Rs)                                 |
|                |           |      | 47: $A = PC$ , word read start, $PC = PC + 2$  |
|                |           |      | 46: wait read, $R12 = Rs + Q$ , $A = R12$      |
|                |           |      | word read start                                |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции      | Мнемоника  | NZVC | Описание                                              |
|---------------------|------------|------|-------------------------------------------------------|
|                     |            |      | 4E: wait read, R12 = Q,                               |
|                     |            |      | A = Q, byte read start                                |
|                     |            |      | 04: wait read, R11 = Q                                |
|                     |            |      |                                                       |
|                     |            |      | if (dd address mode == 0)                             |
|                     |            |      | switch(dd address mode)                               |
|                     |            |      | case 0: Rd                                            |
|                     |            |      | 45: user exception $(000010_8)$                       |
|                     |            |      | case 1: @Rd                                           |
|                     |            |      | 45: A = Rd, R12 = Rd, byte rmw start                  |
|                     |            |      | case 2: (Rd)+                                         |
|                     |            |      | 45: A = Rd, Rd = Rd + 2, byte rmw                     |
|                     |            |      | 55: R12 = Rd - 2                                      |
|                     |            |      | case 3: @(Rd)+                                        |
|                     |            |      | 45: A = Rd, word read start, Rd = Rd + 2              |
|                     |            |      | 4D: wait read, $R12 = Q$ ,                            |
|                     |            |      | A = Q, byte rmw start case 4: -(Rd)                   |
|                     |            |      | 45: $Rd = Rd - 2$ , $A = Rd$ , byte rmw start         |
|                     |            |      | 55: R12 = Rd                                          |
|                     |            |      | case 5: 0-(Rd)                                        |
|                     |            |      | 45: Rd = Rd - 2, A = Rd, word read start              |
|                     |            |      | 4D: wait read, $R12 = Q$                              |
|                     |            |      | A = Q, byte rmw start                                 |
|                     |            |      | case 6: E(Rd)                                         |
|                     |            |      | 45: $A = PC$ , word read start, $PC = PC + 2$         |
|                     |            |      | 4C: wait read, $R12 = Rd + Q$ ,                       |
|                     |            |      | A = R12, byte rmw start                               |
|                     |            |      | case 7: @E(Rd)                                        |
|                     |            |      | 45: $A = PC$ , word read start, $PC = PC + 2$         |
|                     |            |      | 4C: wait read, $R12 = Rd + Q$ , $A = R12$             |
|                     |            |      | word read start                                       |
|                     |            |      | 4D: wait read, $R12 = Q$ ,                            |
|                     |            |      | A = Rd, byte rmw start                                |
|                     |            |      | 48: wait read, $Q = R11[7:0] \mid Q[7:0]$ ,           |
|                     |            |      | assign NZV, write modified byte data                  |
|                     |            |      | 19: Q = Q, assign NZV                                 |
|                     |            |      | 11: next instruction                                  |
| 16ssdd <sub>8</sub> | SUB ss, dd | **** | Вычитание источника из приемника                      |
|                     |            |      | dd = dd - ss, assign CV, N = $dd[15]$ , Z = $(dd==0)$ |
|                     |            |      | if (dd address mode == 0) &&                          |
|                     |            |      | (ss address mode == 0)                                |
|                     |            |      | 01: A = PC                                            |
|                     |            |      | IR preload start, word read start                     |
|                     |            |      | if (ss register == PC)                                |
|                     |            |      | (dd register == PC)                                   |
|                     |            |      | 01: R12 = PC + 2                                      |
|                     |            |      | 58: Rd = Rd - Rs, assign NZVC                         |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |  |  |  |  |
|-----------------------------------------|-------------------|--|--|--|--|
| Техническое описание                    | Date: 26-Jan-2019 |  |  |  |  |
| Copyright by 1801BM1@gmail.com          |                   |  |  |  |  |

| Код инструкции | Мнемоника | NZVC | Описание                                                                        |
|----------------|-----------|------|---------------------------------------------------------------------------------|
|                |           |      | 11: next instruction                                                            |
|                |           |      | else                                                                            |
|                |           |      | 01: PC = PC + 2                                                                 |
|                |           |      | 58: Rd = Rd - Rs, assign NZVC                                                   |
|                |           |      | MCIR poll, wait read                                                            |
|                |           |      | else                                                                            |
|                |           |      | 01: MCIR = 010 <sub>2</sub>                                                     |
|                |           |      | switch (ss address mode)                                                        |
|                |           |      | case 0: Rs                                                                      |
|                |           |      | 47: R12 = Rs                                                                    |
|                |           |      | 5A: R11 = Rs                                                                    |
|                |           |      | case 1: @Rs                                                                     |
|                |           |      | 47: A = Rs, R12 = Rs, word read start                                           |
|                |           |      | 04: wait read, R11 = Q                                                          |
|                |           |      | case 2: (Rs)+                                                                   |
|                |           |      | 47: $A = Rs$ , $Rs = Rs + 2$ , word read start                                  |
|                |           |      | 04: wait read, R11 = Q                                                          |
|                |           |      | case 3: @(Rs)+                                                                  |
|                |           |      | 47: A = Rs, word read start, Rs = Rs + 2                                        |
|                |           |      | 4E: wait read, R12 = Q,                                                         |
|                |           |      | A = Q, word read start                                                          |
|                |           |      | 04: wait read, R11 = Q                                                          |
|                |           |      | case 4: -(Rs)                                                                   |
|                |           |      | 47: Rs = Rs - 2, A = Rs, word read start $0.4 \cdot \text{mod}  \text{R11} = 0$ |
|                |           |      | 04: wait read, R11 = Q case 5: @-(Rs)                                           |
|                |           |      | 47: Rs = Rs - 2, A = Rs, word read start                                        |
|                |           |      | 4E: wait read, R12 = Q                                                          |
|                |           |      | A = $Q$ , word read start                                                       |
|                |           |      | 04: wait read, R11 = Q                                                          |
|                |           |      | case 6: E(Rs)                                                                   |
|                |           |      | 47: A = PC, word read start, $PC = PC + 2$                                      |
|                |           |      | 46: wait read, R12 = Rs + Q,                                                    |
|                |           |      | A = R12, word read start                                                        |
|                |           |      | 04: wait read, R11 = Q                                                          |
|                |           |      | case 7: @E(Rs)                                                                  |
|                |           |      | 47: $A = PC$ , word read start, $PC = PC + 2$                                   |
|                |           |      | 46: wait read, R12 = Rs + Q, A = R12                                            |
|                |           |      | word read start                                                                 |
|                |           |      | 4E: wait read, R12 = Q,                                                         |
|                |           |      | A = Q, word read start                                                          |
|                |           |      | 04: wait read, R11 = Q                                                          |
|                |           |      | if (dd address mode == 0)                                                       |
|                |           |      | if (dd register == 7)                                                           |
|                |           |      | 30: A = PC, R12 = PC+2, IR preload start                                        |
|                |           |      | word read start                                                                 |
|                |           |      | 59: Rd = R11, assign NVZ                                                        |
|                |           |      | 11: next instruction                                                            |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

| Код инструкции      | Мнемоника | NZVC | Описание                                                               |
|---------------------|-----------|------|------------------------------------------------------------------------|
|                     |           |      | else 30: A = PC, PC = PC + 2, IR preload start                         |
|                     |           |      | word read start                                                        |
|                     |           |      | 59: Rd = R11, assign NVZ, MCIR poll                                    |
|                     |           |      | 01: next instruction else                                              |
|                     |           |      | switch(dd address mode)                                                |
|                     |           |      | case 0: Rd                                                             |
|                     |           |      | 45: user exception $(000010_8)$                                        |
|                     |           |      | case 1: @Rd                                                            |
|                     |           |      | 45: A = Rd, R12 = Rd, word rmw start                                   |
|                     |           |      | case 2: $(Rd)$ + 45: A = Rd, Rd = Rd + 2, word rmw start               |
|                     |           |      | 55: R12 = Rd - 2                                                       |
|                     |           |      | case 3: @(Rd)+                                                         |
|                     |           |      | 45: A = Rd, word read start, $Rd = Rd + 2$                             |
|                     |           |      | 4D: wait read, $R12 = Q$ ,                                             |
|                     |           |      | A = Q, word rmw start                                                  |
|                     |           |      | case 4: $-(Rd)$<br>45: Rd = Rd $-2$ , A = Rd, word rmw start           |
|                     |           |      | 55: R12 = Rd                                                           |
|                     |           |      | case 5: 0-(Rd)                                                         |
|                     |           |      | 45: $Rd = Rd - 2$ , $A = Rd$ , word read start                         |
|                     |           |      | 4D: wait read, R12 = Q                                                 |
|                     |           |      | A = Q, word rmw start                                                  |
|                     |           |      | case 6: $E(Rd)$<br>45: $A = PC$ , word read start, $PC = PC + 2$       |
|                     |           |      | 45. A - FC, word read start, FC - FC + 2  4C: wait read, R12 = Rd + Q, |
|                     |           |      | A = R12, word rmw start                                                |
|                     |           |      | case 7: @E(Rd)                                                         |
|                     |           |      | 45: $A = PC$ , word read start, $PC = PC + 2$                          |
|                     |           |      | 4C: wait read, R12 = Rd + Q, A = R12                                   |
|                     |           |      | word rmw start                                                         |
|                     |           |      | 4D: wait read, R12 = Q, A = Rd, word rmw start                         |
|                     |           |      | 48: wait read, R12 = Q - R11, assign NZVC                              |
|                     |           |      | 19: Q = Q, write modified, data, assign NZVC                           |
|                     |           |      | 11: next instruction                                                   |
| 17xxxx <sub>8</sub> |           | -    | Недопустимая команда                                                   |
|                     |           |      | 01: user exception $(000010_8)$                                        |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

## 10. Маркировка

Маркировка процессоров K1801BM1 в различные периоды их промышленного выпуска осуществлялась согласно начального ТУ и нескольких последующих изменений.

| Начальное ТУ<br>бК0.348.570-02ТУ-81 | 1.12.81 до 31.12.83 | К1801ВМ1А - одна точка<br>К1801ВМ1Б - две точки                                                      |
|-------------------------------------|---------------------|------------------------------------------------------------------------------------------------------|
| Изменение ТУ №3 от<br>1.09.83г      | 1.01.84 до 31.12.89 | К1801ВМ1А - одна точка<br>К1801ВМ1Б - две точки<br>К1801ВМ1В - три точки<br>К1801ВМ1Г - четыре точки |
| Изменение ТУ №8 от 21.04.89г.       | 1.01.90             | К1801ВМ1А - без точек<br>К1801ВМ1Б - одна точка<br>К1801ВМ1Г - две точки                             |

| Однокристальный микропроцессор К1801ВМ1 | Version: 1.1      |
|-----------------------------------------|-------------------|
| Техническое описание                    | Date: 26-Jan-2019 |
| Copyright by 1801BM1@gmail.com          |                   |

## 11. Ссылки

- 1. Сборное описание 1801BMx http://vak.ru/doku.php/proj/bk/1801vm1
- 2. Статья о маркировке 1801BM1 http://sovietcpu.com/articles/69-label-1801
- 3. Тема о реверс-инжиниринге 1801BM1 http://zx-pk.ru/showthread.php?t=23978
- 4. Описание на 155la3.ru http://www.155la3.ru/k1801.htm
- 5. Википедия https://ru.wikipedia.org/wiki/1801BMx
- 6. ГОСТ 26765.51-86 Интерфейс МПИ <a href="http://rfgost.ru/gost/332002/download">http://rfgost.ru/gost/332002/download</a>