## Digital Design and Computer Organization Laboratory UE19CS206

## 3<sup>rd</sup> Semester, Academic Year 2020-21

Date:

| Name : Tushar Y S | SRN : PES1UG19CS545 | Section : I |
|-------------------|---------------------|-------------|
|                   |                     |             |

Experiment Number: 4 Week # : 5

**Title of the Program:** Reg - ALU

## Code:

```
module dfrl16 (input wire clk,reset,load,input wire [15:0] in,output wire[15:0] out);

dfrl a0(clk,reset,load,in[0],out[0]);

dfrl a1(clk,reset,load,in[1],out[1]);

dfrl a2(clk,reset,load,in[2],out[2]);

dfrl a3(clk,reset,load,in[3],out[3]);

dfrl a4(clk,reset,load,in[4],out[4]);

dfrl a5(clk,reset,load,in[5],out[5]);

dfrl a6(clk,reset,load,in[6],out[6]);

dfrl a7(clk,reset,load,in[7],out[7]);

dfrl a8(clk,reset,load,in[8],out[8]);

dfrl a9(clk,reset,load,in[9],out[9]);
```

```
dfrl a10(clk,reset,load,in[10],out[10]);
      dfrl a11(clk,reset,load,in[11],out[11]);
       dfrl a12(clk,reset,load,in[12],out[12]);
       dfrl a13(clk,reset,load,in[13],out[13]);
       dfrl a14(clk,reset,load,in[14],out[14]);
       dfrl a15(clk,reset,load,in[15],out[15]);
endmodule
module mux8 16 (input wire [0:15] i0,i1,i2,i3,i4,i5,i6,i7, input wire [0:2] j,output wire[0:15]o);
      mux8 m0({i0[0],i1[0],i2[0],i3[0],i4[0],i5[0],i6[0],i7[0]},i[0],i[1],i[2],o[0]);
      mux8 m1({i0[1],i1[1],i2[1],i3[1],i4[1],i5[1],i6[1],i7[1]},i[0],i[1],i[2],o[1]);
      mux8\ m2(\{i0[2],i1[2],i2[2],i3[2],i4[2],i5[2],i6[2],i7[2]\},j[0],j[1],j[2],o[2]);\\
      mux8 m3({i0[3],i1[3],i2[3],i3[3],i4[3],i5[3],i6[3],i7[3]},i[0],i[1],i[2],o[3]);
       mux8 m4({i0[4],i1[4],i2[4],i3[4],i4[4],i5[4],i6[4],i7[4]},i[0],i[1],i[2],o[4]);
       mux8 m5({i0[5],i1[5],i2[5],i3[5],i4[5],i5[5],i6[5],i7[5]},i[0],i[1],i[2],o[5]);
      mux8 m6({i0[6],i1[6],i2[6],i3[6],i4[6],i5[6],i6[6],i7[6]},j[0],j[1],j[2],o[6]);
      mux8 m7({i0[7],i1[7],i2[7],i3[7],i4[7],i5[7],i6[7],i7[7]},i[0],i[1],i[2],o[7]);
      mux8 m8({i0[8],i1[8],i2[8],i3[8],i4[8],i5[8],i6[8],i7[8]},i[0],i[1],i[2],o[8]);
      mux8 m9({i0[9],i1[9],i2[9],i3[9],i4[9],i5[9],i6[9],i7[9]},j[0],j[1],j[2],o[9]);
      mux8 m10({i0[10],i1[10],i2[10],i3[10],i4[10],i5[10],i6[10],i7[10]},i[0],i[1],i[2],o[10]);
      mux8 m11({i0[11],i1[11],i2[11],i3[11],i4[11],i5[11],i6[11],i7[11]},j[0],j[1],j[2],o[11]);
      mux8 m12({i0[12],i1[12],i2[12],i3[12],i4[12],i5[12],i6[12],i7[12]},i[0],i[1],i[2],o[12]);
       mux8 m13({i0[13],i1[13],i2[13],i3[13],i4[13],i5[13],i6[13],i7[13]},i[0],i[1],i[2],o[13]);
       mux8 m14({i0[14],i1[14],i2[14],i3[14],i4[14],i5[14],i6[14],i7[14]},i[0],i[1],i[2],o[14]);
      mux8 m15({i0[15],i1[15],i2[15],i3[15],i4[15],i5[15],i6[15],i7[15]},j[0],j[1],j[2],o[15]);
endmodule
```

module reg\_file (input wire clk, reset, wr, input wire [2:0] rd\_addr\_a, rd\_addr\_b, wr\_addr, input wire [15:0] d\_in, output wire [15:0] d\_out\_a, d\_out\_b);

```
wire[0:7] load;
wire[0:15] d0,d1,d2,d3,d4,d5,d6,d7;
demux8 f1(wr,wr_addr[0],wr_addr[1],wr_addr[2],load);
dfrl16 r0(clk,reset,load[0],d in,d0);
dfrl16 r1(clk,reset,load[1],d_in,d1);
dfrl16 r2(clk,reset,load[2],d_in,d2);
dfrl16 r3(clk,reset,load[3],d_in,d3);
dfrl16 r4(clk,reset,load[4],d_in,d4);
dfrl16 r5(clk,reset,load[5],d_in,d5);
dfrl16 r6(clk,reset,load[6],d in,d6);
dfrl16 r7(clk,reset,load[7],d_in,d7);
mux8 16 f2(d0,d1,d2,d3,d4,d5,d6,d7,rd addr a,d out a);
mux8_16 f3(d0,d1,d2,d3,d4,d5,d6,d7,rd_addr_b,d_out_b);
```

endmodule

## **Output waveform**

