## به نام خدا

## تمرین شماره سه معماری کامپیوتر نیمسال دوم ۹۳–۹۴ مهلت تحویل ۲۳:۵۵

- ۱- یک جمع کننده انتخابگر نقلی ۱۶ بیتی طراحی کنید. مقدار Delay و Delay را محاسبه کنید.
- ۲- یک مدار جمع/تفریق کننده ۸ بیتی با استفاده از جمع کننده پیشبینی کننده نقلی ۲ طراحی کنید و Delay و Area محاسبه نمایید.
- ۳- یک جمع کننده آبشاری ۸ بیتی برای اعداد مکمل ۱ طراحی کنید و مقدار Delay و Area را محاسبه کنید. مدار شما
  باید کمترین تعداد Gate را داشته باشد.

## توجه:

- ❖ مدارهای خود را با استفاده از نرمافزار Proteus طراحی کنید.
- برای هر سؤال یک پوشه، بانام سؤال ایجاد کنید و تمام فایلهای Proteus مربوطه را در آن قرار دهید. پاسخهای خود را فقط و فقط در قالب StudentNumber\_Firstname\_Lastname.zip آپلود کنید.

(برای مثال 9231111\_ali\_ahmadi.zip (برای مثال

- ❖ مدارهای شما باید پرچمهای Overflow و Carry را بهدرستی مقدار دهد.
- با توجه به اینکه مدارهای فوق در پروژه پایانی درس کاربرد خواهند داشت، لذا انجام صحیح این تمرین مؤکدا توصیه می شود.

موفق باشيد.

<sup>&</sup>lt;sup>1</sup> Carry Select Adder

<sup>&</sup>lt;sup>2</sup> Carry Look Ahead

<sup>&</sup>lt;sup>3</sup> Ripple Adder