CoolRunner

Xilinx CPLD

## خانواده CoolRunner

## • CPLD شرکت Xilinx

- Function Block بلوک منطقی به نام
- (AIM) بلوک اتصالات به نام ماتریس اتصالات پیشرفته  $\Box$

**Advanced Interconnect Matrix** 

پیکربندی در سلولهای حافظهٔ فلش

## معماری CoolRunner



## بلوک منطقی Function Block

# 



# بلوگ منطقی Function Block با یک ماکروسل PLA •



## معماری CoolRunner

- جملات حاصل ضرب
- برای پیاده سازی توابع منطقی
- برای کنترل فلیپ فلاپ های ماکروسل ها
  - عناصر حافظه:



- SOP ثب*ت* خروجی □

  - برنامهریزی دو لبه
  - DFF ی DFF

## معماری CoolRunner

- بلوک اتصالات (AIM)
- سوییچهای قابل برنامهریزی
- $\Box$  اتصال هر بلوک منطقی به هر بلوک منطقی دیگر و بلوک های  $\Box$



| Part Number                            | XC2C32A | XC2C64A | XC2C128 | XC2C256 | XC2C384 | XC2C512 |
|----------------------------------------|---------|---------|---------|---------|---------|---------|
| System Gates                           | 750     | 1,500   | 3,000   | 6,000   | 9,000   | 12,000  |
| Macrocells                             | 32      | 64      | 128     | 256     | 384     | 512     |
| Product Terms Per Macrocell            | 56      | 56      | 56      | 56      | 56      | 56      |
| Global Clocks                          | 3       | 3       | 3       | 3       | 3       | 3       |
| Product Term Clocks Per Function Block | 16      | 16      | 16      | 16      | 16      | 16      |
| Maximum I/O                            | 33      | 64      | 100     | 184     | 240     | 270     |

| Part Number                            | XC9536XL | XC9572XL | XC95144XL | XC95288XL |
|----------------------------------------|----------|----------|-----------|-----------|
| System Gates                           | 800      | 1,600    | 3,200     | 6,400     |
| Macrocells                             | 36       | 72       | 144       | 288       |
| Product Terms Per Macrocell            | 90       | 90       | 90        | 90        |
| Global Clocks                          | 3        | 3        | 3         | 3         |
| Product Term Clocks Per Function Block | 18       | 18       | 18        | 18        |
| Maximum I/O                            | 36       | 72       | 117       | 192       |

## **Axcelerator Family**

MicroSemi FPGA

#### **Axcelerator**

- برنامهریزی:
- مبتنی بر آنتی فیوز
  - معماری کلی:
- (Sea-of-Modules) دریایی از پودمانها 🖵
  - → ماهیت آنتیفیوز
  - اتصالات در خود بلوکهای اصلی جا داده شده
  - از لایههای بالای فلز (تا جایی که نیاز به بافر نباشد)

#### **Axcelerator**

- برنامهریزی:
- مبتنی بر آنتی فیوز
  - معماری کلی:
- (Sea-of-Modules) دریایی از پودمانها 🖵
  - → ماهیت آنتیفیوز
  - اتصالات در خود بلوکهای اصلی جا داده شده
  - از لایههای بالای فلز (تا جایی که نیاز به بافر نباشد)



كلاستر



كلاستر

سوپركلاستر

TX و RX: برای کانالهای افقی و عمودی، در داخل تراشه بافرینگ را انجام می دهند.

## تعداد Core Tileها

| Device | Number of Core Tiles |  |
|--------|----------------------|--|
| AX125  | 1 regular tile       |  |
| AX250  | 4 smaller tiles      |  |
| AX500  | 4 regular tiles      |  |
| AX1000 | 9 regular tiles      |  |
| AX2000 | 16 regular tiles     |  |

## 4k RAM

## تک و دو درگاهی

| پیکربندی ( تعداد بیت × تعداد کلمات ) |
|--------------------------------------|
| 171 × 48                             |
| $709 \times 11$                      |
| DIT × 9                              |
| 1 <b>k</b> × <b>f</b>                |
| 7 <b>k</b> × 7                       |
| * k × 1                              |

## **C-Cell**



## **R-Cell**



## معماري اتصالات

#### **FastConnect**

