ساختارهای ترتیبی و همروند

**Sequential and Concurrent Structures** 

- ساختارهای ترتیبی:
- (process) فرايند
- (procedure) روال □
  - (function) تابع 🗖

• انتساب سیگنال:

```
MYSIG <= (A or B) xor C after 10 ns;

CLK <= not CLK after PERIOD/2;
```

```
process (...)
begin
:
S1 <= '0', '1' after 5 ns, '0' after 7 ns, '1' after 12 ns, ...;
:
end process;</pre>
```

□ انتساب مقدار اولیه: با نماد :=

```
signal S1: bit := '0';
```

• انتساب متغير:

MYVAR := (A or B) xor C;

بدون زمان 🗖

#### ساختارهاي ترتيبي

#### :If-then-else •

```
-- sequential statements
end if;

if CONDITION then
-- sequential statements
else
-- sequential statements
```

if CONDITION then

end if;

```
if CONDITION then
   -- sequential statements
elsif CONDITION then
   -- sequential statements
. . .
else
   -- sequential statements
end if;
```

#### :Case-when •

```
EXPRESSION is
 case
   when VALUE 1 =>
      -- sequential statements
   when VALUE 2 | VALUE 3 =>
     -- sequential statements
   when VALUE 4 to VALUE N =>
     -- sequential statements
        others =>
   when
      -- sequential statements
end
     case ;
```

□ سازگاری نوع دادهٔ مقادیر و عبارت

#### ساختارهاي ترتيبي

```
entity ...
   port (SELECT: in std logic vector (1 downto 0);
        D0, D1, D2, D3: in std logic vector (7 downto 0);
        DOUT: in std logic vector (7 downto 0));
end entity;
architecture ...
                              ■ همهٔ حالتها باید یوشش داده شوند.
begin
process (SELECT, DO, D1, D2, D3) when 2 to 5
begin
                                           when "00" to "11"
   case SELECT is
                                                          غلط
      when "00" \Rightarrow DOUT \leq D0;
      when "01" \Rightarrow DOUT \leq D1;
      when "10" => DOUT <= D2;
      when "11" \Rightarrow DOUT \Leftarrow D3;
      when others => DOUT <= "XXXXXXXXX";</pre>
   end case ;
                                ■ همهٔ حالتها باید ناهمیوشان باشند:
end process;
                          when 2 \Rightarrow ...
end architecture;
                          when 1 to 4 \Rightarrow
```

#### :loop

```
for loop \Box
```

```
entity FOR LOOP is
   port (A : in integer range 0 to 3;
         Z : out bit vector (3 downto 0));
end FOR LOOP;
architecture EXAMPLE of FOR LOOP is
begin
   process (A)
   begin
      z \le "0000";
      for I in 0 to 3 loop
        if (A = I) then
           Z(I) \leq 1;
        end if:
      end loop;
   end process;
end EXAMPLE;
```

🗖 مولد توازن در کتاب

#### ساختارهاي ترتيبي

```
entity CONV INT is
      port (VECTOR: in    bit vector(7
downto 0);
              RESULT: out integer);
end CONV INT;
architecture C of CONV INT is
begin
   process (VECTOR)
      variable TMP: integer;
      variable I : integer;
   begin
      TMP := 0;
      I := VECTOR'high;
      while (I >= VECTOR'low) loop
         if (VECTOR(I)='1') then
            TMP := TMP + 2**I;
         end if;
         I := I - 1;
      end loop;
      RESULT <= TMP;
   end process;
end C;
```

#### :loop

while loop

#### :wait

Wait for

```
process
begin
    S1 <= '1';
    wait for 10 ns;
    S1 <= '0';
    wait for 5 ns;
    S1 <= '1';
    wait for 12 ns;
    S1 <= '0';
    ...
end process;</pre>
```

#### :wait

Wait on

```
wait on SIG1, SIG2, ...;
```

```
process
begin
...
   wait on CLK;
   if (CLK = '1') then
        REG <= DATA;
...
end process;</pre>
```

#### :wait

Wait until

```
 نیاز به تغییر هم دارد.
```

```
wait until CONDITION;
```

```
process
begin
...
   wait until CLK = '1';
    REG <= DATA;
...
end process;</pre>
```

wait;

:wait

انامحدود Wait 🗖

```
assert DESIRABLE CONDITION
report STRING
severity LEVEL;
architecture BEHAVIORAL of D SR FLIPFLOP is
signal STATE : bit := '0';
begin
  DFF: process (RST, SET, CLK)
  begin
      assert
         (not (SET = '1' and RST = '1'))
      report
         "set and rst are both 1"
      severity note;
      if SET = '1' then
         STATE <= '1';
      elsif RST = '1' then
         STATE <= '0';
      elsif CLK = '1' and clk'EVENT then
         STATE <= D;
      end if:
   end process dff;
   Q \leq STATE;
   OB <= not STATE;
end BEHAVIORAL;
```

- assert •
- report •
- severity
  - note  $\Box$
- warning
  - error  $\Box$
  - failure

# فرایند (process)

#### ۱. با لیست حساسیت:

- مجموعهای از سیگنالها
  - یک بار اجرا
- تکرار در صورت تغییر در هر یک از سیگنالهای لیست

```
architecture BEHAVIORAL of STH is
begin
  L1: process (S1, S2, S3)
    variable V1: bit;
begin
    V1 := '0';
    :
    if (S1 = V1) then ...
    :
    end process L1;
end BEHAVIORAL;
```

فرایند (process) ۲. یا wait

🗖 فقط یکی از این دو حالت

```
architecture BEHAVIORAL of STH is
begin
  L1: process
    variable V1: integer;
begin
  V1 := S1;
    :
    wait for 5 ns;
    :
  end process L1;
end BEHAVIORAL;
```

# فرایند (process)

□ فرایند یک دستور همروند است

```
architecture P ARCH of P ENT is
   signal S1: std logic;
begin
  G1:ANDGATE port map (P1, S1, P3);
   L1: process (S1)
  begin
      if (S1 = `0') then ...
   end process L1;
   L2: process
  begin
      S1 <= '0';
   end process L1;
end architecture P ARCH;
```



- ارتباط فرایندها با سیگنال
- ارتباط architectureها با درگاه

#### **VHDL Communication Model**



 $multi\_process\_exec 2. avi$ 

فرایند (process)

wait با FF توصيف

```
entity DFF is
      port (D, CLK: in std logic:
            Q, QBAR: out std logic);
end entity DFF;
architecture RTL of DFF is
begin
   L:process
   begin
      wait on CLK;
      if (CLK = '1') then
         Q \leq D;
      end if;
   end process L;
   QBAR <= not Q;
end architecture RTL;
```

- ☐ شبیهساز در هر پرپود دو بار فرایند را اجرا می *کند*.
  - ☐ اجرای دستور انتساب به QBAR؟

#### ساختارهای ترتیبی فرایند (process)

توصيف FF با ليست حساسيت 🗖

```
entity DFF is
     port (D, CLK: in std_logic:
        Q, QBAR: out std_logic);
end entity DFF;

architecture RTL of DFF is
begin
```

```
architecture RTL of DFF is
begin
    L:process (CLK)
    begin
    if (CLK = '1') then
        Q <= D;
    end if;
    end process L;

QBAR <= not Q;
end architecture RTL;</pre>
```

#### متغیر و سیگنال

#### متغیر و سیگنال در فرایند:

```
architecture ...
   signal S1, S2: std logic;
begin
   P1:process (S2, ...)
  begin
      if (S1 = 1) then ...
      end if;
   end process P1;
   P2:process (S2, ...)
   begin
      S1 <= \1';
   end process P2;
end architecture RTL;
```

```
متغیر: برای ذخیرهٔ مقادیر موقت و استفاده از lacksquare
               مقدار آن در دستورهای بعدی
        سیگنال: حامل سیگنال سختافزاری
                       🗖 متغیر: انتساب فوری
 🖵 سیگنال: تعویق انتساب تا زمان تعلیق فرایند
                         - حتى بدون after

    علت: عدم وابستگی به زمان رسیدن به دستوریس از

                                 تغيير S2
   مدت اجرای فرایند از یک تعلیق به تعلیق lacksquare
                                دیگر: صفر
```



# متغیر و سیگنال

#### کاربرد عملی متغیر و سیگنال در فرایند:

- متغیر: ابتدای فرایند انتقال مقدار سیگنال در متغیر lacksquare
  - محاسبات با متغير
  - انتهای فرایند: انتقال نتیجه به سیگنال
  - عدم دسترسی به متغیر در بیرون از فرایند

```
architecture ...
    signal S1: std_logic;
begin
    P1:process (S1, ...)
        variable V1: integer;
begin
     V1 <= S1;
     :
        arithmetic/logic operations on V1;
     :
        S1 <= V1;
    end process P1;</pre>
```

# متغير و سيگنال

Guess what values will have the A, B and E signals after D changes its value from 1 to 2. Verify your answer by clicking the button.

```
process (C, D)
begin
  A <= 2;
  B \ll A + C;
  A \le D + 1;
E <= 1/2 * 2; end process;
A = 1
B = 1
C = 1
                               Change D to 2
D = 1
E = 1
```

#### انتساب سیگنال و فرایند

#### شباهت انتساب به سیگنال در بدنهٔ همروند و در اجرای فرایند

```
architecture ...
    signal S1, S2, S3: std_logic;
begin
    :
    S3 <= S1 xor S2;
    :
end architecture RTL;</pre>
```

```
architecture ...
    signal S1, S2, S3: std_logic;
begin
    P1:process (S1, S2)
begin
    S3 <= S1 xor S2;
end process P1;
end architecture RTL;</pre>
```

#### تابع:

- دریافت مقادیر با پارامتر
  - انجام محاسبات
  - بازگرداندن یک نتیجه

```
architecture BEHAVIORAL of STH is
begin
  L1: process (...)
  begin
    :
    if (FCOUT (A, B, CIN) = '0' then ...
    :
  end process L1;

RES <= FCOUT (A, B, CIN) or FLAG;
end BEHAVIORAL;</pre>
```

#### 🗖 فراخوانی:

- به جای عبارت
- در بدنهٔ ترتیبی
- در بدنهٔ همروند

wait دستورهای ترتیبی غیر از



```
function COUNT1 (X: std_logic_vector (7 downto 0)) return integer is
   variable NoOfOnes : integer := 0;
begin
   for I in X'range loop
      if X(I) = \1' then
          NoOfOnes := NoOfOnes + 1;
      end if;
   end loop;
   return NoOfOnes;
end COUNT1;
```

```
L1: process (...)
  variable A: std_logic_vector (0 to 3);
  variable A: std_logic_vector (15 downto 0);
  begin
     if COUNT1 (A) > 2 then ...
     :
     for I in 1 to COUNT1(B) loop
     :
  end process L1;
end BEHAVIORAL;
```

# زيربرنامهها (procedure):

- 🗖 دریافت مقادیر با پارامتر
- □ انجام محاسبات و عملیات (همهٔ دستورهای ترتیبی)
  - 🗖 فراخوانی:
  - به جای دستور
  - در بدنهٔ ترتیبی
  - در بدنهٔ همروند
    - پارامترها:
    - ورودی (in)
- خروجی (برای بازگرداندن یک یا چند نتیجه) (Out
  - ورودی –خروجی (inout)

# روال (procedure):

- روال (procedure).
- 🗖 فراخوانی در بدنهٔ ترتیبی:
  - زمان رسیدن به آن
- 🗖 فراخوانی در بدنهٔ همروند:
- هر بار پارامتر ورودی سیگنال تغییر کند
  - 🗖 همهٔ دستورهای ترتیبی مجازند
- Wait □ در صورتی که تابعی آن را فراخوانی نکرده باشد!

# حالت و کلاس پارامترها در تابع و روال:

حالتها و کلاسهای مجاز

|     | •• |  |
|-----|----|--|
| الح | ں  |  |
| • ( | _  |  |

| ال                 | رو                             | تابع               |           |
|--------------------|--------------------------------|--------------------|-----------|
| out<br>inout       | in                             | in                 | حالت      |
| signal<br>variable | signal<br>variable<br>constant | signal<br>constant | كلاس      |
|                    | file                           |                    | بدون حالت |



- ح برای constant :in
- برای variable :out
- برای variable :inout

- constant
  - signal
    - file -



- constant
  - signal
    - file -
- variable -

- گرانبار کردن (overloading):
  - □ چند زیربرنامه با نام یکسان:
  - تعداد و/یا نوع پارامترها متفاوت
    - 🗖 نام یکتای تابع:
- نام تابع + نوع دادهٔ هر پارامتر + نوع مقدار بازگردانده شده
  - نام پارامتر و کلاس پارامترها جزو نام یکتا نیست.

```
function FUNC1 (integer I: bit B) return bit;
function FUNC1 (real r: bit B) return bit;
```

```
پکیج textio:

استخراج دادهها با نوع دادههای گوناگون از یک Iine:
```

procedure READLINE (file F: TEXT; L: inout LINE);

7

```
procedure READ (L : inout line;
              VALUE: out character);
procedure READ ( L : inout line;
              VALUE: out character;
              GOOD: out boolean);
procedure READ ( L : inout line;
               VALUE : out integer );
procedure READ ( L : inout line;
              VALUE : out integer;
              GOOD: out boolean);
```

#### عملگرها

- عملگر
- مانند تابع با یک یا دو عملوند
  - طراح می تواند گرانبار کند
- نه برای انواع دادهای که عملگر برای آن تعریف شده
  - نه برای نمادهای غیر عملگر (مثل @)
    - تعداد و/یا نوع پارامترها متفاوت

#### عملگرها

```
package P BIT ARITH is
 function "+" (L: bit_vector; R: bit_vector) return bit_vector; -- 1
 function "+" (L: integer; R: bit_vector) return bit_vector;
 function "+" (L: bit vector; R: integer) return bit vector;
                                                         -- 3
 function "+" (L: bit_vector; R: bit_vector) return integer;
                                                         -- 4
end P BIT ARITH:
use work.P BIT ARITH.all;
entity OVERLOADED is
 port(A VEC, B VEC: in bit vector(3 downto 0);
     A_INT, B_INT: in integer range 0 to 15;
     Q_VEC: out bit_vector(3 downto 0);
     Q_INT: out integer range 0 to 15);
end OVERLOADED:
architecture EXAMPLE of OVERLOADED is
begin
 Q VEC <= A VEC + B VEC; -- a
 Q VEC <= A INT + B VEC: -- b
 Q VEC <= A VEC + B INT; -- c
 Q VEC <= A INT + B INT; -- d → Error: INT+INT returns INT
 Q INT <= A VEC + B VEC; -- e
 Q INT \le A INT + B INT; -- f
end EXAMPLE:
```

ساختارهاي همروند

**Concurrent Structures** 

#### دستورهای همروند

- ساختار همروند:
  - پیشفرض 🗖
- دستورهای همروند:
  - انتساب سیگنال
    - 🔲 ايجاد نمونه
    - 🗖 فراخوانی روال
      - ا فرایند
- □ انتساب سیگنال شرطی
  - when-else-
- انتساب سیگنال انتخابی
- with-select-when-

#### **Conditional Signal Assignment**

- Condition is a Boolean expression
- Mandatory else path, unless unconditional assignment
  - conditions may overlap
  - priority
- Similar to if ..., elsif ..., else constructs

• هرگاه تغییری روی سیگنالهای سمت راست رخ دهد این انتساب بار دیگر ارزیابی می شود (همیشه فعال است)

#### **Conditional Signal Assignment**

```
entity CONDITIONAL ASSIGNMENT is
 port (A, B, C, X: in bit vector (3 downto 0);
      Z_CONC : out bit_vector (3 downto 0);
      Z SEQ : out bit_vector (3 downto 0));
end CONDITIONAL ASSIGNMENT;
architecture EXAMPLE of CONDITIONAL ASSIGNMENT is
begin
 -- Concurrent version of conditional signal assignment
 Z CONC <= B when X = "1111" else
            C when X > "1000" else
            A:
 -- Equivalent sequential statements
 process (A, B, C, X)
 begin
   if (X = "1111") then
    Z SEQ \le B
   elsif (X > "1000") then
    Z SEQ <= C:
   else
    Z SEQ <= A:
   end if:
 end process;
end EXAMPLE:
```

• توجه: در پروسس، همهٔ سیگنالهای سمت راست انتساب در لیست حساسیت آمده اند.

#### Selected Signal Assignment

#### with EXPRESSION select

TARGET <= VALUE\_1 when CHOICE\_1,

VALUE\_2 **when** CHOICE\_2 | CHOICE\_3,

VALUE\_3 **when** CHOICE\_4 to CHOICE\_5,

. . .

VALUE\_n when

others;

- Choice options must not overlap
- All choice options have to be covered
  - single values
  - value range
  - selection of values ("|" means "or")
  - "when others" covers all remaining choice options
- Similar to case ..., when ... constructs

#### **Selected Signal Assignment**

```
entity SELECTED_ASSIGNMENT is
  port (A, B, C, X: in integer range 0 to 15;
       Z_CONC: out integer range 0 to 15;
       Z SEQ : out integer range 0 to 15);
 end SELECTED_ASSIGNMENT;
 architecture EXAMPLE of SELECTED_ASSIGNMENT is
 begin
  -- Concurrent version of selected signal assignment
  with X select
    Z CONC <= A when 0,
               B when 7 | 9,
               C when 1 to 5,
               0 when others;
  -- Equivalent sequential statements
  process (A, B, C, X)
  begin
    case X is
      when 0 \Rightarrow Z SEQ \leq A:
      when 7 \mid 9 => Z SEQ <= B;
      when 1 to 5 => Z_SEQ <= C;
      when others \Rightarrow Z_SEQ \iff 0;
    end case;
   end process;
 end EXAMPLE:
```

#### **Selected Signal Assignment**

```
entity MUX4 is

port (DIN: in std_logic_vector (3 downto 0);

SEL: in std_logic_vector (1 downto 0);: in integer range 0 to 15;

DOUT: out std_logic);
end MUX2;

architecture ARCHMUX of MUX4 is
begin

with SEL select

DOUT <= DIN (3) when "11",

DIN (2) when "10",

DIN (1) when "01",

DIN (0) when others;
end ARCHMUX;
```