





دانشگاه صنعتی امیرکبیر

### تاریخ تحویل ۱۳۹۵/۲/۷

حل سوال ۱ تا ۴ به صورت اختیاری است و نیازی به تحویل آنها نیست (به حل این سوالات نمرهای تعلق نمی گیرد).

۱. FSM زیر را با کد VHDL توصیف کنید. خروجی سیستم وابسته به State آن است بدین صورت که اگر سیستم در FSM زیر را با کد Final State توصیف کنید. خروجی سیستم در F0 و یا F1باشد (علامت دو دایره داخل هم نشانهی F1 است) خروجی یک و در غیر این صورت صفر است. در هر State چهار حالت ورودی ممکن است که در گراف زیر همه آنها مشخص نشده است حالتهایی که مشخص نشده را Don`t care در نظر بگیرید.



۲. FSM زیر را با کد VHDL توصیف کنید. خروجی سیستم وابسته به State و ورودی سیستم است (مشابه ماشین Mealy).





# بسمه تعالی طراحی خودکار مدارهای دیجیتال نیمسال دوم ۱۳۹۴

دانشگاه صنعتی امیرکب

تمرین سوم

دانشکده مهندسی کامپیوتر

#### تاریخ تحویل ۱۳۹۵/۲/۷

۳. entity ارائه شده در شکل زیر را با استفاده از generic بازنویسی کنید و با استفاده از دستور generate ه.
 بار با مقادیر مختلف آن را instantiate کنید.

۴. برای هر یک از موارد خواسته شده یک function بنویسید.

الف)functionی بنویسید که یک bit\_vector با هر سایزی را بگیرد و یک integer بازگرداند. ب) بنویسید که یک آرایه یک بعدی از اعداد integer را دریافت می کند و میانگین آنها را محاسبه می نماید. سایز آرایه هر عدد دلخواهی می باشد. درون function از هیچ متغیر یا سیگنال اضافهای نمی توانید استفاده کنید و فقط مجاز به استفاده از ورودی و خروجی آرایه می باشید.

functionavg\_f (A: in integer\_vector) return integer is

•••

end function;





, 5 0...5

### تاریخ تحویل ۱۳۹۵/۲/۷

### حل سوالات ۵ تا ۱۱ اجباری بوده عدم تحویل هر کدام موجب کسر نمره خواهد شد.

در سیستمهای کامپیوتری اغلب ارسال داده ها به صورت سریال مطلوب است. بنابراین در سمت ارسال کننده باید بتوانیم داده ی به صورت موازی را به فرم سریال در آوریم. فرض کنید می خواهیم کاراکترهای اسکی را با استفاده از این سیستم ارسال کنیم. این کاراکترها هفت بیتی می باشند همینطور از یک بیت parity به عنوان بیت هشتم استفاده می کنیم. نمونه ای از چنین مداری در شکل (۱) نشان داده شده است. اگر تعداد یکها فرد باشد بیت parity یک و در غیر این صورت صفر خواهد بود. با استفاده از اطلاعات داده شده:

الف)مدارداخلی FSM موجود در شکل را بدست آورید.

ب)کد VHDLای بنویسید که عملیات شکل زیر را پیادهسازی کند. همهیComponentهای شکل باید پیادهسازی شوند.





# دانشکده مهندسی کامپیوتر

### بسمه تعالی طراحی خودکار مدارهای دیجیتال نیمسال دوم ۱۳۹۴ تمرین سوم



دانشگاه صنعتی امیرکبیر

#### تاریخ تحویل ۱۳۹۵/۲/۷

FSM برابر یک خواهد شد در صورتی FSM با ورودی FSM با ورودی FSM و خروجی FSM رائه کنید. مقدار FSM برابر یک خواهد شد در صورت FSM که هر یک از دنبالههای ۱۱۱۱ و یا ۱۰۰۱ را در ورودی تشخیص دهد، در غیر این صورت مقدار آن برابر صفر خواهد بود (FSM مجاز است). نمونه ای از ورودی و خروجی در شکل زیر مشخص شده است. کد FSM آن را یک بار با سه پروسس یک بار با دو پروسس بنویسید.

Input: 0101 1110 0110 0111 11

Output: 0000 0010 0100 0100 11

- ۷. مشکلات استفاده از ماشین Mealy در FSM را بیان کنید و بگویید چه کارهایی می توان انجام داد تا این مشکلات برطرف شوند.
- ۸. یک سیستم کنترل کننده ی فرآیند، ماشین حالتی به شکل زیر دارد. کد VHDL آن را با در نظر گرفتن ورودی ها و خروجی های مناسب بنویسید.
- الف) این توصیف را به گونهای بنویسید که خروجیهای آن بدون تأخیر یک سیکل ساعت در ثبات قرار گیرند. برای این قسمت، کدگذاری را به صورت sequential انتخاب کنید. یک test-bench برای آن نوشته و ارائه دهید.
- ب) آیا می توان آن را به صورت مدودف پیادهسازی کرد؟ اگر آری، کد توصیف مدودف آن را بنویسید.



۹. یک کنترلر ساده برای روباتی با مشخصات زیر طراحی کنید:



دانشگاه صنعتی امیرکبیر

### دانشکده مهندسی کامپیوتر

### تاریخ تحویل ۱۳۹۵/۲/۷

- روبات دارای چهار چرخ و هر چرخ به یک موتور وصل است که به صورت مستقل کنترل میشود.
- هر موتور یک ورودی تک بیتی برای کنترل سرعت دارد (یک بودن به معنی حرکت سریع و صفر بودن به معنی حرکت آهسته).
- هر موتور یک ورودی تک بیتی دیگر برای کنترل جهت حرکت دارد (یک بودن به معنی حرکت به سمت جلو و صفر بودن به سمت عقب).
- هر موتور یک ورودی تک بیتی دیگر برای روشن یا خاموش بودن دارد (یک بودن به معنی روشن و صفر بودن به خاموش).
  - کاربر سه کلید برای کنترل روبات مطابق با جدول زیر دارد دارد.

|                      | Key1 | Key2 | Key3 |
|----------------------|------|------|------|
| Stop                 | 0    | 0    | 0    |
| Move forward slowly  | 1    | 0    | 0    |
| Move forward fast    | 0    | 1    | 0    |
| Move backward slowly | 1    | 1    | 0    |
| Move backward fast   | 0    | 0    | 1    |
| Turn right           | 1    | 0    | 1    |
| Turn left            | 0    | 1    | 1    |
| Hold the state       | 1    | 1    | 1    |





دانشكده مهندسي كامپيوتر

#### ساحات صنعتى النيز تبير

### تاریخ تحویل ۱۳۹۵/۲/۷

۱۰. یک ALU با مشخصات زیر طراحی کنید.

#### endalu;

| alucode | Operation                                |
|---------|------------------------------------------|
|         | result = a+b                             |
| ADD     | z = carry out                            |
|         | result = a-b                             |
| SUB     | z = borrow                               |
|         | result = a AND b                         |
| and     | z = 1  if  (a  AND  b) = 111             |
|         | result = The smallest input              |
| CMP     | z = 1 if $a = b$                         |
|         | result = a(2 downto 0) & 0               |
| RT      | z = a(3)                                 |
|         | result = 0 & a(3 downto 1)               |
| RR      | $\mathbf{z} = \mathbf{a}(0)$             |
|         | result = a                               |
| Parity  | z = 1 if the number of '1's are odd in a |



# بسمه تعالی طراحی خودکار مدارهای دیجیتال نیمسال دوم ۱۳۹۴

تمرين سوم



#### تاریخ تحویل ۱۳۹۵/۲/۷

۱۱. برای یک Seven Segment Decoder دو پیاده سازی زیر مفروض ا ست. با ا ستفاده از Seven Segment کدد. دو ماژولی بنویسید که با گرفتن ورودیهای مربوط به ۴ seven segment خروجیهای مناسب را تولید کند. دو تا از component از پیاده سازی اول و دوتای باقیماندها ازپیاده سازی دوم ا ستفاده می کنند. این کار را یک بار با configuration در داخل بدنهٔ architecture و یک بار با ecaration در خارج از آن انجام دهید.

```
-----first
Entity sevsegy is
Port (d0, d1, d2, d3 :INvlbit;
       a, b, c, d, e, f, g : OUT vlbit);
End sevsegy;
Architecture behave1 Of sevsegv IS
signal data: vlbit_vector(3 downto 0);
begin
data \le d3\&d2\&d1\&d0;
decode: Process(d3,d2,d1,d0)
begin
       a<='1'; b<='1'; c<='1'; d<='1'; e<='1'; f<='1'; g<='1;'
       case data is
       when "0000" \Rightarrow a \le "0"; b \le "0"; c \le "0"; d \le "0"; e \le "0"; f \le "0"; g \le "1;"
       when "0001" => a<='1';b<='0';c<='0';d<='1';e<='1';f<='1';g<='1;'
       when "0010" => a<='0';b<='0';c<='1';d<='0';e<='0';f<='1';g<='0;'
       when "0011" => a<='0';b<='0';c<='0';d<='1';e<='1';f<='0';g<='1;'
       when "0100" => a <= '1'; b <= '0'; c <= '0'; d <= '1'; e <= '1'; f <= '0'; g <= '0;'
       when "0101" => a<='0';b<='1';c<='0';d<='0';e<='1';f<='0';g<='0;'
       when "0110" => a <= '0'; b <= '1'; c <= '0'; d <= '0'; e <= '0'; f <= '0'; g <= '0;'
       when "0111" => a <= '0'; b <= '0'; c <= '0'; d <= '1'; e <= '1'; f <= '1'; g <= '1;'
       when "1000" => a<='0';b<='0';c<='0';d<='0';e<='0';f<='0';g<='0;
       when "1001" => a<='1';b<='1';c<='1';d<='1';e<='1';f<='1';g<='0;'
       end case:
end process decode;
end behave1;
----Second
```



## بسمه تعالی طراحی خودکار مدارهای دیجیتال نیمسال دوم ۱۳۹۴

تمرين سوم



#### تاریخ تحویل ۱۳۹۵/۲/۷

```
Architecture behave2 Of sevsegv IS
constanttbl: vlbit_2d(0 to 9, 10 downto 0) =: (
B"0000 0000001,"
B"0001_1001111,"
B"0010 0010010,"
B"0011_0000110,"
B"0100_1001100,"
B"0101_0100100,"
B"0110_0100000,"
B"0111_0001111,"
B"1000_0000000,"
B"1001_0000100"
);
signal data : vlbit_vector(3 downto 0);
signaloutv : vlbit_vector(6 downto 0);
begin
data<= d3&d2&d1&d0;
pla_table(data,outv , tbl);
a<=outv(0);
b<=outv(1);
c<=outv(2);
d \le outv(3);
e<=outv(4);
f<=outv(5);
g<=outv(6);
end behave2;
```





دانشکده مهندسی کامپیوتر

دانشگاه صنعتی امیرکبیر

#### تاریخ تحویل ۱۳۹۵/۲/۷

### حل سوال ۱۲ اختیاری بوده و تحویل آن نمره اضافه خواهد شد.

۱۲. در این سوال میخواهیم مسابقه ی طناب کشی را شبیه سازی کنیم. دو بازیکن داریم و برای هر کدام یک کلید ورودی در نظر می گیریم. همچنین  $\bf ^9$  خروجی داریم (فرض کنید به LED های برد متصل می شوند). حالت اولیه بازی مانند شکل زیر خواهد بود که در آن خروجی وسط یک و بقیه صفر هستند:

| LED1 | LED2 | LED3 | LED4 | LED5 | LED6 | LED7 | LED8 | LED9 |
|------|------|------|------|------|------|------|------|------|

در ابتدا فقط LED5 روشن است. هنگامی که بازیکن اول کلید خود را فشار دهد LED خاموش شده و LED6 روشن می شود. به همین ترتیب اگر بازیکن دوم کلید خود را فشار دهد LED فعلی خاموش و LED6 سمت چپ آن روشن می شود بنابراین هر کسی که سریعتر کلید خود را فشار دهد برنده خواهد بود. شرط برنده شدن ( برای مثال بازیکن اول) این است که LED9 روشن شود و سپس بازیکن مورد نظر کلید خود را فشار دهد که در این صورت بازی تمام می شود و شماره ی برنده اعلام خواهد شد. برای مشخص کردن برنده فشار دهد که در این صورت بازی تمام می شود و شماره ی برنده اعلام خواهد شد. برای مشخص کردن برنده نیز دو خروجی در نظر بگیرید که مقادیر 01 و 01 را می گیرد و به ترتیب برنده شدن بازیکن اول و دوم را نشان می دهد. همچنین یک دکمه ی reset در نظر بگیرید که در صورت فشار داده شدن به حالت اولیه بازی باز می گردیم.

الف) FSMای برای این سوال طراحی کنید. نام کدگذاری و دلیل انتخاب آن را بیان کنید.

ب) كد VHDL و test bench مربوط به قسمت الف را بنويسيد.

فرض کنید مدار ما به کلاکی با فرکانس 50MHz متصل است. دقت کنید از آنجاییکه سرعت کلاک بسیار بالا است هر بار که کلیدهای ورودی فشار داده میشوند برای چندین دورهی کلاک مقدار آنها برابر یک خواهد بود بنابراین کد شما باید به گونهای باشد که فقط یکبار آن را تاثیر دهد.