



#### دانشگاه صنعتی امیرکبیر دانشکده مهندسی کامپیوتر و فناوری اطلاعات

# معماری سوئیچ و روترهای با کارآیی بالا تمرین سوم

پرهام الوانی

۹ دی ۱۳۹۶

## ۱ سوال اول

باس باید بتواند اگر همه پورتهای ورودی داده داشتند آنها را منتفل کند پس میبایست به اندازهی مجموع نرخ همهی پورتهای ورودی ظرفیت داشته باشد.

$$BW_{bus} = 24 * 10 = 240Gb/s$$
 (1.1)

#### ۲ سوال دوم

برای سوئیچهایی با معماری shared-memory میدانیم:

$$2*N_r \le rac{T_{cell}}{T_{mem}}$$
 (1.Y)

از آنجایی که شبکهای که این سوئیچ به آن متصل است شبکهی ATM میباشد پس اندازهی بستهها در آن ۵۳ بایت میباشد.

$$T_{cell} = \frac{L_{cell}}{throughput}$$
 
$$= \frac{53*8}{125*10^3} = 3.392ms$$
 (Y.Y)

و در نهایت خواهیم داشت:

$$N_r=rac{T_{cell}}{T_{mem}}=rac{3.392ms}{16ns}$$
  $=212$ 

### ۳ سوال سوم

- Throughput: گذردهی یک سوئیچ بنابر تعریف نسبت میانگین تجمعی پورتهای خروجی به میانگین تجمعی پورتهای ورودی میباشد. گذردهی یک عدد مثبت و کمتر از یک است.
- Speedup :Speedup k forwarding برابر نرخ خط ورودی k Speedup : می باشد.
- Blocking :Blocking زمانی در یک سوئیچ وجود دارد که یک پورت خروجی آزاد وجود دارد که یک پورت ورودی آزاد میخواهد از طریق آن ارسال کند ولی این امر ممکن نیست.

### ۴ سوال چهارم

n-1 فرض کنید میخواهیم ورودی a را به b وصل کنیم ولی تمام n-1 ووردی دیگر به تمام a سوئیچ میانی خروجی دیگر از طریق سوئیچهای میانی متصل شده است، بنابراین 2n-2 سوئیچ میانی استفاده شده است و برای اتصال a به b به یک سوئیچ میانی دیگر نیاز خواهیم داشت:

$$m \ge 2(n-1) + 1 = 2n - 1$$

# ۵ سوال پنجم

به پیوست آمده است.

## ۶ سوال ششم

به پیوست آمده است.