# QoS / TCs / VCs y arbitraje en la capa de transacción PCIE

Adaptación de la arquitectura para el proyecto de diseño #2

Prof. Jorge Soto
IE-0523 Circuitos Digitales II

#### Diagrama de capas PCIE

Figure 14-1: Link Training and Status State Machine Location



- Calidad de Servicio (QoS)
   opera en la capa de
   transacción
- Por lo general, cada Canal Virtual (VC) tiene una Clase de Tráfico (TC) asociada

<sup>\*</sup> PCI Express® System Architecture; Budruk, Anderson y Shanley; MindShare, Inc.; 2008

## Arbitraje en los canales virtuales (VC)

Figure 6-7: Conceptual VC Arbitration Example







<sup>\*</sup> PCI Express® System Architecture; Budruk, Anderson y Shanley; MindShare, Inc.; 2008

#### Arbitraje en los canales virtuales

Figure 6-8: Strict Arbitration Priority



Figure 6-11: VC Arbitration with Low- and High-Priority Implementations



<sup>\*</sup> PCI Express® System Architecture; Budruk, Anderson y Shanley; MindShare, Inc.; 2008

#### "Flow control" en los canales virtuales

Vamos a hacer 4 canales de baja prioridad

Priority Flow control: se manda pausa pero solo a 1 de los Virtual Channels.

Figure 2-21: Flow Control Process



Cada uno de los 4 buffers va a tener su propio Flow Control.

<sup>\*</sup> PCI Express® System Architecture; Budruk, Anderson y Shanley; MindShare, Inc.; 2008

Adaptación de la capa de transacción para el proyecto de diseño #2, IE-0523.

# Módulos misceláneos para el proyecto de diseño #2



Tomado de: <a href="http://surf-vhdl.com/what-is-a-fifo/">http://surf-vhdl.com/what-is-a-fifo/</a>

## Buffer/FIFO



Tomado de: <a href="http://surf-vhdl.com/what-is-a-fifo/">http://surf-vhdl.com/what-is-a-fifo/</a>

### Buffer/FIFO



Tomado de: <a href="http://surf-vhdl.com/what-is-a-fifo/">http://surf-vhdl.com/what-is-a-fifo/</a>

#### Flow Control

almost\_full Umbral lleno = 6 Envía una pausa



almost\_empty
Umbral vacío= 3
Envía un continúe





Todos los queues tienen la misma prioridad

#### Weighted Round Robin



Los pesos de cada clase de tráfico son entradas al "round robin". En el caso del Queue 1, se le asigna un valor de peso o prioridad de 3. Lo mismo para los pesos 2 y 1.

Tomado de: <a href="http://www.rstut.com/ccie-written/qos-questions-2">http://www.rstut.com/ccie-written/qos-questions-2</a>

# Weighted Round Robin para arbitraje de VC en PCIE (Low-priority)

Figure 6-12: Weighted Round Robin Low-Priority VC Arbitration Table Example



El árbitro recorre la tabla de arbitraje, dando permiso al canal indicado en la tabla si éste tiene una petición.

<sup>\*</sup> PCI Express® System Architecture; Budruk, Anderson y Shanley; MindShare, Inc.; 2008

#### Arquitectura proyecto de diseño #2



"Permiso de actualizar las cajas moradas. /modificar cajas SOLO cuando estamos en INIT Despues de IDLE, o con todos los FIFOS vacios Resolver que pasa si llegan 1 pause y 1 continue. Tip: estado PauseContinue

#### ™F\$M de control

- RESET: Estado de reset, cambia a INIT.
- INIT: Forzado mediante señal "init", permite la modificación de registros "Tabla de Arbitraje" y "Umbrales". Precedencia sobre IDLE, cambia a IDLE.
- IDLE: Todos los FIFOs están vacíos. Salida "idle" en 1 sólo en este estado. Cambia a ACTIVE al tener un FIFO no vacío.
- ACTIVE: Mødo de transmisión de datos por defecto.
- PAUSE: Úno o más FIFOs envían una pausa. Indicar el ID en "pausa". Tarda un ciclo de reloj y regresa a ACTIVE.
- CONTINUE: Uno o más FIFOs envían un continue. Indicar el ID en "continue". Tarda un ciclo de reloj y regresa a ACTIVE.
- ERROR: Escritura y no lectura en uno o más FIFOs cuando están llenos (señal de error). Indicar el ID en "error\_full". Sale hacia RESET únicamente al aplicar reset.

## Consideraciones del proyecto de diseño #2

- Las señales de continue y pausa son "strobes", sólo están arriba durante un ciclo de reloj. Modelan el envío de una pausa o de un continúe.
- El probador no debe enviar datos a los puertos pausados, a menos que sea un test de error forzado. El probador debe tener lógica para saber si el puerto está pausado a partir de los "strobes" pausa y continue (PFC).
- La Tabla de Arbitraje y los Umbrales son registros de configuración, es decir, se debe diseñar una pequeña interfaz para modificarlos desde el probador. El Init también es un registro que habilita la escritura de los anteriores.
- El probador debe hacer "pop" a los datos del FIFO de salida con las frecuencias necesarias para cada prueba.