# CPU 设计实验报告

姓名: 陈迪 学号: 201608010613 计科 1604

# 一、实验目的:

- 1、掌握硬件描述语言 VHDL 和 EDA 工具 Quartus II; 利用 VHDL 设计 16 位串行 CPU,实现算术和逻辑运算指令、转移指令、访存指令、堆栈指令和控制指令:
  - 2、掌握 CPU 的调试和测试方法。

# 二、实验内容:

完成一个模拟 RISC-V 的基本整数指令集 RV32I 的汇编器设计

完成一个模拟 RISC-V 的基本整数指令集 RV32I 的模拟器设计

完成一个简单存储器的设计

完成一个执行 RISC-V 的基本整数指令集 RV32I 的 CPU 设计(单周期实现)

# 三、实验步骤:

## 1、寄存器堆的设计

寄存器堆由 16 个 16 位寄存器组成。 其中 reset 是异步清 0 端,reset=0 时将所有寄存器清 0。dr\_sel 和 sr\_sel 是目标寄存器和源寄存器编号,dr\_out 和 sr\_out 输出目标寄存器和源寄存器的内容。reg\_sel 指定一个寄存器编号,将该寄存器内容送给 reg\_out,这两个端口用于调试时观察每个寄存器的值。reg\_en 是写允许端。reg\_en="01"时,在 clk 的上升沿将 from\_alu 写入 dr\_sel 指定的寄存器;reg\_en="10"时,在 clk 的上升沿将 from\_mem 写入 dr\_sel 指定的寄存器。reg\_en 取其他值时不改变寄存器堆的值。

#### 设计方法:

subtype WORD is std\_logic\_vector(15 downto 0);
type REGISTERARRAY is array ( 0 to 15 ) of WORD;
signal reg bank: REGISTERARRAY

则 reg bank 就是我们所需要的寄存器堆。

#### 写寄存器堆的方法:

reg bank(conv integer(dr sel)) <= from alu;

#### 读寄存器堆的方法:

dr\_out <= reg\_bank(conv\_integer(dr\_sel));</pre>

其中,conv\_integer 是 STD\_LOGIC\_ UNSINGED 程序包提供的函数,将标准逻辑矢量转换成整数,作为 reg\_bank 的下标。

## 2、算数逻辑单元设计

ALU 功能如下图所示:

ALU 可以实现 16 种运算。alu\_func 是运算功能选择,alu\_a 和 alu\_b 是两个操作数,c\_in 是进位标志输入,用于实现 ADC 和 SBB。alu\_o 是运算结果,c、s、z、o 分别是进位标志,符号标志,零标志和溢出标志。

|      |        | 功能                           | alu_func | 对标志位的影响   |
|------|--------|------------------------------|----------|-----------|
| ADD  | dr. sr | dr + sr → dr                 | 0000     |           |
| SUB  | dr. sr | dr - sr → dr                 | 0001     |           |
| CMP  | dr. sr | dr - sr                      | 0010     | 影响c,s,z,o |
| ADC  | dr. sr | $dr + sr + c \rightarrow dr$ | 0011     |           |
| SBB  | dr. sr | dr - sr - c → dr             | 0100     |           |
| INC  | dr     | dr + 1 → dr                  | 0101     | 影响s,z,o   |
| DEC  | dr     | dr - 1 → dr                  | 0110     | 不影响c      |
| SAL  | dr     | dr左移一位,右补0                   | 0111     |           |
| SAR  | dr     | dr右移一位,左补最高位                 | 1000     | 影响c,s,z,o |
| SHR  | dr     | dr右移一位,左补0                   | 1001     |           |
| MOV  | dr. sr | sr → dr                      | 1010     | 不影响任何标志位  |
| AND  | dr, sr | dr AND sr → dr               | 1011     |           |
| TEST | dr, sr | dr AND sr                    | 1100     | 影响s,z     |
| OR   | dr. sr | dr OR sr → dr                | 1101     | 将c和o清零    |
| XOR  | dr. sr | dr XOR sr → dr               | 1110     |           |
| NOT  | dr     | NOT dr → dr                  | 1111     | 不影响任何标志位  |

#### 设计方法:

7 条算术运算指令可以调用 Quartus 提供的模块 lpm\_add\_sub 实现。 在库使用说明中增加:

LIBRARY LPM;

USE LPM. LPM\_COMPONENTS. ALL;

在构造体的 ARCHITECTURE 和 BEGIN 关键字之间,用 COMPONENT 语句声明该模块:

cin: IN STD\_LOGIC;
result: OUT STD\_LOGIC\_VECTOR(1pm\_width - 1 DOWNTO 0);

cout: OUT STD\_LOGIC;
overflow: OUT STD\_LOGIC);

END COMPONENT;

并定义几个信号:

SIGNAL addsub\_cin: STD\_LOGIC;

SIGNAL addsub\_c : STD\_LOGIC; SIGNAL addsub\_o : STD\_LOGIC;

SIGNAL addsub\_a : STD\_LOGIC\_VECTOR(15 DOWNTO 0);

SIGNAL addsub\_b : STD\_LOGIC\_VECTOR(15 DOWNTO 0); SIGNAL addsub\_r : STD\_LOGIC\_VECTOR(15 DOWNTO 0);

在构造体中,用 GENERIC MAP 和 PORT MAP 语句说明 1pm add sub 的连接方式:

ALU\_ADDSUB: 1pm\_add\_sub

GENERIC MAP (1pm\_width => 16,

lpm\_direction => "ADD",

1pm\_type => "LPM\_ADD\_SUB",

1pm hint => "ONE INPUT IS CONSTANT = NO,

CIN USED = YES")

PORT MAP(dataa => addsub\_a,

datab => addsub\_b,

cin => addsub\_cin,

result => addsub\_r,

cout => addsub\_c,

overflow => addsub\_o);

实现7条算术运算指令时, addsub a、addsub b、addsub cin 的取值如下:

|            | ADD   | SUB       | CMP       | ADC   | SBB       | INC     | DEC     |
|------------|-------|-----------|-----------|-------|-----------|---------|---------|
| addsub_a   | alu_a | alu_a     | alu_a     | alu_a | alu_a     | alu_a   | alu_a   |
| addsub_b   | alu_b | NOT alu_b | NOT alu_b | alu_b | NOT alu_b | x"0000" | x"FFFF" |
| addsub_cin | 0     | 1         | 1         | c_in  | NOT c_in  | 1       | 0       |

按照上述取值方法,addsub\_r 和 addsub\_o 就是这 7 条指令的运算结果和溢出标志。对于 ADD 和 ADC 指令,addsub\_c 就是进位标志,对于 SUB、CMP 和 SBB,应将 addsub\_c 取反后作为进位标志,而 INC 和 DEC 不影响进位标志,应将  $c_i$  作为进位标志。

#### 三条移位指令的实现方法:

|     | 运算结果alu_o                      | 进位标志c    | 溢出标志o                      |
|-----|--------------------------------|----------|----------------------------|
| SAL | alu_a(14 DOWNTO 0) & '0'       |          | alu_a(15) XOR<br>alu_a(14) |
| SAR | alu_a(15) & alu_a(15 DOWNTO 1) | alu_a(0) | '0'                        |
| SHR | '0' & alu_a(15 DOWNTO 1)       | alu_a(0) | alu_a(15)                  |

即:将被移出的位作为进位标志,将移位前后最高位的异或作为溢出标志。

#### 3、标志寄存器的设计

标志寄存器用来保存 c, s, z, o 四个标志位。

flag\_en= "00"时不改变四个标志位; flag\_en= "01"时同时保存四个标志位; flag\_en= "10"时将进位标志清零,用于实现 CLC 指令; flag\_en= "11"时将进位标志置 1,用于实现 STC 指令。

#### 4、执行单元的设计

将寄存器堆, ALU 和标志寄存器连接在一起, 构成执行单元。



编译后,为执行单元生成一个图形符号。

# 5、指令译码单元的设计

指令集共35条指令,其中单字长(16位)指令33条,双字长(32位)指令2条。

|      |               | 功能                                        |
|------|---------------|-------------------------------------------|
| ADD  | dr. sr        | $dr + sr \rightarrow dr$                  |
| SUB  | dr, sr        | $dr - sr \rightarrow dr$                  |
| CMP  | dr, sr        | dr - sr                                   |
| ADC  | dr, sr        | $dr + sr + c \rightarrow dr$              |
| SBB  | dr, sr        | $dr - sr - c \rightarrow dr$              |
| INC  | <del>dr</del> | $dr + 1 \rightarrow dr$                   |
| DEC  | dr            | $d\mathbf{r} - 1 \rightarrow d\mathbf{r}$ |
| SAL  | dr:           | dr左移一位,右补0                                |
| SAR  | dr.           | dr右移一位,左补最高位                              |
| SHR  | <b>d</b> r    | dr右移一位,左补0                                |
| MOV  | dr, sr        | sr → dr                                   |
| AND  | dr, sr        | dr AND sr → dr                            |
| TEST | dr. sr        | dr AND sr                                 |
| OR   | dr, sr        | dr OR sr → dr                             |
| XOR  | dr, sr        | dr XOR sr → dr                            |
| NOT  | dr            | NOT dr → dr                               |

|      |        | 功能              |                |
|------|--------|-----------------|----------------|
| CLC  |        | 进位标志清0          |                |
| STC  |        | 进位标志置1          |                |
| JMP  | addr   | 无条件转移 🥎         |                |
| JC   | addr   | C=1则转移          |                |
| JNC  | addr   | C=0则转移          | 相对转移指令。执行      |
| JS   | addr   | S=1则转移          | 时将PC的值加上一个     |
| JNS  | addr   | S=0则转移          | <b>&gt;</b>    |
| JZ   | addr   | Z=1则转移          | 带符号的偏移量,作      |
| JNZ  | addr   | Z=0则转移          | 为后继指令的地址。      |
| JO   | addr   | 0=1则转移          |                |
| JNO  | addr   | 0=0则转移          |                |
| NOP  |        | 空操作             |                |
| HLT  |        | 停机              |                |
| LDR  | dr. sr | sr中是一个存储单元地址    | ,将该单元内容送dr     |
| STR  | dr. sr | 将sr内容送入dr指定的存   |                |
| PUSH | sr     | sr → [SP], SP+1 |                |
| POP  | dr     | SP-1, [SP]→dr   | 时将SP置为0x 0280。 |

## 双字长指令:

|      |          | 功能                            |
|------|----------|-------------------------------|
| JMPA | addr     | 绝对转移指令,将16位地址addr送入PC作为后继指令地址 |
| MVRD | dr, data | 将16位立即数data送入dr               |

指令编码采用定长操作码,所有指令的操作码都是 8 位。为了将汇编指令转换为二进制形式的机器指令,需要编写一个规则文件。规则文件是一个纯文本文件,以行为单位,每行指定一条汇编指令的机器码。

注释:以/开头的行是注释。

常量定义: RO IS 0 定义了一个常量 RO, 其值为 0

指令格式定义:包括三个字段,第一字段是指令名,第二字段是操作数声明,第三字段说明如何生成该指令的机器码。

指令译码单元共产生9个控制信号。

 $dr sel \le ir(7DOWNTO 4);$ 

 $sr_sel \le ir(3 DOWNTO 0);$ 

alu\_func <= ir(11 DOWNTO 8);</pre>

mem\_wr:为1表示写存储器,为0表示读存储器。

SIGNAL OP : STD\_LOGIC\_VECTOR(7 DOWNTO 0);

 $OP \leftarrow ir(15 DOWNTO 8);$ 

mem\_wr <= '1' WHEN S = '0' AND OP = "10010000" ELSE -- STR 指令

指令

'0';

类似地写出以下 5 个控制信号的代码:

reg\_en: 寄存器堆的写允许信号。

flag en: 标志寄存器的写允许信号。

jmp\_relv: 类型为 STD\_LOGIC

为'1'表示进行相对转移,为'0'表示不进行相对转移。

sp\_en: 类型为 STD\_LOGIC\_VECTOR(1 DOWNTO 0)

为"01"表示堆栈指针 SP 加 1, 为"10"表示堆栈指针 SP 减 1.

addr sel: 类型为 STD LOGIC VECTOR(2 DOWNTO 0)

用于确定 S=0 时地址总线上的值。 "000" 表示 SP, "001" 表示 SP-1, "010" 表示 DR, "011" 表示 SR, "100" 表示 PC。

#### 6、节拍发生器

节拍发生器用来产生节拍信号S。

reset=0 时将 S 清 0;

clk 出现上升沿时,若 S=0 且 ir 中保存的是  $\mathrm{HLT}$  指令,则 S 继续为 0,CPU 进入死锁 状态;否则对 S 取反。



# 7、访存单元的设计



data\_bus 连接数据总线,端口方向为 INOUT; wr 连接存储器的读写控制端; addr\_bus 连接地址总线。

访存单元的内部结构:



IR: 指令寄存器。取指时将数据总线上传来的指令锁存进 IR。初始化时可以向 IR 存入 NOP 指令。

SP: 堆栈指针。执行堆栈指令后根据 sp\_en 的值对 SP 进行修改。初始化时向 SP 存入 0280 H。

#### PC:程序计数器

```
SIGNAL OP : STD_LOGIC_VECTOR(7 DOWNTO 0);
  SIGNAL offset: STD LOGIC VECTOR(15 DOWNTO 0);
  OP \leftarrow ir(15 DOWNTO 8);
  offset <= "111111111" & ir(7 DOWNTO 0) WHEN ir(7) = '1' ELSE
             "00000000" & ir(7 DOWNTO 0); — 将偏移量扩展为 16 位
  PROCESS (reset, clk)
      VARIABLE tmp: STD LOGIC VECTOR(15 DOWNTO 0);
  BEGIN
      IF reset = '0' THEN
          tmp := x "0000";
      ELSIF c1k'EVENT AND c1k = '1' THEN
          IF S = '1' THEN
                                       -- 取指令之后 PC 加 1
              tmp := tmp + 1;
          ELSIF jmp_relv = '1' THEN
                                      -- 进行相对转移
              tmp := tmp + offset;
          ELSIF OP = "11000000" THEN -- JMPA 指令
              tmp := data_bus;
          ELSIF OP = "11010000" THEN -- MVRD 指令
              tmp := tmp + 1;
          END IF;
      END IF;
      pc <= tmp;</pre>
  END PROCESS:
存储器地址选择:
  PROCESS (reset, S, addr sel, sp, dr, sr, pc)
      VARIABLE tmp: STD_LOGIC_VECTOR(15 DOWNTO 0);
  BEGIN
      IF reset = '0' THEN
          tmp := x "0000";
      ELSIF S = '1' THEN
                                           -- 取指令
          tmp := pc;
      ELSE
          IF addr_sel = "000" THEN
                                    -- PUSH
              tmp := sp;
          ELSIF addr_sel = "001" THEN -- POP
              tmp := sp - 1;
          ELSIF addr sel = "010" THEN -- STR
              tmp := dr;
          ELSIF addr sel = "011" THEN
                                         -- LDR
```

```
tmp := sr;
          ELSIF addr_sel = "100" THEN — 双字长指令
              tmp := pc;
          ELSE
              tmp := "XXXXXXXXXXXXXXXX";
          END IF;
      END IF;
      addr_bus <= tmp;
  END PROCESS:
存储器读写控制:
  -- mem_wr = '1': wr <= clk, 写存储器
  -- mem wr = '0': wr <= '1' 读存储器
  PROCESS(clk, mem wr, data bus, sr)
  BEGIN
      IF mem_wr = '1' THEN -- 写存储器(STR 指令, PUSH 指令)
          data bus <= sr;
          wr \le c1k;
      ELSE
                            -- 读存储器
          data_bus <= "ZZZZZZZZZZZZZZZZ;";</pre>
          wr <= '1';
          mem_data <= data_bus;</pre>
      END IF:
  END PROCESS;
```

#### 8、调试单元的设计

调试单元是一个多路选择器,用于在调试过程中观察 CPU 内部主要寄存器的值。 reg\_sel 是数据选择端。取 63 时将 ir 送到输出;取 62 时将 pc 送到输出;取 16 时将 sp 送到输出;取  $0^{-15}$  时,将来自寄存器堆的 reg 送到输出。

调试过程中,调试程序 debugcontroller 会在 reg\_sel 输入端循环地输入  $0^{\circ}63$ ,并将调试单元的输出在程序界面上进行显示。



寄存器堆和调试单元的连接关系:

将 reg sel[5..0]的最低四位 reg sel[3..0]送给寄存器堆的寄存器选

择端,将寄存器堆的输出端 reg\_out 作为调试单元的输入端 reg。当 reg\_sel [5..0] 的最高两位为 "00",而最低四位在 0 到 15 之间变化时,debug\_out 输出的恰好是寄存器 RO 到 R15。



#### 9、上机调试

上机调试步骤:

▶ 将 exe\_unit, id\_unit, mem\_unit, timer, debug\_unit 连接成完整的 CPU:



CPU 外部端口包括:

输入端: reset, clk, reg\_sel[5..0]

输出端: addr\_bus[15..0], debug\_out[15..0], wr, c\_flag, z\_flag, s\_flag, o\_flag

输入输出端: data\_bus[15..0]

共61个引脚。

芯片类型: Cyclone 家族的 EP1C6Q240C8

引脚分配:

reset: 240 clk: 29 wr: 75

reg\_sel[5..0]: 17, 16, 15, 14, 13, 12

addr bus[15..0]: 64, 63, 62, 61, 60, 59, 58, 57, 48, 47, 46, 45, 44, 43, 42, 41

data\_bus[15..0]:

237, 236, 235, 234, 226, 225, 224, 223, 217, 216, 215, 214, 203, 202, 201, 200 debug\_out [15..0]:

181, 180, 179, 178, 177, 175, 174, 173, 165, 164, 163, 162, 161, 160, 159, 158 然后将以上程序下载到实验箱芯片中;

## ▶ 设置实验箱:

SW22 接 USB, REGSEL 接 1, CLKSEL 接 0, FDSEL 接 1

## ▶ 调试步骤:

- 1. 打开规则文件
- 2. 打开汇编源文件
- 3. Compile Code
- 4. Upload BIN
- 5. CPU 复位
- 6. Begin Debug
- 7. 运行程序,可以选择半时钟周期运行、单时钟周期运行或运行至断点(双击某一行可以设置断点)。运行过程中通过 Reg Window 观察 CPU 内部各寄存器的值。
- 8. End Debug

# 四、实验心得:

通过对本门课程的学习,复习巩固了硬件描述语言 VHDL;掌握了工具 Quartus II 的使用;深入了解了 CPU 的基本结构和原理;掌握了测试和调试的步骤,收获很大。