# 实验报告

实验名称(RISC-V基本指令集模拟器设计与实现)

班级:智能 1602 班

姓名:施园

## 实验目标:

实现单周期 CPU 的设计。

#### 实验方式:

采用 VHDL 编写程序 模拟器的输入是二进制的机器指令文件 模拟器的输出是 CPU 各个寄存器的状态以及相关存储单元的状态

#### 实验内容:

CPU 指令集:

其中基本的指令集一共有47条。

目前实现指令为: JAL,BLTU,SB,XORI,ADD

## 程序框架:

考虑到 CPU 执行指令的流程为:

取指

译码

执行(包括运算和结果写回)

程序被分为三个部分。一是对输入输出信号、寄存器变量的定义与初始化,二是获取寄存器变量之后进行指令相应的计算与赋值,最后是写回操作。

JAL、BLTU、SB、XORI、ADD 指令的作用分别如下:

- 1、JAL: 直接跳转指令,并带有链接功能,指令的跳转地址在指令中,跳转发生时要把返回地址存放在 R[rd]寄存器中。
- 2、BLTU:为无符号比较,当 R[rs1] < R[rs2]时,进行跳转。
- 3、SB: SB 指令取寄存器 R[rs2]的低位存储 8 位值到存储器。有效的字节地址是通过将寄存器 R[rs1]添加到符号扩展的 12 位偏移来获得的。
- 4、XORI:在寄存器 R[rs1]上执行位 XOR 的逻辑操作,并立即将符号扩展 12 位,将结果放在 R[rd]中。注意: XORI R[rd], R[rs1], -1 执行寄存器 R[rs1]的位逻辑反转。
- 5、ADD:进行加法运算,R[rs1]+R[rs2],将结果存入 R[rd]中。

输入参定义如下,包括了输入输出、时钟、重置等信号。

entity cpu is

port(

clk: in std\_logic;

reset: in std\_logic;

```
inst_addr: out std_logic_vector(31 downto 0);
inst: in std_logic_vector(31 downto 0);

data_addr: out std_logic_vector(31 downto 0);

data_in: in std_logic_vector(31 downto 0);

data_out: out std_logic_vector(31 downto 0);

data_read: out std_logic;

data_write: out std_logic
) ;end entity cpu;
```

其中 architecture 部分,声明了计算是需要使用的变量。ir 表示当前执行的指令,pc 表当前的指令的地址; 7 位的 opcode,3 位的 funct3,7 位的 funct7,这三个变量读取 ir 的指令,取到对应的值。寄存器 rd,rs1,rs2 存储 ir 中读取到的对应操作值地址,src1,src2 将 rs1,rs2 中的地址对于的 reg 中的值转为 32 位保存。Imm11\_0I、Imm20\_1J、Imm11\_0S、Imm12\_1B 是三种不同类型的指令下立即数的拓展。

```
signal ir: std_logic_vector(31 downto 0);
signal pc: std_logic_vector(31 downto 0);
signal next_pc: std_logic_vector(31 downto 0);
-- Fields in instruction
signal opcode: std_logic_vector(6 downto 0);
signal rd: std_logic_vector(4 downto 0);
signal funct3: std_logic_vector(2 downto 0);
signal rs1: std_logic_vector(4 downto 0);
signal rs2: std_logic_vector(4 downto 0);
signal funct7: std_logic_vector(6 downto 0);
signal Imm11_0I : std_logic_vector(31 downto 0);
signal Imm20_1J : std_logic_vector(31 downto 0);
signal Imm12_1B : std_logic_vector(31 downto 0);
signal Imm11_0S : std_logic_vector(31 downto 0);
signal Imm11_0S : std_logic_vector(31 downto 0);
signal Imm11_0S : std_logic_vector(31 downto 0);
```

```
signal src2: std_logic_vector(31 downto 0);
signal subresult: std_logic_vector(31 downto 0);
signal sb_d1: std_logic_vector(31 downto 0);
signal sb_a1: std_logic_vector(31 downto 0);
signal jalresult: std_logic_vector(31 downto 0);
signal blturesult: std_logic_vector(31 downto 0);
signal sbresult: std_logic_vector(31 downto 0);
signal xoriresult: std_logic_vector(31 downto 0);
signal addresult: std_logic_vector(31 downto 0);
signal regefile is array(natural range(>)) of std_logic_vector(31 downto 0);
signal rege_write: std_logic;
signal rege_write_id: std_logic_vector(4 downto 0);
signal reg_write_id: std_logic_vector(4 downto 0);
signal reg_write_data: std_logic_vector(31 downto 0);
```

#### 取出各个值,拼凑指令要求的立即数:

```
inst_addr <= pc;
ir <= inst;
-- Decode
-- Not finished

opcode <= ir(6 downto 0);

rd <= ir(11 downto 7);

funct3 <= ir(14 downto 12);

rs1 <= ir(19 downto 15);

rs2 <= ir(24 downto 20);

funct7 <= ir(31 downto 25);</pre>
Imm11_0I <= "1111111111111111111" & ir(31 downto 20) when ir(31)='1' else
```

```
Imm20_1J <= "111111111111" & ir(31) & ir(19 downto 12) & ir(20) & ir(30 downto 21) when
ir(31)='1' else
          "00000000000" & ir(31) & ir(19 downto 12) & ir(20) & ir(30 downto 21);
          Imm11_05 <= "11111111111111111" & ir(31 downto 25) & ir(11 downto 7) when ir(31)='1'</pre>
else
          "00000000000000000000" & ir(31 downto 25) & ir(11 downto 7);
          Imm12_1B <= "111111111111111111" & ir(31) & ir(7) & ir(30 downto 25) & ir(11 downto</pre>
8) when ir(31)='1' else
                     "000000000000000000000" & ir(31) & ir(7) & ir(30 downto 25) & ir(11 downto 8);
                     -- Read operands from register file
                     src1 <= regs(TO_INTEGER(UNSIGNED(rs1)));</pre>
                     src2 <= regs(TO_INTEGER(UNSIGNED(rs2)));</pre>
                     sb_d1 <= src2 and "11111111";
                     sb_a1 <= STD_LOGIC_VECTOR (SIGNED(src1) + SIGNED(Imm11_0S));</pre>
                     -- Prepare index and data to write into register file
                     reg_write_id <= rd;</pre>
在执行阶段, 当满足某条指令条件时执行该指令。
                     addresult <= STD_LOGIC_VECTOR(SIGNED(src1) + SIGNED(src2));</pre>
                     --subresult <= STD_LOGIC_VECTOR(SIGNED(src1) - SIGNED(src2));</pre>
                     jalresult <= STD_LOGIC_VECTOR(UNSIGNED(pc)+4);</pre>
                     xoriresult <= STD_LOGIC_VECTOR(SIGNED(src1) or SIGNED(Imm11_0I));</pre>
          reg_write_data <= addresult when opcode = "0110011" and funct7 = "00000000"</pre>
else
                     --subresult when opcode = "0110011" and funct7 = "0100000" else
```

jalresult when opcode = "1101111" else

--blturesult when opcode = "1100011" and funct3 = "110" else

--sbresult when opcode = "0100011" and funct3 = "000" else

xoriresult when opcode = "0010011" and funct3 = "100" else

reg\_write 为写操作的标记,当为'1'时表示需要将 reg\_write\_data 的值写入下标为 reg\_write\_id 的寄存器中。

```
signal reg_write: std_logic;
signal reg_write_id: std_logic_vector(4 downto 0);
signal reg_write_data: std_logic_vector(31 downto 0);
```

最后是写回阶段, 当时钟上跳时触发。

## 测试平台

模拟器在如下机器上进行了测试:

| 部件   | 配置               | 备注  |
|------|------------------|-----|
| CPU  | core i5-5400U    |     |
| 内存   | DDR3 4GB         |     |
| 操作系统 | Ubuntu 18.04 LTS | 中文版 |

# 分析和结论

从测试记录来看,模拟器实现了对二进制指令文件的读入,指令功能的模拟,CPU和存储器状态的输出。根据分析结果,可以认为编写的模拟器实现了所要求的功能,完成了实验目标。

# 实验心得

通过本次实验,使得更加了解了 CPU 的整个工作流程,我也更加细致地知道了 CPU 中微指令程序的运行过程,虽然中间还是遇到了很多挫折,但是最终能够顺利完成任务还是非常开心的。