# 实验报告

## 实验名称(相对简单 CPU 电路设计)

智能 1602 201608010627 任小禹

## 实验目标

利用 VHDL 设计相对简单 CPU 的电路并验证。

## 实验要求

- 采用 VHDL 描述电路及其测试平台
- 采用时序逻辑设计电路
- 采用从1累加到n的程序进行测试

## 实验内容

### 相对简单 CPU 的设计需求

相对简单 CPU 的设计需求请详见课件,主要特征如下:

- 地址总线 16 位,数据总线 8 位
- 有一个 8 位累加寄存器 AC,一个 8 位通用寄存器 R,一个 1 位的零标志
- 有一个 16 位 AR 寄存器,一个 16 位程序计数器 PC,一个 8 位数据寄存器 DR,一个 8 位指令寄存器 IR,一个 8 位临时寄存器 TR
- 有 16 条指令,每条指令 1 个或 3 个字节,其中操作码 8 位。3 字节的指令有 16 位的地址

### 相对简单 CPU 设计方案

相对简单 CPU 的设计方案请详见课件,主要思路如下:

- 1. 指令执行过程分为取指、译码、执行三个阶段
- 2. 取指包括四个状态,FETCH1,FETCH2,FETCH3,FETCH4 (这里将取指的最后一个状态分为两个状态,为了防止译码时状态改变)
- 3. 译码体现为从 FETCH4 状态到各指令执行状态序列的第一个状态
- 4. 执行根据指令的具体操作分为若干状态

- 5. 执行的最后一个状态转移到 FETCH4 状态
- 6. 控制器根据每个状态需要完成的操作产生相应的控制信号

### CPU 的状态图:



#### 我的设计方案分为四个文件:



rxycpu.vhd 顶层文件 元件连接 CPU 与内存相连

rsisa.vhd 将指令集打包成库

cpu.vhd CPU 的具体实现

rsmem.vhd 内存的实现,读写功能和输入激励实现

● CPU 的控制单元采用硬布线控制:



#### cpu.vhd 具体实现

- 一个进程 产生下一状态
- 一个进程 根据当前状态产生控制信号
- 一个进程 跟时序有关的操作,根据控制信号的值进行相应的操作

其余部分 与时序无关的操作,根据控制信号的值进行相应的操作

● 顶层文件也用 BDF 原理图进行了实现: rxycpu.bdf



## 测试

### 测试平台

相对简单 CPU 电路在如下机器上进行了测试:

| 部件   | 配置                                            | 备注    |  |  |
|------|-----------------------------------------------|-------|--|--|
| CPU  | core i7-8500U                                 |       |  |  |
| 内存   | DDR4 8GB                                      |       |  |  |
| 操作系统 | Windows 10                                    | 家庭中文版 |  |  |
| 综合软件 | Quartus II 9.0sp1 Web Edition                 |       |  |  |
| 仿真软件 | Quartus II 9.0sp1 Web Edition 自带仿真器           |       |  |  |
| 波形查看 | Quartus II 9.0sp1 Web Edition Simulate Report |       |  |  |

### 测试输入

我们采用从1累加到n的程序作为测试输入: (这里n设为9)

```
28 => X"00",
29 => X"00", -- total
30 => X"00", -- i
31 => X"09", -- n
others => RSNOP
```

我们这里直接将 total 的值输出出来,通过在 rsmem 设置一个输出信号:

测试输入语句:

```
CLAC
                  total = 0, i = 0
      STAC total
      STAC i
Loop:
     LDAC i
      INAC
      STAC i
      MVAC
      LDAC total
                   total = total + i
      ADD
      STAC total
      LDAC n
      SUB
                 IF i≠n THEN GOTO Loop
total:
```

### 测试记录

相对简单 CPU 运行测试程序波形截图如下:

设置的 n 为 9, 所以 total 的值变化到 45 就不再变化。

```
Name Value | D ps 640.0 ns 1.28 us 1.92 us 2.56 us 3.2 us 3.84 us 4.48 us 5.12 us 5.76 us 6.4 us 7.04 us 7.68 us 8.32 us 8.96 us 9.6 us 10.0 us | 10.0 us |
```



### 1:

|                                                                     | Name         | Value     | 750.0 ns | 770.0 ns | 790.0 ns | 810.0 ns | 830. 0 ns | 850.0 ns | 870. j |
|---------------------------------------------------------------------|--------------|-----------|----------|----------|----------|----------|-----------|----------|--------|
|                                                                     | 1.020        | 10.0<br>H |          | 1        |          | 1 1      |           |          |        |
|                                                                     | reset        |           | -        |          |          |          |           |          |        |
| 1                                                                   | clk          | н         |          |          |          |          |           |          |        |
|                                                                     | ■ address    | н ос      | 00       | 01D X    | 0016     | X 0017 X | 0018      | 001F     |        |
| <ul> <li>0</li> <li>1</li> <li>2</li> <li>19</li> <li>28</li> </ul> | <b>∄</b> dat | нс        | 00 X     |          | 01       | 1 F      | X 00      | X        | 09     |
| <b>⊚</b> 28                                                         | # res        | U 4       | 0 X      |          |          |          |           |          | 1      |
|                                                                     |              |           |          |          |          |          |           |          |        |

#### 3:



### 6:



### ... 28





45



### 45 不再发生变化



## 分析和结论

从测试记录来看,相对简单 CPU 实现了对测试程序指令的读取、译码和执行,得到的运算结果正确。

我们可以看到 total 的值依次为 0、1、3、6、10、15、21、28、36、45,且到 45 后不再发生变化。

根据分析结果,可以认为所设计的相对简单 CPU 实现了所要求的功能,完成了实验目标。