# Amplificadores basados en FET y circuitos de conmutación

Guido P. Krisdel Pamela, Gamboa Q. María José

Resumen—En este informe se estudia el comportamiento de amplificadores con transistores JFET, específicamente en configuraciones de fuente común y drenador común. Se construyeron y analizaron ambos circuitos, evaluando sus parámetros en corriente continua (DC) y corriente alterna (CA), incluyendo ganancia de tensión, desfase entre señales de entrada y salida, y la respuesta ante fallas comunes. Además, se observó el efecto de la variación en la resistencia de carga y el uso de una fuente de corriente en la mejora de la ganancia del amplificador. Los resultados permiten comprender el funcionamiento, limitaciones y ventajas de estas configuraciones en aplicaciones electrónicas donde se requiere amplificación de señales pequeñas.

Palabras clave—amplificador JFET, fuente común, drenador común, ganancia de tensión

#### I. Introduction

OS amplificadores utilizando transistores JFET son fundamentales en el diseño de circuitos electrónicos debido a su alta impedancia de entrada y bajo consumo de potencia. Entre las configuraciones más comunes se encuentran el amplificador en fuente común y el amplificador en drenador común, cada uno con características particulares que afectan el comportamiento de la señal amplificada.

El objetivo principal del experimento fue analizar el comportamiento de estas configuraciones ante distintas condiciones de operación, midiendo parámetros tanto en corriente continua como en corriente alterna. Se estudió la respuesta del circuito ante cambios en la resistencia de carga, así como los efectos de polarización mediante una fuente de corriente. Además, se evaluó la ganancia de tensión, la diferencia de fase entre la señal de entrada y salida, y la respuesta del circuito ante fallas específicas.

A partir del análisis experimental, se concluye que la elección de la configuración y polarización del JFET influye directamente en el rendimiento del amplificador. Esta comprensión es esencial para el diseño de sistemas que requieren amplificación precisa y eficiente de señales en aplicaciones electrónicas variadas.

### II. MATERIALES Y EQUIPO

Para la realización de ambas configuraciones del experimento se emplearon los siguientes equipos de medición:

- 1 Generador de señales
- 1 Osciloscopio
- 1 Multímetro

Para la configuración del amplificador en fuente común se empleó los siguientes componentes electrónicos:

- 1 Resistencia de 56  $\Omega$
- 1 Resistencia de 6.8k  $\Omega$

- 1 Resistencia de 10k  $\Omega$
- 1 Resistencia de 100k  $\Omega$
- 1 Resistencia de 10M  $\Omega$
- 1 Capacitor de  $0.1\mu$  F
- 1 Capacitor de 1μ F
- 1 Capacitor de  $10\mu$  F
- 1 Transistor JFET 2N5458

Para la configuración del amplificador en drenador común se empleó los siguientes componentes electrónicos:

- 1 Resistencia de 100  $\Omega$
- 1 Resistencia de 1k  $\Omega$
- 1 Resistencia de 10k  $\Omega$
- 1 Resistencia de 100k Ω
- 1 Resistencia de 220  $\Omega$
- 1 Resistencia de 1M Ω
- 1 Capacitor de 0.1μ F
- 1 Capacitor de  $10\mu$  F
- 1 Potenciómetro de 500  $\Omega$
- 2 Transistores JFET 2N5458

## III. RESULTADOS EXPERIMENTALES

Se presentan los datos obtenidos durante la ejecución del experimento en la parte correspondiente al amplificador con drenador común. Se incluyen mediciones realizadas con los instrumentos de laboratorio, así como observaciones relevantes sobre el comportamiento del circuito. Además, se comparan los resultados experimentales con los valores teóricos y simulaciones para analizar la precisión de las mediciones.

Para garantizar la precisión de los resultados obtenidos en el experimento, se realizó una medición previa de los valores de las resistencias y capacitores, y así, asegurar que los valores reales estuvieran dentro de la tolerancia especifica. Los valores obtenidos en la medición se presentan en la siguiente tabla:

TABLE I
COMPARACIÓN ENTRE VALORES TEÓRICOS Y EXPERIMENTALES DE RESISTENCIAS.

|    | Valor<br>[Ω] | Teórico | Valor Experimental $[\Omega]$ | Porcentaje de<br>error [%] |
|----|--------------|---------|-------------------------------|----------------------------|
| R1 | 100k         |         | 101k                          | 1                          |
| R2 | 1k           |         | 0.997k                        | 0.30                       |
| R3 | 10k          |         | 9.909k                        | 0.91                       |
| R3 | 220          |         |                               |                            |
| R3 | 1M           |         |                               |                            |

.....

| Media/diagrama_flujo_restador.png                                         | Media/diagrama_flujo_restador.png                                         |
|---------------------------------------------------------------------------|---------------------------------------------------------------------------|
| Fig. 1. Diagrama de flujo del funcionamiento del Restador parametrizable. | Fig. 3. Diagrama de flujo del funcionamiento del Restador parametrizable. |
|                                                                           |                                                                           |
| Media/diagrama_flujo_restador.png                                         | Media/diagrama_flujo_restador.png                                         |

Fig. 2. Diagrama de flujo del funcionamiento del Restador parametrizable.

Fig. 4. Diagrama de flujo del funcionamiento del Restador parametrizable.

|                                                                                                              | Сом       | PARACIÓN     | N ENTRE VA   | TABLE II<br>LORES TEÓRICOS Y<br>VOLTAJES. | EXPERIMENTALES DE          |
|--------------------------------------------------------------------------------------------------------------|-----------|--------------|--------------|-------------------------------------------|----------------------------|
|                                                                                                              |           | Valor<br>[V] | Teórico      | Valor<br>Experimental<br>[V]              | Porcentaje de<br>error [%] |
|                                                                                                              | D1        | 0.7          |              | 0.698                                     | 0.28                       |
| Media/diagrama_flujo_restador.png  Fig. 5. Diagrama de flujo del funcionamiento del Restador parametrizable. | Medi      | a/diag       | grama_f      | lujo_restac                               | dor.png                    |
|                                                                                                              | Fig. 7. 1 | Diagrama (   | de flujo del | funcionamiento del                        | Restador parametrizable.   |
| Media/diagrama_flujo_restador.png                                                                            | Medi      | a/diag       | grama_f      | lujo_restad                               | dor.png                    |
| Fig. 6. Diagrama de flujo del funcionamiento del Restador parametrizable.                                    |           |              |              |                                           |                            |
|                                                                                                              | Fig 8 1   | Diagrama     | de fluio del | funcionamiento del                        | Restador parametrizable.   |

| Media/diagrama_flujo_restador.png                                          | Media/diagrama_flujo_restador.png                                                                             |
|----------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------|
|                                                                            | Fig. 11. Diagrama de flujo del funcionamiento del Restador parametrizable.                                    |
| Fig. 9. Diagrama de flujo del funcionamiento del Restador parametrizable.  |                                                                                                               |
| Media/diagrama_flujo_restador.png                                          | Media/diagrama_flujo_restador.png  Fig. 12. Diagrama de flujo del funcionamiento del Restador parametrizable. |
| Fig. 10. Diagrama de flujo del funcionamiento del Restador parametrizable. | $V_{R2} = 2.921$                                                                                              |
|                                                                            |                                                                                                               |

TABLE III VALOR RESISTENCIA DE CARGA MODIFICADA.

|    | Valor<br>[kΩ] | Teórico | Valor<br>Experimental<br>[kΩ] | Porcentaje<br>error [%] | de |
|----|---------------|---------|-------------------------------|-------------------------|----|
| RL | 10            |         | 9.892                         | 1.08                    |    |

|     |         | Valor Teórico<br>[kΩ] | Valor Experimental [kΩ] | Porcentaje de error [%]  |                                                                            |
|-----|---------|-----------------------|-------------------------|--------------------------|----------------------------------------------------------------------------|
|     | RL      | 10                    | 9.892                   | 1.08                     |                                                                            |
| Me  | edia    | /diagrama_            | flujo_restado           | or.png                   | Media/diagrama_flujo_restador.png                                          |
|     |         |                       |                         |                          |                                                                            |
|     |         |                       |                         |                          | Fig. 15. Diagrama de flujo del funcionamiento del Restador parametrizable. |
|     |         |                       |                         |                          |                                                                            |
| Fig | . 13. С | Diagrama de flujo d   | del funcionamiento del  | Restador parametrizable. |                                                                            |
| M€  | edia    | /diagrama_            | flujo_restado           | or.png                   | Media/diagrama_flujo_restador.png                                          |
|     |         |                       |                         |                          | Fig. 16. Diagrama de flujo del funcionamiento del Restador parametrizable. |
|     |         |                       |                         |                          | IV. Conclusion                                                             |
|     |         |                       |                         |                          |                                                                            |

.....

.....

Fig. 14. Diagrama de flujo del funcionamiento del Restador parametrizable.

### APPENDIX A

# Análisis del Divisor de Tensión

En los circuitos analizados, las resistencias R2 y RL conforman un divisor de tensión que influye en la señal de salida [1]. Aplicando la ecuación del divisor de tensión:

$$V_{out} = (V_{in} \times R_L)/(R_2 + R_L) \tag{1}$$

Se puede calcular la tensión que se observa en la salida en función de los valores de las resistencias. En particular, la reducción de RL afecta directamente la caída de tensión y modifica la amplitud de la señal de salida [1].

# Deducción del Recorte de Señal por el Diodo

El diodo 1N914, cuando se encuentra en polarización directa, permite el paso de corriente y presenta una caída de tensión aproximada de 0.7V [1]. Cuando la señal de entrada cae por debajo de este umbral, el diodo se bloquea y evita el paso de corriente, recortando la señal en dicho punto [2]. Este fenómeno es clave en circuitos recortadores, donde la forma de la señal de salida es modificada significativamente por la presencia del diodo. La ecuación de la señal recortada puede expresarse como:

$$V_{OUT} = V_{IN} - V_D$$
 cuando  $V_{IN} > V_D$  (2)

Lo que confirma que la amplitud máxima de la señal de salida se ve limitada por el umbral del diodo [1].

# Frecuencia y Período de la Señal

La frecuencia y el período son parámetros fundamentales en el análisis de señales sinusoidales como las utilizadas en este experimento [1]. La relación entre ambas magnitudes se expresa mediante la ecuación:

$$T = 1/f \tag{3}$$

Donde:

- T es el período de la señal en segundos [s]
- f es la frecuencia de la señal en Hertz [Hz]

En este experimento, la señal generada tiene una frecuencia de 1kHz, lo que implica un período de:

$$T = 1/1000 = 1ms \tag{4}$$

Esto significa que la onda completa se repite cada 1 milisegundo.

# Cálculo de la Tensión en R2 mediante la Ley de Kirchhoff

Dada la onda de tensión sobre la carga y la fuente en el circuito de la Figura 6, se puede utilizar la Ley de Tensiones de Kirchhoff para obtener la tensión sobre la resistencia R2 [1]. En el circuito, las tensiones relevantes en el lazo donde está la resistencia R2 son:

- V<sub>S</sub>: Voltaje de la fuente de señal
- V<sub>R2</sub>: Voltaje en la resistencia R2
- V<sub>Y</sub>: Voltaje en el nodo de salida del circuito

Aplicando la Ley de Kirchhoff:

$$V_{R2} = V_S - V_Y \tag{5}$$

Dado que:

$$V_Y = V_{D1} - V_{RL} \tag{6}$$

Se expresa la ecuación como:

$$V_{R2} = V_S - (V_{D1} - V_{RL}) (7)$$

Sustituyendo los valores:

$$V_{R2} = 3V (0.7V - 621.502mV) = 2.921V$$
 (8)

#### REFERENCES

[1] H. Kopka and P. W. Daly, A Guide to LTEX, 3rd ed. Harlow, England: Addison-Wesley, 1999.

Michael Shell Biography text here.

PLACE PHOTO HERE

John Doe Biography text here.

Jane Doe Biography text here.