## Задание к лабораторной работе

Промоделировать работу АЛУ в системе MCL при выполнении операции деления в соответствие с номером варианта. Номера вариантов даны в таблице 3. При написании программы рекомендуется использовать следующие обозначения:

TS – знак операции деления;

SCH - счетчик циклов;

R1 – регистр делителя;

R2, RB – регистр делимого;

R3, SM – регистры АЛУ для организации сдвига;

RC – регистр суммы АЛУ;

RA – регистр для формирования дополнительного и прямого кода делителя;

INP1,INP2 – входные регистры.

Разрядность регистров АЛУ принимается 8 бит. Число циклов деления равно разрядности операндов, т.е. восьми. При выполнении лабораторной работы для наглядности, необходимо печатать содержимое всех регистров АЛУ на каждом такте деления. Содержимое регистров должно быть представлено в двоичной форме, исходные значения операндов и результаты — в десятичной системе счисления

| 9 | 18                    | 6   |
|---|-----------------------|-----|
|   | -1089                 | 4   |
|   | -1089<br>3000<br>-720 | -40 |
|   | -720                  | -24 |
|   |                       | _   |

## Блок-схема алгоритма выполнения операции деления





## Программа на языке МСL, моделирующая выполнение операции деления

```
writeln "* Моделирование алгоритма деления *";
REG RA[16], RB[16], R1[8], R2[16], R3[8], SM[16], TZ[1], RC[8], SCH[4];
start:
write "A = "; read R2;
write "B = "; read R1;
TZ[0..0] := R1[8..8] XOR R2[16..16];
if R1[8..8] = 1 THEN
R1 := COM(R1);
if R2[16..16] = 1 THEN
R2 := COM(R2);
SCH := 0;
RB := R2;
RA := COM(R1);
RA := RA SHL 8;
writeln "R1 = ", $B16 R1;
writeln "R2 = ", $B16 R2;
writeln "RA = ", $B16 RA;
SM := RA + RB;
writeln "SM = ", $B16 SM;
writeln "";
if SM[15..15] = 0 THEN
writeln "Ошибка; ";
if SM[15..15] = 0 THEN
GOTO EXET;
FOR i := 1 TO 8;
RC := RC SHL 1;
RB := RB SHL 1;
SM := RA + RB;
if SM[15..15] = 0 THEN
RC[0..0] := 1;
if SM[15..15] = 0 THEN
RB := SM;
if SM[15...15] = 1 THEN
RC[0..0] := 0;
SCH := SCH + 1;
writeln "SCH = ", $D1 SCH;
writeln "SM = ", $B16 SM;
writeln "RC= ", $B8 RC;
writeln "";
NEXT;
PRINTRES:
write "Ответ: ";
if TZ = 1 THEN
write "-";
write $D3 RC, " = ";
if TZ = 1 THEN
RC := COM(RC);
writeln $B8 RC;
writeln "******* Конец программы **********;
END:
```

Результаты выполнения программы в виде распечатки содержимого поля для вывода текстовой информации и скриншота (как показано в примере на рис. 7, 8, 9) в момент завершения выполнения программы.

```
* Моделирование алгоритма деления *
*************
A = 18
B = 6
R1 = 0000000000000110
R2 = 000000000010010
RA = 11111101000000000
SM = 1111101000010010
SCH = 1
SM = 1111101000100100
RC= 00000000
SCH = 2
SM = 1111101001001000
RC= 00000000
SCH = 3
SM = 1111101010010000
RC= 00000000
SCH = 4
SM = 1111101100100000
RC= 00000000
SCH = 5
SM = 11111110001000000
RC= 00000000
SCH = 6
SM = 11111111010000000
RC= 00000000
SCH = 7
SM = 0000001100000000
RC= 0000001
SCH = 8
SM = 0000000000000000
RC= 00000011
       3 = 00000011
Ответ:
****** Конец программы *******
Содержимое таблицы переменных
00 Переменная: ZF типа регистр; разрядность 1 бит; значение = 1
01 Переменная: NF типа регистр; разрядность 1 бит; значение = 0
02 Переменная: СF типа регистр; разрядность 1 бит; значение = 0
03 Переменная: RA типа регистр; разрядность 16 бит; значение =
```

```
64000
```

```
04 Переменная: RB типа регистр; разрядность 16 бит; значение = 0
05 Переменная: R1 типа регистр; разрядность 8 бит; значение = 6
06 Переменная: R2 типа регистр; разрядность 16 бит; значение = 18
07 Переменная: R3 типа регистр; разрядность 8 бит; значение = 0
08 Переменная: SM типа регистр; разрядность 16 бит; значение = 0
09 Переменная: ТZ типа регистр; разрядность 1 бит; значение = 0
10 Переменная: RC типа регистр; разрядность 8 бит; значение = 3
11 Переменная: SCH типа регистр; разрядность 4 бит; значение = 8
```

12 Переменная: І типа простая переменная; Значение = 9



```
***************
* Моделирование алгоритма деления *
***************
A = -1089
B = 4
R1 = 0000000000000100
R2 = 0000010001000001
RA = 11111110000000000
SM = 000000001000001
Ошибка;
Содержимое таблицы переменных
00 Переменная: ZF типа регистр; разрядность 1 бит; значение = 0
01 Переменная: NF типа регистр; разрядность 1 бит; значение = 1
02 Переменная: СF типа регистр; разрядность 1 бит; значение = 0
03 Переменная: RA типа регистр; разрядность 16 бит; значение =
64512
04 Переменная: RB типа регистр; разрядность 16 бит; значение =
1089
05 Переменная: R1 типа регистр; разрядность 8 бит; значение = 4
06 Переменная: R2 типа регистр; разрядность 16 бит; значение =
1089
07 Переменная: R3 типа регистр; разрядность 8 бит; значение = 0
08 Переменная: SM типа регистр; разрядность 16 бит; значение = 65
09 Переменная: ТZ типа регистр; разрядность 1 бит; значение = 1
10 Переменная: RC типа регистр; разрядность 8 бит; значение = 0
11 Переменная: SCH типа регистр; разрядность 4 бит; значение = 0
12 Переменная: І типа простая переменная; Значение = 0
Ошибка! В строке номер: 33
Метка с данным именем не определена.
                                           writeln "* Momenuposanue anropurma menenus *;
writeln "* Momenuposanue anropurma menenus *;
                SCH
                                           REG RA[16],RB[16],R1[8],R2[16],R3[8],SM[16],TZ[1],RC[8],SCH[4];
VAR i:
                                           NAC ...
'VAR i;
start:
start:
"X = "; read R2;
write "B = "; read R1;
TZ[0..0] := R1[8...8] XOR R2[16..16];
                                           if R1[8..8] = 1 THEN
R1 := COM(R1);
if R2[16..16] = 1 THEN
R2 := COM(R2);
                                           SCH := 0;
RB := R2;
RA := COM(R1);
RA := RA SHL 8;
                                           writeln "R| = ", $B16 R1;
writeln "R2 = ", $B16 R2;
writeln "RA = ", $B16 RA;
                                           SM := RA + RB;
writeln "SM = ", $B16 SM;
writeln "";
```

```
***************
* Моделирование алгоритма деления *
************
A = 3000
B = -40
R = 000000000101000
R2 = 0000101110111000
RA = 1101100000000000
SM = 1110001110111000
SCH = 1
SM = 1110111101110000
RC= 00000000
SCH = 2
SM = 0000011011100000
RC= 00000001
SCH = 3
SM = 1110010111000000
RC= 00000010
SCH = 4
SM = 1111001110000000
RC= 00000100
SCH = 5
SM = 0000111100000000
RC= 00001001
SCH = 6
SM = 1111011000000000
RC= 00010010
SCH = 7
SM = 0001010000000000
RC= 00100101
SCH = 8
SM = 0000000000000000
RC= 01001011
OTBET: -75 = 10110101
Содержимое таблицы переменных
00 Переменная: ZF типа регистр; разрядность 1 бит; значение = 0
01 Переменная: NF типа регистр; разрядность 1 бит; значение = 1
02 Переменная: СF типа регистр; разрядность 1 бит; значение = 0
03 Переменная: RA типа регистр; разрядность 16 бит; значение =
55296
04 Переменная: RB типа регистр; разрядность 16 бит; значение = 0
05 Переменная: R1 типа регистр; разрядность 8 бит; значение = 40
06 Переменная: R2 типа регистр; разрядность 16 бит; значение =
```

3000

```
07 Переменная: R3 типа регистр; разрядность 8 бит; значение = 0 08 Переменная: SM типа регистр; разрядность 16 бит; значение = 0 09 Переменная: TZ типа регистр; разрядность 1 бит; значение = 1 10 Переменная: RC типа регистр; разрядность 8 бит; значение = 181 11 Переменная: SCH типа регистр; разрядность 4 бит; значение = 8
```

12 Переменная: І типа простая переменная; Значение = 9



```
***************
* Моделирование алгоритма деления *
************
A = -720
B = -24
R = 000000000011000
R2 = 0000001011010000
RA = 1110100000000000
SM = 1110101011010000
SCH = 1
SM = 1110110110100000
RC= 00000000
SCH = 2
SM = 1111001101000000
RC= 00000000
SCH = 3
SM = 11111111010000000
RC= 00000000
SCH = 4
SM = 0001010100000000
RC= 0000001
SCH = 5
SM = 0001001000000000
RC= 00000011
SCH = 6
SM = 000011000000000
RC= 00000111
SCH = 7
SM = 0000000000000000
RC= 00001111
SCH = 8
SM = 1110100000000000
RC= 00011110
OTBET: 30 = 00011110
Содержимое таблицы переменных
00 Переменная: ZF типа регистр; разрядность 1 бит; значение = 1
01 Переменная: NF типа регистр; разрядность 1 бит; значение = 0
02 Переменная: СF типа регистр; разрядность 1 бит; значение = 0
03 Переменная: RA типа регистр; разрядность 16 бит; значение =
59392
04 Переменная: RB типа регистр; разрядность 16 бит; значение = 0
05 Переменная: R1 типа регистр; разрядность 8 бит; значение = 24
06 Переменная: R2 типа регистр; разрядность 16 бит; значение = 720
```

07 Переменная: R3 типа регистр; разрядность 8 бит; значение = 0 08 Переменная: SM типа регистр; разрядность 16 бит; значение = 59392 09 Переменная: TZ типа регистр; разрядность 1 бит; значение = 0

10 Переменная: ТС типа регистр; разрядность 1 оит; значение = 0 10 Переменная: RC типа регистр; разрядность 8 бит; значение = 30 11 Переменная: SCH типа регистр; разрядность 4 бит; значение = 8

12 Переменная: І типа простая переменная; Значение = 9

