

## **Układy cyfrowe 1**

PWr Sugier

Poziom trudności: Średni

- 1. Cechy PAL:
  - o A Matryca AND programowalna, matryca OR stała
  - o B Matryca AND stała, matryca OR programowalna
  - o C Matryca AND programowalna, matryca OR programowalna
- 2. Cechy PLE:
  - A Matryca AND programowalna, matryca OR stała
  - B Matryca AND stała, matryca OR programowalna
  - o C Matryca AND programowalna, matryca OR programowalna
- 3. Cechy PLA:
  - o A Matryca AND programowalna, matryca OR stała
  - B Matryca AND stała, matryca OR programowalna
  - o C Matryca AND programowalna, matryca OR programowalna
- 4. Ilość makrokomórek PLD/XC9536XL:
  - o A 36
  - o B 72
  - o C 144
  - o D 288
- 5. Ilość makrokomórek PLD/XC9572XL:
  - o A 36
  - o B 72
  - o C 144
  - o D 288
- 6. Ilość makrokomórek PLD/XC95144XL:
  - o A 36
  - o B 72



- o C 144
- o D 288
- 7. Ilość makrokomórek PLD/XC95288XL:
  - o A 36
  - ∘ B 72
  - o C 144
  - o D 288
- 8. Użytych bramek PLD/XC9536XL:
  - o A 800
  - o B 1600
  - o C 3200
  - o D 6400
- 9. Użytych bramek PLD/XC9572XL:
  - o A 800
  - o B 1600
  - o C 3200
  - o D 6400
- 10. Użytych bramek PLD/XC95144XL:
  - o A 800
  - o B 1600
  - o C 3200
  - o D 6400
- 11. Użytych bramek PLD/XC95288XL:
  - o A 800
  - o B 1600
  - o C 3200
  - o D 6400



19. T\_SU PLD/XC95288XL:

A - 3,7 nsB - 4,0 ns

| 12. T_PD PLD/XC9536XL:  o A - 5 ns o B - 6 ns      |  |
|----------------------------------------------------|--|
| 13. T_PD PLD/XC9572XL:                             |  |
| 14. T_PD PLD/XC95144XL:                            |  |
| 15. T_PD PLD/XC95288XL:  • A - 5 ns  • B - 6 ns    |  |
| 16. T_SU PLD/XC9536XL:  o A - 3,7 ns  o B - 4,0 ns |  |
| 17. T_SU PLD/XC9572XL:  o A - 3,7 ns o B - 4,0 ns  |  |
| 18. T_SU PLD/XC95144XL:  o A - 3,7 ns o B - 4,0 ns |  |
|                                                    |  |



# 

### 22. T\_CO PLD/XC95144XL:

• A - 3,5 ns

∘ B - 3,8 ns

o B - 3,8 ns

### 23. T\_CO PLD/XC95288XL:

- A 3,5 ns
- ∘ B 3,8 ns

#### 24. f SYSTEM PLD/XC9536XL:

- A 178 MHz
- o B 208 MHz

#### 25. f SYSTEM PLD/XC9572XL:

- o A 178 MHz
- ∘ B 208 MHz

#### 26. f SYSTEM PLD/XC95144XL:

- A 178 MHz
- ∘ B 208 MHz

#### 27. f SYSTEM PLD/XC95288XL:

- o A 178 MHz
- ∘ B 208 MHz



○ B - 2○ C - 5

| 28. CPLD rodziny XC9500XL: Makrokomórka ma standardową liczbę iloczynów:  o A - 5  o B - 6  o C - 10  o D - 20 |
|----------------------------------------------------------------------------------------------------------------|
| 29. CPLD rodziny XC9500XL: Blok funkcyjny ma całkowitą liczbę iloczynów:  · A - 36 · B - 90 · C - 95 · D - 180 |
| 30. CPLD rodziny XC9500XL: Każda makrokomórka ma liczbę przerzutników:  o A - 1  o B - 2  o C - 3  o D - 4     |
| 31. CPLD rodziny XC9500XL: Liczba globalnych sygnałów zegarowych:  o A - 1  o B - 2  o C - 3  o D - 4          |
| 32. CPLD rodziny XC9500XL: Typ przerzutników:  o A - T/D  o B - JK  o C - RS                                   |
| 33. CPLD rodziny XC9500XL: Każdy blok WE/WY ma liczbę przerzutników:                                           |



o A - 5

| <ul><li>B - 9</li><li>C - 18</li><li>D - 90</li></ul>                                                                           |
|---------------------------------------------------------------------------------------------------------------------------------|
| B5. CPLD rodziny XC9500XL: liczba sygnałów WE dochodzacych do kazdego<br>bloku funkcyjnego:  · A - 18 · B - 5 · C - 54 · D - 90 |
| 36. Układ PALCE22V10: Jest wykonany w technologii UVCMOS:  o A - TAK o B - NIE                                                  |
| 37. Układ PALCE22V10: Ma 10 przerzutników:<br>· A - TAK<br>· B - NIE                                                            |
| 38. Układ PALCE22V10: Jest kasowany ultrafioletem:  o A - TAK o B - NIE                                                         |
| 39. Układ PALCE22V10: Ma programowalny typ przerzutników D/T:  o A - TAK o B - NIE                                              |
| <ul> <li>40. Układ PALCE22V10: ma przerzutniki ze wspólnym sygnałem zegarowym</li> <li>A - TAK</li> <li>B - NIE</li> </ul>      |

34. CPLD rodziny XC9500XL: Blok funkcyjny ma liczbę makrokomórek:



A - TAK B - NIE

| 42. Układ PALCE22V10: Jest wykonany w technologii EECMOS:  · A - TAK · B - NIE                                           |
|--------------------------------------------------------------------------------------------------------------------------|
| 43. Układ PALCE22V10: ma 22 przerzutniki  O A - TAK  O B - NIE                                                           |
| <ul> <li>44. Układ PALCE22V10: ma programowalny aktywny poziom wyjscia</li> <li>A - TAK</li> <li>B - NIE</li> </ul>      |
| 45. Układ PALCE22V10: ma nie wtylko wyjscia kombinacyjne  o A - TAK  o B - NIE                                           |
| <ul> <li>46. najwyzszy koszt stały (przygotowania projektu)</li> <li>A - SC</li> <li>B - GA</li> <li>C - FPGA</li> </ul> |
| 47. najmniejsze wykozystanie powierzchni układu  O A - SC  O B - GA  O C - FPGA                                          |
|                                                                                                                          |

41. Układ PALCE22V10: ma programowalna matryce sum (OR):



| /Ω  | mozliwosc   | rokonfigur | acii | układu |
|-----|-------------|------------|------|--------|
| 40. | IIIUZIIWUSU | rekorniqui | auji | uniauu |

- o A SC
- B GA
- o C FPGA
- 49. najwyzszy koszt jednostkowy 1 ukł. scalonego
  - o A-SC
  - B GA
  - o C FPGA
- 50. projektowanie przez uzytkownika tylko warstw metalizacji układu scalonego
  - A SC
  - B GA
  - ∘ C FPGA
- 51. najnizszy koszt stały (przygotowania projektu)
  - o A-SC
  - ∘ B GA
  - o C-FPGA
- 52. mozliwosc wykorzystania gotowych duzych bloków funkcyjnych, tzw mega-cores
  - o A SC
  - B GA
  - o C FPGA
- 53. najnizszy koszt jednostkowy 1 ukł. scalonego
  - o A-SC
  - ∘ B GA
  - o C-FPGA
- 54. najwieksze wykorzystanie powierzchni układu
  - o A SC
  - ∘ B GA



o C-FPGA

55. Układy CPLD rodziny XC9500XL: maja alokatory termów, pozwalajace na wymiane nieuzywanych linii AND miedzy blokami funkcyjnymi

- o A TAK
- o B NIE



# **Układy cyfrowe 1**

PWr Sugier

Poziom trudności: Średni

## Karta odpowiedzi

- 1. A
- 2. B
- 3. C
- 4. A
- 5. B
- 6. C
- 7. D
- 8. A
- 9. B
- 10. C
- 11. D
- 12. A
- 13. A
- 14. A
- 15. B
- 16. A
- 17. A
- 18. A
- 19. B
- 20. A
- 21. A
- 22. A
- 23. B
- 24. A
- 25. A
- 26. A
- 27. B
- 28. A
- 29. B



- 30. A
- 31. C
- 32. A
- 33. D
- 34. C
- 35. C
- 36. B
- 37. A
- 38. B
- \_\_\_\_
- 39. B
- 40. A
- 41. B
- 42. A
- 43. B
- 44. A
- 45. A
- 46. A
- 47. C
- 48. C
- 49. C
- 50. B
- 51. C
- 52. A
- 53. A
- 54. A
- 55. B