# 数字系统设计实验报告 选号机的设计与实现



学院: 信息与通信工程学院

班级: \_\_\_\_2017211128\_\_\_\_

姓名: 郑宇博

学号: 2017210103

# 目录

| →, | 设计课题的任务要求 •••••     | 第 | 2 页 | 反 |
|----|---------------------|---|-----|---|
| _, | 系统设计 ••••••         | 第 | 3 页 | Į |
| 三、 | 仿真波形及波形分析 •••••     | 第 | 8 页 | Ę |
| 四、 | 代码 •••••            | 第 | 13  | 页 |
| 五、 | 功能说明及资源利用情况 ••••••• | 第 | 36  | 页 |
| 六、 | 故障及问题分析 •••••       | 第 | 39  | 页 |
| 七、 | 总结和讨论 •••••         | 第 | 41  | 页 |

## 一、设计课题的任务要求

#### 题目 选号机的设计与实现

设计一个选号机,可以选择以一位汉字、一位字母和五位阿拉伯数字组成一串号码。

#### (一)基本要求:

- 1、用 SW7 作为选号机开关,打开开关 SW7 后选号机自检: 8\*8 点阵和数码管 DISP7 DISP0 全亮 0.5S 熄灭 0.5S 重复三次,进入待机状态;
- 2、 使用按键 BTN7 进入选号状态,按以下顺序进行选号,当前面的号码未选定时,后 面的按键无效。具体要求如下:
  - a) 8\*8 点阵轮流显示"京""沪""吉""苏""川"五个汉字,每个汉字显示停留 时间 0.5S,按动 BTN6 选中当前显示的汉字,该汉字稳定显示:
  - b) 数码管 DISP5 上轮流显示"A""C""E""F""H""L"六个大写字母,每个字 母显示停留时间 0.4S,按动 BTN5 选中当前显示的字母,该字母稳定显示:
  - c) 数码管 DISP4 上轮流显示"0<sup>9</sup>"十个数字,每个数字显示停留时间 0.3S,按 动 BTN4 选中当前显示的数字,该数字稳定显示;
  - d) 数码管 DISP3 上轮流显示"0~9"十个数字,每个数字显示停留时间 0.2S,按 动 BTN3 选中当前显示的数字,该数字稳定显示:
  - e) 数码管 DISP2 上轮流显示"0~9"十个数字,每个数字显示停留时间 0.1S,按 动 BTN2 选中当前显示的数字,该数字稳定显示;
  - f) 数码管 DISP1 上轮流显示"0~9"十个数字,每个数字显示停留时间 0.08S,按 动 BTN1 选中当前显示的数字,该数字稳定显示;
  - g) 数码管 DISPO 上轮流显示"0<sup>9</sup>"十个数字,每个数字显示停留时间 0.05S,按 动 BTNO 选中当前显示的数字,该数字稳定显示;
- 3、 DISPO 内容选定后表示所有内容选择完毕, 所有内容整体以 2Hz 闪烁 三次以示提醒, 然后稳定显示;
  - 4、 使用按键 BTN7 可以重新讲入选号状态, 再一次讲行选号。

#### (二)提高要求:

- 1、 自检过程、各项内容滚动时、内容选定后进行闪烁提醒时伴有适当的音 乐,各个按 键按下时伴有按键音;
  - 2、 各个数码管显示数字的方式改为随机显示 " $0^{\sim}9$ " 十个数字中的一个:
  - 3、 自拟其他功能。

## 二、系统设计

#### (一)设计思路

- 1. 设计底层模块:分频模块,按键消抖模块,点阵解码模块,数码管解码模块,检测按键模块,开机自检模块,完成闪烁模块和按键声音模块
- 2. 设计项层模块: 在完成案件检测模块之后开始设计项层模块,加入开机自检和闪烁,最后加入按键声音。

整体分为 3 个状态。状态机需要设置两个"单刀双掷开关",在开机处有一个,在结束处为另一个。开机时开关 1 在 1 位置,进行开机自检操作;按下复位键之后开关到 2 位置,进行后续状态操作。结束时开关 2 本来打在 3 位置,为保持之前的显示,一旦结束,开关 2 打到 4 位置,在 4 位置执行结束亮灭显示和持续显示以及复位循环的操作。



#### (二)总体框图

#### 1. 流程图



#### 2. 状态转移图



Flag=0

Flag=1

Flag=0

Flag=1

Flag=0

点阵状态转移图

#### 3. RTL 图









#### (三)分块设计

#### 1. 分频器设计

分频器是指使输出信号频率为输入信号频率整数分之一的电子电路,为了节省资源,我的项目使用串行分频。先将 50MHz 的系统频率分成 500Hz 时钟和 20Hz 时钟各一个,再由 500Hz 时钟分出 12.5Hz 时钟,由 20Hz 时钟分出 10Hz、5Hz、2.5Hz、2Hz 的时钟。

分频器为后面所有功能提供时钟信号。

#### 2. 信号发生器设计

信号发生器由两部分组成: 按键消抖模块和按键统计模块。

在机械按键的触点闭合和断开时,都会产生抖动,为了保证系统能正确识别按键的开关,就必须对按键的抖动进行处理。系统检测到按键按下动作之后进行10ms~20ms 左右的延时,当前沿的抖动消失之后再一次检测按键的状态。如果仍然是按下的电平状态,则认为这是一次真正的按键按下;同样检测到按键释放,也要做 10ms~20ms 延时,检测到后沿抖动消失后认为是一个完整的按键弹起过程。此处我使用了脉冲边沿检测的方法: 用一个频率更高的时钟去触发要检测的信号,用两个寄存器去储存相邻两个时钟采集到的值,然后进行异或运算,如果不为零,代表发生了上升沿或者下降沿。

按键统计模块是为了实现后面的不可跳跃选择功能而设立的,类似于使能信号,只有当前一个按键对应的使能信号有效下当前按键有效时,当前按键的使能端也才会有效。

信号发生器输出为7个消抖完成的 KEY PULSE 和7个使能信号 FLAG。

#### 3. 译码器设计

译码器分为五个部分: *开机自检译码,结束译码,点阵译码,数码管译码,蜂鸣器译码。* 

开机自检译码只负责输出一种点阵的列信号和数码管段选信号,若单刀双掷 开关(RST)打到开机,则输出的是开机自检模块制造的列信号和数码管段选信 号。利用了一个频率为 2Hz 的 6 位计数器来控制输出。

**结束译码**只负责输出一种点阵的行扫描信号和数码管位选端信号。如果结束信号传来,则输出的行扫描信号和数码管位选端信号根据结束译码制造的信号输出。利用了一个频率为 2Hz 的 6 位计数器来控制输出。

**点阵译码器**负责输出循环信号产生的点阵图像,同时由**信号发生器**传来的 flag 信号判定是否保持输出不变。利用了一个频率为 2Hz 的 5 位计数器和一个 频率为 500Hz 的 8 位的计数器来进行行扫描和列赋值。

**数码管译码器**负责输出循环信号产生的数码管图像,同时由**信号发生器**传来的 flag 信号判定是否保持输出不变。此处利用了 6 个不同频率(来自**分频器**)的 4 位计数器,来控制不同数码管的更换数字频率,同时使用一个频率为 500Hz 的 6 位计数器来控制数码管的位选输出信号。

蜂鸣器译码负责输出不同频率的音频信号,它的使能来自信号发生器,同时在这个模块中我设置了6个分频器来制造6个音阶,再引入来自分频器的500Hz 频率,便制造了7个音阶,在不同按键有效时或者开机关机时放出不同的声音信号。

# 三、仿真波形及波形分析

(一) 全过程仿真(顶层模块仿真)



开机自检部分



开机自检内容如上图所示,经过几个时间周期之后,将 SW\_7 拨码开关的值变为 1,等 待下一个时间周期的上升沿到来时开始自检,所有点阵和晶体管亮灭三次后进入全 0 的待 机状态,等待 rst 按键的到来进行循环扫描显示内容

Where

Re Est Verw Add Format Tools Sociemaks Window Help

Where

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Format Tools Sociemaks Window Help

The Set Verw Add Fo

选汉字部分

RST 信号到来之后,开始循环扫描,给 But ton [6] 一个高电平信号,则点阵对应的汉字的扫秒停止循环,保持选好的汉字显示,而数码管的扫描还在继续。

选字母, 数字和结束部分



由上图可以看到,依次给 button[5]到 Button[0]一个高电平信号,数码管的段选渐渐变为恒定的值,直到按下 Button[0],数码管的段选彻底固定,并进入结束阶段。在这个过程中,如果在 Button[m]还没有给过高电平的时候,提前按下了 Button[n],(m>n),则 Button[n]对应的数码管并不会停止显示。这与另一个模块 JUDGE\_FLAG 的相关功能有管,其仿真请看第 10 页。结束后系统有三个亮灭周期,完成后显示选好的所有号码。

## (二) 分模块仿真

## 1. 开机自检模块仿真



开机后即 SW\_7 赋值为 1 后,系统在下一个时钟上升沿开始自检,对列和段选的控制为 1->0->1->0->1->0,然后保持。

#### 2. 分频器模块仿真



此仿真直接使用 Quartus 自带的 Simulation Waveform Editor 进行,模拟的是四分频的分频器,至于我的项目里其他分频器的仿真占用篇幅较多就不一一说明。

#### 3. 点阵仿真



由上图可见,点阵的输出为行扫描和列赋值的结合。在循环扫描过程中,计数器模为5,每五个计数周期循环一次。

## 4. 数码管仿真





数码管为段选和位选同时进行,而不同位的变化频率不同,造成仿真波形中有的段较密,有的段较疏。在数码管的解码过程中,24位计数器以不同的时间信号进行计数控制不同的位的频率,可以从第二张图看出。

### 5. 检测按键仿真



每一个消抖过的按键对应一个 flag, 当按照  $Button [6] \rightarrow Button [0]$ 的顺序依次赋一段时间高电平时, $flag[6] \rightarrow flag[0]$  也会依次置零。若不按照  $6\rightarrow 0$  的顺序赋高电平,则 flag 不会随之改变,只有前一个按键对应的 flag 已经置零时才会改变当前 flag 的值,以此控制按键顺序。

## 6. 蜂鸣器译码仿真



在蜂鸣器译码模块中,将时钟分为 6 个频率,作为不同的音阶,在输入的 3 位二进制数 beep 不同时,蜂鸣器的工作频率不同,对应不同的声音,beep 的值由按键检测蜂鸣器模块和开关机检测模块控制。

# 四、代码

module numchooser(clk,rst,row,col,digitscan,digitcath,Button,SW 7,beepout);

```
input clk,rst;
input [6:0] Button;
                           //按键
input SW 7;
                               //总开关
output [7:0]row;
                           //点阵的行总线
output [7:0]col;
                           //点阵的列总线
output [7:0]digitscan;
                       //数码管段选总线
output [7:0]digitcath;
                       //数码管位选总线
                           //蜂鸣器总线
output beepout;
                       //分频时钟
wire [6:0] clk seven;
                           //按键统计
wire [6:0] flag;
wire [6:0] Button pulse; //消抖按键
wire clk 500;
//开机自检信号判断
reg begin signal;
wire begin signal temp;
assign begin signal temp=begin signal;
always@(posedge clk or posedge rst or negedge SW 7) begin
if(SW 7==0)begin
   begin signal <= 0;
   end
else if(rst) begin
   begin signal <= 1;
   end
else
   begin signal <= begin signal;
end
//结束信号判断
reg end signal;
wire end signal temp;
assign end signal temp=end signal;
always@(posedge clk or posedge rst or negedge flag[0])begin
if(flag[0]==0)begin
   end signal <= 1;
   end
else
   end signal <= 0;
end
```

```
//分频器例化
```

```
time_divider u_divide(
    .clk(clk),
    .clk seven(clk seven),
    .clk 500(clk 500)
);
//信号发生器例化
signal creater u signal(
    .clk(clk),
    .rst(rst),
    .Button pulse(Button pulse),
    .flag(flag),
    .Button(Button),
    .clk_500(clk_500)
    );
//译码器例化
decoder u decode(
    .clk(clk),
    .SW_{7}(SW_{7}),
    .clk 500(clk 500),
    .rst(rst),
    .Button(Button),
    .clk seven(clk seven),
    .begin signal temp(begin signal temp),
    .end signal temp(end signal temp),
    .beepout(beepout),
    .flag(flag),
    .digitscan(digitscan),
    .row(row),
    .digitcath(digitcath),
    .col(col)
);
endmodule
//译码器模块
module
```

decoder(clk,clk 500,rst,Button,SW 7,clk seven,begin signal temp,end signal temp,

```
flag, beepout, col, digits can, row, digit cath);
input clk,clk 500,rst,begin signal temp,end signal temp;
input SW 7;
input [7:0]Button;
input [6:0]clk seven;
input [6:0]flag;
output beepout;
output [7:0]col;
output [7:0]digitscan;
output[7:0]row;
output[7:0]digitcath;
wire [7:0]col temp1;
                            //列线 1
                            //列线 2
wire [7:0]col temp2;
wire [7:0]digit seg1;
                        //段选线 1
                        //段选线 2
wire [7:0]digit seg2;
                                //行扫线 1
wire [7:0]row temp1;
wire [7:0] digitcath temp1;
                            //位选线 1
wire [2:0]beep 1;
                                    //蜂鸣器次级分支线
wire [2:0]beep1;
                            //蜂鸣器最低分支线
wire [2:0]beep2;
wire row signal;
wire digit signal;
wire [2:0]beep 2;
wire [2:0]beep;
//连线
assign col=begin signal temp?col temp1:col temp2;
assign digitscan = begin signal temp ? digit seg1 : digit seg2;
//连线
assign row=row signal?8'b11111111:row temp1;
assign digitcath = digit signal ? 8'b11111111:digitcath temp1;
//连线
assign beep 1=begin signal temp?beep2:beep1;
                                              //按键音
assign beep=end signal temp?beep 2:beep 1;
judgeFlag beep u beep2(
                                            //按键统计(蜂鸣器)
    .clk(clk),
    .Button(Button),
    .beep(beep2)
    );
                                        //开机自检解码
start check u start(
    .clk 2Hz(clk seven[6]),
```

```
.SW 7(SW 7),
    .col(col temp2),
    .digit_seg(digit_seg2),
    .beep(beep1)
    );
                                                   //结束解码
end check u end(
    .clk_2Hz(clk_seven[6]),
    .end signal(end signal temp),
    .beep_2(beep_2),
    .row signal(row signal),
    .digit signal(digit signal)
    );
                                               //点阵解码
decode lattice
                   u7(
    .clk 500(clk 500),
    .clk 2Hz(clk seven[6]),
    .rst(rst),
    .row(row_temp1),
    .col(col temp1),
    .flag(flag[6])
);
decode digit u digit(
                                          //数码管解码
    .clk 500(clk 500),
    .flag(flag[6:0]),
    .clk1(clk seven[0]),
    .clk2(clk seven[1]),
    .clk3(clk seven[2]),
    .clk4(clk_seven[3]),
    .clk5(clk_seven[4]),
    .clk6(clk seven[5]),
    .rst(rst),
    .digit seg(digit seg1),
    .digit_cath(digitcath_temp1)
);
beep_on u_beep(
                                               //按键音解码
    .clk(clk),
    .clk 500(clk 500),
    .rst(rst),
    .beep(beep),
    .beepout(beepout)
);
endmodule
```

#### //信号发生器模块

```
module signal creater(clk,rst,Button pulse,flag,Button,clk 500);
input clk,rst,clk 500;
output [6:0] flag;
input
        [6:0]Button;
output [6:0]Button pulse;
                                                    //按键判断统计
judgeFlag u_flag(
    .clk(clk),
    .rst(rst),
    .Button pulse(Button pulse),
    .flag(flag)
    );
debounce #(.N(7)) u debounce(
                                               //消抖
    .clk(clk),
    .rst(rst),
    .key(~Button),
    .key_pulse(Button_pulse),
    );
Endmodule
//分频器模块
module time divider(clk,clk seven,clk 500);
input clk;
output [6:0]clk seven;
output clk 500;
divider3 #(.N(50000)) u clk 500(
                                          //500Hz
    .clkin(clk),
    .clkout(clk_500)
    );
divider2 #(.N(5)) u clk 6(
                                               //2Hz
    .clkin(clk seven[0]),
    .clkout(clk_seven[6])
    );
divider2 #(.N(1)) u clk 5(
                                               //2.5Hz
    .clkin(clk_seven[3]),
    .clkout(clk seven[5])
    );
divider2 #(.N(3)) u clk 4(
                                               //3.3Hz
```

```
.clkin(clk seven[0]),
    .clkout(clk seven[4])
    );
divider2 #(.N(1)) u clk 3(
                                               //5Hz
    .clkin(clk seven[2]),
    .clkout(clk seven[3])
    );
                                               //10Hz
divider2 #(.N(1)) u_clk_2(
    .clkin(clk seven[0]),
    .clkout(clk seven[2])
    );
divider4 #(.N(20)) u clk 1(
                                           //12.5Hz
    .clkin(clk 500),
    .clkout(clk seven[1])
    );
divider1 #(.N(1250000)) u clk 0(
                                          //20Hz
    .clkin(clk),
    .clkout(clk seven[0])
    );
endmodule
//按键音译码器
module beep on(clk,clk 500,rst,beep,beepout);
input clk,clk 500,rst;
input[2:0]beep;
reg[14:0] div buffer1;
reg[14:0] div buffer2;
reg[14:0] div buffer3;
reg[14:0] div_buffer4;
reg[13:0] div_buffer5;
reg[13:0] div buffer6;
reg clk temp1;
reg clk temp2;
reg clk_temp3;
reg clk temp4;
reg clk_temp5;
reg clk temp6;
output reg beepout;
```

```
always@(posedge clk or posedge rst) //分频器
begin
  if(rst)
    begin
       div buffer1 <= 1'b0;
        clk temp1 \le 1'b0;
     end
  else if(div buffer1=15'd23912)
    begin
       div buffer1 <= 1'b0;
       clk temp1 <= ~clk temp1;
     end
  else
    div buffer1 <=div buffer1+1'b1;
end
always@(posedge clk or posedge rst) //分频器
begin
  if(rst)
    begin
       div buffer2 <= 1'b0;
        clk temp2 \le 1'b0;
     end
  else if(div_buffer2==15'd21283)
    begin
       div buffer2 <= 1'b0;
       clk temp2 \le -clk temp2;
     end
  else
    div buffer2 <=div buffer2+1'b1;
end
always@(posedge clk or posedge rst) //分频器
begin
  if(rst)
    begin
       div buffer3 <= 1'b0;
        clk temp3 <= 1'b0;
     end
  else if(div buffer3=15'd18961)
    begin
       div buffer3 <= 1'b0;
       clk temp3 \le -clk temp3;
     end
  else
```

```
div buffer3 <=div buffer3+1'b1;
end
always@(posedge clk or posedge rst) //分频器
begin
  if(rst)
    begin
       div buffer4 <= 1'b0;
        clk temp4 <= 1'b0;
     end
  else if(div buffer4=15'd17897)
    begin
       div buffer4<= 1'b0;
       clk temp4<= ~clk temp4;
     end
  else
    div buffer4<=div buffer4+1'b1;
end
always@(posedge clk or posedge rst) //分频器
begin
  if(rst)
    begin
       div buffer5 <= 1'b0;
        clk temp5 <= 1'b0;
     end
  else if(div buffer5=15'd15944)
    begin
       div buffer5<= 1'b0;
       clk temp5<= ~clk temp5;
     end
  else
    div_buffer5<=div_buffer5+1'b1;
end
always@(posedge clk or posedge rst) //分频器
begin
  if(rst)
    begin
       div buffer6 <= 1'b0;
        clk temp6 \le 1'b0;
     end
  else if(div_buffer6==15'd14205)
    begin
       div buffer6<= 1'b0;
       clk temp6 <= ~clk temp6;
     end
```

```
else
    div buffer6<=div buffer6+1'b1;
end
always@(posedge clk )begin
case(beep)
    3'b001:beepout<=clk temp1;
    3'b010:beepout<=clk temp2;
    3'b011:beepout<=clk temp3;
    3'b100:beepout<=clk temp4;
    3'b101:beepout<=clk temp5;
    3'b110:beepout<=clk temp6;
    3'b111:beepout<=clk 500;
    default:beepout<=0;</pre>
    endcase
end
endmodule
//开机自检译码
module start check(clk_2Hz,SW_7,col,digit_seg,beep);
input clk 2Hz,SW 7;
output reg [7:0]col;
output reg[7:0] digit_seg;
output reg[2:0] beep;
reg [3:0] code;
reg flag;
always @(posedge clk 2Hz) begin
    if(SW 7==0)
        begin
            flag<=1'b1;
            code \le 0;
            col<=8'b0000 0000;
            digit seg<=8'b00000000;
            beep \le 0;
        end
    else if(SW_7 == 1)
    begin
            if(code=6)
```

begin

flag <= 0;

```
col <= 0;
                     digit seg<=0;
                     beep<=0;
                 end
            else if(flag) begin
                 col<=~col;
                 digit seg <= ~digit seg;
                beep<=beep+1;
                 code \le code + 1;
                 end
            else
            begin
            col <= 0;
            digit seg<=0;
            beep \le 0;
            end
        end
    else begin
        code<=code;
        beep<=0;
    end
end
endmodule
//结束译码
module end check(clk 2Hz,end signal,beep 2,row signal,digit signal);
input clk 2Hz;//要传 2Hz
input end signal;
output reg row signal;
output reg digit_signal;
output reg [2:0]beep 2;
reg [3:0] code;
reg temp;
always@(posedge clk_2Hz)begin
if(end_signal==0)
        begin
            temp<=1'b1;
            code \le 0;
            row signal <= 0;
            digit_signal<=0;
            beep 2 \le 0;
        end
```

```
else if(end signal==1)
    begin
            if(code=6)
                begin
                    temp<=0;
                    row signal <= 0;
                    digit signal <= 0;
                    beep 2<=0;
                end
            else if(temp) begin
                row signal <= ~row signal;
                digit signal <= ~digit signal;
                beep 2<=beep 2+1;
                code \le code + 1;
                end
            else
            begin
            row signal <= 0;
            digit_signal<=0;
            beep 2<=0;
            end
        end
    else begin
        code<=code;
        beep 2<=0;
    end
    end
endmodule
//按键声音判断统计
module judgeFlag beep(clk,Button,beep);
input clk;
input [6:0]Button;
output reg[2:0] beep;
always@(posedge clk) begin
    if(Button[0])begin
                beep<=3'b001;
            end
    else if(Button[1])begin
                beep<=3'b010;
            end
    else if(Button[2])begin
                beep<=3'b011;
```

```
end
    else if(Button[3])begin
                 beep<=3'b100;
             end
    else if(Button[4])begin
                 beep<=3'b101;
             end
    else if(Button[5])begin
                 beep<=3'b110;
             end
    else if(Button[6])begin
                 beep<=3'b111;
             end
    else begin
             beep \le 0;
        end
end
endmodule
//按键判断模块
module judgeFlag(clk,rst,flag,Button pulse);
input clk,rst;
input [6:0]Button_pulse;
output reg [6:0]flag;
initial
    begin
    flag<=7'b111 1111;
    end
always @(posedge clk or posedge rst ) begin
    if (rst) begin
        // reset
        flag <= 7'b111_1111;
    end
    else if (Button_pulse[6]) begin
        flag[6] \le 0;
    end
    else if (Button_pulse[5] & flag[6] == 0) begin
        flag[5] <= 0;
    end
    else if (Button_pulse[4] & flag[5] == 0) begin
        flag[4] <= 0;
```

```
end
    else if (Button pulse[3] & flag[4] == 0) begin
        flag[3] <= 0;
    end
    else if (Button pulse[2] & flag[3] = 0) begin
        flag[2] <= 0;
    end
    else if (Button_pulse[1] & flag[2] = 0) begin
        flag[1] <= 0;
    else if (Button pulse[0] & flag[1] == 0) begin
        flag[0]<=0;
    end
    else begin
        flag<=flag;
    end
end
endmodule
//数码管译码器
module
                decode digit(clk 500,flag,clk1,clk2,clk3,clk4,clk5,clk6,rst,digit seg,
digit cath);
    input clk 500;
    input clk1,clk2,clk3,clk4,clk5,clk6;
    input rst;
    input [5:0]flag;
    output reg[7:0] digit seg;
    output reg[7:0] digit cath;
    reg [23:0] code;
    reg [3:0] digit;
    reg [2:0] cnt;
always@(posedge clk 500 or posedge rst)//计数器
    begin
        if (rst)
             cnt <= 0;
        else if(cnt==5)
             cnt<=0;
        else cnt<=cnt+1;
    end
always@(posedge clk1 or posedge rst)
```

```
begin
        if(rst)
        code[3:0]<=4'b0;
        else if(flag[0]==1)
             begin
                 if(code[3:0]=4'h9)
                      begin
                          code[3:0] \le 0;
                      end
                 else
                      code[3:0] \le code[3:0]+1;
             end
        else
             code[3:0] < = code[3:0];
    end
always@(posedge clk2 or posedge rst)
    begin
        if(rst)
        code[7:4]<=0;
        else if(flag[1]==1)
             begin
                 if(code[7:4]==4'h9)
                      begin
                          code[7:4] <= 0;
                      end
                 else
                      code[7:4] \le code[7:4]+1;
             end
        else
             code[7:4] < = code[7:4];
    end
always@(posedge clk3 or posedge rst)
    begin
        if(rst)
        code[11:8]<=0;
        else if(flag[2]=1)
             begin
                 if(code[11:8]==4'h9)
                      begin
                          code[11:8] \le 0;
                      end
                 else
```

```
code[11:8] \le code[11:8]+1;
            end
        else
            code[11:8]<=code[11:8];
    end
always@(posedge clk4 or posedge rst)
    begin
        if(rst)
        code[15:12]<=0;
        else if(flag[3]==1)
            begin
                if(code[15:12]==4'h9)
                     begin
                         code[15:12]<=0;
                     end
                else
                     code[15:12] \le code[15:12]+1;
            end
        else
            code[15:12]<=code[15:12];
    end
always@(posedge clk5 or posedge rst)
    begin
        if(rst)
        code[19:16]<=0;
        else if(flag[4]==1)
            begin
                if(code[19:16]==4'h9)
                     begin
                         code[19:16]<=0;
                     end
                else
                     code[19:16] \le code[19:16]+1;
            end
        else
            code[19:16]<=code[19:16];
    end
always@(posedge clk6 or posedge rst)
    begin
        if(rst)
        code[23:20]<=4'ha;
```

```
else if(flag[5]==1)
            begin
                if(code[23:20]==4'hf)
                    begin
                        code[23:20]<=4'ha;
                    end
                else
                    code[23:20] \le code[23:20]+1;
            end
        else
            code[23:20]<=code[23:20];
    end
always @(clk 500) begin
    case (digit)
    4'h0:
          digit seg <= 8'b11111100;//显示 0
    4'h1:
           digit seg <= 8'b01100000;//显示 1
    4'h2:
           digit seg <= 8'b11011010;//显示 2
    4'h3: digit seg <= 8'b11110010;//显示 3
    4'h4:
           digit seg <= 8'b01100110;//显示 4
    4'h5:
           digit seg <= 8'b10110110;//显示 5
    4'h6:
           digit seg <= 8'b10111110;//显示 6
    4'h7:
           digit seg <= 8'b11100000;//显示 7
    4'h8:
           digit seg <= 8'b11111110;//显示 8
    4'h9:
           digit seg <= 8'b11110110;//显示 9
    4'hA:
           digit seg <= 8'b11101110;//显示 A
    4'hB: digit seg <= 8'b10011100;//显示 C
    4'hC:
           digit seg <= 8'b10011110;//显示 E
    4'hD:
           digit seg <= 8'b10001110;//显示 F
    4'hE:
           digit seg <= 8'b01101110;//显示 H
    4'hF:
           digit seg <= 8'b00011100;//显示 L
    default:;
    endcase
end
always @(posedge clk 500) begin
    case(cnt)
    3'h0: begin
        digit cath<=8'b1111 1110;
        digit<=code[3:0];
    end
    3'h1: begin
        digit cath<=8'b1111 1101;
        digit <= code[7:4];
    end
```

```
3'h2: begin
        digit cath<=8'b1111 1011;
        digit<=code[11:8];
    end
    3'h3: begin
        digit cath<=8'b1111 0111;
        digit<=code[15:12];
    end
    3'h4: begin
        digit_cath<=8'b1110_1111;
        digit<=code[19:16];
    end
    3'h5: begin
        digit cath<=8'b1101 1111;
        digit<=code[23:20];
    end
    default:;
    endcase
end
    endmodule
//点阵显示译码器
module decode lattice(clk 500,clk 2Hz, rst, row, col,flag);
    input clk_500;
    input clk 2Hz;
    input rst,flag;
    reg [3:0] code;
    output reg [7:0] row;
    output reg [7:0] col;
    reg [63:0] col temp;
    reg [2:0] cnt;
    always@(posedge clk 2Hz or posedge rst)
                                                  //计数器 1
        begin
            if(rst)
                begin
                     code \le 0;
                 end
            else if(flag==1)
                begin
                     if(code==4'h4)
                         begin
```

```
code \le 0;
                         end
                     else begin
                         code \le code + 1;
                         end
                end
            else begin
                code<=code;
            end
        end
    always @(posedge clk 500) begin
                                              //计数器 2
    if (rst) begin
    cnt<=0;
    end
    else begin
    cnt \le cnt + 1;
    end
    end
                                          //扫描
always @(posedge clk_500) begin
    case(cnt)
        3'h0: begin
            row<=8'b1111_1110;
            col \leq col temp[7:0];
        end
        3'h1: begin
            row<=8'b1111_1101;
            col \leq col_{temp[15:8]};
        end
        3'h2: begin
            row<=8'b1111_1011;
            col<=col_temp[23:16];
        end
        3'h3: begin
            row<=8'b1111_0111;
            col<=col_temp[31:24];
        end
        3'h4: begin
            row<=8'b1110_1111;
            col<=col_temp[39:32];
        end
        3'h5: begin
            row<=8'b1101 1111;
```

```
col \leq col temp[47:40];
      end
      3'h6: begin
         row<=8'b1011 1111;
          col \leq col temp[55:48];
      end
      3'h7: begin
         row<=8'b0111 1111;
          col \leq col temp[63:56];
      end
      default:;
   endcase
   end
                          //换字
always @(clk 500) begin
   case(code)
      4'h0:
                                 col temp
64'b00010000\ 111111111\ 011111110\ 01000010\ 011111110\ 01010100\ 11010010\ 0011
0000;
      4'h1:
                                 col temp
64'b11000100 01011111 10010001 00011111 01010001 01010000 10100000 101
00000;
      4'h2:
                                 col temp
1110;
      4'h3:
                                 col temp
01100;
      4'h4:
                                 col temp
64'b01001001 \ 01001001 \ 01001001 \ 01001001 \ 01001001 \ 01001001 \ 01001001 \ 01001001 \ 10
001001;
   endcase
end
endmodule
//按键消抖模块
module debounce (clk,rst,key,key_pulse);
                                    //要消除的按键的数量
parameter N = 1;
input clk;
input rst;
input [N-1:0]
                                      //输入的按键
            key;
                                      //按键动作产生的脉冲
output [N-1:0]
             key pulse;
                                   //定义一个寄存器型变量存储上一个
reg [N-1:0]
          key rst pre;
```

```
触发时的按键值
reg [N-1:0]
                                 //定义一个寄存器变量储存储当前
          key rst;
时刻触发的按键值
                                   //检测到按键由高到低变化是产
wire [N-1:0]
           key edge;
生一个高脉冲
//利用非阻塞赋值特点,将两个时钟触发时按键状态存储在两个寄存器变量中
always @(posedge clk or posedge rst)
begin
   if (rst) begin
                                    //初始化时给 key rst 赋值全为
       key rst \leq \{N\{1'b1\}\};
1, {}中表示 N 个 1
       key rst pre \leq \{N\{1'b1\}\}\;
   end
   else begin
       key rst <= key;
                                     //第一个时钟上升沿触发之后
key 的值赋给 key rst,同时 key rst 的值赋给 key rst pre
                                  //非阻塞赋值。相当于经过两个时
       key rst pre <= key rst;
钟触发, key rst 存储的是当前时刻 key 的值, key rst pre 存储的是前一个时钟的
key 的值
   end
 end
assign key edge = key rst pre & (~key rst);//脉冲边沿检测。当 key 检测到下降
沿时, key edge 产生一个时钟周期的高电平
reg [17:0]cnt;
                             //产生延时所用的计数器, 时钟 500Hz,
要延时 20ms 左右时间,至少需要 4 位计数器
//此处改动 17->3
//产生 20ms 延时, 当检测到 key edge 有效是计数器清零开始计数
always @(posedge clk or posedge rst)
 begin
   if(rst)
      cnt <= 18'h0:
                          //此处改动 18->4
   else if(key edge)
      cnt \le 18'h0;
   else
      cnt \le cnt + 1'h1;
   end
              key_sec_pre;
                                    //延时后检测电平寄存器变量
      [N-1:0]
reg
      [N-1:0]
              key sec;
reg
```

//延时后检测 key,如果按键状态变低产生一个时钟的高脉冲。如果按键状态是高的话说明按键无效

```
always @(posedge clk or posedge rst)
 begin
     if (rst)
          key sec \leq \{N\{1'b1\}\};
     else if (cnt==18'h3ffff)
                                   //此处改动 18'h3ffff->4'hf
          key sec <= key;
 end
always @(posedge clk or posedge rst)
 begin
     if (rst)
          key sec pre \leq \{N\{1'b1\}\};
     else
          key sec pre <= key sec;
end
assign key pulse = key sec pre & (~key sec);
endmodule
```

## //分频器模块1

```
module divider1(clkin, clkout);
parameter N = 1;
input clkin;
output reg clkout;
reg [21:0] cnt;
initial
begin
clkout=0;
cnt=0;
end
always @(posedge clkin) begin
    if (cnt==N) begin
         clkout <= !clkout;</pre>
         cnt \le 0;
    end
    else begin
         cnt \le cnt + 1;
    end
end
endmodule
```

## //分频器模块 2

```
module divider2(clkin, clkout);
parameter N = 1;
input clkin;
output reg clkout;
reg [2:0] cnt;
initial
begin
clkout=0;
cnt=0;
end
always @(posedge clkin) begin
    if (cnt==N) begin
         clkout <= !clkout;
         cnt \le 0;
    end
    else begin
         cnt \le cnt + 1;
    end
end
endmodule
```

#### //分频器模块3

```
module divider3(clkin, clkout);
parameter N = 1;
input clkin;
output reg clkout;
reg [15:0] cnt;
initial
begin
clkout=0;
cnt=0;
end
always @(posedge clkin) begin
    if (cnt==N) begin
         clkout <= !clkout;</pre>
         cnt \le 0;
    end
    else begin
         cnt \le cnt + 1;
    end
end
endmodule
```

## //分频器模块 4

```
module divider4(clkin, clkout);
parameter N = 1;
input clkin;
output reg clkout;
reg [4:0] cnt;
initial
begin
clkout=0;
cnt=0;
end
always @(posedge clkin) begin
    if (cnt==N) begin
        clkout <= !clkout;</pre>
        cnt <= 0;
    end
    else begin
        cnt <= cnt + 1;
    end
end
endmodule
```

## 五、功能说明及资源利用情况

#### (一) 实现功能:

#### 基本要求:

- 1、用 SW7 作为选号机开关,打开开关 SW7 后选号机自检: 8\*8 点阵和数码管 DISP7~DISP0 全亮 0.5S 熄灭 0.5S 重复三次,进入待机状态:
- 2、 使用按键 BTN7 进入选号状态,按以下顺序进行选号,当前面的号码未选定时,后 面的按键无效。具体要求如下:
  - a) 8\*8 点阵轮流显示"京""沪""吉""苏""川"五个汉字, 每个汉字显示停留 时间 0.5S, 按动 BTN6 选中当前显示的汉字, 该汉字稳定显示;
  - b) 数码管 DISP5 上轮流显示"A""C""E""F""H""L"六个大写字母,每个字 母显示停留时间 0.4S,按动 BTN5 选中当前显示的字母,该字母稳定显示;
  - c) 数码管 DISP4 上轮流显示"0~9"十个数字,每个数字显示停留时间 0.3S,按 动 BTN4 选中当前显示的数字,该数字稳定显示;
  - d) 数码管 DISP3 上轮流显示"0~9"十个数字,每个数字显示停留时间 0.2S,按 动 BTN3 选中当前显示的数字,该数字稳定显示:
  - e) 数码管 DISP2 上轮流显示"0~9"十个数字,每个数字显示停留时间 0.1S,按 动 BTN2 选中当前显示的数字,该数字稳定显示;
  - f) 数码管 DISP1 上轮流显示" $0^{\sim}9$ "十个数字,每个数字显示停留时间 0.08S,按 动 BTN1 选中当前显示的数字,该数字稳定显示;
  - g) 数码管 DISPO 上轮流显示"0~9"十个数字,每个数字显示停留时间 0.05S,按 动 BTNO 选中当前显示的数字,该数字稳定显示;
- 3、 DISPO 内容选定后表示所有内容选择完毕,所有内容整体以 2Hz 闪烁 三次以示提醒, 然后稳定显示;
  - 4、 使用按键 BTN7 可以重新进入选号状态, 再一次进行选号。

#### 提高要求:

自检过程、各项内容滚动时、内容选定后进行闪烁提醒时伴有适当的音乐, 各个按 键按下时伴有按键音。

#### (二)资源利用情况



资源占用率: 44% (563/1270) 引脚占用率: 37% (43/116)



# 管脚分配

| Node Name                 | Direction | Location | I/O Bank | itter Location | I/O Standard | Reserved | arrent Streng | ict Preservati |
|---------------------------|-----------|----------|----------|----------------|--------------|----------|---------------|----------------|
| Button[6]                 | Input     | PIN_123  | 2        | PIN_123        | 3.3-V LVTTL  |          | 16mAault)     |                |
| Button[5]                 | Input     | PIN_122  | 2        | PIN_122        | 3.3-V LVTTL  |          | 16mAault)     |                |
| Button[4]                 | Input     | PIN_121  | 2        | PIN_121        | 3.3-V LVTTL  |          | 16mAault)     |                |
| Button[3]                 | Input     | PIN_91   | 3        | PIN_91         | 3.3-V LVTTL  |          | 16mAault)     |                |
| Button[2]                 | Input     | PIN_89   | 3        | PIN 89         | 3.3-V LVTTL  |          | 16mAault)     |                |
| Button[1]                 | Input     | PIN_20   | 1        | PIN_20         | 3.3-V LVTTL  |          | 16mAault)     |                |
| Button[0]                 | Input     | PIN_61   | 4        | PIN_61         | 3.3-V LVTTL  |          | 16mAault)     |                |
| in_ SW 7                  | Input     | PIN 125  | 2        | PIN 125        | 3.3-V LVTTL  |          | 16mAault)     |                |
| beepout                   | Output    | PIN 60   | 4        | PIN 60         | 3.3-V LVTTL  |          | 16mAault)     |                |
| ⊩ clk                     | Input     | PIN_18   | 1        | PIN_18         | 3.3-V LVTTL  |          | 16mAault)     |                |
| ° <sup>ut</sup> col[7]    | Output    | PIN_22   | 1        | PIN_22         | 3.3-V LVTTL  |          | 16mAault)     |                |
| <sup>24</sup> col[6]      | Output    | PIN 21   | 1        | PIN 21         | 3.3-V LVTTL  |          | 16mAault)     |                |
| ° col[5]                  | Output    | PIN_16   | 1        | PIN_16         | 3.3-V LVTTL  |          | 16mAault)     |                |
| ° col[4]                  | Output    | PIN_15   | 1        | PIN_15         | 3.3-V LVTTL  |          | 16mAault)     |                |
| ° col[3]                  | Output    | PIN_14   | 1        | PIN_14         | 3.3-V LVTTL  |          | 16mAault)     |                |
| ° col[2]                  | Output    | PIN_13   | 1        | PIN 13         | 3.3-V LVTTL  |          | 16mAault)     |                |
| ° col[1]                  | Output    | PIN_12   | 1        | PIN_12         | 3.3-V LVTTL  |          | 16mAault)     |                |
| ° col[0]                  | Output    | PIN_11   | 1        | PIN_11         | 3.3-V LVTTL  |          | 16mAault)     |                |
| digitcath[7]              | Output    | PIN_31   | 1        | PIN 31         | 3.3-V LVTTL  |          | 16mAault)     |                |
| digitcath[6]              | Output    | PIN_30   | 1        | PIN_30         | 3.3-V LVTTL  |          | 16mAault)     |                |
| digitcath[5]              | Output    | PIN_70   | 4        | PIN 70         | 3.3-V LVTTL  |          | 16mAault)     |                |
| digitcath[4]              | Output    | PIN_69   | 4        | PIN 69         | 3.3-V LVTTL  |          | 16mAault)     |                |
| digitcath[3]              | Output    | PIN_68   | 4        | PIN_68         | 3.3-V LVTTL  |          | 16mAault)     |                |
| digitcath[2]              | Output    | PIN 67   | 4        | PIN 67         | 3.3-V LVTTL  |          | 16mAault)     |                |
| digitcath[1]              | Output    | PIN_66   | 4        | PIN 66         | 3.3-V LVTTL  |          | 16mAault)     |                |
| digitcath[0]              | Output    | PIN_63   | 4        | PIN 63         | 3.3-V LVTTL  |          | 16mAault)     |                |
| digitscan[7]              | Output    | PIN_62   | 4        | PIN_62         | 3.3-V LVTTL  |          | 16mAault)     |                |
| digitscan[6]              | Output    | PIN_59   | 4        | PIN 59         | 3.3-V LVTTL  |          | 16mAault)     |                |
| 5 11                      | - :       | =        |          | ===            |              |          |               |                |
| digitscan[5]              | Output    | PIN_58   | 4        | PIN_58         | 3.3-V LVTTL  |          | 16mAault)     |                |
| digitscan[4]              | Output    | PIN_57   | 4        | PIN_57         | 3.3-V LVTTL  |          | 16mAault)     |                |
| digitscan[3]              | Output    | PIN_55   | 4        | PIN_55         | 3.3-V LVTTL  |          | 16mAault)     |                |
| digitscan[2]              | Output    | PIN_53   | 4        | PIN_53         | 3.3-V LVTTL  |          | 16mAault)     |                |
| digitscan[1]              | Output    | PIN_52   | 4        | PIN_52         | 3.3-V LVTTL  |          | 16mAault)     |                |
| digitscan[0]              | Output    | PIN_51   | 4        | PIN_51         | 3.3-V LVTTL  |          | 16mAault)     |                |
| " row[7]                  | Output    | PIN_1    | 1        | PIN_1          | 3.3-V LVTTL  |          | 16mAault)     |                |
| row[6]                    | Output    | PIN_2    | 1        | PIN_2          | 3.3-V LVTTL  |          | 16mAault)     |                |
| ut row[5]                 | Output    | PIN_3    | 1        | PIN_3          | 3.3-V LVTTL  |          | 16mAault)     |                |
| row[4]                    | Output    | PIN_4    | 1        | PIN_4          | 3.3-V LVTTL  |          | 16mAault)     |                |
| out row[3]                | Output    | PIN_5    | 1        | PIN_5          | 3.3-V LVTTL  |          | 16mAault)     |                |
| row[2]                    | Output    | PIN_6    | 1        | PIN_6          | 3.3-V LVTTL  |          | 16mAault)     |                |
| " row[1]                  | Output    | PIN_7    | 1        | PIN_7          | 3.3-V LVTTL  |          | 16mAault)     |                |
| out row[0]                | Output    | PIN_8    | 1        | PIN_8          | 3.3-V LVTTL  |          | 16mAault)     |                |
| - rst                     | Input     | PIN_124  | 2        | PIN_124        | 3.3-V LVTTL  |          | 16mAault)     |                |
| < <new node="">&gt;</new> |           |          |          |                |              |          |               |                |

## 六、故障及问题分析

#### (一) 双线串行分频的延迟问题

在分 12. 5Hz 和 20Hz 之后的频率时,12. 5Hz 的原频率来自 500Hz, 20Hz 的原频率来自 50MHz,这样采用双线串行分频会导致时间信号之间由一定的延迟,对信号造成一定影响,但由于延迟很小,分频倍数很高,延迟可以忽略,在仿真和实验中也没有出现延迟问题,于是决定就采用双线串行分频。

#### (二) 开机自检和结束的选择问题

在设计后期,对顶层模块进行优化的时候,关于开机自检的方式产生了疑问,开机时制造一个开始信号,却不清楚要怎么传,后来想到了单刀双掷开关的方法,利用开始信号做位开关,至于信号则来自于两个不同的译码器。而且在开机自检时只需要控制列和段选,行和位选仍然交给正常工作的译码器完成,在关机时只需要控制行扫描和位选,其他仍交给正常工作的译码器完成。这样两个译码器虽是并行,同一时刻只有一个译码器的编码可以输出,从而解决了开机自检和结束的选择问题。

## (三) 数码管译码器不同位不同频的问题

为了达到数码管译码器不同位不同频的效果,需要设计 6 个不同的计数器,在不同的位用不同的计数器来计数,从而实现不同频变化,同频扫描。

## (四) 仿真问题

在仿真过程中,频率的倍数问题成了最困难的地方,由于计算机

计算 1×10<sup>7</sup>数量级的计算量较大,导致在用 models im 仿真过程中需要将原来项目中的分频倍数进行调整,由于我使用串行分频,需要改动的地方不多,但是仿真图象一直有一些小问题,后来经过细致的检查和排除,终于明白不仅仅是我的分频器中的分频倍数要改,在所有通过系统时钟做计数器的地方都需要将系统时钟换为频率更低的时钟,经过修改最终仿真成功。

## 七、总结和讨论

本次数电实验完成选号机的各项功能总体来说完成较好,虽然过程很曲折但是在曲折的过程中能学到更多的知识。

此次实验我基本掌握了 Verilog 这门硬件开发语言,对我后续的项目制作很有帮助。同时,我还在实验中懂得了信号仿真的优势:仿真对于实验帮助是巨大的,但我由于后期才开始做仿真,所以做后才真正运用仿真和 RTL 图去修改我的代码。在仿真过程中既可以找到系统的 BUG,又可以找到不完整或不完美的地方去修改,因此在以后的数电或其他专业课学习过程中我会提前进行仿真的学习。

在制作选号机的过程中,我对于分频器,按键消抖,信号发生器,译码器和状态机等数电学习中本来模糊的概念有了更深的理解,同时在实验中能运用到数电课内学过的只是也很满足,一个功能一个功能的完善最能给实验者以成就感,最终完成所有功能再去优化的过程既富有挑战又充满创意,只有这样才可以做出一个好的项目。