# 第二届

# 全国大学生 FPGA 创新设计 邀请赛

# 项目设计报告

| 作品名称: | 基于背景重 | 直建的运动 | 力检测系统   | Ċ |
|-------|-------|-------|---------|---|
| 参赛组名: |       | 效练我想当 | <u></u> |   |
| 参赛组别: |       | 本科组   |         |   |
| 队员组成: | 张皓清   | 王才才   | 周维康     |   |

## 目录

| 第一部分 设计概述                 | 2  |
|---------------------------|----|
| 1.1 设计目的                  | 3  |
| 1.2 应用领域                  | 3  |
| 1.3 主要技术特点                | 3  |
| 1.4 关键性能指标                | 3  |
| 第二部分 系统组成及功能说明            | 5  |
| 2.1 整体介绍                  | 5  |
| 2.1.1 系统架构                | 5  |
| 2.1.2 Vivado Block Design | 6  |
| 2.2 各模块介绍                 | 7  |
| 2.2.1 图像处理 IP 核           | 7  |
| 2.2.2 图像数据缓存和转换           | 22 |
| 2.2.3 图像采集和 HDMI 驱动       | 24 |
| 2.2.4 PS 软件部分             | 24 |
| 第三部分 完成情况及性能参数            | 25 |
| 3.1 完成情况                  | 25 |
| 3.1.1 最终完成效果              | 25 |
| 3.1.2 开发过程                | 25 |
| 3.2 性能参数                  | 29 |
| 第四部分 总结                   | 31 |
| 4.1 主要创新点                 | 31 |
| 4.2 可扩展之处                 | 31 |
| 4.3 心得体会                  | 31 |
| 第五部分 参考文献                 | 32 |
| 第六部分 附录                   | 34 |

## 第一部分 设计概述

## 1.1 设计目的

作品基于赛方提供的 PYNQ-Z2 开发板,采用软硬件协同方案,搭建基于 DMA 的图像数据缓存传输系统。在此基础上,自主设计基于 AXI4-stream 接口的图像处理 IP 核,从而构建高实时性的运动目标检测系统。

在我们的设计中,侧重 PL 部分数字逻辑开发,对传统的帧差法进行改进,通过对缓存背景帧的累加压缩和重建展开达到节省逻辑资源的优化目标。

### 1.2 应用领域

本系统消耗较小资源,可以应用在如自动触发门禁、设备智能检测、远程婴幼儿监护、家庭防盗等场景,有效降低成本,也可以使得有限逻辑资源的 PL 部分留有余地去做其他处理。

## 1.3 主要技术特点

检测方法上采用了帧间差分法,其具有运算简单,资源消耗少,易于实时检测的特点。

在整个设计中,需要缓存前一帧作为背景帧以便与后一帧相减得到绝对值。本设计结合 fpga 自身的并行流水特性,对传统的帧间差分法进行改进,将前一帧从640×480×8bit 的灰度图像通过 2×2 的窗口累加压缩为 320×240×10bit 的灰度图像作为缓存帧,在帧差过程中再重建展开用于运算,节省缓存帧图像使用的 BRAM。帧差得到的运动区域,与完整的现帧图像结合获得红色运动区域,并通过蓝色矩形包围盒捕捉。基于背景压缩重建过程如图 1 所示。

而依照此方法类推,可以使用 4×4 乃至更大的矩阵累加压缩,在少量降低精度不对检测产生较大影响的同时,可以大大减少缓存图像的 BRAM,从而使得 PL 部分可以腾出逻辑资源用于其他处理。



# 1.4 关键性能指标

Utilization (型号: xc7z020clg400-1) 图 2 所示。

| Resource | Utilization | Available | Utilization % |  |
|----------|-------------|-----------|---------------|--|
| LUT      | 5403        | 53200     | 10.16         |  |
| LUTRAM   | 1035        | 17400     | 5.95          |  |
| FF       | 5831        | 106400    | 5.48          |  |
| BRAM     | 41.50       | 140       | 29.64         |  |
| 10       | 22          | 125       | 17.60         |  |
| BUFG     | 6           | 32        | 18.75         |  |
| MMCM     | 1           | 4         | 25.00         |  |

图2资源情况

电路连接图(外接 OV7725 摄像头和 HDMI 输出接口)图 3 所示。



图3 电路连接图

效果图(红色是运动轨迹,蓝色是矩形包围盒)图4所示。



图4效果图

## 第二部分 系统组成及功能说明

## 2.1 整体介绍

## 2.1.1 系统架构

采集 OV7725 摄像头数据,通过 Video In AXI4-Stream 转换为 stream 数据流。

随后经过基于 AXI4-stream 接口的图像处理 IP 核,其流水线处理实现了灰度化、中值滤波、累加压缩、缓存背景帧、帧差、阈值化、重建展开、包围盒捕捉以及重叠输出到 DMA 写通道,DMA 写通道将图像数据搬运缓存到 DDR,通过中断实现三缓存机制。

于此同时,DMA 读通道始终读取三缓存中写通道正在写的帧的前一帧,再通过 AXI4-Stream to Video Out 转换为行场视频信号输出到 HDMI 驱动 IP,最后在外接显示器上呈现图像处理效果。

系统结构图 5 所示。



图5系统架构

#### 2.1.2 Vivado Block Design

图 6 是 vivado 的 block design,详细模块连接可以在 rar 重点代码压缩包中 block\_design.pdf 查看。



图 6 block design

系统架构图中介绍了主要流程,重要的模块在 2.2 介绍。

## 2.2 各模块介绍

## 2.2.1 图像处理 IP 核



图7图像处理IP核

#### 2.2.1.1 图像处理简述

图 7 所示,基于 AXI4-stream 接口的图像处理 IP 核,其流水线处理实现了灰度 化、中值滤波、累加压缩、缓存背景帧、帧差、阈值化、重建展开、包围盒捕捉以及重叠输出,流水化作业通过模块输入数据握手信号作为 ce 使能控制,输出端由一个小型同步 fifo 缓冲。

#### 2.2.1.2 IP 核内部架构



图8IP 内部架构

图 8 所示,是 IP 内部架构。

由于输入数据是不连续的,对流水线使用 ce 使能控制。

使用一个很小的同步 fifo(位宽为 24,深度为 32)来缓冲流水线输出数据,另外利用 fifo 的满空信号对 stream 接口握手信号控制。

#### 2.2.1.3 详细过程

下面介绍图像处理的详细过程以及代码。

## (1)AXI4-Stream 接口

在 2.2.1.2 中阐释了接口的设计,下面是读写握手信号部分代码。

```
assign rnext = s00_axis_tready && s00_axis_tvalid;
assign wnext = m00_axis_tvalid && m00_axis_tready;
```

always @(posedge m00\_axis\_aclk)

```
begin
      if(!m00 axis aresetn)
             m00_axis_tvalid<=1'b0;</pre>
      else if(signal empty)
             m00_axis_tvalid<=1'b0;</pre>
      else if( signal_almost_empty && wnext )
             m00 axis tvalid<=1'b0;</pre>
      else if( (!signal empty) && (!m00 axis tvalid) && m00 axis tready
 )
             m00 axis tvalid<=1'b1;</pre>
      else
             m00 axis tvalid<=1'b1;</pre>
end
always @(posedge m00 axis aclk)
begin
      if(!m00_axis_aresetn)
             s00_axis_tready<=1'b0;</pre>
      else if(signal_full)
             s00 axis tready<=1'b0;</pre>
      else if( signal almost full && rnext )
             s00 axis tready<=1'b0;</pre>
      else if( (!signal_full) && (!s00_axis_tready) && s00_axis_tvalid )
             s00 axis tready<=1'b1;</pre>
      else
             s00 axis tready<=1'b1;</pre>
end
```

#### (2) 灰度化

为了便于之后的图像处理,我们首先把 RGB888 格式的数据转换为灰度值。

通常,通过以下公式转换:

式子中 Red、Green、Blue 分别为每个像素点红色、绿色、蓝色的量化值。Gray 为转换后得到的灰度值.

再利用二进制移位性质,将浮点运算近似化简为定点运算,然后分割为两级流水, 化简公式如下:

下面是灰度转换部分代码:

```
assign red = rgb[23:16];
assign green = rgb[15:8];
assign blue = rgb[7:0];
assign gray_w = gray_r + gray_g + gray_b;
always@(posedge clk)
begin
    if(!rst)
              begin
                      gray_r <= ∅;
                      gray_g <= 0;
                      gray_b <= 0;
              end
    else if(ce)
              begin
                      gray_r \leftarrow (red <<6) + (red <<3) + (red <<2) + red;
                      gray_g \leftarrow (green \leftarrow 7) + (green \leftarrow 4) + (green \leftarrow 2) + gree
n;
                      gray_b \leftarrow (blue \leftarrow 4) + (blue \leftarrow 4) + (blue \leftarrow 4) + 1;
              end
       else
              begin
                      gray_r <= gray_r;</pre>
                      gray_g <= gray_g;</pre>
                      gray_b <= gray_b;</pre>
              end
end
always@(posedge clk)
begin
    if(!rst)
         gray <= 0;
    else if(ce)
              gray <= gray_w[15:8];</pre>
       else
              gray <= gray;</pre>
end
```

## (3) 中值滤波



图9中值滤波流水结构

图 9 所示,中值滤波的流水结构。

为了保证图像质量,我们使用中值滤波来去除椒盐噪声,也就是求得 3\*3 像素阵列的中间值.通过上图所示,我们用三级流水实现。

第一级:将 3\*3 像素阵列划分为三份,每 3 个元素排序,得到相应的最大值、中间值、最小值。

第二级:将第一级得到的三个最大值排序得到其中的最小值,三个最小值排序得 到其中的最大值,三个中间值排序得到其中的中间值。

第三级:将第二级得到的三个值排序得到中间值。

下面是三个数据排序部分代码:

```
always@(posedge clk)
begin
      if(!rst)
             begin
                   max data <= ∅;
                   mid data <= ∅;
                   min data <= 0;
             end
      else if(ce)
             begin
                    if(data1 >= data2 && data1 >= data3)
                          max data <= data1;</pre>
                    else if(data2 >= data1 && data2 >= data3)
                          max data <= data2;</pre>
                    else
                          max_data <= data3;</pre>
                    if((data1 >= data2 && data1 <= data3) || (data1 >= da
ta3 && data1 <= data2))
                          mid data <= data1;</pre>
                    else if((data2 >= data1 && data2 <= data3) || (data2</pre>
```

```
>= data3 && data2 <= data1))
                             mid_data <= data2;</pre>
                      else
                             mid_data <= data3;</pre>
                      if(data1 <= data2 && data1 <= data3)</pre>
                             min_data <= data1;</pre>
                      else if(data2 <= data1 && data2 <= data3)</pre>
                             min data <= data2;</pre>
                      else
                             min_data <= data3;</pre>
              end
       else
              begin
                      max data <= max data;</pre>
                      mid_data <= mid_data;</pre>
                      min_data <= min_data;</pre>
              end
end
```

## (4)累加压缩



图10 累加压缩流水结构

图 10 所示,累加压缩的流水结构。

为了减小缓存帧大小,我们对原来的灰度图像累加压缩,如上图所示.通过两级流水累加,对 **2\*2** 像素阵列压缩.

效果如下图 11 所示:



图11 压缩效果

下面是累加压缩部分代码:

```
always @(posedge clk)
begin
       if(!rst)
             begin
                     av buffer1<=0;
                     av buffer2<=0;
                    average_value<=0;
             end
       else if(ce)
             begin
                    av_buffer1<=data11+data12;</pre>
                     av buffer2<=data21+data22;</pre>
                     average_value<=av_buffer1+av_buffer2;</pre>
             end
       else
             begin
                    av_buffer1<=av_buffer1;</pre>
                     av_buffer2<=av_buffer2;</pre>
                     average_value<=average_value;</pre>
             end
end
```

但需要注意的一点是,在我们的设计中,输出数据被下一级模块采样时序是与在中值滤波时完全不同。因为在一个同样长度的周期中,中值滤波模块输入 1280 个数据,输出 1280 个数据,输出 320 个数据。

下图 12 是两者采样时序的比较:



图12 采样时序

在实际设计中,我们使用计数器来实现累加压缩下一级采样,计数器从 0 到 1279 循环计数,采样使能在未与流水线使能 ce 相与前为(cnt[0]==0) && (cnt<640)。

#### (5)缓存背景帧

这里使用 vivado 的 FIFO Generator 生成基于 block ram 的同步 fifo, write width 为 10, write depth 为 131072, 使用了 36 个 bram。

下面是缓存背景帧的部分代码,需要注意的是,在第一帧存入 fifo 时,fifo 读使能无效,只有从第二帧开始,读使能才可能有效。这时背景帧存入的数据始终保持在 320×240×10bit,每写入一个数据,就读出一个数据用作后续处理。

```
always @(posedge clk)
begin
    if(!rst)
        backframe rd valid<=0;</pre>
    else if( ce && (bf cnt==76799) )
        backframe_rd_valid<=1;</pre>
    else
        backframe rd valid<=backframe rd valid;</pre>
end
fifo_backframe unit_fifo_backframe
(
.clk(clk),
.srst(!rst),
.din(average_value),
.wr_en( (cnt[0]==0) && (cnt<640) && ce ),
.rd_en( (cnt[0]==0) && (cnt<640) && ce && backframe_rd_valid),
.dout(back_pixel),
.data count()
);
```

## (6)重建展开

当前帧与缓存帧都经过累加压缩后的数据流,我们将两者展开,这将为后续帧 差以及运动区域附加在原本完整图像上打下基础。

如下图 13 所示,将压缩后的图像进行展开,实质上是像素数据流操作。



图13 重建展开

下面是进行上述操作的代码。

```
assign rd = (cnt>=640) && ce;
always @(posedge clk)
begin
    if(!rst)
        wr<=0;
    else
        wr<=(cnt<640) && ce;
end
always @(posedge clk)
begin
      if(!rst)
             cnt<=0;
      else if( ce && (cnt==1279) )
             cnt<=0;
      else if( ce && (cnt!=1279) )
             cnt<=cnt+1;</pre>
      else
         cnt<=cnt;</pre>
end
```

```
fifo_block_av_gen unit_fifo_block_av_gen
.clk(clk),
.srst(!rst),
.din(value_generated),
.wr_en(wr),
.rd_en(rd),
.dout(fifo gen),
.data_count()
);
fifo_block_av_gen unit_fifo_block_bf_gen
.clk(clk),
.srst(!rst),
.din(bf_generated),
.wr_en(wr),
.rd_en(rd),
.dout(fifo_gen_bf),
.data_count()
);
always @(posedge clk)
begin
      if(!rst)
             value_generated<=0;</pre>
      else if( (cnt[0]==0) && (cnt<640) && ce )
             value_generated<=average_value;</pre>
      else if( (cnt[0]==1) && (cnt<640) && ce )
             value generated<=value generated;</pre>
      else if( (cnt>=640) && ce )
             value_generated<=fifo_gen;</pre>
      else
             value_generated<=value_generated;</pre>
end
always @(posedge clk)
begin
      if(!rst)
             bf_generated<=0;</pre>
      else if( (cnt[0]==0) && (cnt<640) && ce )
             bf_generated<=back_pixel;</pre>
      else if( (cnt[0]==1) && (cnt<640) && ce )
             bf_generated<=bf_generated;</pre>
      else if( (cnt>=640) && ce )
             bf_generated<=fifo_gen_bf;</pre>
      else
```

#### bf generated<=bf generated;</pre>

end

这里对代码进行阐释,首先,我们设定一个循环周期,在这一周期内,我们输入压缩帧的第一行数据(共计320),输出完整帧的两行数据(640×2,共计1280)。

我们使用一个从 0 到 1279 循环计数的计数器来控制时序操作(下面提到的 fifo 大小为 10bit\*1024):

- ① 当计数器在 0 到 639 中,并且此值为奇数,那么读取压缩帧的一个像素输出,同时也写入 fifo 暂存。
- ② 当计数器在 0 到 639 中,并且此值为偶数,那么将之前读取的数据保持并输出,同时也写入 fifo 暂存。
- ③ 当计数器在 639 到 1279 中,那么逐个读取暂存在 fifo 中的一行共计 640 个数据并输出。

另外,写入 fifo 由于数据向后延一拍,那么写使能向后延一拍。

#### (7)帧差

输入为前一帧和后一帧的累加压缩像素数据流,将每一个对应的像素相减并取绝对值输出.

下面是帧差部分代码。

```
always @(posedge clk)
begin
    if(!rst)
         begin
              sub data1<=0;</pre>
              sub data2<=0;
         end
    else if(ce)
         begin
              sub data1<=value generated;
              sub data2<=bf generated;</pre>
         end
    else
         begin
              sub_data1<=sub_data1;</pre>
              sub data2<=sub data2;</pre>
         end
end
```

```
always @(posedge clk)
begin
    if(!rst)
        abs_data<=0;
    else if(ce)
        begin
        if(sub_data1>sub_data2)
            abs_data<=sub_data1-sub_data2;
        else
            abs_data<=sub_data2-sub_data1;
    end
    else
        abs_data<=sub_data2-sub_data1;
end
else
    abs_data<=abs_data;
end</pre>
```

## (8)包围盒设计

本设计目标是对运动目标进行捕捉,所以我们通过读取阈值后的像素数据流,确定矩形包围盒的坐标,

需要设计矩形包围盒,如图 14 所示。



图14矩形包围盒

首先,我们需要一个行计数器(0~479),一个列计数器(0~639)来对读取 到的单个像素定位。

```
这一部分代码如下:
```

```
reg [9:0] cnt_x;
reg [8:0] cnt_y;
always @(posedge clk)
begin
    if(!rst)
        cnt x < = 0;
    else if(cnt x<639 && ce buf)
        cnt x<=cnt x+1;</pre>
    else if(cnt x==639 \&\& ce buf)
        cnt_x<=0;
    else
        cnt_x<=cnt_x;</pre>
end
always @(posedge clk)
begin
    if(!rst)
        cnt_y<=0;
    else if(cnt y<479 && ce buf && cnt x==639)
         cnt_y<=cnt_y+1;</pre>
    else if(cnt_y==479 && ce_buf && cnt_x==639)
        cnt y < = 0;
    else
        cnt_y<=cnt_y;</pre>
end
```

需要注意的是,当前帧像素数据输入过程中检测包围盒时,当检测这一帧后,已经进入下一帧的处理了。那我们可以将前一帧检测的包围盒附加在后一帧上,也就是说,包围盒有一帧的延迟。

下面是两组包围盒坐标代码设计:

一组坐标保存上一帧运动区域,在每一帧结束后刷新一次。

```
always @(posedge clk)
begin
   if(!rst)
   begin
```

```
x1 cs <= 0;
           x2 cs <= 0;
           y1_cs<=0;
           y2_cs<=0;
       end
    else if(cnt_y==479 && ce_buf && cnt_x==639)
       begin
           x1_cs<=x1_ns;
           x2_cs<=x2_ns;
           y1_cs<=y1_ns;
           y2_cs<=y2_ns;
       end
    else
       begin
           x1_cs<=x1_cs;
           x2_cs<=x2_cs;
           y1_cs<=y1_cs;
           y2_cs<=y2_cs;
       end
end
   另外一组坐标用于当前帧检测,处于改变过程中。x1 检测横坐标最小值,x2
检测横坐标最小值, y1 检测纵坐标最小值, y2 检测纵坐标最大值。
always @(posedge clk)
begin
   if(!rst)
       x1 ns <= 0;
   else if(cnt_y==479 && ce_buf && cnt_x==639)
       x1 ns < =639;
   else if(cnt_x<x1_ns && (abs_data>70) && ce_buf && (cnt_x>5) && (cnt
_x<634))
       x1_ns<=cnt_x;</pre>
   else
```

x1\_ns<=x1\_ns;

always @(posedge clk)

x2\_ns<=0;

x2 ns <= 0;

x2\_ns<=cnt\_x;

 $x2_ns<=x2_ns;$ 

**else if**(cnt y==479 && ce buf && cnt <math>x==639)

if(!rst)

end

begin

\_x<634))

end

else

else if(cnt\_x>x2\_ns && (abs\_data>70) && ce\_buf && (cnt\_x>5) && (cnt

```
always @(posedge clk)
begin
    if(!rst)
        y1_ns<=0;
    else if(cnt_y==479 && ce_buf && cnt_x==639)
        y1 ns<=469;
    else if(cnt_y<y1_ns && (abs_data>70) && ce_buf && (cnt_y>5) && (cn
t_y<474))
        y1_ns<=cnt_y;
    else
        y1_ns<=y1_ns;
end
always @(posedge clk)
begin
    if(!rst)
        y2_ns<=0;
    else if(cnt y==479 \&\& ce buf \&\& cnt <math>x==639)
        y2_ns<=0;
    else if(cnt_y>y2_ns && (abs_data>70) && ce_buf && (cnt_y>5) && (cnt
_y<474)
        y2 ns<=cnt y;
    else
        y2_ns<=y2_ns;
end
```

#### (9)阈值与重叠输出

输入帧差数据流大于某一定值时,像素点变成红色,这将在显示器上显示出红色运动轨迹。另外,将前一帧得到的矩形包围盒变为蓝色重叠输出。这也在显示效果中得以体现。

下面是部分实现代码。

```
always @(posedge clk)
begin
    if(!rst)
        threshold_data<=0;
    else if(ce)
        begin
        if(abs_data>70)
            threshold_data<={8'd255,8'd0,8'd0};
        else if(cnt_y==y1_cs && cnt_x<=x2_cs && cnt_x>=x1_cs)
            threshold_data<={8'd0,8'd0,8'd255};
        else if(cnt_y==y2_cs && cnt_x<=x2_cs && cnt_x>=x1_cs)
            threshold_data<={8'd0,8'd0,8'd255};
        else if(cnt_x==x1_cs && cnt_y<y2_cs && cnt_y>y1_cs)
            threshold_data<={8'd0,8'd0,8'd255};</pre>
```

#### 2.2.2 图像数据缓存和转换

图像数据缓存和转换,主要就是数据流格式的转换,在 AXIS<---->AXI4 和行场视频信号<---->AXIS 之间的转换.这部分调用 xilinx IP 完成转换,如 DMA、Video In AXI4-Stream、AXI4-Stream to Video Out、Video Timing Controller。

下面大致介绍下 IP 在缓存与转换的作用。

#### (1) DMA ip 核

图 15 所示,我们调用该 ip 核,全称是 AXI Direct Memory Access,接口主要由配置 lite 接口、读写通道以及对应中断信号组成。基本作用是负责实现 AXIS 和 AXI4 协议的转换,写通道将 AXIS 协议的数据流转换为 AXI4 后写入 DDR3,而读通道读出 DDR3 的数据为 AXI4 协议的数据,经过转换为 AXIS 后供 PL 使用。

在这里也就是实现图像帧的搬运。



图 15 AXI Direct Memory Access

采样的图像数据通过 DMA 送入到 DDR,这里属于 DMA 的写通道的作用,每次写完一帧数据后产生对应中断,该中断函数使得下次要缓存帧的起始地址改变,再次触发写通道写入下一帧数据,而 DDR 缓存帧地址总共有三个起始地址,这三个缓存帧地址随着每次中断轮流交替,使得 DDR 中始终保存三个缓存帧,形成三缓存。

与此同时,被缓存的数据通过 DMA 从 DDR 中读取用于显示,这里属于 DMA 的读通道的作用,每次读完一帧后产生对应中断,该中断函数使得下次读取的帧始终保持在当前 DMA 写通道正在写入的三帧之一的前一帧,再次触发读通道读取帧用于显示。这样可以尽可能的避免出现闪烁、撕裂等不良效果。

### (2) Video In AXI4-Stream ip 核



图 16 Video In AXI4-Stream

图 16 所示,我们调用该 IP,将行场视频信号转为 AXI4-Stream 信号,提供给后续的图像处理使用。

#### (3)AXI4-Stream to Video Out ip 核



图 17 AXI4-Stream to Video Out

图 17 所示,我们调用该 IP,将 axi4-stream 的视频信号转为行场视频信号,也使用了 Video Timing Controller 实现时序同步,供之后的 HDMI 驱动显示器。

#### 2.2.3 图像采集和 HDMI 驱动

#### 2.2.3.1 图像采集

这部分是将输入的 cmos 信号转换为 Video In AXI4-Stream 输入的行场视频信号,同时提供给 Video In AXI4-Stream 时钟同步。其中也完成 RGB565 到 RGB888 的转换。

#### 2.2.3.2 HDMI 驱动

这部分将输入的行场视频信号转为 HDMI 信号输出到开发板外接显示器。

#### 2.2.4 PS 软件部分

该部分主要完成两个作用,一个是中断函数,这在前面介绍过 DMA 中断的作用,一个是 I2C 配置摄像头,使得摄像头输出 640×480 分辨率,30HZ。

在主函数开始的时候,完成相应的 DMA 和 IIC 初始化后,首先启动一次 DMA 读写通道搬运数据,之后 DMA 搬运数据帧将被中断持续触发,从而完成持续缓存帧以及同时显示帧的作用。

# 第三部分 完成情况及性能参数

## 3.1 完成情况

#### 3.1.1 最终完成效果

电路连接图,在文档的第四页,也就是第一部分中图3所示。

效果图,在文档的第五页,也就是在第一部分中图 4 所示。

## 3.1.2 开发过程

下面介绍在我们逐步开发过程中,保存的节点工程一一展示显示效果。 原彩色显示,图 18 所示。



图18 原彩色显示

再经过灰度化+中值滤波,图 19 所示。



图19 灰度化+中值滤波

随后,通过压缩然后展开重建(图像有些许的失真),图 20 所示



图20 压缩重建展开

## 帧差:



图21 帧差

重叠输出,红色为帧差运动轨迹,蓝色为运动区域包围矩形框,而被重叠的灰度图是前面灰度+中值滤波的图像,下面图 22、23、24 都是重叠输出的图片。



图22 重叠输出(1)



图23 重叠输出(2)



图24 重叠输出(3)

# 3.2 性能参数

#### 3.2.1 Utilization

(型号: xc7z020clg400-1):

资源消耗如图 26,27 所示。



图25 资源消耗 (1)

| Resource | Utilization | Available | Utilization % |
|----------|-------------|-----------|---------------|
| LUT      | 5403        | 53200     | 10.16         |
| LUTRAM   | 1035        | 17400     | 5.95          |
| FF       | 5831        | 106400    | 5.48          |
| BRAM     | 41.50       | 140       | 29.64         |
| 10       | 22          | 125       | 17.60         |
| BUFG     | 6           | 32        | 18.75         |
| MMCM     | 1           | 4         | 25.00         |

图26 资源消耗(2)

## 3.2.2 Timing Summary

(型号: xc7z020clg400-1):

时序报告图 28 所示。

#### Design Timing Summary

| etup                         |          | Hold                         |          | Pulse Width                              |          |
|------------------------------|----------|------------------------------|----------|------------------------------------------|----------|
| Worst Negative Slack (WNS):  | 1.107 ns | Worst Hold Slack (WHS):      | 0.014 ns | Worst Pulse Width Slack (WPWS):          | 3.000 ns |
| Total Negative Slack (TNS):  | 0.000 ns | Total Hold Slack (THS):      | 0.000 ns | Total Pulse Width Negative Slack (TPWS): | 0.000 ns |
| Number of Failing Endpoints: | 0        | Number of Failing Endpoints: | 0        | Number of Failing Endpoints:             | 0        |
| Total Number of Endpoints:   | 17848    | Total Number of Endpoints:   | 17795    | Total Number of Endpoints:               | 6855     |

图 27 Timing Summary

#### 3.2.3 Power

(型号: xc7z020clg400-1):

功耗图 29 所示。

| Power                               |                 | Summary |
|-------------------------------------|-----------------|---------|
| Total On-Chip Power:                | 1.545 W         |         |
| Junction Temperature:               | 42.8 ℃          |         |
| Thermal Margin:                     | 42.2 °C (3.5 W) |         |
| Effective 9JA:                      | 11.5 ℃/W        |         |
| Power supplied to off-chip devices: | 0 W             |         |
| Confidence level:                   | Low             |         |
| Implemented Power Report            |                 |         |

图28 Power

## 第四部分 总结

### 4.1 主要创新点

- (1)缓存背景帧时,使用 2×2 窗口累加压缩,再在需要读出的时候通过时序控制重建展开,大大节省缓存帧需要的 BRAM。
- (2) 契合 zynq 架构,使用 DMA 搬运图像帧缓存在 DDR3 中,以及开发基于 AXI4-stream 的 IP,具有通用性和可移植性。
- (3)利用 FPGA 的并行流水性进行高效的图像传输和处理可以达到高实时性和稳定性。

## 4.2 可扩展之处

因为时间以及精力上的限制,有些地方是可以进行扩展的。

就比如 PS 端尚待开垦,在我们的设计中只是简单的裸机控制。假如它搭载 linux 操作系统,调用 opencv 库函数去对缓存在 DDR3 中的图像进一步处理识别。那将更有效的使用 soc 软硬件协同系统,也可以实现更有意思更富挑战的想法了。

另外,如果以后再进行类似开发,我们可能会采用 VDMA 的方案,因为 VDMA 相较于 DMA,更适合图像帧处理,另外在配置完成后,可以无需依赖 CPU 就可以独立运行。

## 4.3 心得体会

经过这段时间的方案规划、代码开发和撰写文档,我们对 FPGA 有一个全新的认识。

这个认识不能简单地说是编写代码时 c 语言和 verilog 的区别,而是基于 FPGA 底层结构上的认识扩展开,从简单的数字逻辑到整个复杂的数字系统,由下而上,又回头来由上而下俯瞰之,拨开云雾见青天。

我们深有体会,FPGA最大优势是在运算上能让批量数据并行与流水化处理,在控制上能让时序精确到每一个时钟周期。而就我们的作品而言,我们是用FPGA去做图像处理,利用并行流水化特性去进行滤波或是其他处理,从而达到高实时性的目的,而这部分如果CPU做的话就是技不如fpga了。除此之外也涉及了一些软硬件配置方面,如DMA搬运图像数据、中断触发下一次搬运、ov7725的配置等,但最主要核心的依然是设计一个通用的基于AXI-stream接口的图像处理ip核,在设计中,我们体会到AXI接口的通用性与高效性。

xilinx 家的 EDA 工具 vivado, 经过这段时间使用,我们对 vivado 的使用以及开发流程也已经很熟悉了。尽管 zynq 作为 soc 不同于纯粹的 FPGA,我们设计还是集中在 PL 部分, PS 部分只是作为协同 DMA 搬运数据和配置摄像头罢了。经过软硬件设计与学习,我们也初步了解了 zynq 整个软硬件协同体系。

在方法的探索上,因为在赛方板子邮寄之前,我们原本使用的开发板搭载zynq-7010(xc7z010clg400-1),和赛方提供的 pynq-z2(xc7z020clg400-1)开发板相比,要少上不少 BRAM 资源。那 zynq-7010 只有堪堪 60 个 BRAM,不足以缓存整个背景帧以做帧差。那我们受此限制,自然不能采用简单的直接 BRAM 缓存背景,而是经过一番曲折,将背景帧累加压缩再在运算时重建展开。通过这种方法,假如继续增大累加压缩的窗口,就可以进一步节省 BRAM 的使用了,当然会有些许运动轨迹上的失真,需要在兼顾资源和精度需求下折中考量。

总而言之,这次比赛提供了一次宝贵的实践机会,我们通过探索以及学习, 收获颇丰。

## 第五部分 参考文献

#### 参考书籍:

- 1. 《vivado 从此开始》 高亚军 编著/2016-10-01/电子工业出版社
- 2. 《Verilog 数字系统设计教程》 夏宇闻 著/2017-07-01/北京航空航天大学出版 社
- 3. 《基于 FPGA 的数字信号处理》高亚军 /2015-07-01 /电子工业出版社
- 4. 《轻松成为设计高手--Verilog HDL 实用精解》EDA 先锋工作室 编著 /2012-06-01 /北京航空航天大学出版社
- 5. 《嵌入式系统软硬件协同设计实战指南:基于 Xilinx ZYNQ》陆佳华,江舟,马岷, 孙宏滨主审 /2013-01-01 /机械工业出版社

#### 中文文献:

- 1. 张鹏程. 基于 FPGA 运动目标检测系统的研究[D]. 中北大学, 2011
- 2. 朱一迪.基于 ZYNQ 的实时通讯与处理系统研制[D]. 哈尔滨工业大学, 2017
- 3. 吴汶泰, 詹璨铭. 基于 Zynq 的 AXI 总线数据传输软件优化[J]. 通信技术, 2017, 50(7):1576-1580
- 4. 杜文略, 刘建梁, 沈三民,等. 基于 FPGA 的运动目标检测系统设计[J]. 电子技术应用, 2014, 40(11):36-38

#### 中文博客:

1. 《利用 ZYNQ SOC 快速打开算法验证通路(3)——PS 端 DMA 缓存数据到 PS 端 DDR》

链接: https://www.cnblogs.com/moluoqishi/p/9372065.html

2. 《AXI4、AXI4-Lite、AXI-Stream 总线协议的简单认识》

链接: https://blog.csdn.net/ESTA\_ZhangBin/article/details/55803085

3. 《AXI4-Stream 协议总结》

链接: https://blog.csdn.net/calvin790704/article/details/53942363

4. 《中值滤波原理及 MATLAB 实现》

链接: https://blog.csdn.net/gzr s/article/details/81016820

5. 《FPGA 图像处理基本技巧》

链接: https://blog.csdn.net/qq\_32010099/article/details/81197260

6.《Zedboard & Zynq 图像采集 视频开发 (二) FPGA 图像采集 raw 转 rgb888》

链接: https://blog.csdn.net/neufeifatonju/article/details/79726565

#### 英文文档:

1. 《UG585 - Zyng-7000 SoC Technical Reference Manual (ver 1.12.2)》

链接: https://china.xilinx.com/support/documentation/user\_guides/ug585-Zynq-7000-TRM.pdf

2. 《PG021 - AXI DMA v7.1 Product Guide (ver 7.1)》

#### 链接:

https://china.xilinx.com/support/documentation/ip*documentation/axi*dma/v71/p g021axi\_dma.pdf

3. 《PG044 - AXI4-Stream to Video Out v4.0 Product Guide (ver 4.0)》

#### 链接:

https://china.xilinx.com/support/documentation/ipdocumentation/vaxi4svidout/v 40/pq044vaxisvid out.pdf

4. 《PG043 - Video In to AXI4-Stream v4.0 Product Guide (ver 4.0)》

#### 链接:

https://china.xilinx.com/support/documentation/ipdocumentation/vvidinaxi4s/v40/pg043vvidin\_axi4s.pdf

## 第六部分 附录

#### 图像处理 IP 核代码完整代码:

代码结构:

```
√ 

@image_process_v1_0 (image_process_v1_0.v) (12)

        unit_gray_shift: gray_shift (gray_shift.v)
        unit_line_shift_register_0 : line_shift_register (line_shift_register.xci)
        unit_line_shift_register_1: line_shift_register (line_shift_register.xci)
        unit_line_shift_register_2: line_shift_register (line_shift_register.xci)
        unit_3_3_matrix: u_3_3_matrix (u_3_3_matrix.v)
      > @ unit_media_value: u_media_value (u_media_value.v) (7)
        unit_line_average_0 : line_shift_register (line_shift_register.xci)
        unit_line_average_1: line_shift_register (line_shift_register.xci)
        unit_2_2_matrix: u_2_2_matrix (u_2_2_matrix.v)
        unit_average_value : u_average_value (u_average_value.v)
      @ unit_block_value_generator_av: u_block_value_generator (u_block_value_generator.v) (3)
           unit_fifo_block_av_gen : fifo_block_av_gen (fifo_block_av_gen.xci)
           unit_fifo_block_bf_gen: fifo_block_av_gen (fifo_block_av_gen.xci)
           unit_fifo_backframe : fifo_backframe (fifo_backframe.xci)
        unit_fifo_0 : fifo (fifo.xci)
详细代码:
(1) imageprocessv1_0.v
`timescale 1 ns / 1 ps
module image process v1 0 #
       // Users to add parameters here
       // User parameters ends
       // Do not modify the parameters beyond this line
```

```
// Parameters of Axi Master Bus Interface M00 AXIS
      parameter integer C M00 AXIS TDATA WIDTH = 32,
      parameter integer C_M00_AXIS_START_COUNT = 32,
     // Parameters of Axi Slave Bus Interface S00 AXIS
      parameter integer C S00 AXIS TDATA WIDTH = 32
)
(
     // Users to add ports here
     // User ports ends
     // Do not modify the ports beyond this line
     // Ports of Axi Master Bus Interface MOO_AXIS
      input wire m00_axis_aclk,
      input wire m00 axis aresetn,
      output reg m00_axis_tvalid,
      output wire [C M00 AXIS TDATA WIDTH-1 : 0] m00 axis tdata,
      output wire [(C M00 AXIS TDATA WIDTH/8)-1 : 0] m00 axis tstrb,
      output wire m00_axis_tlast,
      input wire m00_axis_tready,
     // Ports of Axi Slave Bus Interface S00_AXIS
      input wire s00 axis aclk,
      input wire s00_axis_aresetn,
      output reg s00_axis_tready,
      input wire [C S00 AXIS TDATA WIDTH-1 : 0] s00 axis tdata,
      input wire [(C_S00_AXIS_TDATA_WIDTH/8)-1 : 0] s00_axis_tstrb,
      input wire s00_axis_tlast,
      input wire s00 axis tvalid
);
wire ce;
wire [7:0] gray r;
wire [7:0] gray_data0;
wire [7:0] gray_data1;
wire [7:0] gray data2;
wire rnext,wnext;
wire [7:0] data11,data12,data13,data21,data22,data23,data31,data32,data
33;
wire [7:0] media_value;
wire [23:0] data out;
wire signal empty,signal full,signal almost empty,signal almost full;
```

```
reg [9:0] cnt;
wire [9:0] average value;
wire [7:0] av din0,av din1;
wire [7:0] av_11,av_12,av_21,av_22;
wire [23:0] threshold data;
assign rnext = s00 axis tready && s00 axis tvalid;
assign wnext = m00_axis_tvalid && m00_axis_tready;
assign ce = rnext;
assign m00 axis tdata = {8'd0, data out};
always @(posedge m00 axis aclk)
begin
      if(!m00_axis_aresetn)
            cnt<=0;
      else if(cnt==639 && wnext)
            cnt<=0;
      else if( (cnt!=639) && wnext)
            cnt<=cnt+1;</pre>
      else
            cnt<=cnt;</pre>
end
assign m00_axis_tlast = wnext && (cnt==639);
always @(posedge m00 axis aclk)
begin
      if(!m00 axis aresetn)
            m00 axis tvalid<=1'b0;</pre>
      else if(signal empty)
            m00_axis_tvalid<=1'b0;</pre>
      else if( signal_almost_empty && wnext )
            m00_axis_tvalid<=1'b0;</pre>
      else if( (!signal_empty) && (!m00_axis_tvalid) && m00_axis_tready
 )
            m00 axis tvalid<=1'b1;</pre>
      else
            m00_axis_tvalid<=1'b1;</pre>
end
always @(posedge m00_axis_aclk)
begin
      if(!m00 axis aresetn)
            s00 axis tready<=1'b0;</pre>
      else if(signal_full)
            s00 axis tready<=1'b0;
      else if( signal_almost_full && rnext )
             s00 axis tready<=1'b0;</pre>
```

```
else if( (!signal full) && (!s00 axis tready) && s00 axis tvalid )
            s00 axis tready<=1'b1;</pre>
      else
            s00_axis_tready<=1'b1;</pre>
end
gray_shift unit_gray_shift
.clk(m00 axis aclk),
.rst(m00_axis_aresetn),
.ce(ce),
.rgb(s00_axis_tdata[23:0]),
.gray(gray_r)
);
line_shift_register unit_line_shift_register_0
.D(gray_r),
.CLK(m00_axis_aclk),
.CE(ce),
.Q(gray_data0)
);
line_shift_register unit_line_shift_register_1
.D(gray_data0),
.CLK(m00_axis_aclk),
.CE(ce),
.Q(gray_data1)
);
line_shift_register unit_line_shift_register_2
.D(gray data1),
.CLK(m00_axis_aclk),
.CE(ce),
.Q(gray_data2)
);
u_3_3_matrix unit_3_3_matrix
.clk(m00_axis_aclk),
.rst(m00_axis_aresetn),
.ce(ce),
.data_line_0(gray_data0),
.data_line_1(gray_data1),
.data line 2(gray data2),
.data11(data11),
.data12(data12),
```

```
.data13(data13),
.data21(data21),
.data22(data22),
.data23(data23),
.data31(data31),
.data32(data32),
.data33(data33)
);
u_media_value unit_media_value
.clk(m00_axis_aclk),
.rst(m00_axis_aresetn),
.ce(ce),
.data11(data11),
.data12(data12),
.data13(data13),
.data21(data21),
.data22(data22),
.data23(data23),
.data31(data31),
.data32(data32),
.data33(data33),
.final_media_data(media_value)
reg fifo wr valid,av valid;
reg [11:0] valid cnt;
always @(posedge m00_axis_aclk)
begin
      if(!m00_axis_aresetn)
            valid cnt<=0;
    else if(rnext)
        valid_cnt<=valid_cnt+1;</pre>
      else
            valid_cnt<=valid_cnt;</pre>
end
always @(posedge m00_axis_aclk)
begin
      if(!m00_axis_aresetn)
            av_valid<=1'b0;</pre>
      else if(valid_cnt==2570)
            av valid<=1'b1;</pre>
      else
            av_valid<=av_valid;</pre>
end
always @(posedge m00_axis_aclk)
```

```
begin
      if(!m00 axis aresetn)
            fifo_wr_valid<=1'b0;</pre>
      else if(valid_cnt==2575)
            fifo_wr_valid<=1'b1;</pre>
      else
            fifo_wr_valid<=fifo_wr_valid;</pre>
end
line_shift_register unit_line_average_0
.D(media_value),
.CLK(m00_axis_aclk),
.CE(ce),
.Q(av_din0)
);
line_shift_register unit_line_average_1
.D(av_din0),
.CLK(m00_axis_aclk),
.CE(ce),
.Q(av_din1)
);
u_2_2_matrix unit_2_2_matrix
.clk(m00_axis_aclk),
.rst(m00_axis_aresetn),
.ce(ce),
.data line 0(av din0),
.data_line_1(av_din1),
.data11(av_11),
.data12(av_12),
.data21(av_21),
.data22(av_22)
);
u_average_value unit_average_value
.clk(m00_axis_aclk),
.rst(m00_axis_aresetn),
.ce(ce),
.data11(av_11),
.data12(av_12),
.data21(av_21),
.data22(av_22),
.average_value(average_value)
);
```

```
u_block_value_generator unit_block_value_generator_av
.clk(m00 axis aclk),
.rst(m00_axis_aresetn),
.ce(ce && av_valid),
.average_value(average_value),
.gray_int(av_22),
.threshold_data(threshold_data)
);
fifo unit fifo 0
.clk(m00_axis_aclk),
.srst(!m00_axis_aresetn),
.din(threshold_data),
.wr_en(ce && fifo_wr_valid),
.rd en(wnext),
.dout(data out),
.full(signal full),
.almost full(signal almost full),
.empty(signal_empty),
.almost_empty(signal_almost_empty),
.data count()
);
endmodule
(2) gray_shift.v
module gray_shift
(
      input clk,
      input rst,
      input ce,
      input [23:0] rgb,
      output [7:0] gray
);
wire [7:0] red;
wire [7:0] green;
wire [7:0] blue;
reg [15:0] gray_r,gray_g,gray_b;
reg [7:0] gray;
wire [15:0] gray_w;
assign red = rgb[23:16];
```

```
assign green = rgb[15:8];
assign blue = rgb[7:0];
assign gray_w = gray_r + gray_g + gray_b;
always@(posedge clk)
begin
    if(!rst)
             begin
                   gray_r <= 0;
                   gray_g <= 0;
                   gray_b <= 0;</pre>
             end
    else if(ce)
             begin
                   gray_r <= (red <<6) + (red <<3) + (red <<2) + red
 ;
                   gray_g <= (green << 7) + (green << 4) + (green << 2) + green
n;
                   gray_b <= (blue <<4) + (blue <<3) + (blue <<2) + 1'b1
             end
      else
             begin
                   gray_r <= gray_r;</pre>
                   gray_g <= gray_g;</pre>
                   gray b <= gray b;</pre>
             end
end
always@(posedge clk)
begin
    if(!rst)
        gray <= 0;
    else if(ce)
             gray <= gray_w[15:8];</pre>
      else
             gray <= gray;</pre>
end
endmodule
(3) u33_matrix.v
module u_3_3_matrix
      input clk,
```

```
input rst,
       input ce,
       input [7:0] data_line_0,data_line_1,data_line_2,
       output reg [7:0] data11,data12,data13,data21,data22,data23,data31,
data32,data33
);
always @(posedge clk)
begin
       if(!rst)
              begin
                      data11<=0;
                      data12<=0;
                      data13<=0;
                      data21<=0;
                      data22<=0;
                      data23<=0;</pre>
                      data31<=0;
                      data32<=0;
                      data33<=0;</pre>
              end
       else if(ce)
              begin
                      data11<=data_line_0;</pre>
                      data12<=data_line_1;</pre>
                      data13<=data line 2;</pre>
                      data21<=data11;</pre>
                      data22<=data12;</pre>
                      data23<=data13;</pre>
                      data31<=data21;</pre>
                      data32<=data22;</pre>
                      data33<=data23;</pre>
              end
       else
              begin
                      data11<=data11;</pre>
                      data12<=data12;</pre>
                      data13<=data13;</pre>
                      data21<=data21;</pre>
                      data22<=data22;</pre>
                      data23<=data23;</pre>
                      data31<=data31;</pre>
                      data32<=data32;</pre>
                      data33<=data33;</pre>
              end
end
```

## endmodule

```
(4) umediavalue.v
module u_media_value
      input clk,
      input rst,
      input ce,
      input [7:0] data11,data12,data13,data21,data22,data23,data31,data
32, data33,
      output [7:0] final media data
);
wire [7:0] max data1, mid data1, min data1;
wire [7:0] max_data2, mid_data2, min_data2;
wire [7:0] max_data3, mid_data3, min_data3;
wire [7:0] max_min_data, mid_mid_data, min_max_data;
u sort unit0
.clk (clk),
.rst (rst),
.ce
      (ce),
.data1 (data11),
.data2 (data12),
.data3 (data13),
.max_data (max_data1),
.mid data (mid data1),
.min_data (min_data1)
);
u_sort unit1
.clk (clk),
.rst (rst),
.ce
      (ce),
.data1 (data21),
.data2 (data22),
.data3 (data23),
.max_data (max_data2),
.mid_data (mid_data2),
.min_data (min_data2)
);
u_sort unit2
.clk (clk),
.rst (rst),
.ce
      (ce),
```

```
.data1 (data31),
.data2 (data32),
.data3 (data33),
.max_data (max_data3),
.mid_data (mid_data3),
.min_data (min_data3)
);
u_sort unit3
(
.clk (clk),
.rst (rst),
.ce
      (ce),
.data1 (max_data1),
.data2 (max data2),
.data3 (max_data3),
.max_data (),
.mid_data (),
.min_data (max_min_data)
);
u_sort unit4
(
.clk (clk),
.rst (rst),
      (ce),
.data1 (mid_data1),
.data2 (mid_data2),
.data3 (mid_data3),
.max_data (),
.mid_data (mid_mid_data),
.min_data ()
);
u_sort unit5
(
.clk (clk),
.rst (rst),
.ce
      (ce),
.data1 (min_data1),
.data2 (min_data2),
.data3 (min_data3),
.max_data (min_max_data),
.mid_data (),
.min_data ()
);
u_sort unit6
```

```
.clk (clk),
.rst (rst),
.ce
     (ce),
.data1 (max_min_data),
.data2 (mid_mid_data),
.data3 (min_max_data),
.max_data (),
.mid_data (final_media_data),
.min_data ()
);
endmodule
(5) u_sort.v
module u_sort
(
input clk,
input rst,
input ce,
input [7:0] data1, data2, data3,
output reg [7:0] max_data, mid_data, min_data
);
always@(posedge clk)
begin
      if(!rst)
            begin
                   max_data <= 0;</pre>
                   mid_data <= 0;
                   min data <= 0;
            end
      else if(ce)
            begin
                   if(data1 >= data2 && data1 >= data3)
                         max_data <= data1;</pre>
                   else if(data2 >= data1 && data2 >= data3)
                         max data <= data2;</pre>
                   else
                         max data <= data3;</pre>
                   if((data1 >= data2 && data1 <= data3) || (data1 >= da
ta3 && data1 <= data2))
                         mid_data <= data1;</pre>
                   else if((data2 >= data1 && data2 <= data3) || (data2</pre>
>= data3 && data2 <= data1))
                         mid_data <= data2;</pre>
                   else
```

```
mid_data <= data3;</pre>
                     if(data1 <= data2 && data1 <= data3)</pre>
                            min data <= data1;</pre>
                     else if(data2 <= data1 && data2 <= data3)</pre>
                            min_data <= data2;</pre>
                     else
                            min_data <= data3;</pre>
              end
       else
              begin
                     max_data <= max_data;</pre>
                     mid_data <= mid_data;</pre>
                     min_data <= min_data;</pre>
              end
end
endmodule
(6) u22_matrix.v
module u 2 2 matrix
(
       input clk,
       input rst,
       input ce,
       input [7:0] data_line_0,data_line_1,
       output reg [7:0] data11,data12,data21,data22
);
always @(posedge clk)
begin
      if(!rst)
              begin
                     data11<=0;
                     data12<=0;
                     data21<=0;
                     data22<=0;
              end
       else if(ce)
              begin
                     data11<=data line 0;</pre>
                     data12<=data_line_1;</pre>
                     data21<=data11;</pre>
                     data22<=data12;</pre>
              end
       else
              begin
```

```
data11<=data11;</pre>
                    data12<=data12;</pre>
                    data21<=data21;</pre>
                    data22<=data22;</pre>
             end
end
endmodule
(7) uaveragevalue.v
module u_average_value
       input clk,
       input rst,
       input ce,
       input [7:0] data11,data12,data21,data22,
       output reg [9:0] average_value
);
reg [8:0] av_buffer1,av_buffer2;
always @(posedge clk)
begin
      if(!rst)
             begin
             av_buffer1<=0;
             av_buffer2<=0;
             average_value<=0;
             end
       else if(ce)
             begin
             av_buffer1<=data11+data12;</pre>
             av_buffer2<=data21+data22;</pre>
             average_value<=av_buffer1+av_buffer2;</pre>
             end
       else
             begin
             av_buffer1<=av_buffer1;</pre>
             av_buffer2<=av_buffer2;</pre>
             average_value<=average_value;</pre>
end
```

## endmodule

```
(8) ublockvalue_generator.v
module u_block_value_generator
      input clk,
      input rst,
      input ce,
      input [9:0] average_value,
      input [7:0] gray_int,
      output reg [23:0] threshold data
);
reg [9:0] x1_ns,x2_ns;
reg [8:0] y1_ns,y2_ns;
reg [9:0] x1_cs,x2_cs;
reg [8:0] y1_cs,y2_cs;
reg [9:0] cnt_x;
reg [8:0] cnt_y;
reg [10:0] cnt;
reg [16:0] bf_cnt;
reg [9:0] value_generated, bf_generated;
reg wr;
wire rd;
wire [9:0] fifo_gen,fifo_gen_bf;
reg backframe rd valid;
wire [9:0] back pixel;
reg [9:0] sub_data1,sub_data2;
reg [9:0] abs data;
reg [7:0] gray_bf_0,gray_bf_1,gray_bf_2;
assign rd = (cnt>=640) && ce;
always @(posedge clk)
begin
    if(!rst)
        wr<=0;
    else
        wr<=(cnt<640) && ce;
end
always @(posedge clk)
```

```
begin
      if(!rst)
             cnt<=0;
      else if( ce && (cnt==1279) )
             cnt<=0;
      else if( ce && (cnt!=1279) )
             cnt<=cnt+1;</pre>
      else
         cnt<=cnt;</pre>
end
always @(posedge clk)
begin
      if(!rst)
             bf cnt<=0;
      else if( (cnt[0]==0) && (cnt<640) && ce && (bf_cnt==76799) )
             bf_cnt<=76800;
      else if( (cnt[0]==0) && (cnt<640) && ce && (bf_cnt<76799) )
             bf_cnt<=bf_cnt+1;</pre>
      else
           bf_cnt<=bf_cnt;</pre>
end
always @(posedge clk)
begin
    if(!rst)
        backframe rd valid<=0;</pre>
    else if( ce && (bf_cnt==76799) )
        backframe rd valid<=1;</pre>
    else
        backframe_rd_valid<=backframe_rd_valid;</pre>
end
fifo_block_av_gen_unit_fifo_block_av_gen
.clk(clk),
.srst(!rst),
.din(value_generated),
.wr_en(wr),
.rd_en(rd),
.dout(fifo_gen),
.data_count()
);
fifo_block_av_gen unit_fifo_block_bf_gen
.clk(clk),
.srst(!rst),
.din(bf_generated),
```

```
.wr en(wr),
.rd en(rd),
.dout(fifo_gen_bf),
.data_count()
);
fifo_backframe unit_fifo_backframe
.clk(clk),
.srst(!rst),
.din(average_value),
.wr_en( (cnt[0]==0) && (cnt<640) && ce),
.rd_en( (cnt[0]==0) && (cnt<640) && ce && backframe_rd_valid),
.dout(back pixel),
.data count()
);
always @(posedge clk)
begin
      if(!rst)
             value_generated<=0;
      else if( (cnt[0]==0) && (cnt<640) && ce )
             value generated<=average value;</pre>
      else if( (cnt[0]==1) && (cnt<640) && ce )
             value_generated<=value_generated;</pre>
      else if( (cnt>=640) && ce )
             value generated<=fifo gen;</pre>
      else
             value generated<=value generated;</pre>
end
always @(posedge clk)
begin
    if(!rst)
        gray_bf_0<=0;</pre>
    else if(ce)
        gray_bf_0<=gray_int;</pre>
    else
        gray_bf_0<=gray_bf_0;</pre>
end
always @(posedge clk)
begin
      if(!rst)
             bf generated<=0;</pre>
      else if( (cnt[0]==0) && (cnt<640) && ce )
             bf_generated<=back_pixel;</pre>
      else if( (cnt[0]==1) && (cnt<640) && ce )
             bf_generated<=bf_generated;</pre>
```

```
else if( (cnt>=640) && ce )
             bf_generated<=fifo_gen_bf;</pre>
      else
             bf_generated<=bf_generated;</pre>
end
always @(posedge clk)
begin
    if(!rst)
         begin
              sub_data1<=0;</pre>
              sub_data2<=0;</pre>
         end
    else if(ce)
         begin
              sub_data1<=value_generated;</pre>
              sub_data2<=bf_generated;</pre>
         end
    else
         begin
              sub data1<=sub data1;</pre>
              sub_data2<=sub_data2;</pre>
         end
end
always @(posedge clk)
begin
    if(!rst)
         gray_bf_1<=0;
    else if(ce)
         gray_bf_1<=gray_bf_0;</pre>
    else
         gray_bf_1<=gray_bf_1;</pre>
end
always @(posedge clk)
begin
    if(!rst)
         abs_data<=0;
    else if(ce)
         begin
              if(sub_data1>sub_data2)
                  abs_data<=sub_data1-sub_data2;
             else
                  abs_data<=sub_data2-sub_data1;</pre>
         end
    else
         abs_data<=abs_data;</pre>
end
```

```
always @(posedge clk)
begin
    if(!rst)
        gray_bf_2<=0;</pre>
    else if(ce)
        gray_bf_2<=gray_bf_1;</pre>
    else
        gray_bf_2<=gray_bf_2;</pre>
end
reg [7:0] gray_buffer;
wire gray_1bit_end;
assign gray_1bit_end = (sub_data1[2] || sub_data1[1]);
always @(posedge clk)
begin
    if(!rst)
        gray_buffer<=0;</pre>
    else if(ce)
        gray_buffer<={sub_data1[9:3],gray_1bit_end};</pre>
    else
        gray_buffer<=gray_buffer;</pre>
end
reg ce_buf;
reg ce_0,ce_1;
always @(posedge clk)
begin
    if(!rst)
        begin
        ce_0<=0;
        ce_1<=0;
        ce buf<=0;
        end
    else
        begin
        ce_0<=ce;
        ce_1<=ce_0;
        ce_buf<=ce_1;</pre>
        end
end
always @(posedge clk)
begin
    if(!rst)
```

```
cnt x < = 0;
    else if(cnt_x<639 && ce_buf)</pre>
        cnt_x<=cnt_x+1;</pre>
    else if(cnt_x==639 && ce_buf)
        cnt_x<=0;
    else
        cnt_x<=cnt_x;</pre>
end
always @(posedge clk)
begin
    if(!rst)
        cnt_y<=0;
    else if(cnt_y<479 && ce_buf && cnt_x==639)</pre>
        cnt y<=cnt y+1;</pre>
    else if(cnt_y==479 && ce_buf && cnt_x==639)
        cnt_y<=0;
    else
        cnt_y<=cnt_y;</pre>
end
always @(posedge clk)
begin
    if(!rst)
        begin
             x1_cs<=0;
             x2 cs <= 0;
             y1_cs<=0;
             y2_cs<=0;
        end
     else if(cnt_y==479 && ce_buf && cnt_x==639)
        begin
             x1_cs<=x1_ns;
             x2_cs<=x2_ns;
             y1_cs<=y1_ns;
             y2_cs<=y2_ns;
        end
     else
        begin
             x1_cs<=x1_cs;
             x2_cs<=x2_cs;
             y1_cs<=y1_cs;
             y2_cs<=y2_cs;
        end
end
always @(posedge clk)
begin
    if(!rst)
        x1_ns<=0;
```

```
else if(cnt y==479 \&\& ce buf \&\& cnt <math>x==639)
        x1 ns < =639;
    else if(cnt_x<x1_ns && (abs_data>70) && ce_buf && (cnt_x>5) && (cnt
_x<634))
        x1_ns<=cnt_x;
    else
        x1_ns<=x1_ns;
end
always @(posedge clk)
begin
    if(!rst)
        x2 ns <= 0;
    else if(cnt_y==479 && ce_buf && cnt_x==639)
        x2 ns<=0;
    else if(cnt_x>x2_ns && (abs_data>70) && ce_buf && (cnt_x>5) && (cnt
_x<634))
        x2_ns<=cnt_x;
    else
        x2_ns<=x2_ns;
end
always @(posedge clk)
begin
    if(!rst)
        y1_ns<=0;
    else if(cnt y==479 \&\& ce buf \&\& cnt <math>x==639)
        y1_ns<=469;
    else if(cnt_y<y1_ns && (abs_data>70) && ce_buf && (cnt_y>5) && (cn
t_y<474))
        y1_ns<=cnt_y;
    else
        y1_ns<=y1_ns;
end
always @(posedge clk)
begin
    if(!rst)
        y2_ns<=0;
    else if(cnt_y==479 && ce_buf && cnt_x==639)
        y2_ns<=0;
    else if(cnt_y>y2_ns && (abs_data>70) && ce_buf && (cnt_y>5) && (cnt
_y<474)
        y2_ns<=cnt_y;
    else
        y2_ns <= y2_ns;
end
always @(posedge clk)
```

```
begin
    if(!rst)
        threshold_data<=0;</pre>
    else if(ce)
        begin
            if( (cnt_x<10) ||(cnt_x>629) || (cnt_y<10) || (cnt_y>469) )
                 threshold_data<=24'd0;</pre>
             if(abs_data>70)
                 threshold_data<={8'd255,8'd0,8'd0};
            else if(cnt y==y1 cs && cnt x<=x2 cs && cnt x>=x1 cs)
                 threshold_data<={8'd0,8'd0,8'd255};
            else if(cnt y==y2 cs && cnt x<=x2 cs && cnt x>=x1 cs)
                 threshold_data<={8'd0,8'd0,8'd255};</pre>
            else if(cnt_x==x1_cs && cnt_y<y2_cs && cnt_y>y1_cs)
                 threshold_data<={8'd0,8'd0,8'd255};</pre>
            else if(cnt_x==x2_cs && cnt_y<y2_cs && cnt_y>y1_cs)
                 threshold_data<={8'd0,8'd0,8'd255};
            else
                 threshold_data<={gray_bf_2,gray_bf_2,gray_bf_2};</pre>
        end
    else
        threshold_data<=threshold_data;</pre>
end
```

endmodule