Progetto Verilog A.A. 2016-17 - MMU.

Nome: Andrea Cognome: Tosti Matricola: 518111

Obiettivo:

Va realizzata un'unità che implementi l'algoritmo di traduzione degli indirizzi logici in indirizzi fisici nella MMU. L'unità riceve un indirizzo logico da 32 bit con IPL da 20 bit e OFFSET da 12 bit e lo traduce nel corrispondente indirizzo fisico utilizzando una cache completamente associativa da 8 posizioni. Va gestito il meccanismo di rimpiazzamento di un'entry della cache in caso di fault, che si avverrà di un'interfaccia standard verso il sottosistema di memoria in grado di richiedere operazioni di lettura e di un registro dedicato TABRIL contenente la base della tabella di rilocazione per il processo in esecuzione. La politica di rimpiazzamento nella cache può essere implementata come politica round robin.

. . .

Per quanto riguarda Verilog, tra le difficoltà incontrate, quella maggiore è stata risolvere il nondeterminismo incontrato in fase di scrittura/lettura del contenuto dei registri a fine ciclo di clock. Un punto a favore è sicuramente il Debugging, che mi ha permesso di scoprire tale nondeterminismo, nel mio caso ho risolto con un assegnamento Non-Blocking.

```
always @(posedge clock) //registro

begin
    if(beta == 1)
        stato <= in; //Non-blocking
end</pre>
```

### Testcase1 - File necessari per produrre testcase1.vcd :

testcase1\_MMU.vl MMU.vl PC.vl PO.vl OmegaPC.vl SigmaPC.vl registro.vl rdyack\_in.vl rdyack\_out.vl comparatore.vl commutatore\_2vie\_nbit.vl commutatore\_3vie\_nbit.vl alu\_somma.vl contatore\_mod8.vl selezionatore\_8vie\_nbit.vl or tp.vl confrontatore nbit.vl confrontatore 1bit.vl and tp.vl or tp 8vie neg.vl encoder.vl commutatore 8vie nbit.vl

Ho preso spunto soprattutto dai moduli scritti dal Prof. Danelutto.

Nelle pagine a seguire ci sono un'inquadratura generale dello schema di riferimento, la Parte Operativa, Tabella di Verità (di cui viene fornito anche un ulteriore file tab\_verita.pdf che ha orientamento orizzontale), MicroProgramma, assunzioni fatte sulle componenti, tra cui i tempi di stabilizzazione. Infine c'è un modulo di test che simula l'interazione tra Processore e MMU, tra MMU e Cache e tra MMU e Memoria, a seguire la spiegazione dettagliata di cosa succede durante la simulazione. Nel codice di testcase1 $\_$ MMU.vl è possibile aggiungere facilmente nuove operazioni stando attenti ad alternare le linee RDYIN e ACKIN (0 -> 1 e 1 -> 0). Prima di risolvere il non-determinismo spiegato sopra, bisognava impostare i tempi ad Hoc, ma dopo la modifica ciò non è più necessario.





## Inquadratura generale



# Tabella di verita' (vedere file tab\_verita.pdf per la versione A4 landscape)

|                |                   |       | -1             | - 1             |          |        |                     |                     |        |        | I       |                     |         | ω <sub>PC</sub>      |                     |                      |                     |                       |                        |                        |                 |                     |                    |                     | 1                    |                      |                     |                    |                      | Ш                        |                       |                       |                       |                      | $\sigma_{_{PC}}$                  |
|----------------|-------------------|-------|----------------|-----------------|----------|--------|---------------------|---------------------|--------|--------|---------|---------------------|---------|----------------------|---------------------|----------------------|---------------------|-----------------------|------------------------|------------------------|-----------------|---------------------|--------------------|---------------------|----------------------|----------------------|---------------------|--------------------|----------------------|--------------------------|-----------------------|-----------------------|-----------------------|----------------------|-----------------------------------|
| S <sub>1</sub> | S <sub>o</sub> RD | YIN C | P <sub>1</sub> | OP <sub>o</sub> | MA.ESITO | ACKINC | OPOUTC <sub>1</sub> | OPOUTC <sub>0</sub> | ESITOC | ACKINM | ороитм, | OPOUTM <sub>0</sub> | ESITO M | β <sub>INDOUTC</sub> | β <sub>ороитс</sub> | β <sub>RDYOUTC</sub> | β <sub>ACKINC</sub> | β <sub>DATADUTC</sub> | β <sub>INDTABRIL</sub> | $\beta_{\text{ESITO}}$ | $\beta_{RDYIN}$ | β <sub>АСКОИТ</sub> | β <sub>FLUSH</sub> | β <sub>ороитм</sub> | β <sub>INDOUTM</sub> | β <sub>RDYOUTM</sub> | β <sub>ACKINM</sub> | β <sub>REG_V</sub> | β <sub>DATADU1</sub> | $\beta_{CL}$ $\beta_{S}$ | α <sub>KINDOUTO</sub> | α <sub>KESITO_1</sub> | α <sub>KESITO_0</sub> | α <sub>KREG_</sub> V | S <sub>1</sub> ' S <sub>0</sub> ' |
| 0              | 0 0               | 7     | - T            | -1              |          | -      | -                   | -                   |        | -      | -       | -                   | -       | 0                    | 0                   | 0                    | 0                   | 0                     | 0                      | 0                      | 0               | 0                   | 0                  | 0                   | 0                    | 0                    | 0                   | 0                  | 0                    | 0 0                      | -                     | -                     |                       |                      | 0 0                               |
| 0              | 0 1               | L     | 0              | 0               | 0        | -      | -                   | -                   | -      |        | -       | -                   | -       | 1                    | 1                   | 1                    | 1                   | 0                     | 0                      | 0                      | 0               | 0                   | 0                  | 0                   | 0                    | 0                    | 0                   | 0                  | 0                    | 0 0                      | 0                     | -                     | •                     | -                    | 0 1                               |
| 0              | 0 1               | L     | 0              | 1               | 0        | -      | -                   | -                   | -      |        | -       | -                   | -       | 1                    | 1                   | 1                    | 1                   | 1                     | 0                      | 0                      | 0               | 0                   | 0                  | 0                   | 0                    | 0                    | 0                   | 0                  | 0                    | 0 0                      | 0                     | -                     | -                     |                      | 0 1                               |
| 0              |                   | L     | 1              | 0               |          | -      | -                   | -                   |        | -      | -       | -                   | -       | 0                    | 0                   | 0                    | 0                   | 0                     | 1                      | 1                      | 1               | 1                   | 1                  | 0                   | 0                    | 0                    | 0                   | 0                  | 0                    | 0 0                      | -                     | 0                     | 0                     |                      | 0 0                               |
| 0              |                   | L     | 0              | 0               | 1        | •      | -                   | •                   | -      | •      | -       | -                   |         | 0                    | 0                   | 0                    | 0                   | 0                     | 0                      | 0                      | 0               | 0                   | 0                  | 1                   | 1                    | 1                    | 1                   | 1                  | 0                    | 0 0                      | •                     |                       | •                     | 1                    | 1 0                               |
| 0              | 0 1               | L     | 0              | 1               | 1        | ٠      | -                   | •                   | -      | ٠      | -       | -                   | -       | 0                    | 0                   | 0                    | 0                   | 0                     | 0                      | 0                      | 0               | 0                   | 0                  | 1                   | 1                    | 1                    | 1                   | 1                  | 0                    | 0 0                      | •                     | -                     | -                     | 1                    | 1 0                               |
| 0              |                   | -     | -              | -               | -        | 0      | -                   |                     | -      | •      | -       | -                   | -       | 0                    | 0                   | 0                    | 0                   | 0                     | 0                      | 0                      | 0               | 0                   | 0                  | 0                   | 0                    | 0                    | 0                   | 0                  | 0                    | 0 0                      | 0                     | -                     | -                     | -                    | 0 1                               |
| 0              | 1 -               | -     | - [            | -               | -        | 1      | 0                   | 0                   | 0      |        | -       | -                   | -       | 0                    | 0                   | 0                    | 0                   | 0                     | 0                      | 1                      | 1               | 1                   | 0                  | 0                   | 0                    | 0                    | 0                   | 0                  | 1                    | 0 0                      | -                     | 0                     | 0                     | -                    | 0 0                               |
| 0              | 1 -               | -     | - [            | -               |          | 1      | 0                   | 1                   | 0      | •      | -       | -                   | -       | 0                    | 0                   | 0                    | 0                   | 0                     | 0                      | 1                      | 1               | 1                   | 0                  | 0                   | 0                    | 0                    | 0                   | 0                  | 0                    | 0 0                      | •                     | 0                     | 0                     |                      | 0 0                               |
| 0              |                   | - [   | - [            | -               | -        | 1      | -                   | -                   | 1      |        | -       | -                   |         | 0                    | 0                   | 0                    | 0                   | 0                     | 0                      | 1                      | 1               | 1                   | 0                  | 0                   | 0                    | 0                    | 0                   | 0                  | 0                    | 0 0                      |                       | 0                     | 1                     |                      | 0 0                               |
| 1              | 0 -               | -     | -              | -               | -        | -      | -                   | -                   | -      | 0      | -       | -                   | -       | 0                    | 0                   | 0                    | 0                   | 0                     | 0                      | 0                      | 0               | 0                   | 0                  | 0                   | 0                    | 0                    | 0                   | 0                  | 0                    | 0 0                      | -                     | -                     | -                     | -                    | 1 0                               |
| 1              |                   | -     | 0              | 0               | -        | -      | -                   | -                   | -      | 1      | 1       | 1                   | 0       | 1                    | 1                   | 1                    | 1                   | 0                     | 0                      | 0                      | 0               | 0                   | 0                  | 0                   | 0                    | 0                    | 0                   | 1                  | 0                    | 1 1                      | 1                     | -                     | -                     | 0                    | 0 1                               |
| 1              | O -               | - 1   | 0              | 1               | -        | -      | -                   | -                   | -      | 1      | 1       | 1                   | 0       | 1                    | 1                   | 1                    | 1                   | 1                     | 0                      | 0                      | 0               | 0                   | 0                  | 0                   | 0                    | 0                    | 0                   | 1                  | 0                    | 1 1                      | 1                     | -                     | •                     | 0                    | 0 1                               |
| 1              | 0 -               | .     | -              | -               | -        | -      | -                   | -                   | -      | 1      | -       | -                   | 1       | 0                    | 0                   | 0                    | 0                   | 0                     | 0                      | 1                      | 1               | 1                   | 0                  | 0                   | 0                    | 0                    | 0                   | 1                  | 0                    | 0 0                      |                       | 1                     | 0                     | 0                    | 0 0                               |

#### Microprogramma MMU

0. (RDYIN, OP, MA(IND.IPL).ESITO = 0 - - 1) nop, 0 - - 1

```
// Ho ricevuto un indirizzo logico dal processore, TLB-HIT, mando l'indirizzo fisico e l'operazione richiesta dal processore alla Cache C (lettura parola);
```

( = 1 00 0 ) (MA(IND.IPL).IPF°IND.OFFSET)  $\rightarrow$  INDOUTC, OP  $\rightarrow$  OPOUTC, set RDYOUTC, reset ACKINC, 1.

//Ho ricevuto un indirizzo logico dal processore, TLB-HIT, mando l'indirizzo fisico e l'operazione richiesta dal processore alla Cache C (scrittura parola);

( = 1 01 0 ) (MA(IND.IPL).IPF°IND.OFFSET)  $\rightarrow$  INDOUTC, OP  $\rightarrow$  OPOUTC, DATAIN  $\rightarrow$  DATAOUTC, set RDYOUTC, reset ACKINC, 1.

//Ho ricevuto un indirizzo fisico dal processore, eseguo il flush della TLB mettendo i bit di validita' di tutte le linee a zero, memorizzo l'indirizzo fisico di TABRIL e mando l'esito al processore; ( = 1 10 - ) IND → INDTABRIL, 0 → ESITO, reset RDYIN, set ACKOUT, 0.

//Ho ricevuto un indirizzo logico dal processore, TLB-MISS, chiedo alla memoria M la linea di cache; ( = 1 00 1 , 1 01 1) 11 → OPOUTM, (INDTABRIL + IND.IPL) → INDOUTM, set RDYOUTM, reset ACKINM, 1 → REG\_V, 2.

//Nel caso in cui la Cache C faccia Hit, mandera' esito ed eventuale dato alla MMU; //Nel caso in cui la Cache C faccia Miss, la pagina sara' in memoria M, la Cache C comunichera' con la //memoria M, la memoria M restituira' il dato e l'esito alla Cache, la Cache memorizzera' il dato e //passera' l'esito e l'eventuale dato letto alla MMU;

1. (ACKINC, OPOUTC, ESITOC = 0 - -) nop, 1.

//Ho ricevuto il dato dalla cache, lo mando al processore ( = 1 00 0 ) DATAINC → DATAOUT, 0 → ESITO, set ACKOUT, reset RDYIN, 0.

//Ho ricevuto la conferma di scrittura dalla cache, mando l'esito al processore ( = 1 01 0 )  $0 \rightarrow \text{ESITO}$ , set ACKOUT, reset RDYIN, 0.

//Errore, mando l'esito al processore ( = 1 --- 1 ) ESITOC → ESITO, set ACKOUT, reset RDYIN, 0.

2. (ACKINM, OP, OPOUTM, ESITOM = 0 - - -) nop, 2.

//La memoria M manda la linea di cache trovata nella TABRIL del processo con bit di presenza = 1, //provvedo a sovrascrivere la linea nella TLB puntata dal registro CL (current line) e incremento tale //registro (politica Round Robin), dopodiche' mi appresto a chiedere di nuovo alla Cache il dato

- ( = 1 00 11 0 ) (1°IND.IPL°DATAINM.IPF) -> MA[CL], CL+1 -> CL, 0  $\rightarrow$  REG\_V, DATAINM.IPF°IND.OFFSET  $\rightarrow$  INDOUTC, OP  $\rightarrow$  OPOUTC, set RDYOUTC, reset ACKINC, 1.
- ( = 1 01 11 0 ) (1°IND.IPL°DATAINM.IPF) -> MA[CL], CL+1 -> CL, 0  $\rightarrow$  REG\_V, DATAINM.IPF°IND.OFFSET  $\rightarrow$  INDOUTC, OP  $\rightarrow$  OPOUTC, set RDYOUTC, reset ACKINC, DATAIN  $\rightarrow$  DATAOUTC, 1.

//Ricevo una risposta dalla memoria principale, si tratta di un Page Fault, invio tale esito al processore; (=1--1) ESITOM -> ESITO, set ACKOUT, reset RDYIN,  $0 \rightarrow REG_V$ , 0.

#### **Assunzioni:**

- Il ritardo di una porta logica con al massimo 8 ingressi è di 1tp
- Il ritardo di una ALU è di 5tp

### Tempi di stabilizzazione

Parte Controllo

3 microistruzioni, 14 frasi, 12 variabili di condizionamento di cui al massimo 6 testate contemporaneamente. Quindi gli ingressi delle porte AND saranno al massimo 8 (2 bit di stato + 6 variabili di condizionamento) e servirà un livello di porte AND. Per 14 frasi serve 1 livello di porte OR. Pertanto,  $T\omega_{PC} = T\sigma_{PC} = 2$  tp

Parte Operativa

Per la  $\omega_{PO}$  ci sono le variabili di condizionamento rdyin, op1, op0, ackinc, opoutc1, opoutc0, esitoc, ackinm, opoutm1, opoutm0, esitom che costano 0tp, mentre la variabile esito\_ma passa per 1 livello OR, 1 livello AND, per un confrontatore che ha in ingresso 20 bit , dove si hanno 20 confrontatori da un bit (che lavorano in parallelo, 1 livello OR e 1 livello AND), le cui uscite vanno in 3 porte OR (che lavorano in parallelo, 1 livello OR), le cui uscite vanno in 1 porta OR (1 livello OR). Pertanto,  $\mathbf{T}\omega_{PO} = \mathbf{6} \ \mathbf{tp}$ .

Per la  $\sigma_{PO}$  si hanno:

 $\begin{aligned} \textbf{T}\sigma_{\text{PO/RDYOUTM}} &= \textbf{T}\sigma_{\text{PO/RDYOUTC}} = \textbf{T}\sigma_{\text{PO/ACKINM}} = \textbf{T}\sigma_{\text{PO/ACKINC}} = \textbf{T}\sigma_{\text{PO/DATAOUTC}} = \textbf{T}\sigma_{\text{PO/INDTABRIL}} = \textbf{T}\sigma_{\text{PO/DATAOUTC}} = \textbf{T}\sigma_{\text{PO/OPOUTM}} = \textbf{T}\sigma_{\text{PO/OPOUTC}} = \textbf{T}\sigma_{\text{PO/ACKOUT}} = \textbf{T}\sigma_{\text{PO/DATAINM}} = 0 \text{ tp} \end{aligned}$ 

 $T\sigma_{PO/ESITO} = Tk_esito = 2 tp$ 

 $T\sigma_{PO/REG_V} = Tk_reg_V = 2 tp$ 

**Τσ**<sub>PO/CONTATORE\_MOD8</sub> = 2 tp (con Tab. verità e somma di prodotti ho 1 livello OR e 1 livello AND)

 $T\sigma_{PO/INDOUTM} = Talu = 5 tp$ 

 $T\sigma_{PO/INDOUTC}$  = Tk\_indoutc (2 tp) + Tk\_ma (2 tp) + Tencoder (2tp) + Livello AND (1tp) + Tconfrontatore (6tp) = 13 tp

 $T\sigma_{PO/LINEA\ TLB\ IPL\ IPF} = Ts_ma\ (1\ tp) + Livello\ OR\ (1\ tp) = 2\ tp$ 

 $T\sigma_{PO/LINEA\_TLB\_Validita} = Ts\_ma (1 tp) = 1 tp$ 

Pertanto, si ha  $T\sigma_{PO} = T\sigma_{PO/INDOUTC} = 13$  tp

 $\mathbf{T}_{MMU} = \mathbf{T}_{\omega_{PO}} + \max(\mathbf{T}_{\omega_{PC}} + \mathbf{T}_{\sigma_{PO}}, \mathbf{T}_{\sigma_{PC}}) + \delta = 6 \text{ tp} + \max(2 \text{ tp} + 13 \text{ tp}, 2 \text{ tp}) + 1 \text{ tp} = 6 \text{ tp} + 15 \text{ tp} + 1 \text{ tp} = 22 \text{ tp}$ 

Le operazioni (OP) che la MMU è in grado di riconoscere sono

00 : READ (lettura di un'istruzione o di un dato, da inoltrare alla Cache C)

01 : WRITE (scrittura di un dato ad un certo indirizzo, da inoltrare alla Cache C)

10 : START PROCESS (commutazione di contesto, quindi flush della TLB)

Al fine di simulare le interazioni tra processore e MMU, tra MMU e cache C, tra MMU e memoria M, vengono usate, nei testcase Verilog, le costanti TAU, TAU\_C e TAU\_M. Vengono assunti dei ritardi poco realistici al fine di rendere piu' comprensibile la simulazione.

Inoltre, per utilizzare il protocollo di comunicazione a domanda e risposta, vengono alternate le linee d'ingresso ACKIN e RDYIN (0 -> 1 e da 1 -> 0).

La politica di rimpiazzamento della TLB è Round Robin, quindi la linea viene scelta ad ogni rimpiazzamento a seconda del valore del contatore modulo 8. Le linee di cache sono implementate come registri da 40 bit (20 bit per TAG e 20 bit per IPF). Vengono scritti i bit di validità, 0 in tutti e otto i registri nel caso di TLB Flush, 1 per scrivere in uno degli otto registri puntati dal ContatoreModulo2 che a sua volta è un registro.

Ecco come si presenta la simulazione per intero, i dettagli di ogni passo del Testcase sono piu' avanti. Per ottenere la schermata seguente ho impostato Gtkwave in questo modo:

Su Gtkwave: View → Show filled High Values

Oltre ai segnali che propone Gtkwave di default (sezione testcase1\_MMU), ne sono stati aggiunti alcuni della sezione parteoperativa e sono esito\_ma, r\_indtabril, r\_lineav#, r\_linea#\_ipl e r\_linea#\_ipf (# = 1, 2, ..., 8), della sezione partecontrollo, stato

Su Linux con KDE Plasma: Schermi → Scala lo schermo → Scala: 2 → OK → avvio Gtkwave



Gli indirizzi sono rappresentati in Esadecimale, le operazioni in Binario.

**t = 1ns**: La prima operazione richiesta dal processore e' il Flush della TLB, quindi OP = 10, viene passato l'indirizzo fisico 1000 della TABRIL del processo.

t = 43ns: Il registro TABRIL ora contiene l'indirizzo fisico 1000

**t = 44ns**: La MMU manda l'esito positivo di Flush TLB al processore

**t = 68ns**: Il processore richiede la lettura di un dato, quindi OP = 00, all'indirizzo logico 2001, si verifica Fault di TLB (esito ma = 1)

t = 109ns : La MMU chiede la linea di cache TLB alla memoria M, quindi OPOUTM = 11,

INDOUTM = 1002 (che deriva dalla somma dell'indirizzo fisico di TABRIL 1000 e l'indirizzo pagina logica 2)

**t = 137ns** : La memoria M risponde alla richiesta della linea di tabril con esito=0 e indirizzo fisico presente su DATAINM che e' 2004

t = 176ns : La MMU manda la richiesta di lettura del dato alla cache C all'indirizzo fisico 2004001 (IPF = 2004 e OFFSET = 1) e al contempo scrive in linea di TLB l'indirizzo di pagina logica 2 e l'indirizzo di pagina fisica 2004

**t = 202ns** : La Cache C risponde alla MMU con il dato che e' presente in cache, quindi DATAINC = 20

t = 241ns : La MMU manda il dato e l'esito al processore

**t = 265ns** : Il processore richiede la scrittura del dato 25, quindi OP = 01, all'indirizzo logico 2008

**t = 307ns** : TLB-Hit, la MMU manda la richiesta alla cache C, quindi OPOUTC = 01, INDOUTC = 2004008, DATAOUTC = 25

t = 333ns : La cache risponde alla MMU con l'esito di avvenuta scrittura

t = 374ns : La MMU manda l'esito positivo al processore

**t = 398ns** : Il processore manda la richiesta di lettura di un dato, quindi OP = 00, all'indirizzo logico 2018

**t = 440ns** : TLB-Hit, la MMU manda la richiesta alla cache C, quindi OPOUTC = 00, INDOUTC = 2004018

t = 466ns : (non visibile, viene simulato solo il tempo impiegato a trattare il Fault di Cache), quindi Fault di cache C, la cache C manda la richiesta alla memoria M, la memoria M risponde alla cache C, il dato viene memorizzato in cache C

t = 542ns : La cache C risponde alla MMU con il dato, quindi DATAINC = 34

**t = 572ns**: La MMU manda il dato e l'esito al processore, quindi DATAOUT = 34

**t = 596ns** : Il processore manda la richiesta di scrittura del dato 76, quindi OP = 01, all'indirizzo logico 5100 (IPL=5, OFF=100), si verifica Fault di TLB (esito\_ma = 1)

t = 638ns : La MMU chiede la linea di cache TLB alla memoria M, quindi OPOUTM = 11

**t = 666ns** : La memoria M risponde alla richiesta della linea di tabril con esito=0 e indirizzo fisico presente su DATAINM che e' 2090

t = 704ns : La MMU manda la richiesta di scrittura del dato alla cache C all'indirizzo fisico 2090100 (IPF = 2090 e OFFSET = 100) e al contempo scrive in linea di TLB l'indirizzo di pagina logica 5 e l'indirizzo di pagina fisica 2090

**t = 730ns**: La cache risponde alla MMU con esito di scrittura positivo

t = 771ns : La MMU manda l'esito al processore

**t = 795ns** : Il processore manda la richiesta di lettura di un dato, quindi OP = 00, all'indirizzo logico 3008, si verifica Fault di TLB (esito ma = 1)

t = 836ns : La MMU chiede la linea di cache TLB alla memoria M, quindi OPOUTM = 11, INDOUTM = 1003

**t = 864ns** : La memoria M risponde con un esito = 1, quindi Fault di Pagina

t = 902ns : La MMU passa l'esito al processore

**t = 926ns** : Il processore richiede il Flush della TLB, quindi OP = 10, viene passato l'indirizzo fisico 8000 della TABRIL del processo

**t = 968ns** : La MMU manda l'esito al processore e il registro INDTABRIL e' aggiornato con il nuovo indirizzo

t = 1us : Fine simulazione