

## تمرین سری ۱

## درس معماری کامپیوتر نیم سال دوم ۰۰-۹۹

- ۱. جمع کنندهای ۳۲ بیتی طراحی کنید. در طراحی خود فقط از گیتهای دو ورودی استفاده کنید. فرض کنید مساحت هر گیت دو ورودی برابر با ۲۵ میکرومترمربع و تاخیر هریک برابر با ۸۰ پیکوثانیه باشد؛ ضمن رسم دیاگرام بلوکی طراحی خود، تاخیر و مساحت کل این دو جمع کننده را بهدست آورید.
  - أ. ابتدا یک جمع کننده Ripple-Carry را با مشخصات داده شده طراحی کنید.
  - ب. سپس یک جمع کننده Carry-Lookahead را با استفاده از بلوکهای ۴ بیتی طراحی کنید.
- (Sout) یک شمارنده جانسون N-بیت از یک شیفت رجیستر N-بیت دارای ریست تشکیل شده است. خروجی شیفت رجیستر N-بیت دارای ریست همه بیتها صفر می شوند. معکوس (Not) شده و به ورودی (Sin) داده می شود. به هنگام ریست همه بیتها صفر می شوند.
- أ. ترتیب خروجیهای Q3:0 تولید شده توسط یک شمارنده جانسون +-بیت را بلافاصله پس از ریست مشخص کنید. بی پس از هر چند سیکل یک شمارهنده جانسون N-بیت الگوی خروجیهایش را تکرار می کند؟ توضیح دهید.
  - ۳. توابع زیر را با استفاده از یک PLA به ابعاد 4x8x3 پیاده کرده و با نمایش نقطهای نشان دهید
  - i. X=AB+BCD+AB ب. Y=AB+BD

## توجه:

- تمرین های درس معماری به صورت گروههای دو نفره انجام داده شده و تحویل می گردند.
- نکته مهم این است تمامی افراد گروه باید به همه جوانب و جزئیات تمرینها مسلط باشند که این نکته توسط دستیاران آموزشی موقع تحویل به دقت بررسی خواهد شد.
  - هر گروه باید به صورت مجزا تمرین را انجام داده و از کپی تمرینهای گروههای دیگر خودداری کند.

موفق باشيد