## 数字逻辑电路经典问题汇编

## 一、填空题

| 1.  | 十进制数 79 对应的二进制数是, 十六进制数是。                                    |
|-----|--------------------------------------------------------------|
| 2.  | 十进制数 254.25 对应的 8421BCD 码为。                                  |
| 3.  | 二进制数 101101 对应的格雷码为。                                         |
| 4.  | 格雷码 110111 对应的二进制码为。                                         |
| 5.  | 已知 $Y = AB + (C+D)'$ ,则 $Y^D = $ 。                           |
| 6.  | 已知逻辑函数的最小项之和表达式为 $L(A,B,C,D) = \sum m(1,2,5,6)$ ,则最大项之积表达式为。 |
| 7.  | 无关项包括                                                        |
| 8.  | 正逻辑下的与门对应负逻辑下的。                                              |
| 9.  | CMOS 门电路的扇出系数表示的数目。                                          |
| 10. | 传输门能够输出种状态,分别是                                               |
| 11. | 二-十进制译码器具有拒绝伪码的功能,指的是                                        |
| 12. | 组合逻辑电路中的竞争-冒险现象指的是                                           |
| 13. | 某个存储器有 32 位地址线, 16 位数据线, 则最大存储容量为字节。                         |
| 14. | 时序逻辑电路根据输出信号的特点分为米利型和穆尔型电路,其中型电路的输出不仅取决于存储电路的状态,还取决于输入变量。    |
| 15. | 描述矩形脉冲特性的重要参数中,占空比指的是。                                       |
| 16. | 施密特触发电路的主要用途是:、、、                                            |
| 17. | 集成单稳态电路有可重复触发和不可重复触发两种,不可重复触发指的是。                            |
| 18. | 石英晶体多谐振荡器的输出脉冲频率取决于。                                         |
| 19. | 衡量 D/A 转换器电路的最重要的两个性能指标是 和                                   |

20. 造成 D/A 转换器转换误差的原因主要有

|                   | 等。其 | ————————————————————————————————————— | <br>引   |
|-------------------|-----|---------------------------------------|---------|
| 起的误差与输入数字量大小成正比,由 | 于   | 引起的误差                                 | <b></b> |
| 入数字量下为定值,而由于      | 和   | 引起                                    | 的误差与输   |
| λ 数字量呈非线性关系。      |     |                                       |         |

## 二、简答题

1. 将逻辑函数式

$$L(A,B,C,D) = \sum m(0,4,6,13,14,15) + \sum d(1,2,3,5,7,9,10,11)$$

化简为最简与或式。

2. 将逻辑函数式

$$L(A, B, C, D) = (A' + D)(B + D')(A + B)$$

化简为最简或与式。

3. CMOS 电路如图所示,试写出其输出逻辑函数式。



4. CMOS 电路如图所示,试写出其输出逻辑函数式。



5. CMOS 电路如图所示,试写出其输出逻辑函数式。



6. 由 CMOS 传输门构成的电路如图所示。CS 为控制端,A、B 为输入,L 为输出,试列出其真值表,说明该电路的逻辑功能。



7. 组合逻辑电路如图所示。请写出逻辑函数式,分析其实现的功能。



8. 组合逻辑电路如图所示。请写出逻辑函数式,分析其实现的功能。



9. 组合逻辑电路如图所示。请写出逻辑函数式,分析其实现的功能。



10. 组合逻辑电路如图所示。请写出逻辑函数式,分析其实现的功能。



11. 试用 8 选 1 数据选择器 74HC151,实现 1 位二进制全加器。(考试如果出现会给功能表,这里简述如下: EN 为使能端、低电平有效;  $S_2 \sim S_0$  为 3 位地址输入;  $D_7 \sim D_0$  为 8 位数据输入; 记  $S_2S_1S_0$  等价十进制数为 a,输出  $Y = D_a$ )



12. 试用译码器 74HC138 和必要的与非门,设计一个乘法器电路,实现两位二进制数相乘,并输出结果。其功能表如下。

| 0   ×   ×   ×   ×   ×   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1 |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1   0   0   0   0   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1 |
| 1   0   0   0   1   1   0   1   1   1   1   1   1     1   0   1   0   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   |
| 1   0   0   1   0   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1 |
| 1   0   0   1   1   1   1   0   1   1   1     1   0   1   0   0   1   1   1   1   0   1   1     1   0   1   0   1   1   1   1   1   1   1   0   1     1   0   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1 </th  |
| 1   0   1   0   0   1   1   1   0   1   1     1   0   1   0   1   1   1   1   1   1   0   1     1   0   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1     |
| 1   0   1   0   1   1   1   1   1   1   0   1     1   0   1   1   0   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   1   |
| 1 0 1 1 0 1 1 1 1 1 1 0   1 0 1 1 1 1 1 1 1 1 1 1                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 1 0 1 1 1 1 1 1 1 1 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |

13. 若脉冲触发 SR 触发器各输入端的电压波形如图中所给出,试画出  $Q \setminus Q'$  端对应的电压波形。设触发器的初始状态为  $Q = \mathbf{0}$ 。



14. 若脉冲触发 JK 触发器 CLK 、  $R'_D$  、  $S'_D$  J 、 K 端的电压波形如图所示,试画出 Q Q' 端对应的电压波形。



15. 试用上升沿触发的 D 触发器设计一个 1101 序列检测器, 输入为串行编码序列, 输出为检测结果。

Home iste.

16. 如图所示是用两个集成单稳态电路 74121 所组成的脉冲变换电路,外接电阻和外接电容的参数如图中所示。试计算在输入触发信号  $v_I$  作用下  $v_{01}$  、 $v_{02}$  输出脉冲的宽度,并画出与  $v_I$  波形相对应的  $v_{01}$  、 $v_{02}$  的电压波形。 $v_I$  的波形如图中所示。



17. 如图所示的倒 T 形电阻网络 D/A 转换器中,设  $R_{\rm f}=R$ ,外接参考电压  $V_{\rm REF}=-10$  V,为保证  $V_{\rm REF}$  偏离标准值所引起的误差小于 LSB/2,试计算  $V_{\rm REF}$  的相对稳定度应取多少?

