

# 数字集成电路设计 第一章 引论

白雪飞 中国科学技术大学微电子学院

## 提纲



- 集成电路简史
- MOS晶体管
- **CMOS逻辑**
- CMOS工艺和版图
- 集成电路设计与验证





# 集成电路简史

## 世界半导体市场规模





■ 数据来源: https://www.statista.com/statistics/266973/global-semiconductor-sales-since-1988

## 第一个晶体管







- John Bardeen, Walter Brattain, William Shockley
- **■** 贝尔实验室,1947
- 点接触型锗晶体管

## 第一块集成电路







- Jack Kilby,德州仪器,1958
- 锗材料, 7/16 inch × 1/16 inch
- 相移振荡器,包括一个双极型晶体管、三个 电阻器、一个电容器



## 第一个平面晶体管









- Jean Hoerni, Fairchild, 1959
- 硅材料,平面工艺
- 二氧化硅钝化层保护PN结
- 双极型晶体管

## 第一个单片集成电路









- Robert Noyce, Fairchild, 1961
- 硅材料,平面工艺
- 金属薄膜层互连
- 电阻-晶体管逻辑触发器
- 四个双极型晶体管、两个电阻器

## 第一款大容量MOS存储器







- Intel 1101, 1969
- 256-bit SRAM
- 12-µm MOS工艺
- 硅栅工艺 (SGT)
- 16针双列直插封装

## 第一款微处理器





Intel 4004, 1971

四位微处理器

寻址范围: 640 B

10-µm PMOS工艺

2300个晶体管

主频: 108 kHz~740 kHz ■ 芯片尺寸: 3 mm × 4 mm

■ 16针双列直插封装

## 先进微处理器芯片





- Intel Core i9-9900, 2019
- 14-nm CMOS工艺
- 11层金属互连
- 8个64位CPU核

- 24个GPU执行单元
- 基准频率: 3.10 GHz
- 支持内存: 128 GiB
- FCLGA-1151封装

## 摩尔定律 (Moore's Law)









- The complexity for minimum component costs has increased at a rate of roughly a factor of two per year. —— Gordon Moore, 1965
- The new slope might approximate a doubling every two years, rather than every year, by the end of the decade. —— Gordon Moore, 1975
- Moore's Law is not a law of nature, it is an expectation of continued innovation.

— Michael Mayberry, 2011

## 摩尔定律:微处理器芯片中晶体管数量





■ 数据来源: https://en.wikipedia.org/wiki/Transistor\_count

## 摩尔定律: 半导体工艺节点





■ 数据来源: https://en.wikipedia.org/wiki/Semiconductor\_device\_fabrication

## 半导体技术的发展趋势





#### More Moore, More than Moore, and Beyond CMOS

(The International Technology Roadmap for Semiconductors (ITRS), 2005)



# MOS晶体管

## 硅 (Silicon)





硅原子结构示意图



硅晶体的金刚石结构

## 本征硅和掺杂硅





本征硅

- 无掺杂
- 不良导体
- 可通过引入掺杂物 提高导电性能



N型掺杂硅

- 掺杂剂: VA族
- 磷(P)、 砷(As)、 锑(Sb)、铋(Bi)
- 多子:自由电子
- 少子:空穴



P型掺杂硅

- 掺杂剂:IIIA族
- 硼(B)、铝(AI)、 镓(Ga)、铟(In)
- 多子:空穴
- 少子:自由电子

## PN结二极管 (PN Junction Diode)







PN结二极管的结构

PN结二极管的符号

■ 正向偏置: 阳极电压高于阴极电压,有电流通过

■ 反向偏置:阴极电压高于阳极电压,几乎没有电流

## MOS晶体管 (MOS Transistor)





MOS晶体管的符号和开关级模型



# CMOS逻辑

## CMOS逻辑门





CMOS逻辑门一般形式

CMOS逻辑门输出状态

|      | 上拉关断 | 上拉导通 |
|------|------|------|
| 下拉关断 | Z    | 1    |
| 下拉导通 | 0    | X    |

■ Z: 高阻态,输出浮空断开

■ X: 不定态,输出不确定电平

## 串联和并联晶体管











#### 串联和并联晶体管的连接方式及行为

## 反相器 (Inverter)







反相器的符号

反相器原理图

$$Y = \overline{A}$$

#### 反相器真值表

| Α | Y=Ā |
|---|-----|
| 0 | 1   |
| 1 | 0   |

## 与非门 (NAND Gate)





#### 二输入与非门符号

#### 二输入与非门真值表

| Α | В | 上拉网络 | 下拉网络 | Y=A·B |
|---|---|------|------|-------|
| 0 | 0 | ON   | OFF  | 1     |
| 0 | 1 | ON   | OFF  | 1     |
| 1 | 0 | ON   | OFF  | 1     |
| 1 | 1 | OFF  | ON   | 0     |



#### 二输入与非门原理图

$$Y = \overline{A \cdot B}$$



#### 三输入与非门原理图

$$Y = \overline{A \cdot B \cdot C}$$

## 或非门 (NOR Gate)





#### 二输入或非门符号

#### 二输入或非门真值表

| Α | В | 上拉网络 | 下拉网络 | Y= <del>A+B</del> |
|---|---|------|------|-------------------|
| 0 | 0 | ON   | OFF  | 1                 |
| 0 | 1 | OFF  | ON   | 0                 |
| 1 | 0 | OFF  | ON   | 0                 |
| 1 | 1 | OFF  | ON   | 0                 |



#### 二输入或非门原理图

$$Y = \overline{A + B}$$



$$Y = \overline{A + B + C}$$

## 复合门 (Compound Gate)







#### **AND-OR-INVERT-22 (AOI22)**

$$Y = \overline{(A \cdot B) + (C \cdot D)}$$

#### **OR-AND-INVERT-31 (OAI31)**

$$Y = \overline{(A+B+C)\cdot D}$$

- 互补导通 (Conduction Complements)
- 上拉网络和下拉网络互补: 并联 ⇔ 串联

## 传输管 (Pass Transistor)



NMOS 
$$g=0$$
  $g=0$   $g=1$   $g=1$ 



传输管的强输出和弱输出

## 传输门 (Transmission Gate)



$$g=0, gb=1 \qquad g=1, gb=0 \qquad 0 \longrightarrow strong 0$$

$$a \longrightarrow b \qquad g=1, gb=0 \qquad g=1, gb=0 \qquad g=1, gb=0 \qquad 1 \longrightarrow strong 1$$

#### 传输门的结构和输出



传输门的符号

## 静态CMOS门为什么是反相的?





## 三态门 (Tristate Gate)









三态反相器 (Tristate Inverter)

#### 三态缓冲器真值表

| EN | EN | Α | Y |
|----|----|---|---|
| 0  | 1  | 0 | Z |
| 0  | 1  | 1 | Z |
| 1  | 0  | 0 | 0 |
| 1  | 0  | 1 | 1 |

#### 三态反相器真值表

| EN | EN | Α | Y |
|----|----|---|---|
| 0  | 1  | 0 | Z |
| 0  | 1  | 1 | Z |
| 1  | 0  | 0 | 1 |
| 1  | 0  | 1 | 0 |

## 多路开关 (Multiplexer, MUX)





#### 多路开关真值表

| S | S | D1 | D0 | Y |
|---|---|----|----|---|
| 0 | 1 | X  | 0  | 0 |
| 0 | 1 | X  | 1  | 1 |
| 1 | 0 | 0  | X  | 0 |
| 1 | 0 | 1  | X  | 1 |

#### $Y = \overline{S} \cdot D0 + S \cdot D1$







#### 反相多路开关 (Inverting Multiplexer)

$$Y = \overline{S} \cdot \overline{D0} + S \cdot \overline{D1}$$

### 组合电路和时序电路



#### ■ 组合电路

- Combinational Circuit
- 输出仅取决于当前输入
- 基本模块是逻辑门
- 反相器、与非门、或非门、缓冲器、与门、或门、复合门、多路开关等

#### ■ 时序电路

- Sequential Circuit
- 输出不仅取决于当前输入,还取决于以前的输入
- 基本模块是存储元件
- 锁存器 (Latch)、触发器 (Flip-Flop)

## 锁存器 (Latch)









CMOS高电平敏感D锁存器

## 触发器 (Flip-Flop)







CMOS上升沿触发D触发器



## CMOS工艺和版图

# 反相器的版图、原理图及剖面图





■ P型晶圆

P-Substrate P衬底



- P型晶圆
- 热氧化

P-Substrate P衬底



- P型晶圆
- 热氧化
- 光刻胶涂敷

Photoresist 光刻胶 SiO<sub>2</sub>
P-Substrate P衬底



- P型晶圆
- 热氧化
- 光刻胶涂敷
- 曝光、显影





- P型晶圆
- 热氧化
- 光刻胶涂敷
- 曝光、显影
- 刻蚀二氧化硅





- P型晶圆
- 热氧化
- 光刻胶涂敷
- 曝光、显影
- 刻蚀二氧化硅
- 去除光刻胶





- P型晶圆
- 热氧化
- 光刻胶涂敷
- 曝光、显影
- 刻蚀二氧化硅
- 去除光刻胶
- N阱离子注入





- P型晶圆
- 热氧化
- 光刻胶涂敷
- 曝光、显影
- 刻蚀二氧化硅
- 去除光刻胶
- N阱离子注入
- 去除二氧化硅

N-Well N阱

P-Substrate P衬底



- P型晶圆
- 热氧化
- 光刻胶涂敷
- 曝光、显影
- 刻蚀二氧化硅
- 去除光刻胶
- N阱离子注入
- 去除二氧化硅
- 生长栅氧化层

N-Well N阱

1958 Page and Technique

■ P型晶圆

■ 沉积多晶硅

- 热氧化
- 光刻胶涂敷
- 曝光、显影
- 刻蚀二氧化硅
- 去除光刻胶
- N阱离子注入
- 去除二氧化硅
- 生长栅氧化层



Polysilicon 多晶硅 Thin Gate Oxide 薄栅氧

1958 Page and Technish

- P型晶圆
- 热氧化
- 光刻胶涂敷
- 曝光、显影
- 刻蚀二氧化硅
- 去除光刻胶
- N阱离子注入
- 去除二氧化硅
- 生长栅氧化层

- 沉积多晶硅
- 光刻
- 刻蚀多晶硅
- 刻蚀栅氧化层



1958 1958 and Technology

- P型晶圆
- 热氧化
- 光刻胶涂敷
- 曝光、显影
- 刻蚀二氧化硅
- 去除光刻胶
- N阱离子注入
- 去除二氧化硅
- 生长栅氧化层

- 沉积多晶硅
- 光刻
- 刻蚀多晶硅
- 刻蚀栅氧化层
- 沉积二氧化硅



1958 September and Technology

- P型晶圆
- 热氧化
- 光刻胶涂敷
- 曝光、显影
- 刻蚀二氧化硅
- 去除光刻胶
- N阱离子注入
- 去除二氧化硅
- 生长栅氧化层

- 沉积多晶硅
- 光刻
- 刻蚀多晶硅
- 刻蚀栅氧化层
- 沉积二氧化硅
- 光刻
- 刻蚀二氧化硅



1958 1958 and Technology

- P型晶圆
- 热氧化
- 光刻胶涂敷
- 曝光、显影
- 刻蚀二氧化硅
- 去除光刻胶
- N阱离子注入
- 去除二氧化硅
- 生长栅氧化层

- 沉积多晶硅
- 光刻
- 刻蚀多晶硅
- 刻蚀栅氧化层
- 沉积二氧化硅
- 光刻
- 刻蚀二氧化硅
- N型有源区离子注入





- P型晶圆
- 热氧化
- 光刻胶涂敷
- 曝光、显影
- 刻蚀二氧化硅
- 去除光刻胶
- N阱离子注入
- 去除二氧化硅
- 生长栅氧化层

- 沉积多晶硅
- 光刻
- 刻蚀多晶硅
- 刻蚀栅氧化层
- 沉积二氧化硅
- 光刻
- 刻蚀二氧化硅
- N型有源区离子注入
- 去除二氧化硅



- P型晶圆
- 热氧化
- 光刻胶涂敷
- 曝光、显影
- 刻蚀二氧化硅
- 去除光刻胶
- N阱离子注入
- 去除二氧化硅
- 生长栅氧化层

- 沉积多晶硅
- 光刻
- 刻蚀多晶硅
- 刻蚀栅氧化层
- 沉积二氧化硅
- 光刻
- 刻蚀二氧化硅
- N型有源区离子注入
- 去除二氧化硅

■ P型有源区掺杂

(工艺步骤与N型类似)



- P型晶圆
- 热氧化
- 光刻胶涂敷
- 曝光、显影
- 刻蚀二氧化硅
- 去除光刻胶
- N阱离子注入
- 去除二氧化硅
- 生长栅氧化层

- 沉积多晶硅
- 光刻
- 刻蚀多晶硅
- 刻蚀栅氧化层
- 沉积二氧化硅
- 光刻
- 刻蚀二氧化硅
- N型有源区离子注入
- 去除二氧化硅

- P型有源区掺杂
  - (工艺步骤与N型类似)
- 沉积场氧化层
- 光刻
- 刻蚀场氧化层



- P型晶圆
- 热氧化
- 光刻胶涂敷
- 曝光、显影
- 刻蚀二氧化硅
- 去除光刻胶
- N阱离子注入
- 去除二氧化硅
- 生长栅氧化层

- 沉积多晶硅
- 光刻
- 刻蚀多晶硅
- 刻蚀栅氧化层
- 沉积二氧化硅
- 光刻
- 刻蚀二氧化硅
- N型有源区离子注入
- 去除二氧化硅

- P型有源区掺杂
  - (工艺步骤与N型类似)
- 沉积场氧化层
- 光刻
- 刻蚀场氧化层
- 沉积金属层
- 光刻
- 刻蚀金属层



Metal 金属 Thick Field Oxide 厚场氧

- P型晶圆
- 热氧化
- 光刻胶涂敷
- 曝光、显影
- 刻蚀二氧化硅
- 去除光刻胶
- N阱离子注入
- 去除二氧化硅
- 生长栅氧化层

- 沉积多晶硅
- 光刻
- 刻蚀多晶硅
- 刻蚀栅氧化层
- 沉积二氧化硅
- 光刻
- 刻蚀二氧化硅
- N型有源区离子注入
- 去除二氧化硅

- P型有源区掺杂
  - (工艺步骤与N型类似)
- 沉积场氧化层
- 光刻
- 刻蚀场氧化层
- 沉积金属层
- 光刻
- 刻蚀金属层
- **...** ...



Metal 金属 Thick Field Oxide 厚场氧

## 版图设计规则



### ■ 版图 (Layout)

- 集成电路各层组成部分的平面几何形状描述
- 版图由不同层的图形要素组成,版图层用于制作掩模或其他设计用途

### ■ 版图设计规则 (Layout Design Rule)

■ 版图设计中所需遵守的一系列参数和规则

### ■ 微米设计规则

- 以微米为单位规定的设计规则
- 可以带来集成密度的优势
- 难以从一种工艺转向更先进的工艺或不同代工厂(Foundry)

### ■ *λ*设计规则

- λ为特征尺寸(Feature Size)的一半,工艺的特征尺寸是指晶体管最小沟道长度
- 设计规则中的所有尺寸都向上舍入成\bèx的整数倍
- 比较简单和易于按比例缩小,但牺牲了集成密度

# **\(\rak{\partial}\)**设计规则





简化的入设计规则

# 晶体管尺寸标注











晶体管尺寸标注方式

# 门级版图



没有衬底和阱连接 需要间隔一定距离 额外添加连接单元



**Substrate Tap** 

反相器标准单元版图

带有衬底和阱连接



三输入与非门标准单元版图

# 棒图 (Stick Diagram)





反相器和三输入与非门的棒图

# 布线通道 (Routing Track)







布线通道的节距(Pitch)

NMOS管和PMOS管之间的间距



# 集成电路设计与验证

# 设计划分 (Design Partitioning)



### ■ 设计抽象 (Design Abstraction)

- 体系结构设计 (Architecture Design): 系统功能
- 微结构设计 (Microarchitecture Design): 体系结构如何划分成寄存器和功能部件
- 逻辑设计 (Logic Design): 如何构成功能部件
- 电路设计 (Circuit Design): 如何用晶体管实现逻辑
- 物理设计 (Physical Design): 芯片版图

### ■ 结构化设计 (Structured Design)

- 层次化 (Hierarchy): 分而治之,把系统分层次地划分为模块组成的树形结构
- 规整化 (Regularity): 尽可能复用已经设计验证的功能块
- 模块化 (Modularity): 功能块具有确切的接口和功能定义,可以看作黑盒子
- 局域化 (Locality):信息保持在使用它的物理位置和时间段上

## 行为、结构和物理设计域





S. Kang Y图

# 设计实例:简单的MIPS微处理器



### 8-bit MIPS微处理器指令集

|      | Instruction   |                  | Function                                    | Encoding | Ор     | Funct  |
|------|---------------|------------------|---------------------------------------------|----------|--------|--------|
| add  | \$1, \$2, \$3 | addition:        | \$1 <- \$2 + \$3                            | R        | 000000 | 100000 |
| sub  | \$1, \$2, \$3 | subtraction:     | \$1 <- \$2 - \$3                            | R        | 000000 | 100010 |
| and  | \$1, \$2, \$3 | bitwise and:     | \$1 <- \$2 and \$3                          | R        | 000000 | 100100 |
| or   | \$1, \$2, \$3 | bitwise or:      | \$1 <- \$2 or \$3                           | R        | 000000 | 100101 |
| slt  | \$1, \$2, \$3 | set less than:   | \$1 <- 1 if \$2 < \$3<br>\$1 <- 0 otherwise | R        | 000000 | 101010 |
| addi | \$1, \$2, imm | add immediate:   | \$1 <- \$2 + imm                            | I        | 001000 | N/A    |
| beq  | \$1, \$2, imm | branch if equal: | PC <- PC + imm × 4                          | I        | 000100 | N/A    |
| j    | destination   | jump:            | PC <- destination                           | J        | 000010 | N/A    |
| lb   | \$1, imm(\$2) | load byte:       | \$1 <- mem[\$2 + imm]                       | I        | 100000 | N/A    |
| sb   | \$1, imm(\$2) | store byte:      | mem[\$2 + imm] <- \$1                       | I        | 101000 | N/A    |

## 微结构



#### 多周期MIPS微结构

# 有限状态机 (Finite State Machine, FSM)





# 逻辑设计





### MIPS顶层方块图和接口

# 设计层次





MIPS设计层次

## 电路设计









$$I = C \frac{\mathrm{d}V}{\mathrm{d}t}; \;\; t = \frac{C}{I_{\mathrm{avg}}} V_{\mathrm{DD}}; \;\; P_{\mathrm{dynamic}} = C V_{\mathrm{DD}}^{\,2} f; \;\; P_{\mathrm{static}} = I_{\mathrm{static}} V_{\mathrm{DD}}$$

#### 电路的延时和功耗





### 进位电路的不同设计方案

## 硬件描述语言



```
module fulladder (input logic a, b, c,
                 output logic s, cout);
  sum s1(a, b, c, s);
                                         结构描述
  carry c1(a, b, c, cout);
endmodule
module sum(input logic a, b, c,
          output logic s);
                                         行为描述
  assign s = a ^ b ^ c;
endmodule
module carry(input logic a, b, c,
            output logic cout);
  logic x, y, z;
  and g1(x, a, b);
  and g2(y, a, c);
  and g3(z, b, c);
  or g4(cout, x, y, z);
endmodule
```



全加器及其Verilog语言描述

# 物理设计





# 标准单元 (Standard Cell)

### ■ 标准单元的特点

- 统一的单元高度
- 统一的阱高度
- 水平方向金属1电源和地轨线
- 阱和衬底偏置连接
- NMOS管布置在单元下部
- PMOS管布置在单元上部
- 可以邻接而不违反设计规则

### ■ 标准单元的作用

- 逻辑综合和自动布局布线
- 把设计映射到标准单元组成 的电路网表和版图



# 8-bit MIPS版图实例







全定制版图

逻辑综合和布局布线生成的版图

## 设计验证

### ■ 功能仿真 (Functional Simulation)

- 结构级模型仿真
- 逻辑级HDL代码仿真
- 门级网表仿真
- 晶体管级网表仿真
- 形式验证 (Formal Verification)
  - 逻辑等效性检查 (Logic Equivalence Check, LEC)
- 物理验证 (Physical Verification)
  - 设计规则检查 (Design Rule Check, DRC)
  - 电气规则检查 (Electrical Rule Check, ERC)
  - 版图原理图对比 (Layout vs. Schematic, LVS)
  - 版图寄生参数抽取 (Layout Parasitic Extraction, LPE)



# 制造和封装





12-inch/300-mm晶圆



8-bit MIPS处理器显微照片



40针双列直插封装 (DIP-40)



# 本章结束