# 一. 选择题

| 1.  | 我国在D 年研制成功了第一台电子数字计算机,第一台晶体管数字计算机于                                                                        |
|-----|-----------------------------------------------------------------------------------------------------------|
|     | 年完成。(答案错误)                                                                                                |
|     | A. 1946 1958 B. 1950 1968 C. 1958 1961 D. 1959 1965                                                       |
| 2.  | 32 位微型计算机中乘除法部件位于A 中。                                                                                     |
|     | A. CPU B. 接口 C. 控制器 D. 专用芯片                                                                               |
| 3.  | 没有外存储器的计算机监控程序可以放在B。                                                                                      |
|     | A. RAM B. ROM C. RAM 和 ROM D. CPU                                                                         |
| 4.  | 下列数中最小的数是A。                                                                                               |
|     | A (101001) P (50) C (0D) P (44)                                                                           |
|     | A. $(101001)_{2}$ B. $(52)_{8}$ C. $(2B)_{16}$ D. $(44)_{10}$                                             |
| 5.  | 在机器数B.C 中,零的表示形式是唯一的。                                                                                     |
|     | A. 原码 B. <mark>补码 C. 移码</mark> D. 反码                                                                      |
| 6.  | 在定点二进制运算器中,减法运算一般通过D 来实现。                                                                                 |
|     | A. 原码运算的二进制减法器 B. 补码运算的二进制减法器                                                                             |
|     | C. 补码运算的十进制加法器 D. 补码运算的二进制加法器                                                                             |
| 7.  | 下列有关运算器的描述中C 是正确的。                                                                                        |
|     | A. 只作算术运算,不作逻辑运算 B. 只作加法                                                                                  |
|     | C. <mark>能暂时存放运算结果</mark> D. 以上答案都不对                                                                      |
| 8.  | 某 DRAM 芯片, 其存储容量为 512K×8 位, 该芯片的地址线和数据线数目为D。                                                              |
|     | A. 8, 512 B. 512, 8 C. 18, 8 D. 19, 8                                                                     |
| 9.  | 相联存储器是按C 进行寻址的存储器。                                                                                        |
|     | A. 地址指定方式 B. 堆栈存取方式                                                                                       |
|     | C. 内容指定方式 D。地址指定与堆栈存取方式结合                                                                                 |
| 10  | . 指令系统中采用不同寻址方式的目的主要是B。                                                                                   |
|     | A. 实现存储程序和程序控制 B. 缩短指令长度,扩大寻址空间,提高编程灵活性                                                                   |
|     | C. 可以直接访问外存 D. 提供扩展操作码的可能并降低指令译码难度                                                                        |
|     | . 堆栈寻址方式中,设 A 为累加寄存器,SP 为堆栈指示器,Msp 为 SP 指示器的栈顶单                                                           |
| 元   | ,如果操作的动作是: $(A)$ →Msp, $(SP)$ $-1$ →SP,那么出栈操作的动作为:                                                        |
|     | A. $(Msp) \rightarrow A$ , $(SP) +1 \rightarrow SP$ B. $(SP) +1 \rightarrow SP$ , $(Msp) \rightarrow A$   |
|     | C. $(SP) = 1 \rightarrow SP$ , $(Msp) \rightarrow A$ D. $(Msp) \rightarrow A$ , $(SP) = 1 \rightarrow SP$ |
| 12  | . 在 CPU 中跟踪指令后继地址的寄存器是B。                                                                                  |
| 1.0 | A. 主存地址寄存器 B. 程序计数器 C. 指令寄存器 D. 状态条件寄存器                                                                   |
| 13  | . 描述多媒体 CPU 基本概念中正确表述的句子是A。                                                                               |
|     | A. 多媒体 CPU 是带有 MMX 技术的处理器                                                                                 |
|     | B. 多媒体 CPU 是非流水线结构                                                                                        |
|     | C. MMX 指令集是一种 MIMD (多指令流多数据流)的并行处理指令                                                                      |
| 1.4 | D. 多媒体 CPU 一定是 CISC 机器                                                                                    |
| 14  | . 描述 Futurebus+总线中基本概念正确的表述是C。                                                                            |
|     | A. Futurebus+总线是一个高性能的同步总线标准                                                                              |
|     | B. 基本上是一个同步数据定时协议                                                                                         |
|     | C. 它是一个与结构、处理器技术有关的开发标准                                                                                   |
|     | D. 数据线的规模不能动态可变                                                                                           |

| 15. 在A 的微型计算机系统中,外设可以和主存储器单元统一编址,因此可以不用                                                    |
|--------------------------------------------------------------------------------------------|
| I/0 接口。                                                                                    |
| A. 单总线       B. 双总线       C. 三总线       D. 以上三种总线         16. 用于笔记本电脑的外存储器是       B       。 |
| 10. 用丁毛 C 本 电 M 的 介 仔 储                                                                    |
| A. 秋螺盘                                                                                     |
| 11. 共有日内少化力的记录力式0。                                                                         |
| A. $NRZ_0$ B. $NRZ_1$ C. PM D. MFM                                                         |
| 18A不是发生中断请求的条件。                                                                            |
| A. 一条指令执行结束 B. 一次 I/O 操作结束                                                                 |
| C. 机器内部发生故障 D. 一次 DMA 操作结束                                                                 |
| 19. 采用 DMA 方式传送数据时,每传送一个数据就要用一个。                                                           |
| A. 指令周期 B. 数据周期 C. 存储周期 D. 总线周期                                                            |
| 20. 并行 I/O 标准接口 SCSI 中,一块主适配器可以连接B 台具有 SCSI 接口的设备。                                         |
| A. 6 B. 7 C. 8 D. 10                                                                       |
| 21. 计算机科技文献中,英文缩写 CAI 代表B。                                                                 |
| A. 计算机辅助制造 B. 计算机辅助教学                                                                      |
| C. 计算机辅助设计 D. 计算机辅助管理                                                                      |
| 22. 某机字长 32 位。其中 1 位符号位, 31 位表示尾数。若用定点小数表示,则最大正小数                                          |
| 为 <u>B</u> 。                                                                               |
| A. $+ (1-2^{-32})$ B. $+ (1-2^{-31})$ C. $+ (1-2^{-30})$ D.2 <sup>-31</sup> -1             |
| 23. 某机字长 32 位,采用 IEEE 格式,则阶码采用C表示。                                                         |
| A 补码 B 原码 C 移码 D 反码                                                                        |
| 24. 运算器的核心部分是C。                                                                            |
| A. 数据总线 B. 多路开关 C. 算术逻辑运算单元 D. 累加寄存器                                                       |
| 25. 某计算机字长为 32 位,其存储器容量为 16MB,若按字编址,它的寻址范围是B。                                              |
| A. 0~8MB B. 0~4M C. 0~4MB D. 0~8M                                                          |
| 26. 存储周期是指C。                                                                               |
| A. 存储器的读出时间                                                                                |
| B. 存储器的写入时间<br>C. 存储器进行连续读和写操作所允许的最短时间间隔                                                   |
| D. 存储器进行连续误和与操作所允许的最短时间间隔                                                                  |
| 27. 在虚拟存储器中,当程序正在执行时,由 D 完成地址映射。                                                           |
| 27. 在虚拟存储备中,当性序正在执行时,由D元成地址映射。 A. 程序员 B. 编译器 C. 装入程序 D. 操作系统                               |
| 28. 零地址运算指令在指令格式中不给出操作数地址,因此它的操作数可以来自 C 。                                                  |
| (答案错误 $B)$                                                                                 |
| <b>A.</b> 立即数和栈顶 <b>B.</b> 栈顶和次栈顶                                                          |
| C. 暂存器和栈顶 D. 寄存器和内存单元                                                                      |
| 29. 寄存器间接寻址方式中,操作数处在 B 。                                                                   |
| A. 通用寄存器       B. 主存单元       C. 程序计数器       D. 堆栈                                          |
| 30. 和具有 $m$ 个并行部件的处理器相比,一个 $m$ 段流水线处理器 $A$ 。                                               |
| A. 具备同等水平的吞吐能力 B. 不具备同等水平的吞吐能力                                                             |
| C. 吞吐能力大于前者的吞吐能力 D. 吞吐能力小于前者的吞吐能力                                                          |
| 31. D 用于保存当前正在执行的一条指令。                                                                     |
|                                                                                            |

| A. 缓冲寄存器 B. 地址寄存器 C. 程序计数器 D. <mark>指令寄存器</mark>                                |
|---------------------------------------------------------------------------------|
| 32. 水平型微指令与垂直型微指令相比,B。                                                          |
| A. 前者一次只能完成一个操作                                                                 |
| B. 后者一次只能完成一个操作                                                                 |
| C. 两者都是一次只能完成一个操作                                                               |
| D. 两者都能一次完成多个操作                                                                 |
| 33. 集中式总线仲裁中, C 响应时间最快。                                                         |
|                                                                                 |
| 34. 描述当代流行总线结构中,基本概念表述正确的句子是 B 。                                                |
| A. 当代流行总线结构不是标准总线                                                               |
| B. 当代总线结构中,CPU 和它私有的 cache 一起作为一个模块与总线相连                                        |
| C. 系统中只允许有一个这样的 CPU 模块                                                          |
| D. 以上均正确                                                                        |
| 35. CPU 将一个字节型变量送到 CRT 显示, CRT 总线接口中设有 8 位数据寄存器,则 CPU                           |
| 将该字节型变量的二进制码以 D 方式送到接口,再由接口发送到 CRT。                                             |
| A. 并行 B. 串行 C. 分时 D. 并串行                                                        |
| 36. 当采用 A 输入操作情况下,除非计算机等待数据,否则无法传送数据给计算机                                        |
| A. 程序查询方式 B. 中断方式 C. DMA 方式 D. 独立请求方式                                           |
| 37. 微型机系统中, 外围设备通过适配器与主板的系统总线相连接, 其功能是 D 。                                      |
| A. 数据缓冲和数据格式转换 B. 监测外围设备的状态                                                     |
| C. 控制外围设备的操作 D. 前三种功能的综合作用                                                      |
| 38. 中断向量地址是 C 。                                                                 |
| A. 子程序入口地址 B. 中断服务例行程序入口地址                                                      |
| C. 中断服务例行程序入口地址的地址 D. 中断返回地址                                                    |
| 39. CPU 读/写控制信号的作用是 <b>D</b> 。                                                  |
| A. 决定数据总线上的数据流方向 B. 控制存储器操作(R/W)的类型                                             |
| C. 控制流入、流出存储器信息的方向 D. 以上任一作用                                                    |
| 40. 某存储器芯片的存储容量为 8K×8 位,则它的地址线和数据线引脚相加的和为                                       |
| A . (13+8)                                                                      |
| A. 21 B. 20 C. 18 D. 16                                                         |
| 41. 2000 年我国研制的神威号计算机的浮点运算速度达到每秒 C 亿次。                                          |
| A. 10000 B. 4080 C. 3840 D. 2840                                                |
| 42. 目前大多数集成电路生产中,所采用的基本材料为 B 。                                                  |
| A. 非晶硅 <b>B. 单晶硅 C.</b> 多晶硅 <b>D.</b> 硫化镉                                       |
| 43. 某机字长 32 位, 其中数符 1 位, 则定点整数表示的最小负数值为 。                                       |
| A (2 <sup>31</sup> -1) B (2 <sup>32</sup> -1) C2 <sup>31</sup> D2 <sup>32</sup> |
| 44. 在机器数CD中,零的表示形式是唯一的。                                                         |
|                                                                                 |
|                                                                                 |
| A. 原码和补码 B. 反码 C. 移码 D. 补码                                                      |
| 45. 多路开关是一种用来从 n 个数据源中选择数据送到一公共目的地的器件, 其功能                                      |
| 45. 多路开关是一种用来从 $n$ 个数据源中选择数据送到一公共目的地的器件,其功能实现还可用B来代替。                           |
| 45. 多路开关是一种用来从 n 个数据源中选择数据送到一公共目的地的器件,其功能实现还可用B来代替。 A. 一个以上,与非门 B. 一个,三态缓冲器     |
| 45. 多路开关是一种用来从 n 个数据源中选择数据送到一公共目的地的器件, 其功能实现还可用B来代替。                            |
| 45. 多路开关是一种用来从 n 个数据源中选择数据送到一公共目的地的器件,其功能实现还可用B来代替。 A. 一个以上,与非门 B. 一个,三态缓冲器     |

|     |         | 阶码部件只进行阶码相加、相减操作                               |
|-----|---------|------------------------------------------------|
|     | D.      | 尾数部件只进行乘法和除法运算                                 |
| 47. |         | 又存储器有 4 个存储模块,它们有各自的C。                         |
|     |         | 地址寄存器                                          |
|     | В.      | 地址寄存器和指令寄存器                                    |
|     | C.      | 地址寄存器和数据缓冲寄存器                                  |
|     | D.      | 地址寄存器、数据缓冲寄存器和指令寄存器                            |
| 48. | 某机字长    | 长 64 位,存储器容量是 32MB。若按半字编址,那么它的寻址范围是D。          |
|     | Α.      | 0—64M В. 0—32M С. 0—16M <mark>D. 0—8М</mark>   |
| 49. | 双端口存    | 存储器之所以能高速进行读/写,是因为采用C。                         |
|     | Α.      | 新型器件 B. 流水技术 C. 两套相互独立的读写电路 D. 高速芯片            |
| 50. | 寄存器直    | 直接寻址方式中,寄存器中所存的是A。                             |
|     | Α.      | 操作数 B. 存放操作数的主存单元的地址                           |
|     | C.      | 存放操作数的寄存器的编号 D. 存放操作数的主存单元地址的地址                |
| 51. | 指令的哥    | 寻址方式采用跳跃寻址方式时,可实现D。                            |
|     | Α.      | 堆栈寻址 B. 程序的条件转移                                |
|     | С.      | 程序的无条件转移 D. 程序的条件转移或无条件转移                      |
| 52. | 下面描述    | 比RISC 指令系统中基本概念 <mark>不正确</mark> 的句子是 C 。      |
|     | A.      | 选取使用频率高的一些简单指令,指令条数少                           |
|     | В.      | 指令长度固定                                         |
|     | C.      | 指令格式种类多,寻址方式种类多                                |
|     | D.      | 只有取数/存数指令访问存储器                                 |
| 53. | 同步控制    | 利是 A 。                                         |
|     | Α.      | 由统一时序信号控制的方式 B. 所有指令执行时间都相同的方式                 |
|     |         | 只适用于 CPU 控制的方式 D. 只适用于外围设备控制的方式                |
| 54. | Pentium | CPU 是 C 。(感觉好坑 B, C, D)                        |
|     |         | 16 位微处理器 B. 准 16 位微处理器 C. 32 位微处理器 D. 64 位微处理器 |
| 55. |         | 中,暂存指令的寄存器是 D 。                                |
|     |         | 数据寄存器 B. 程序计数器 C. 状态条件寄存器 D. 指令寄存器             |
| 56. |         | [ 总线基本概念中正确的句子是 A 。                            |
|     | Α.      | PCI 总线的基本传输机制是猝发式传送                            |
|     | В.      | PCI 总线是一个与处理器有关的高速外围总线                         |
|     |         | PCI 设备一定是主设备                                   |
|     |         | 系统中允许只有一条 PCI 总线                               |
| 57. |         | z制总线提供 D 。                                     |
|     |         | 数据信号流 B. 所有存储器和 I/O 设备的时序信号及控制信号               |
|     |         | 来自 I/O 设备和存储器的响应信号 D. B和C两项                    |
| 58. |         | 硬磁盘、磁带机、光盘、固态盘属于B设备。                           |
|     |         | 远程通信 B. 外存储器 C. 内存储器 D. 人机界面的 I/O              |
| 59. |         | 定生时,由硬件保护并更新程序计数器 PC,而不由软件完成,主要是为A。            |
|     |         | 能进入中断处理程序并能正确返回原程序 B. 节省内存                     |
|     |         | 使中断处理程序易于编制,不易出错 D. 提高处理机速度                    |
| 60. |         | 字符的编码,目前普遍采用的是 D 码。                            |
| •   |         | - 14 114 114 114 114 114 114 114 114 114       |
|     |         |                                                |

B. 阶码部件只进行阶码相加、相减和比较操作

# 二. 填空题

|     | · X1/2                                                                     |     |
|-----|----------------------------------------------------------------------------|-----|
| 1.  | 在计算机术语中,将 <mark>控制器</mark> 和 <mark>运算器</mark> 和在一起称为 CPU,而将 CPU 和          |     |
| ,   | 存储器 合在一起称为主机。                                                              |     |
| 2.  | 计算机软件一般分为两大类:一类叫应用软件,另一类叫 <mark>系统软件</mark> 。                              | 喿   |
| ,   | 作系统属于 C <mark>系统软件</mark> 类。                                               |     |
| 3.  | 主存储器容量通常以 MB 表示, 其中 M =10000000,, 8 位(1 个字节); 码                            | 更   |
| 3   | 盘容量通常以 GB 表示,其中 G = 1000 M。                                                |     |
| 4.  | CPU 能直接访问 cache 和主存 ,但不能直接访问磁盘和光盘。                                         |     |
| 5.  | 指令字长度分为单字长、半字长、双字长 三种形式。                                                   |     |
| 6.  | 计算机系统中,根据应用条件和硬件资源不同,数据传输方式可采用并行 传送                                        |     |
| _   | _ <mark>_串行 传送、复用 传送。</mark>                                               |     |
| 7.  | 通道是一个特殊功能的处理器,它有自己的 <mark>指令和程序</mark> 专门负责数据转                             | 俞   |
| ,   | 入输出的传输控制。                                                                  |     |
| 8.  | 并行 I/O 接口 SCSI 和串行 I/O 接口 IEEE1394 是目前两个最具有权威性                             | 生   |
|     | 的标准接口技术。                                                                   |     |
| 9.  | 十算机硬件包括 <mark>运算器、存储器、控制器、适配器、输</mark> 入输b                                 | H   |
| 设   | 备。                                                                         |     |
| 10. | 为了计算机能直接处理十进制形式的数据,采用以下两种表示形式:字符串和 _                                       |     |
| ,   | 玉 <mark>缩的十进制数串</mark> 形式。前者主要用在 <mark>非数值</mark> 计算的应用领域,后者用于直接           | 妾   |
|     | 完成十进制数的算术运算。                                                               |     |
| 11. | cache 是一种高速缓冲存储器,是为了解决 CPU 和主存之间速度不匹配而                                     | Ī   |
| ;   | 采用的一项重要的硬件技术,现发展为多级 cache体系,指令 cache 与数据 cach                              | ıe  |
| _   | 分设体系。                                                                      |     |
| 12. | 指令系统是表征一台计算机性能的重要因素,它的 <mark>格式</mark> 和功能不仅直接愿                            | 钐   |
| ١   | 响到机器硬件结构,而且也影响到 <mark>系统软件</mark> 。                                        |     |
| 13. | 并行处理技术概括起来主要有三种形式: <mark>时间</mark> 并行、 <mark>空间</mark> 并行、 <mark>时间</mark> | 川   |
| 空   | <mark>貳</mark> 并行。                                                         |     |
| 14. | Futurebus <sup>+</sup> 总线能支持64位地址空间,64 位、128 位、256位数据传输,                   |     |
|     | 为下一代多处理机系统提供了一个稳定的平台,适合于高成本较大规模的计算机;                                       | 系   |
| :   | 充。                                                                         |     |
| 15. | 一个定点数由 <del>符号位</del> 和 <del>数值域</del> 两部分组成。根据小数点的位置不同,定身                 | 点   |
| 4   | 数有 <mark>纯小数</mark> 和 <del>纯整数</del> 两种表示方法。                               |     |
| 16. | 存储器的技术指标有存储容量、存取时间、存储周期。速度指标证                                              | 丕   |
|     | 可以用 <mark>存储器带宽</mark> 来表示。                                                |     |
| 17. | 形成指令地址的方法, 称为指令寻址, 指令寻址有 顺序寻址和寻址。                                          | 内   |
| į   | 钟,通过使用 <mark>程序计数器</mark> 来跟踪指令地址。                                         |     |
| 18. | 流水 CPU 是以时间并行性为原理构造的处理器,是一种非常经济而实用的                                        | 的   |
|     | 并行技术。目前的 <mark>高性能</mark> 微处理器几乎无一例外地使用了流水技术。                              |     |
| 19. | 当代流行的标准总线追求与结构、CPU、 <mark>技术</mark> 无关的开发技术标准                              | . 0 |
| 20. | 在计算机系统中,CPU 对外围设备的管理,除了程序查询方式、程序中断方式外,还有                                   | 有   |
|     | DMA 方式 通道 方式和 外围处理机 方式                                                     |     |

### 三. 简答题

1. 一个较完善的指令系统应包括哪几类?

包括:数据传送指令、算术运算指令、逻辑运算指令、程序控制指令、输入输出指令、堆栈指令、字符串指令、特权指令等。

2. 什么是闪速存储器?它有哪些特点?

闪速存储器是高密度、非易失性的读/写半导体存储器。从原理上看,它属于 ROM 型存储器,但是它又可随机改写信息;从功能上看,它又相当于 RAM,所以传统 ROM 与 RAM 的定义和划分已失去意义。因而它是一种全新的存储器技术。

闪速存储器的特点: (1) 固有的非易失性

- (2) 廉价的高密度
- (3) 可直接执行
- (4) 固态性能
- 3. 比较水平微指令与垂直微指令的优缺点。
  - (1) 水平型微指令并行操作能力强、效率高、灵活性强,垂直型微指令则较差。
  - (2) 水平型微指令执行一条指令的时间短,垂直型微指令执行时间长。
  - (3)由水平型微指令解释指令的微程序,具有微指令字比较长,但微程序短的特点,而垂直型微指令正好相反。
  - (4)水平型微指令用户难以掌握,而垂直型微指令与指令比较相似,相对来说比较容易掌握
- 4. CPU 响应中断应具备哪些条件?

解:

- (1) 在 CPU 内部设置的中断允许触发器必须是开放的。
- (2) 外设有中断请求时,中断请求触发器必须处于"1"状态,保持中断请求信号。
- (3) 外设(接口)中断允许触发器必须为"1",这样才能把外设中断请求 送至 CPU。

当上述三个条件具备时,CPU 在现行指令结束的最后一个状态周期响应中断。

5. 主存储器的性能指标有哪些?含义是什么?

解: 主存储器的性能指标主要是存储容量、存取时间、存储周期、存储器带宽。

存储容量:一个存储器中可以容纳的存储单元总数。

存取时间: 又称存储器访问时间, 是指从启动一次存储器操作到完成该操作 所经历的时间。

存储周期:是指连续启动两次独立的存储操作(如连续两次读操作)所需间隔的最小时间。

存储器带宽: 在单位时间中主存传输数据的速率。

#### 6. RISC 机器有哪些特点?

解: RISC 机具有以下特点:

- (1) 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令。
- (2) 指令长度固定,指令格式种类少,寻址方式种类少。

- (3) 只有取数/存数指令访问存储器,其余指令的操作都在寄存器之间进 行。
- (4) CPU 中通用寄存器数量相当多。
- (5) 大部分指令在一个机器周期内完成。其意是指在采用流水线组织时每个机器周期内能完成一条指令功能,而并不是说一条指令从取指到完成指定功能只要一个机器周期。
- (6) 以硬布线控制为主,不用或少用微指令码控制。
- (7) 一般用高级语言编程,特别重视编译优化工作,以减少程序执行时间。
- 7. 指令和数据都以二进制代码存放在内存中,CPU 如何区分它们是指令还是数据?解:从时间上讲,取指令事件发生在"取指周期";取数据事件发生在"执行周期"。从空间上讲,从内存读出的指令流流向控制器(指令寄存器);从内存读出数据流流向运算器(通用寄存器)。
- 8. 请说明指令周期、机器周期、时钟周期之间的关系。

解:指令周期是指取出并执行一条指令的时间,指令周期常常用若干个 CPU 周期数来表示, CPU 周期也称为机器周期, 而一个 CPU 周期又包含若干个时钟周期(也称为节拍脉冲或 T 周期)。

9. CPU 中有哪些主要寄存器?

解: CPU 中的主要寄存器有: 指令寄存器(IR)、程序计数器(PC)、地址寄存器(AR)、缓冲寄存器(DR)、通用寄存器(AC)、状态条件寄存器。

- 10. 中断接口中有哪些标志触发器? 功能是什么?
- 解:中断接口中有四个标志触发器:
  - (1) 准备就绪的标志(RD): 一旦设备做好一次数据的接受或发送,便发出一个设备动作完毕信号,使 RD 标志置"1"。在中断方式中,该标志用作为中断源触发器,简称中断触发器。
  - (2) 允许中断触发器(EI):可以用程序指令来置位。EI为"1"时,某设备可以向CPU发出中断请求;EI为"0"时,不能向CPU发出中断请求,这意味着某中断源的中断请求被禁止。设置EI标志的目的,就是通过软件来控制是否允许某设备发出中断请求。
  - (3) 中断请求触发器(IR): 它暂存中断请求线上由设备发出的中断请求信号。 当 IR 标志为"1"时,表示设备发出了中断请求。
  - (4) 中断屏蔽触发器 (IM): 是 CPU 是否受理中断或批准中断的标志。IM 标志为 "0"时,CPU 可以受理外界的中断请求,反之,IM 标志为 "1"时,CPU 不受理外界的中断。

# 四. 计算题

1. 用补码运算方法求 x+y=?, x-y=?, 指出结果是否溢出。

(1) 
$$x=0.1001$$
  $y=0.1100$  (2)  $x=-0.0100$   $y=0.1001$ 

$$m: (1)$$
 $[x]_{*}=00.1001$  $[x]_{*}=00.1001$  $[x]_{*}=00.1001$  $[x]_{*}=11.0100$  $[x+y]_{*}=01.0101$  $[x-y]_{*}=11.1101$ 

$$\begin{array}{c} (2) & [x]_{\uparrow \downarrow} = 11.1100 \\ + & [y]_{\uparrow \downarrow} = 00.1001 \\ \hline & [x+y]_{\uparrow \downarrow} = 00.0101 \\ x+y=+0.0101 \end{array}$$

- 2. 某双面磁盘,每面有 220 道,内层磁道周长为 70cm,内层位密度 400 位/cm,转速 3000 转/分,问:(1)磁盘存储容量是多少? (2)数据传输率是多少?
  - 解: (1) 每道信息量=400 位/cm×70cm=28000 位=3500B 每面信息量=3500B×220=770000B 磁盘总容量=770000B×2=1540000B
    - (2) 磁盘数据传输率,也即磁盘的带宽 Dr=r•N N 为每条磁道容量,N=3500B r 为磁盘转速 r=3000 转/60S=50 转/S 所以,Dr=r\*N=50/S\*3500B=175000B/S
- 3. 设 x=+12, y=-12, 输入数据用原码表示, 用带求补器的阵列乘法器求出 x y=?
- 解:输入数据为  $[x]_{g}$ =01100  $[y]_{g}$ =11100 因符号位单独考虑,算前求补输出后: |x|=1100,|y|=1100

乘积符号位运算结果为: x₀⊕y₀=0⊕1=1

算后求补及输出为 10010000,加上乘积符号位 1,得原码乘积值  $[x \times y]_{g}$  =110010000,换算成二进制数真值  $x \times y = (-10010000)_{2} = (-144)_{10}$ 

- 4. 某双面磁盘,每面有 220 道,已知磁盘转速 r=3000 转/分,数据传输率为 175000B/S,求磁盘总容量。
- 解: 因为 Dr=r×N r=3000 转/60s=50 转/s 所以 一条磁道信息量 N=Dr/r=1750000B/s× (s/50)=3500B 磁盘总容量=3500B×220=1540000B
- 5. 己知: X=0.1011, Y=-0.0101,  $求[X/2]_{*}$ ,  $[X/4]_{*}[-X]_{*}$ 及 $[Y/2]_{*}$ ,  $[Y/4]_{*}[-Y]_{*}$

解: 
$$[X]_{*} = 0.1011$$
  $[X/2]_{*} = 0.01011$   $[X/4]_{*} = 0.001011$   $[-X]_{*} = 1.0101$   $[Y/2]_{*} = 1.11011$   $[Y/4]_{*} = 1.111011$   $[-Y]_{*} = 0.0101$ 

- 6. 设机器字长为16位,定点表示时,尾数15位,阶符1位。
  - (1) 定点原码整数表示时,最大正数为多少?最小负数为多少?
  - (2) 定点原码小数表示时,最大正数为多少?最小负数为多少?
  - 解: (1) 定点原码整数表示时

最大正数:  $(2^{15}-1)_{10} = (32767)_{10}$ 最小负数:  $-(2^{15}-1)_{10} = (-32767)_{10}$ 

(2) 定点原码小数表示时 最大正数: (1-2<sup>-15</sup>)<sub>10</sub> 最小负数: - (1-2<sup>-15</sup>)<sub>10</sub>

## 五. 应用题

- 1. 有一个 16K×16 的存储器,由 1K×4 位的 DRAM 芯片构成问:
  - (1) 总共需要多少 DRAM 芯片?
  - (2) 画出存储体的组成框图。
- 解: (1) 芯片 1K×4 位, 片内地址线 10 位 (A<sub>9</sub>--A<sub>0</sub>), 数据线 4 位。芯片总数 16K×16/(1K×4) =64 片
  - (2) 存储器容量为 16K,故地址线总数为 14 位 (A13—A0),其中  $A_{13}A_{12}A_{11}A_{10}$  通过 4: 16 译码器产生片选信号  $CS_0$ — $CS_{15}$  。



图 C8.2

- 2. CPU 结构如图所示,其中一个累加寄存器 AC,一个状态条件寄存器和其它四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。
  - (1) 标明图中四个寄存器的名称。
  - (2) 简述指令从主存取到控制器的数据通路。
  - (3) 简述数据在运算器和主存之间进行存/取访问的数据通路。



图 C8.1

解: (1) a 为数据缓冲寄存器 DR, b 为指令寄存器 IR, c 为主存地址寄存器, d 为程序计数器 PC

- (2) 主存 → 缓冲寄存器 DR → 指令寄存器 IR → 操作控制器
- (3) 存储器读: M → DR → ALU → AC 存储器写: AC → DR → M
- 3. CD-ROM 光盘的外缘有 5mm 的范围因记录数据困难,一般不使用,故标准的播放时间 为 60 分钟。请计算模式 1 情况下光盘存储容量是多少?

解: 扇区总数 =  $60 \times 60 \times 75 = 270000$ 模式 1 存放计算机程序和数据, 其存储容量为 270000  $\times$  2048 /1024 /1024 = 527MB

4. 如图,假设有磁盘、磁带、打印机三个设备同时工作。磁盘以 30 μs 的间隔向控制器发 DMA 请求,磁带以 45 μs 的间隔发 DMA 请求,打印机以 150 μs 间隔发 DMA 请求。根据传输速率,磁盘优先权最高,磁带次之,打印机最低,假设 DMA 控制器每完成一次 DMA 传送所需的时间是 5 μs。若采用多路型 DMA 控制器,请画出 DMA 控制器服务三个设备的工作时间图。



解: 由图看出, $T_1$ 间隔中控制器首先为打印机服务,因为此时只有打印机有请求。 $T_2$ 间隔前沿磁盘、磁带同时有请求,首先为优先权高的磁盘服务,然后为磁带服务,每次服务传送一个字节。在 90  $\mu$  s 时间阶段中,为打印机服务只有一次 $(T_1)$ ,为磁盘服务四次 $(T_2, T_4, T_6, T_7)$ ,为磁带服务三次 $(T_3, T_5, T_8)$ ,从图上看到,在这种情况下 DMA 尚有空闲时间,说明控制器还可以容纳更多设备。



5. 微程序共有 60 条微指令, 18 个微命令(直接控制), 6 个微程序分支,请画出微程序控制器组成框图,简述各部分的功能。

解:根据题意,微指令格式如下:

| 微指令字段(18 位) |
|-------------|
|-------------|

由此可画出微程序组成框图如下:



- 6. 存储器容量为32字,字长64位,模块数 m=8,用交叉方式进行组织。存储周期T=200ns,数据总线宽度为64位,总线传送周期τ=50ns。问该存储器的带宽是多少?
  - 解:连续读出 m=8 个字的信息量是:

q=64 位×8=512 位

连续读出8个字所需的时间是:

 $t=T+(m-1) \tau = 200+7 \times 50=550 \text{ ns} = 5.5 \times 10^{-7} \text{ s}$ 

交叉存储器的带宽是:

 $W=q/t=512/(5.5\times10^{-7}/s)\approx93\times10^{7}$   $(\dot{v}/s)$