

# WM\_W600\_寄存器手册 V1.1

北京联盛德微电子有限责任公司 (winner micro)

地址: 北京市海淀区阜成路 67 号银都大厦 18 层

电话: +86-10-62161900

公司网址: www.winnermicro.com



## 文档修改记录

| 版本   | 修订时间       | 修订记录                      | 作者     | 审核   |
|------|------------|---------------------------|--------|------|
| V1.0 | 2018-10-25 | 创建                        | сус    | Jeff |
| V1.1 | 2019-01-11 | 删除 13.4.4 SPI 时钟配置寄存器重复说明 | cuiych |      |
|      |            |                           |        |      |
|      |            |                           |        | 1    |
|      |            |                           |        |      |
|      |            |                           |        |      |
|      |            |                           |        |      |
|      |            |                           |        |      |
|      |            | N.                        |        |      |
|      |            |                           |        |      |
|      |            |                           |        |      |
|      |            | - XO7                     |        |      |
|      |            | 117/-5                    |        |      |



## 目录

| 文档 | 当修改  | 记录      |             | 1  |  |
|----|------|---------|-------------|----|--|
| 目園 | ₹    |         |             | 2  |  |
| 图目 | ]录   |         |             | 13 |  |
| 表目 | ]录   |         |             | 14 |  |
| 1  | 1 引音 |         |             |    |  |
|    | 1.1  | 编写目     | 的           | 21 |  |
|    | 1.2  | 参考资     | 料           | 21 |  |
| 2  | 特征   |         |             | 22 |  |
| 3  | 概述   |         |             | 23 |  |
| 4  | 芯片:  |         |             |    |  |
|    | 4.1  |         | 构           |    |  |
|    | 4.2  |         | 构           |    |  |
|    | 4.3  |         | 构           |    |  |
|    | 4.4  | 地址空     | 间           |    |  |
|    |      | 4.4.1   | SRAM        |    |  |
|    |      | 4.4.2   | Flash       |    |  |
|    |      | 4.4.3   | 位带          |    |  |
|    | 4.5  |         | 置           |    |  |
| 5  | 时钟.  | 时钟与复位模块 |             |    |  |
|    | 5.1  |         | 述           |    |  |
|    | 5.2  | 主要特     | 性           | 32 |  |
|    | 5.3  | 功能描     | 述           | 32 |  |
|    |      | 5.3.1   | 时钟门控        | 32 |  |
|    |      | 5.3.2   | 时钟自适应关断     | 32 |  |
|    |      | 5.3.3   | 功能复位        | 32 |  |
|    |      | 5.3.4   | 时钟分频        | 33 |  |
|    |      | 5.3.5   | 调试功能控制      | 34 |  |
|    | 5.4  | 寄存器     | 描述          | 35 |  |
|    |      | 5.4.1   | 寄存器列表       | 35 |  |
|    |      | 5.4.2   | 软件时钟门控使能寄存器 | 35 |  |
|    |      | 5.4.3   | 软件时钟掩码寄存器   | 37 |  |
|    |      | 5.4.4   | 软件复位控制寄存器   | 37 |  |
|    |      |         | 2           |    |  |



|   |     | 5.4.5  | 时钟分频配置寄存器       | 40 |
|---|-----|--------|-----------------|----|
|   |     | 5.4.6  | 调试控制寄存器         | 41 |
|   |     | 5.4.7  | I2S 时钟控制寄存器     | 41 |
| 6 | DMA | 模块     |                 | 43 |
|   | 6.1 | 功能概    | 述               | 43 |
|   | 6.2 | 主要特    | 性               | 43 |
|   | 6.3 | 功能描    | 述               |    |
|   |     | 6.3.1  | DMA 通道          | 43 |
|   |     | 6.3.2  | DMA 数据流         |    |
|   |     | 6.3.3  | DMA 循环模式        |    |
|   |     | 6.3.4  | DMA 传输模式        |    |
|   |     | 6.3.5  | DMA 外设选择        |    |
|   |     | 6.3.6  | DMA 链表模式        |    |
|   |     | 6.3.7  | DMA 中断          |    |
|   | 6.4 | 寄存器    | 描述              |    |
|   |     | 6.4.1  | 寄存器列表           |    |
|   |     | 6.4.2  | 中断屏蔽寄存器         |    |
|   |     | 6.4.3  | 中断状态寄存器         |    |
|   |     | 6.4.4  | UART 选择寄存器      |    |
|   |     | 6.4.5  | DMA 源地址寄存器      |    |
|   |     | 6.4.6  | DMA 目的地址寄存器     | 48 |
|   |     | 6.4.7  | DMA 循环源起始地址寄存器  | 48 |
|   |     | 6.4.8  | DMA 循环目的起始地址寄存器 | 48 |
|   |     | 6.4.9  | DMA 循环长度寄存器     | 48 |
|   |     | 6.4.10 | DMA 通道控制寄存器     | 48 |
|   |     | 6.4.11 | DMA 模式选择寄存器     | 49 |
|   |     | 6.4.12 | DMA 数据流控制寄存器    | 49 |
|   |     | 6.4.13 | DMA 传输字节数寄存器    | 50 |
|   |     | 6.4.14 | DMA 链表入口地址寄存器   | 50 |
|   |     | 6.4.15 | DMA 当前目的地址寄存器   | 51 |
| 7 | 通用码 | 硬件加密   | 『模块             | 52 |
|   | 7.1 | 功能概    | 述               | 52 |
|   | 7.2 | 主要特    | 征               | 52 |



|   | 7.3  | 功能描述5       |             |    |
|---|------|-------------|-------------|----|
|   |      | 7.3.1       | SHA1 加密     | 52 |
|   |      | 7.3.2       | MD5 加密      | 52 |
|   |      | 7.3.3       | RC4 加密      | 52 |
|   |      | 7.3.4       | DES 加密      | 52 |
|   |      | 7.3.5       | 3DES 加密     | 52 |
|   |      | 7.3.6       | AES 加密      |    |
|   |      | 7.3.7       | CRC 加密      | 53 |
|   |      | 7.3.8       | PRNG 伪随机数   | 53 |
|   | 7.4  | 寄存器         | B描述         |    |
|   |      | 7.4.1       | 寄存器列表       | 53 |
|   |      | 7.4.2       | 配置寄存器       |    |
|   |      | 7.4.3       | 控制寄存器       |    |
|   |      | 7.4.4       | 状态寄存器       |    |
| 8 | RSA  | 加密模         | 块           | 57 |
|   | 8.1  | 8.1 功能概述    |             |    |
|   | 8.2  | 主要特         | 寺征          | 57 |
|   | 8.3  | 功能指         | 苗述          |    |
|   |      | 8.3.1       | 模乘功能        |    |
|   | 8.4  | 寄存器         | <b>}</b> 描述 | 57 |
|   |      | 8.4.1       | 寄存器列表       | 57 |
|   |      | 8.4.2       | 数据 X 寄存器    | 57 |
|   |      | 8.4.3       | 数据 Y 寄存器    | 57 |
|   |      | 8.4.4       | 数据 M 寄存器    | 58 |
|   |      | 8.4.5       | 数据 D 寄存器    | 58 |
|   |      | 8.4.6       | RSA 控制寄存器   | 58 |
|   |      | 8.4.7       | 参数 MC 寄存器   | 58 |
|   |      | 8.4.8       | 参数 N 寄存器    | 59 |
| 9 | GPIC | <b>)</b> 模块 |             | 60 |
|   | 9.1  | 功能概         | 既述          | 60 |
|   | 9.2  | 主要特         | 寺性          | 60 |
|   | 9.3  | 功能描         | 描述          | 60 |
|   | 9.4  | 寄存品         | B.描述        | 61 |



|    |              | 9.4.1  | 寄存器列表               | 61                                      |
|----|--------------|--------|---------------------|-----------------------------------------|
|    |              | 9.4.2  | GPIO 数据寄存器          | 62                                      |
|    |              | 9.4.3  | GPIO 数据使能寄存器        | 62                                      |
|    |              | 9.4.4  | GPIO 方向控制寄存器        | 63                                      |
|    |              | 9.4.5  | GPIO 上下拉控制寄存器       | 63                                      |
|    |              | 9.4.6  | GPIO 复用选择寄存器        |                                         |
|    |              | 9.4.7  | GPIO 复用选择寄存器 1      |                                         |
|    |              | 9.4.8  | GPIO 复用选择寄存器 0      |                                         |
|    |              | 9.4.9  | GPIO 中断触发方式配置寄存器    |                                         |
|    |              | 9.4.10 | GPIO 中断边沿触发模式配置寄存器  |                                         |
|    |              | 9.4.11 | GPIO 中断上下边沿触发配置寄存器  |                                         |
|    |              | 9.4.12 | GPIO 中断使能配置寄存器      | 67                                      |
|    |              | 9.4.13 | GPIO 裸中断状态寄存器       | 67                                      |
|    |              | 9.4.14 | GPIO 屏蔽后中断状态寄存器     | 68                                      |
|    |              |        | GPIO 中断清除控制寄存器      |                                         |
| 10 | 高速 SPI 设备控制器 |        |                     |                                         |
|    | 10.1         |        | 述                   |                                         |
|    | 10.2         |        | 性                   |                                         |
|    | 10.3         |        | 述                   |                                         |
|    |              | 10.3.1 | SPI 协议简介            | 69                                      |
|    |              | 10.3.2 | SPI 工作过程            | 70                                      |
|    | 10.4         | 寄存器    | 描述                  | 70                                      |
|    |              | 10.4.1 | HSPI 芯片内部操作的寄存器列表   | 70                                      |
|    |              | 10.4.2 | 主机端访问 HSPI 控制器寄存器列表 | 72                                      |
|    |              | 10.4.3 | 高速 SPI 设备控制器接口时序    | 75                                      |
| 11 | SDIO         | 设备控    | 制器                  | 84                                      |
|    | 11.1         | 功能概    | 述                   | 84                                      |
|    | 11.2         | 主要特    | 性                   | 84                                      |
|    | 11.3         | 功能描    | 述                   | 84                                      |
|    |              | 11.3.1 | SDIO 总线             | 84                                      |
|    |              | 11.3.2 | SDIO 命令             | 84                                      |
|    |              | 11.3.3 | SDIO 内部存储           | 85                                      |
|    | 11.4         | 寄存器    | 描述                  | 86                                      |
|    | 11.4         | 可行的    | 1曲处                 | • • • • • • • • • • • • • • • • • • • • |



|    |       | 11.4.1 寄存器列表                     | 86  |
|----|-------|----------------------------------|-----|
|    |       | 11.4.2 SDIO Fn0 寄存器              | 86  |
|    |       | 11.4.3 SDIO Fn1 寄存器              | 95  |
| 12 | HSPL  | I/SDIO Wrapper 控制器               | 102 |
|    | 12.1  | 功能概述                             | 102 |
|    | 12.2  |                                  |     |
|    | 12.3  | 71                               |     |
|    |       | 12.3.1 上行数据接收功能                  |     |
|    |       | 12.3.2 下行数据搬移功能                  | 103 |
|    | 12.4  | 寄存器描述                            | 104 |
|    |       | 12.4.1 寄存器列表                     |     |
|    |       | 12.4.2 WRAPPER 中断状态寄存器           |     |
|    |       | 12.4.3 WRAPPER 中断配置寄存器           |     |
|    |       | 12.4.4 WRAPPER 上行命令就绪寄存器         |     |
|    |       | 12.4.5 WRAPPER 下行命令 buf 就绪寄存器    |     |
|    |       | 12.4.6 SDIO TX 链接使能寄存器           |     |
|    |       | 12.4.7 SDIO TX 链接地址寄存器           |     |
|    |       | 12.4.8 SDIO TX 使能寄存器             |     |
|    |       | 12.4.9 SDIO TX 状态寄存器             | 107 |
|    |       | 12.4.10 SDIO RX 链接使能寄存器          | 107 |
|    |       | 12.4.11 SDIO RX 链接地址寄存器          | 107 |
|    |       | 12.4.12 SDIO RX 使能寄存器            | 107 |
|    |       | 12.4.13 SDIO RX 状态寄存器            | 108 |
|    |       | 12.4.14 WRAPPER CMD BUF 基地址寄存器   | 108 |
|    |       | 12.4.15 WRAPPER CMD BUF SIZE 寄存器 | 108 |
| 13 | SPI 抄 | 空制器                              | 109 |
|    | 13.1  | 功能概述                             | 109 |
|    | 13.2  | 主要特性                             | 109 |
|    | 13.3  | 功能描述                             | 109 |
|    |       | 13.3.1 主从可配                      | 109 |
|    |       | 13.3.2 多种模式支持                    | 109 |
|    |       | 13.3.3 高效的数据传输                   | 110 |
|    | 13.4  | 寄存器描述                            | 110 |



|    |       | 13.4.1  | 寄存器列表                                  | 110 |
|----|-------|---------|----------------------------------------|-----|
|    |       | 13.4.2  | 通道配置寄存器                                | 110 |
|    |       | 13.4.3  | SPI 配置寄存器                              | 112 |
|    |       | 13.4.4  | 时钟配置寄存器                                | 115 |
|    |       | 13.4.5  | 模式配置寄存器                                | 115 |
|    |       | 13.4.6  | 中断控制寄存器                                | 116 |
|    |       | 13.4.7  | 中断状态寄存器                                |     |
|    |       | 13.4.8  | SPI 状态寄存器                              | 118 |
|    |       | 13.4.9  | SPI 超时寄存器                              |     |
|    |       | 13.4.10 | >,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,, |     |
|    |       | 13.4.11 | 传输模式寄存器                                | 119 |
|    |       | 13.4.12 |                                        |     |
|    |       | 13.4.13 | 33.14 3. B. 4 14 mi                    |     |
| 14 |       |         |                                        |     |
|    |       |         | 述                                      |     |
|    |       |         | 性                                      |     |
|    | 14.3  |         | 述                                      |     |
|    |       |         | 传输速率选择                                 |     |
|    |       |         | 中断及启动停止可控                              |     |
|    |       | 14.3.3  | 快速输出及检测信号                              | 123 |
|    | 14.4  | 寄存器     | 描述                                     | 124 |
|    |       | 14.4.1  | 寄存器列表                                  | 124 |
|    |       | 14.4.2  | 时钟分频寄存器_1                              | 124 |
|    |       | 14.4.3  | 时钟分频寄存器_2                              | 124 |
|    |       | 14.4.4  | 控制寄存器                                  | 125 |
|    |       | 14.4.5  | 数据寄存器                                  | 125 |
|    |       | 14.4.6  | 收发控制寄存器                                | 125 |
|    |       | 14.4.7  | TXR 读出寄存器                              | 126 |
|    |       | 14.4.8  | CR 读出寄存器                               | 127 |
| 15 | I2S 挖 | 控制器     |                                        | 128 |
|    | 15.1  | 功能概     | 述                                      | 128 |
|    | 15.2  | 主要特     | 性                                      | 128 |
|    | 15.3  | 功能描     | 述                                      | 128 |



|    |      | 15.3.1  | 多种模式支持      | 128 |
|----|------|---------|-------------|-----|
|    |      | 15.3.2  | 零交叉检测       | 128 |
|    |      | 15.3.3  | 高效的数据传输     | 128 |
|    | 15.4 | 寄存器     | 描述          | 129 |
|    |      | 15.4.1  | 寄存器列表       | 129 |
|    |      | 15.4.2  | 控制寄存器       | 129 |
|    |      | 15.4.3  | 中断屏蔽寄存器     |     |
|    |      | 15.4.4  | 中断标志寄存器     | 134 |
|    |      | 15.4.5  | 状态寄存器       | 136 |
|    |      | 15.4.6  | 数据发送寄存器     | 137 |
|    |      | 15.4.7  | 数据接收寄存器     | 137 |
| 16 | UAR  | Γ 模块    |             | 138 |
|    | 16.1 | 功能概     | 述           | 138 |
|    | 16.2 |         | 性           |     |
|    | 16.3 |         | 述           |     |
|    |      | 16.3.1  | UART 波特率    | 138 |
|    |      | 16.3.2  | UART 数据格式   | 139 |
|    |      | 16.3.3  | UART 硬件流控   | 140 |
|    |      |         | UART DMA 传输 |     |
|    |      | 16.3.5  | UART 中断     | 141 |
|    | 16.4 | 寄存器     | 描述          | 141 |
|    |      | 16.4.1  | 寄存器列表       | 141 |
|    |      | 16.4.2  | 数据流控制寄存器    | 141 |
|    |      | 16.4.3  | 自动硬件流控寄存器   | 142 |
|    |      | 16.4.4  | DMA 设置寄存器   | 142 |
|    |      | 16.4.5  | FIFO 控制寄存器  | 143 |
|    |      | 16.4.6  | 波特率控制寄存器    | 143 |
|    |      | 16.4.7  | 中断屏蔽寄存器     | 144 |
|    |      | 16.4.8  | 中断状态寄存器     | 144 |
|    |      | 16.4.9  | FIFO 状态寄存器  | 145 |
|    |      | 16.4.10 |             |     |
|    |      | 16.4.11 | RX 起始地址寄存器  | 146 |
| 17 | UAR  | Г&7816  | 模块          | 147 |



|   | 17.1  | 功能概述        |                 | 147   |
|---|-------|-------------|-----------------|-------|
|   | 17.2  | 主要特性        |                 | 147   |
|   | 17.3  | UART 功能技    | 描述              | 147   |
|   | 17.4  | 7816 功能描    | 述               | 148   |
|   |       | 17.4.1 7816 | 5 简介            | . 148 |
|   |       |             | 5 接口            |       |
|   |       |             | 5 配置            |       |
|   |       | 17.4.4 7816 | 5 时钟配置          | . 148 |
|   |       |             | 5 速率设置          |       |
|   |       |             | 5 上电复位          |       |
|   |       | 17.4.7 7816 | 5 热复位           | . 150 |
|   |       |             | 5 失活过程          |       |
|   |       |             | 5 数据传输          |       |
|   |       | 17.4.10 U   | ART&7816 DMA 传输 | . 152 |
|   |       | 17.4.11 UAF | RT&7816 中断      | . 152 |
|   | 17.5  | 寄存器描述.      |                 | 152   |
|   |       |             | ·<br>基器列表       |       |
|   |       |             | 流控制寄存器          |       |
|   |       |             | ]硬件流控寄存器        |       |
|   |       | 17.5.4 DM   | A 设置寄存器         | . 155 |
|   |       | 17.5.5 FIFO | ) 控制寄存器         | . 155 |
|   |       | 17.5.6 波特   | 李控制寄存器          | . 156 |
|   |       | 17.5.7 中断   | 屏蔽寄存器           | . 156 |
|   |       | 17.5.8 中断   | f状态寄存器          | . 156 |
|   |       | 17.5.9 FIFO | O 状态寄存器         | . 158 |
|   |       | 17.5.10 T   | X 起始地址寄存器       | . 158 |
|   |       | 17.5.11 RX  | 起始地址寄存器         | . 158 |
|   |       | 17.5.12 78  | 816 保护时间寄存器     | . 158 |
|   |       | 17.5.13 78  | 816 超时时间寄存器     | . 159 |
| 8 | Timer | 模块          |                 | . 160 |
|   | 18.1  | 功能概述        |                 | 160   |
|   | 18.2  | 主要特性        |                 | 160   |
|   | 18.3  | 功能描述        |                 | 160   |



|    |      | 18.3.1           | 定时功能           | 160 |
|----|------|------------------|----------------|-----|
|    |      | 18.3.2           | 延时功能           | 160 |
|    | 18.4 | 寄存器              | 描述             | 161 |
|    |      | 18.4.1           | 寄存器列表          | 161 |
|    |      | 18.4.2           | 标准 us 配置寄存器    | 161 |
|    |      | 18.4.3           | 定时器控制寄存器       | 161 |
|    |      | 18.4.4           | 定时器1定时值配置寄存器   |     |
|    |      | 18.4.5           | 定时器 2 定时值配置寄存器 | 162 |
|    |      | 18.4.6           | 定时器 3 定时值配置寄存器 | 162 |
|    |      | 18.4.7           | 定时器 4 定时值配置寄存器 | 162 |
|    |      | 18.4.8           | 定时器 5 定时值配置寄存器 |     |
|    |      | 18.4.9           | 定时器 6 定时值配置寄存器 | 163 |
| 19 | 电源   | 管理模均             | <u>t</u>       | 164 |
|    | 19.1 |                  | 述              |     |
|    | 19.2 |                  | 性              |     |
|    | 19.3 |                  | 述              |     |
|    |      | 19.3.1           | 全芯片电源控制        | 164 |
|    |      | 19.3.2           | 唤醒模式           | 164 |
|    |      | 19.3.3           | Timer0 定时器     | 165 |
|    |      | 19.3.4           | 实时时钟功能         | 165 |
|    |      | 19.3.5           | 32K 时钟源切换与校准   | 165 |
|    | 19.4 | 寄存器              | 描述             | 165 |
|    |      | 19.4.1           | 寄存器列表          | 165 |
|    |      | 19.4.2           | PMU 控制寄存器      | 166 |
|    |      | 19.4.3           | PMU 定时器 0      | 167 |
|    |      | 19.4.4           | PMU 中断源寄存器     | 167 |
| 20 | 实时间  | 时钟模 <sup>均</sup> | <u> </u>       | 168 |
|    | 20.1 | 功能概              | 述              | 168 |
|    | 20.2 | 主要特              | 性              | 168 |
|    | 20.3 | 功能描              | 述              | 168 |
|    |      | 20.3.1           | 计时功能           |     |
|    |      | 20.3.2           | 定时功能           | 168 |
|    | 20.4 |                  | 描述             |     |



|    |      | 20.4.1 | 寄存器列表        | 169 |
|----|------|--------|--------------|-----|
|    |      | 20.4.2 | RTC 配置寄存器 1  | 169 |
|    |      | 20.4.3 | RTC 配置寄存器 2  | 169 |
| 21 | 看门   | 狗模块    |              | 170 |
|    | 21.1 | 功能概    | 述            | 170 |
|    | 21.2 | 主要特    | 性            | 170 |
|    | 21.3 |        | 述            |     |
|    |      | 21.3.1 | 定时功能         | 170 |
|    |      |        | 复位功能         |     |
|    | 21.4 |        | 描述           |     |
|    |      | 21.4.1 | 寄存器列表        | 170 |
|    |      | 21.4.2 | WDG 定时值加载寄存器 | 171 |
|    |      | 21.4.3 | WDG 当前值寄存器   | 171 |
|    |      | 21.4.4 | WDG 控制寄存器    | 171 |
|    |      |        | WDG 中断清除寄存器  |     |
|    |      |        | WDG 中断源寄存器   |     |
|    |      |        | WDG 中断状态寄存器  |     |
| 22 |      |        |              |     |
|    |      |        | 述            |     |
|    |      |        | 性            |     |
|    | 22.3 | 功能描    | 述            | 173 |
|    |      | 22.3.1 | 输入信号捕获       | 173 |
|    |      | 22.3.2 | DMA 传输捕获数    | 173 |
|    |      | 22.3.3 | 支持单次和自动装载模式  | 174 |
|    |      | 22.3.4 | 多种输出模式       | 174 |
|    | 22.4 | 寄存器    | 描述           | 174 |
|    |      | 22.4.1 | PWM 寄存器列表    | 174 |
|    |      | 22.4.2 | 时钟分频寄存器_01   | 175 |
|    |      | 22.4.3 | 时钟分频寄存器_23   | 175 |
|    |      | 22.4.4 | 控制寄存器        | 175 |
|    |      | 22.4.5 | 周期寄存器        | 177 |
|    |      | 22.4.6 | 周期数寄存器       | 178 |
|    |      | 22.4.7 | 比较寄存器        | 179 |
|    |      |        |              |     |



|    |      | 22.4.8  | 死区控制寄存器      | 180 |
|----|------|---------|--------------|-----|
|    |      | 22.4.9  | 中断控制寄存器      | 180 |
|    |      | 22.4.10 | 中断状态寄存器      | 181 |
|    |      | 22.4.11 | 通道0捕获寄存器     | 182 |
|    |      | 22.4.12 | 制动控制寄存器      | 182 |
|    |      | 22.4.13 | 时钟分频寄存器_4    | 183 |
|    |      | 22.4.14 | 通道 4 控制寄存器_1 | 184 |
|    |      | 22.4.15 | 通道4捕获寄存器     | 185 |
|    |      | 22.4.16 | 1-1,1,1,1,1  | 185 |
| 23 |      |         | 188          |     |
|    | 23.1 |         | 述            |     |
|    | 23.2 | 主要特     | 性            | 188 |
|    | 23.3 | 功能描     | 述            | 188 |
|    | 23.4 | 寄存器     | 描述           | 188 |
|    |      | 23.4.1  | 寄存器列表        | 188 |
|    |      |         | 命令信息寄存器      |     |
|    |      | 23.4.3  | 命令启动寄存器      | 189 |
|    |      |         | SH 的常用指令     |     |
| 24 |      |         | 引脚定义         |     |
|    | 24.1 | 芯片引     | 脚分布          | 190 |
|    | 24.2 | 芯片引     | 脚复用关系        | 191 |
| 声明 | 月    |         |              | 193 |



## 图目录

| 图 | 1 W600 芯片结构图        | 24    |
|---|---------------------|-------|
| 图 | 2 W600 总线结构图        | 25    |
| 图 | 3 W600 时钟结构         | 27    |
| 图 | 4 内存位带映射关系          | 30    |
|   | 5 系统时钟分频关系          |       |
| 图 | 6 上位机 SPI 收发数据格式    | 76    |
| 图 | 7 HSPI 寄存器读操作(大端模式) | 76    |
| 图 | 8 HSPI 寄存器写操作(大端模式) | 76    |
| 图 | 9 寄存器读操作(小端模式)      | 77    |
| 图 | 10 寄存器写操作(小端模式)     | 77    |
|   | 11 端口读操作(大端模式)      |       |
|   | 12 端口写操作(大端模式)      |       |
|   | 13 端口读操作(小端模式)      |       |
| 图 | 14 端口写操作(小端模式)      | 78    |
|   | 15 CPOL=0,CPHA=0    |       |
| 图 | 16 CPOL=0,CPHA=1    | 79    |
|   | 17 CPOL=1,CPHA=0    |       |
| 图 | 18 CPOL=1,CPHA=1    | 80    |
| 图 | 19 主 SPI 处理中断流程     | 81    |
| 图 | 20 下行数据流程图          | 81    |
| 图 | 21 下行命令流程图          | 82    |
| 图 | 22 上行数据(命令)流程图      | 83    |
| 图 | 23 SDIO 内部存储映射      | 86    |
| 图 | 24 CCCR 寄存器存储结构     | 87    |
| 图 | 25 FBR1 寄存器结构       | 87    |
| 图 | 26 CIS 存储空间结构       | 87    |
| 图 | 27 SDIO 接收 BD 描述符   | 103   |
| 图 | 28 SDIO 发送 BD 描述符   | . 104 |
| 图 | 29 UART 数据长度        | . 139 |
| 图 | 30 UART 停止位         | 139   |
| 图 | 31 UART 奇偶校验位       | . 140 |
| 图 | 32 UART 硬件流控连接      | . 140 |



| 图 | 33 7816 连接示意图      | 148 |
|---|--------------------|-----|
| 图 | 34 7816 上电复位时序     | 150 |
| 图 | 35 7816 热复位        | 150 |
| 图 | 36 7816 失活过程       | 151 |
| 图 | 37 7816 数据传输       | 151 |
| 图 | 38 W600 芯片引脚分布     | 190 |
|   |                    |     |
|   | 表目录                |     |
|   | 1 AHB-1 总线主设备列表    |     |
|   | 2 AHB-1 总线从设备列表    |     |
|   | 3 AHB-2 总线主设备列表    |     |
|   | 4 AHB-2 总线从设备列表    |     |
|   | 5 地址空间分布           |     |
| 表 | 6 启动配置             | 31  |
|   | 7 系统时钟分频参数配置       |     |
|   | 8 时钟复位模块寄存器列表      |     |
| 表 | 9 软件时钟门控使能寄存器      | 35  |
|   | 10 软件时钟掩码寄存器       |     |
|   | 11 软件复位控制寄存器       |     |
| 表 | 12 时钟分频配置寄存器       | 40  |
| 表 | 13 调试控制寄存器         | 41  |
| 表 | 14 I2S 时钟控制寄存器     | 41  |
| 表 | 15 DMA 地址分配        | 43  |
| 表 | 16 DMA 寄存器列表       | 45  |
| 表 | 17 DMA 中断屏蔽寄存器     | 46  |
| 表 | 18 DMA 中断状态寄存器     | 47  |
| 表 | 19 UART 选择寄存器      | 47  |
| 表 | 20 DMA 源地址寄存器      | 47  |
| 表 | 21 DMA 目的地址寄存器     | 48  |
| 表 | 22 DMA 循环源起始地址寄存器  | 48  |
| 表 | 23 DMA 循环目的起始地址寄存器 | 48  |
| 表 | 24 DMA 循环长度寄存器     | 48  |
| 表 | 25 DMA 通道控制寄存器     | 48  |



| 表 | 26 DMA 模式选择寄存器     | 49 |
|---|--------------------|----|
| 表 | 27 DMA 数据流控制寄存器    | 49 |
| 表 | 28 DMA 传输字节数寄存器    | 50 |
| 表 | 29 DMA 链表入口地址寄存器   | 50 |
| 表 | 30 DMA 当前目的地址寄存器   | 51 |
| 表 | 31 加密模块寄存器列表       | 53 |
| 表 | 32 加密模块配置寄存器       | 54 |
| 表 | 33 加密模块控制寄存器       | 56 |
| 表 | 34 加密模块状态寄存器       | 56 |
| 表 | 35 RSA 寄存器列表       | 57 |
|   | 36 RSA 数据 X 寄存器    |    |
| 表 | 37 RSA 数据 Y 寄存器    | 58 |
| 表 | 38 RSA 数据 M 寄存器    | 58 |
|   | 39 RSA 数据 D 寄存器    |    |
|   | 40 RSA 控制寄存器       |    |
|   | 41 RSA 参数 MC 寄存器   |    |
| 表 | 42 RSA 参数 N 寄存器    | 59 |
| 表 | 43 GPIOA 寄存器列表     | 61 |
|   | 44 GPIOB 寄存器列表     |    |
| 表 | 45 GPIOA 数据寄存器     | 62 |
| 表 | 46 GPIOB 数据寄存器     | 62 |
| 表 | 47 GPIOA 数据使能寄存器   | 62 |
| 表 | 48 GPIOB 数据使能寄存器   | 62 |
| 表 | 49 GPIOA 方向控制寄存器   | 63 |
| 表 | 50 GPIOB 方向控制寄存器   | 63 |
| 表 | 51 GPIOA 上下拉控制寄存器  | 63 |
| 表 | 52 GPIOB 上下拉控制寄存器  | 63 |
| 表 | 53 GPIOA 复用选择寄存器   | 64 |
| 表 | 54 GPIOB 复用选择寄存器   | 64 |
| 表 | 55 GPIOA 复用选择寄存器 1 | 65 |
| 表 | 56 GPIOB 复用选择寄存器 1 | 65 |
| 表 | 57 GPIOA 复用选择寄存器 0 | 65 |
| 表 | 58 GPIOB 复用选择寄存器 0 | 65 |



| 表 | 59 GPIOA 中断触发方式配置寄存器         | 65 |
|---|------------------------------|----|
| 表 | 60 GPIOB 中断触发方式配置寄存器         | 66 |
| 表 | 61 GPIOA 中断边沿触发模式配置寄存器       | 66 |
| 表 | 62 GPIOB 中断边沿触发模式配置寄存器       | 66 |
| 表 | 63 GPIOA 中断上下边沿触发配置寄存器       | 66 |
| 表 | 64 GPIOB 中断上下边沿触发配置寄存器       | 66 |
|   | 65 GPIOA 中断使能配置寄存器           |    |
| 表 | 66 GPIOB 中断使能配置寄存器           | 67 |
| 表 | 67 GPIOA 裸中断状态寄存器            | 67 |
|   | 68 GPIOB 裸中断状态寄存器            |    |
| 表 | 69 GPIOA 屏蔽后中断状态寄存器          | 68 |
|   | 70 GPIOB 屏蔽后中断状态寄存器          |    |
|   | 71 GPIOA 中断清除控制寄存器           |    |
|   | 72 GPIOB 中断清除控制寄存器           |    |
| 表 | 73 HSPI 内部访问寄存器              | 70 |
| 表 | 74 HSPI FIFO 清空寄存器           | 70 |
|   | 75 HSPI 配置寄存器                |    |
|   | 76 HSPI 模式配置寄存器              |    |
| 表 | 77 HSPI 中断配置寄存器              | 71 |
|   | 78 HSPI 中断状态寄存器              |    |
| 表 | 79 HSPI 数据上传长度寄存器            | 72 |
| 表 | 80 HSPI 接口配置寄存器(主设备访问)       | 72 |
| 表 | 81 HSPI 获取数据长度寄存器            | 73 |
| 表 | 82 HSPI 下发数据标志寄存器            | 73 |
| 表 | 83 HSPI 中断配置寄存器              | 74 |
| 表 | 84 HSPI 中断状态寄存器              | 74 |
| 表 | 85 HSPI 数据端口 0               | 74 |
| 表 | 86 HSPI 数据端口 1               | 74 |
| 表 | 87 HSPI 命令端口 0               | 75 |
| 表 | 88 HSPI 命令端口 1               | 75 |
|   | 89 SDIO CCCR 寄存器和 FBR1 寄存器列表 |    |
| 表 | 90 SDIO Fn1 地址映射关系           | 95 |
| 表 | 91 SDIO Fn1 部分寄存器(供 HOST 访问) | 96 |



| 表 | 92 SDIO AHB 总线寄存器            | 97  |
|---|------------------------------|-----|
| 表 | 93 WRAPPER 控制器寄存器            | 104 |
| 表 | 94 WRAPPER 中断状态寄存器           | 105 |
| 表 | 95 WRAPPER 中断配置寄存器           | 105 |
| 表 | 96 WRAPPER 上行命令就绪寄存器         | 105 |
| 表 | 97 WRAPPER 下行命令 buf 就绪寄存器    | 105 |
| 表 | 98 SDIO TX 链接使能寄存器           | 106 |
| 表 | 99 SDIO TX 链接地址寄存器           | 106 |
|   | 100 SDIO TX 使能寄存器            |     |
| 表 | 101 SDIO TX 状态寄存器            | 107 |
|   | 102 SDIO RX 链接使能寄存器          |     |
| 表 | 103 SDIO RX 链接地址寄存器          | 107 |
| 表 | 104 SDIO RX 使能寄存器            | 107 |
| 表 | 105 SDIO RX 状态寄存器            | 108 |
|   | 106 WRAPPER CMD BUF 基地址寄存器   |     |
|   | 107 WRAPPER CMD BUF SIZE 寄存器 |     |
| 表 | 108 SPI 寄存器列表                | 110 |
| 表 | 109 SPI 通道配置寄存器              | 110 |
| 表 | 110 SPI 配置寄存器                | 112 |
| 表 | 111 SPI 时钟配置寄存器              | 115 |
|   | 112 SPI 模式配置寄存器              |     |
| 表 | 113 SPI 中断控制寄存器              | 116 |
|   | 114 SPI 中断状态寄存器              |     |
| 表 | 115 SPI 状态寄存器                | 118 |
| 表 | 116 SPI 超时寄存器                | 119 |
| 表 | 117 SPI 数据发送寄存器              | 119 |
| 表 | 118 SPI 传输模式寄存器              | 119 |
| 表 | 119 SPI 数据长度寄存器              | 121 |
| 表 | 120 SPI 数据接收寄存器              | 121 |
| 表 | 121 I2C 寄存器列表                | 124 |
| 表 | 122 I2C 时钟分频寄存器_1            | 124 |
| 表 | 123 I2C 时钟分频寄存器_2            | 124 |
| 表 | 124 I2C 控制寄存器                | 125 |



| 表 | 125 I2C 数据寄存器            | . 125 |
|---|--------------------------|-------|
| 表 | 126 I2C 收发控制寄存器          | . 125 |
| 表 | 127 I2C TXR 读出寄存器        | . 126 |
| 表 | 128 I2C CR 读出寄存器         | . 127 |
| 表 | 129 I2S 寄存器列表            | . 129 |
| 表 | 130 I2S 控制寄存器            | . 129 |
|   | 131 I2S 中断屏蔽寄存器          |       |
| 表 | 132 I2S 中断标志寄存器          | . 134 |
| 表 | 133 I2S 状态寄存器            | . 136 |
| 表 | 134 I2S 数据发送寄存器          | . 137 |
| 表 | 135 I2S 数据接收寄存器          | . 137 |
| 表 | 136 UART 寄存器列表           | . 141 |
|   | 137 UART 数据流控制寄存器        |       |
|   | 138 UART 自动硬件流控寄存器       |       |
|   | 139 UART DMA 设置寄存器       |       |
|   | 140 UART FIFO 控制寄存器      |       |
| 表 | 141 UART 波特率控制寄存器        | . 143 |
| 表 | 142 UART 中断屏蔽寄存器         | . 144 |
|   | 143 UART 中断状态寄存器         |       |
| 表 | 144 UART FIFO 状态寄存器      | . 145 |
| 表 | 145 UART TX 起始地址寄存器      | . 145 |
|   | 146 UART RX 起始地址寄存器      |       |
| 表 | 147 7816 速率设置            | . 149 |
| 表 | 148 UART&7816 寄存器列表      | . 152 |
| 表 | 149 UART&7816 数据流控制寄存器   | . 153 |
| 表 | 150 UART&7816 自动硬件流控寄存器  | . 154 |
| 表 | 151 UART&7816 DMA 设置寄存器  | . 155 |
| 表 | 152 UART&7816 FIFO 控制寄存器 | . 155 |
| 表 | 153 UART&7816 波特率控制寄存器   | . 156 |
| 表 | 154 UART&7816 中断屏蔽寄存器    | . 156 |
| 表 | 155 UART&7816 中断状态寄存器    | . 156 |
| 表 | 156 UART&7816 FIFO 状态寄存器 | . 158 |
| 表 | 157 UART&7816 TX 起始地址寄存器 | . 158 |



| 表 | 158 UART&7816 RX 起始地址寄存器 | 158 |
|---|--------------------------|-----|
| 表 | 159 7816 保护时间寄存器         | 158 |
| 表 | 160 7816 超时时间寄存器         | 159 |
| 表 | 161 Timer 寄存器列表          | 161 |
| 表 | 162 Timer 标准 us 配置寄存器    | 161 |
| 表 | 163 Timer 定时器控制寄存器       | 161 |
|   | 164 定时器 1 定时值配置寄存器       |     |
| 表 | 165 定时器 2 定时值配置寄存器       | 162 |
| 表 | 166 定时器 3 定时值配置寄存器       | 162 |
|   | 167 定时器 4 定时值配置寄存器       |     |
| 表 | 168 定时器 5 定时值配置寄存器       | 162 |
| 表 | 169 定时器 6 定时值配置寄存器       | 163 |
| 表 | 170 PMU 寄存器列表            | 165 |
| 表 | 171 PMU 控制寄存器            | 166 |
| 表 | 172 PMU 定时器 0 寄存器        | 167 |
|   | 173 PMU 中断源寄存器           |     |
| 表 | 174 RTC 寄存器列表            | 169 |
|   | 175 RTC 配置寄存器 1          |     |
|   | 176 RTC 配置寄存器 2          |     |
| 表 | 177 WDG 寄存器列表            | 170 |
| 表 | 178 WDG 定时值加载寄存器         | 171 |
| 表 | 179 WDG 当前值寄存器           | 171 |
| 表 | 180 WDG 控制寄存器            | 171 |
| 表 | 181 WDG 中断清除寄存器          | 171 |
| 表 | 182 WDG 中断源寄存器           | 172 |
| 表 | 183 WDG 中断状态寄存器          | 172 |
| 表 | 184 PWM 寄存器列表            | 174 |
| 表 | 185 PWM 时钟分频寄存器_01       | 175 |
| 表 | 186 PWM 时钟分频寄存器_23       | 175 |
| 表 | 187 PWM 控制寄存器            | 175 |
| 表 | 188 PWM 周期寄存器            | 177 |
| 表 | 189 PWM 周期数寄存器           | 178 |
| 表 | 190 PWM 比较寄存器            | 179 |



| 表 | 191 PWM 死区控制寄存器      | 180 |
|---|----------------------|-----|
| 表 | 192 PWM 中断控制寄存器      | 180 |
| 表 | 193 PWM 中断状态寄存器      | 181 |
| 表 | 194 PWM 通道 0 捕获寄存器   | 182 |
| 表 | 195 PWM 制动控制寄存器      | 182 |
| 表 | 196 PWM 时钟分频寄存器_4    | 183 |
| 表 | 197 PWM 通道 4 控制寄存器_1 | 184 |
| 表 | 198 PWM 道 4 捕获寄存器    | 185 |
|   | 199 PWM 通道 4 控制寄存器_2 |     |
| 表 | 200 QFLASH 控制器寄存器列表  | 188 |
| 表 | 201 QFLASH 命令信息存器    | 188 |
| 表 | 202 QFLASH 命令启动寄存器   | 189 |
| 表 | 203 QFALSH 常用命令      | 189 |
| 表 | 204 芯片引脚复用关系         | 191 |



### 1 引言

### 1.1 编写目的

W600 芯片是联盛德微电子推出的一款嵌入式 Wi-Fi SoC 芯片。该芯片集成度高,所需外围器件少,性价比高。适用于 IoT(智能家庭)领域各种智能产品。高度集成的 Wi-Fi 功能是其主要功能;另外,该芯片集成 Cortex-M3 内核,内置 QFlash,SDIO、SPI、UART、GPIO、I C、PWM、I S、7816 等接口,支持多种硬件加解密算法。

本文档主要描述 W600 芯片内部结构,各功能模块信息以及详细寄存器使用信息;是开发者开发驱动程序、应用程序的主要参考资料。联盛德微电子提供的 SDK 中有各种功能的开源实现,开发者可以参考对应驱动程序、应用程序示例,以增加对芯片功能和寄存器描述的理解。本文档没有对 Wi-Fi 部分的寄存器描述。

### 1.2 参考资料

W600 芯片封装参数、电气特性、射频参数等信息,请参考《W600 芯片产品规格书》;

W600 芯片集成了 ROM 程序, ROM 程序提供了下载固件, MAC 地址读写、Wi-Fi 参数读写等功能,详细信息请参考《WM\_W600\_ROM 功能简述》;

W600 芯片内置了 1Mbytes QFlash 存储器,作为代码以及参数的存储空间。本文档提供了 QFlash 基本操作信息。如有超出本文档范围的需求,需要参考 QFlash 手册;

W600 芯片采用 ARM Cortex-M3 核心, M3 相关的功能介绍、开发资料等可以参考 ARM 公司发布信息;

更多信息请参考联盛德微电子网站(http://www.winnermicro.com/)。



### 2 特征

- 芯片封装
  - ▶ QFN32 封装, 5mm x 5mm。
- 芯片集成度
  - ▶ 集成 Cortex-M3 处理器,最高 80MHz
  - ➤ 集成 288KB SRAM
  - ➤ 集成 1MB FLASH
  - ▶ 集成 8 通道 DMA 控制器,支持 16 个硬件申请,支持软件链表管理
  - ➤ 集成 PA/LNA/TR-Switch
  - ▶ 集成 32.768KHz 时钟振荡器
  - ▶ 集成电压检测电路
  - ➤ 集成 LDO
  - ▶ 集成上电复位电路

### ● 芯片接口

- ▶ 集成 1 个 SDIO2.0 Device 控制器,支持 SDIO 1 位/4 位/SPI 三种操作模式,工作 时钟范围 0~50MHz
- ➤ 集成 2 个 UART 接口,支持 RTS/CTS, 波特率范围 1200bps~2Mbps
- ▶ 集成 1 个高速 SPI 从设备接口,工作时钟 范围 0~50MHz
- ▶ 集成 1 个 SPI 主/从接口,主设备工作时 钟最高为 20MHz,从设备支持最高 6Mbps 数据传输速率
- ▶ 集成一个 I2C 控制器,支持 100/400Kbps 速率
- ➤ 集成 PWM 控制器,支持 5 路 PWM 单独输出或者 2 路 PWM 输入。最高输出 频率 20MHz,最高输入频率 20MHz
- ▶ 集成双工 I2S 控制器,支持 32KHz 到 192KHz I2S 接口编解码
- ▶ 集成 1 个 7816 接口,兼容 UART 接口支持 ISO-7816-3 T=0.T=1 模式;支持 EVM2000 协议
- ➤ 支持多种硬件加解密模式,包括 RSA/AES/RC4/DES/3DES/RC4/SHA1/M D5/CRC8/CRC16/CRC32/PRNG

➤ 支持最多 17 个 GPIO 口,每个 IO 口都有丰富的复用关系。具备输入输出配置选项,部分 GPIO 驱动能力达到 24mA。

#### ● WIFI 协议与功能

- ▶ 支持 GB15629.11-2006、IEEE802.11 b/g/n;
- ▶ 支持 WMM/WMM-PS/WPA/WPA2/WPS
- ➤ 支持 WiFi Direct:
- ▶ 支持 EDCA 信道接入方式;
- ▶ 支持 20/40M 带宽工作模式;
- 支持 STBC、GreenField、Short-GI、支持 反向传输;
- 支持 RIFS 帧间隔;
- ▶ 支持 AMPDU、AMSDU;
- ▶ 支持 802.11n MCS 0~7、MCS32 物理层传输速率档位,传输速率最高到 150Mbps;
- ▶ 支持 HT-immediate Compressed BlockAck、 nornal ACK、no ACK 应答方式;
- > 支持 CTS to self;
- ▶ 支持 AP 功能: AP 和 STA 同时使用:
- 在 BSS 网络中,支持多个组播网络,并 且支持各个组播网络加密方式不同,最多 可以支持总和为 32 个的组播网络和入网 STA 加密;
- ▶ BSS 网络支持做为 AP 使用时,支持站点与组的总和为 32 个;
- ▶ 接收灵敏度:
  - 20MHz MCS7@-71dBm@10%PER;
  - 40MHz MCS7@-67dBm@10%PER;
  - 54Mbps@-73dBm@10%PER;
  - 11Mbps@-86dBm@8%PER;
  - 1Mbps@-94dBm@8%PER;
- ▶ 支持多种不同的接收帧过滤选项;
- ▶ 支持监听功能;

#### ● 供电与功耗

- ▶ 3.3V 单电源供电;
- ▶ 支持 Wi-Fi 节能模式功耗管理;
- ▶ 支持工作、睡眠、待机、关机工作模式;
- ▶ 待机功耗小于 10uA:



### 3 概述

本芯片是一款支持多接口、多协议的无线局域网 802.11n(1T1R)的 SOC 芯片。该 SOC 芯片集成射频 收发前端 RF Transceiver,CMOS PA 功率放大器,基带处理器/媒体访问控制,SDIO、SPI、UART、GPIO 等接口的低功耗 WLAN 芯片。

W600 芯片支持 GB15629.11-2006、IEEE802.11 b/g/ n 协议,并且支持 STBC、Green Field、Short-GI、反向传输、RIFS 帧间隔、AMPDU、AMSDU、T-immediate Compressed Block Ack、normal ACK、no ACK、CTS to self 等丰富的协议以及操作。

W600 芯片片内集成了射频收发前端、A/D 和 D/A 转换器。它支持 DSSS(直接序列扩频)以及 OFDM (正交频分复用)调制模式,具备数据解扰能力,支持多种不同的数据传输速率。在收发器的模拟前端 配备的收发 AGC 功能使得芯片系统能够获得最佳的性能。W600 芯片还包含了内置增强信号监测器,可以很大程度上消除多径效应的影响。

W600 芯片在安全方面,不仅支持国家标准的 WAPI 加密,还支持国际标准 WEP、TKIP、CCMP 加密,这些硬件组件使得基于该芯片的数据传输系统在进行保密通信时仍然能够获得与非加密通信时相近的数据传输性能。

W600 芯片除了支持 IEEE802.11 以及 Wi-Fi 协议规定的节能操作外,还支持用户定制的节能方案。芯片支持工作、睡眠、待机、关机四种工作模式,从而使整个系统实现低功耗,并方便用户根据自身的使用场景定义不同的节能方案。

W600 芯片集成了高性能的 32 位嵌入式处理器,大量的内存资源,以及丰富的外设接口,便于使用者很容易的将芯片应用于特定产品的二次开发工作。

W600 芯片支持 AP 功能,可以实现同时组建 5 个 SSID 网络,实现 5 个独立 AP 的功能。支持建立多组播网络功能。可以实现作为 STA 加入别的网络的同时,自己又作为 AP 建立 BSS 网络的功能。

W600 芯片支持 WPS 方式,从而让用户采用一键式操作即可以实现加密的完全网络,保证信息的安全性。

W600 芯片多功能、高集成度保证了 WLAN 系统不需要过多的片外电路和外部存储器。



### 4 芯片结构

### 4.1 芯片结构

下图描述 W600 芯片的整体结构,核心部分包括 Cortex-M3 CPU, 288KB SRAM 和 16KB ROM 存储空间。PMU 部分作为芯片的常供电模块提供了上电时序管理,起振时钟,实时时钟功能等。提供了丰富的外设功能和硬件加解密功能。Wi-Fi 部分集成了 MAC, BB 和 RF。



图 1 W600 芯片结构图



### 4.2 总线结构

W600 芯片由两级总线构成,如下图所示



图 2 W600 总线结构图

#### (1) AHB-1 总线

本级总线有四个主设备-即 Cortex-M3, DMA, GPSEC 以及 5 个从设备。

Cortex-M3 基于 ARMV7-M 架构设计,使用 Thumb-2 指令集,采用哈佛结构,拥有独立的指令总 线和数据总线。总线时钟最快工作在 80MHz 频率,可以配置为 40MHz,或更低,时钟配置详见时钟分 频部分

| 主设备   | 功能                                               |
|-------|--------------------------------------------------|
| CPU   | 完成芯片寄存器配置,存储器管理与使用,以及完整的802.11MAC协议。             |
| DMA   | 支持链表结构的独立的 8 通道 DMA 模块,支持片上 16 个硬件 DMA 请求源。      |
| CDCEC | 通用加密模块,支持 DES/3DESSHA1/AES/MD5/RC4/CRC/PRDN。自动完成 |
| GPSEC | 指定内存空间内的数据块加密并回写。                                |

表 1 AHB-1 总线主设备列表



表 2 AHB-1 总线从设备列表

| 从设备        | 功能                                             |
|------------|------------------------------------------------|
|            | ROM 用来存放 CPU 上电后的初始化固件。                        |
| ROM        | 主要完成芯片寄存器空间的初始配置等工作。在完成上述工作后,将 CPU             |
|            | 控制权交给 FLASH 中存储的固件。                            |
|            | 完成 CPU 总线时钟域到 BusMatrix2 总线时钟域主设备访问的转换。要求时     |
| AHB2AHB    | 钟域必须同源,且 CPU 时钟与 BusMatrix2 时钟频率的比例为 M: 1, M 为 |
|            | 大于等于1的整数。                                      |
| FLASH      | 存储固件代码以及运行参数。                                  |
| SRAM 160KB | 可用于存放指令或数据,固件可以根据需要使用该存储器。                     |
| RSA        | 支持最长 2048bit 的 RSA 加解密运算                       |

### (2) AHB-2 总线

本条总线有 4 个主设备, 3 个从设备, 使用 crossbar 连接结构, 能够实现不同主设备对不同从设备的同时访问, 从而加大带宽。总线时钟最快工作在 40MHz 频率,可以根据需要配置为更低。

表 3 AHB-2 总线主设备列表

| 主设备       | 功能                                    |
|-----------|---------------------------------------|
| MAC       | 802.11MAC 控制协议处理模块。对总线的操作主要包括发送读取数    |
| MAC       | 据,接收写数据,以及发送完成描述符的回写等操作。              |
|           | 安全模块,完成发送接收数据加解密和搬移。发送时,将发送数据         |
| SEC       | 和 MAC 描述符搬移至指定位置,并完成加密;接收时,将接收数       |
|           | 据和 MAC 接收描述符搬移至指定位置,并完成解密。            |
| AHB2AHB   | AHB-1 总线到 AHB-2 总线的总线主设备访问的转换。        |
| CDIO/HCDI | 将主机通过 SDIO2.0 设备控制器或高速 SPI 从设备控制器对芯片的 |
| SDIO/HSPI | 访问转换为 AHB 总线信号,并访问内容存储器和寄存器空间。        |

各主设备采用固定优先级, 自上而下优先级递减。

表 4 AHB-2 总线从设备列表

| 从设备           | 功能                                           |
|---------------|----------------------------------------------|
| SRAM 128KB    | 用于存储上行和下行数据缓存,SDIO/SPI/UART 接口使用此 RAM 用作数据缓存 |
| Configuration | 寄存器配置空间,高速模块配置寄存器在这里统一编址。                    |
| APB           | 所有低速模块访问空间,各种低速模块使用 APB 总线连接。                |



### 4.3 时钟结构



图 3 W600 时钟结构



### 4.4 地址空间

Cortex-M3 可寻址 4G 空间,分别为代码区,内存区,片上外设,片外存储区,片外外设和系统外设区。

表 5 地址空间分布 总线从设备 地址空间细分 备注 存放固化的固件代码 ROM  $0x000000000 \sim 0x0003FFFF$ 作为专用的指令存储器,固件存 **FLASH**  $0x08000000 \sim 0x080FFFFF$ 放运行区 SRAM  $0x200000000 \sim 0x20027FFF$ 程序内存区 MAC RAM 0x20028000 ~ 0x20047FFF SDIO/H\_SPI/UART 数据缓存  $0x40000000 \sim 0x400001FF$ SDIO 配置空间  $0x40000200 \sim 0x400002FF$ SPI 配置空间  $0x40000300 \sim 0x400003FF$ SDIO Wrapper 配置空间  $0x40000400 \sim 0x400005FF$ DMA 配置空间  $0x40000600 \sim 0x400006FF$ PMU 配置空间 0x40000700 ~ 0x400007FF Clock 与 Reset 配置空间 **CONFIG** 0x40000000 ~ 0x40001FFF 0x40000800 ~ 0x400009FF 0x40000A00 ~ 0x400013FF Wi-Fi 关键寄存器 0x40001400 ~ 0x400017FF 0x40001800 ~ 0x40001FFF 0x40002000 ~ 0x400021FF FLASH Controller 配置空间 0x40002200 ~ 0x400028FF RSA 配置空间 0x40003200 ~ 0x400033FF GPSEC 配置空间 0x40010000 ~ 0x400101FF I € Master 0x40010200 ~ 0x400103FF 0x40010400 ~ 0x400107FF SPI Master 0x40010800 ~ 0x400109FF UART0 0x40010A00 ~ 0x40010BFF UART1 0x40010C00 ~ 0x40010DFF **GPIOA** 0x40010E00 ~ 0x40010FFF Timer 0x40011000 ~ 0x400111FF WDOG 0x40011200 ~ 0x400113FF **GPIOB** 0x40010000 ~ 0x4003C000 APB 0x40011400 ~ 0x400115FF  $0x40011600 \sim 0x400117FF$  $0x40011800 \sim 0x400119FF$ **PWM** 0x40011A00 ~ 0x40011BFF ΙS  $0x40011C00 \sim 0x40011DFF$ 7816/UART2  $0x40014000 \sim 0x4000BFFF$ 

0x4001C000 ~ 0x4003BFFF 0x40013C00 ~ 0x5FFFFFFF

RSV



#### 4.4.1 SRAM

W600 内置 288KB SRAM。其中 160KB 挂载一级 AHB 总线上,128KB 挂载在二级 AHB 总线上。CPU 等一级总线设备可以访问所有内存区域,但是二级总线上的设备只能访问二级总线上 128KB 的内存。

#### 4.4.2 Flash

#### 4.4.2.1 QFlash

W600 内部集成 1MBytes QFlash。通过芯片内部集成 32KB cache 实现 XIP 方式在 QFlash 上执行程序。程序运行过程中,CPU 首先从 Cache 中读取指令,当不能获取指令时,以 8Bytes 一行的方式从 QFlash 读取指令,存入 Cache 内。因此,当持续运行代码大小小于 32K 时,CPU 将无需从 QFlash 读取指令,此时 CPU 可以运行在更高的频率。上述方式为读取指令操作方式,整个 Image 的 RO 段都会以这种方式操作。此过程用户无需于预。

QFlash 也可以存储数据,当用户程序需要读写 QFlash 内数据时,需要通过内置的 QFlash 控制器进行操作,QFlash 提供了相应的地址、指令等寄存器来协助实现用户想要的操作。具体描述请参考 QFlash 控制器对应章节。

用户需要注意的是,程序进行读取或者写入数据时,无需进行状态判断、等待等操作,因为 QFlash 控制器本身会进行判断。当 QFlash 控制器返回时,表明读取或者写入已经完成。

### 4.4.2.2 SPI Flash

W600 芯片除了支持 6PIN 的 QFlash 接口之外(内置 PIN,未封装),还支持低速 SPI 接口访问。该 SPI 接口的最高工作频率可达 20MHz,支持主从功能,详细描述参考 SPI 接口对应章节。

W600 芯片程序只能在 QFlash 对应的空间进行执行。但是当用户需要更多的存储空间时,可以通过在 SPI 接口上外扩 Flash。用户数据、参数、OTA Image 等都可以放置在外部 SPI Flash 空间。

### 4.4.3 位带

W600 支持位带操作(Bit-Band Operations)。

#### 4.4.3.1 位带操作

位带操作即使用普通的加载(load)/存储(store)指令来对单一 BIT 进行读写,相当于为位带区域的 每一 BIT 都起了一个别名,通过对别名的访问来代替对指定 BIT 的访问。指定 BIT 与别名之间的映射 过程由内核直接完成,无需人工干预。

#### 4.4.3.2 Cortex-M3 的位带操作区域

● SRAM 的最低 1M 范围



#### ● 片内外设区的最低 1M 范围'

### 4.4.3.3 位带区地址和位带别名的关系

对于 SRAM 区的某个比特,记它所在字节的地址为 A,位序号为 n(0 <= n <= 7),则映射的别名区地址为:

AliasAddr = 0x220000 + ((A - 0x20000000)\*8+n)\*4 = 0x22000000 + (A - 0x20000000)\*32 + n\*4 对于片上外设位带区的某个比特,记它所在字节的地址为 A,位序号为 n(0 <= n <= 7),则映射的别名区地址为:

AliasAddr = 0x42000000+((A - 0x40000000)\*8+n)\*4 = 0x42000000 + (A - 0x40000000)\*32 + n\*4 上式中,"\*4"表示一个字为 4 个字节,"\*8"表示一个字节中有 8 个比特。 下图为内存位带区地址与位带别名区地址的映射关系



图 4 内存位带映射关系

### 4.4.3.4 W600 的位带可操作区域

- 0X2000 0000 0X2004 8000
- 0X4000 0000 0X4001 3C00

### 4.5 启动配置

W600 芯片上电后,CPU 会启动执行 ROM 中的固件,加载 Flash 中指定地址的用户 Image。 ROM 固件在开始运行时会读取 BootMode(PA0)引脚,根据引脚的信号判断进入启动状态:



### 表 6 启动配置

| BootMode | 启动条件                                | 启动模式   |  |  |  |
|----------|-------------------------------------|--------|--|--|--|
| 高        |                                     | 正常启动流程 |  |  |  |
| 低        | 持续<30ms, 快速测试模式无效                   | 正常启动流程 |  |  |  |
|          | 持续<30ms,且(PA1 &PA4&PB8&PB12 = 0110) | 进入测试模式 |  |  |  |
|          | 持续>=30ms                            | 进入功能模式 |  |  |  |

注:

测试模式: 芯片测试功能, 用户不可操作。

功能模式:进入 ROM 实现的基本功能,例如:下载固件,烧写 MAC 地址等,详细信息参考

《WM\_W600\_ROM 功能简述\_V1.1.pdf》

通常,BootMode 引脚应该用于生产或者调试阶段。在生产阶段,用户通过将 BootMode 引脚持续拉低 30ms 以上,进入功能模式,可以快速进行烧录 Flash 工作。

在产品返工或者维修的场景中,在芯片未进入"最高安全等级"(关于安全等级的描述请参考《WM\_W600\_ROM 功能简述》)时,可以通过该引脚进入功能模式,擦除旧的 Image,写入新的 Image。

在调试阶段,无论固件出现任何故障,都可以通过将 BootMode 引脚持续拉低 30ms 以上,进入串口下载功能,烧录新的固件。





### 5 时钟与复位模块

### 5.1 功能概述

时钟与复位模块完成了软件对芯片时钟和复位系统的控制。时钟控制包括时钟变频,时钟关断以及自适应门控,复位控制包括系统以及子模块的软复位控制。

### 5.2 主要特性

- 支持各模块时钟关断
- 支持部分模块时钟自适应关断
- 支持各模块软件复位
- 支持 CPU 频率设置
- 支持 ADC/DAC 回环测试
- 支持 I2S 时钟设置

### 5.3 功能描述

#### 5.3.1 时钟门控

通过配置时钟门控使能寄存器 CLK\_GATE\_EN 可以控制指定功能的时钟关断,从而达到关断某一模块功能的目的。

为了提供固件对系统功耗控制的灵活性,时钟与复位模块提供了系统内各模块的时钟门控功能。当关闭相应模块的时钟时,该模块的数字逻辑与时钟树将停止工作,能够降低系统的动态功耗。

具体各模块的开关对应寄存器 SW\_CLKG\_EN 的详细描述。

### 5.3.2 时钟自适应关断

芯片依据内部的某些状态的迁移,自适应关断某些功能模块的时钟。

用户请不要更改配置,否则可能会在配置 PMU 功能时导致系统异常。

### 5.3.3 功能复位

芯片提供了各子系统的软复位功能,通过设置 SW\_RST\_CTRL 相应 BIT 为 0 可以达到子系统复位。但是,复位状态不会自动清除,要恢复正常工作需将 SW\_RST\_CTRL 相应 BIT 位置 1。

软复位功能并不会复位 CPU 及 WatchDog。

该寄存器中,对 APB/BUS1/BUS2(对应 APB 总线,系统总线及数据总线)的复位操作不推荐,会导致系



统访问设备异常。

#### 5.3.4 时钟分频

W600 系统采用 40MHz 晶体作为系统时钟源,系统内置 DPLL,固定输出 160MHz 时钟作为全系统的时钟源(如下图)。



图 5 系统时钟分频关系

系统总线的时钟与 CPU 时钟一致,数据总线的时钟固定为 WLAN 根时钟的 1/4。

WLAN 根时钟同时也是整个 WLAN 系统的时钟源头。

此模块中提供了设定 CPU 时钟与 WLAN 根时钟的功能,供固件调节系统性能及功耗使用。

设置 SYS\_CLK\_DIV 寄存器的 BIT[3:0]可以调整 CPU 时钟分频系数。CPU 时钟分频的源时钟为 DPLL 的输出,固定为 160MHz。CPU 时钟分频系数默认值为 2,即 CPU 默认工作频率为 160MHz 的 2分频,即 80MHz。当需要调整 CPU 所需时钟时,可以重新配置本参数。

设置 SYS\_CLK\_DIV 寄存器的 BIT[7:4]可以调整 WLAN 时钟分频系数。默认分频因子为 1,即不对 DPLL 的 160MHz 输出分频,得到 160MHz 时钟,作为根节点时钟送给 WLAN (WLAN 再继续分频得到更为详细的低频时钟供 WLAN 系统使用)。

注意:如果希望 WLAN 系统正常工作,WLAN 根时钟需要保持在 160MHz,否则 WLAN 系统将失效。 当不需要 WLAN 系统工作的时候,可以将 WLAN 根时钟降低,降低系统动态功耗。



W600 中 CPU/WLAN 时钟分频系数不能随意配置,否则,可能会导致配置无法生效,下表是可使用的分频配置及对应的系统时钟:

SYS\_CLK\_DIV 相应系统时钟(MHZ) BIT[7:4] BIT[3:0] **CPU WLAN APB** 

表 7 系统时钟分频参数配置

在改变系统时钟配置的时候,需要注意:系统总线与数据总线的比例需要维持在 M: 1,其中 M 为整数,最小为 1。在改变系统时钟配置时,也需要同时更新寄存器 SYS\_CLK\_DIV 的 BIT [11:8],设置正确的比例系数。否则,访问数据总线将得到异常数据。

SYS\_CLK\_DIV 的[27:12]提供了设置 SAR\_ADC 工作频率的分频因子,以 40M 为时钟源进行分频。分频系数即为所配分频值。

SYS\_CLK\_DIV 的 BIT[28]为配置 RSA 模块核心运算的时钟频率选择,可以选择 40MHz 或者 80MHz。 当需要重新配置 cpu\_clk\_divider,wlan\_clk\_divider,bus2\_syncdn\_factor,sdadc\_fdiv 时,需要置位 SYS\_CLK\_DIV 的 BIT[31],硬件自动更新上述四个参数到分频器,然后清零 BIT[31]。 I2S\_CLK\_CTRL 提供了 I2S 模块的时钟配置功能。

### 5.3.5 调试功能控制

用户可以通过设置 DEBUG CTRL 的值 BIT5 来达到使能和禁用 JTAG 功能的目的。



### 5.4 寄存器描述

### 5.4.1 寄存器列表

表 8 时钟复位模块寄存器列表

| 偏移地址   | 名称          | 缩写           | 访问 | 描述                  | 复位值         |
|--------|-------------|--------------|----|---------------------|-------------|
| 0X0000 | 软件时钟门控使能寄存器 | SW_CLKG_EN   | RW | 软件配置模块是否关断时钟        | 0X0000_7FFF |
| 0X0004 | 软件时钟掩码寄存器   | SW_CLK_MASK  | RW | 软件配置模块是否自适应关断时<br>钟 | 0X0000_007E |
| 0X0008 | 保留          |              |    |                     |             |
| 0X000C | 软件复位控制寄存器   | SW_RST_CTRL  | RW | 软件配置复位模块            | 0X01FF_FFFF |
| 0X0010 | 时钟分频配置寄存器   | SYS_CLK_DIV  | RW | 配置时钟分频比             | 0X0000_2212 |
| 0X0014 | 调试控制寄存器     | DEBUG_CTRL   | RW | 配置 ADC/DAC 回环测试     | 0X0000_0000 |
| 0X0018 | I2S 时钟控制寄存器 | I2S_CLK_CTRL | RW | 配置 I2S 时钟           | 0X0000_0000 |

### 5.4.2 软件时钟门控使能寄存器

表 9 软件时钟门控使能寄存器

| 位       | 访问 | 操作说明                                                                                              | 复位值  |
|---------|----|---------------------------------------------------------------------------------------------------|------|
| [31:15] |    | 保留                                                                                                |      |
| [14]    | RW | soft_7816_gate_en<br>配置 7816/uart2 模块时钟的门控,默认 7816 模块门控开启<br>1'b0: 7816 模块时钟关闭<br>1'b1: 7816 时钟开启 | 1'b1 |
| [13]    | RW | soft_gpsec_gate_en<br>配置 gpsec 模块时钟的门控,默认 gpsec 模块门控开启<br>1'b0: gpsec 模块时钟关闭<br>1'b1: gpsec 时钟开启  | 1'b1 |
| [12]    | RW | soft_rsa_gate_en<br>配置 RSA 时钟的门控,默认 RSA 门控开启<br>1'b0: RSA 模块时钟关闭<br>1'b1: RSA 时钟开启                | 1'b1 |
| [11]    | RW | soft_i2s_gate_en<br>配置 i2s 时钟的门控,默认 i2s 门控开启<br>1'b0: i2s 时钟关闭<br>1'b1: i2s 时钟开启                  | 1'b1 |
| [10]    | RW | soft_lcd_gate_en<br>配置 lcd 时钟的门控,默认 lcd 门控开启                                                      | 1'b1 |



|     |     | 1'b0: lcd 时钟关闭                 |      |
|-----|-----|--------------------------------|------|
|     |     | 1'b1: lcd 时钟开启                 |      |
|     |     | Soft_pwm_gate_en               | 1'b1 |
| 503 |     | 配置 pwm 时钟的门控,默认 pwm 门控开启       |      |
| [9] | RW  | 1'b0: pwm 时钟关闭                 |      |
|     |     | 1'b1: pwm 时钟开启                 |      |
|     |     | soft_sd_adc_gate_en            | 1'b1 |
| [8] | RW  | 配置 sd_adc_时钟的门控,默认 sd_adc_门控开启 | 17   |
| [o] | KW  | 1'b0: sd_adc_时钟关闭              |      |
|     |     | 1'b1: sd_adc_时钟开启              |      |
|     |     | soft_gpio_gate_en              | 1'b1 |
| [7] | RW  | 配置 GPIO 时钟的门控,默认 GPIO 门控开启     | 7    |
| [/] | IXW | 1'b0: GPIO 时钟关闭                |      |
|     |     | 1'b1: GPIO 时钟开启                |      |
|     |     | soft_timer_gate_en             | 1'b1 |
| [6] | RW  | 配置 timer 时钟的门控,默认 timer 门控开启   |      |
| լսյ | KW  | 1'b0: timer 时钟关闭               |      |
|     |     | 1'b1: timer 时钟开启               |      |
|     |     | soft_rf_cfg_gate_en: 内部使用,请勿修改 | 1'b1 |
| [6] | DW  | 配置 rf_cfg 时钟的门控,默认 rf_cfg 门控开启 |      |
| [5] | RW  | 1'b0: rf_cfg 时钟关闭              |      |
|     |     | 1'b1: rf_cfg 时钟开启              |      |
|     |     | soft_dma_gate_en               | 1'b1 |
|     |     | 表示供给 dma 时钟域的时钟是否关断            |      |
| [4] | RW  | 1'b0: dma 时钟关闭                 |      |
|     |     | 1'b1: dma 时钟开启                 |      |
|     |     | soft_ls_spi_gate_en            | 1'b1 |
|     |     | 配置低速 spi 时钟的门控,默认低速 spi 门控开启   |      |
| [3] | RW  | 1'b0: 低速 spi 时钟关闭              |      |
|     | 4   | 1'b1: 低速 spi 时钟开启              |      |
|     |     | soft_uart1_gate_en             | 1'b1 |
|     |     | 配置 uart1 时钟的门控,默认 uart1 门控开启   |      |
| [2] | RW  | 1'b0: uart1 时钟关闭               |      |
|     |     | l'bl: uartl 时钟开启               |      |
| [1] | RW  | soft_uart0_gate_en             | 1'b1 |
|     |     | -                              |      |



|     |    | 配置 uart0 时钟的门控,默认 uart0 门控开启 |            |
|-----|----|------------------------------|------------|
|     |    | 1'b0: uart0 时钟关闭             |            |
|     |    | 1'bl: uart0 时钟开启             |            |
|     | RW | soft_i2c_gate_en             | 1'b1       |
| [0] |    | 配置 i2c 时钟的门控,默认 i2c 门控开启     |            |
| [0] |    | 1'b0: i2c 时钟关闭               |            |
|     |    | 1'b1: i2c 时钟开启               | <i>X</i> _ |

### 5.4.3 软件时钟掩码寄存器

表 10 软件时钟掩码寄存器

| 位     | 访问 | 操作说明                                         | 复位值  |
|-------|----|----------------------------------------------|------|
|       |    | soft_cpu_clk_gt_mask                         | 1'b1 |
|       |    | 表示供给 CPU 时钟域(包括 CPU,bus1、ROM、SRAM)的时钟是否能够自适应 |      |
| [6]   | RW | 的关断( <b>当 CPU 需要进入 WFI 状态的时候,不要设置自适应关断</b> ) |      |
|       |    | 1'b0: 允许自适应关断和开启                             |      |
|       |    | 1'b1: 不允许自适应关断和开启                            |      |
| [5:2] | RW | 保留, <b>内部使用,请勿修改</b>                         |      |
|       | RW | soft_sdioahb_clk_gt_mask                     | 1'b1 |
| [1]   |    | 表示供给 sdio ahb 时钟域的时钟是否能够自适应的关断               |      |
| [1]   |    | 1'b0: 允许自适应关断和开启                             |      |
|       |    | 1'b1: 不允许自适应关断和开启                            |      |
|       |    | soft_pmu_clk_gt_mask                         | 1'b0 |
| [0]   | RW | pll 输出的时钟后有一个门控单元,采用该寄存器配置,表示是否允许被 PMU 关断。   |      |
| [0]   | RW | 1'b0: 允许 PMU 关断该门控单元,从而关断时钟                  |      |
|       |    | 1'b1: 不允许 PMU 关断该门控单元                        |      |

## 5.4.4 软件复位控制寄存器

表 11 软件复位控制寄存器

| 位       | 访问 | 操作说明               | 复位值  |
|---------|----|--------------------|------|
| [31:25] |    | 保留                 |      |
|         | RW | soft_rst_7816_n    | 1'b1 |
| [24]    |    | 软件复位 7816/uart2 模块 |      |
| [24]    |    | 1'b0: 复位           |      |
|         |    | 1'b1: 复位释放         |      |
| [23]    | RW | soft_rst_gpsec_n   | 1'b1 |



|       |     | 软件复位 gpsec 模块      | 1     |
|-------|-----|--------------------|-------|
|       |     |                    |       |
|       |     | 1760: 复位           |       |
|       |     | 1'b1: 复位释放         | 1'b1  |
|       |     | soft_rst_rsa_n     | 1 01  |
| [22]  | RW  | 软件复位 RSA 模块        |       |
|       |     | 1'b0: 复位           |       |
|       |     | 1'b1: 复位释放         | 1'b1  |
|       |     | soft_rst_i2s_n     | 101   |
| [21]  | RW  | 软件复位 i2s 模块        |       |
|       |     | 1'b0: 复位           |       |
|       |     | 1'b1: 复位释放         |       |
|       |     | soft_rst_lcd_n     | 1'b1  |
| [20]  | RW  | 软件复位 lcd 模块        |       |
| [20]  | KW  | 1'b0: 复位           |       |
|       |     | 1'b1: 复位释放         |       |
|       |     | soft_rst_pwm_n     | 1'b1  |
| [10]  | DW  | 软件复位 pwm 模块        |       |
| [19]  | RW  | 1'b0: 复位           |       |
|       |     | 1'b1: 复位释放         |       |
|       |     | soft_rst_io_ctrl_n | 1'b1  |
| [10]  | DW  | 软件复位 io_ctrl 模块    |       |
| [18]  | RW  | 1'b0: 复位           |       |
|       |     | 1'b1: 复位释放         |       |
|       |     | soft_rst_sar_adc_n | 1'b1  |
| F1.73 | DW  | 软件复位 sar_adc 模块    |       |
| [17]  | RW  | 1'b0: 复位           |       |
|       | < 1 | 1'b1: 复位释放         |       |
|       |     | soft_rst_timer_n   | 1'b1  |
|       |     | 软件复位 timer 模块      |       |
| [16]  | RW  | 1'b0: 复位           |       |
|       |     | 1'bl: 复位释放         |       |
|       |     | soft_rst_gpio_n    | 1'b1  |
|       |     | 软件复位 gpio 模块       |       |
| [15]  | RW  | 1'b0: 复位           |       |
|       |     |                    |       |
|       |     | 1'b1: 复位释放         | 121.1 |
| [14]  | RW  | soft_rst_rf_cfg_n  | 1'b1  |



|      |    | 软件复位配置 RF 的寄存器模块( <b>内部使用,请勿修改</b> ) |      |
|------|----|--------------------------------------|------|
|      |    | 1'b0: 复位                             |      |
|      |    | 1'b1: 复位释放                           |      |
|      |    | soft_rst_spis_n                      | 1'b1 |
|      |    | 软件复位高速 spi 模块                        |      |
| [13] | RW | 1'b0: 复位                             |      |
|      |    | 1'b1: 复位释放                           | 7    |
|      |    | soft_rst_spim_n                      | 1'b1 |
|      |    | 软件复位低速 spi 模块                        |      |
| [12] | RW | 1'b0: 复位                             | 1 2  |
|      |    | 1'b1: 复位释放                           |      |
|      |    | soft_rst_uart1_n                     | 1'b1 |
|      |    | 软件复位片内 uart1 模块                      |      |
| [11] | RW | 1'b0: 复位                             |      |
|      |    | 1'b1: 复位释放                           |      |
|      |    | soft_rst_uart0_n                     | 1'b1 |
|      |    | 软件复位片内 uart0 模块                      |      |
| [10] | RW | 1'b0: 复位                             |      |
|      |    | 1'b1: 复位释放                           |      |
|      |    | soft_rst_i2c_n                       | 1'b1 |
|      |    | 软件复位片内 i2c 模块                        |      |
| [9]  | RW | 1'b0: 复位                             |      |
|      |    | 1'b1: 复位释放                           |      |
|      |    | soft_rst_bus2_n                      | 1'b1 |
| 503  |    | 软件复位片内 bus2 模块                       |      |
| [8]  | RW | 1'b0: 复位                             |      |
|      |    | 1'b1: 复位释放                           |      |
|      |    | soft_rst_bus1_n                      | 1'b1 |
| [7]  | DW | 软件复位片内 bus1 模块                       |      |
|      | RW | 1'b0: 复位                             |      |
|      |    | 1'b1: 复位释放                           |      |
|      |    | soft_rst_apb_n                       | 1'b1 |
| [6]  | RW | 软件复位 abp 桥接模块                        |      |
|      |    | 1'b0: 复位                             |      |



|     |      | 1'b1: 复位释放                          |            |
|-----|------|-------------------------------------|------------|
|     |      | soft_rst_mem_mng_n                  | 1'b1       |
|     | DW   | 软件复位 mem_mng 模块( <b>内部使用,请勿修改</b> ) |            |
| [5] | RW   | 1'b0: 复位                            |            |
|     |      | 1'b1: 复位释放                          |            |
|     |      | soft_rst_dma_n                      | 1'b1       |
| F41 | RW   | 软件复位 dma 模块                         | <i>7</i> _ |
| [4] | KW   | 1'b0: 复位                            |            |
|     |      | 1'b1: 复位释放                          |            |
|     |      | soft_rst_sdio_ahb_n                 | 1'b1       |
| [3] | RW   | 软件复位 sdio ahb 时钟域模块                 | ,          |
| [3] | RW   | 1'b0: 复位                            |            |
|     |      | 1'b1: 复位释放                          |            |
|     | RW   | soft_rst_sec_n                      | 1'b1       |
| [2] |      | 软件复位安全模块( <b>内部使用,请勿修改</b> )        |            |
|     |      | 1'b0: 复位                            |            |
|     |      | 1'b1: 复位释放                          |            |
|     |      | soft_rst_mac_n                      | 1'b1       |
| [1] | RW   | 软件复位 mac 模块( <b>内部使用,请勿修改</b> )     |            |
| [1] | KW   | 1'b0: 复位                            |            |
|     |      | 1'b1: 复位释放                          |            |
|     |      | soft_rst_bbp_n                      | 1'b1       |
| [0] | RW   | 软件复位 bbp 模块( <b>内部使用,请勿修改</b> )     |            |
| رما | 1000 | 1'b0: 复位                            |            |
|     |      | 1'b1: 复位释放                          |            |

## 5.4.5 时钟分频配置寄存器

### 表 12 时钟分频配置寄存器

| 位    | 访问 | 操作说明                                                                     | 复位值  |
|------|----|--------------------------------------------------------------------------|------|
|      |    | divide_freq_en                                                           | 1'b0 |
|      |    | 当需要重新配置 cpu_clk_divider ,wlan_clk_divider ,bus2_syncdn_factor,sdadc_fdiv |      |
| [31] | RW | 时,置位本寄存器,硬件自动更新上述四个参数到分频器,然后清零本寄存器。                                      |      |
|      |    | 1'b0: 分频系数已生效                                                            |      |
|      |    | 1'b1: 要求硬件更新分频参数                                                         |      |



|         |    | 注:此处配置分频因子时,当 Divide_freq_en 有效时,所有因子必须已经有效       |        |
|---------|----|---------------------------------------------------|--------|
| [30:29] |    | 保留                                                |        |
|         |    | rsa_clk_sel                                       | 1'b0   |
| [20]    | DW | RSA 时钟选择:                                         |        |
| [28]    | RW | 1'b0: 40MHz                                       |        |
|         |    | 1'b1: 80MHz                                       |        |
|         |    | sdadc_fdiv                                        | 16'h20 |
| [27:12] | RW | clk_sar_adc 分频因子:                                 |        |
|         |    | 以 40M 为时钟源进行分频。分频系数即为所配分频值。                       |        |
|         |    | bus2_syncdn_factor                                | 4'h2   |
| [11: 8] | RW | bus1 和 bus2 的时钟比例关系,应该为 N: 1                      |        |
| [11. 0] |    | 其中 N 为整数,在实际调整时,主要看 CPU 的工作频率和 bus2 的时钟频率之比。      |        |
|         |    | 由于默认 cpu 采用 80MHz 时钟,bus2 采用 40MHz 时钟,则 N=2       |        |
|         |    | wlan_clk_divider                                  | 4'b1   |
|         |    | 从 PLL 出来的时钟分频后,送给 wlan 系统。本寄存器为分频因子,该因子>=1。       |        |
| [7:4]   | RW | 默认分频因子为 1,即不对 pll 的 160MHz 输出分频,得到 160MHz 时钟,作为根  |        |
|         |    | 节点时钟送给 wlan (wlan 在继续分频得到更为详细的低频时钟);              |        |
|         |    | 注: 二级总线及 APB 时钟为 wlan 根节点时钟四分频                    |        |
|         |    | cpu_clk_divider                                   | 4'h2   |
| [3:0]   | RW | 从 PLL 出来的时钟分频后,送给 CPU。本寄存器为分频因子,该因子>=2。           |        |
|         |    | 默认分频因子为 2, 即复位释放后,对 PLL 输出的 160MHz 时钟 2 分频,送给 cpu |        |
|         |    | 的是 80MHz 时钟。当需要调整 cpu 所需时钟时,可以重新配置本参数             |        |

## 5.4.6 调试控制寄存器

表 13 调试控制寄存器

| 位     | 访问 | 操作说明               | 复位值  |
|-------|----|--------------------|------|
|       |    | JTAG 使能            | 1'b0 |
| [5]   | RW | 1'b0: 禁止 JTAG 调试功能 |      |
|       |    | 1'b1: 使能 JTAG 调试功能 |      |
| [4:0] | RW | 保留, <b>请勿修改</b>    | 1'b0 |

### 5.4.7 I2S 时钟控制寄存器

表 14 I2S 时钟控制寄存器

| 位 | 访问 | 操作说明 | 复位值 |
|---|----|------|-----|
|---|----|------|-----|



| [31:18] |    | 保留                                                              |       |
|---------|----|-----------------------------------------------------------------|-------|
|         |    | BCLKDIV                                                         | 10'b0 |
|         |    | BCLK 分配器: F_BCLK = F_I2SCLK / BCLKDIV                           |       |
|         |    | 注意: 如果未选择 EXTAL_EN 而使用内部 PLL 则 F_I2SCLK =F_CPU (与 CPU 频         |       |
|         |    | 率相同)。                                                           |       |
|         |    | 假设 F_CPU = 160MHz,启用 WXTAL_EN 时 F_I2SCLK = 外部晶振频率,              |       |
| [17: 8] | RW | BCLKDIV = round (F_I2SCLK/(Fs*W*F))                             | X     |
|         |    | 其中 Fs 是音频数据的采样频率,W 是字宽;                                         | 17    |
|         |    | 数据为单声道时 F=1;                                                    | X     |
|         |    | 当数据为立体声时 F=2。                                                   |       |
|         |    | 例如,如果使用内部 PLL 且数据宽度为 24 位,则格式为立体声格式,采样频率为                       |       |
|         |    | 128KHz, BCLKDIV 应配置为(160 * 10e6 / 128 * 10e3 * 24 * 2)= 10'h1a。 | 7     |
|         | RW | MCLKDIV                                                         | 6'b0  |
|         |    | 如果选择外部时钟,则该 MCLK 分频器用于产生适当的 MCLK 频率。                            |       |
| [7:2]   |    | F_mclk = F_I2SCLK / (2 * MCLKDIV);                              |       |
| [7.2]   |    | 当 MCLKDIV = 0 时 F_I2SCLK 是外部时钟;                                 |       |
|         |    | 当 MCLKDIV >= 1 时 F_mclk = F_I2SCLK;                             |       |
|         |    | 注意: F_mclk 应配置为 256 * fs, 其中 fs 是采样频率。                          |       |
|         |    | MCLKEN                                                          | 1'b0  |
| [1]     | RW | MCLK 使能开关                                                       |       |
| [1]     | KW | 1'b0:禁止 MCLK                                                    |       |
|         |    | 1'b1: 使能 MCLK                                                   |       |
|         |    | EXTAL_EN                                                        | 1'b0  |
| [0]     |    | 外部时钟选择,选择使用内部 I2S 块时钟还是外部时钟                                     |       |
|         | RW | 1'b0: 内部时钟                                                      |       |
|         |    | 1'b1: 外部时钟                                                      |       |
|         |    | 注意: 使用外部时钟时,外部时钟必须为 2*N*256 fs,其中 fs 为采样频率, N必                  |       |
|         |    | 须为整数。                                                           |       |



#### 6 DMA 模块

#### 6.1 功能概述

DMA 用于在外设与存储器之间以及存储器与存储器之间提供高速数据传输。可以在无需任何 CPU 操作的情况下通过 DMA 快速移动数据。这样节省的 CPU 资源,不影响 CPU 进行其他指令的操作。

DMA 挂载在 AHB 总线上, 最多支持 8 通道, 16 个硬件外设请求源, 支持链表结构与寄存器控制。

#### 6.2 主要特性

- Amba2.0 标准总线接口, 8 路 DMA 通道
- 支持基于存储器链表结构的 DMA 操作
- 支持 16 个硬件外设请求源
- 支持 1, 4-burst 操作模式
- 支持 byte、half-word, word 为单位传输操作
- 支持源、目的地址不变或顺序递增或可配置在预定义地址范围内循环操作
- 支持内存到内存,内存到外设,外设到内存的数据传输方式

#### 6.3 功能描述

#### 6.3.1 DMA 通道

W600 共支持 8 路 DMA 通道, DMA 通道互相不干涉,可以同时运行。请求不同的数据流可以选择不同的 DMA 通道。

每个 DMA 通道分配在不同的寄存器地址偏移段,可以直接选择相应通道的地址段进行配置使用即可。 不同通道的寄存器配置方式完全一致。

| DMA 基地址 | 0x4000 0400      |
|---------|------------------|
| DMA_CH0 | 偏移量(0x10~0x38)   |
| DMA_CH1 | 偏移量(0x40~0x68)   |
| DMA_CH2 | 偏移量(0x70~0x98)   |
|         |                  |
| DMA_CH7 | 偏移量(0x160~0x188) |

表 15 DMA 地址分配

#### 6.3.2 DMA 数据流

8路DMA 通道能够实现源和目的之间单向数据传输链路。



DMA 的源和目的地址可以设置为每次 DMA 操作完成之后不变、递增或循环三种模式:

- DMA\_CTRL[2:1]控制源地址每次 DMA 操作后变化方式;
- DMA CTRL[4:3]控制目的地址每次 DMA 操作后变化方式。

DMA 可以设置 byte、half-word、word 的搬运单位,最终搬运数据的数量是搬运单位的整数倍,通过 DMA\_CTRL[6:5]来设置。

DMA 可以通过 burst 设置每次搬运多少个单位的数据,通过 DMA\_CTRL[7]来选择一次搬运 1 或 4 个单位的数据,如果 DMA\_CTRL[6:5]设置为 word, burst 设置为 4,则每次搬运 4 个 word 的数据。

DMA 可以设置每次启动 DMA 传输的 Byte 个数,最大 65535 Byte,通过 DMA\_CTRL[23:8]来设置。

#### 6.3.3 DMA 循环模式

DMA 循环地址模式是指设置 DMA 的源和目的地址之后,数据搬运达到设定的循环边界之后,会跳转到循环起始地址,如此循环执行,直到到达设定的传输字节。

循环地址模式的源和目的地址需要用 SRC\_WRAP\_ADDR 和 DEST\_WRAP\_ADDR 寄存器来设定,并通过 WRAP\_SIZE 来设定循环的长度值。

#### 6.3.4 DMA 传输模式

DMA 支持 3 种传输模式:

- 内存到内存
  - 源地址和目的地址均配置成需要传输的内存地址, DMA MODE[0]设置为 0,软件方式。
- 内存到外设
  - 源地址设置为内存地址,目的地址设置成外设地址,DMA\_MODE[0]设置为 1,硬件方式,DMA\_MODE[5:2]选择所使用的外设。
- 外设到内存
  - 源地址设置为外设地址,目的地址设置成内存地址,DMA\_MODE[0]设置为 1,硬件方式,DMA MODE[5:2]选择所使用的外设。

#### 6.3.5 DMA 外设选择

当使用外设到内存或者内存到外设这种传输方式的时候,除了相应的外设需要设置为 DMA TX 或 RX 外, DMA MODE[5:2]也需要选择对应的外设。

注意: 因为 UART 口共有 3 个,在 UART 使用 DMA 的时候,还需要通过 UART\_CH[1:0]来选择对应的 UART。



#### 6.3.6 DMA 链表模式

DMA 支持链表工作模式。 通过链表模式,我们在 DMA 搬运当前链表内存数据的时候,可以提前向下一个链表中填充数据,DMA 搬完当前链表之后,判断到下一个链表有效,可以直接搬运下一个链表的数据。通过链表的方式可以有效的提高 DMA 和 CPU 配合的效率。

链表操作方式:通过 DMA\_MODE[1]寄存器设置 DMA 为链表工作方式,再将 DESC\_ADDR 寄存器设置为链表结构的起始地址,然后再通过 CHNL\_CTRL 寄存器使能 DMA。当 DMA 处理完成当前内存的搬移后,软件通过设置有效标志,通知 DMA 链表中依然存在有效的数据,DMA 依据链表的有效标志处理下一个待搬移数据。

#### 6.3.7 DMA 中断

DMA 传输完成或者 burst 均可以产生中断,INT\_MASK 寄存器可以屏蔽 DMA 通道对应的中断。 当 DMA 相应中断产生后,可以通过 INT\_SRC 寄存器查询当前中断的状态,指示当前是什么产生的中断,相应的状态位需要软件写 1 清 0。

#### 6.4 寄存器描述

#### 6.4.1 寄存器列表

#### 表 16 DMA 寄存器列表

| 偏移地址      | 名称              | 缩写                | 访问 | 描述                | 复位值         |
|-----------|-----------------|-------------------|----|-------------------|-------------|
| 0X0000    | 中断屏蔽寄存器         | INT_MASK          | RW | 设置需要屏蔽的 DMA 中断    | 0X0000_FFFF |
| 0X0004    | 中断状态寄存器         | INT_SRC           | RW | 指示当前 DMA 的中断状态    | 0X0000_0000 |
| 0X0008    | UART 选择寄存器      | UART_CH           | RW | UART 外设时选择哪个 UART | 0X0000_0000 |
| 0X000C    | 保留              | <b>(</b>          |    |                   |             |
| DMA CHNLO | registers       |                   | •  |                   |             |
| 0X0010    | DMA 源地址寄存器      | SRC_ADDR          | RW | DMA 传输的源地址        | 0X0000_0000 |
| 0X0014    | DMA 目的地址寄存器     | DEST_ADDR         | RW | DMA 传输的目的地址       | 0X0000_0000 |
| 0X0018    | DMA 循环源起始地址寄存器  | SRC_WRAP_ADD<br>R | RW | 循环模式下 DMA 传输源地址   | 0X0000_0000 |
| 0X001C    | DMA 循环目的起始地址寄存器 | DEST_WRAP_AD DR   | RW | 循环模式下 DMA 传输目的地址  | 0X0000_0000 |
| 0X0020    | DMA 循环长度寄存器     | WRAP_SIZE         | RW | 循环模式下 DMA 循环边界    | 0X0000_0000 |
| 0X0024    | DMA 通道控制寄存器     | CHNL_CTRL         | RW | 当前通道 DMA 启动和停止    | 0X0000_0000 |
| 0X0028    | DMA 模式选择寄存器     | DMA_MODE          | RW | 设置 DMA 的工作方式      | 0X0000_0000 |
| 0X002C    | DMA 数据流控制寄存器    | DMA_CTRL          | RW | 设置 DMA 传输数据流      | 0X0000_0000 |
| 0X0030    | DMA 传输字节数寄存器    | DMA_STATUS        | RO | 获取当前已传输的字节数       | 0X0000_0000 |
| 0X0034    | DMA 链表入口地址寄存器   | DESC_ADDR         | RW | DMA 链表地址入口地址设置    | 0X0000_0000 |
| 0X0038    | DMA 当前目的地址寄存器   | CUR_DEST_ADD<br>R | RO | 当前 DMA 操作的地址      | 0X0000_0000 |



| DMA CHNL1           | registers                  |  |  |  |  |
|---------------------|----------------------------|--|--|--|--|
| 0X0040 -            | 同 DMA CHNL0 registers      |  |  |  |  |
| 0X0068              | The Difficulty registers   |  |  |  |  |
| DMA CHNL2 registers |                            |  |  |  |  |
| 0X0070 -            | 同 DMA CHNL0 registers      |  |  |  |  |
| 0X0098              | P. DIVIA CHIVLO legistets  |  |  |  |  |
| DMA CHNL3           | 3 registers                |  |  |  |  |
| 0X00A0 -            | 同 DMA CHNL0 registers      |  |  |  |  |
| 0X00C8              | P-J DIVIA CHIVLO registers |  |  |  |  |
| DMA CHNL4           | 4 registers                |  |  |  |  |
| 0X00D0 -            | 同 DMA CHNL0 registers      |  |  |  |  |
| 0X00F8              | M DIVIA CHINLU Tegisters   |  |  |  |  |
| DMA CHNL5           | 5 registers                |  |  |  |  |
| 0X0100 -            | 同 DMA CHNL0 registers      |  |  |  |  |
| 0X0128              | DIVIA CHIVLU Tegisters     |  |  |  |  |
| DMA CHNL6           | 5 registers                |  |  |  |  |
| 0X0130 -            | E DMA CHNI 0 registers     |  |  |  |  |
| 0X0158              | 同 DMA CHNL0 registers      |  |  |  |  |
| DMA CHNL7           | DMA CHNL7 registers        |  |  |  |  |
| 0X0160 -            | E DMA CUDII O maristana    |  |  |  |  |
| 0X0188              | 同 DMA CHNL0 registers      |  |  |  |  |

### 6.4.2 中断屏蔽寄存器

#### 表 17 DMA 中断屏蔽寄存器

| 位       | 访问 | 操作说明                             | 复位值  |
|---------|----|----------------------------------|------|
| [31:16] |    | 保留                               |      |
| [15]    | RW | channel7 transfer_done 中断屏蔽,高有效。 | 1'b1 |
| [14]    | RW | channel7 burst_done 中断屏蔽,高有效。    | 1'b1 |
| [13]    | RW | channel6 transfer_done 中断屏蔽,高有效。 | 1'b1 |
| [12]    | RW | channel6 burst_done 中断屏蔽,高有效。    | 1'b1 |
| [11]    | RW | channel5 transfer_done 中断屏蔽,高有效。 | 1'b1 |
| [10]    | RW | channel5 burst_done 中断屏蔽,高有效。    | 1'b1 |
| [9]     | RW | channel4 transfer_done 中断屏蔽,高有效。 | 1'b1 |
| [8]     | RW | channel4 burst_done 中断屏蔽,高有效。    | 1'b1 |
| [7]     | RW | channel3 transfer_done 中断屏蔽,高有效。 | 1'b1 |
| [6]     | RW | channel3 burst_done 中断屏蔽,高有效。    | 1'b1 |
| [5]     | RW | channel2 transfer_done 中断屏蔽,高有效。 | 1'b1 |
| [4]     | RW | channel2 burst_done 中断屏蔽,高有效。    | 1'b1 |
| [3]     | RW | channel1 transfer_done 中断屏蔽,高有效。 | 1'b1 |
| [2]     | RW | channel1 burst_done 中断屏蔽,高有效。    | 1'b1 |
| [1]     | RW | channel0 transfer_done 中断屏蔽,高有效。 | 1'b1 |



|  | [0] | RW | channel0 burst_done 中断屏蔽,高有效。 | 1'b1 |  |
|--|-----|----|-------------------------------|------|--|
|--|-----|----|-------------------------------|------|--|

### 6.4.3 中断状态寄存器

#### 表 18 DMA 中断状态寄存器

| 位       | 访问 | 操作说明                                               | 复位值  |
|---------|----|----------------------------------------------------|------|
| [31:16] |    | 保留                                                 |      |
| [15]    | RW | channel7 transfer_done 中断状态,写 1 清 0。DMA 传输完成产生中断。  | 1'b0 |
| [14]    | RW | channel7 burst_done 中断状态,写 1 清 0。DMA burst 完成产生中断。 | 1'b0 |
| [13]    | RW | channel6 transfer_done 中断状态,写 1 清 0。DMA 传输完成产生中断。  | 1'b0 |
| [12]    | RW | channel6 burst_done 中断状态,写 1 清 0。DMA burst 完成产生中断。 | 1'b0 |
| [11]    | RW | channel5 transfer_done 中断状态,写 1 清 0。DMA 传输完成产生中断。  | 1'b0 |
| [10]    | RW | channel5 burst_done 中断状态,写 1 清 0。DMA burst 完成产生中断。 | 1'b0 |
| [9]     | RW | channel4 transfer_done 中断状态,写 1 清 0。DMA 传输完成产生中断。  | 1'b0 |
| [8]     | RW | channel4 burst_done 中断状态,写 1 清 0。DMA burst 完成产生中断。 | 1'b0 |
| [7]     | RW | channel3 transfer_done 中断状态,写 1 清 0。DMA 传输完成产生中断。  | 1'b0 |
| [6]     | RW | channel3 burst_done 中断状态,写 1 清 0。DMA burst 完成产生中断。 | 1'b0 |
| [5]     | RW | channel2 transfer_done 中断状态,写 1 清 0。DMA 传输完成产生中断。  | 1'b0 |
| [4]     | RW | channel2 burst_done 中断状态,写 1 清 0。DMA burst 完成产生中断。 | 1'b0 |
| [3]     | RW | channel1 transfer_done 中断状态,写 1 清 0。DMA 传输完成产生中断。  | 1'b0 |
| [2]     | RW | channel1 burst_done 中断状态,写 1 清 0。DMA burst 完成产生中断。 | 1'b0 |
| [1]     | RW | channel0 transfer_done 中断状态,写 1 清 0。DMA 传输完成产生中断。  | 1'b0 |
| [0]     | RW | channel0 burst_done 中断状态,写 1 清 0。DMA burst 完成产生中断。 | 1'b0 |

## 6.4.4 UART 选择寄存器

#### 表 19 UART 选择寄存器

| 位       | 访问       | 操作说明                              | 复位值  |
|---------|----------|-----------------------------------|------|
| [31: 2] |          | 保留                                |      |
|         | <b>*</b> | uart dma channel 选择:              | 2'h0 |
|         |          | 2'h0: uart0 模块 dma 通道 接入 dma      |      |
| [1:0]   | RW       | 2'h1: uart1 模块 dma 通道 接入 dma      |      |
|         |          | 2'h2: uart2/7816 模块 dma 通道 接入 dma |      |
|         |          | 2'h3: 保留                          |      |

## 6.4.5 DMA 源地址寄存器

#### 表 20 DMA 源地址寄存器

| 位       | 访问 | 操作说明                        | 复位值   |
|---------|----|-----------------------------|-------|
| [31: 0] | RW | 非循环模式下,DMA 搬运的源地址,外设地址或内存地址 | 32'h0 |



#### 6.4.6 DMA 目的地址寄存器

#### 表 21 DMA 目的地址寄存器

| 位       | 访问 | 操作说明                         | 复位值   |
|---------|----|------------------------------|-------|
| [31: 0] | RW | 非循环模式下,DMA 搬运的目的地址,外设地址或内存地址 | 32'h0 |

#### 6.4.7 DMA 循环源起始地址寄存器

#### 表 22 DMA 循环源起始地址寄存器

| 位       | 访问 | 操作说明                            | 复位值   |
|---------|----|---------------------------------|-------|
| [31: 0] | RW | 循环模式下,DMA 搬运的源地址的起始地址,外设地址或内存地址 | 32'h0 |

#### 6.4.8 DMA 循环目的起始地址寄存器

#### 表 23 DMA 循环目的起始地址寄存器

| 位       | 访问 | 操作说明                             | 复位值   |
|---------|----|----------------------------------|-------|
| [31: 0] | RW | 循环模式下,DMA 搬运的目的地址的起始地址,外设地址或内存地址 | 32'h0 |

#### 6.4.9 DMA 循环长度寄存器

#### 表 24 DMA 循环长度寄存器

| 位       | 访问 | 操作说明                                                                            | 复位值   |
|---------|----|---------------------------------------------------------------------------------|-------|
| [31:16] | RW | 循环模式下,DMA 目的地址循环长度。 DMA 从起始地址依次递增搬运数据,当搬运数据字节数达到此设定值之后,会跳转到循环起始地址,从起始地址开始继续搬运数据 | 16'h0 |
| [15: 0] | RW | 循环模式下,DMA 源地址循环长度。                                                              | 16'h0 |

#### 6.4.10 DMA 通道控制寄存器

#### 表 25 DMA 通道控制寄存器

| 位       | 访问 | 操作说明                                                                                                   | 复位值  |
|---------|----|--------------------------------------------------------------------------------------------------------|------|
| [31: 2] |    | 保留                                                                                                     |      |
| [1]     | RW | dma_stop<br>停止 dma 操作,高有效。<br>DMA 会在完成当前 burst 操作后停止,并同时清除 chnl_on。软件应根据 chnl_on<br>为 0 确定 dma 已经完全停止。 | 1'b0 |
| [0]     | RW | chnl_on<br>启动当前通道 DMA 转换,高有效。                                                                          | 1'b0 |



Dma 完成后转换或设置停止后,自动清 0。

## 6.4.11 DMA 模式选择寄存器

#### 表 26 DMA 模式选择寄存器

| 位       | 访问 | 操作说明                                                                                                                                                                                                                                                                                                                                                                                                          | 复位值  |
|---------|----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|
| [31: 7] |    | 保留                                                                                                                                                                                                                                                                                                                                                                                                            |      |
| [6]     | RW | chain_link_en<br>链表方式下有效,表示 dma 在处理完第一个链表后,是否继续读取和处理后续链表。<br>如果为 1,则更新链表中的 next_desc_addr,并继续读取下一个链表,直到链表中<br>vld 为 0;如果为 0,则处理完成当前链表后即停止。                                                                                                                                                                                                                                                                    | 1'b0 |
| [5:2]   | RW | dma_sel 外设传输时,选择当前 DMA 通道的外设类型。 16 个 dma_req 的选择。 4'h0: uart rx dma req 4'h1: uart tx dma req 4'h2: pwm_cap0_req 4'h3: pwm_cap1_req 4'h4: LS_SPI rx dma req 4'h5: LS_SPI tx dma req 4'h6: SD_ADC chnl0 req 4'h7: SD_ADC chnl1 req 4'h8: SD_ADC chnl1 req 4'h9: SD_ADC chnl3 req 4'ha: SD_ADC chnl4 req 4'hb: SD_ADC chnl5 req 4'hc: SD_ADC chnl6 req 4'hc: SD_ADC chnl7 req 4'hc: I2S RX req 4'hf: I2S TX req | 4'h0 |
| [1]     | RW | chain_mode<br>1'b0: 使用普通模式<br>1'b1: 使用链表模式                                                                                                                                                                                                                                                                                                                                                                    | 1'b0 |
| [0]     | RW | dma_mode<br>1'b0: 软件方式。<br>1'b1: 硬件方式。                                                                                                                                                                                                                                                                                                                                                                        | 1'b0 |

#### 6.4.12 DMA 数据流控制寄存器

#### 表 27 DMA 数据流控制寄存器

| 位       | 访问 | 操作说明 | 复位值 |
|---------|----|------|-----|
| [31:24] |    | 保留   |     |



|         |    | total_byte                                     | 16'h0 |
|---------|----|------------------------------------------------|-------|
| [23: 8] | RW | 总共需要操作的 byte 个数。需要与 data_size 配置相一致,即若果为字操作,则应 |       |
|         |    | 该为配置为4的整数倍;如果为半字操作,则应该配置为2的整数倍。                |       |
|         |    | burst_size                                     | 1'b0  |
|         |    | 设置 DMA 每次搬运多少个单位的数据                            |       |
| [7]     | RW | 1'b0: burst 为 1                                |       |
|         |    | 1'b1: burst 为 4                                |       |
|         |    | 当最后一次 burst 大小超过剩余传输的个数时,使用 burst 大小为剩余数据的大小。  |       |
|         |    | data_size                                      | 2'h0  |
|         |    | 设置 DMA 的搬运单位                                   | 1     |
| [6:5]   | RW | 2'h0: byte                                     |       |
| [0.3]   | KW | 2'h1: half_word                                |       |
|         |    | 2'h2: word                                     |       |
|         |    | 2'h3: 保留                                       |       |
|         |    | dest_addr_inc                                  | 2'h0  |
|         |    | 2'h0: 每次操作后目的地址不变;                             |       |
| [4:3]   | RW | 2'h1:每次操作后目的地址自动累加。                            |       |
| []      |    | 2'h2: 保留                                       |       |
|         |    | 2'h3: 循环操作,每次操作后目的地址自动累加,到达定义的循环边界跳转到循环起       |       |
|         |    | 始地址。                                           |       |
|         |    | src_addr_inc                                   | 2'h0  |
|         |    | 2'h0: 每次操作后源地址不变;                              |       |
| [2:1]   | RW | 2'h1: 每次操作后源地址自动累加。                            |       |
|         |    | 2'h2: 保留                                       |       |
|         |    | 2'h3: 循环操作,每次操作后源地址自动累加,到达定义的循环边界跳转到循环起始       |       |
|         |    | 地址。                                            | 171.0 |
| [0]     | RW | auto_reload                                    | 1'b0  |
|         |    | 当完成当前 DMA 搬运后,自动按当前 DMA 配置重新下一次 DMA 搬运。        |       |

## 6.4.13 DMA 传输字节数寄存器

# 表 28 DMA 传输字节数寄存器

| 位       | 访问 | 操作说明                                | 复位值   |
|---------|----|-------------------------------------|-------|
| [31:16] |    | 保留                                  |       |
|         |    | transfer_cnt                        | 16'h0 |
| [15: 0] | RW | 当前传输的字节个数。                          |       |
|         |    | 每次重新开启 dma(chnl_on 置 1)清 0,并重新开始计数。 |       |

### 6.4.14 DMA 链表入口地址寄存器

表 29 DMA 链表入口地址寄存器



| 位       | 访问 | 操作说明                                                           | 复位值   |
|---------|----|----------------------------------------------------------------|-------|
| [31: 0] | RW | desc_addr<br>链表使能时,作为链表的入口地址。每传输完成一次链表后,将下一个链表的基地<br>址更新至此寄存器。 | 32'h0 |

## 6.4.15 DMA 当前目的地址寄存器

## 表 30 DMA 当前目的地址寄存器

| 位       | 访问 | 操作说明                                    | 复位值   |
|---------|----|-----------------------------------------|-------|
|         |    | current_dest_addr                       | 32'h0 |
| [31: 0] | RO | 当前 DMA 操作目的地址。                          |       |
|         |    | 当软件停止 dma 时,可以通过查看此寄存器获悉 dma 将要操作的目的地址。 |       |



### 7 通用硬件加密模块

#### 7.1 功能概述

加密模块自动完成指定长度的源地址空间数据的加密,完成后自动将加密数据回写到指定的目的地址空间;支持 SHA1/MD5/RC4/DES/3DES/AES/CRC/PRNG。

#### 7.2 主要特征

- 支持 SHA1/MD5/RC4/DES/3DES/AES/CRC/PRNG 加密算法
- DES/3DES 支持 ECB 和 CBC 两种模式
- AES 支持 ECB、CBC 和 CTR 三种模式
- CRC 支持 CRC8、CRC16 MODBUS、CRC16 CCITT 和 CRC32 四种模式
- CRC 支持输入/输出反向
- SHA1/MD5/CRC 支持连续多包加密
- 伪随机数支持连续产生 16 位和 32 位随机数,支持 seed 种子

#### 7.3 功能描述

#### 7.3.1 SHA1 加密

可对连续多包数据进行硬件 SHA1 计算,计算结果存在寄存器中,上一包的加密结果可以作为下一包的初始值。

#### 7.3.2 MD5 加密

可对连续多包数据进行硬件 MD5 计算,计算结果存在寄存器中,上一包的加密结果可以作为下一包的初始值。

#### 7.3.3 RC4 加密

支持 RC4 加密和解密。

#### 7.3.4 DES 加密

支持 DES 加密和解密,支持 ECB 和 CBC 两种模式。

#### 7.3.5 3DES 加密

支持 3DES 加密和解密,支持 ECB 和 CBC 两种模式。



#### 7.3.6 AES 加密

支持 AES 加密和解密,支持 ECB、CBC 和 CTR 三种模式。

#### 7.3.7 CRC 加密

可对连续多包数据进行硬件 CRC 计算,计算结果存在寄存器中,上一包的加密结果可以作为下一包的初始值,支持 CRC8、CRC16\_MODBUS、CRC16\_CCITT 和 CRC32 四种模式,支持输入/输出反向。CRC32 计算公式如下:

#### 1、CRC-32: 0x04C11DB7

X32+X26+X23+X22+X16+X12+X11+X10+X8+X7+X5+X4+X2+X+1 常用于 ZIP, RAR, IEEE 802 LAN/FDDI, IEEE 1394, PPP-FCS 等协议。

#### 2、CRC-16: 支持两种多项式

#### 2.1: 0X1021

X16 + X12 + X5 + 1

常用于 ISO HDLC, ITU X.25, V.34/V.41/V.42, PPP-FCS CCITT 等协议。

#### 2.2: 0X8005

X16 + X15 + X2 + 1

常用于 USB, ANSI X3.28, SIA DC-07 等协议。

#### 3、CRC-8: 0X207

x8+x2+x1+1

#### 7.3.8 PRNG 伪随机数

可连续产生 16 位或 32 位伪随机数,支持随机种子,随机结果存在寄存器中。

#### 7.4 寄存器描述

#### 7.4.1 寄存器列表

表 31 加密模块寄存器列表

| 偏移<br>地址 | 名称         | 缩写         | 访问 | 描述                            | 复位值         |
|----------|------------|------------|----|-------------------------------|-------------|
| 0X0000   | 源地址寄存器     | SRC_ADDR   | RW | RC4/SHA1/AES/DES/3DES/CRC/MD5 | 0X0000_0000 |
|          |            |            |    | 复用源地址                         |             |
| 0X0004   | 目的地址寄存器    | DEST_ADDR  | RW | RC4/AES/DES/3DES 复用目的地址       | 0X0000_0000 |
| 0X0008   | 配置寄存器      | GPSEC_CFG  | RW | 通用硬件加密模块配置寄存器                 | 0X0000_0000 |
| 0X000C   | 控制寄存器      | GPSEC_CTRL | RW | 通用硬件加密模块控制寄存器                 | 0X0000_0000 |
| 0X0010   | 利用 o 优益宏方思 | KEY00      | RW | Key0 低 32 位第一个输入 key          | 0X0000_0000 |
| 0X0010   | 秘钥 0 低位寄存器 | KE100      |    | (RC4/AES/DES/3DES),复用 CRC Ci  |             |
| 0X0014   | 秘钥 0 高位寄存器 | KEY01      | RW | Key0 高 32 位第一个输入 key          | 0X0000_0000 |
| UAUU14   | 他切U同U司任品   | KEIUI      |    | (RC4/AES/DES/3DES)            |             |



| 0X0018 | <b></b>        | KEY10        | RW | Key1 低 32 位第二个输入 key        | 0X0000_0000 |
|--------|----------------|--------------|----|-----------------------------|-------------|
| 0X0018 | 秘钥 1 低位寄存器<br> | KETIU        |    | (RC4/AES//3DES)             |             |
| 0X001C | 秘钥1高位寄存器       | KEY11        | RW | Keyl 高 32 位第二个输入 key        | 0X0000_0000 |
| UXUUIC |                | KEIII        |    | (RC4/AES//3DES)             |             |
| 0X0020 | 秘钥2低位寄存器       | KEY20        | RW | Key2 低 32 位第三个输入 key(3DES), | 0X0000_0000 |
| 0A0020 | 72757 2 队位可行命  |              |    | 复用 iv1 低 32 位输入初始向量(AES)    |             |
| 0X0024 | 秘钥2高位寄存器       | KEY21        | RW | Key2 高 32 位第三个输入 key(3DES), | 0X0000_0000 |
| 0A0024 | 727月2同位可行命     |              |    | 复用 iv1 高 32 位输入初始向量(AES)    |             |
| 0X0028 | 初始向量0低位寄存器     | IV00         | RW | IV0 低 32 位输入初始向量            | 0X0000_0000 |
| 0X0028 |                |              |    | (AES/DES/3DES)              |             |
| 0X002C | 初始向量0高位寄存器     | IV01         | RW | IV0 高 32 位输入初始向量            | 0X0000_0000 |
| 0X002C | 初知问重0问世刊行品     |              |    | (AES/DES/3DES)              |             |
| 0X0030 | 状态寄存器          | GPSEC_STS    | RW | 通用硬件加密模块状态寄存器               | 0X0000_0000 |
| 0X0034 | 摘要 0 寄存器       | SHA1-DIGEST0 | RW | sha1-digest0/MD5-digest0    | 0X6745_2301 |
| 0X0038 | 摘要1寄存器         | SHA1-DIGEST1 | RW | sha1-digest1/MD5-digest1    | 0XEFCD_AB89 |
| 0X003C | 摘要2寄存器         | SHA1-DIGEST2 | RW | sha1-digest2/MD5-digest2    | 0X98BA_DCFE |
| 0X0040 | 摘要3寄存器         | SHA1-DIGEST3 | RW | sha1-digest3/MD5-digest3    | 0X1032_5476 |
| 0X0044 | 摘要 4 寄存器       | SHA1-DIGEST4 | RW | sha1-digest4/CRC            | 0XC3D2_E1F0 |
| 0X0048 | RNG_result     | RNG_RESULT   | RW | RNG 输出                      | 0X0000_0000 |

### 7.4.2 配置寄存器

### 表 32 加密模块配置寄存器

| 位    | 访问  | 操作说明                            | 复位值  |
|------|-----|---------------------------------|------|
| [31] |     | 保留                              |      |
|      |     | RNG start                       | 1'b0 |
| [30] | RW  | 1'b0: 不启动 RNG                   |      |
|      |     | 1'b1: 启动 RNG                    |      |
| [29] | RW  | RNG Load_seed                   | 1'b0 |
|      |     | 硬件自动清 0                         |      |
|      | < 1 | 1'b0: 随机数发生器会默认以零为种子,产生相应位数的随机数 |      |
|      |     | 1'b1: 种子加载完成以后开始生成随机数           |      |
| [28] | RW  | RNG switch                      | 1'b0 |
|      |     | 控制生成随机数的位数,                     |      |
|      |     | 1'b0: 16 位                      |      |
|      |     | 1'b1:32 位                       |      |
| [27] | RW  | des_soft_reset                  | 1'b0 |
|      |     | des 软复位完成后硬件自动清 0               |      |
|      |     | 1'b0: 不产生软复位且不改变当前状态            |      |
|      |     | 1'b1: 加密算法被软件复位为初始状态            |      |
| [26] | RW  | aes_soft_reset                  | 1'b0 |
|      |     | aes 软复位完成后硬件自动清 0               |      |



|         |     | 1'b0: 不产生软复位且不改变当前状态                             |       |
|---------|-----|--------------------------------------------------|-------|
|         |     | 1'b1: 加密算法被软件复位为初始状态                             |       |
| [25]    | RW  | rc4_soft_reset                                   | 1'b0  |
|         |     | rc4 软复位完成后硬件自动清 0                                |       |
|         |     | 1'b0: 不产生软复位且不改变当前状态                             |       |
|         |     | 1'b1: 加密算法被软件复位为初始状态                             |       |
| [24]    | RW  | crc_datarev                                      | 1'b0  |
|         |     | 1'b0: CRC 输入数据不反向                                |       |
|         |     | 1'b1: CRC 输入数据反向                                 | // -  |
| [23]    | RW  | crc_chksrev                                      | 1'b0  |
|         |     | 1'b0: CRC 输出结果不反向                                |       |
|         |     | 1'b1: CRC 输出结果反向                                 |       |
| [22:21] | RW  | sub_mode                                         | 2'b0  |
|         |     | 算法类型子模式选择:                                       |       |
|         |     | 2'b00: DES/AES 密码算法的 ECB 模式,可复用 CRC 算法的 CRC8 模式  |       |
|         |     | 2'b01: 3DES/AES 密码算法的 CBC,可复用 CRC 算法的 CRC16_0 模式 |       |
|         |     | 2'b10: AES 密码算法的 CTR 模式,可复用 CRC 算法的 CRC16_1 模式   |       |
|         |     | 2'b11: CRC 算法的 CRC32                             |       |
| [20]    | RW  | encrypt_decrypt                                  | 1'b0  |
|         |     | RC4/AES/DES/3DES 算法的加密或解密模式选择:                   |       |
|         |     | 1'b0: 加密                                         |       |
|         |     | 1'b1: 解密                                         |       |
| [19]    | RW  | gpsec_int_mask                                   | 1'b0  |
|         |     | 1'b0:不屏蔽加/解密完成中断                                 |       |
|         |     | 1'b1: 屏蔽加/解密完成中断                                 |       |
| [18:16] | RW  | cypher_mode                                      | 3'b0  |
|         |     | 密码算法类型                                           |       |
|         |     | 3'b000: RSV                                      |       |
|         |     | 3'b001: RC4                                      |       |
|         |     | 3'b010: SHA1                                     |       |
|         |     | 3'b011: AES                                      |       |
|         | < 1 | 3'b100: DES                                      |       |
|         |     | 3'b101: 3DES                                     |       |
|         |     | 3'b110: CRC                                      |       |
|         |     | 3'b111: MD5                                      |       |
| [15: 0] | RW  | total_byte                                       | 16'h0 |
|         |     | 总共需要加解密操作的 byte 个数。                              |       |



## 7.4.3 控制寄存器

### 表 33 加密模块控制寄存器

| 位       | 访问 | 操作说明                                                                  | 复位值  |
|---------|----|-----------------------------------------------------------------------|------|
| [31: 2] |    | 保留                                                                    |      |
| [1]     | RW | sec_stop         停止当前正在进行的加解密操作         1'b0: 无效         1'b1: 加/解密停止 | 1'b0 |
| [0]     | RW | sec_strt 启动加解密,完成加解密操作的 byte 个数后,硬件自动清 0 1'b0:不启动加/解密 1'b1:启动加/解密     | 1'b0 |

### 7.4.4 状态寄存器

#### 表 34 加密模块状态寄存器

| 位        | 访问 | 操作说明                    | 复位值   |
|----------|----|-------------------------|-------|
| [31: 17] |    | 保留                      |       |
| [16]     | RW | int_flag                | 1'b0  |
|          |    | 软件写 1 清零                |       |
|          |    | 1'b0: 不产生加/解密完成中断       |       |
|          |    | 1'b1:产生加/解密完成中断         |       |
| [15: 0]  | RO | transfer_cnt            | 16'h0 |
|          |    | 当前加密完成的字节个数。            |       |
|          |    | 每次重新开启加解密时清 0, 并重新开始计数。 |       |



### 8 RSA 加密模块

#### 8.1 功能概述

RSA 运算硬件协处理器,提供 Montgomery(FIOS 算法)模乘运算功能。配合 RSA 软件库实现 RSA 算法。 支持 128 位到 2048 位模乘。

#### 8.2 主要特征

- 支持 128 位到 2048 位模乘(模乘长度是 32 位的整数倍)
- 支持 D\*D; X\*Y; D\*Y; X\*X 等 4 个模乘模式

#### 8.3 功能描述

#### 8.3.1 模乘功能

RSA 运算硬件协处理器,提供 Montgomery (FIOS 算法)模乘运算功能。配合 RSA 软件库一同实现 RSA 算法。支持 128 位到 2048 位模乘。

#### 8.4 寄存器描述

### 8.4.1 寄存器列表

表 35 RSA 寄存器列表

| 偏移地址          | 名称        | 缩写     | 访问 | 描述        | 复位值         |
|---------------|-----------|--------|----|-----------|-------------|
| 0X0000~0X00FC | 数据 X 寄存器  | XBUF   | RW | 数据 X 寄存器  |             |
| 0X0100~0X01FC | 数据 Y 寄存器  | YBUF   | RW | 数据 Y 寄存器  |             |
| 0X0200~0X02FC | 数据 M 寄存器  | MBUF   | RW | 数据 M 寄存器  |             |
| 0X0300~0X03FC | 数据 D 寄存器  | DBUF   | RW | 数据 D 寄存器  |             |
| 0X0400        | RSA 控制寄存器 | RSACON | RW | RSA 控制寄存器 | 0X0000_0000 |
| 0X0404        | 参数 MC 寄存器 | RSAMC  | WO | 参数 MC 寄存器 | 0X0000_0000 |
| 0X0408        | 参数 N 寄存器  | RSAN   | RW | 参数 N 寄存器  | 0X0000_0000 |

#### 8.4.2 数据 X 寄存器

XBUF 对应数据 X (2048bit) 的缓冲区,对应 haddr 值为 0000h~00fch。对应规则如下表:

表 36 RSA 数据 X 寄存器

| 000h    | 004h     | 008h     | <br>00f8h        | 00fch        |
|---------|----------|----------|------------------|--------------|
| X[31:0] | X[63:32] | X[95:64] | <br>X[2015:1984] | X[2047:2016] |

#### 8.4.3 数据 Y 寄存器

YBUF 对应数据 Y(2048bit)的缓冲区,对应 haddr 值为 0100h~01fch。对应规则如下表:



#### 表 37 RSA 数据 Y 寄存器

| 0100h   | 0104h    | 0108h    | <br>01f8h        | 01fch        |
|---------|----------|----------|------------------|--------------|
| Y[31:0] | Y[63:32] | Y[95:64] | <br>Y[2015:1984] | Y[2047:2016] |

#### 8.4.4 数据 M 寄存器

MBUF 对应数据 M (2048bit) 的缓冲区,对应 haddr 值为 0200h~02fch。对应规则如下表:

#### 表 38 RSA 数据 M 寄存器

| 0200h   | 0204h    | 0208h    | <br>02f8h        | 02fch        |
|---------|----------|----------|------------------|--------------|
| M[31:0] | M[63:32] | M[95:64] | <br>M[2015:1984] | M[2047:2016] |

#### 8.4.5 数据 D 寄存器

DBUF 对应数据 D (2048bit) 的缓冲区,对应 haddr 值为 0300h~03fch。对应规则如下表:

#### 表 39 RSA 数据 D 寄存器

| 0300h   | 0304h    | 0308h    | <br>03f8h        | 03fch        |
|---------|----------|----------|------------------|--------------|
| D[31:0] | D[63:32] | D[95:64] | <br>D[2015:1984] | D[2047:2016] |

#### 8.4.6 RSA 控制寄存器

RSACON, RSA 控制寄存器,实际物理空间为 32bit 寄存器。

#### 表 40 RSA 控制寄存器

| 位       | 访问 | 操作说明                                                                                                                                                         | 复位值  |
|---------|----|--------------------------------------------------------------------------------------------------------------------------------------------------------------|------|
| [31: 6] |    | 保留                                                                                                                                                           |      |
| [5]     | RW | 模乘启动控制位。软件写"1"启动模乘运算,运算结束后,硬件自动清"0"。                                                                                                                         | 1'b0 |
| [4]     | RW | 提供软复位功能,高有效。软件写"1"进行软复位,复位完成后,硬件自动清"0"。 1.设置参数 MC 和 N 为 0。 2.启动模乘后(bit5 置 1),将此位置"1",会终止当前的运算(当 bit0 变高,表示软复位命令执行完成,运算被终止),但内部数据缓冲区(X,Y,M,D)中已经完成的部分运算结果会保留。 | 1'b0 |
| [2:3]   | RW | 模乘模式选择。 2'b00: X = D*D mod M 2'b01: D = X*Y mod M 2'b10: X = D*Y mod M 2'b11: D = X*X mod M                                                                  | 2'b0 |
| [1]     | RW | 保留                                                                                                                                                           | 1'b0 |
| [0]     | RW | 模乘运算完成标识,高有效。硬件置"1",软件清"0"。软件写"1"无效。                                                                                                                         | 1'b0 |

#### 8.4.7 参数 MC 寄存器

#### 表 41 RSA 参数 MC 寄存器

| 位访问 | 操作说明 | 复位值 |
|-----|------|-----|
|-----|------|-----|



| [31: 0] | WO | RSAMC 对应参数 MC(32bit)。复位值全 0。读出值为全 0。 | 32'h0 |
|---------|----|--------------------------------------|-------|
|---------|----|--------------------------------------|-------|

### 8.4.8 参数 N 寄存器

RSAN 对应参数 N (7bit)。N 值为模乘长度除以 32 的值。即如果调用 1024bit 的模乘运算,需设置 N = 32。对该寄存器写入时,取低 7 位为有效数据,读出时,高 25 位为 0。复位值全 0。

#### 表 42 RSA 参数 N 寄存器

| 位       | 访问 | 操作说明                                 | 复位值  |
|---------|----|--------------------------------------|------|
| [31: 7] |    | 保留                                   |      |
| [6:0]   | RW | RSAN 对应参数 N (7bit)。N 值为模乘长度除以 32 的值。 | 7'h0 |



#### 9 GPIO 模块

#### 9.1 功能概述

GPIO 控制器实现了软件对 GPIO 属性的配置,使用户能够方便的操作 GPIO。

每个 GPIO 都可以通过软件单独配置,设置其作为输入端口、输出端口,设置其悬浮、上拉、下拉状态,设置其上升沿、下降沿、双沿、高电平、低电平中断触发方式。

#### 9.2 主要特性

- 支持 GPIO 软件配置
- 支持 GPIO 中断配置
- 最多提供 17 个 GPIO 可用

#### 9.3 功能描述

W600 中提供的 GPIO 分为两组,一组为 GPIOA,一组为 GPIOB,GPIOA 和 GPIOB 寄存器起始地址不同,但是功能一致。

当用户希望将某个特定 IO 作为软件控制的 GPIO 使用的话,将 GPIO 复用选择寄存器中对应位置为 0 即可。

GPIO 方向控制寄存器用来控制 GPIO 的方向,1表示对应的 GPIO 作为输出引脚,0表示对应的 GPIO 作为输入引脚。

GPIO 上下拉控制寄存器用来控制相应 IO 的上下拉功能。此寄存器低有效,设置为 0 表示打开相应 IO 的上下拉功能,设置为 1 表示关闭上下拉功能。每个 IO 只有一种上下拉状态,IO 具有的属性请参见 IO 复用表。

GPIO 数据寄存器在设置为输入状态时表示输入 IO 的电平,在设置为输出状态时可以写入 1 或者 0 指定 IO 的输出电平。此寄存器受到 GPIO 数据使能寄存器的控制,只有在 GPIO 数据使能寄存器设置为 1 的时候,GPIO 数据寄存器才能读写。

GPIO 模块提供输入信号检测功能。通过配置 GPIO 中断相关的寄存器可以实现高低电平检测以及上下沿跳变检测。当对应 IO 的输入信号符合预先设置的条件,比如说高电平触发或者上升沿触发等,即会触发 GPIO 中断,上报给 MCU 处理。MCU 需要清除相应的中断状态,以免中断误触发。





## 9.4 寄存器描述

### 9.4.1 寄存器列表

#### 表 43 GPIOA 寄存器列表

| 偏移地址   | 名称                 | 缩写               | 访问    | 描述                          | 复位值    |
|--------|--------------------|------------------|-------|-----------------------------|--------|
| 0X0000 | GPIO 数据寄存器         | GPIO_DATA        | RW    | 读写 GPIO 当前数据                | 0X180B |
| 0X0004 | GPIO 数据使能寄存器       | GPIO_DATA_E<br>N | RW    | 配置 GPIO_DATA 的使能位           | 0XFFFF |
| 0X0008 | GPIO 方向控制寄存器       | GPIO_DIR         | RW    | 配置 GPIO 方向                  | 0X0000 |
| 0X000C | GPIO 上下拉控制寄存器      | GPIO_PULL_E<br>N | RW    | 配置 GPIO 上下拉                 | 0XFFFF |
| 0X0010 | GPIO 复用选择寄存器       | GPIO_AF_SEL      | RW    | 配置 GPIO 复用功能使能位             | 0XFFFF |
| 0X0014 | GPIO 复用选择寄存器 1     | GPIO_SF_S1       | RW    | GPIO 复用功能选择位高地址位            | 0X0000 |
| 0X0018 | GPIO 复用选择寄存器 0     | GPIO_AF_S0       | RW    | GPIO 复用功能选择位低地址位            | 0X0000 |
| 0X0020 | GPIO 中断触发方式配置寄存器   | GPIO_IS          | RW    | 配置 GPIO 的中断触发方式             | 0X0000 |
| 0X0024 | GPIO 中断边沿触发模式配置寄存器 | GPIO_IBE         | RW    | 配置 GPIO 中断边沿触发模式            | 0X0000 |
| 0X0028 | GPIO 中断上下边沿触发配置寄存器 | GPIO_IEV         | RW    | 配置 GPIO 中断上下边沿触发或高低<br>电平触发 | 0X0000 |
| 0X002C | GPIO 中断使能配置寄存器     | GPIO_IE          | RW    | 配置 GPIO 中断使能                | 0X0000 |
| 0X0030 | GPIO 裸中断状态寄存器      | GPIO_RIS         | RO    | 查询 GPIO 裸中断状态(MASK 前)       | 0X0000 |
| 0X0034 | GPIO 屏蔽后中断状态寄存器    | GPIO_MIS         | RO    | 查询 GPIO 屏蔽后中断状态(MASK<br>后)  | 0X0000 |
| 0X0038 | GPIO 中断清除控制寄存器     | GPIO_IC          | WO    | 控制 GPIO 中断清除                | 0X0000 |
|        | 1/2-               | 表 44 GPIOI       | 3 寄存器 | 列表                          |        |

| 偏移地址   | 名称             | 缩写               | 访问 | 描述                | 复位值         |
|--------|----------------|------------------|----|-------------------|-------------|
| 0X0000 | GPIO 数据寄存器     | GPIO_DATA        | RW | 读写 GPIO 当前数据      | 0X0000_7304 |
| 0X0004 | GPIO 数据使能寄存器   | GPIO_DATA_E<br>N | RW | 配置 GPIO_DATA 的使能位 | 0X7FFF_FFFF |
| 0X0008 | GPIO 方向控制寄存器   | GPIO_DIR         | RW | 配置 GPIO 方向        | 0X0000_0000 |
| 0X000C | GPIO 上下拉控制寄存器  | GPIO_PULL_E<br>N | RW | 配置 GPIO 上下拉       | 0XFFFF_FFFF |
| 0X0010 | GPIO 复用选择寄存器   | GPIO_AF_SEL      | RW | 配置 GPIO 复用功能使能位   | 0XFFFF_FFFF |
| 0X0014 | GPIO 复用选择寄存器 1 | GPIO_SF_S1       | RW | GPIO 复用功能选择位高地址位  | 0X0000_0000 |
| 0X0018 | GPIO 复用选择寄存器 0 | GPIO_AF_S0       | RW | GPIO 复用功能选择位低地址位  | 0X0000_0000 |



| 0X0020 | GPIO 中断触发方式配置寄存器   | GPIO_IS  | RW | 配置 GPIO 的中断触发方式             | 0X0000_0000 |
|--------|--------------------|----------|----|-----------------------------|-------------|
| 0X0024 | GPIO 中断边沿触发模式配置寄存器 | GPIO_IBE | RW | 配置 GPIO 中断边沿触发模式            | 0X0000_0000 |
| 0X0028 | GPIO 中断上下边沿触发配置寄存器 | GPIO_IEV | RW | 配置 GPIO 中断上下边沿触发或<br>高低电平触发 | 0X0000_0000 |
| 0X002C | GPIO 中断使能配置寄存器     | GPIO_IE  | RW | 配置 GPIO 中断使能                | 0X0000_0000 |
| 0X0030 | GPIO 裸中断状态寄存器      | GPIO_RIS | RO | 查询 GPIO 裸中断状态(MASK<br>前)    | 0X0000_0000 |
| 0X0034 | GPIO 屏蔽后中断状态寄存器    | GPIO_MIS | RO | 查询 GPIO 屏蔽后中断状态 (MASK 后)    | 0X0000_0000 |
| 0X0038 | GPIO 中断清除控制寄存器     | GPIO_IC  | WO | 控制 GPIO 中断清除                | 0X0000_0000 |

## 9.4.2 GPIO 数据寄存器

#### 表 45 GPIOA 数据寄存器

| 位       | 访问 | 操作说明                          | 复位值      |
|---------|----|-------------------------------|----------|
| [15: 0] | RW | GPIO 当前数据,每 BIT 与相应的 GPIO 线对应 | 16'h180b |

#### 表 46 GPIOB 数据寄存器

| 位       | 访问 | 操作说明                          | 复位值      |
|---------|----|-------------------------------|----------|
| [31: 0] | RW | GPIO 当前数据,每 BIT 与相应的 GPIO 线对应 | 32'h7304 |

## 9.4.3 GPIO 数据使能寄存器

#### 表 47 GPIOA 数据使能寄存器

| 位       | 访问 | 操作说明                                                   | 复位值      |
|---------|----|--------------------------------------------------------|----------|
|         |    | 对应 GPIO_DATA 的 BIT 使能位,只有对应 BIT 为 1 时,对 GPIO_DATA 相应位的 | 16'hffff |
| [15: 0] | RW | 操作才有效,每 BIT 与相应的 GPIO 线对应, 1'bx:                       |          |
| [13. 0] | KW | [x] = 0, GPIO_DATA[x]不可读写                              |          |
|         |    | [x] = 1, GPIO_DATA[x]可读写                               |          |

### 表 48 GPIOB 数据使能寄存器

| 位       | 访问 | 操作说明                                                   | 复位值           |
|---------|----|--------------------------------------------------------|---------------|
| [31: 0] | RW | 对应 GPIO_DATA 的 BIT 使能位,只有对应 BIT 为 1 时,对 GPIO_DATA 相应位的 | 32'h7fff_ffff |
|         |    | 操作才有效,每 BIT 与相应的 GPIO 线对应, 1'bx:                       |               |



| [x] = 0, GPIO_DATA[x]不可读写 |  |
|---------------------------|--|
| [x] = 1, GPIO_DATA[x]可读写  |  |

### 9.4.4 GPIO 方向控制寄存器

#### 表 49 GPIOA 方向控制寄存器

| 位       | 访问 | 操作说明                                                                        | 复位值   |
|---------|----|-----------------------------------------------------------------------------|-------|
| [15: 0] | RW | GPIO 方向控制,每 BIT 与相应的 GPIO 线对应,1'bx: [x] = 0, GPIO[x]为输入 [x] = 1, GPIO[x]为输出 | 16'h0 |

#### 表 50 GPIOB 方向控制寄存器

| 位       | 访问 | 操作说明                                | 复位值   |
|---------|----|-------------------------------------|-------|
|         |    | GPIO 方向控制,每 BIT 与相应的 GPIO 线对应,1'bx: | 32'h0 |
| [31: 0] | RW | [x] = 0, GPIO[x]为输入                 |       |
|         |    | [x] = 1, GPIO[x]为输出                 |       |

### 9.4.5 GPIO 上下拉控制寄存器

#### 表 51 GPIOA 上下拉控制寄存器

| 位       | 访问 | 操作说明                                                                                                                                                                      | 复位值      |
|---------|----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------|
| [15: 0] | RW | <ul> <li>GPIO 上下拉控制,每 BIT 与相应的 GPIO 线对应,1'bx:注意:该寄存器为低有效</li> <li>[x] = 0, GPIO[x]有上下拉</li> <li>[x] = 1, GPIO[x]无上下拉</li> <li>一个 GPIO 只有一种上下拉状态,IO 属性参见 IO 复用表</li> </ul> | 16'hffff |

#### 表 52 GPIOB 上下拉控制寄存器

| 位       | 访问 | 操作说明                                 | 复位值           |
|---------|----|--------------------------------------|---------------|
|         |    | GPIO 上下拉控制,每 BIT 与相应的 GPIO 线对应,1'bx: | 32'hffff_ffff |
|         |    | 注意: 该寄存器为低有效                         |               |
| [31: 0] | RW | [x] = 0, GPIO[x]有上下拉                 |               |
|         |    | [x] = 1, GPIO[x]无上下拉                 |               |
|         |    |                                      |               |



一个 GPIO 只有一种上下拉状态,IO 属性参见 IO 复用表

## 9.4.6 GPIO 复用选择寄存器

#### 表 53 GPIOA 复用选择寄存器

| 位       | 访问 | 操作说明                                                                                                                                                                                                                                                                                                                                                                                  | 复位值      |
|---------|----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------|
| [15: 0] | RW | GPIO 复用功能使能位,每 BIT 对应相应 GPIO 复用功能是否打开,1'bx: [x] = 0, GPIO[x]复用功能关闭 [x] = 1, GPIO[x]复用功能打开 [x] = 1 时,复用功能取决于 GPIO_AF_S1 和 GPIO_AF_S0 两个寄存器相应 BIT 的状态。 S1.[x] = 0, S0.[x] = 0, 复用功能 1(opt1) S1.[x] = 0, S0.[x] = 1, 复用功能 2(opt2) S1.[x] = 1, S0.[x] = 0, 复用功能 3(opt3) S1.[x] = 1, S0.[x] = 1, 复用功能 4(opt4)  [x] = 0 时,如果 GPIO_DIR[x] = 0,且 GPIO_PULL_EN[x] = 1,则 GPIO 复用为 opt6 模拟 IO 功能 | 16'hffff |

#### 表 54 GPIOB 复用选择寄存器

| 位       | 访问 | 操作说明                                                                                                                                                                                                                                                                                                                                                                             | 复位值            |
|---------|----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|
| [31: 0] | RW | GPIO 复用功能使能位,每 BIT 对应相应 GPIO 复用功能是否打开,1'bx: [x] = 0, GPIO[x]复用功能关闭 [x] = 1, GPIO[x]复用功能打开 [x] = 1 时,复用功能取决于 GPIO_AF_S1 和 GPIO_AF_S0 两个寄存器相应 BIT 的状态。 S1.[x] = 0, S0.[x] = 0,复用功能 1(opt1) S1.[x] = 0, S0.[x] = 1,复用功能 2(opt2) S1.[x] = 1, S0.[x] = 0,复用功能 3(opt3) S1.[x] = 1, S0.[x] = 1,复用功能 4(opt4) [x] = 0 时,如果 GPIO_DIR[x] = 0,且 GPIO_PULL_EN[x] = 1,则 GPIO 复用为 opt6 模拟 IO 功能 | 32'hffff_fffff |



IO 复用功能参见芯片引脚复用关系

#### 9.4.7 GPIO 复用选择寄存器 1

#### 表 55 GPIOA 复用选择寄存器 1

| 位       | 访问 | 操作说明                                   | 复位值   |
|---------|----|----------------------------------------|-------|
| [15: 0] | RW | GPIO 复用功能选择位高地址位,和 GPIO_AF_SO 共同决定复用功能 | 16'h0 |
|         |    | IO 复用功能参见芯片引脚复用关系                      | 1     |

#### 表 56 GPIOB 复用选择寄存器 1

| 位       | 访问 | 操作说明                                   | 复位值   |
|---------|----|----------------------------------------|-------|
| [31: 0] | RW | GPIO 复用功能选择位高地址位,和 GPIO_AF_S0 共同决定复用功能 | 32'h0 |
|         |    | IO 复用功能参见芯片引脚复用关系                      |       |

#### 9.4.8 GPIO 复用选择寄存器 0

### 表 57 GPIOA 复用选择寄存器 0

| 位       | 访问 | 操作说明                                                           | 复位值   |
|---------|----|----------------------------------------------------------------|-------|
| [15: 0] | RW | GPIO 复用功能选择位低地址位,和 GPIO_AF_S1 共同决定复用功能如何配置参见 GPIO_AF_SEL 寄存器说明 | 16'h0 |

#### 表 58 GPIOB 复用选择寄存器 0

| 位       | 访问 | 操作说明                                   | 复位值   |
|---------|----|----------------------------------------|-------|
| [31: 0] | RW | GPIO 复用功能选择位低地址位,和 GPIO_AF_S1 共同决定复用功能 | 32'h0 |
|         |    | 如何配置参见 GPIO_AF_SEL 寄存器说明               |       |

### 9.4.9 GPIO 中断触发方式配置寄存器

#### 表 59 GPIOA 中断触发方式配置寄存器

| 位       | 访问 | 操作说明                                   | 复位值   |
|---------|----|----------------------------------------|-------|
| [15: 0] | RW | GPIO 的中断触发方式,每 BIT 与相应的 GPIO 线对应,1'bx: | 16'h0 |
|         |    | [x] = 0, GPIO[x]中断为边沿触发                |       |



|  | [x] = 1, GPIO[x]中断为电平触发 |  |
|--|-------------------------|--|
|--|-------------------------|--|

#### 表 60 GPIOB 中断触发方式配置寄存器

| 位       | 访问 | 操作说明                                   | 复位值   |
|---------|----|----------------------------------------|-------|
|         |    | GPIO 的中断触发方式,每 BIT 与相应的 GPIO 线对应,1'bx: | 32'h0 |
| [31: 0] | RW | [x] = 0, GPIO[x]中断为边沿触发                |       |
|         |    | [x] = 1, GPIO[x]中断为电平触发                | // /  |

## 9.4.10 GPIO 中断边沿触发模式配置寄存器

#### 表 61 GPIOA 中断边沿触发模式配置寄存器

| 位       | 访问 | 操作说明                                    | 复位值   |
|---------|----|-----------------------------------------|-------|
|         |    | GPIO 中断边沿触发模式,每 BIT 与相应的 GPIO 线对应,1'bx: | 16'h0 |
| [15: 0] | RW | [x] = 0, GPIO[x]边沿触发中断模式由 GPIO_IEV 决定   |       |
|         |    | [x] = 1, GPIO[x]双沿都触发中断                 |       |

#### 表 62 GPIOB 中断边沿触发模式配置寄存器

| 位       | 访问 | 操作说明                                    | 复位值   |
|---------|----|-----------------------------------------|-------|
|         |    | GPIO 中断边沿触发模式,每 BIT 与相应的 GPIO 线对应,1'bx: | 32'h0 |
| [31: 0] | RW | [x]=0, GPIO[x]边沿触发中断模式由 GPIO_IEV 决定     |       |
|         |    | [x] = 1, GPIO[x]双沿都触发中断                 |       |

#### 9.4.11 GPIO 中断上下边沿触发配置寄存器

#### 表 63 GPIOA 中断上下边沿触发配置寄存器

| 位       | 访问 | 操作说明                                        | 复位值   |
|---------|----|---------------------------------------------|-------|
|         |    | GPIO 中断上下边沿触发或高低电平触发选择,每 BIT 与相应的 GPIO 线对应, | 16'h0 |
| [15: 0] | RW | 1'bx:                                       |       |
| []      | 4  | [x] = 0, GPIO[x]中断为低电平或下降沿触发                |       |
|         |    | [x] = 1, GPIO[x]中断为高电平或上升沿触发                |       |

#### 表 64 GPIOB 中断上下边沿触发配置寄存器

| 位       | 访问 | 操作说明                                        | 复位值   |
|---------|----|---------------------------------------------|-------|
| [31: 0] | RW | GPIO 中断上下边沿触发或高低电平触发选择,每 BIT 与相应的 GPIO 线对应, | 32'h0 |



|  | 1'bx:                        |  |
|--|------------------------------|--|
|  | [x] = 0, GPIO[x]中断为低电平或下降沿触发 |  |
|  | [x] = 1, GPIO[x]中断为高电平或上升沿触发 |  |

### 9.4.12 GPIO 中断使能配置寄存器

#### 表 65 GPIOA 中断使能配置寄存器

| 位       | 访问 | 操作说明                                  | 复位值   |
|---------|----|---------------------------------------|-------|
|         |    | GPIO 中断使能控制,每 BIT 与相应的 GPIO 线对应,1'bx: | 16'h0 |
| [15: 0] | RW | [x] = 0, GPIO[x]中断失能                  |       |
|         |    | [x] = 1, GPIO[x]中断使能                  |       |

#### 表 66 GPIOB 中断使能配置寄存器

| 位       | 访问 | 操作说明                                  | 复位值   |
|---------|----|---------------------------------------|-------|
|         |    | GPIO 中断使能控制,每 BIT 与相应的 GPIO 线对应,1'bx: | 32'h0 |
| [31: 0] | RW | [x] = 0, GPIO[x]中断失能                  |       |
|         |    | [x] = 1, GPIO[x]中断使能                  |       |

#### 9.4.13 GPIO 裸中断状态寄存器

#### 表 67 GPIOA 裸中断状态寄存器

| 位       | 访问 | 操作说明                                         | 复位值   |
|---------|----|----------------------------------------------|-------|
|         |    | GPIO 裸中断状态(MASK 前),每 BIT 与相应的 GPIO 线对应,1'bx: | 16'h0 |
| [15: 0] | RW | [x] = 0, GPIO[x]没有中断产生                       |       |
|         |    | [x] = 1, GPIO[x]有中断产生                        |       |

#### 表 68 GPIOB 裸中断状态寄存器

| 位       | 访问 | 操作说明                                         | 复位值   |
|---------|----|----------------------------------------------|-------|
|         |    | GPIO 裸中断状态(MASK 前),每 BIT 与相应的 GPIO 线对应,1'bx: | 32'h0 |
| [31: 0] | RW | [x] = 0, GPIO[x]没有中断产生                       |       |
|         |    | [x] = 1, GPIO[x]有中断产生                        |       |



### 9.4.14 GPIO 屏蔽后中断状态寄存器

#### 表 69 GPIOA 屏蔽后中断状态寄存器

| 位       | 访问 | 操作说明                                           | 复位值   |
|---------|----|------------------------------------------------|-------|
|         |    | GPIO 屏蔽后中断状态(MASK 后),每 BIT 与相应的 GPIO 线对应,1'bx: | 16'h0 |
| [15: 0] | RW | [x] = 0, GPIO[x]没有中断产生(MASK 后)                 |       |
|         |    | [x] = 1, GPIO[x]中断产生(MASK 后)                   |       |

#### 表 70 GPIOB 屏蔽后中断状态寄存器

| 位       | 访问 | 操作说明                                           | 复位值   |
|---------|----|------------------------------------------------|-------|
|         |    | GPIO 屏蔽后中断状态(MASK 后),每 BIT 与相应的 GPIO 线对应,1'bx: | 32'h0 |
| [31: 0] | RW | [x] = 0, GPIO[x]没有中断产生(MASK 后)                 |       |
|         |    | [x] = 1, GPIO[x]中断产生(MASK 后)                   |       |

#### 9.4.15 GPIO 中断清除控制寄存器

#### 表 71 GPIOA 中断清除控制寄存器

| 位       | 访问 | 操作说明                                  | 复位值   |
|---------|----|---------------------------------------|-------|
|         |    | GPIO 中断清除控制,每 BIT 与相应的 GPIO 线对应,1'bx: | 16'h0 |
| [15: 0] | RW | [x] = 0, 无动作                          |       |
|         |    | [x] = 1, 清除 GPIO[x]中断状态               |       |

#### 表 72 GPIOB 中断清除控制寄存器

| 位       | 访问 | 操作说明                                  | 复位值   |
|---------|----|---------------------------------------|-------|
|         |    | GPIO 中断清除控制,每 BIT 与相应的 GPIO 线对应,1'bx: | 32'h0 |
| [31: 0] | RW | [x] = 0, 无动作                          |       |
|         |    | [x] = 1, 清除 GPIO[x]中断状态               |       |



#### 10 高速 SPI 设备控制器

#### 10.1功能概述

兼容通用 SPI 物理层协议,通过约定与主机交互的数据格式,主机可以对设备进行高速访问,最高支持工作频率为 50MHZ。

#### 10.2主要特性

- 兼容通用 SPI 协议
- 可选择的电平中断信号
- 最高支持 50Mbps 速率
- 简单的帧格式,全硬件解析与 DMA

#### 10.3 功能描述

#### 10.3.1 SPI 协议简介

SPI 以主从方式工作,通常有一个主设备和一个或多个从设备,需要至少4根线,事实上3根也可以(单向传输时)。分别是SDI(数据输入)、SDO(数据输出)、SCLK(时钟)、CS(片选)。

- (1) SDI Serial Data In, 串行数据输入
- (2) SDO Serial Data Out, 串行数据输出
- (3) SCLK Serial Clock, 时钟信号, 由主设备产生
- (4) CS Chip Select,从设备使能信号,由主设备控制。

其中, CS 是从芯片是否被主芯片选中的控制信号,也就是说只有片选信号为预先规定的使能信号时(高电位或低电位),主芯片对此从芯片的操作才有效。这就使在同一条总线上连接多个 SPI 设备成为可能。

除了上述 4 根信号线之后,HSPI 还额外增加了一根 INT 线,当从设备有数据需要上传时,产生一个下降沿的中断,实现数据的主动上报。

SPI 通讯是通过数据交换完成的,数据是一位一位的传输的,由 SCLK 提供时钟脉冲,SDI,SDO 则基于此脉冲完成数据传输。数据输出通过 SDO 线,数据在时钟上升沿或下降沿时改变,在紧接着的下降沿或上升沿被读取。完成一位数据传输,输入也使用同样原理。因此,至少需要 8 次时钟信号的改变(上沿和下沿为一次),才能完成 8 位数据的传输。

SCLK 信号线由主设备控制,从设备不能控制信号线。在一个基于 SPI 的设备中,至少有一个主控设备。



#### 10.3.2 SPI 工作过程

芯片内部的 HSPI 是和 wrapper 控制器一起工作的, wrapper 控制器内部集成 DMA, 通过 DMA 实现 HSPI 内部 FIFO 和芯片内部缓存之间的数据交换。该操作是硬件实现的, 软件不需要关心数据发送接收过程, 只需要配置发送接收数据链表, 以及操作 wrapper 控制器相应的寄存器。

关于 wrapper 控制器的详细介绍,请参考相关章节。

#### 10.4寄存器描述

#### 10.4.1 HSPI 芯片内部操作的寄存器列表

#### 表 73 HSPI 内部访问寄存器

| 偏移地址   | 名称              | 缩写                   | 访问 | 描述                                      | 复位值         |
|--------|-----------------|----------------------|----|-----------------------------------------|-------------|
| 0X0000 | HSPI FIFO 清空寄存器 | CLEAR_FIFO           | RW | 清除 Tx 和 Rx FIFO 的内容,同时<br>会同步复位系统时钟域的电路 | 0X0000_0000 |
| 0X0004 | HSPI 配置寄存器      | SPI_CFG              | RW | 配置 SPI 的传输模式以及大小端配置                     | 0X0000_0000 |
| 0X0008 | HSPI 模式配置寄存器    | MODE_CFG             | RW | 配置ahb master 访问总线时的 burst<br>长度         | 0X0000_0000 |
| 0X000C | HSPI 中断配置寄存器    | SPI_INT_CPU_<br>MASK | RW | 配置中断是否使能                                | 0X0000_0003 |
| 0X0010 | HSPI 中断状态寄存器    | SPI_INT_CPU_<br>STTS | RW | 获取以及清除中断状态                              | 0X0000_0000 |
| 0X0018 | HSPI 数据上传长度寄存器  | RX_DAT_LEN           | RW | 配置可以上传的数据长度                             | 0X0000_0000 |

### 10.4.1.1 HSPI FIFO 清空寄存器

#### 表 74 HSPI FIFO 清空寄存器

| 位       | 访问 | 操作说明                                              | 复位值  |
|---------|----|---------------------------------------------------|------|
| [31: 1] | RO | 保留                                                |      |
|         |    | Clear FIFOs,清除 Tx 和 Rx FIFO 的内容,同时会同步复位系统时钟域的电路(本 | 1'b0 |
|         | RW | 列表中的寄存器除外)                                        |      |
| 1 01    |    | 0: 不清除 FIFO                                       |      |
| [0]     |    | 1: 清除有效                                           |      |
|         |    | 软件置位,硬件清零                                         |      |
|         |    | 注: 如果要复位整个电路,需要采用本模块的异步复位管腿: rst_n                |      |



## 10.4.1.2 HSPI 配置寄存器

### 表 75 HSPI 配置寄存器

| 位       | 访问 | 操作说明                         | 复位值  |
|---------|----|------------------------------|------|
| [31: 4] | RO | 保留                           |      |
|         | RW | Bigendian, spi 接口支持数据的大小端选择。 | 1'b0 |
| [3]     |    | 0: 支持小段数据传输                  |      |
|         |    | 1: 支持大端数据传输                  | 1 -  |
|         |    | spi_tx_always_drive          | 1'b0 |
| [2]     | RW | 0: spi 输出只有在片选有效时有效,其它时刻为高阻  |      |
|         |    | 1: spi 输出一直有效                |      |
|         |    | SPI CPHA                     | 1'b0 |
| [1]     | RW | 0: 传输模式 A                    |      |
|         |    | 1: 传输模式 B                    |      |
|         |    | SPI CPOL,SCK 在 IDLE 时的极性     | 1'b0 |
| [0]     | RW | 0: SCK IDLE 时为 0             |      |
|         |    | 1: SCK IDLE 时为 1             |      |

## 10.4.1.3 HSPI 模式配置寄存器

#### 表 76 HSPI 模式配置寄存器

| 位       | 访问  | 操作说明                                         | 复位值  |
|---------|-----|----------------------------------------------|------|
| [31: 1] | RO  | 保留                                           |      |
|         | RW  | Burst len, ahb master 访问总线时的 burst 长度        | 1'b0 |
| [0]     |     | 0: burst len 为 1 字                           |      |
| [0]     |     | 1: burst len 为 4 字                           |      |
|         | < 1 | 建议设置为 4 个字的 burst 传输,这样在 spi 接口频率较高时,可以保证不断流 |      |

## 10.4.1.4 HSPI 中断配置寄存器

#### 表 77 HSPI 中断配置寄存器

| 位       | 访问 | 操作说明                          | 复位值  |
|---------|----|-------------------------------|------|
| [31: 2] | RO | 保留                            |      |
|         |    | IntEnRxOverrun,RxOverrun 中断使能 | 1'b1 |
| [1]     | RW | 0: Rx FIFO overflow 中断使能      |      |
|         |    | 1: Rx FIFO overflow 中断不使      |      |



| _   |    | IntEnTxUnderrun,TxUnderrun 中断使能 | 1'b1 |
|-----|----|---------------------------------|------|
| [0] | RW | 0: Tx FIFO underflow 中断使能       |      |
|     |    | 1: Tx FIFO underflow 中断不使能      |      |

### 10.4.1.5 HSPI 中断状态寄存器

#### 表 78 HSPI 中断状态寄存器

| 位       | 访问 | 操作说明                                                           | 复位值  |
|---------|----|----------------------------------------------------------------|------|
| [31: 2] | RO | 保留                                                             |      |
| [1]     | RW | RxOverrun  0: Rx FIFO overflow  1: Rx FIFO overflow  写 1 清零    | 1'b0 |
| [0]     | RW | TxUnderrun  0: Tx FIFO underflow  1: Tx FIFO underflow  写 1 清零 | 1'b0 |

#### 10.4.1.6 HSPI 数据上传长度寄存器

#### 表 79 HSPI 数据上传长度寄存器

| 位       | 访问 | 操作说明                         | 复位值   |
|---------|----|------------------------------|-------|
| [31:16] | RO | 保留                           |       |
|         |    | Rx_dat_len                   | 16'h0 |
| [15: 0] | RW | 表示可以上传的数据长度,单位为字节            |       |
|         |    | 上传长度都是字的整数倍,如果上传长度不足整字,向上取整。 |       |

### 10.4.2 主机端访问 HSPI 控制器寄存器列表

主机端通过固定的 SPI 命令格式访问 SPI 接口寄存器。命令长度固定为一个字节,数据长度固定为两个字节。

#### 表 80 HSPI 接口配置寄存器(主设备访问)

| 偏移<br>地址 | 名称        | 缩写            | 访问 | 描述                                   | 复位值    |
|----------|-----------|---------------|----|--------------------------------------|--------|
| 0X02     | 获取数据长度寄存器 | RX_DAT_LEN    | RO | 上传数据时,spi 主机用来获取从<br>device 端读取的数据长度 | 0X0000 |
| 0X03     | 下发数据标志寄存器 | TX_BUFF_AVAIL | RO | 主向从发数据时,用于判断是否可以<br>下传数据或者命令         | 0X0000 |



| 0X04 | 保留      | RSV               | RO |                                                |        |
|------|---------|-------------------|----|------------------------------------------------|--------|
| 0X05 | 中断配置寄存器 | SPI_INT_HOST_MASK | RW | 是否屏蔽中断                                         | 0X0000 |
| 0X06 | 中断状态寄存器 | SPI_INT_HOST_STTS | RO | 中断状态寄存器, spi 主机查询该位确<br>认是否有数据上传               | 0X0000 |
| 0X07 | 保留      | RSV               | RO |                                                |        |
| 0X00 | 数据端口 0  | DAT_PORT0         | RW | Spi 主机通过该寄存器端口向从设备<br>下发数据,下发前面的数据帧使用该<br>端口   |        |
| 0X10 | 数据端口1   | DAT_PORT1         | RW | Spi 主机通过该寄存器端口向从设备<br>下发数据,下发最后一个数据帧使用<br>该端口  |        |
| 0X01 | 命令端口 0  | DN_CMD_PORT0      | WO | Spi 主机通过该寄存器向从设备下发命令数据,下发前面的命令数据使用该端口          |        |
| 0X11 | 命令端口1   | DN_CMD_PORT1      | wo | Spi 主机通过该寄存器向从设备下发<br>命令数据,下发最后一帧命令数据使<br>用该端口 |        |

### 10.4.2.1 HSPI 获取数据长度寄存器

### 表 81 HSPI 获取数据长度寄存器

| 位       | 访问 | 操作说明                                                                                          | 复位值   |
|---------|----|-----------------------------------------------------------------------------------------------|-------|
| [15: 0] | RO | spi 主机只读寄存器,在上传数据时,主要用来获知从 device 端读取多少数据但在本模块中,上传长度都是字的整数倍,如果此上传长度值不为整字,则主机读数时向上取整,即多读部分冗余字节 | 16'h0 |

### 10.4.2.2 HSPI 下发数据标志寄存器

### 表 82 HSPI 下发数据标志寄存器

| 位       | 访问 | 操作说明                                                        | 复位值  |
|---------|----|-------------------------------------------------------------|------|
| [15: 2] | RO | 保留                                                          |      |
| [1]     | RO | tx_cmdbuff_avail 标志发送 cmd 的 buff 是否可用,如果可用,则主机可以下发 cmd。     | 1'b0 |
|         |    | 0: 发送 buff 不可用<br>1: 发送 buff 可用                             |      |
| [0]     | RO | tx_buff_avail 标志发送 buff 是否可用,如果可用,则主机可以下发数据。 0: 发送 buff 不可用 | 1'b0 |



|  |  | 1: 发送 buff 可用 |  |
|--|--|---------------|--|
|--|--|---------------|--|

### 10.4.2.3 HSPI 中断配置寄存器

#### 表 83 HSPI 中断配置寄存器

| 位       | 访问 | 操作说明                          | 复位值  |
|---------|----|-------------------------------|------|
| [15: 1] | RO | 保留                            |      |
|         |    | IntMaskup_dat_cmd_rdy<br>中断屏蔽 | 1'b0 |
| [0]     | RO | 0: 中断没有被屏蔽,可以产生中断<br>1: 中断被屏蔽 |      |
|         |    | 注: 建议采用主机自己内部的中断屏蔽,这样可以提高效率。  |      |

### 10.4.2.4 HSPI 中断状态寄存器

#### 表 84 HSPI 中断状态寄存器

| 位       | 访问 | 操作说明               | 复位值  |
|---------|----|--------------------|------|
| [15: 1] | RO | 保留                 |      |
|         |    | up_dat_cmd_rdy     | 1'b0 |
|         |    | 向 SPI 主机产生中断的状态寄存器 |      |
| [0]     | RO | 0: 数据或命令没有准备好      |      |
|         |    | 1: 数据或命令已经准备好      |      |
|         |    | 读可清                |      |

### 10.4.2.5 HSPI 数据端口 0

### 表 85 HSPI 数据端口 0

| 位 | 访问 | 操作说明                                        | 复位值 |
|---|----|---------------------------------------------|-----|
|   |    | SPI 主机通过该寄存器端口和 device 进行数据传输,向该寄存器写数,即可下发数 |     |
|   | RW | 据,从该寄存器读数,即可上传数据。如果正在传输的帧需要通过多次传输才能完        |     |
|   |    | 成,则最后一次传输采用寄存器端口 DAT_PORT1,其它的采用 DAT_PORT0。 |     |

### 10.4.2.6 HSPI 数据端口 1

#### 表 86 HSPI 数据端口 1

| 位 | 访问 | 操作说明                                                                            | 复位值 |
|---|----|---------------------------------------------------------------------------------|-----|
|   | RW | SPI 主机通过该寄存器端口和 device 进行数据传输,向该寄存器写数,即可下发数据,从该寄存器读数,即可上传数据。如果正在传输的帧需要通过多次传输才能完 |     |



成,则最后一次传输采用寄存器端口 DAT\_PORT1, 其它的采用 DAT\_PORT0。

#### 10.4.2.7 HSPI 命令端口 0

#### 表 87 HSPI 命令端口 0

| 位 | 访问 | 操作说明                                        | 复位值 |
|---|----|---------------------------------------------|-----|
|   |    | SPI 主机通过该寄存器端口和 device 进行命令交互,向该寄存器写数,即可下发命 |     |
|   |    | 令。如果正在传输的命令需要通过多次传输才能完成,则最后一次传输采用寄存器        | 1 - |
|   | RW | 端口 DN_CMD_PORT1,其它的采用 DN_CMD_PORT0。         |     |
|   |    | 注: 此窗口只用来下发驱动和固件协商的命令。                      |     |

#### 10.4.2.8 HSPI 命令端口 1

### 表 88 HSPI 命令端口 1

| 位 | 访问 | 操作说明                                        | 复位值 |
|---|----|---------------------------------------------|-----|
|   |    | SPI 主机通过该寄存器端口和 device 进行命令交互,向该寄存器写数,即可下发命 |     |
|   |    | 令。如果正在传输的命令需要通过多次传输才能完成,则最后一次传输采用寄存器        |     |
|   | RW | 端口 DN_CMD_PORT1,其它的采用 DN_CMD_PORT0。         |     |
|   |    |                                             |     |
|   |    | 注: 此窗口只用来下发驱动和固件协商的命令。                      |     |

### 10.4.3 高速 SPI 设备控制器接口时序

主要描述 SPI 读写时序,以及主 SPI 如何与 HSPI 进行数据交互。

## 10.4.3.1 数据格式

数据格式分为命令域和数据域两部分,如下图。其中命令域固定长度为 8bit,数据域长度根据访问对象不同,长度不同,具体参见下文。

命令域的最高 bit 为读写标志位,其余 7bit 为地址.

- 0表示从后边 7bit 地址处读数据
- 1表示向后边 7bit 地址写数据





图 6上位机 SPI 收发数据格式

本模块数据域只支持两种长度,上位机 SPI 访问接口配置寄存器 (表 2),数据域长度为 16bit;通过端口 (数据端口 0,数据端口 1,命令端口 0 和命令端口 1)传输数据,数据域长度为 32bit 的整数倍:

下图为读写接口配置寄存器的时序图。从设备默认配置是小端模式。



图 8 HSPI 寄存器写操作(大端模式)





图 13 端口读操作(小端模式)





图 14 端口写操作(小端模式)

注:命令和数据之间可以没有等待时间,即传输命令字段后,可以紧接着数据传输,不需要多余空闲时钟或者空闲时间。有时间延迟也可以,但不能出现空闲时钟。

#### 10.4.3.2 时序

本模块支持半双工,可以支持的时序根据时钟相位和采样点的不同,分为4种。以下时序只是给出时钟的相位和采样关系。需要注意的是,芯片默认支持(CPOL=0,CPHA=0)。

注: 命令和数据之间可以没有等待时间,即传输命令字段后,可以紧接着数据传输,不需要多余空闲时钟或者空闲时间。有时间延迟也可以,但不能出现空闲时钟。



图 15 CPOL=0,CPHA=0





图 16 CPOL=0,CPHA=1



图 17 CPOL=1,CPHA=0





图 18 CPOL=1,CPHA=1

#### 10.4.3.3 中断

中断信号由从设备发送给主设备,通过 SPI\_INT 管脚触发,低电平有效。

spi\_int 主要通知 spi 主机有数据或者命令需要上传, spi 主机处理中断时关心的接口寄存器为:

- SPI\_INT\_HOST\_MASK
- SPI\_INT\_HOST\_STTS
- RX\_DAT\_LEN

注:每一上传的帧对应一个中断。只有当前需要上传的帧传输完成后,如果还有帧需要上传,此时,才会产生新的中断。下图是处理中断的一种方式。





图 19 主 SPI 处理中断流程

### 10.4.3.4 主 SPI 收发数据工作流程



图 20 下行数据流程图

注意:下发的数据的长度必须是以字为单位,如果非整字,填0补齐。



注意:下发的命令的长度必须是以字为单位,如果非整字,填0补齐。





图 22 上行数据(命令)流程图

上行数据和上行命令的流程一样。

此处需要注意的是,上行的数据的长度必须是以字为单位,如果有效长度非整字,尾部多余数据可以扔掉。

需要说明的是,主从之间有数据和命令两个通道可以交互数据,用户可以根据需要任意选择一个通道使用或者两个都使用。命令通道一次交互最大数据长度为 256 字节,数据通道一次交互最大数据长度为 1500 字节。数据长度限制由从设备控制,如果长度超限,会破坏从设备的数据结构。



#### 11 SDIO设备控制器

#### 11.1 功能概述

W600 集成了 SDIO 设备端接口,作为从设备,完成与主机数据的交互。内部集成了 1024byte 的异步 FIFO,完成主机与芯片的数据交互。

#### 11.2 主要特性

- 兼容 SDIO 卡规范 2.0
- 支持主机速率 0~50MHz
- 支持最大 1024 字节的 Block
- 支持 1 比特 SD 和 4 比特 SD 模式

#### 11.3 功能描述

#### 11.3.1 SDIO 总线

SDIO 总线和 USB 总线类似,SDIO 总线也有两端,其中一端是主机端,另一端是设备端,采用 HOST-DEVICE 这样的设计是为了简化 DEVICE 的设计,所有的通信都是由 HOST 端发出命令开始的。在 DEVICE 端只要能解析 HOST 的命令,就可以同 HOST 进行通信了,SDIO 的 HOST 可以连接多个 DEVICE。

在 SDIO 总线定义中,DAT1 信号线复用为中断线。在 SDIO 的 1BIT 模式下 DAT0 用来传输数据,DAT1 用作中断线。在 SDIO 的 4BIT 模式下 DAT0-DAT3 用来传输数据,其中 DAT1 复用作中断线。

#### 11.3.2 SDIO 命令

SDIO 总线上都是 HOST 端发起请求,然后 DEVICE 端回应请求,其中请求和回应中会包含数据信息:

- Command:用于开始传输的命令,是由 HOST 端发往 DEVICE 端的,其中命令是通过 CMD 信号线传送的;
- Response:回应是 DEVICE 返回的,作为 Command 的回应。也是通过 CMD 线传送的;
- Data:数据是双向的传送的。可以设置为 1 线模式,也可以设置为 4 线模式。数据是通过 DAT0-DAT3 信号线传输的。

SDIO 的每次操作都是由 HOST 在 CMD 线上发起一个 CMD, 对于有的 CMD, DEVICE 需要返回 Response, 有的则不需要。

对于读命令,首先 HOST 会向 DEVICE 发送命令,紧接着 DEVICE 会返回一个握手信号,此时,当 HOST



收到回应的握手信号后,会将数据放在 4 位的数据线上,在传送数据的同时会跟随着 CRC 校验码。当整个读传送完毕后,HOST 会再次发送一个命令,通知 DEVICE 操作完毕,DEVICE 同时会返回一个响应。

对于写命令,首先 HOST 会向 DEVICE 发送命令,紧接着 DEVICE 会返回一个握手信号,此时,当 HOST 收到回应的握手信号后,会将数据放在 4 位的数据线上,在传送数据的同时会跟随着 CRC 校验码。当整个写传送完毕后,HOST 会再次发送一个命令,通知 DEVICE 操作完毕,DEVICE 同时会返回一个响应。

#### 11.3.3 SDIO 内部存储

SDIO 设备内部具有固定的存储映射,包括一般资讯区域(CIA)和特殊功能区域(function unique area)。

CIA 中的寄存器包括了 I/O 端口功能,中断产生以及端口工作信息,可以通过读写功能 0 对 CIA 所定义的寄存器进行相关操作。CIA 包含了 CCCR,FBR 和 CIS 共三方面信息。其中 CCCR 定义了 SDIO 卡的公共控制寄存器,主机端通过操作 CCCR 可以对 SDIO 卡进行检查和对端口进行操作,CCCR 的地址为 0X00-0XFF。FBR 定义了所支持的端口功能 1 到端口功能 7 的操作,包括了各端口的要求和功能,电源控制等,FBR 的地址为 0Xn00-0Xnff(其中 n 为功能端口号)。CIS 定义了卡的一些信息结构,地址为 0X1000-0X17FFF,CIS 有公共 CIS 和各功能端口各自的 CIS,其中公共 CIS 的初始地址在 CCCR的 CIS Pointer 域中,各端口功能的 CIS 在各功能端口 FBR的 CIS Pointer 域中。





图 23 SDIO 内部存储映射

CIA 中各寄存器的描述参考下文。要深入了解 CIA,请参阅 SDIO 协议规范。

#### 11.4 寄存器描述

### 11.4.1 寄存器列表

#### 11.4.2 SDIO Fn0 寄存器

Fn0 寄存器为 SDIO 协议规定的寄存器, 其地址范围为: 0x00000~0x1FFFF, 共128K。起始地址为0x00000。 Fn0 寄存器由 SDIO 主机通过 CMD52 命令进行访问, 偏移地址即为访问地址, 功能号为 0。



| Address       | Register Name                | Bit 7                         | Bit 6                               | Bit 5      | Bit 4      | Bit 3       | Bit 2       | Bit 1          | Bit 0          |
|---------------|------------------------------|-------------------------------|-------------------------------------|------------|------------|-------------|-------------|----------------|----------------|
| 0x00          | CCCR/SDIO                    | SDIO                          | SDIO                                | SDIO       | SDIO       | CCCR        | CCCR        | CCCR           | CCCR           |
|               | Revision                     | bit 3                         | bit 2                               | bit 1      | bit 0      | bit 3       | bit 2       | bit 1          | bit 0          |
| 0x01          | SD Specification<br>Revision | RFU                           | RFU                                 | RFU        | RFU        | SD<br>bit 3 | SD<br>bit 2 | SD<br>bit 1    | SD<br>bit 0    |
| 0x02          | I/O Enable                   | IOE7                          | IOE6                                | IOE5       | IOE4       | IOE3        | IOE2        | IOE1           | RFU            |
| 0x03          | I/O Ready                    | IOR7                          | IOR6                                | IOR5       | IOR4       | IOR3        | IOR2        | IOR1           | RFU            |
| 0x04          | Int Enable                   | IEN7                          | IEN6                                | IEN5       | IEN4       | IEN3        | IEN2        | IEN1           | IENM           |
| 0x05          | Int Pending                  | INT7                          | INT6                                | INT5       | INT4       | INT3        | INT2        | INT1           | RFU            |
| 0x06          | I/O Abort                    | RFU                           | RFU                                 | RFU        | RFU        | RES         | AS2         | AS1            | AS0            |
| 0x07          | Bus Interface<br>Control     | CD<br>Disable                 | SCSI                                | ECSI       | RFU        | RFU         | RFU         | Bus<br>Width 1 | Bus<br>Width 0 |
| 0x08          | Card Capability              | 4BLS                          | LSC                                 | E4MI       | S4MI       | SBS         | SRW         | SMB            | SDC            |
| 0x09-<br>0x0B | Common CIS<br>Pointer        | 3                             | Pointer to                          | card's co  | mmon Ca    | rd Informa  | ition Struc | cture (CIS     | )              |
| 0x0C          | Bus Suspend                  | RFU                           | RFU                                 | RFU        | RFU        | RFU         | RFU         | BR             | BS             |
| 0x 0D         | Function Select              | DF                            | RFU                                 | RFU        | RFU        | FS3         | FS2         | FS1            | FS0            |
| 0x 0E         | Exec Flags                   | EX7                           | EX6                                 | EX5        | EX4        | EX3         | EX2         | EX1            | EXM            |
| 0x 0F         | Ready Flags                  | RF7                           | RF6                                 | RF5        | RF4        | RF3         | RF2         | RF1            | RFM            |
| 0x10-<br>0x11 | FN0 Block Size               |                               |                                     | I/O        | block size | for Functi  | on 0        |                |                |
| 0x 12         | Power Control                |                               | Rese                                | rved for F | uture Use  | (RFU)       |             | EMPC           | SMPC           |
| 0x 13         | High-Speed                   | RFU                           | RFU                                 | RFU        | RFU        | RFU         | RFU         | EHS            | SHS            |
| 0x14-<br>0xEF | RFU                          | Reserved for Future Use (RFU) |                                     |            |            |             |             |                |                |
| 0xF0-<br>0xFF | Reserved for<br>Vendors      |                               | Area Reserved for Vendor Unique Reg |            | ue Regist  | ers         |             |                |                |

图 24 CCCR 寄存器存储结构

| Address     | 7                           | 6                             | 5           | 4            | 3                    | 2                | 1                      | 0               |
|-------------|-----------------------------|-------------------------------|-------------|--------------|----------------------|------------------|------------------------|-----------------|
| 0x100       | Function 1<br>CSA<br>enable | Function 1<br>supports<br>CSA | RFU         | RFU          | Functi               |                  | ard SDIO Fr<br>ce code | unction         |
| 0x101       | Function 1                  | Extended star                 | ndard SDIC  | Function i   | nterface co          | de               | W 7.04 (Se 74.5 %      | 7 - 7 - V C C C |
| 0x102       | RFU                         | RFU                           | RFU         | RFU          | RFU                  | RFU              | EPS                    | SPS             |
| 0x103-0x108 | Reserved for                | or Future Use                 | (RFU)       | • 1          |                      |                  | Š. 1                   |                 |
| 0x109-0x10B | Pointer to F                | unction 1 Car                 | rd Informat | ion Structur | e (CIS)              |                  |                        |                 |
| 0x10C-0x10E | Pointer to F                | unction 1 Co                  | de Storage  | Area (CSA    | )                    | and you had be a |                        |                 |
| 0x10F       | Data acces                  | s window to F                 | unction 1   | Code Storag  | ge Area (CS          | SA)              |                        |                 |
| 0x110-0x111 | I/O block size              | ze for Functio                | n 1         |              | 200                  | 90.              |                        |                 |
| 0x112-0x1FF | Reserved for                | or Future Use                 |             |              |                      |                  |                        |                 |
| 0x200-0x7FF | Function 2                  | to 7 Function                 | Basic Infor | mation Reg   | gisters (FBF         | (5               |                        |                 |
| 0x800-0xFFF | Reserved for                | or Future Use                 | S.          |              | two control controls | 9400             |                        |                 |

图 25 FBR1 寄存器结构

| Address                 | 7      | 6          | 5            | 4            | 3             | 2           | -1            | 0        |
|-------------------------|--------|------------|--------------|--------------|---------------|-------------|---------------|----------|
| 0x0001000<br>- 0x017FFF | Card C | Common Car | d Informatio | n Structure  | (CIS) area fo | r card comn | non and all f | unctions |
| 0x018000-<br>0x01FFFF   |        |            |              | Reserved for | or Future Use | е           |               |          |

图 26 CIS 存储空间结构



## 11.4.2.1 SDIO CCCR 寄存器和 FBR1 寄存器列表

### 表 89 SDIO CCCR 寄存器和 FBR1 寄存器列表

| 63. ads. |              |       |     | TO CCCK 可行品和TBKI 可行品列表                                 |      |
|----------|--------------|-------|-----|--------------------------------------------------------|------|
| 偏移<br>地址 | 名称           | 缩写    | 访问  | 描述<br>                                                 | 复位值  |
| 0X00     | CCCR/SDI     | SDIOx | RO  | [3:0],表示支持的 CCCR/FBR 格式                                | 4'h2 |
|          | O Revision   |       |     | 4'h0: CCCR/FBR Version 1.00                            |      |
|          |              |       |     | 4'h1: CCCR/FBR Version 1.10                            |      |
|          |              |       |     | 4'h2: CCCR/FBR Version 1.20                            |      |
|          |              |       |     | 4'h3-4'hF: Rsv                                         |      |
|          |              |       |     | 由 CIA Register[3:0]来表示                                 |      |
|          |              | CCCRx | RO  | [7:4],表示支持的 SDIO 协议版本                                  | 4'h3 |
|          |              |       |     | 4'h0: SDIO Version 1.00                                |      |
|          |              |       |     | 4'h1: SDIO Version 1.10                                |      |
|          |              |       |     | 4'h2: SDIO Version 1.20 (unreleased)                   |      |
|          |              |       |     | 4'h3: SDIO Version 2.00                                |      |
|          |              |       |     | 4'h4-4'hF: Rsv                                         |      |
|          |              |       |     | 由 CIA Register[7:4]来表示                                 |      |
| 0X01     | SD           | SDx   | RO  | [3:0],表示支持的 SD 协议版本                                    | 4'h2 |
|          | pecification |       |     | 4'h0: SD Physical Version 1.01 (March 2000)            |      |
|          | Revision     |       | 1 - | 4'h1: SD Physical Version 1.10 (October 2004)          |      |
|          |              |       |     | 4'h2: SD Physical Version 2.00 (May 2006)              |      |
|          |              |       |     | 4'h3-4'hF: Rsv                                         |      |
|          |              | 7     |     | 由 CIA Register[11:8]来表示                                |      |
|          | 7            |       | RO  | RFU                                                    | 4'h0 |
| 0X02     | I/O Enable   | IOEx  | RO  | RFU                                                    | 1'b0 |
|          | <b>\</b> /   |       | RW  | [7:1], Function 使能, bit1-bit7 分别对应 7 个 function, 对应 SD | 7'b0 |
|          |              | ,     |     | 主机使相应 bit 为 1,则使能相应 function,否则相应 function 不           |      |
|          |              |       |     | 能工作。                                                   |      |
|          |              |       |     | 注: CIS0, CIS1 以及 CSA 放在 Fn1 中,此时即使 Fn1 不使能,            |      |
|          |              |       |     | SD 主机也可以对这个三个区域进行读写(CIS0,CIS1 不可以写)。                   |      |
| 0X03     | I/O Ready    | IORx  | RO  | RFU                                                    | 1'b0 |
|          |              |       | RO  | [7:1],IOR 共 7bit, 分别对应 7 个 function 的状态, 如果对应 bit      | 7'b0 |
|          |              |       |     | 为 1,则表示该 function 可以工作。                                |      |
|          |              |       |     | 本设计中,HC8051 通过配置 program register 的 function ready 位   |      |
|          | •            | •     | •   | •                                                      | •    |



|      | T           | T     |          |                                          |        |
|------|-------------|-------|----------|------------------------------------------|--------|
|      |             |       |          | 为 1,使的本寄存器 bit1=1,从而标志 Fn1 可以正常工作。       |        |
|      |             |       |          | 注:对 CIS0、CIS1、CSA的读写操作独立于 IOR1,即,即使      |        |
|      |             |       |          | IOR1=0,也可以访问这三个存储空间的内容。                  |        |
| 0X04 | Int Enable  | IENM  | RW       | [0],中断使能信号                               | 1'b0   |
|      |             |       |          | 0:来至卡里的中断不能送给 SD 主机                      |        |
|      |             |       |          | 1: 任何 function 的中断都可以送给主机                |        |
|      |             | IENx  | RW       | [7:1],functionx 的中断使能。                   | 7'b0   |
|      |             |       |          | IEN1=0,则来至 Fn1 的中断不会送给主机。                |        |
|      |             |       |          | IEN1=1,则允许 Fn1 的中断送给主机                   |        |
| 0X05 | Int Pending |       | RO       | [0],RFU                                  | 1'b0   |
|      |             | INTx  | RO       | [7:1],functionx 的中断挂起。                   | 7°b0   |
|      |             |       |          | INT1=0,没有 Fn1 的中断被挂起                     |        |
|      |             |       |          | INT1=1, Fn1 有中断被挂起。                      |        |
|      |             |       |          | 注:如果 IEN1 和 IENM 不为 1,则主机不会收到挂起中断        |        |
| 0X06 | I/O Abort   | ASx   | WO       | [2:0],取消 IO 读或者写,从而释放总线。                 | 3'b0   |
|      |             |       |          | 取消 Fn1 操作,应该采用 CMD52 写写入 3'b1。该命令在 SPI 下 |        |
|      |             |       |          | 不支持。                                     |        |
|      |             | RES   | WO       | [3],软复位信号                                | 1'b0   |
|      |             |       |          | 1: 复位 SD 时钟域的电路,该 bit 在置位后自动清零,不需要专      |        |
|      |             |       | <b>V</b> | <br>  门清零。该复位信号不会影响当前卡的协议选择(SD 或者 SPI    |        |
|      |             | ,     |          | 模式),同时也不会影响 CD Disable。只能采用 CMD52 操作。    |        |
|      |             |       | RO       | RFU                                      | 4'b0   |
| 0X07 | Bus         | Bus   | RW       | [1:0],数据线宽度                              | 2'b00  |
|      | Interface   | Width |          | 2'b00: 1bit 数据线模式                        |        |
|      | ontrol      |       |          | 2'b10: 4bit 数据线模式                        |        |
|      | < <i>T</i>  | 12    |          | 复位或者上电,会变为 2'b00                         |        |
|      |             | /     | RO       | [4:2],RFU                                | 3'b000 |
|      |             | ECSI  | RW       | [5],允许连续的 SPI 中断。                        | 1'b0   |
|      |             |       |          | 如果 SCSI 为 1,则这一个寄存器用来允许 SDIO 卡在 SPI 模式下, |        |
|      |             |       |          | 在任何时间给出中断,此时不需要关心 CS 线的状态。               |        |
|      |             | SCSI  | RO       | [6],支持连续的 SPI 中断。                        | 1'b1   |
|      |             |       |          | 如果为 1,表示 SDIO 卡支持 SPI 模式下,在任何时候给出中断,     |        |
|      |             |       |          |                                          |        |
|      |             |       |          | 而不需要关心 CS 的状态。                           |        |



|      |              | CD      | RW | [7],连接或者断开 CD/DAT[3](pin1)上的 10-90K 上拉电阻。   | 1'b0 |
|------|--------------|---------|----|---------------------------------------------|------|
|      |              | Disable |    | 0: 连接上拉电阻                                   |      |
|      |              |         |    | 1: 断开上拉电阻                                   |      |
|      |              |         |    | 在上电后,该寄存器清零,即连接上拉电阻。该寄存器的状态不                |      |
|      |              |         |    | 会被 SD 协议中的复位命令影响。                           |      |
| 0X08 | Card         | SDC     | RO | [0],支持在数据传输期间执行 CMD52 命令。在 SPI 模式下不支持       | 1'b1 |
|      | Capability   |         |    | 该寄存器。                                       |      |
|      |              |         |    | 当 progtam reg[3]为 1 时,该寄存器为 1               |      |
|      |              | SMB     | RO | [1],表示 SDIO 卡支持 CMD53 要求的 Block 传输模式。       | 1'b1 |
|      |              |         |    | 当 program_reg[4]为 1 时,该寄存器为 1               |      |
|      |              | SRW     | RO | [2],表示 SDIO 支持读等待-Read Wait Control(RWC)操作。 | 1'b1 |
|      |              |         |    | 当 program_reg[5]为 1 时,该寄存器为 1               |      |
|      |              | SBS     | RO | [3] ,表示 SDIO 卡支持挂起/恢复。                      | 1'b1 |
|      |              |         |    | 如果为 0,则不支持(0x0C-0x0F)寄存器                    |      |
|      |              |         |    | 如果为 1,除了 Fn0,所有 function 都会根据 SD 主机要求挂起或    |      |
|      |              |         |    | 者恢复                                         |      |
|      |              |         |    | 当 program_reg[6]为 1 时,该寄存器为 1               |      |
|      |              | S4MI    | RO | [4],表示 SDIO 卡支持在 4bit 多 Block 数据传输模式下,向主机产  | 1'b1 |
|      |              |         |    | 生中断。                                        |      |
|      |              |         | 1- | 0: 不支持在 Block 传输间产生中断,在这种情况下,只要 IENx=1,     |      |
|      |              |         |    | SDIO 还是可以在其他中断周期向主机发起中断                     |      |
|      |              |         |    | 1: 支持在 Block 传输间产生中断                        |      |
|      |              | 7_ `    |    | 当 program_reg[7]为 1 时,该寄存器为 1               |      |
|      | 7            | E4MI    | RW | [5],中断使能。                                   | 1'b0 |
|      |              |         |    | 允许 4bit 多 Block 模式下,在两 block 数据传输中间向主机产生    |      |
|      | <b>\</b> / / | 12      |    | 中断。                                         |      |
|      |              | ,       |    | 0: 不允许                                      |      |
|      |              |         |    | 1: 允许                                       |      |
|      |              |         |    |                                             |      |
|      |              |         |    | 上电复位或者复位命令会使该寄存器清0                          |      |
|      |              | LSC     | RO | [6],                                        | 1'b0 |
|      |              |         |    | 0:表示 SDIO 卡为全速设备                            |      |
|      |              |         |    | 1:表示 SDIO 卡为低速设备                            |      |
|      |              |         |    | 当 program_reg[8]为 1 时,该寄存器为 1               |      |



|       |            | 4BLS    | RO       | [7],                                            | 1'b1    |
|-------|------------|---------|----------|-------------------------------------------------|---------|
|       |            |         |          | 0:表示 SDIO 为低速模式设备或者不支持 4bit 模式                  |         |
|       |            |         |          | 1:表示 SDIO 为低速模式设备,且支持 4bit 模式                   |         |
|       |            |         |          | 当 program_reg[9]为 1 时,该寄存器为 1                   |         |
| 0X09- | Common CIS | pointer | RO       | [23:0],指向 SDIO 卡共用 CIS(CISO)的起始地址指针。CISO 包      | 24'h001 |
| 0X0B  |            |         |          | 含关于整个卡的信息。其访问空间为: 0x001000-0x017FFF。指           | 000     |
|       |            |         |          | 针以小端格式存储(LSB)。                                  |         |
| 0X0C  | Bus        | BS      | RO       | [0] ,总线状态。                                      | 1'b0    |
|       | Suspend    |         |          | 0: 当前选中的 function 没有使用数据总线                      |         |
|       |            |         |          | 1: 当前选中的 function(用 FSx 或者用 IO 命令中的 function    |         |
|       |            |         |          | number)正在执行将要在数据线上传输数据的命令                       |         |
|       |            |         |          | 这个寄存器被主机用来决定哪个 function 当前正在使用数据总               |         |
|       |            |         |          | 线。                                              |         |
|       |            |         |          | 如果 SDIO 卡不支持挂起恢复功能,则该寄存器为 0.                    |         |
|       |            |         |          | 任何访问 CIA 的操作不能挂起,该寄存器一直为 1,即使 BR 寄              |         |
|       |            |         |          | 存器为 1。                                          |         |
|       |            |         |          | SPI 模式下,只读,且为 0.                                |         |
|       |            | BR      | RW       | 总线释放 请求/状态。该寄存器用来请求选定的 function (用 FSx          | 4'h0    |
|       |            |         |          | 或者 CMD53 总 function number 选中)释放数据总线并挂起相关       |         |
|       |            |         | 1 -      | 操作。                                             |         |
|       |            | ,       |          | 如果主机设置该寄存器为 1,则选定的 function 将暂时停止在数             |         |
|       |            |         | $\times$ | 据线上的数据传输,并挂起当前数据操作的命令。BR 寄存器保                   |         |
|       |            |         |          | 持为 1,直到释放过程完成。一旦 function 被挂起,设备通过清             |         |
|       | 7          |         |          | 零 BS、BR 来通知主机。主机可以通过读 BR 来监测挂起请求的               |         |
|       |            |         |          | 执行状态,如果 BR 为 1,则挂起请求仍在执行。主机可以主动                 |         |
|       | < <i>7</i> | 72      |          | 向 BR 写 0 来取消正在执行的挂起请求。                          |         |
|       |            | /       |          | SPI 模式下,只读,且为 0.                                |         |
|       |            |         | RO       | [7:2],RFU                                       | 6'b0    |
| 0X0D  | Function   | FSx     | RW       | [3:0], 在挂起/恢复操作中, 用来选取 function[0-7]。两种方法写      | 4'b0    |
|       | Select     |         |          | FSx:                                            |         |
|       |            |         |          | 对 CCCR 执行 IO 写操作                                |         |
|       |            |         |          | 新发起的 IO 命令将导致 FSx 设置为命令中的 function number。      |         |
|       |            |         |          |                                                 |         |
|       |            |         |          | 如果 function 当前被挂起,向 FSx 写该 function 的 number,则在 |         |



| _     | T            | T      |      |                                                                |         |
|-------|--------------|--------|------|----------------------------------------------------------------|---------|
|       |              |        |      | 读 FSx 时,将恢复该 function 的数据传输操作。返回的值将会是                          |         |
|       |              |        |      | 当前选中的 function 的 number。                                       |         |
|       |              |        |      | 注: 当读 FSx 时,如果 BS=0,则 FSx 的值未定义。                               |         |
|       |              |        |      | 4'b0000: Transaction of function 0 (CIA)                       |         |
|       |              |        |      | 4'b0001-4'b0111: Transaction to functions 1-7                  |         |
|       |              |        |      | 4'b1000: Transaction of memory in combo card                   |         |
|       |              |        |      | 4'b1001-4'b1111: Not defined, reserved for future use          |         |
|       |              |        |      |                                                                |         |
|       |              |        | RO   | [3:1],RFU                                                      | 3'b000  |
|       |              | DF     | RO   | [7],恢复数据标志。向 FSx 写入 function number,将恢复选中                      | 1'b0    |
|       |              |        |      | <br>  function 的数据传输。一旦数据传输恢复,DF 寄存器将标明是否                      |         |
|       |              |        |      | 有更多的数据要传输。                                                     |         |
|       |              |        |      | <br>  0:在 function 被恢复后,没有更多数据要传输。                             |         |
|       |              |        |      | <br>  1:在 function 被恢复后,有更多数据要传输。                              |         |
|       |              |        |      | <br>  DF 用来在 4bit 模式下,控制中断周期。如果为 1,在 function 恢                |         |
|       |              |        |      | <br>  复后,有更多数据要传输,在这种情况下,中断周期被取消。如                             |         |
|       |              |        |      | <br>  果为 0, function 在数据传输结束后恢复 (在 busy 情况下), 在这               |         |
|       |              |        |      | 种情况下,在恢复后,没有数据传输,因此主机可以在 function                              |         |
|       |              |        |      | 恢复后监测到中断周期的开始。                                                 |         |
| 0X0E  | Exec Flags   | EXx    | RO   | [7:0], 执行标志位。主机通过这些 bit 位来决定所有 function[7-1]                   | 8'h00   |
|       |              |        |      | 执行命令的状态。这些寄存器可以告知主机某一 function 正在执                             |         |
|       |              |        |      | 行命令,因此不能对该 function 发出新的命令。                                    |         |
|       |              |        |      | SPI 模式下,只读,且为 0.                                               |         |
| 0X0F  | Ready Flags  | RFx    | RO   | [7:0], 读标志位。主机通过这些寄存器可以得知对 function[7-1]                       | 8'h00   |
| 07101 | ready Flags  |        | No   | 读写忙状态。如果一个 function 正在执行一个写交易, 对应的 RFx                         | 0 1100  |
|       | · 7          | 1      |      | bit 清零标志着该 function 忙,没有准备好接收更多的数据。如果                          |         |
|       |              |        |      | 一个 function 正在执行一个读操作,对应的 RFx bit 清零,则标明                       |         |
|       |              |        |      | 读数据无效,如果为1,则标明读数据可以传输。                                         |         |
|       |              |        |      | SPI 无效,只读,且为 0                                                 |         |
| 0X10- | FN0 Block Si | 7e     | RW   | [15:0],Fn0 对应的 Block 传输时, Block size 大小。最大 2048Byte,           | 16'h00  |
| 0X10- | THO DIOCK SI | L      | IX V | 最小 1Byte。存储方式为小段格式(LSB)                                        | 10 1100 |
| 0X11  | Power        | SMPC   | RO   |                                                                | 1'b1    |
| UA12  | Control      | SIMILC | KO   | [0],支持主机功耗控制。<br>0:SDIO 总电流小于 200mA,即使所有 function 都有效(IOEx=1)。 | 1 01    |
|       | Control      |        |      |                                                                |         |
| i.    |              |        |      | EMPC、SPS、EPS 都为 0。                                             |         |



|       |               |         |    | 1: SDIO 总电流可以超过 200mA。EMPC、SPS、EPS 有效。                             |      |
|-------|---------------|---------|----|--------------------------------------------------------------------|------|
|       |               | EMPC    | RO | [1],主机功耗控制使能。                                                      | 1'b0 |
|       |               |         |    | 0: SDIO 卡总电流小于 200mA。SDIO 卡自动切换 function(s)到                       |      |
|       |               |         |    | 低电流模式或者不允许一些 function 使能,而其忽略 EPS 的值,                              |      |
|       |               |         |    | 从而使卡的电流小于等于 200mA。                                                 |      |
|       |               |         |    | 1: SDIO 卡总电流可以超过 200mA, 且 SPS 和 EPS 有效。主机                          |      |
|       |               |         |    | 根据自己提供电流的能力使用 FBR 中的 SPS、EPS 以及 IOEx 使                             |      |
|       |               |         |    | 能更大电流的 function。                                                   |      |
|       |               |         |    | III.Z.X. Golday functions                                          |      |
|       |               |         | RO | [7:2],RFU                                                          |      |
| 0X13  | High-Speed    | SHS     | RO | [0],表示 SDIO 卡支持高速                                                  | 1'b1 |
|       |               |         |    | 0: 不支持高速                                                           |      |
|       |               |         |    | 1: 支持高速                                                            |      |
|       |               | EHS     | RW | [1],高速使能                                                           | 1'b0 |
|       |               |         |    | 0: SDIO 卡工作在缺省速度下,最高频率 25MHZ                                       |      |
|       |               |         |    | 1: SDIO 卡可以工作在高速模式下,最高频率 50MHZ                                     |      |
|       |               |         | RO | [7-2], RFU                                                         |      |
| 0X14- | RFU           |         | RO | Reserved for Future Use (RFU)                                      | 8'b0 |
| 0XEF  |               |         |    | \(\frac{1}{2}\)                                                    |      |
| 0XF0- | Reserved for  |         | RO | Area Reserved for Vendor Unique Registers                          | 8'b0 |
| 0XFF  | Vendors       |         |    |                                                                    |      |
| 0X100 | I/O Device In | terface | RO | [3:0],标志 Fn1 为什么样的设备。                                              | 4'h7 |
|       | Code          |         |    | 通过寄存器 CIA[15:12]可编程。                                               |      |
|       | 7             |         |    | 4'h0 No SDIO standard interface supported by this function         |      |
|       |               |         |    | 4'h1 This function supports the SDIO Standard UART                 |      |
|       | < 7           |         |    | 4'h2 This function supports the SDIO Type-A for Bluetooth standard |      |
|       |               |         |    | interface                                                          |      |
|       |               |         |    | 4'h3 This function supports the SDIO Type-B for Bluetooth standard |      |
|       |               |         |    | interface                                                          |      |
|       |               |         |    | 4'h4 This function supports the SDIO GPS standard interface        |      |
|       |               |         |    | 4'h5 This function supports the SDIO Camera standard interface     |      |
|       |               |         |    | 4'h6 This function supports the SDIO PHS standard interface        |      |
|       |               |         |    | 4'h7 This function supports the SDIO WLAN interface                |      |
|       |               |         |    | 4'h8 This function supports the Embedded SDIO-ATA standard         |      |



|        |                       |    | interface                                             |         |
|--------|-----------------------|----|-------------------------------------------------------|---------|
|        | RFU                   | RO | [5:4],RFU                                             | 2'b00   |
|        | Function supports     | RO | [6],                                                  | 1'b0    |
|        | CSA                   |    | 0: Fn1 不支持 CSA                                        |         |
|        |                       |    | 1: Fn1 支持且有 CSA                                       |         |
|        |                       |    | 可以通过寄存器 CIA[16]编程                                     |         |
|        | Function CSA          | RW | [7],                                                  | 1'b0    |
|        | enable                |    | 0:不允许访问 CSA                                           |         |
|        |                       |    | 1: 允许访问 CSA                                           |         |
| 0X101  | Extended standard I/O | RO | [7:0],I/O Device Interface Code 的扩展                   | 8'b0    |
|        | device type code      |    | 通过可以通过寄存器 CIA[24: 17]编程                               |         |
|        |                       |    |                                                       |         |
| 0X102  | SPS                   | RO | [0],标明 Fn1 是否有功耗选择                                    | 1'b0    |
|        |                       |    | 0: 没有功耗选择                                             |         |
|        |                       |    | 1: 有两个功耗选择,可以通过 EPS 选择                                |         |
|        |                       |    | 通过可以通过寄存器 CIA[25]编程                                   |         |
|        | EPS                   | RW | [1],功耗选择                                              | 1'b0    |
|        |                       |    | 0: Fn1 工作在高电流模式                                       |         |
|        |                       |    | 1: Fn1 工作在低电流模式                                       |         |
|        |                       | RO | [7: 2], RFU                                           | 6'b0    |
| 0X103- |                       | RO | RFU                                                   | 0       |
| 0X108  |                       |    |                                                       |         |
| 0X109- | Address pointer to    | RO | [16:0],Fn1 的 CIS 地址指针,即 CIS1,指示主机访问 Fn1 的 CIS         | 17'h020 |
| 0X10B  | function CIS1         |    | 起始地址。存储方式为 LSB 小段格式。                                  | 00      |
|        |                       | RO | [23: 17],RFU                                          | 7'b0    |
| 0X10C- | Address pointer to    | RW | [23:0],指向 CSA 的 24bit 地址指针, 主机通过 CSA 访问窗口访问           | 24'h000 |
| 0X10E  | function CSA          |    | CSA 后,该指针自动加 1.                                       | 000     |
|        |                       |    | 地址采用小段格式存储(LSB)                                       |         |
| 0X10F  | Data access window to | RW | [7:0],对 CSA 的读写窗口。对该地址写操作时,对应的数据会通                    | 8'b00   |
|        | CSA                   |    | 过本窗口写入 CSA 24bit 地址指针所指示的地址中,对该地址读                    |         |
|        |                       |    | 操作时,从 24bit CSA 地址指针所指示的地址读取数据,通过本                    |         |
|        |                       |    | 窗口送给主机。                                               |         |
| 0X110- | Function1 IO Block    | RW | [15:0], 16bit 的寄存器, 用来设置 IO block size。最大的 block size | 16'b0   |
| 0X111  | Size                  |    | <br>  为 2048Byte,最小为 1。                               |         |



|        |      |    | 该数据以小端模式存储(LSB)。                    |  |
|--------|------|----|-------------------------------------|--|
| 0X1000 | CIS0 | RO | 主机访问 Fn0 的 CIS 地址空间,即主机通过这个地址空间段访问  |  |
| -      |      |    | CIS0.本 SDIO 卡中支持最多 17 个字节的 CIS0     |  |
| 0X1010 |      |    |                                     |  |
| 0X2000 | CIS1 | RO | 主机访问 Fn1 的 CIS 地址空间,即主机通过这个地址空间段访问  |  |
| -      |      |    | CIS1。本 SDIO 卡支持 CIS1 的字节数据为 55~308. |  |
| 0X2133 |      |    | 7 -                                 |  |
| RFU    |      |    | RFU                                 |  |

#### 11.4.3 SDIO Fn1 寄存器

Fn1 寄存器为 SDIO 协议分配给 function1 的地址空间,其地址范围为: 0x000000~0x1FFFF,共 128K。由于芯片内部 AHB 总线地址位宽为 32 位,SDIO 无法使用 17 位地址直接对芯片内部进行访问,因此在设计中,需要完成一次地址映射。具体映射关系如下表: (FN1 访问空间)

#### 表 90 SDIO Fn1 地址映射关系

| SDIO 主机访问窗口       | 对应实际物理地址空间              | 实际物理地址空间内容                    |  |
|-------------------|-------------------------|-------------------------------|--|
| 0X0000 ~ 0X00FF   | 0X0000 ~ 0X00FF         | SDIO 模块内部寄存器地址空间。             |  |
| 0X1000 ~ 0X1FFF   | 可配置                     | CISO 物理空间,具体物理空间由固件配置。        |  |
| 0X2000 ~ 0X2FFF   | 可配置                     | CIS1 物理空间,具体物理空间由固件配置。        |  |
| 0X4000 ~ 0X4FFF   | 可配置                     | 下行和上行 cmd 物理空间,具体物理空间         |  |
| 0A4000 ~ 0A4FFF   | 刊能.直.                   | 地址由固件配置。                      |  |
| 0X5000 ~ 0X5FFF   | 可亦                      | 发送 buffer 地址空间,具体根据 sdio_txbd |  |
| 0X15000 ~ 0X15FFF | 可变                      | 中的指示。                         |  |
| 0X6000 ~ 0X7FFF   | 可亦                      | 接收 buffer 地址空间,具体根据 sdio_rxbd |  |
| 0X16000 ~ 0X17FFF | 可变                      | 中的指示。                         |  |
| 0X8000 ~ 0X9FFF   | 0X0E000000 ~ 0X0E002000 | AHB 总线 config 地址空间。           |  |
| 0XA000 ~ 0XBFFF   | 0X0F000000 ~ 0X0F002000 | AHB 总线 APB 地址空间。              |  |

驱动应该避免访问超出以上范围的空间,这样做可能会带来意想不到的结果。

其中第一项地址空间寄存器是在 SDIO 内部,并且只能由 SDIO HOST 访问;其他地址空间的访问将根据描述映射到芯片内部其他空间中。

本节只介绍 SDIO 0x0000 ~ 0x00FF 地址空间中的寄存器,这些寄存器由 SDIO 主机通过 CMD52 命令直接访问,偏移地址即为访问地址,功能号为 1。



## 表 91 SDIO Fn1 部分寄存器(供 HOST 访问)

| 偏移地址      | 名称              | 位宽    | 访问     | 描述                                     | 复位值  |
|-----------|-----------------|-------|--------|----------------------------------------|------|
| 0X00~0X03 |                 |       | RO RSV |                                        |      |
| 0X04      |                 | [7:1] | RO     | RSV                                    | 7'b0 |
|           | int_read_data   | [0]   | RW     | 上行数据中断。高有效,写1清零。                       | 1'b0 |
|           |                 |       |        | 在读取 0x1C 时,也会被自动清 0。                   |      |
| 0X05      |                 | [7:1] | RO     | RSV                                    | 7'b0 |
|           | int_mask        | [0]   | RW     | 对应 int_src 的屏蔽使能信号。1 则屏蔽相应中断。          | 1'd0 |
| 0X06      |                 | [7:2] | RO     | RSV                                    | 6'b0 |
|           | wlan_awake_stts | [0]   | RO     | 当前 WLAN 状态:                            | 1'b1 |
|           |                 |       |        | 1为ACTIVE; 0为SLEEP。                     |      |
| 0X1C      | dat_len0        | [6:0] | RO     | 上行数据长度高 7bit。共 12bit,低 5bit 在 0x1D 中。  | 7'b0 |
|           | dat_vld         | [7]   | RO     | 1'b1                                   | 1'b1 |
| 0X1D      | dat_len1        | [7:3] | RO     | 上行数据长度低 5bit。共 12bit,高 7bit 在 0x1C 中。  | 5'b0 |
|           |                 | [2:0] | RO     | RSV                                    | 3'b0 |
| 0X1E      |                 |       | RO     | RSV                                    |      |
| 0X1F      |                 | [7:2] | RO     | RSV                                    | 6'b0 |
|           | down_cmdbuf_vld | [1]   | RO     | 下行命令 buffer 可用, 1 有效。                  | 1'b1 |
|           | txbuf_vld       | [0]   | RO     | 下行数据 buffer 可用。1 有效,表示存在可用的发送          | 1'b0 |
|           |                 |       |        | buffer •                               |      |
| 0X20      | wlan_wake_en    | [0]   | RW     | SLEEP 状态下 SDIO 下发的芯片唤醒使能,高有效。          | 1'b0 |
|           |                 |       |        | 芯片被唤醒后,此位将被硬件自动清0。                     |      |
| 0X21      |                 | [7:1] | RO     | RSV                                    | 7'b0 |
|           | fn1_rst         | [0]   | RW     | 软复位,1有效。                               | 1'b0 |
|           |                 |       |        | 软件写 1 后, (即芯片 wlan 部分电路)被复位,写 0        |      |
|           |                 |       |        | 后, function1 复位被释放。                    |      |
| 0X22      |                 | [7:1] | RO     | RSV                                    | 7'b0 |
|           | fn1_recov       | [0]   | RW     | 错误恢复使能, 1 有效, 命令 response 结束后, 该位      | 1'b0 |
|           |                 |       |        | 自动清 0。                                 |      |
|           |                 |       |        | 该功能用来完成 fn0/fn1 io abort 相同的功能,当存在     |      |
|           |                 |       |        | cmd 异常或者提前结束命令时,可以将此寄存器置 1,            |      |
|           |                 |       |        | 来完成 io abort 操作。                       |      |
|           |                 |       |        | 由于在某些 bus driver 版本中, io abort 命令受限制(即 |      |
|           |                 |       |        | 该寄存器访问地址空间受限),不允许用户驱动使用,               |      |



|  |  | 此时向该寄存器写 1 可以取代 io abort 操作,并产生相 |  |
|--|--|----------------------------------|--|
|  |  | 同的效果。                            |  |

## 11.4.3.1 SDIO AHB 接口从设备寄存器

下面的寄存器,在 SDIO 从设备初始化的时候使用。

传输数据时,需要和 wrapper 控制器配合使用,Wrapper 控制器的部分参考 HSPI 部分说明文档。

#### 表 92 SDIO AHB 总线寄存器

| 偏移地址   | 名称            | 位宽     | 访问 | 描述                                   | 复位值   |
|--------|---------------|--------|----|--------------------------------------|-------|
| 0X0000 |               |        | RO | Rsv                                  |       |
| 0X0004 |               |        |    |                                      |       |
| 0X0008 | CIS function0 | [31:0] | RW | CISO 在系统内部 memory 中存储的偏移地址。          | 32'b0 |
|        | address       |        |    | CIS0 实际存储起始地址 =0x01000 (读命令起始地址)     |       |
|        |               |        |    | +该偏移地址                               |       |
| 0X000C | CIS function1 | [31:0] | RW | CIS1 在系统内部 memory 中存储的偏移地址。          | 32'b0 |
|        | address       |        |    | CIS1 实际存储起始地址 =0x02000 (读命令起始地址)     |       |
|        |               |        |    | +该偏移地址                               |       |
| 0X0010 | CSA address   | [31:0] | RW | 固件初始化时设置访问 CSA 的便宜地址,其原理和            | 32'b0 |
|        |               |        |    | CIS 设置相同。本设计中不支持 CSA。                |       |
| 0X0014 | Read address  | [31:0] | RW | 用来设置 DMA 从 memory 读取数据的起始地址。配合       | 32'b0 |
|        |               |        |    | Data Port 寄存器可以实现对系统内部 memory 的读操    |       |
|        |               |        |    | 作(即访问地址为 0x00+ Read address)。在本设计中,  |       |
|        |               |        |    | 没有采用这种方法,因此缺省为0                      |       |
| 0X0018 | Write address | [31:0] | RW | 用来设置 DMA 向 memory 写数据的起始地址。配合        | 32'b0 |
|        |               |        |    | Data Port 寄存器可以实现对系统内部 memory 的写操    |       |
|        |               |        |    | 作(即访问地址为 0x00+ write address)。在本设计中, |       |
|        |               |        |    | 没有采用这种方法,因此缺省为0                      |       |
| 0X001C | AHB Transfer  | [20:0] | RW | SDIO 设备通知主机,在将发起的读数据操作中,需要           | 32'b0 |
|        | count         |        |    | 读取多少字节数据。                            |       |
|        |               |        |    | [23:21]RFU                           |       |
| 0X001F |               | RO     |    | rsv                                  |       |
| 0X0020 | SDIO Transfer | [20:0] | RO | 一次数据传输中,从主机向 SDIO 设备下发的字节数。          | 32'b0 |
|        | count         |        |    | 当数据传输完成后,通过该寄存器高速设备内部下发              |       |



|        |              |        | 的字节数。                                      |            |
|--------|--------------|--------|--------------------------------------------|------------|
|        |              |        | [31:21]RFU                                 |            |
| 0X0024 | CIA register | <br>RW | [3:0]:CCCR Revision。缺省为 4'h2               | 32'h060172 |
|        |              |        | 4'h0 CCCR/FBR Version 1.00                 | 32         |
|        |              |        | 4'h1 CCCR/FBR Version 1.10                 |            |
|        |              |        | 4'h2 CCCR/FBR Version 1.20                 |            |
|        |              |        | [7:4]SDIO Revision。缺省为 4'h3                |            |
|        |              |        | 4'h0 SDIO Specification 1.00               |            |
|        |              |        | 4'h1 SDIO Version 1.10                     |            |
|        |              |        | 4'h2 SDIO Version 1.20                     |            |
|        |              |        | 4'h3 SDIO Version 2.0                      |            |
|        |              |        | 4 IIS SDIO VEISION 2.0                     |            |
|        |              |        | [11:8]SD Revision。缺省为 4'h2                 |            |
|        |              |        | 4'h0 SD Physical Specification 1.01        |            |
|        |              |        | 4'h1 SD Physical -Spec-1.10                |            |
|        |              |        | 4'h2 SD Physical Spec 2.0                  |            |
|        |              |        | [15:12]IO-Device Code。缺省为 4'h7,即本产品为       |            |
|        |              |        | WLAN 设备。                                   |            |
|        |              |        | [16]csa_support,缺省为 1.                     |            |
|        |              |        | 0: 不支持 CSA                                 |            |
|        |              |        | 1: 支持 CSA                                  |            |
|        |              |        | 3n.4/1.1.1.1.1.1.1.1.1.1.1.1.1.1.1.1.1.1.1 |            |
|        |              |        | 初始化时,固件需要配置该寄存器为 0。                        |            |
|        |              |        | [24:17],Extended IO-device code            |            |
|        |              |        | 缺省为 8'b0。                                  |            |
|        |              |        | Fn1 的 standard IO-device code 的扩展。         |            |
|        |              |        | [25],SPS,缺省为 1,即 Fn1 支持高功耗                 |            |
|        |              |        | 0: 不支持 1: 支持                               |            |
|        |              |        |                                            |            |
|        |              |        | [26],SHS,缺省为 1,支持高速                        |            |
|        |              |        | 0: 不支持 1: 支持                               |            |



|        |          |        | [31:27]:RFU                                |           |
|--------|----------|--------|--------------------------------------------|-----------|
| 0X0028 | Program  | <br>RW | [0],function ready。hc8051 在完成 SD 初始化所需要的   | 16'h 02fc |
|        | Register |        | Fn1 寄存器配值后,置位该寄存器,向 SD 主机标明                |           |
|        |          |        | Fn1 已经准备好工作。缺省为 0                          |           |
|        |          |        | 0:Fn1 not ready                            |           |
|        |          |        | 1: Fn1 ready                               |           |
|        |          |        | [1], fun1 read data ready。Fn1 准备好向 SD 主机送数 |           |
|        |          |        | 据时,置位该寄存器。当主机响应读中断后,读中断                    |           |
|        |          |        | 源寄存器(Interrupt Identification),该 bit 自动清零。 |           |
|        |          |        | 缺省为 0.                                     |           |
|        |          |        | 0: 无数据送给主机                                 |           |
|        |          |        | 1: 有数据送给主机。                                |           |
|        |          |        | [2], SCSI。支持连续的 SPI 中断。缺省为 1.              |           |
|        |          |        | 0: 不支持                                     |           |
|        |          |        | 1: 支持                                      |           |
|        |          |        | [3],SDC。标明 SDIO 卡在数据传输同时,支持执行              |           |
|        |          |        | CMD52 命令。缺省为 1                             |           |
|        |          |        | 0: 不支持                                     |           |
|        |          |        | 1: 支持                                      |           |
|        |          |        | [4],SMB。SDIO 卡支持 CMD53 的 Block 传输。缺省       |           |
|        |          |        | 为1.                                        |           |
|        |          |        | 0: 不支持                                     |           |
|        |          |        | 1: 支持                                      |           |
|        |          |        | [5],SRW。标明 SDIO 卡支持读等待。缺省为 1.              |           |
|        |          |        | 0: 不支持                                     |           |
|        |          |        | 1: 支持                                      |           |
|        |          |        | [6],SBS。标明 SDIO 卡支持挂起/恢复。缺省为 1             |           |
|        |          |        | 0: 不支持                                     |           |
|        |          |        | 1: 支持                                      |           |
|        |          |        | [7],S4MI。标明 SDIO 卡支持在 4bit 多 Block 数据传输    |           |
|        |          |        | 时产生中断。缺省为1。                                |           |
|        |          |        | 0: 不支持                                     |           |
|        |          |        | 1: 支持                                      |           |
|        |          |        | [8],LSC。标明 SDIO 卡是低速设备。缺省为 0.              |           |
|        |          |        | 0: 全速设备                                    |           |



|        |              |        | 1: 低速设备       | 备                          |             |  |
|--------|--------------|--------|---------------|----------------------------|-------------|--|
|        |              |        | [9], 4BLS。    | 标明 SDIO 卡是一个低速设备, 但支持 4bit |             |  |
|        |              |        | 数据传输。         | 缺省为1。                      |             |  |
|        |              |        | 0: 不支持        |                            |             |  |
|        |              |        | 1: 支持         | 1: 支持                      |             |  |
|        |              |        | [10],card rea | ady。属于 SD 时钟域的信号,上电复位释     |             |  |
|        |              |        | 放后,该寄         | 存器自动变为 1,标明 SDIO(接口部分)     |             |  |
|        |              |        | 已经准备好         | Y。固件监测到该信号,即可以配置初始化        |             |  |
|        |              |        | 时需要的 Fi       | n1 寄存器。上电复位时为 0.           |             |  |
|        |              |        | [15: 11],RF   | FU。缺省为 0                   |             |  |
|        |              |        |               |                            |             |  |
| 0X0034 | OCR register | <br>RW | [23:0],工作     | 作情况寄存器,内部可编程,主要用来与主        | 32'h00ff800 |  |
|        |              |        | 机工作电压         | 范围匹配。缺省为: 24'hff8000。      | 0           |  |
|        |              |        | 寄存器 Bit       | 支持电压范围                     |             |  |
|        |              |        | 0-3           | Reserved                   |             |  |
|        |              |        | 4             | Reserved                   |             |  |
|        |              |        | 5             | Reserved                   |             |  |
|        |              |        | 6             | Reserved                   |             |  |
|        |              |        | 7             | Reserved                   |             |  |
|        |              |        | 8             | 2.0-2.1                    |             |  |
|        |              |        | 9             | 2.1-2.2                    |             |  |
|        |              |        | 10            | 2.2-2.3                    |             |  |
|        |              |        | 11            | 2.3-2.4                    |             |  |
|        |              |        | 12            | 2.4-2.5                    |             |  |
|        |              |        | 13            | 2.5-2.6                    |             |  |
|        |              |        | 14            | 2.6-2.7                    |             |  |
|        |              |        | 15            | 2.7-2.8                    |             |  |
|        |              |        | 16            | 2.8-2.9                    |             |  |
|        |              |        | 17            | 2.9-3.0                    |             |  |
|        |              |        | 18            | 3.0-3.1                    |             |  |
|        |              |        | 19            | 3.1-3.2                    |             |  |
|        |              |        |               | 3.2-3.3                    |             |  |
|        |              |        |               | 3.3-3.4                    |             |  |
|        |              |        | 22            | 3.4-3.5                    |             |  |
|        |              |        |               | 3.5-3.6                    |             |  |
|        |              | l .    | 1             |                            |             |  |



| •      |          |    |    |                              |       |
|--------|----------|----|----|------------------------------|-------|
|        |          |    |    | [31:24], 8'b0                |       |
|        |          |    |    | [31.24], 8 00                |       |
| 0X0038 |          | RW |    | rsv                          | 32'h0 |
| 0X003C | CD_State |    | RW | [0], 标明 SD dat[3]数据线上拉电阻的状态。 | 32'b0 |
|        | Register |    |    | 0: 上拉有效                      |       |
|        |          |    |    | 1: 上拉无效                      |       |
|        |          |    |    | 片内 AHB 总线都可以对该寄存器访问。         |       |
|        |          |    |    | 注: AHB 对该寄存器的写操作结果会间接修改      |       |
|        |          |    |    | CCCR7[7] CD 的值。              |       |
|        |          |    |    | [31:1],RFU                   |       |
| 0X0040 | Fn1_Ena  |    | RW | [0],标明 Fn1 是否被使能。            | 32'b0 |
|        | Register |    |    | 0: 禁止                        |       |
|        |          |    |    | 1: 使能                        |       |
|        |          |    |    |                              |       |
|        |          |    |    | 片内 AHB 总线都可以对该寄存器访问。         |       |
|        |          |    |    | 注: AHB 对该寄存器的写操作结果会间接修改      |       |
|        |          |    |    | CCCR1[1] IOE1 的值。            |       |
|        |          |    |    |                              |       |
|        |          |    |    | [31:1],RFU                   |       |



#### 12 HSPI/SDIO Wrapper 控制器

#### 12.1功能概述

配合接口控制器(SDIO 和 HSPI)完成主机和芯片内部缓存之间数据的 DMA 操作。包括上下行数据缓存的软硬件交互控制,发送与接收缓存的填充与释放,上行数据中断的产生等等。

SDIO 和 HSPI 都通过 wrapper 控制器和上位机交互数据,两者的控制命令以及流程是相同的。为了描述方便,部分寄存器加上了前缀 SDIO。相应寄存器操作同样适用于 HSPI

需要注意的是,对于前缀是 SDIO\_TX 相关寄存器,控制的是设备接收数据,对于 SDIO\_RX 相关寄存器,控制的是设备发送数据。

对于寄存器中出现的 cmd 字段,只是从描述上和数据帧区分,并不表示命令通道只能传输命令,也可以用来传输数据。在这里命令和数据的区别是,命令通道只有一块缓存区,并且缓存长度一般会少于 256 字节,而数据通道有多块缓存区,每块缓存区的长度都超过 1K,多块缓存构成一个链表结构,具体长度由软件配置。由于数据帧的这种链表缓存结构,传输速率会快于命令通道。

#### 12.2主要特性

- 支持字对齐的数据搬移
- 支持 DMA 功能
- 支持链表结构管理
- 支持中断产生
- 最大可接收 4096 字节数据

#### 12.3 功能描述

#### 12.3.1 上行数据接收功能

上行方向是指主设备(SDIO 或者 HSPI)向从设备(W600)发送数据的方向。

当主设备向从设备发送数据时,SDIO 或者 HSPI 模块接收到数据后,会通过 WRAPPER 把数据链接到接收 BD,并产生中断通知应用软件处理数据。

接收 BD 描述符:



sdio\_rxbd

31

| Vld[31]                      |                           | RSV            |                     |       |  |  |  |  |
|------------------------------|---------------------------|----------------|---------------------|-------|--|--|--|--|
| Sdio_rx_info_si<br>ze[31:26] |                           | Frm_len[25:12] | Rxbuf0_offset[11:0] | word1 |  |  |  |  |
|                              | Sdio_rxbuf0_addr[31:0]    |                |                     |       |  |  |  |  |
|                              | word3                     |                |                     |       |  |  |  |  |
|                              | word4                     |                |                     |       |  |  |  |  |
|                              | Next_sdio_rxbd_addr[31:0] |                |                     |       |  |  |  |  |

#### 说明:

- 1. vld, 1为有效,表示当前描述符指向有效的接收帧。
- 2. rxbuf0\_offset:字节地址,字对齐,表示802. 3帧第一个有效字节所在的字相对于sdio rxbuf0的偏移地址。
- $3. sdio_rxbuf0_addr:$  字节地址,字对齐,上行数据帧的第一个分片的buf基地址。
- 4. sdio\_rxbufl\_addr:字节地址,字对齐,上行数据帧的第二个分片的buf基地址。
- 5. sdio\_rxbuf2\_addr:字节地址,字对齐,上行数据帧的第三个分片的buf基地址。
- 6. next\_sdio\_rxbd\_addr,字节地址,字对齐,下一个sdio\_rxbd的基地址。
- 7. frm\_len,字节长度,表示上行数据长度,不包括sdio\_rx\_info。
- 8. Sdio\_rx\_info\_size,字节长度,表示sdio\_rx\_info字节个数,必须是4字节整数倍。

注意:接收最长帧为4096,最多占用三个分片。Rxbuf0\_offset只对存放帧的第一个分片有效(即sdio\_rxbuf0中的分片),对剩余的两个分片,数据从基地址顺序存放。硬件应根据上行数据长度和每个buf固定1600字节大小来确定此帧是否存在于多个分片之中。

#### 图 27 SDIO 接收 BD 描述符

当 W600 的 SDIO 模块或者 HSPI 模块检测到接收使能有效后,读取 RXBD,并判断 Vld 的标志。

#### 12.3.2 下行数据搬移功能

当 W600 有数据要向主设备发送数据的时候,软件先把发送描述准备好,然后,通知 WRAPPER 把数据搬移,WRAPPER 通过 SDIO 或者 HSPI 的中断信号通知主设备来读取要发送的设备,当数据发送完成后,WRAPPER 产生发送完成中断通知程序。

发送 BD 描述符:



0

sdio\_txbd

| 3 | 1       | C                         | )     |
|---|---------|---------------------------|-------|
|   | V1d[31] | RSV                       | word( |
|   |         | Sdio_txbuf_addr[31:0]     | word  |
|   |         | Next_sdio_txbd_addr[31:0] | word  |

#### 说明:

- 1. vld, 1为有效,表示当前描述符指向可用的发送缓存。
- 2. Sdio\_txbuf\_addr,字节地址,必须字对齐。指示本描述符指向发送数据 存放的基地址。该地址相对于每个sdio\_txbuf的基地址有一定的偏移,以保 证在固件在帧的开始处向上添加LLC时不会超越sdio\_txbuf的基地址。
- 3. next\_sdio\_txbd\_addr,字节地址,字对齐。下一个sdio\_txbd的基地址。

#### 图 28 SDIO 发送 BD 描述符

### 12.4寄存器描述

#### 12.4.1 寄存器列表

#### 表 93 WRAPPER 控制器寄存器

| 偏移<br>地址 | 名称                    | 缩写               | 访问 | 描述                    | 复位值    |
|----------|-----------------------|------------------|----|-----------------------|--------|
| 0X0000   | WRAPPER 中断状态寄存器       | INT_STTS         | RW | 命令或者数据帧中断状态           | 0X0000 |
| 0X0004   | WRAPPER 中断配置寄存器       | INT_MASK         | RW | 命令或者数据帧中断是否屏蔽         | 0X0000 |
| 0X0008   | WRAPPER 上行命令就绪寄<br>存器 | UP_CMD_AVAIL     | RW | 上行命令是否就绪              | 0X0000 |
| 0X000c   | WRAPPER 下行命令 buf 就绪   | DOWN_CMD_BUF_A   | RW | 下行命令 buf 是否就绪         | 0X0000 |
| 020000   | 寄存器                   | VAIL             |    |                       |        |
| 0X0010   | CDIO TV 铁连体化宏方器       | SDIO_TX_BD_LINK_ | RW | 指示 sdio_txbd 链表描述符是否有 | 0X0001 |
| 0X0010   | SDIO_TX 链接使能寄存器       | EN               |    | 效                     |        |
| 03/0014  | CDIO TV 放拉山山安方明       | CDIO TV DD ADDD  | RW | 当前 sdio_txbd 指向的地址,需要 | 0X0000 |
| 0X0014   | SDIO_TX 链接地址寄存器       | SDIO_TX_BD_ADDR  |    | 字对齐,初始化时需要配置          |        |
| 0X0018   | SDIO_TX 使能寄存器         | SDIO_TX_EN       | RW | SDIO 发送帧使能            | 0X0000 |
| 0X001c   | SDIO_TX 状态寄存器         | SDIO_TX_STTS     | RO | SDIO 发送状态             | 0X0000 |
| 0X0020   | CDIO DV 结接体化实方思       | SDIO_RX_BD_LINK_ | RW | 指示 sdio_rxbd 链表描述符是否有 | 0X0001 |
| 0X0020   | SDIO_RX 链接使能寄存器       | EN               |    | 效                     |        |
| 03/0024  | CDIO DV 好校址从安方明       | CDIO DV DD ADDD  | RW | 当前 sdio_rxbd 指向的地址,需要 | 0X0000 |
| 0X0024   | SDIO_RX 链接地址寄存器       | SDIO_RX_BD_ADDR  |    | 字对齐,初始化时需要配置          |        |
| 0X0028   | SDIO_RX 使能寄存器         | SDIO_RX_EN       | RW | SDIO 接收帧使能            | 0X0000 |
| 0X002c   | SDIO_RX 状态寄存器         | SDIO_RX_STTS     | RO | SDIO 接收状态             | 0X0000 |
| 0.0020   | WRAPPER CMD BUF 基地    | CMD_BUF_BASE_AD  | RW | 下行 cmd buf 基地址        | 0X0000 |
| 0X0030   | 址寄存器                  | DR               |    |                       |        |



| 03/0024 | WRAPPER CMD BUF SIZE | CMD DHE CIZE | RW | Cmd buf 字节大小 | 0X0064 |
|---------|----------------------|--------------|----|--------------|--------|
| 0X0034  | 寄存器                  | CMD_BUF_SIZE |    |              |        |

### 12.4.2 WRAPPER 中断状态寄存器

#### 表 94 WRAPPER 中断状态寄存器

| 位       | 访问 | 操作说明                               | 复位值        |
|---------|----|------------------------------------|------------|
| [31: 4] | RO | 保留                                 | <i>7</i> _ |
| [3]     | RW | int_down_cmd 下行 cmd 帧完成中断。写 1 清 0。 | 1'b0       |
| [2]     | RW | int_up_cmd 上行 cmd 帧字完成中断。写 1 清 0。  | 1'b0       |
| [1]     | RW | int_sdio_txfrm 下行数据帧完成中断。写 1 清 0。  | 1'b0       |
| [0]     | RW | int_sdio_rxfrm 上行数据帧完成中断。写 1 清 0。  | 1'b0       |

#### 12.4.3 WRAPPER 中断配置寄存器

#### 表 95 WRAPPER 中断配置寄存器

| 位       | 访问 | 操作说明                                          | 复位值  |
|---------|----|-----------------------------------------------|------|
| [31: 4] | RO | 保留                                            |      |
| [3]     | RW | int_mask_down_cmd 下行 cmd 帧完成中断屏蔽寄存器。1 为屏蔽,下同。 | 1'b0 |
| [2]     | RW | int_mask_up_cmd 上行 cmd 帧完成中断屏蔽寄存器。            | 1'b0 |
| [1]     | RW | int_mask_sdio_txfrm 下行数据帧完成中断屏蔽寄存器。           | 1'b0 |
| [0]     | RW | int_mask_sdio_rxfrm 上行数据帧完成中断屏蔽寄存器。           | 1'b0 |

### 12.4.4 WRAPPER 上行命令就绪寄存器

### 表 96 WRAPPER 上行命令就绪寄存器

| 位       | 访问 | 操作说明                                  | 复位值  |
|---------|----|---------------------------------------|------|
| [31: 1] | RO | 保留                                    |      |
| [0]     | RW | 存在上行 cmd 帧时,固件置此位为 1。当完成上行 cmd 传输时,硬件 | 1'b0 |
| [0]     | KW | 自动将其清 0,并产生 int_up_cmd 中断。            |      |

### 12.4.5 WRAPPER 下行命令 buf 就绪寄存器

#### 表 97 WRAPPER 下行命令 buf 就绪寄存器

| 位       | 访问 | 操作说明 | 复位值 |
|---------|----|------|-----|
| [31: 1] | RO | 保留   |     |



| 507 | DW  | 发送完下行 cmd 后,硬件将此位清 0,同时产生中断。当固件处理完成此下行命令 | 1'b0      |  |
|-----|-----|------------------------------------------|-----------|--|
|     | [0] | RW                                       | 后,将此位置 1。 |  |

#### 12.4.6 SDIO TX 链接使能寄存器

#### 表 98 SDIO TX 链接使能寄存器

| 位       | 访问 | 操作说明                                                   | 复位值  |  |  |
|---------|----|--------------------------------------------------------|------|--|--|
| [31: 1] | RO | 保留                                                     | 17   |  |  |
|         |    | sdio_txbd 链接使能,高有效。                                    | 1'b1 |  |  |
|         |    | 若此位有效,硬件在处理完成一个 sdio_txbd 描述符,直接处理 next_sdio_txbd_addr |      |  |  |
| [0]     | RW | 指向的下一个描述符。若此位无效,硬件在处理完成一个 sdio_txbd 后,会立即停             |      |  |  |
|         |    | 此。                                                     |      |  |  |
|         |    | 对 HSPI 同样适用。                                           |      |  |  |

### 12.4.7 SDIO TX 链接地址寄存器

### 表 99 SDIO TX 链接地址寄存器

| 位       | 访问 | 操作说明                                         | 复位值   |
|---------|----|----------------------------------------------|-------|
|         |    | 当前 sdio_txbd 字节地址,软件需要严格保证字对齐,下同。            | 32'h0 |
| [21, 0] | RW | 初始时固件需要配置此寄存器,硬件每次处理完成一个发送 buf 后,将 sdio_txbd |       |
| [31: 0] | KW | 描述符中的 next_sdio_txbd_addr 更新至此寄存器。           |       |
|         |    | 对 HSPI 同样适用。                                 |       |

### 12.4.8 SDIO TX 使能寄存器

### 表 100 SDIO TX 使能寄存器

| 位       | 访问 | 操作说明                                            | 复位值  |
|---------|----|-------------------------------------------------|------|
| [31: 1] | RO | 保留                                              |      |
|         |    | SDIO 发送帧使能,高有效。                                 | 1'b0 |
|         |    | 固件在组建完成每个描述符 sdio_txbd 描述符后,将此位置 1,以通知 SDIO 模块存 |      |
| F03     | DW | 在新的发送描述符。SDIO 模块检测到此位有效,则启动读取当前的 sdio_txbd,并    |      |
| [0]     | RW | 完成发送帧流程。                                        |      |
|         |    | 硬件自动完成此寄存器的清0操作。                                |      |
|         |    | 对 HSPI 同样适用。                                    |      |



### 12.4.9 SDIO TX 状态寄存器

#### 表 101 SDIO TX 状态寄存器

| 位       | 访问 | 操作说明                        | 复位值  |
|---------|----|-----------------------------|------|
| [31: 1] | RO | 保留                          |      |
|         |    | SDIO 发送状态。                  | 1'b0 |
| 101     | DW | 0: SDIO 由于没有可用发送描述符,已停止发送流程 |      |
| [0]     | RW | 1: SDIO 处于发送过程中             | 1 -  |
|         |    | 对 HSPI 同样适用。                |      |

### 12.4.10SDIO RX 链接使能寄存器

#### 表 102 SDIO RX 链接使能寄存器

| 位       | 访问 | 操作说明                                                                                                                                 | 复位值  |
|---------|----|--------------------------------------------------------------------------------------------------------------------------------------|------|
| [31: 1] | RO | 保留                                                                                                                                   |      |
| [0]     | RW | sdio_rxbd 链接使能,高有效。 若此位有效,硬件在处理完成一个 sdio_rxbd 描述符,直接处理 next_sdio_rxbd_addr 指向的下一个描述符。若此位无效,硬件在处理完成一个 sdio_rxbd 后,会立即停止。 对 HSPI 同样适用。 | 1'b1 |

#### 12.4.11 SDIO RX 链接地址寄存器

### 表 103 SDIO RX 链接地址寄存器

| 位       | 访问 | 操作说明                                       | 复位值   |
|---------|----|--------------------------------------------|-------|
|         |    | 当前 sdio_rxbd 字节地址。                         | 32'h0 |
| [21, 0] | RW | 初始时固件需要配置此寄存器,硬件每次处理完成一个发送 buf 后,将 sdio_rx |       |
| [31: 0] | RW | 描述符中的 next_sdio_rxbd_addr 更新至此寄存器。         |       |
|         |    | 对 HSPI 同样适用。                               |       |

### 12.4.12SDIO RX 使能寄存器

#### 表 104 SDIO RX 使能寄存器

| 位       | 访问 | 操作说明                                            | 复位值  |
|---------|----|-------------------------------------------------|------|
| [31: 1] | RO | 保留                                              |      |
| [0]     | RW | SDIO 接收帧使能,高有效。                                 | 1'b0 |
|         |    | 固件在组建完成每个描述符 sdio_rxbd 描述符后,将此位置 1,以通知 SDIO 模块存 |      |



| 在新的接收描述符。SDIO 模块检测到此位有效,则启动读取当前的 sdio_txbd,并 |
|----------------------------------------------|
| 完成接收帧流程。                                     |
| 硬件自动完成此寄存器的清0操作。                             |
| 对 HSPI 同样适用。                                 |

## 12.4.13 SDIO RX 状态寄存器

### 表 105 SDIO RX 状态寄存器

| 位       | 访问 | 操作说明                              | 复位值  |
|---------|----|-----------------------------------|------|
| [31: 1] | RO | 保留                                |      |
|         | RW | SDIO 接收状态。                        | 1'b0 |
| [0]     |    | 0: SDIO 由于没有有效的上行描述符和上行命令,已停止接收流程 |      |
| [O]     |    | 1: SDIO 处于接收过程中                   |      |
|         |    | 对 HSPI 同样适用。                      |      |

## 12.4.14 WRAPPER CMD BUF 基地址寄存器

### 表 106 WRAPPER CMD BUF 基地址寄存器

| 位       | 访问 | 操作说明                                | 复位值   |
|---------|----|-------------------------------------|-------|
| [21, 0] | RW | 下行 cmd buf 基地址。                     | 32'h0 |
| [31: 0] |    | 上行 cmd buf 基地址为该基地址加上 cmd_buf_size。 |       |

## 12.4.15 WRAPPER CMD BUF SIZE 寄存器

### 表 107 WRAPPER CMD BUF SIZE 寄存器

| 位       | 访问 | 操作说明                       | 复位值    |
|---------|----|----------------------------|--------|
| [31:12] | RO | 保留                         |        |
| [11: 0] | RW | cmd buf 字节大小,必须为 4 字节的整数倍。 | 12'd64 |



## 13 SPI 控制器

#### 13.1 功能概述

SPI 是串行外设接口(Serial Peripheral Interface)的缩写。SPI 是一种高速、全双工、同步的通信总线。SPI 的通信原理很简单,它以主从方式工作,这种模式通常有一个主设备和一个或多个从设备,需要至少 4 根线,事实上 3 根也可以(单向传输时),包括 SDI(数据输入)、SDO(数据输出)、SCLK(时钟)、CS(片选)。

### 13.2 主要特性

- 既可作为 SPI 主设备,也可作为 SPI 从设备
- 发送和接收通路各有 8 个字深度的 FIFO
- master 支持 motorola spi 的 4 种格式 (CPOL, CPHA), TI 时序, macrowire 时序
- slave 支持 motorola spi 的 4 种格式 (CPOL, CPHA)
- 支持全双工和半双工
- 主设备支持 bit 传输,最大支持 65535bit 传输
- 从设备支持各种长度 byte 的传输模式
- 从设备输入的 spi\_clk 最大时钟频率为系统 APB 时钟的 1/6

#### 13.3 功能描述

#### 13.3.1 主从可配

SPI 控制器既支持设备作为 SPI 通信主设备,也支持设备作为 SPI 通信从设备。通过设置 SPI\_CFG 寄存器的 Bit2 可以来回切换设备主从角色。

#### 13.3.2 多种模式支持

作为主设备时,通过设置 SPI\_CFG 寄存器的 Bit1(CPHA) 和 Bit0(CPOL),可以使其分别以 MOTOROLA SPI 的四种格式传输数据。CPOL 是用来决定 SCK 时钟信号空闲时的电平,CPOL=0,空闲电平为低电平,CPOL=1 时,空闲电平为高电平。CPHA 是用来决定采样时刻的,CPHA=0,在每个周期的第一个时钟沿采样,CPHA=1,在每个周期的第二个时钟沿采样。还可以通过设置 TRANS\_MODE 寄存器来设置主设备以 TI 时序或者 microwire 时序来传输数据,两种时序下的传输数据长度均可调。

作为从设备时,则只支持 MOTOROLA SPI 的四种格式,格式选择也是通过设置与作为主设备时相同的寄存器来实现。





### 13.3.3 高效的数据传输

FIFO 存储器是一个先入先出的双口缓冲器,即第一个进入其内的数据第一个被移出,其中一个存储器的输入口,另一个口是存储器的输出口。SPI 控制器集成了两个(收发各一个)深度均为 8 个字的 FIFO 存贮器,以增加数据传输率、处理大量数据流、匹配具有不同传输率的系统,从而提高了系统性能。可以通过设置 MODE\_CFG 寄存器的 Bit[8:6]和 Bit[4:2]可以设置 RXFIFO 和 TXFIFO 的 trigger level,以满足不同传输速率下的性能要求。FIFO 的 trigger level 被触发后,就可以触发中断或者 DMA,将数据从内存移到 TXFIFO 或者将将数据从 RXFIFO 搬移至内存。

## 13.4 寄存器描述

### 13.4.1 寄存器列表

表 108 SPI 寄存器列表

|        |           | 7,7 100        |       | HH 7 J PC             |             |
|--------|-----------|----------------|-------|-----------------------|-------------|
| 偏移地址   | 名称        | 缩写             | 访问    | 描述                    | 复位值         |
| 0X0000 | 通道配置寄存器   | CH_CFG         | RW    | 用以对收发通道的相关项进行一<br>些配置 | 0X0000_0000 |
| 0X0004 | SPI 配置寄存器 | SPI_CFG        | RW    | 对 SPI 通信相关项进行配置       | 0X0000_0004 |
| 0X0008 | 时钟配置寄存器   | Clk_CFG        | RW    | 用以设置时钟分频系数            | 0X0000_0000 |
| 0X000C | 模式配置寄存器   | MODE_CFG       | RW    | 配置传输模式                | 0X0000_0000 |
| 0X0010 | 中断控制寄存器   | SPI_INT_MASK   | RW    | 屏蔽或者使能相关中断            | 0X0000_00FF |
| 0X0014 | 中断状态寄存器   | SPI_INT_SOURCE | RW    | 用于查询中断源               | 0X0000_0000 |
| 0X0018 | SPI 状态寄存器 | SPI_STATUS     | RO    | 列举 SPI 通信中的相关状态       | 0X0000_0000 |
| 0X001C | SPI 超时寄存器 | SPI_TIME_OUT   | RW    | 设置 SPI 通信超时           | 0X0000_0000 |
| 0X0020 | 数据发送寄存器   | SPI_TX_DATA    | RW    | TX FIFO,用于存放待发送数据     | 0X0000_0000 |
| 0X0024 | 传输模式寄存器   | TRANS_MODE     | RW    | 设置传输模式                | 0X0000_0000 |
| 0X0028 | 粉堤丛府实方鬼   | CIV VMIT LEN   | RO    | 作为从设备时用于存放发送出去        | 0X0000_0000 |
| UAUU28 | 数据长度寄存器   | SLV_XMIT_LEN   |       | 或者接收到的数据的长度           |             |
| 0X002C |           | RSV            |       | 保留                    | 0X0000_0000 |
| 0X0030 | 数据接收寄存器   | SPI_RX_DATA    | RW/RO | RX FIFO,用于存放接收到的数据    | 0X0000_0000 |

## 13.4.2 通道配置寄存器

表 109 SPI 通道配置寄存器

| 位       | 访问 | 操作说明                                     | 复位值  |
|---------|----|------------------------------------------|------|
| [31]    |    | RSV                                      | 1'b0 |
| [30:23] | RW | RX_INVALID_BIT                           | 8'h0 |
|         |    | 表示接收通路在开始接收时,前多少 bit 是无效数据,这些无效数据需要直接扔掉, |      |
|         |    | 不进入 Rx FIFO。只有后续的数据进入 Rx FIFO            |      |



| -      |     | 本寄存器与 Tx/Rx length 配合使用。最后实际存入 Rx FIFO 的数据量为 Tx/Rx length    |       |
|--------|-----|--------------------------------------------------------------|-------|
|        |     | - RX_INVALID_BIT                                             |       |
|        |     | 注: master 模式有效                                               |       |
|        |     | Motorola/ TI 模式有效                                            |       |
|        |     |                                                              |       |
| [22]   | RW  | Clear FIFOs,清除 Tx 和 Rx FIFO 的内容,同时同步复位 master 和 slave 所有电路(配 | 1'b0  |
|        |     | 置寄存器除外)                                                      | 7     |
|        |     | 1'b0: 不清除 FIFO                                               | 17    |
|        |     | 1'b1: 清除有效                                                   |       |
|        |     | 软件置 1, 硬件清 0                                                 |       |
|        |     | 注: master/slave 都有效                                          |       |
|        |     | Motorola/TI/microwire 模式有效                                   | 7     |
| [21]   | RW  | continue mode,该模式下,spi 发送不受 Tx FIFO 空的影响。,持续传输,直至整个          | 1'b0  |
|        |     | 传输过程完成。                                                      |       |
|        |     | 1'b0: normal,Tx FIFO 空后,需要等待 FIFO 中出现数据,SCK 停止翻转,同理,         |       |
|        |     | Rx FIFO 满后, SCK 停止翻转,等待 RX FIFO 有空间接收数据                      |       |
|        |     | 1'b1: continue mode, Tx fifo 空,仍可以传输,直至传输完成,但此时如果 rx fifo    |       |
|        |     | 满,则需要暂停传输,直至 rx fifo 可以存数为止                                  |       |
|        |     | 注: master 有效                                                 |       |
|        |     | 一般情况下,不设置该模式。                                                |       |
|        |     | 开启该模式时,如果 tx fifo 中没有数据,有可能导致无效数据先发送出去。所以请                   |       |
|        |     | 先填入数据后,再启动 spi master                                        |       |
|        |     | Motorola/TI/microwire 模式有效                                   |       |
| [20]   | RW  | RxChOn,接收通路是否开启                                              | 1'b0  |
|        |     | 1'b0: Rx channel off                                         |       |
|        | < 1 | 1'b1: Rx channel on                                          |       |
|        |     | 注: master/slave 都有效                                          |       |
|        |     | Motorola/TI/microwire 模式有效                                   |       |
| [19]   | RW  | TxChOn,发送通路是否开启                                              | 1'b0  |
|        |     | 1'b0: Tx channel off                                         |       |
|        |     | 1'b1: Tx channel on                                          |       |
|        |     | 注: master/slave 都有效                                          |       |
|        |     | Motorola/TI/microwire 模式有效                                   |       |
| [18:3] | RW  | Tx/Rx length                                                 | 16'h0 |
|        |     | Spi 在传输时,有效的 SCK 数                                           |       |



| _   |    | 也间接的反映了发送或者接收数据的长度。                                     |      |
|-----|----|---------------------------------------------------------|------|
|     |    | 当(TxChOn=1,RxChOn=1)时,表示发送的 bit 数,以及最大接收的 bit 数(具体      |      |
|     |    | 接收多少与 RX_INVALID_BIT 有关)                                |      |
|     |    | 当(TxChOn=1,RxChOn=0)时,                                  |      |
|     |    | 表示发送的 bit 数,                                            |      |
|     |    | 当 (TxChOn=0, RxChOn=1) 时,                               |      |
|     |    | 表示最大接收的 bit 数(具体接收多少与 RX_INVALID_BIT 有关,实际接收数为          |      |
|     |    | Tx/Rx length - RX_INVALID_BIT)                          | 1 -  |
|     |    | 当(TxChOn=0,RxChOn=0)时,                                  | X    |
|     |    | 无意义。                                                    |      |
|     |    | 注: master 有效                                            |      |
|     |    | 性: master 有效  Motorola/TI/microwire 模式有效                |      |
| [2] | RW |                                                         | 1'b0 |
| [2] | KW | Chip selects                                            | 1 00 |
|     |    | 1'b0: SPI_CS 有效信号为 0                                    |      |
|     |    | 1'b1: SPI_CS 有效信号为 1                                    |      |
|     |    | 注: master 有效                                            |      |
| F11 | RW | Motorola/TI/microwire 模式有效                              | 1'b0 |
| [1] | KW | Force CS out                                            | 1 00 |
|     |    | 1'b0: spi_cs 信号输出由硬件控制                                  |      |
|     |    | 1'b1: spi_cs 信号输出由软件控制,具体输出值为 Chip selects              |      |
|     |    | 该信号配合 Chip selects 可以实现输出 csn 信号可编程,即该信号为 1 时, spi_cs = |      |
|     |    | Chip selects                                            |      |
|     |    | 注: master 有效                                            |      |
|     |    | Motorola/TI/microwire 模式有效                              |      |
| [0] | RW | SPI start,                                              | 1'b0 |
|     |    | 命令 SPI 开始接收或者发送,写 1 为 spi 开始工作,之后,自动归零                  |      |
|     |    | 1'b0: 停止 spi 工作                                         |      |
|     |    | 1'b1: 启动 spi 的一次发送或者接收,自动归零                             |      |
|     | 4  | 注: master 有效                                            |      |
|     |    | Motorola/TI/microwire 模式有效                              |      |

# 13.4.3 SPI 配置寄存器

## 表 110 SPI 配置寄存器

| 位       | 访问 | 操作说明 | 复位值   |
|---------|----|------|-------|
| [31:19] |    | RSV  | 13'h0 |



| [18:17] | RW | FRAM FORMAT                                        | 2'b0 |
|---------|----|----------------------------------------------------|------|
| [10,17] |    | 2'b00:motorola                                     |      |
|         |    | 2'b01:TI                                           |      |
|         |    | 2'b10:microwire                                    |      |
|         |    | 2'b11:RSV                                          |      |
|         |    | 选择 master 支持那个厂家的协议                                |      |
|         |    | 注: master 有效                                       |      |
| [16]    | RW |                                                    | 1'b0 |
| [10]    | RW | SPI_TX pin always driven                           | 100  |
|         |    | 1'b0: spi 输出只有在 spi_cs 有效时,被驱动,其它时间为三态             |      |
|         |    | 1'b1: spi 输出一直有驱动,即使没有数据传输                         |      |
|         |    | 注: master/slave 都有效                                |      |
| [15]    |    | Motorola/TI/microwire 模式有效                         | 1'b0 |
| [14:12] | RW | RSV                                                | 3'b0 |
| [14:12] | RW | cs hold, spi_cs 在数据传输完成后持续有效的时间,即 spi_cs 的 hold 时间 | 3 00 |
|         |    | 3'b000 >=1 个 APB 总线 CLK                            |      |
|         |    | 3'b001 >=2 个 APB 总线 CLK                            |      |
|         |    | 3'b010 >=4 个 APB 总线 CLK                            |      |
|         |    | 3'b011 >=8 个 APB 总线 CLK                            |      |
|         |    | 3'b100 >=16 个 APB 总线 CLK                           |      |
|         |    | 3'b101 >=32 个 APB 总线 CLK                           |      |
|         |    | 3'b110 >=64 个 APB 总线 CLK                           |      |
|         |    | 3'b111 >=127 个 APB 总线 CLK                          |      |
|         |    | 注: master 有效                                       |      |
|         |    | Motorola 模式有效                                      |      |
| [11:9]  | RW | cs setup, spi_cs 在数据传输前提前有效的时间,即 spi_cs 的 setup 时间 | 3'b0 |
|         |    | 3'b000 >=1 个 APB 总线 CLK                            |      |
|         |    | 3'b001 >=2 个 APB 总线 CLK                            |      |
|         |    | 3'b010 >=4 个 APB 总线 CLK                            |      |
|         | 4  | 3'b011 >=8 个 APB 总线 CLK                            |      |
|         |    | 3'b100 >=16 个 APB 总线 CLK                           |      |
|         |    | 3'b101 >=32 个 APB 总线 CLK                           |      |
|         |    | 3'b110 >=64 个 APB 总线 CLK                           |      |
|         |    | 3'b111 >=127 个 APB 总线 CLK                          |      |
|         |    | 注: master 有效                                       |      |



|       |    | Motorola 模式有效                                              |      |
|-------|----|------------------------------------------------------------|------|
| [8:7] | RW | SPI-out delay, SPI 数据输出相对与 SCK 的 delay,主要是为了 hold time 考虑。 | 2'b0 |
|       |    | [8:7] 系统时钟周期数(APB clock)                                   |      |
|       |    | 2'b00 0                                                    |      |
|       |    | 2'b01 1                                                    |      |
|       |    | 2'b10 2                                                    |      |
|       |    | 2'b11 3                                                    | 7    |
|       |    | 注: master/slave 都有效                                        |      |
|       |    | Motorola 模式有效                                              |      |
| [6:4] | RW | Frame delay,默认在一帧(spi_cs 有效期间)传输结束到下一帧开始的间隔为 SCK           | 3'b0 |
|       |    | 时钟周期的一半,即SPI_CS无效时间。但为了兼容性,此处可配置。默认至少0.5SCK                |      |
|       |    | [6:4] SCK clock                                            |      |
|       |    | 3'b000 0                                                   |      |
|       |    | 3'b001 2                                                   |      |
|       |    | 3'b010 4                                                   |      |
|       |    | 3'b011 8                                                   |      |
|       |    | 3'b100 16                                                  |      |
|       |    | 3'b101 32                                                  |      |
|       |    | 3'b110 64                                                  |      |
|       |    | 3'b111 127                                                 |      |
|       |    | 例如,按照 block 模式传输 128byte 的数据,数据传输完成后,会加入所设置的延              |      |
|       |    | 迟时间。                                                       |      |
|       |    | 注: master 有效                                               |      |
| [3]   | RW | Bigendian                                                  | 1'b0 |
|       |    | 1'b0: 数据格式采用小端模式,即传输过程中,先发低字节                              |      |
|       |    | 1'b1:数据格式采用大端模式,即传输过程中,先发高字节                               |      |
| [2]   | RW | MASTER/SLAVE                                               | 1'b1 |
|       |    | 1'b0: slave, 该设备是 slave                                    |      |
|       |    | 1'b1: master, 该设备是 master                                  |      |
|       |    | 注: master/slave 都有效                                        |      |
| [1]   | RW | SPI CPHA                                                   | 1'b0 |
|       |    | 1'b0: 传输模式 A                                               |      |
|       |    | 1'b1: 传输模式 B                                               |      |
|       |    | 注: master/slave 都有效                                        |      |



|     |    | Motorola 模式有效            |      |
|-----|----|--------------------------|------|
| [0] | RW | SPI CPOL,SCK 在 IDLE 时的极性 | 1'b0 |
|     |    | 1'b0: SCK IDLE 时为 0      |      |
|     |    | 1'b1: SCK IDLE 时为 1      |      |
|     |    | 注:master/slave 都有效       |      |
|     |    | Motorola 模式有效            |      |

# 13.4.4 时钟配置寄存器

## 表 111 SPI 时钟配置寄存器

| 位       | 访问 | 操作说明                                                   | 复位值   |
|---------|----|--------------------------------------------------------|-------|
| [31:16] |    | RSV                                                    | 16'h0 |
| [15:0]  | RW | Divider                                                | 16'h0 |
|         |    | $F_{SCK} = F_{APB\_CLK} / (2 \text{ x (Divider } +1))$ |       |
|         |    | 注: master 有效                                           |       |
|         |    | Motorola/TI/microwire 模式有效                             |       |

# 13.4.5 模式配置寄存器

## 表 112 SPI 模式配置寄存器

| 位      | 访问 | 操作说明                                                    | 复位值   |
|--------|----|---------------------------------------------------------|-------|
| [31:9] |    | RSV                                                     | 23'h0 |
| [8:6]  | RW | RxTrigger level                                         | 3'b0  |
|        |    | RX FIFO 存储的数据触发中断或者 DMA 请求的阈值: 0~7word                  |       |
|        |    | 只有 rxbuffer 中的数据大于 RxTrigger level,才会触发中断或者请求 DMA 搬移    |       |
|        |    | 注: master/slave 都有效                                     |       |
|        |    | Motorola/TI/microwire 模式有效                              |       |
| [5]    |    | RSV                                                     | 1'b0  |
| [4:2]  | RW | TxTrigger level                                         | 3'b0  |
|        |    | TX FIFO 存储的数据触发中断或者 DMA 请求的阈值: 0~7word                  |       |
|        |    | 只有 txbuffer 中的数据大于等于 TxTrigger level, 才会触发中断或者请求 DMA 搬移 |       |
|        |    | 注: master/slave 都有效                                     |       |
|        |    | Motorola/TI/microwire 模式有效                              |       |
| [1]    | RW | RxDMA On,采用 DMA 搬移数据使能                                  | 1'b0  |
|        |    | 1'b0: 不采用 DMA,                                          |       |
|        |    | 1'b1: 采用 DMA                                            |       |
|        |    | 注: master/slave 都有效                                     |       |



|     |    | Motorola/TI/microwire 模式有效 |      |
|-----|----|----------------------------|------|
| [0] | RW | TxDMA On,采用 DMA 搬移数据使能     | 1'b0 |
|     |    | 1'b0: 不采用 DMA,             |      |
|     |    | 1'b1: 采用 DMA               |      |
|     |    | 注:master/slave 都有效         |      |
|     |    | Motorola/TI/microwire 模式有效 |      |

## 13.4.6 中断控制寄存器

### 表 113 SPI 中断控制寄存器

| 位      | 访问 | 操作说明                                           | 复位值   |
|--------|----|------------------------------------------------|-------|
| [31:8] |    | RSV                                            | 24'h0 |
| [7]    | RW | IntEn_spi_timeout                              | 1'b1  |
|        |    | 1'b0: 允许产生 spi_timeout 中断                      |       |
|        |    | 1'b1: 不允许产生 spi_timeout 中断                     |       |
|        |    | 注:master/slave 都有效                             |       |
|        |    | Motorola/TI/microwire 模式有效                     |       |
| [6]    | RW | IntEn_spi_done                                 | 1'b1  |
|        |    | 1'b0: spi 发送或者接收完成,允许产生中断                      |       |
|        |    | 1'b1: spi 发送或者接收完成,不允许产生中断                     |       |
|        |    | 注: master/slave 都有效 Motorola/TI/microwire 模式有效 |       |
| [5]    | RW | IntEnRxOverrun                                 | 1'b1  |
|        |    | 1'b0: Rx FIFO overflow 中断使能                    |       |
|        |    | 1'bl: Rx FIFO overflow 中断不使能                   |       |
|        |    | 注:master/slave 都有效 Motorola/TI/microwire 模式有效  |       |
| [4]    | RW | IntEnRxUnderrun                                | 1'b1  |
|        |    | 1'b0: Rx FIFO underflow 中断不使能                  |       |
|        |    | 1'b1: Rx FIFO underflow 中断使能                   |       |
|        |    | 注:master/slave 都有效 Motorola/TI/microwire 模式有效  |       |
| [3]    | RW | IntEnTxOverrun                                 | 1'b1  |
|        |    | 1'b0: Tx FIFO overflow 中断使能                    |       |
|        |    | 1'b1: Tx FIFO overflow 中断不使能                   |       |
|        |    | 注: master/slave 都有效 Motorola/TI/microwire 模式有效 |       |
| [2]    | RW | IntEnTxUnderrun                                | 1'b1  |
|        |    | 1'b0: Tx FIFO underflow 中断使能                   |       |



|     |    | 1'b1: Tx FIFO underflow 中断不使能                 |      |
|-----|----|-----------------------------------------------|------|
|     |    | 注:master/slave 都有效 Motorola/TI/microwire 模式有效 |      |
| [1] | RW | IntEnRxFifoRdy                                | 1'b1 |
|     |    | 1'b0: Rx FIFO 有数据上传中断使能                       |      |
|     |    | 1'bl: Rx FIFO 有数据上传中断不使能                      |      |
|     |    | 注:master/slave 都有效 Motorola/TI/microwire 模式有效 |      |
| [0] | RW | IntEnTxFifoRdy                                | 1'b1 |
|     |    | 1'b0: Tx FIFO 可以向 TX FIFO 写数据中断使能             |      |
|     |    | 1'bl: Tx FIFO 可以向 TX FIFO 写数据中断不使能            |      |
|     |    | 注:master/slave 都有效 Motorola/TI/microwire 模式有效 |      |

# 13.4.7 中断状态寄存器

## 表 114 SPI 中断状态寄存器

| 位      | 访问 | 操作说明                                           | 复位值   |
|--------|----|------------------------------------------------|-------|
| [31:8] |    | RSV                                            | 24'h0 |
| [7]    | RW | spi_timeout                                    | 1'b0  |
|        |    | 1'b0: rxfifo 中没有结尾数据需要 CPU 取走                  |       |
|        |    | 1'bl: rxfifo 中有结尾数据需要 CPU 取走                   |       |
|        |    | 写1清零                                           |       |
|        |    | 注: master/slave 都有效 Motorola/TI/microwire 模式有效 |       |
| [6]    | RW | spi_done                                       | 1'b0  |
|        |    | 1'b0: SPI 发送或者接收没有完成                           |       |
|        |    | 1'b1: SPI 发送或者接收完成                             |       |
|        |    | 写1清零                                           |       |
|        |    | 注: master/slave 都有效 Motorola/TI/microwire 模式有效 |       |
| [5]    | RW | RxOverrun                                      | 1'b0  |
|        |    | 1'b0: Rx FIFO overflow                         |       |
|        |    | 1'b1: Rx FIFO overflow                         |       |
|        |    | 写 1 清零                                         |       |
|        |    | 注:master/slave 都有效 Motorola/TI/microwire 模式有效  |       |
| [4]    | RW | RxUnderrun                                     | 1'b0  |
|        |    | 1'b0: Rx FIFO underflow                        |       |
|        |    | 1'b1: Rx FIFO underflow                        |       |
|        |    | 写 1 清零                                         |       |



|     |    | 注: master/slave 都有效 Motorola/TI/microwire 模式有效       |      |
|-----|----|------------------------------------------------------|------|
| [3] | RW | TxOverrun                                            | 1'b0 |
|     |    | 1'b0: Tx FIFO overflow                               |      |
|     |    | 1'b1: Tx FIFO overflow                               |      |
|     |    | 写 1 清零                                               |      |
|     |    | 注: master/slave 都有效 Motorola/TI/microwire 模式有效       |      |
| [2] | RW | TxUnderrun                                           | 1'b0 |
|     |    | 1'b0: Tx FIFO underflow                              |      |
|     |    | 1'b1: Tx FIFO underflow                              |      |
|     |    | 写 1 清零                                               |      |
|     |    | 在 continue mode = 1 的情况下,永远不会产生该中断。                  |      |
|     |    | 注: master/slave 都有效 Motorola/TI/microwire 模式有效       |      |
| [1] | RW | RxFifoRdy                                            | 1'b0 |
|     |    | 1'b0: Rx FIFO 数据量<= RxTrigger level,不需要上传            |      |
|     |    | 1'b1: Rx FIFO 数据量> RxTrigger level,要求上传              |      |
|     |    | 写 1 清零                                               |      |
|     |    | 注: master/slave 都有效 Motorola/TI/microwire 模式有效       |      |
| [0] | RW | TxFifoRdy                                            | 1'b0 |
|     |    | 1'b0: Tx FIFO 数据量 > TxTrigger level,不可以向 TX FIFO 写数据 |      |
|     |    | 1'b1: Tx FIFO 数据量 <= TxTrigger level,可以向 TX FIFO 写数据 |      |
|     |    | 写 1 清零                                               |      |
|     |    | 注: master/slave 都有效 Motorola/TI/microwire 模式有效       |      |

# 13.4.8 SPI 状态寄存器

## 表 115 SPI 状态寄存器

| 位       | 访问 | 操作说明                                          | 复位值   |
|---------|----|-----------------------------------------------|-------|
| [31:13] |    | RSV                                           | 19'h0 |
| [12]    | RO | SPI Busy                                      | 1'b0  |
|         |    | 1'b0: SPI 没有发送和接收任务                           |       |
|         |    | 1'b1: SPI 处于发送或者接收过程                          |       |
|         |    | 注:master/slave 都有效 Motorola/TI/microwire 模式有效 |       |
| [11:6]  | RO | RX FIFO fill level                            | 6'h0  |
|         |    | Rx FIFO 中数据量,单位为字节                            |       |
|         |    | 注:master/slave 都有效 Motorola/TI/microwire 模式有效 |       |



| [5:0] | RO | Tx FIFO fill level                            | 6'h0 |
|-------|----|-----------------------------------------------|------|
|       |    | Tx FIFO 中数据量,单位为字节                            |      |
|       |    | 注:master/slave 都有效 Motorola/TI/microwire 模式有效 |      |

## 13.4.9 SPI 超时寄存器

### 表 116 SPI 超时寄存器

| 位      | 访问 | 操作说明                                                       | 复位值   |
|--------|----|------------------------------------------------------------|-------|
| [31]   | RW | spi_timer_en                                               | 1'b0  |
|        |    | 1'b0: 不允许 timer 计时                                         |       |
|        |    | 1'b1:允许 timer 计时                                           |       |
|        |    | 注: master/slave 都有效 Motorola/TI/microwire 模式有效             | 7     |
| [30:0] | RW | SPI_TIME_OUT                                               | 31'h0 |
|        |    | 当一次传输完成后,在接收通路 rxfifo 中,结尾的数据如果不能触发接收中断                    |       |
|        |    | RxFifoRdy 或者 DMA 请求时,需要采用计时机制来通知 CPU 搬走结尾数据。               |       |
|        |    | 具体方法: 当 rxfifo 处于 idle 状态下(没有读写操作,没有 dma 请求, cs 无效, rxfifo |       |
|        |    | 中有数据,且数据量小于等于 RxTrigger level),开始计数,达到本寄存器设置的值,            |       |
|        |    | 则触发 timeout 中断,请求 CPU 搬走结尾数据。                              |       |
|        |    |                                                            |       |
|        |    | 任何对 rxfifo 的读写操作都会清楚 timeout 计时器。                          |       |
|        |    | 所表示的时间为: T = SPI_TIME_OUT/F <sub>APB_CLK</sub>             |       |
|        |    | 注:master/slave 都有效 Motorola/TI/microwire 模式有效              |       |

# 13.4.10 数据发送寄存器

# 表 117 SPI 数据发送寄存器

| 位      | 访问 | 操作说明                       | 复位值   |
|--------|----|----------------------------|-------|
| [31:0] | RW | 向 Tx FIFO 写数据的窗口地址         | 32'h0 |
|        |    | 注:                         |       |
|        |    | master/slave 都有效           |       |
|        |    | Motorola/TI/microwire 模式有效 |       |

## 13.4.11传输模式寄存器

表 118 SPI 传输模式寄存器



| <u></u> 位 | 访问 | 操作说明                                                           | 复位值   |
|-----------|----|----------------------------------------------------------------|-------|
| [31:30]   |    | RSV                                                            | 16'd0 |
| [29:24]   | RW | TI_BLK_LEN                                                     | 6'd0  |
|           |    | 在 TI 的时序模式下,每个 block 传输的长度,即每次 CS 有效之后的传输数据长度。                 |       |
|           |    | 支持 4~32bit                                                     |       |
|           |    | 6'h4: 4bit 长数据                                                 |       |
|           |    | 6'h5: 5bit 长数据                                                 | 1     |
|           |    | 6'h6: 6bit 长数据                                                 |       |
|           |    |                                                                |       |
|           |    | 6'h20: 32bit 长数据                                               |       |
|           |    | 注: master 有效                                                   |       |
|           |    | TI 模式有效                                                        |       |
| [16]      | RW | MICRO_BURST                                                    | 1'b0  |
|           |    | 1b'1: Microwire 模式下,采用 burst 传输,即 Tx 发送控制字,Rx 接收数据,依次          |       |
|           |    | 交替进行,MICRO_CONTROL_LEN 表示的是控制字长度,MICRO_DAT_LEN 表               |       |
|           |    | 示的是发送或者接收字的长度, Tx/Rx length 表示的是整个传输过程中有效 sck,                 |       |
|           |    | burst 模式下,发送接收交替进行的次数为(Tx/Rx length)                           |       |
|           |    | /(MICRO_CONTROL_LEN+ MICRO_DAT_LEN+1)                          |       |
|           |    |                                                                |       |
|           |    | 1'b0: Microwire 模式下,不采用 burst 传输                               |       |
|           |    | 在此模式下,有两种情况                                                    |       |
|           |    | 1) tx_ch_on = 1, rx_ch_on = 0,此时,只有发送,MICRO_CONTROL_LEN 表示的是   |       |
|           |    | 控制字长度, Tx/Rx length 表示的是整个传输过程中有效 sck, 此时发送的数据长度               |       |
|           |    | 为 m*MICRO_DAT_LEN = Tx/Rx length - MICRO_CONTROL_LEN, 其中 m 表示发 |       |
|           |    | 送多少个(MICRO_DAT_LEN)长度的字                                        |       |
|           |    |                                                                |       |
|           |    | 2) tx_ch_on = 1, rx_ch_on = 1, 此时, Tx 发送控制字, Rx 接收数据,          |       |
|           |    | MICRO_CONTROL_LEN 表示的是控制字长度,Tx/Rx length 表示的是整个传输过             |       |
|           | 4  | 程中有效 sck , 接收数据长度为 m*MICRO_DAT_LEN = Tx/Rx                     |       |
|           |    | length-MICRO_CONTROL_LEN-1,其中 m 表示接收多少个(MICRO_DAT_LEN)         |       |
|           |    | 长度的字                                                           |       |
|           |    | 注:master 有效                                                    |       |
|           |    | microwire 模式有效                                                 |       |
| [13:8]    | RW | MICRO_DAT_LEN                                                  | 6'd0  |



|       |    | Microwire 模式下,在 burst 模式模式时,每个 burst 传输数据的长度 |            |
|-------|----|----------------------------------------------|------------|
|       |    | 从 1~32:                                      |            |
|       |    | 6'hl: lbit 长数据                               |            |
|       |    | 6'h2: 2bit 长数据                               |            |
|       |    | 6'h3: 3bit 长数据                               |            |
|       |    |                                              |            |
|       |    | 6'h20 32bit 长数据                              | <i>X</i> _ |
|       |    | 注: master 有效                                 |            |
|       |    | microwire 模式有效                               |            |
| [5:0] | RW | MICRO_CONTROL_LEN                            | 6'd0       |
|       |    | Microwire 模式下,命令字的长度                         |            |
|       |    | 从 1~32:                                      |            |
|       |    | 6'h1: 1bit 长命令                               |            |
|       |    | 6'h2: 2bit 长命令                               |            |
|       |    | 6'h3: 3bit 长命令                               |            |
|       |    |                                              |            |
|       |    | 6'h20 32bit 长命令                              |            |
|       |    | 注: master 有效                                 |            |
|       |    | microwire 模式有效                               |            |

# 13.4.12 数据长度寄存器

## 表 119 SPI 数据长度寄存器

| 位       | 访问  | 操作说明                                   | 复位值   |
|---------|-----|----------------------------------------|-------|
| [31:16] | RO  | 作为 slave 时,在 cs 有效期间,发送出去的数据长度,单位为 bit | 16'h0 |
|         | < 1 | 注: slave 有效                            |       |
|         |     | Motorola 模式有效                          |       |
| [15:0]  | RO  | 作为 slave 时,在 cs 有效期间,接收到的数据长度,单位为 bit  | 16'h0 |
|         |     | 注: slave 有效                            |       |
|         |     | Motorola 模式有效                          |       |

# 13.4.13 数据接收寄存器

## 表 120 SPI 数据接收寄存器

| 位      | 访问 | 操作说明               | 复位值   |
|--------|----|--------------------|-------|
| [31:0] | RO | 从 Rx FIFO 读数据的窗口地址 | 32'h0 |



|  | 注:master/slave 都有效         |  |
|--|----------------------------|--|
|  | Motorola/TI/microwire 模式有效 |  |



## 14 I2C 控制器

#### 14.1 功能概述

I2C 总线是一种简单、双向二线制同步串行总线。它只需要两根线即可在连接于总线上的器件之间传送信息。

主器件用于启动总线传送数据,并产生时钟以开放传送的器件,此时任何被寻址的器件均被认为是从器件.在总线上主和从、发和收的关系不是恒定的,而取决于此时数据传送方向。如果主机要发送数据给从器件,则主机首先寻址从器件,然后主动发送数据至从器件,最后由主机终止数据传送;如果主机要接收从器件的数据,首先由主器件寻址从器件.然后主机接收从器件发送的数据,最后由主机终止接收过程。在这种情况下.主机负责产生定时时钟和终止数据传送。

### 14.2 主要特性

- APB 总线协议标准接口
- 只可作为主设备控制器使用
- I2C 工作速率可配, 100KHz~400KHz
- 多路 GPIO 可复用成 I2C 的通信接口
- 可快速输出和检测时序信号

#### 14.3 功能描述

#### 14.3.1 传输速率选择

通过设置寄存器 PRERlo 和寄存器 PRERli 就可以将 I2C 总线上的数据传输速率配置在 100KHz 到 400KHz 之间的任意总线频率整数分频值。

#### 14.3.2 中断及启动停止可控

通过设置寄存器 CTR 的 Bit6 允许或者禁止 I2C 控制器产生中断,并且还可以通过设置 Bit7 来随时启动或者停止 I2C 控制器的工作。

### 14.3.3 快速输出及检测信号

通过设置寄存器 CR\_SR 的相应位可以使控制器快速输出或者检测总线 START 信号,总线 STOP 信号,总线 ACK 信号,总线 NACK 信号。在主模式下,I2C 接口启动数据传输并生成时钟信号。 一个串行数据传输始终以启动信号开始,以停止信号结束。一旦在总线上生成启动信号,就选择了主设备模式。





# 14.4 寄存器描述

# 14.4.1 寄存器列表

## 表 121 I2C 寄存器列表

| 偏移地址   | 名称        | 缩写      | 访问 | 描述                            | 复位值         |
|--------|-----------|---------|----|-------------------------------|-------------|
| 0X0000 | 时钟分频寄存器_1 | PRERlo  | RW | 存放低 8 位的分频值, 用以对 APB 总线时钟进行分频 | 0X0000_00FF |
| 0X0004 | 时钟分频寄存器_2 | PRERhi  | RW | 存放高 8 位的分频值, 用以对 APB 总线时钟进行分频 | 0X0000_00FF |
| 0X0008 | 控制寄存器     | CTR     | RW | 用以控制中断的使能以及 I2S 控制器的使能        | 0X0000_0040 |
| 0X000C | 数据寄存器     | TXR_RXR | RW | 用以存放待发送的数据或者接收<br>到的数据        | 0X0000_0000 |
| 0X0010 | 收发控制寄存器   | CR_SR   | RW | 用以控制一些数据读写相关的操作               | 0X0000_0000 |
| 0X0014 | TXR 读出寄存器 | TXR     | RO | 读取 I2C 发送时的 TXR 寄存器值          | 0X0000_0000 |
| 0X0018 | CR 读出寄存器  | CR      | RO | 读取 I2C 控制寄存器的设定值 CR           | 0X0000_0000 |

## 14.4.2 时钟分频寄存器\_1

### 表 122 I2C 时钟分频寄存器\_1

| 位       | 访问 | 操作说明                                                                                                                                                                            | 复位值   |
|---------|----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------|
| [31: 8] |    | 保留                                                                                                                                                                              |       |
| [7:0]   | RW | 时钟分频配置 prescale 的低 8bit。<br>例如:<br>apb_clk=40MHz, SCL=100KHz<br>prescale = (40*1000)/(5*100) - 1 = 16'd79<br>apb_clk = 40M, SCL=400K<br>prescale=(40*1000)/(5*400) - 1 = 16'd19 | 8'hff |

## 14.4.3 时钟分频寄存器\_2

## 表 123 I2C 时钟分频寄存器\_2

| 位       | 访问 | 操作说明                                                                                                                                 | 复位值   |
|---------|----|--------------------------------------------------------------------------------------------------------------------------------------|-------|
| [31: 8] |    | 保留                                                                                                                                   |       |
| [7:0]   | RW | 时钟分频配置 prescale 的高 8bit。<br>例如:<br>apb_clk=40MHz, SCL=100KHz<br>prescale = (40*1000)/(5*100) - 1 = 16'd79<br>apb_clk = 40M, SCL=400K | 8'hff |



|  | prescale=(40*1000)/(5*400) – 1 = 16'd19 | _ |
|--|-----------------------------------------|---|
|--|-----------------------------------------|---|

# 14.4.4 控制寄存器

### 表 124 I2C 控制寄存器

| 位      | 访问 | 操作说明          | 复位值  |
|--------|----|---------------|------|
| [31:8] |    | 保留            |      |
| [7]    | RW | I2C 使能控制,     | 1'b0 |
|        |    | 1'b0: 不使能     |      |
|        |    | 1'b1: 使能      |      |
| [6]    | RW | 中断 MASK,      | 1'b1 |
|        |    | 1'b0: 允许中断产生  |      |
|        |    | 1'b1: 不允许中断产生 |      |
| [5:0]  |    | 保留            |      |

## 14.4.5 数据寄存器

## 表 125 I2C 数据寄存器

| 位      | 访问 | 操作说明                | 复位值  |
|--------|----|---------------------|------|
| [31:8] |    | 保留                  |      |
| [7:0]  | WR | 写该寄存器时,为发送寄存器 TXR,  | 8'h0 |
|        |    | 表示下一个要发送的字节,        |      |
|        |    | 当为设备地址时,            |      |
|        |    | [0]: 1 时表示读,0 时表示写。 |      |
|        |    |                     |      |
|        |    | 读该寄存器时,为接收寄存器 RXR,  |      |
|        |    | 为最新从 I2C 上接收到的字节。   |      |

# 14.4.6 收发控制寄存器

## 表 126 I2C 收发控制寄存器

| 位      | 访问 | 操作说明                                                                            | 复位值  |
|--------|----|---------------------------------------------------------------------------------|------|
| [31:8] |    | 保留                                                                              |      |
| [7:0]  | WR | 写该寄存器时,为 CR, 功能如下:<br>[7]: STA, 控制产生 START 时序;<br>1'b0: 无效<br>1'b1: 产生 START 时序 | 8'h0 |
|        |    | [6]: STO, 控制产生 STOP 时序;<br>1'b0: 无效<br>1'b1: 产生 STOP 时序                         |      |



[5]: RD,从 SLAVE 读;

1'b0: 无效

1'b1:从 SLAVE 读

[4]: WR, 向 SLAVE 写;

1'b0: 无效

1'b1: 向 SLAVE 写

[3]: 控制向 SLAVE 送回 ACK/NACK;

1'b0: 回 ACK 1'b1: 回 NAK

[2:1]: 保留;

[0]: IACK,清除中断状态,1有效;

1'b0: 无效

1'b1:清除中断标志

读该寄存器时,为SR,功能如下:

[7]: RxACK,从 SLAVE 收到的 ACK/NACK 状态;

1'b0: 从 SLAVE 收到 ACK 1'b1: 从 SLAVE 收到 NAK

[6]: BUSY;

1'b0: STO 后置 0 1'b1: STA 后置 1

[5]: AL, Arbitration Lost, 此位保留;

[4:2]: 保留;

[1]: TIP;

1'b0: 无传输正在进行 1'b1: 有传输正在进行

[0]: IF, 中断状态位;

1'b0: 无中断产生

1'b1: 传输完成或者 AL 时置 1

### 14.4.7 TXR 读出寄存器

## 表 127 I2C TXR 读出寄存器

| 位      | 访问 | 操作说明            | 复位值  |
|--------|----|-----------------|------|
| [31:8] |    | 保留              |      |
| [7:0]  | RO | 只读,TXR 寄存器的读出值, | 8'h0 |



|  | 功能描述见 TXR_RXR 寄存器; |  |
|--|--------------------|--|
|--|--------------------|--|

# 14.4.8 CR 读出寄存器

## 表 128 I2C CR 读出寄存器

| 位      | 访问 | 操作说明             | 复位值  |
|--------|----|------------------|------|
| [31:8] |    | 保留               |      |
| [7:0]  | RO | 只读,CR 寄存器的读出值,   | 8'h0 |
|        |    | 功能描述见 CR_SR 寄存器; |      |



## 15 I2S 控制器

#### 15.1 功能概述

I2S(Inter-IC Sound)是针对数字音频设备(如 CD 播放器、数码音效处理器、数字电视音响系统)之间的音频数据传输而制定的一种总线标准。它采用了独立的导线传输时钟与数据信号的设计,通过将数据和时钟信号分离,避免了因时差诱发的失真,为用户节省了购买抵抗音频抖动的专业设备的费用。标准的 I2S 总线电缆是由 3 根串行导线组成的: 1 根是时分多路复用(简称 TDM)数据线; 1 根是字选择线; 1 根是时钟线。

#### 15.2 主要特性

- 实现 I2S 接口,支持 I2S 和 PCM 协议
- 支持 amba APB 总线接口, 32bit single 读写操作
- 支持主从模式
- 支持 8, 16, 24, 32 位宽, 最高采样频率为 128KHz
- 支持单声道和立体声模式
- 兼容 I2S 和 MSB justified 数据格式,兼容 PCM A/B 格式
- 支持 DMA 请求读写操作,只支持按字操作

#### 15.3 功能描述

#### 15.3.1 多种模式支持

通过设置 I2S Control 寄存器的 Bit[25:24]可以设置数据格式为 I2S 格式, MSB justified 格式, PCM A 格式, 或者 PCM B 格式; 通过设置 I2S Control 寄存器的 Bit[22]可以选择单声道或者立体声模式。通过设置 I2S Control 寄存器的 Bit[5:4]可以设置数据传输字的位宽,可以设置为 8bit, 16bit, 24bit, 32bit。

#### 15.3.2 零交叉检测

通过设置 I2S Control 寄存器的 Bit[17:16]可以设置是否启用左右声道的零交叉检测功能;通过设置 I2S\_IMASK 寄存器的 Bit[9:8]可以设置左右声道零交叉检测功能是否产生中断。若启用了检测功能,并且使了中断,则当检测到零交叉现象时,程序会执行中断子程序,同时 I2S\_INT\_FLAG 寄存器的 Bit[9:8] 的相应位会被置 1。

#### 15.3.3 高效的数据传输

FIFO 存储器是一个先入先出的双口缓冲器,即第一个进入其内的数据第一个被移出,其中一个存储器的输入口,另一个口是存储器的输出口。I2S 控制器集成了两个(收发各一个)深度均为8个字的 FIFO 存



贮器,以增加数据传输率、处理大量数据流、匹配具有不同传输率的系统,从而提高了系统性能。可以通过设置 I2S Control 寄存器的 Bit[14:12]和 Bit[11:9]可以设置 RXFIFO 和 TXFIFO 的 trigger level,以满足不同传输速率下的性能要求。FIFO 的 trigger level 被触发后,就可以触发中断或者 DMA,将数据从内存移到 TXFIFO 或者将将数据从 RXFIFO 搬移至内存。

## 15.4 寄存器描述

## 15.4.1 寄存器列表

#### 表 129 I2S 寄存器列表

| 偏移地址   | 名称      | 缩写           | 访问    | 描述                        | 复位值         |
|--------|---------|--------------|-------|---------------------------|-------------|
| 0X0000 | 控制寄存器   | I2S Control  | RW/RO | 控制 I2S 相关功能,详见下述章节;       | 0X0000_4800 |
| 0X0004 | 中断屏蔽寄存器 | I2S_IMASK    | RW    | 控制开启或关闭 I2S 中所有的中断        | 0X0000_03FF |
| 0X0008 | 中断标志寄存器 | I2S_INT_FLAG | RW/RO | 中断标志位,可用于查询中断是否产生及 清除相关中断 | 0X0000_0000 |
| 0X000c | 状态寄存器   | I2S_STATUS   | RO    | 用于查询 I2S 通信过程中 FIFO 的相关状态 | 0X0000_0000 |
| 0X0010 | 数据发送寄存器 | I2S_TX       | WO    | 控制器会将它里面的数据发送到总线上         | 0X0000_0000 |
| 0X0014 | 数据接收寄存器 | I2S_RX       | RO    | 控制器会将总线上的数据接收到它里面         | 0X0000_0000 |

## 15.4.2 控制寄存器

## 表 130 I2S 控制寄存器

| 位       | 访问 | 操作说明                                                                                            | 复位值  |
|---------|----|-------------------------------------------------------------------------------------------------|------|
| [31:27] | RO | RSV                                                                                             | 7'h0 |
| [26]    | RW | 超时计数控制位,当此位被置 1 并且传输进程被主设备强制停止时,将不发生接收完成(RXDONE)中断                                              | 1'h0 |
| [25:24] | RW | FORMAT 数据格式选择 2'b00: I2S 数据格式 2'b01: MSB Justified 数据格式 2'b10: PCM A 声音数据格式 2'b11: PCM B 声音数据格式 | 2'b0 |
| [23]    | RW | RXLCH<br>声道接收使能控制位<br>1'b0:使能接收右声道数据<br>1'b1:使能接收左声道数据<br>注意:只有选择 MONO_STEREO 的单声道模式时,此位才有效     | 1'b0 |



| [22] | RW | MONO_STEREO                                      | 1'b0 |
|------|----|--------------------------------------------------|------|
|      |    | 单声道立体声选择位                                        |      |
|      |    | 1'b0: 数据以立体声格式传输                                 |      |
|      |    | 1'b1: 数据以单声道格式传输                                 |      |
| [21] | RW | RXDMAEN                                          | 1'b0 |
|      |    | 接收 DMA 请求使能位                                     |      |
|      |    | 1'b0: 不使能发送 DMA 请求                               | 7    |
|      |    | 1'b1: 使能发送 DMA 请求                                |      |
|      |    | 注意: 当使能传输 DMA 请求并且 RXFIFO 中的字的个数等于或者大于 RXTH      |      |
|      |    | 时,I2S 控制器会向 DMA 发出传输请求直至 RXFIFO 为空才停止 DMA 传输。    |      |
| [20] | RW | TXDMAEN                                          | 1'b0 |
|      |    | 发送 DMA 请求使能位                                     |      |
|      |    | 1'b0: 不使能发送 DMA 请求                               |      |
|      |    | 1'b1: 使能发送 DMA 请求                                |      |
|      |    | 注意: 当使能传输 DMA 请求并且 TXFIFO 中的字的个数小于 TXTH 时,I2S 控制 |      |
|      |    | 器会向 DMA 发出传输请求直至 TXFIFO 满才停止 DMA 传输。             |      |
| [19] | WO | RXCLR                                            | 1'b0 |
|      |    | 清空 RXFIFO                                        |      |
|      |    | 1'b0: 无效                                         |      |
|      |    | 1'b1: 清空 RXFIFO                                  |      |
|      |    | 注意:写1清空RXFIFO,由硬件自动清空。读此位永远返回                    |      |
|      |    | 0                                                |      |
| [18] | WO | TXCLR                                            | 1'b0 |
|      |    | 清空 TXFIFO                                        |      |
|      |    | 1'b0: 无效                                         |      |
|      |    | 1'b1: 清空 TXFIFO                                  |      |
|      |    | 注意:写1清空TXFIFO,由硬件自动清空。读此位永远返回0                   |      |
| [17] | RW | LZCEN                                            | 1'b0 |
|      |    | 左声道零交叉检测使能控制位                                    |      |
|      |    | 1'b0: 停止左声道零交叉检测                                 |      |
|      |    | 1'b1: 使能左声道零交叉检测                                 |      |
| [16] | RW | RZCEN                                            | 1'b0 |
|      |    | 右声道零交叉检测使能控制位                                    |      |
|      |    | 1'b0: 停止右声道零交叉检测                                 |      |



|         |    | 1'b1: 使能右声道零交叉检测                                |      |
|---------|----|-------------------------------------------------|------|
| [15]    | RW | RSV                                             | 1'b0 |
| [14:12] | RW | RXTH                                            | 3'h4 |
|         |    | RXFIFO 阙值                                       |      |
|         |    | 3'b000: 设置阙值为 0 个字                              |      |
|         |    | 3'b000: 设置阙值为1个字                                |      |
|         |    |                                                 | 7    |
|         |    | 3'b111: 设置阙值为7个字                                |      |
|         |    | 注意: 当 RXFIFO 中现有的字等于或者多于 RXTH 的值时,RXTHIF 位会被置位。 |      |
|         |    | 此时可以根据设置来选择触发 RXDMA 或者 I2S 中断                   |      |
| [11:9]  | RW | тхтн                                            | 3'h4 |
|         |    | TXFIFO 阙值                                       |      |
|         |    | 3'b000: 设置阙值为 0 个字                              |      |
|         |    | 3'b000: 设置阙值为1个字                                |      |
|         |    |                                                 |      |
|         |    | 3'b111: 设置阙值为7个字                                |      |
|         |    | 注意: 当 TXFIFO 中现有的字等于或者少于 TXTH 的值时,TXTHIF 位会被置位。 |      |
|         |    | 此时可以根据设置来选择触发 TXDMA 或者 I2S 中断                   |      |
| [8]     | RW | clk_phase_sel                                   | 1'b0 |
|         |    | 选择时钟相位模式                                        |      |
|         |    | 1'b0: 默认模式                                      |      |
|         |    | 以上面提及的 I2S 总线时序展示                               |      |
|         |    | 1'b1: 反转模式                                      |      |
|         |    | 以上面提及的 I2S 总线时序的反转形式展示                          |      |
| [7:6]   | RW | RSV                                             | 2'h0 |
| [5:4]   | RW | WDWIDTH                                         | 2'b0 |
|         |    | 传输字长设置位                                         |      |
|         |    | 2'b00: 字长 8 bit                                 |      |
|         |    | 2'b01: 字长 16 bit                                |      |
|         |    | 2'b10: 字长 24 bit                                |      |
|         |    | 2'b11: 字长 32 bit                                |      |
| [3]     | RW | MUTE                                            | 1'b0 |
|         |    | 传输哑声使能标志位                                       |      |
|         |    | 1'b0: 从移位寄存器传输数据,正常操作模式                         |      |



|     |    | 1'b1: 将传输数据置 0, 使声音静音 |            |
|-----|----|-----------------------|------------|
| [2] | RW | RXEN                  | 1'b0       |
|     |    | 接收使能标志位               |            |
|     |    | 1'b0: 停止 I2S 数据接收     |            |
|     |    | 1'b1: 使能 I2S 数据接收     |            |
| [1] | RW | TXEN                  | 1'b0       |
|     |    | 传输使能标志位               | <i>X</i> _ |
|     |    | 1'b0: 停止 I2S 数据传输     |            |
|     |    | 1'b1: 使能 I2S 数据传输     |            |
| [0] | RW | 12SEN                 | 1'b0       |
|     |    | I2S 使能标志位             |            |
|     |    | 1'b0: 不使能             |            |
|     |    | 1'b1: 使能              |            |

# 15.4.3 中断屏蔽寄存器

# 表 131 I2S 中断屏蔽寄存器

| 位       | 访问 | 操作说明                      | 复位值   |
|---------|----|---------------------------|-------|
| [31:10] | RO | RSV                       | 22'h0 |
| [9]     | RW | LZCIMASK                  | 1'b1  |
|         |    | 左声道零交叉中断使能标志位             |       |
|         |    | 1'b0: 中断不使能               |       |
|         |    | 1'b1: 中断使能                |       |
|         |    | 当使能中断,并且检测到左声道上有零交叉时,产生中断 |       |
| [8]     | RW | RZCIMASK                  | 1'b1  |
|         |    | 右声道零交叉中断使能标志位             |       |
|         |    | 1'b0: 中断不使能               |       |
|         |    | 1'b1: 中断使能                |       |
|         |    | 当使能中断,并且检测到右声道上有零交叉时,产生中断 |       |
| [7]     | RW | TXDONEMASK                | 1'b1  |
|         |    | 发送完成中断使能位                 |       |
|         |    | 1'b0: 中断不使能               |       |
|         |    | 1'bl: 中断使能                |       |
|         |    | 当使能中断,并且 TXFIFO 为空时,产生中断  |       |
| [6]     | RW | TXTHIMASK                 | 1'b1  |



|     |     | TWENDO WE ALM CLAY C                           |      |
|-----|-----|------------------------------------------------|------|
|     |     | TXFIFO 阙值中断使能位                                 |      |
|     |     | 1'b0: 中断不使能                                    |      |
|     |     | 1'b1: 中断使能                                     |      |
|     |     | 当使能中断,并且 TXFIFO 中的数据数等于或者小于 TXTH 时,产生中断        |      |
| [5] | RW  | TXOVIMASK                                      | 1'b1 |
|     |     | TXFIFO 溢出中断使能位                                 |      |
|     |     | 1'b0: 中断不使能                                    | 1 -  |
|     |     | 1'b1: 中断使能                                     |      |
|     |     | 注意: 当使能中断,TXFIFO满,CPU再向TXFIFO中写数据时,TXOVIF标志位   |      |
|     |     | 将会被置位                                          |      |
| [4] | RW  | TXUDIMASK                                      | 1'b1 |
|     |     | TXFIFO 下溢中断使能位                                 |      |
|     |     | 1'b0: 中断不使能                                    |      |
|     |     | 1'b1: 中断使能                                     |      |
|     |     | 注意: 当使能 TXFIFO 下溢中断,并且检测到 TXUDIF 为 1 时,将产生下溢中断 |      |
| [3] | RW  | RXDONEMASK                                     | 1'b1 |
|     |     | 接收完成中断使能标志位                                    |      |
|     |     | 1'b0: 中断不使能                                    |      |
|     |     | 1'b1: 中断使能                                     |      |
|     |     | 当使能接收完成中断,并且接收过程完成时,将产生接收完成中断                  |      |
| [2] | RW  | RXTHIMASK                                      | 1'b1 |
|     |     | RXFIFO 阙值中断使能标志位                               |      |
|     |     | 1'b0: 中断不使能                                    |      |
|     |     | 1'b1: 中断使能                                     |      |
|     |     | 当使能 RXFIFO 阙值中断,并且 RXFIFO 中的数据个数等于或者多于阙值数时,产   |      |
|     | < 1 | 生生 RX 中断                                       |      |
| [1] | RW  | RXOVIMASK                                      | 1'b1 |
|     |     | RXFIFO 溢出中断使能位                                 |      |
|     |     | 1'b0: 中断不使能                                    |      |
|     |     | 1'b1: 中断使能                                     |      |
|     |     | 注意: 当使能 RXFIFO 流出中断,并且检测到 TXOVIF 为 1 时,将产生溢出中断 |      |
| [0] | RW  | RXUDIMASK                                      | 1'b1 |
|     |     | RXFIFO 下溢中断使能位                                 |      |
|     |     | 1'b0: 中断不使能                                    |      |
|     |     | 1 000 T 19/1 T IXIII                           |      |



| 1'b1: 中断使能                                     |  |
|------------------------------------------------|--|
| 注意: 当使能 RXFIFO 下溢中断,并且检测到 TXUDIF 为 1 时,将产生下溢中断 |  |

# 15.4.4 中断标志寄存器

## 表 132 I2S 中断标志寄存器

| 位       | 访问 | 操作说明                         | 复位值   |
|---------|----|------------------------------|-------|
| [31:13] | RO | RSV                          | 19'h0 |
| [12]    | RO | TXIF                         | 1'b0  |
|         |    | I2S 发送中断标志                   |       |
|         |    | 1'b0: 未发生 I2S 中断             |       |
|         |    | 1'b1: I2S 有发送中断产生            |       |
| [11]    | RO | RXIF                         | 1'b0  |
|         |    | I2S 接收中断标志                   |       |
|         |    | 1'b0: 未发生 I2S 中断             |       |
|         |    | 1'b1: I2S 有接收中断产生            |       |
| [10]    | RO | I2SIF                        | 1'b0  |
|         |    | I2S 中断标志位                    |       |
|         |    | 1'b0: 未发生 I2S 中断             |       |
|         |    | 1'b1: I2S 有中断产生              |       |
|         |    | 注意: 只要 RX 或者 TX 之一有中断,此位就会置位 |       |
| [9]     | RW | LZCIF                        | 1'b0  |
|         |    | 左声道零交叉检测标志                   |       |
|         |    | 此位指示左通道下一个样本数据符号位改变或所有数据位为零。 |       |
|         |    | 1'b0: 未检测到零交叉                |       |
|         |    | 1'b1: 检测到零交叉                 |       |
|         |    | 注意: 写 1 来清除中断标志              |       |
| [8]     | RW | RZCIF                        | 1'b0  |
|         |    | 右声道零交叉检测标志                   |       |
|         |    | 此位指示右通道下一个样本数据符号位改变或所有数据位为零。 |       |
|         |    | 1'b0: 未检测到零交叉                |       |
|         |    | 1'b1: 检测到零交叉                 |       |
|         |    | 注意: 写 1 来清除中断标志              |       |
| [7]     | RW | TXDONEIF                     | 1'b0  |
|         |    | 发送完成中断标志                     |       |



|     |    | 1210 土地华兴土克西                                     |      |
|-----|----|--------------------------------------------------|------|
|     |    | 1'b0: 本次发送未完成                                    |      |
|     |    | 1'b1: 本次发送完成                                     |      |
|     |    | 注意:写1来清除中断标志                                     |      |
| [6] | RO | TXTHIF                                           | 1'b0 |
|     |    | RXFIFO 中断标志                                      |      |
|     |    | l'b0: TXFIFO 中的字个数大于阙值                           |      |
|     |    | l'b1: TXFIFO 中的字个数小于或等于于阙值.                      | 1 -  |
|     |    | 注意: 当 TXFIFO 中字的个数(TXCNT)等于或者少于 TXTH 设置的阙值时,这个位  | 1    |
|     |    | 会被置 1,直至向 TXFIFO 中的写入数据并且 TXCNT 的值大于 TXTH 的值后,它  |      |
|     |    | 才会变回 0。                                          |      |
| [5] | RW | TXOVIF                                           | 1'b0 |
|     |    | TXFIFO 溢出中断标志                                    |      |
|     |    | 1'b0: TXFIFO 没有发生溢出中断                            |      |
|     |    | 1'b1: TXFIFO 发生了溢出中断                             |      |
|     |    | 注意: 写1来清除中断标志                                    |      |
| [4] | RW | TXUDIF                                           | 1'b0 |
|     |    | TXFIFO 下溢中断标志                                    |      |
|     |    | 1'b0: TXFIFO 没有发生下溢中断                            |      |
|     |    | 1'b1: TXFIFO 发生了下溢中断                             |      |
|     |    | 注意: 写1来清除中断标志                                    |      |
| [3] | RW | RXDONEIF                                         | 1'b0 |
|     |    | 接收完成中断标志                                         |      |
|     |    | 1'b0: 本次接收未完成                                    |      |
|     |    | 1'b1: 本次接收完成                                     |      |
|     |    | 注意: 写1来清除中断标志                                    |      |
| [2] | RO | RXTHIF                                           | 1'b0 |
|     |    | RXFIFO 中断标志                                      |      |
|     |    | 1'b0: RXFIFO 中的字个数小于阙值                           |      |
|     |    | 1'b1: RXFIFO 中的字个数等于或大于阙值.                       |      |
|     |    | 注意: 当 RXFIFO 中字的个数等于或者多于 RXTH 设置的阙值时,这个位会被置 1,   |      |
|     |    | 直至 RXFIFO 中的数据被读出并且 RXCNT 的值小于 RXTH 的值后,它才会变回 0。 |      |
| [1] | RW | RXOVIF                                           | 1'b0 |
|     |    | RXFIFO 溢出中断标志                                    |      |
|     |    | 1'b0: RXFIFO 没有发生溢出中断                            |      |
|     |    | 171                                              |      |



| ·   |    | 1'b1: RXFIFO 发生了溢出中断  |            |
|-----|----|-----------------------|------------|
|     |    | 注意: 写1来清除溢出中断         |            |
| [0] | RW | RXUDIF                | 1'b0       |
|     |    | RXFIFO 下溢中断标志         |            |
|     |    | 1'b0: RXFIFO 没有发生下溢中断 |            |
|     |    | 1'bl: RXFIFO 发生了下溢中断  |            |
|     |    | 注意: 写1来清除下溢中断         | <i>X</i> _ |

# 15.4.5 状态寄存器

# 表 133 I2S 状态寄存器

| 位       | 访问 | 操作说明                           | 复位值   |  |  |  |
|---------|----|--------------------------------|-------|--|--|--|
| [31:10] | RO | RSV                            | 22'h0 |  |  |  |
| [9:8]   | RO | VALIDBYTE                      | 2'h0  |  |  |  |
|         |    | 最后一个字中可用的字节数。                  |       |  |  |  |
|         |    | 2'b00:接收完成后,RXFIFO 中所有的字节都是可用的 |       |  |  |  |
|         |    | 2'b01:接收完成后,RXFIFO中有1个字节是可用的   |       |  |  |  |
|         |    | 2'b10:接收完成后,RXFIFO中有2个字节是可用的   |       |  |  |  |
|         |    | 2'b11:接收完成后,RXFIFO中有3个字节是可用的   |       |  |  |  |
| [7:4]   | RO | TXCNT                          | 4'h0  |  |  |  |
|         |    | 记录当前时刻 TXFIFO 中字的个数。           |       |  |  |  |
|         |    | 4'b0000: 没有数据                  |       |  |  |  |
|         |    | 4'b0001: 有1个字                  |       |  |  |  |
|         |    |                                |       |  |  |  |
|         |    | 4'b1000: 有 8 个字                |       |  |  |  |
| [3:0]   | RO | RXCNT                          | 4'h0  |  |  |  |
|         |    | 记录当前时刻 RXFIFO 中字的个数。           |       |  |  |  |
|         |    | 4'b0000: 没有数据                  |       |  |  |  |
|         |    | 4'b0001: 有1个字                  |       |  |  |  |
|         |    |                                |       |  |  |  |
|         |    | 4'b1000: 有 8 个字                |       |  |  |  |



# 15.4.6 数据发送寄存器

## 表 134 I2S 数据发送寄存器

| 位      | 访问 | 操作说明                                           | 复位值   |
|--------|----|------------------------------------------------|-------|
| [31:0] | WO | TXFIFO                                         | 32'h0 |
|        |    | I2S内置了8个字长度的FIFO用于存贮待发送的数据。每次向TXFIFO中写一个字,     |       |
|        |    | TXFIFO 中的字就增加一个。I2S 控制器会自动将先进入 TXFIFO 中的字发送出去。 |       |

# 15.4.7 数据接收寄存器

## 表 135 I2S 数据接收寄存器

| 位      | 访问 | 操作说明                                            | 复位值   |
|--------|----|-------------------------------------------------|-------|
| [31:0] | RO | RXFIFO                                          | 32'h0 |
|        |    | I2S 内置了 8 个字长度的 FIFO 用于存贮接收到的数据。每次从 RXFIFO 中读取一 |       |
|        |    | 个字,RXFIFO 中的字就会少一个。                             |       |



### 16 UART 模块

#### 16.1功能概述

UART 是一种通用串行数据总线,用于异步通信。该总线支持双向通信,可以实现全双工传输和接收。

W600 共 2 组普通 UART 口(uart0 和 uart1),通过精细的时钟分频组合可以实现各种波特率的设置,最大可支持 2Mbps 的通信速率。W600 UART 能和硬件 DMA 配合使用,实现数据的高效异步传输。

#### 16.2主要特性

- 符合 APB 总线接口协议,全双工异步通信方式
- 支持中断或轮询工作方式
- 支持 DMA Byte 传输模式,发送接收各 32-byte FIFO
- 波特率可编程,最大支持 2Mbps
- 5-8bit 数据长度,以及 parity 极性可配置
- 1 或 2 个 stop 位可配置
- 支持 RTS/CTS 流控
- 支持 Break 帧发送与接收
- 支持 Overrun, parity error, frame error, rx break frame 中断指示

#### 16.3功能描述

#### 16.3.1 UART 波特率

异步通信因为两边没有同一时钟源作参考,需要通信双方按照协商好的波特率来发送和接收数据。W600 可以通过波特率设置寄存器 BAUD\_RATE\_CTRL 寄存器来实现精细的波特率控制。BAUD\_RATE\_CTRL[15:0]命名为 ubdiv,BAUD\_RATE\_CTRL[19:16]命名为 ubdiv\_frac,需要设置的波特率 baudrate,计算公式如下:

```
ubdiv = apbclk / (16 * baudrate) – 1 //取整数
ubdiv_frac = (apbclk % (baudrate * 16)) / baudrate //取整数
以 APB 时钟 40MHz,波特率 19200bps 为例:
ubdiv = 40000000 / (16 * 19200) – 1 = 129
ubdiv_frac = (40000000 % (19200* 16)) / 19200 = 3
```

根据以上公式计算 APB 时钟 40MHz, 波特率 19200bps 的情况下,波特率寄存器应该设置为: BAUD\_RATE\_CTRL =  $(3<<16) \mid 129 = 0x0003\_0081$ 。



#### 16.3.2 UART 数据格式

#### ● 数据长度

W600 的 UART 支持支持 5bit、6bit、7bit、8bit 的数据长度可配置。关于数据长度的定义如下:

8bit 单数据长度



图 29 UARI 数据以及

正常的 UART 通信是由 1bit 起始位,1bit 停止位再加中间的数据位,而中间的数据位是可以配置的,W600 支持 5bit、6bit、7bit、8bit 4 种长度的数据位可配置,可根据实际应用来选择数据位长度。

#### ● 停止位

W600 的 UART 支持 1bit 停止位和 2bit 停止位可配置,可根据实际需要配置,如下:

1bit 停止位



#### ● 奇偶检验位

奇偶校验位的作用是为了校验数据的正确性,W600可以设置奇校验、偶校验和无校验。

奇校验的计算方法:如果当前数据位 1 的个数是奇数个,奇校验位为 0,如果当前数据为 1 的个数是偶数个,奇校验位为 1。总之保证奇数个 1。

偶校验的计算方法:如果当前数据位 1 的个数是奇数个,偶校验位为 1,如果当前数据为 1 的个数是偶数个,偶校验位为 0。总之保证偶数个 1。



#### 8bit 单数据长度+奇检验



图 31 UART 奇偶校验位

### 16.3.3 UART 硬件流控

W600 UART 支持 RTS/CTS 方式的硬件流控。流控的主要目的是为了防止 UART fifo 里的数据因为软件来不及处理而造成丢失,RTS 和 CTS 是对应使用的,如下图:



图 32 UART 硬件流控连接

W600 的硬件流控是通过 AUTO\_FLOW\_CTRL 寄存器来控制的。当硬件流控 AUTO\_FLOW\_CTRL[0] 为 1 时,W600 会根据 AUTO\_FLOW\_CTRL[4:2]设定的 rxfifo 中的数据个数来进行流控设置,大于设定个数,RTS 拉高,其他设备则不再给 W600 发送数据,小于设定个数 RTS 拉低,其他设备继续给 W600 发送数据。当 AUTO\_FLOW\_CTRL[0]为 0 时,软件通过 AUTO\_FLOW\_CTRL[1]来设定 RTS 的高低。

W600 发送数据时,可以通过中断判断当前 CTS 是否发生变化,并通过 FIFO\_STATUS[12]查询 CTS 状态,来决定是否继续给其他设备发送数据。

## 16.3.4 UART DMA 传输

W600 的 UART 支持 DMA 传输模式,DMA 传输时需要配置 UART 寄存器列表里面的 DMA\_CTRL 寄存器来打开 UART 的 DMA 使能。同时需要配置 UART\_FIFO\_CTRL 配置 txfifo、rxfifo 中剩余多少个字节触发 DMA 搬运。

DMA 的源或目的地址设置为 TX\_DATA\_WINDOW 或 RX\_DATA\_WIDNOW, 其他 DMA 寄存器的设置参考 DMA 寄存器章节。

注意: UART DMA 传输只能设置为 Byte 模式,不支持 half\_word 和 word 传输模式。



## 16.3.5 UART 中断

UART 支持中断操作模式,包括 fifo 空, fifo 达到设定触发值, CTS 变化, 出错等都会产生 UART 中断, 可以通过 INT\_MASK 寄存器来设置需要的中断。

当 UART 中断产生后,可以通过 INT\_SRC 来查询当前的中断状态,触发中断的原因。软件写 1 清 0。

### 16.4寄存器描述

### 16.4.1 寄存器列表

表 136 UART 寄存器列表

| 偏移地址    | 名称         | 缩写             | 访问     | 描述                  | 复位值         |
|---------|------------|----------------|--------|---------------------|-------------|
| MUDARAT | 711/47     | >II →          | 60 1-3 | 1111/22             | 交匹區         |
| 0X0000  | 数据流控制寄存器   | UART_LINE_CTRL | RW     | uart 通信的数据格式设置      | 0X0000_000B |
| 0X0004  | 自动硬件流控寄存器  | AUTO_FLOW_CTRL | RW     | uart rts/cts 硬件流控设置 | 0X0000_0014 |
| 0X0008  | DMA 设置寄存器  | DMA_CTRL       | RW     | uart dma 传输模式设置     | 0X0000_0024 |
| 0X000C  | FIFO 控制寄存器 | UART_FIFO_CTRL | RW     | 设置 uart fifo 触发等级   | 0X0000_0014 |
| 0X0010  | 波特率控制寄存器   | BAUD_RATE_CTRL | RW     | 设置 uart 通信波特率       | 0X0003_0081 |
| 0X0014  | 中断屏蔽寄存器    | INT_MASK       | RW     | 设置 uart 需要使用的中断     | 0X0000_01FF |
| 0X0018  | 中断状态寄存器    | INT_SRC        | RW     | uart 中断状态指示         | 0X0000_0000 |
| 0X001C  | FIFO 状态寄存器 | FIFO_STATUS    | RW     | fifo 状态,cts 状态查询    | 0X0000_1000 |
| 0X0020  | TX 起始地址寄存器 | TX_DATA_WINDOW | wo     |                     | 0X0000_0000 |
| 0X0024  | 保留         | - X2/          |        |                     |             |
| 0X0028  | 保留         |                |        |                     |             |
| 0X002C  | 保留         |                |        |                     |             |
| 0X0030  | RX 起始地址寄存器 | RX_DATA_WINDOW | RO     |                     | 0X0000_0000 |
| 0X0034  | 保留         | XXI            |        |                     |             |
| 0X0038  | 保留         | 7              |        |                     |             |
| 0X003C  | 保留         |                |        |                     |             |

## 16.4.2 数据流控制寄存器

表 137 UART 数据流控制寄存器

| 位       | 访问 | 操作说明                                                                 | 复位值  |
|---------|----|----------------------------------------------------------------------|------|
| [31: 8] |    | 保留                                                                   |      |
| [7]     | RW | uart_rx_enable<br>接收使能,高有效                                           | 1'b0 |
| [6]     | RW | uart_tx_enable<br>发送使能,高有效。                                          | 1'b0 |
| [5]     | RW | send break enable<br>发送 break 数据包。Uart 会在该为被置位后发送完一个 break 数据包,发送完成后 | 1'b0 |



|       |    | 自动清 0。       |      |
|-------|----|--------------|------|
|       |    | parity 极性    | 1'b0 |
| [4]   | RW | 1'b0: 偶校验    |      |
|       |    | 1'b1: 奇校验    |      |
| F21   | RW | parity en    | 1'b1 |
| [3]   | RW | 奇偶检验使能,高有效   |      |
|       | RW | stop bit 个数  | 1'b0 |
| [2]   |    | 1'b0: 1 个停止位 |      |
|       |    | 1'b1: 2 个停止位 | // - |
|       |    | uart 比特长度。   | 2'h3 |
|       | RW | 2'h0: 5bit   |      |
| [1:0] |    | 2'h1: 6bit   |      |
|       |    | 2'h2: 7bit   |      |
|       |    | 2'h3: 8bit   |      |

# 16.4.3 自动硬件流控寄存器

## 表 138 UART 自动硬件流控寄存器

| 位       | 访问   | 操作说明                                              | 复位值   |
|---------|------|---------------------------------------------------|-------|
|         | ,,,, |                                                   | 23,—2 |
| [31: 5] |      | 保留                                                |       |
|         |      | RTS trigger level                                 | 3'h5  |
|         |      | 在 afc_enable 有效时,决定何时需要将 RTS 置无效。                 |       |
|         |      | 3'h0: rxfifo 有 4 个以上字节                            |       |
|         |      | 3'h1: rxfifo 有 8 个以上字节                            |       |
| F4 21   | RW   | 3'h2: rxfifo 有 12 个以上字节                           |       |
| [4:2]   |      | 3'h3: rxfifo 有 16 个以上字节                           |       |
|         |      | 3'h4: rxfifo 有 20 个以上字节                           |       |
|         |      | 3'h5: rxfifo 有 24 个以上字节                           |       |
|         |      | 3'h6: rxfifo 有 28 个以上字节                           |       |
|         | < 1  | 3'h7: rxfifo 有 31 个以上字节                           |       |
|         |      | RTS set                                           | 1'b0  |
| [1]     | RW   | 当 AFC_enable 无效时,软件可以通过设置此位来完成接收流量控制。当 AFC_enable |       |
|         |      | 有效时,此位不关心。                                        |       |
| [0]     | DW   | afc enable                                        | 1'b0  |
| [0]     | RW   | 1'b1:有效,接收条件 rts 使用 rts_trigger_level 控制产生。       |       |

# 16.4.4 DMA 设置寄存器

## 表 139 UART DMA 设置寄存器

|  | 访问操作说明 | 复位值 |
|--|--------|-----|
|--|--------|-----|



| [31: 8] |    | 保留                                                       |       |
|---------|----|----------------------------------------------------------|-------|
|         |    | rxfifo timeout num                                       | 5'h04 |
|         |    | rxfifo 中存在数据小于 rxfifo_trigger_level 情况下,如果 N 个包的时间内,没有接收 |       |
| [7:3]   | RW | 到新的数据时,产生 rxfifo timeout 中断。                             |       |
|         |    | 该计时功能使能后,无论是第一次计时还是上一次计时完成,都只在接收到至少1                     |       |
|         |    | 个包后才开始计时                                                 |       |
| [2]     | RW | rxfifo timeout en                                        | 1'b1  |
| [2]     | KW | rxfifo 超时使能                                              |       |
|         |    | rx dma enable                                            | 1'b0  |
| [1]     | RW | 接收 DMA 使能,高有效。                                           | 1     |
|         |    | 0:表示接收过程使用中断。                                            |       |
|         |    | tx dma enable                                            | 1'b0  |
| [0]     | RW | 发送 DMA 使能,高有效。                                           |       |
|         |    | 0:表示发送过程使用中断。                                            |       |

# 16.4.5 FIFO 控制寄存器

## 表 140 UART FIFO 控制寄存器

| 位       | 访问 | 操作说明                                                                                                                             | 复位值  |
|---------|----|----------------------------------------------------------------------------------------------------------------------------------|------|
| [31: 6] |    | 保留                                                                                                                               |      |
| [5:4]   | RW | rxfifo trigger level<br>当 rxfifo 中数据字节数大于等于该值时,触发中断,或者触发 rxdma req。<br>2'h0: 1byte<br>2'h1: 4byte<br>2'h2: 8byte<br>2'h3: 16byte | 2'h1 |
| [3:2]   | RW | txfifo trigger level<br>当 txfifo 中数据字节数小于等于该值时,触发中断,或者触发 txdma req。<br>2'h0: empty<br>2'h1: 4byte<br>2'h2: 8byte<br>2'h3: 16byte | 2'h1 |
| [1]     | RW | rxfifo reset<br>复位 rxfifo,将 rxfifo 状态清空                                                                                          | 1'b0 |
| [0]     | RW | txfifo reset<br>复位 txfifo,将 txfifo 状态清空                                                                                          | 1'b0 |

# 16.4.6 波特率控制寄存器

## 表 141 UART 波特率控制寄存器

| 位       | 访问 | 操作说明 | 复位值 |
|---------|----|------|-----|
| [31:20] |    | 保留   |     |



| [19:16] | RW | ubdiv_frac<br>系统时钟除以 16 倍波特率时钟商的小数部分指示。具体值为 frac×16。<br>(参考章节 2.3.2,波特率计算方法)               | 4'h3   |
|---------|----|--------------------------------------------------------------------------------------------|--------|
| [15: 0] | RW | ubdiv<br>系统时钟除以 16 倍波特率时钟商的整数部分减 1。<br>默认系统时钟为 40MHz, 波特率为 19200。<br>(参考章节 2.3.2, 波特率计算方法) | 16'h81 |

## 16.4.7 中断屏蔽寄存器

#### 表 142 UART 中断屏蔽寄存器

| 位       | 访问 | 操作说明                                                 | 复位值  |
|---------|----|------------------------------------------------------|------|
| [31: 9] |    | 保留                                                   |      |
| [8]     | RW | overrun error int mask, rxfifo 溢出中断屏蔽位,高有效。          | 1'b1 |
| [7]     | RW | parity error int mask,奇偶检验中断屏蔽位,高有效。                 | 1'b1 |
| [6]     | RW | frame error int mask,数据帧出错中断屏蔽位,高有效。                 | 1'b1 |
| [5]     | RW | break detect int mask,break 信号检测中断屏蔽位,高有效。           | 1'b1 |
| [4]     | RW | cts changed indicate mask,CTS 信号变化中断屏蔽位,高有效。         | 1'b1 |
| [3]     | RW | rxfifo data timeout int mask,rxfifo 接收数据超时中断屏蔽位,高有效。 | 1'b1 |
| [2]     | RW | rxfifo trigger level int mask,rxfifo 达到触发值中断屏蔽位,高有效。 | 1'b1 |
| [1]     | RW | txfifo trigger level int mask,txfifo 达到触发值中断屏蔽位,高有效。 | 1'b1 |
| [0]     | RW | txfifo empty int mask,txfifo 为空中断屏蔽位,高有效。            | 1'b1 |

## 16.4.8 中断状态寄存器

#### 表 143 UART 中断状态寄存器

| 位       | 访问 | 操作说明                            | 复位值  |
|---------|----|---------------------------------|------|
| [31: 9] |    | 保留                              |      |
|         |    | overrun error                   | 1'b0 |
| [8]     | RW | rxfifo 出现溢出。                    |      |
|         |    | 软件主动写 1 清 0。                    |      |
|         |    | parity error                    | 1'b0 |
| [7]     | RW | 接收到的包校验位错误。                     |      |
| [7]     |    | DMA 情况下,此中断仍会产生。但 DMA 操作不关心此中断。 |      |
|         |    | 软件主动写 1 清 0。                    |      |
|         |    | frame error                     | 1'b0 |
| [6]     | RW | 接收到的包停止位错误。                     |      |
| [6]     | KW | DMA 情况下,此中断仍会产生。但 DMA 操作不关心此中断。 |      |
|         |    | 软件主动写 1 清 0。                    |      |
| [5]     | RW | break detect                    | 1'b0 |
| [5]     | KW | 接收到 break 包。                    |      |



|     |     | DMA 情况下,此中断仍会产生。但 DMA 操作不关心此中断。                          |      |
|-----|-----|----------------------------------------------------------|------|
|     |     |                                                          |      |
|     |     | 软件主动写 1 清 0。                                             |      |
|     |     | cts changed                                              | 1'b0 |
| [4] | RW  | cts 信号变化则产生此中断。                                          |      |
|     |     | 软件主动写 1 清 0。                                             |      |
|     |     | rxfifo data timeout                                      | 1'b0 |
| 503 | DIV | rxfifo 中数据长度小于 rxfifo trigger level 但 N 个数据周期没有接收到任何数据,则 |      |
| [3] | RW  | 产生中断。                                                    |      |
|     |     | 软件主动写 1 清 0。                                             |      |
|     |     | rxfifo trigger level interrupt                           | 1'b0 |
|     |     | 当 rxfifo 中数据个数由小于 rxfifo trigger level 中指定的数变成大于或等于该数时,  |      |
| [2] | RW  | 产生此中断。                                                   |      |
|     |     | 此时应该根据 rxfifo count 确定当前数据帧大小。                           |      |
|     |     | 软件主动写 1 清 0。                                             |      |
|     |     | txfifo trigger level interrupt                           | 1'b0 |
| 543 |     | 当 txfifo 中数据个数由大于 txfifo trigger level 中指定的数变成小于或等于该数时,  |      |
| [1] | RW  | 产生中断。                                                    |      |
|     |     | 软件主动写 1 清 0。                                             |      |
|     |     | tx fifo empty interrupt                                  | 1'b0 |
| [0] | RW  | 当发送完成当前包,并且 txfifo 为空时,产生此中断。                            |      |
|     |     | 软件主动写 1 清 0。                                             |      |

## 16.4.9 FIFO 状态寄存器

### 表 144 UART FIFO 状态寄存器

| 位       | 访问 | 操作说明                         | 复位值  |
|---------|----|------------------------------|------|
| [31:13] |    | 保留                           |      |
| [12]    | RW | cts status<br>当前 cts 的状态     | 1'b0 |
| [11: 6] | RW | rxfifo count<br>rxfifo 中数据个数 | 6'h0 |
| [5:0]   | RW | txfifo count<br>txfifo 中数据个数 | 6'h0 |

### 16.4.10TX 起始地址寄存器

#### 表 145 UART TX 起始地址寄存器

| 位       | 访问 | 操作说明                                                                                         | 复位值   |
|---------|----|----------------------------------------------------------------------------------------------|-------|
| 521 01  | wo | tx data window<br>发送数据起始地址。                                                                  | 32'h0 |
| [31: 0] | WO | 注意: uart 发送与接收数据只支持字节操作,当采用 burst 传输时,有可能使用字节地址递增的方式,设计中最多支持 16-burst 的操作,即 16byte。因此从发送/接收起 |       |



始地址后共 16byte (4 个字)都保留为发送/接收数据窗口。

## 16.4.11RX 起始地址寄存器

## 表 146 UART RX 起始地址寄存器

| 位       | 访问 | 操作说明                                                                                                                                                  | 复位值   |
|---------|----|-------------------------------------------------------------------------------------------------------------------------------------------------------|-------|
| [31: 0] | RO | rx data window 接收数据起始地址。 注意: uart 发送与接收数据只支持字节操作,当采用 burst 传输时,有可能使用字节地址递增的方式,设计中最多支持 16-burst 的操作,即 16byte。因此从发送/接收起始地址后共 16byte(4 个字)都保留为发送/接收数据窗口。 | 32'h0 |



#### 17 UART&7816 模块

#### 17.1 功能概述

UART&7816 模块兼容 UART 功能,同时兼容 7816 接口功能。

W600 支持 1 组 UART&7816 复用接口(uart2),作为 UART 使用时,可以通过精细的时钟分频组合可以实现各种波特率的设置,最大可支持 2Mbps 的通信速率。

W600 UART&7816 接口能和硬件 DMA 配合使用,实现数据的高效传输。

### 17.2 主要特性

- 符合 APB 总线接口协议,支持 UART 异步全双工和 7816 异步半双工通信方式;
- 支持中断或轮询工作方式;
- 支持 DMA Byte 传输模式,发送接收各 32-byte FIFO;
- 串口功能:
  - ▶ 波特率可编程,最大支持 2Mbps
  - ▶ 5-8bit 数据长度,以及 parity 极性可配置
  - ▶ 1或2个停止位可配置
  - ▶ 支持 RTS/CTS 流控
  - ▶ 支持 Break 帧发送与接收
  - ▶ 支持 Overrun, parity error, frame error, rx break frame 中断指示
- 7816接口功能:
  - ▶ 兼容 ISO-7816-3 T=0.T=1 模式
  - ▶ 兼容 EVM2000 协议
  - ▶ 可配置 guard time (11 ETU-267 ETU)
  - ▶ 正向/反向约定,可软件配置
  - > 支持发送/接收奇偶校验及重传功能
  - ▶ 支持 0.5 和 1.5 个 stop 位可配置

#### 17.3 UART 功能描述

参考 16 章 UART 功能模块描述



#### 17.4 7816 功能描述

#### 17.4.1 7816 简介

ISO7816 是国际标准的智能卡协议,协议规定了智能卡物理特性、尺寸和接口、电信号和传输协议、命令、安全等多方面信息。

W600 主要实现了 ISO 7816-3 电信号和传输协议这部分,支持 T0 和 T1 卡。通过 W600 的 7816 接口,用户可以无法关心时钟和数据的信号通信逻辑,可以直接与智能卡进行数据和命令的交互。关于智能卡的数据和命令交互方式,用户需要自己参考 ISO7816-4 协议去实现。

#### 17.4.2 7816 接口

W600 主要集成了智能卡的时钟和数据两个接口,来实现数据和命令的通信电信号逻辑。实际智能卡应用中,还有RST、VCC、GND 这三个信号,RST 可以通过普通GPIO 来控制,主要是智能卡上电复位时使用。VCC 可以直接连接 3.3V 电源,或者通过 GPIO 配合其他电路来控制智能卡 VCC 的通断。



图 33 7816 连接示意图

#### 17.4.3 7816 配置

作为7816接口使用时需要进行相关配置:

- 设置接口工作模式, UART LIN CTRL[24]设置为 1,选择当前接口为 7816 模式;
- 设置 7816 MSB 或 LSB 传输模式, UART\_LIN\_CTRL[3]设置为 1,通过 UART\_LIN\_CTRL[3] 来选择 7816 接口是 MSB 模式(bit7 先传输),还是 LSB 模式(bit0 先传输);
- 设置停止位, UART LIN CTRL[2]可选择智能卡 0.5 或者 1.5 个停止位;
- 选择卡片类型, UART\_LIN\_CTRL[8]可以选择 T0 卡或者 T1 卡;
- 配置智能卡通信超时时间,通过 WAIT\_TIME 来设置超时时间,接收数据时超时未收到数据则产生超时中断。

#### 17.4.4 7816 时钟配置

智能卡时钟是指通过 CLK 引脚提供给智能卡的时钟,通过 BAUD\_RATE\_CTRL[21:16]来设置,计算方法如下:



$$clk\_div = \frac{fclk\_apb}{2 \times fsc\_clk} - 1$$

fsc\_clk: 需要给智能卡提供的 CLK;

fclk apb: 系统 APB 总线时钟;

clk div: 需要设置给 BAUD RATE CTRL[21:16]的时钟分频因子

因为 clk\_div 只能取整数,为了减少误差,我们最好采取四舍五入的计算方法,C 语言计算取整会丢掉小数部分,C 语言采取四舍五入的转换方法如下:

$$clk_div = (fclk_apb + fsc_clk)/(2 * fsc_clk) - 1;$$

#### 17.4.5 7816 速率设置

智能卡中有一个时间单位 ETU,智能卡按此时间单位来传输数据和命令。ETU 的设置是通过 BAUD RATE CTRL[15:0]来设置的,计算方法如下:

$$1etu = \frac{F}{D} \times \frac{1}{f}$$

f: 即我们智能卡的 CLK:

F和D均是有智能卡给出的参数。

其实我们需要设置的 BAUD\_RATE\_CTRL[15: 0]的 ubdiv 就是 F/D,上面的公式只是为了计算 ETU 供大家参考。我们实际设置的时候,只需要设置 ubdiv = F/D 即可。F 和 D 可由下表进行查询。

Bits 8 to 5 RFU f(max.) MHz Bits 8 to 5 RFU RFU RFU f (max.) MHz 7,5 

Table 7 — Fi and f (max.)

According to Table 8, bits 4 to 1 encode Di.

Table 8 — Di

| Bits 4 to 1 | 0000 | 0001 | 0010 | 0011 | 0100 | 0101 | 0110 | 0111 |
|-------------|------|------|------|------|------|------|------|------|
| Di          | RFU  | 1    | 2    | 4    | 8    | 16   | 32   | 64   |
| Bits 4 to 1 | 1000 | 1001 | 1010 | 1011 | 1100 | 1101 | 1110 | 1111 |
| Di          | 12   | 20   | RFU  | RFU  | RFU  | RFU  | RFU  | RFU  |

表 147 7816 速率设置

(参考协议文件 ISO\_IEC\_FDIS\_7816-3\_(E).PDF)

### 17.4.6 7816 上电复位



图 34 7816 上电复位时序

上图为智能卡上电复位的时序图。CLK 和 IO 初始状态为低,需要我们配置成 GPIO 模式并拉低。VCC 拉高后 CLK 和 IO 配置成 7816 模式后由 7816 控制即可。最后我们需要把 RST 引脚手动拉高,完成复位过程。配置步骤如下:

- I/O、CLK、RST 配置为普通 GPIO 模式并保持低电平;
- 设置 7816 为 T=0 模式;
- 通过 GPIO 控制 VCC 上电;
- 配置 I/O、CLK 为 7816 模式,由 7816 驱动时钟和数据;
- 配置 7816 时钟频率并允许时钟输出;
- 置位 RST 管脚,等待接收 ATR 数据,若 40000 个时钟内没有收到 ATR 数据,则执行失活流程, 卡片失活。

#### 17.4.7 7816 热复位





如上图所示, 热复位的过程很简单, 正常工作模式, 将 RST 引脚拉低 400 个周期即可。配置步骤如下:

- 保持 VCC 上电状态;
- 拉低 RST 引脚至少 400 个时钟周期;
- 拉高 RST 引脚,等待接收 ATR 数据,若 40000 个时钟内没有收到 ATR 数据,则执行失活流程, 卡片失活。

#### 17.4.8 7816 失活过程



图 36 7816 失活过程

如上图所示,RST 拉低之后需要将 CLK 和 IO 配置成普通 IO 模式并拉低,最后关闭 VCC 电源,操作步骤如下:

- 保持 VCC 上电状态;
- 垃低 RST 引脚;
- 配置 CLK 和 IO 为 GPIO 模式, 并拉低;
- 通过 GPIO 控制 VCC 掉电;

#### 17.4.9 7816 数据传输

7816 的数据传输的时序已经有 W600 硬件完成,无需用户操作,用户如果想要了解此部分具体内容,请参考 ISO7816-3 协议中的规定。



图 37 7816 数据传输





#### 17.4.10UART&7816 DMA 传输

W600 的 UART&7816 支持 DMA 传输模式, DMA 传输时需要配置 UART&7816 寄存器列表里面的 DMA\_CTRL 寄存器来打开 UART 的 DMA 使能。同时需要配置 UART\_FIFO\_CTRL 配置 txfifo、rxfifo 中剩余多少个字节触发 DMA 搬运。

DMA 的源或目的地址设置为 TX\_DATA\_WINDOW 或 RX\_DATA\_WIDNOW, 其他 DMA 寄存器的设置参考 DMA 寄存器章节。

注意: UART&7816 DMA 传输只能设置为 Byte 模式,不支持 half\_word 和 word 传输模式。

#### 17.4.11UART&7816 中断

UART&7816 支持中断操作模式,包括 fifo 空,fifo 达到设定触发值,CTS 变化,出错等都会产生 UART&7816 中断,可以通过 INT\_MASK 寄存器来设置需要的中断。

当 UART&7816 中断产生后,可以通过 INT\_SRC 来查询当前的中断状态,触发中断的原因。软件写 1 清 0。

### 17.5 寄存器描述

#### 17.5.1 寄存器列表

表 148 UART&7816 寄存器列表

| 偏移地址   | 名称         | 缩写             | 访问 | 描述                     | 复位值         |
|--------|------------|----------------|----|------------------------|-------------|
| 0X0000 | 数据流控制寄存器   | UART_LINE_CTRL | RW | uart&7816 通信的数据相关设置    | 0X0033_520B |
| 0X0004 | 自动硬件流控寄存器  | AUTO_FLOW_CTRL | RW | uart rts/cts 硬件流控设置    | 0X0000_0014 |
| 0X0008 | DMA 设置寄存器  | DMA_CTRL       | RW | uart&7816 dma 传输模式设置   | 0X0000_0024 |
| 0X000C | FIFO 控制寄存器 | UART_FIFO_CTRL | RW | 设置 uart&7816 fifo 触发等级 | 0X0000_0014 |
| 0X0010 | 波特率控制寄存器   | BAUD_RATE_CTRL | RW | 设置 uart 波特率、7816 时钟    | 0X0003_0082 |
| 0X0014 | 中断屏蔽寄存器    | INT_MASK       | RW | 设置 uart&7816 需要使用的中断   | 0X0000_03FF |
| 0X0018 | 中断状态寄存器    | INT_SRC        | RW | uart&7816 中断状态指示       | 0X0000_0000 |
| 0X001C | FIFO 状态寄存器 | FIFO_STATUS    | RW | fifo 状态,cts 状态查询       | 0X0000_0000 |
| 0X0020 | TX 起始地址寄存器 | TX_DATA_WINDOW | WO |                        | 0X0000_0000 |
| 0X0024 | 保留         |                |    |                        |             |
| 0X0028 | 保留         |                |    |                        |             |
| 0X002C | 保留         |                |    |                        |             |
| 0X0030 | RX 起始地址寄存器 | RX_DATA_WINDOW | RO |                        | 0X0000_0000 |
| 0X0034 | 保留         |                |    |                        |             |
| 0X0038 | 保留         | _              |    |                        |             |



| 0X003C | 保留           |            |    |               |             |
|--------|--------------|------------|----|---------------|-------------|
| 0X0040 | 7816 保护时间寄存器 | GUARD_TIME | RW | 7816 数据间保护时间  | 0X0000_0000 |
| 0X0044 | 7816 超时时间寄存器 | WAIT_TIME  | RW | 7816 接收数据超时时间 | 0X0007_8000 |

## 17.5.2 数据流控制寄存器

## 表 149 UART&7816 数据流控制寄存器

| 位                | 访问 | 操作说明                                                   | 复位值  |
|------------------|----|--------------------------------------------------------|------|
| [31:25]          |    | 保留                                                     | 1/   |
|                  |    | sc_mode                                                | 1'b0 |
| [24]             | RW | 1'b0: uart 模式                                          |      |
|                  |    | 1'b1: 7816 模式                                          |      |
|                  |    | 7816卡 T0 模式 rx_retrans_en                              | 1'b0 |
| [23]             | RW | 1'b0: Rx 自动重传无效                                        |      |
|                  |    | 1'b1: Rx 自动重传使能                                        |      |
| [22:20]          | RW | 7816卡 TO 模式 rx_retrans_cnt                             | 3'h3 |
|                  |    | 7816卡 TO 模式 tx_retrans_en                              | 1'b0 |
| [19]             | RW | 1'b0: Tx 自动重传无效                                        |      |
|                  |    | 1'b1: Tx 自动重传使能                                        |      |
| [10,1 <i>[</i> ] | RW | 7816卡T0 模式tx_retrans_cnt                               | 3'h3 |
| [18:16]          | KW | tx 自动重传次数                                              |      |
|                  |    | 7816 卡的最小 MIN_BGT(Min Block Guard Time )               | 5'ha |
|                  |    | Min Block Guard Time 计算: 10+stop 位(默认 2 位)+配置值 MIN_BGT |      |
|                  | RW | Note:                                                  |      |
|                  |    | T=0: 在发送和接收的两个相反方向连续字符的起始位下降沿之间的最小时间间隔                 |      |
| [15:11]          |    | 不能小于 16 个 ETU。必须能够正确解释接收到的其起始位下降沿和最后发送的字               |      |
|                  |    | 节起始位下降沿间隔为 15 个 ETU 的字符。                               |      |
|                  |    | T=1: 在发送和接收的两个相反方向连续字符的起始位下降沿之间的最小时间间隔                 |      |
|                  |    | (块保护时间, BGT) 必须为 22 个 ETU。必须能够正确解释接收到的其起始位下            |      |
|                  |    | 降沿和最后发送的字节起始位下降沿间隔为 21 个 ETU 以内接收到的字符。                 |      |
|                  |    | 7816 卡时钟控制配置                                           | 1'b0 |
| [10]             | RW | 1'b0: 在配置为卡模式时产生卡时钟输出,否则卡时钟输出无效                        |      |
|                  |    | 1'b1: 时钟停止                                             |      |
|                  |    | 7816 卡的 parity 错误时是否接收数据                               | 1'b1 |
| [9]              | RW | 1'b0: 不接收                                              |      |
|                  |    | 1'b1:接收                                                |      |
|                  |    | 7816 卡的 T0/T1 模式配置,                                    | 1'b0 |
| [8]              | RW | 1'b0: T0 模式                                            |      |
|                  |    | 1'b1: T1 模式                                            |      |
| [7]              | DW | uart_rx_enable                                         | 1'b0 |
| [7]              | RW | uart/7816 模式下,接收使能,高有效                                 |      |
| [6]              | RW | uart_tx_enable                                         | 1'b0 |



|       |    | uart/7816 模式下,发送使能,高有效。                         |      |
|-------|----|-------------------------------------------------|------|
|       |    | send break enable                               | 1'b0 |
| [5]   | RW | 发送 break 数据包。Uart 会在该为被置位后发送完一个 break 数据包,发送完成后 |      |
|       |    | 自动清 0。                                          |      |
|       |    | parity 极性 (UART 模式)                             | 1'b0 |
|       |    | 1'b0: 偶校验                                       |      |
| [4]   | RW | 1'b1: 奇校验                                       |      |
| [4]   | KW | 正反向(7816 模式)                                    |      |
|       |    | 1'b0: LSB(b0 bit)先传输                            | // - |
|       |    | 1'b1: MSB(b7 bit)先传输                            | 1    |
| [3]   | RW | parity 使能,高有效(UART 模式)                          | 1'b1 |
|       |    | stop bit 个数(UART 模式)                            | 1'b0 |
|       |    | 1'b0: 1 个停止位                                    |      |
|       |    | 1'b1: 2 个停止位                                    |      |
| [2]   | RW | stop bit 个数(7816 模式)                            |      |
|       |    | 1'b0: 0.5 个停止位                                  |      |
|       |    | 1'b1: 1.5 个停止位                                  |      |
|       |    | uart 比特长度(UART 模式)                              | 2'h3 |
|       |    | 2'h0: 5bit                                      |      |
| [1:0] | RW | 2'h1: 6bit                                      |      |
|       |    | 2'h2: 7bit                                      |      |
|       |    | 2'h3: 8bit                                      |      |

## 17.5.3 自动硬件流控寄存器

## 表 150 UART&7816 自动硬件流控寄存器

| 位       | 访问 | 操作说明                                              | 复位值  |
|---------|----|---------------------------------------------------|------|
| [31: 5] |    | 保留                                                |      |
|         |    | RTS trigger level(UART 模式)                        | 3'h5 |
|         |    | 在 afc_enable 有效时,决定何时需要将 RTS 置无效。                 |      |
|         |    | 3'h0: rxfifo 有 4 个以上字节                            |      |
|         |    | 3'h1: rxfifo 有 8 个以上字节                            |      |
| [4 . 2] | RW | 3'h2: rxfifo 有 12 个以上字节                           |      |
| [4:2]   |    | 3'h3: rxfifo 有 16 个以上字节                           |      |
|         |    | 3'h4: rxfifo 有 20 个以上字节                           |      |
|         |    | 3'h5: rxfifo 有 24 个以上字节                           |      |
|         |    | 3'h6: rxfifo 有 28 个以上字节                           |      |
|         |    | 3'h7: rxfifo 有 31 个以上字节                           |      |
|         |    | RTS set(UART 模式)                                  | 1'b0 |
| [1]     | RW | 当 AFC_enable 无效时,软件可以通过设置此位来完成接收流量控制。当 AFC_enable |      |
|         |    | 有效时,此位不关心。                                        |      |



| Ī | 503 | DW | afc enable (UART 模式)                    | 1'b0 |
|---|-----|----|-----------------------------------------|------|
|   | [0] | RW | 接收条件 rts 使用 rts_trigger_level 控制产生,高有效。 |      |

## 17.5.4 DMA 设置寄存器

#### 表 151 UART&7816 DMA 设置寄存器

| 位       | 访问 | 操作说明                                                     | 复位值  |
|---------|----|----------------------------------------------------------|------|
| [31: 8] |    | 保留                                                       | 7 _  |
|         |    | rxfifo timeout num(UART 模式)                              | 5'h4 |
|         |    | rxfifo 中存在数据小于 rxfifo_trigger_level 情况下,如果 N 个包的时间内,没有接收 |      |
| [7:3]   | RW | 到新的数据时,产生 rxfifo timeout 中断。                             |      |
|         |    | 该计时功能使能后,无论是第一次计时还是上一次计时完成,都只在接收到至少1                     |      |
|         |    | 个包后才开始计时                                                 |      |
| [2]     | RW | rxfifo timeout en(UART&7816 模式)                          | 1'b1 |
| [2]     | KW | rxfifo 超时使能,高有效                                          |      |
|         |    | rx dma enable(UART&7816 模式)                              | 1'b0 |
| [1]     | RW | 接收 DMA 使能,高有效。                                           |      |
|         |    | 0表示接收过程使用中断。                                             |      |
| [0]     |    | tx dma enable(UART&7816 模式)                              | 1'b0 |
|         | RW | 发送 DMA 使能,高有效。                                           |      |
|         |    | 0表示发送过程使用中断。                                             |      |

## 17.5.5 FIFO 控制寄存器

#### 表 152 UART&7816 FIFO 控制寄存器

| 位       | 访问 | 操作说明                                                                                                                                           | 复位值  |
|---------|----|------------------------------------------------------------------------------------------------------------------------------------------------|------|
| [31: 6] |    | 保留                                                                                                                                             |      |
| [5:4]   | RW | rxfifo trigger level(UART&7816 模式)<br>当 rxfifo 中数据字节数大于等于该值时,触发中断,或者触发 rxdma req。<br>2'h0: 1byte<br>2'h1: 4byte<br>2'h2: 8byte<br>2'h3: 16byte | 2'h1 |
| [3:2]   | RW | txfifo trigger level(UART&7816 模式)<br>当 txfifo 中数据字节数小于等于该值时,触发中断,或者触发 txdma req。<br>2'h0: empty<br>2'h1: 4byte<br>2'h2: 8byte<br>2'h3: 16byte | 2'h1 |
| [1]     | RW | rxfifo reset(UART&7816 模式)<br>复位 rxfifo, 将 rxfifo 状态清空                                                                                         | 1'b0 |
| [0]     | RW | txfifo reset(UART&7816 模式)                                                                                                                     | 1'b0 |



复位 txfifo,将 txfifo 状态清空

## 17.5.6 波特率控制寄存器

#### 表 153 UART&7816 波特率控制寄存器

| 位       | 访问 | 操作说明                                                                                                                                                                            | 复位值    |
|---------|----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------|
| [31:20] |    | 保留                                                                                                                                                                              |        |
| [19:16] | RW | ubdiv_frac UART 模式: 系统时钟除以 16 倍波特率时钟商的小数部分指示。具体值为 frac×16。 (参考章节波特率计算方法) 7816 模式: ubdiv_frac = (fclk_apb + fsc_clk)/(2 * fsc_clk) - 1; (参考 7816 时钟计算方法)                         | 4'h3   |
| [15: 0] | RW | ubdiv UART 模式: 系统时钟除以 16 倍波特率时钟商的整数部分减 1。 默认系统时钟为 40MHz, 波特率为 19200。 (参考波特率计算方法) 7816 模式: ubdiv=Fi/Di (Fi、Di 为智能卡反馈的参数,edu 频率: f_etuclk = fsc_clk/(ubdiv+1)) (参考章节 7816 速率计算方法) | 16'h82 |

#### 17.5.7 中断屏蔽寄存器

#### 表 154 UART&7816 中断屏蔽寄存器

| 位       | 访问 | 操作说明                                                               | 复位值  |
|---------|----|--------------------------------------------------------------------|------|
| [31:10] |    | 保留                                                                 |      |
| [9]     | RW | 7816 卡发送时收到 error signal 错误信号。(7816 模式)                            | 1'b1 |
| [8]     | RW | overrun error int mask, rxfifo 溢出中断屏蔽位,高有效。(UART&7816 模式)          | 1'b1 |
| [7]     | RW | parity error int mask,奇偶检验中断屏蔽位,高有效。(UART&7816 模式)                 | 1'b1 |
| [6]     | RW | frame error int mask,数据帧出错中断屏蔽位,高有效。(UART 模式)                      | 1'b1 |
| [5]     | RW | break detect int mask, break 信号检测中断屏蔽位,高有效。(UART 模式)               | 1'b1 |
| [4]     | RW | cts changed indicate mask,CTS 信号变化中断屏蔽位,高有效。(UART 模式)              | 1'b1 |
| [3]     | RW | rxfifo data timeout int mask,rxfifo 接收数据超时中断屏蔽位,高有效。(UART&7816 模式) | 1'b1 |
| [2]     | RW | rxfifo trigger level int mask,rxfifo 达到触发值中断屏蔽位,高有效。(UART&7816 模式) | 1'b1 |
| [1]     | RW | txfifo trigger level int mask,txfifo 达到触发值中断屏蔽位,高有效。(UART&7816 模式) | 1'b1 |
| [0]     | RW | txfifo empty int mask,txfifo 为空中断屏蔽位,高有效。(UART&7816 模式)            | 1'b1 |

## 17.5.8 中断状态寄存器



| 位       | 访问  | 操作说明                                                     | 复位值  |
|---------|-----|----------------------------------------------------------|------|
| [31: 9] |     | 保留                                                       |      |
| [9]     | RW  | 7816 卡发送时收到 error signal 错误信号。(7816 模式)                  |      |
|         |     | overrun error(UART&7816 模式)                              | 1'b0 |
| [8]     | RW  | rxfifo 出现溢出。                                             |      |
|         |     | 软件主动写 1 清 0。                                             |      |
|         |     | parity error(UART&7816 模式)                               | 1'b0 |
| [7]     | RW  | 接收到的包校验位错误。                                              |      |
|         |     | DMA 情况下,此中断仍会产生。但 DMA 操作不关心此中断。                          |      |
|         |     | 软件主动写 1 清 0。                                             |      |
|         |     | frame error (UART 模式)                                    | 1'b0 |
| [6]     | RW  | 接收到的包停止位错误。                                              |      |
|         |     | DMA 情况下,此中断仍会产生。但 DMA 操作不关心此中断。                          | 7    |
|         |     | 软件主动写 1 清 0。                                             |      |
|         |     | break detect(UART 模式)                                    | 1'b0 |
| [5]     | RW  | 接收到 break 包。                                             |      |
| . ,     |     | DMA 情况下,此中断仍会产生。但 DMA 操作不关心此中断。                          |      |
|         |     | 软件主动写 1 清 0。                                             |      |
|         | RW  | cts changed(UART 模式)                                     | 1'b0 |
| [4]     |     | cts 信号变化则产生此中断。                                          |      |
|         |     | 软件主动写 1 清 0。                                             |      |
|         | RW  | rxfifo data timeout(UART&7816 模式)                        | 1'b0 |
| [3]     |     | rxfifo 中数据长度小于 rxfifo trigger level 但 N 个数据周期没有接收到任何数据,则 |      |
| [5]     |     | 产生中断。                                                    |      |
|         |     | 软件主动写 1 清 0。                                             |      |
|         |     | rxfifo trigger level interrupt(UART&7816 模式)             | 1'b0 |
|         |     | 当 rxfifo 中数据个数由小于 rxfifo trigger level 中指定的数变成大于或等于该数时,  |      |
| [2]     | RW  | 产生此中断。                                                   |      |
|         |     | 此时应该根据 rxfifo count 确定当前数据帧大小。                           |      |
|         |     | 软件主动写 1 清 0。                                             |      |
|         |     | txfifo trigger level interrupt(UART&7816 模式)             | 1'b0 |
| [1]     | PW. | 当 txfifo 中数据个数由大于 txfifo trigger level 中指定的数变成小于或等于该数时,  |      |
| [1]     | RW  | 产生中断。                                                    |      |
|         |     | 软件主动写 1 清 0。                                             |      |
|         |     | tx fifo empty interrupt(UART&7816 模式)                    | 1'b0 |
| [0]     | RW  | 当发送完成当前包,并且 txfifo 为空时,产生此中断。                            |      |
|         |     | 软件主动写 1 清 0。                                             |      |



## 17.5.9 FIFO 状态寄存器

#### 表 156 UART&7816 FIFO 状态寄存器

| 位       | 访问 | 操作说明                        | 复位值  |
|---------|----|-----------------------------|------|
| [31:13] |    | 保留                          |      |
| [12]    | RW | cts status(UART 模式)         | 1'b0 |
| [12]    |    | 当前 cts 的状态                  |      |
| [11, 6] | RW | rxfifo count(UART&7816 模式)  | 6'h0 |
| [11: 6] |    | rxfifo 中数据个数                |      |
| [5:0]   | RW | txfifo count (UART&7816 模式) | 6'h0 |
|         |    | txfifo 中数据个数                |      |

#### 17.5.10 TX 起始地址寄存器

#### 表 157 UART&7816 TX 起始地址寄存器

| 位       | 访问 | 操作说明                                                                                                                                                                              | 复位值   |
|---------|----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------|
| [31: 0] | WO | tx data window(UART&7816 模式)<br>发送数据起始地址。<br>注意: uart 发送与接收数据只支持字节操作,当采用 burst 传输时,有可能使用字节<br>地址递增的方式,设计中最多支持 16-burst 的操作,即 16byte。因此从发送/接收起<br>始地址后共 16byte(4 个字)都保留为发送/接收数据窗口。 | 32'h0 |

## 17.5.11 RX 起始地址寄存器

#### 表 158 UART&7816 RX 起始地址寄存器

| 位       | 访问 | 操作说明                                                                                                                                                               | 复位值   |
|---------|----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------|
| [31: 0] | RO | rx data window(UART&7816 模式)接收数据起始地址。 注意: uart 发送与接收数据只支持字节操作,当采用 burst 传输时,有可能使用字节地址递增的方式,设计中最多支持 16-burst 的操作,即 16byte。因此从发送/接收起始地址后共 16byte(4 个字)都保留为发送/接收数据窗口。 | 32'h0 |

## 17.5.12 7816 保护时间寄存器

#### 表 159 7816 保护时间寄存器

| 位       | 访问 | 操作说明                                                        | 复位值  |
|---------|----|-------------------------------------------------------------|------|
| [31: 8] |    | 保留                                                          |      |
| [7:0]   | RW | ex_gt_num<br>7816 模式下,guard time 计算:10+stop 位+配置值 ex_gt_num | 8'h0 |



## 17.5.13 7816 超时时间寄存器

表 160 7816 超时时间寄存器

| 位       | 访问 | 操作说明                                        | 复位值        |
|---------|----|---------------------------------------------|------------|
| [31:24] |    | 保留                                          |            |
|         | RW | wait time 计数器(以 ETU 为单位)                    | 24'h78000  |
| [23: 0] |    | 7816 模式下:                                   | <i>7</i> _ |
| [23: 0] |    | CWT 和 BWT 时间,配置为最大默认值。                      |            |
|         |    | (在 T1 模式下: BWT = (11 etu+ 2BWI*960*Fd/fsc)) |            |



#### 18 Timer 模块

#### 18.1 功能概述

定时器包含一个 32-bit 自动加载的计数器,该计数器由系统时钟经过分频后驱动。W600 有 6 路完全独立定时器。实现了精确的定时时间以及中断功能,可用于延时或者周期性事件处理。

#### 18.2 主要特性

- 6 路完全独立的定时器
- 32-bit 自动加载计数器
- 定时单位可配置为 ms、us
- 可实现单次定时或者重复定时功能
- 定时中断功能

#### 18.3 功能描述

定时器模块由6路完全独立的定时器组成,互不影响,6路可以同时工作。

系统时钟经过分频系数分频后得到 us 标准时钟,用于计数器的输入时钟。定时单位可配置为 us、ms 两种级别。

定时值是一个 32-bit 可配置的寄存器,可满足不同定时时长的需求。每一个定时器对应一个中断,当 定时时间满足后,如果使能了中断功能,则会产生一个中断请求,可以用于处理周期性事件。

#### 18.3.1 定时功能

定时功能是指依据用户设定时间,当时间到产生硬件中断,通知用户实现特定的功能。定时触发支持单次和周期两种,一种可用于处理单次事件,一种可用于处理周期性事件。

用户依据系统时钟的分频系数获得 APB 总线时钟频率,设定定时器的基准微秒计数配置寄存器 (TMR\_CONFIG),设置定时值,配置定时单位,工作模式,使能中断,然后,启动定时功能。当定时时间到,程序进入定时器中断处理函数,清除中断。

#### 18.3.2 延时功能

延时功能是指用户可以依据定时器的倒计时功能,让程序处于等待状态,直至计时完成,程序才继续运行。





## 18.4 寄存器描述

#### 18.4.1 寄存器列表

表 161 Timer 寄存器列表

|        | W 101 1 mor H 11 HH 7 1 W |                |    |                                                    |             |  |  |
|--------|---------------------------|----------------|----|----------------------------------------------------|-------------|--|--|
| 偏移地址   | 名称                        | <br>    缩写<br> | 访问 | 描述                                                 | 复位值         |  |  |
| 0X0000 | 标准 us 配置寄存器               | TMR_CONFIG     | RW | 标准 us 定时分频值,由总线时钟分频得到标准 us 定时,该值等于 APB 总线频率(MHz)减一 | 0X0000_0027 |  |  |
| 0X0004 | 定时器控制寄存器                  | TMR_CSR        | RW | 定时器控制寄存器                                           | 0X0631_8C63 |  |  |
| 0X0008 | 定时器1定时值配置寄存器              | TMR1_PRD       | RW | Timer1 定时值配置寄存器                                    | 0X0000_0000 |  |  |
| 0X000C | 定时器 2 定时值配置寄存器            | TMR2_PRD       | RW | Timer2 定时值配置寄存器                                    | 0X0000_0000 |  |  |
| 0X0010 | 定时器3定时值配置寄存器              | TMR3_PRD       | RW | Timer3 定时值配置寄存器                                    | 0X0000_0000 |  |  |
| 0X0014 | 定时器 4 定时值配置寄存器            | TMR4_PRD       | RW | Timer4 定时值配置寄存器                                    | 0X0000_0000 |  |  |
| 0X0018 | 定时器 5 定时值配置寄存器            | TMR5_PRD       | RW | Timer5 定时值配置寄存器                                    | 0X0000_0000 |  |  |
| 0X001C | 定时器 6 定时值配置寄存器            | TMR6_PRD       | RW | Timer6 定时值配置寄存器                                    | 0X0000_0000 |  |  |

## 18.4.2 标准 us 配置寄存器

#### 表 162 Timer 标准 us 配置寄存器

|         |    | No see seems 13 th as Helling 13 th                                   |       |
|---------|----|-----------------------------------------------------------------------|-------|
| 位       | 访问 | 操作说明                                                                  | 复位值   |
| [31: 7] |    | 保留                                                                    |       |
| [6:0]   | RW | 时钟分频配置 prescale。<br>例如:<br>apb_clk=40MHz<br>prescale = 40 - 1 = 8'd39 | 7'h27 |

## 18.4.3 定时器控制寄存器

表 163 Timer 定时器控制寄存器

| 位       | 访问 | 操作说明                   | 复位值  |
|---------|----|------------------------|------|
| [31:30] | RW | 保留                     | 2'h0 |
| [29:25] | RW | TMR6_CSR,同 TMR1_CSR    | 5'h3 |
| [24:20] | RW | TMR5_CSR,同 TMR1_CSR    | 5'h3 |
| [19:15] | RW | TMR4_CSR,同 TMR1_CSR    | 5'h3 |
| [14:10] | RW | TMR3_CSR,同 TMR1_CSR    | 5'h3 |
| [9:5]   | RW | TMR2_CSR,同 TMR1_CSR    | 5'h3 |
|         |    | [4:0]为 TMR1_CSR, 具体如下: |      |
| [4:0]   | RW | [4]: 中断状态寄存器,写1清除      | 1'b0 |
|         |    | 1'b0: Timer 无中断产生;     | 1 00 |



| 1'b1: Timer 产生中断;         |      |
|---------------------------|------|
| [3]: 中断使能寄存器              |      |
| 1'b0: 定时时间完成后不产生中断;       | 1'b0 |
| 1'b1: 定时时间完成后产生中断;        |      |
| [2]: 定时器使能寄存器             |      |
| 1'b0: 定时器不工作;             | 1'b0 |
| 1'b1: 使能定时器               |      |
| [1]: 定时器工作模式              |      |
| 1'b0: 定时器重复定时;            | 1'b1 |
| 1'b1: 定时器只定时一次,定时完成后自动关闭; |      |
| [0]: 定时器定时单位              |      |
| 1'b0: 定时单位为 us;           | 1'b1 |
| 1'b1: 定时单位为 ms;           |      |

#### 18.4.4 定时器 1 定时值配置寄存器

#### 表 164 定时器 1 定时值配置寄存器

| 位       | 访问 |              | 操作说明 | 复位值   |
|---------|----|--------------|------|-------|
| [31: 0] | RW | 配置定时器 1 的定时值 |      | 32'b0 |

#### 18.4.5 定时器 2 定时值配置寄存器

#### 表 165 定时器 2 定时值配置寄存器

| 位       | 访问 | 操作说明         | 复位值   |
|---------|----|--------------|-------|
| [31: 0] | RW | 配置定时器 2 的定时值 | 32'b0 |

#### 18.4.6 定时器 3 定时值配置寄存器

#### 表 166 定时器 3 定时值配置寄存器

| 位       | 访问 | 操作说明         | 复位值   |
|---------|----|--------------|-------|
| [31: 0] | RW | 配置定时器 3 的定时值 | 32'b0 |

#### 18.4.7 定时器 4 定时值配置寄存器

#### 表 167 定时器 4 定时值配置寄存器

| 位       | 访问 | 操作说明         | 复位值   |
|---------|----|--------------|-------|
| [31: 0] | RW | 配置定时器 4 的定时值 | 32'b0 |

#### 18.4.8 定时器 5 定时值配置寄存器



| 位       | 访问 | 操作说明         | 复位值   |
|---------|----|--------------|-------|
| [31: 0] | RW | 配置定时器 5 的定时值 | 32'b0 |

## 18.4.9 定时器 6 定时值配置寄存器

## 表 169 定时器 6 定时值配置寄存器

| 位       | 访问 | 操作说明         | 复位值   |
|---------|----|--------------|-------|
| [31: 0] | RW | 配置定时器 6 的定时值 | 32'b0 |



#### 19 电源管理模块

#### 19.1 功能概述

PMU 实现芯片硬件工作状态的切换,以及状态切换过程中的电源管理,同时提供定时器、实时时钟以及 32K 时钟。

#### 19.2 主要特性

- 提供芯片电源控制
- 提供定时器功能
- 提供实时时钟控制
- 提供 32K RC 振荡器校准功能

#### 19.3 功能描述

#### 19.3.1 全芯片电源控制

PMU 模块控制芯片的电源开关,包括 40M 起振电路,BandGap,数字 PLL,电压检测电路,数字电路 LDO。

在芯片上电时, PMU 模块根据预设上电顺序引导各模块依次打开电源;

当软件配置寄存器进入休眠模式时,根据安全的下电顺序引导各功能模块依次关闭电源;

在休眠模式下提供三种唤醒模式: Timer 定时唤醒, RTC 定时唤醒或者通过将特殊 WAKEUP 管脚拉高唤醒。

#### 19.3.2 唤醒模式

PMU 支持 3 种唤醒模式, Timer 唤醒, RTC 唤醒和外部 IO 唤醒。

#### Timer 唤醒

在软件设置休眠模式之前,配置 PMU 中 Timer0 模块,设置好休眠时间。当系统进入休眠模式后,当 Timer0 计时到达休眠时间后将会唤醒系统,并产生相应 Timer 中断。系统恢复运行后需要对中断状态 寄存器中相应状态位写'1'清除中断状态,否则,下次进入休眠模式后将立即被中断唤醒;

#### RTC 唤醒

在软件设置休眠模式之前,配置 PMU 中 RTC 模块,设置好休眠时间。当系统进入休眠模式后,当 RTC 记时到达休眠时间后将会唤醒系统,并给出相应 RTC 中断。系统恢复运行后请对中断寄存器 0x14 中相应状态位写'1'清除中断状态,否则,下次进入休眠模式后将立即被中断唤醒;

#### 外部 IO 唤醒

在软件休眠后,PMU 会检测特定 Wakeup 脚,外部控制器可通过将此 IO 拉高来唤醒系统,并给出相应 IO 唤醒中断。PMU 在离开休眠模式后不再检测该 IO 状态。系统恢复运行后请对中断寄存器 0x14 中相 应状态位写'1'清除中断状态,否则,下次进入休眠模式后将立即被中断唤醒;

#### 19.3.3 Timer0 定时器

通过 AHB 寄存器配置定时器使能信号和定时时间。首先设置定时值,然后设置定时器使能 BIT 启动定时器, 当达到定时时间后,产生中断,软件通过写清状态寄存器的 BIT0 来清除中断标志。

## 19.3.4 实时时钟功能

参考实时时钟模块

#### 19.3.5 32K 时钟源切换与校准

W600 芯片集成 32K RC 振荡器作为 PMU 模块时钟来源。

因工作环境与温度变化,32K RC 振荡器的输出频率可能会产生变化,造成计时偏差。因此,在 PMU 模块中引入 32K RC 振荡器校准功能,以及 32K 时钟的切换功能,以便矫正计时偏差。

#### 1) 32K 时钟源的切换

32K 时钟的切换可以通过设置 PS\_CR 寄存器的 bit3 为 1,从 32K RC 振荡器切换到由 40M 时钟分频得到的 32K 时钟。但是,当芯片进入休眠模式时,因为 40M 时钟将被关闭,bit3 会自动清 0。待唤醒以后若固件仍要使用精准计时功能,需重新设置 bit3 为 1。

#### 2) 32K RC 振荡电路的校准

首先设置 PS\_CR 寄存器的 bit2 为 0,然后再把 PS\_CR 寄存器的 bit2 设置为 1。

校准完成后,32K RC 振荡器会相对准确。但是如果希望比较精准的计时,还是建议使用 40M 时钟分频得到的 32K 时钟。

#### 19.4 寄存器描述

#### 19.4.1 寄存器列表

#### 表 170 PMU 寄存器列表

| 偏移地址   | 名称        | 缩写    | 访问 | 描述                                      | 复位值         |
|--------|-----------|-------|----|-----------------------------------------|-------------|
| 0X0000 | PMU 控制寄存器 | PS_CR | RW | 用于配置 32K 校准,配置 32K 时钟源,设置芯片的 STANDBY 功能 | 0X0000_0002 |



| 0X0004 | PMU 定时器 0  | TIMER0  | RW | 配置定时值(单位为秒),使能定时器 | 0X0000_0000 |
|--------|------------|---------|----|-------------------|-------------|
| 0X0008 | 保留         |         |    |                   |             |
| 0X0014 | PMU 中断源寄存器 | INT_SRC | RW | 提供 PMU 中断标志       | 0X0000_0000 |

## 19.4.2 PMU 控制寄存器

## 表 171 PMU 控制寄存器

| 位       | 访问  | 操作说明                                        | 复位值   |
|---------|-----|---------------------------------------------|-------|
| [31: 8] | RO  |                                             | 24'b0 |
| [7:4]   | RW  | 保留                                          | 4'b0  |
| [3]     |     | 32K 振荡电路 BYPASS 信号,高有效。                     | 1'b0  |
|         |     | 1'b0: 32K 由振荡电路产生                           |       |
|         | RW  | 1'b1: 32K 由 40M 时钟分频得到                      |       |
|         |     | 当芯片进入 STANBY 状态, 32K 时钟自动切换为振荡电路产生的 32K 时钟。 |       |
|         |     | 芯片唤醒后,如需继续使用 40M 分频的 32K 时钟,需重新置位为 1。       |       |
| [2]     |     | RC 32K 振荡器校准电路启动开关;                         | 1'b0  |
|         | RW  | 1'b0: 校准电路复位;                               |       |
|         | IX. | 1'b1: 启动校准电路;                               |       |
|         |     | 要启动校准功能,需要此位先置 0,后置 1。                      |       |
| [1]     | RW  | 保留                                          | 1'b1  |
| [0]     |     | STANDBY 使能信号,高有效。                           | 1'b0  |
|         |     | 1'b0: 芯片唤醒状态                                |       |
|         |     | 1'b1: 芯片进入 STANDBY 状态                       |       |
|         |     | 如果 WAKEUP 脚为无效电平,且没有配置 TIMER0/1 中断唤醒,则该寄存器  |       |
|         |     | 有效时,芯片进入 STANDBY 状态;                        |       |
|         |     | 如果唤醒中断产生,则芯片会从 STANDBY 状态切换到唤醒状态,唤醒条件       |       |
|         |     | 满足,该位自动清0。                                  |       |
|         |     | 唤醒源: WAKEUP 脚,TIMER0/TIMER1,RTC             |       |
|         | RW  | 1) WAKEUP 脚,高有效;要想芯片进入 STANDBY 状态,WAKEUP 脚必 |       |
|         |     | 须处于低电平。要唤醒时,拉高 WAKEUP 脚,产生唤醒中断,使芯片离         |       |
|         |     | 开 STANDBY 状态。                               |       |
|         |     | 2) TIMERO, 定时器唤醒中断。                         |       |
|         |     | 当 WAKEUP 脚为低,TIMER0 设置定时时间并使能,定时时间到会产生      |       |
|         |     | 唤醒中断,使芯片离开 STANDBY 状态。                      |       |
|         |     | 3) RTC, 定时时间到唤醒                             |       |
|         |     | 当 WAKEUP 脚为低,RTC 定时时间到,会产生唤醒中断,使芯片离开        |       |
|         |     | STANDBY 状态                                  |       |



## 19.4.3 PMU 定时器 0

## 表 172 PMU 定时器 0 寄存器

| 位       | 访问 | 操作说明              | 复位值   |
|---------|----|-------------------|-------|
| [31:17] | RO | 保留                | 15'b0 |
| [16]    |    | Timer0 使能位        | 1'b0  |
|         | RW | 1'b0: 位使能。        |       |
|         |    | l'b1: 使能;         | 1 -   |
| [15: 0] | RW | Timer() 的定时值,单位:秒 | 16'b0 |

## 19.4.4 PMU 中断源寄存器

#### 表 173 PMU 中断源寄存器

| 位       | 访问 |                             | 复位值   |
|---------|----|-----------------------------|-------|
| [21, 0] | R  | 保留                          |       |
| [31: 9] |    |                             | 121.0 |
| [8]     | RW | 显示当次上电状态:                   | 1'b0  |
|         |    | 1'b0: 上电或复位启动               |       |
|         |    | 1'b1: 从休眠状态唤醒,写 1 清除        |       |
| [7]     | RO | 保留                          | 1'b0  |
| [6]     | RO | 保留                          | 1'b0  |
| [5]     | RW | RTC 定时中断标志位:                | 1'b0  |
|         |    | 1'b0: 有定时中断产生               |       |
|         |    | 1'b1: 无定时中断产生,写 1 清除        |       |
| [4]     | RW | 保留                          | 1'b0  |
| [3]     | RW | 保留                          | 1'b0  |
| [2]     | RW | WAKEUP 管脚唤醒中断标志位            | 1'b0  |
|         |    | 1'b0: 无 WAKEUP 唤醒中断产生       |       |
|         |    | 1'bl:有 WAEKUP 唤醒中断产生,写 1 清除 |       |
| [1]     | RW | 保留                          | 1'b0  |
| [0]     | RW | Timer0 定时中断标志位:             | 1'b0  |
|         |    | 1'b0: 无 Timer0 中断产生         |       |
|         |    | 1'b1: 有 Timer0 中断产生,写 1 清除  |       |



#### 20 实时时钟模块

#### 20.1 功能概述

RTC 是由 PMU 模块提供的 BCD 计数器/定时器,两个 32 位寄存器包含秒、分、时、日、月、年,以二进制编码的十进制格式表示(BCD),能自动对 28、29(闰年)、30、31 天的月份进行修正。

在相应软件配置下,RTC 既可以提供时钟日历功能,又可以当作定时器使用,在定时器达到设置的时间后会产生一个RTC 中断,可用来唤醒处于睡眠状态的系统。

RTC 模块有两个时钟源可以配置: 40M 时钟分频和内部 32K 时钟。正常工作时可由软件配置具体使用哪个时钟源;睡眠状态时只能使用 32K 时钟。如果正常工作状态 RTC 时钟源由 40M 时钟分频所得,那么进入睡眠状态后会自动切换到 32K 时钟,系统被唤醒以后仍然保持使用 32K 时钟。所以只要电源电压保持在工作范围内,无论模块是正常工作状态还是睡眠状态,RTC 模块都不会停止工作。

#### 20.2 主要特性

- 提供计时功能
- 提供定时功能
- 提供定时中断
- 中断唤醒系统

#### 20.3 功能描述

#### 20.3.1 计时功能

在 RTC 配置寄存器 1 中可配置日、时、分、秒初始值,在 RTC 配置寄存器 2 中可配置年、月初始值,在 RTC 配置寄存器 2 可使能计时功能。

在 RTC 计时功能使能之后,读取 RTC 配置寄存器 1 可得到当前的日、时、分、秒数值,读取 RTC 配置寄存器 2 可得到当前的年、月数值。

#### 20.3.2 定时功能

在 RTC 配置寄存器 1 中可配置日、时、分、秒定时值,在 RTC 配置寄存器 2 中可配置年、月定时值,在 RTC 配置寄存器 1 可使能定时功能。

当 RTC 定时器到达定时时间后会产生一个 RTC 中断,此时设置 PMU 中断源寄存器 RTC 中断位为 1 可清除中断状态。

当系统进入睡眠模式之后,RTC 定时器产生的中断会唤醒系统。





## 20.4 寄存器描述

#### 20.4.1 寄存器列表

RTC 模块一共有 2 个 32 位专属寄存器,RTC 中断状态需要查询 PMU 中断源寄存器。

#### 表 174 RTC 寄存器列表

| 偏移地址   | 名称          | 缩写     | 访问 | 描述                   | 复位值         |
|--------|-------------|--------|----|----------------------|-------------|
| 0X000C | RTC 配置寄存器 1 | RTC_R1 | RW | 配置 RTC 日时分秒值, 配置使能定时 | 0X0000_0000 |
| 0X0010 | RTC 配置寄存器 2 | RTC_R2 | RW | 配置 RTC 年月值,配置使能计时    | 0X0000_0000 |

## 20.4.2 RTC 配置寄存器 1

#### 表 175 RTC 配置寄存器 1

| 位       | 访问 | 操作说明                  | 复位值  |
|---------|----|-----------------------|------|
|         |    | RTC 定时中断功能使能          | 1'b0 |
| [31]    | RW | 1'b0: 不使能<br>1'b1: 使能 |      |
| [30:29] |    | 保留                    |      |
| [28:24] | RW | 日初值/日定时值              | 5'b0 |
| [23:21] |    | 保留                    |      |
| [20:16] | RW | 小时初值/小时定时值            | 5'b0 |
| [15:14] |    | 保留                    |      |
| [13: 8] |    | 保留                    |      |
| [7:6]   |    | 保留                    |      |
| [5:0]   | RW | 秒初值/秒定时值              | 6'b0 |

## 20.4.3 RTC 配置寄存器 2

#### 表 176 RTC 配置寄存器 2

|         |    | 74 313 13 13 13 13 13 |      |
|---------|----|-----------------------|------|
| 位       | 访问 | 操作说明                  | 复位值  |
| [31:17] |    | 保留                    |      |
|         |    | RTC 计时功能使能位           | 1'b0 |
| [16]    | RW | 1'b0: 不使能             |      |
|         |    | 1'b1: 使能              |      |
| [15]    |    | 保留                    |      |
| [14: 8] | RW | 年初值/年定时值              | 7'b0 |
| [7:4]   |    | 保留                    |      |
| [3:0]   | RW | 月初值/月定时值              | 4'b0 |



#### 21 看门狗模块

#### 21.1 功能概述

实现"看门狗"功能。设计用于系统崩溃时全局复位。

"看门狗"会产生一个周期性中断,系统软件在中断产生后要清除其中断标志,若超过其设定时间未清除,则会产生一个硬复位信号对系统进行复位。

#### 21.2 主要特性

- 提供定时功能
- 提供复位功能
- 提供定时中断

#### 21.3 功能描述

#### 21.3.1 定时功能

设置定时值到寄存器 WD\_LD 后,设置 WDG\_CTRL 的 BIT0 为 1 启动定时器,WDG 模块定时时间到会产生定时中断,通知程序处理。如果寄存器 WD\_CLR 的 BIT0 不清除,则会周期产生定时中断。WD LD 的值以 APB 时钟单位为基准,APB 的时钟从 160M 时钟分频出来。

#### 21.3.2 复位功能

设置芯片定时值 WD\_LD 后,启动定时和复位功能(设置 WDG\_CTRL 的 BIT1/BIT0),WDG 模块启动倒计时,定时时间到,WDG 会产生定时中断,同时如果 WD\_CLR 的 BIT0 不清除,则芯片会在定时时间的下一个周期产生复位信号。

#### 21.4 寄存器描述

#### 21.4.1 寄存器列表

#### 表 177 WDG 寄存器列表

| 偏移地址   | 名称          | 缩写      | 访问 | 描述           | 复位值         |
|--------|-------------|---------|----|--------------|-------------|
| 0X0000 | WDG 定时加载寄存器 | WD_LD   | RW | 配置定时值,用于重复加载 | 0XFFFF_FFFF |
| 0X0004 | WDG 当前值寄存器  | WD_VAL  | RO | 获取当前定时器的值    | 0XFFFF_FFFF |
| 0X0008 | WDG 控制寄存器   | WD_CTRL | RW | 控制寄存器        | 0X0000_0000 |
| 0X000C | WDG 中断清除寄存器 | WD_CLR  | WO | 中断清除寄存器      | 0X0000_0000 |
| 0X0010 | WDG 中断源寄存器  | WD_SRC  | RO | 中断源寄存器       | 0X0000_0000 |



| 0X0014 | WDG 中断输出寄存器 | WD_STATE | RO | 中断输出状态寄存器 | 0X0000_0000 |
|--------|-------------|----------|----|-----------|-------------|
|--------|-------------|----------|----|-----------|-------------|

## 21.4.2 WDG 定时值加载寄存器

#### 表 178 WDG 定时值加载寄存器

| 位       | 访问 | 操作说明                                                                                                | 复位值           |
|---------|----|-----------------------------------------------------------------------------------------------------|---------------|
| [31: 0] | RW | 配置定时值,用于重复加载<br>此寄存器的值以 APB 时钟为计数单位。<br>例如:以 APB 时钟为 40MHZ,则定时值最大时长约 107s 左右,即<br>0FFFFFFF/40000000 | 32'hffff_ffff |

## 21.4.3 WDG 当前值寄存器

#### 表 179 WDG 当前值寄存器

| 位       | 访问 | 操作说明                                                                               | 复位值           |
|---------|----|------------------------------------------------------------------------------------|---------------|
| [31: 0] | RO | 获取当前定时器的值<br>要计算剩余时间,只要读取当前值即可。<br>要计算已经过去的时间,只要把寄存器 WD_LD 的值减去寄存器 WD_VAL 的值即<br>可 | 32'hffff_ffff |

#### 21.4.4 WDG 控制寄存器

#### 表 180 WDG 控制寄存器

| 位       | 访问 | 操作说明                      | 复位值   |
|---------|----|---------------------------|-------|
| [31: 2] |    | 保留                        | 30'h0 |
|         |    | 复位使能位                     | 1'b0  |
| [1]     | RW | 1'b0: WDG 复位条件产生时,不产生复位信号 |       |
|         |    | 1'b1: WDG 复位条件产生时,产生复位信号  |       |
|         |    | 定时使能位                     | 1'b0  |
| [0]     | RW | 1'b0: 定时器不工作              |       |
|         |    | 1'b1: 定时器工作,产生周期性中断       |       |

## 21.4.5 WDG 中断清除寄存器

#### 表 181 WDG 中断清除寄存器

| 位       | 访问 | 操作说明                 | 复位值   |
|---------|----|----------------------|-------|
| [31: 1] |    | 保留                   | 31'h0 |
| [0]     | WO | 中断状态清除位,写任意值清除当前中断状态 | 1'b0  |



## 21.4.6 WDG 中断源寄存器

## 表 182 WDG 中断源寄存器

| 位       | 访问 | 操作说明                    | 复位值   |
|---------|----|-------------------------|-------|
| [31: 1] |    | 保留                      | 31'h0 |
| [0]     | RO | 中断源寄存器,定时器功能打开,会同时产生该中断 | 1'b0  |

## 21.4.7 WDG 中断状态寄存器

#### 表 183 WDG 中断状态寄存器

| 位       | 访问 | 操作说明                                   | 复位值   |
|---------|----|----------------------------------------|-------|
| [31: 1] |    | 保留                                     | 31'h0 |
| [0]     | RO | 中断输出状态寄存器。该中断在定时器关闭后不产生,但 WD_SRC 可能为 1 | 1'b0  |



#### 22 PWM 控制器

#### 22.1 功能概述

PWM 是一种对模拟信号电平进行数字编码的方法。通过高分辨率计数器的使用,方波的占空比被调制用来对一个具体模拟信号的电平进行编码。PWM 信号仍然是数字的,因为在给定的任何时刻,满幅值的直流供电要么完全有(ON),要么完全无(OFF)。电压或电流源是以一种通(ON)或断(OFF)的重复脉冲序列被加到模拟负载上去的。通的时候即是直流供电被加到负载上的时候,断的时候即是供电被断开的时候。只要带宽足够,任何模拟值都可以使用 PWM 进行编码。

#### 22.2 主要特性

- 支持 2 通道输入信号捕获功能(PWM0 和 PWM4 两个通道)
- 输入信号捕获功能支持中断交互模式和 DMA 传输模式; DMA 模式支持按字操作
- 支持 5 通道 PWM 信号生成功能
- 5 通道 PWM 信号生成支持单次生成模式和自动装载模式
- 支持 5 通道制动功能
- PWM 输出频率范围: 3Hz~160kHz
- 占空比最大精度: 1/256, 插入死区的计数器宽度: 8bit
- 支持通道 0 通道 1 同步功能, 支持通道 2 通道 3 同步功能
- 支持通道 0 通道 1 的互补与非互补模式,支持通道 2 通道 3 的互补与非互补模式
- 支持5通道同步功能

#### 22.3 功能描述

#### 22.3.1 输入信号捕获

PWM 控制器支持两个通道的信号捕获功能,通过设置 PWM\_CTL 寄存器的 Bit24 可以激活通道 0 的捕获功能,通过设置 PWM\_CAP2CTL 寄存器的 Bit1 可以激活通道 4 的捕获功能。对捕获的信号的电平还可以设置是否翻转功能。通道捕获到相应的信号后,捕获数在更新到相应的捕获寄存器 PWM\_CAPDAT(通道 0 捕获数)和 PWM\_CAP2DAT(通道 4 捕获数)。

#### 22.3.2 DMA 传输捕获数

通道 0 或者通道 4 开启捕获功能后,捕获寄存器的计数可以通过 DMA 通道快速传输至内存,加速用户处理进程。





#### 22.3.3 支持单次和自动装载模式

PWM 控制器的五路输出通道均支持单次输出模式和自动装载模式。单次装载模式下,通道输出指定周期个波形后,就不再输出 PWM 波了;自动装载模式下,通道输出指定周期个波形后,会自动重新装载周期数,从而继续产生 PWM 波。

#### 22.3.4 多种输出模式

PWM 控制器支持独立输出模式,即每个通道独立输出,互不干预;支持双通道同步模式,即一个通道的输出完全与另一个通道输出一致;支持五通道同步模式,通道1至通道4的输出完全与通道0的输出一致;支持双通道互补输出,即一个通道输出的波形与另一个通道输出的波形完全相反;支持互补模式下常会用到的死区设置,死区长度最多可设置256个时钟周期;支持制动模式,当制动端口检测到指定电平后,输出通道会输出已经设置好的制动电平。

多种输出模式灵活可配,满足了使用者对 PWM 相关的各种应用场景。

#### 22.4 寄存器描述

#### 22.4.1 PWM 寄存器列表

表 184 PWM 寄存器列表

| 偏移地址   | 名称           | 缩写           | 访问 | 描述                               | 复位值         |
|--------|--------------|--------------|----|----------------------------------|-------------|
| 0X0000 | 时钟分频寄存器_01   | PWM_CLKDIV01 | RW | 对通道0和通道1的时钟进行分频                  | 0X0000_0000 |
| 0X0004 | 时钟分频寄存器_23   | PWM_CLKDIV23 | RW | 对通道2和通道3的时钟进行分频                  | 0X0000_0000 |
| 0X0008 | 控制寄存器        | PWM_CTL      | RW | 用以配置或者控制一些可配置项                   | 0X0000_0000 |
| 0X000C | 周期寄存器        | PWM_PERIOD   | RW | 用以设置通道0至通道4的周期                   | 0X0000_0000 |
| 0X0010 | 周期数寄存器       | PWM_PNUM     | RW | 用以设置通道 0 至通道 4 的信号生成周期数          | 0X0000_0000 |
| 0X0014 | 比较寄存器        | PWM_CMPDAT   | RW | 用以存放通道 0 至通道 4 的比较值<br>以产生不同的占空比 | 0X0000_0000 |
| 0X0018 | 死区控制寄存器      | PWM_DTCTL    | RW | 用以配置或者控制死区相关的可配<br>置项            | 0X0000_0000 |
| 0X001C | 中断控制寄存器      | PWM_INTEN    | RW | 用以对相关中断进行使能控制                    | 0X0000_0000 |
| 0X0020 | 中断状态寄存器      | PWM_INTSTS   | RW | 用以查询相关中断的状态                      | 0X0000_0000 |
| 0X0024 | 通道0捕获寄存器     | PWM_CAPDAT   | RO | 用以捕获并计数来到通道 0 的上升<br>沿和下降沿       | 0X0000_0000 |
| 0X0028 | 制动控制寄存器      | PWM_BRKCTL   | RW | 用以对制动模式进行控制                      | 0X0000_0000 |
| 0X002C | 时钟分频寄存器_4    | PWM_CH4_reg1 | RW | 对通道 4 的时钟进行分频                    | 0X0000_0000 |
| 0X0030 | 通道 4 控制寄存器_1 | PWM_CH4_reg2 | RW | 对通道 4 的相关配置项进行设置                 | 0X0000_0000 |
| 0X0034 | 通道4捕获寄存器     | PWM_CAP2DAT  | RO | 用以捕获并计数来到通道 4 的上升<br>沿和下降沿       | 0X0000_0000 |
| 0X0038 | 通道 4 控制寄存器_2 | PWM_CAP2CTL  | RW | 通道 4 的相关配置项进行设置                  | 0X0000_0000 |



## 22.4.2 时钟分频寄存器\_01

#### 表 185 PWM 时钟分频寄存器\_01

| 位       | 访问 | 操作说明                            | 复位值   |
|---------|----|---------------------------------|-------|
| [31:16] | RW | CLKDIV1                         | 16'h0 |
|         |    | CHI 分频计数器                       |       |
|         |    | 由计数器值决定分频数                      |       |
|         |    | 注意:分频范围为(0~65535),如不需要分频,输入0或1。 | 1     |
| [15:0]  | RW | CLKDIV0                         | 16'h0 |
|         |    | CH0 分频计数器                       |       |
|         |    | 同 CH1                           |       |

## 22.4.3 时钟分频寄存器\_23

#### 表 186 PWM 时钟分频寄存器\_23

| 位       | 访问 | 操作说明      | 复位值   |
|---------|----|-----------|-------|
| [31:16] | RW | CLKDIV3   | 16'h0 |
|         |    | CH3 分频计数器 |       |
|         |    | 同 CH1     |       |
| [15:0]  | RW | CLKDIV2   | 16'h0 |
|         |    | CH2 分频计数器 |       |
|         |    | 同 CH1     |       |

## 22.4.4 控制寄存器

## 表 187 PWM 控制寄存器

| 位       | 访问 | 操作说明                                         | 复位值  |
|---------|----|----------------------------------------------|------|
| [31:27] | RW | CNTEN                                        | 5'b0 |
|         |    | 计数器计数使能                                      |      |
|         |    | 1'b0: 停止计数                                   |      |
|         |    | 1'b1: 开始计数                                   |      |
|         |    | 注意:每位分别控制每个通道,从高到低依次控制 CH4、CH3、CH2、CH1 和 CH0 |      |
| [26]    |    | 保留                                           | 1'b0 |
| [25]    | RW | CAPINV                                       | 1'b0 |
|         |    | 捕获反向使能标识位                                    |      |
|         |    | 1'b0: 捕获模式输入信号反向无效                           |      |
|         |    | 1'b1: 捕获模式输入信号反向有效,对输入信号取反                   |      |



| [24]    | RW  | CPEN                                               | 1'b0 |
|---------|-----|----------------------------------------------------|------|
|         |     | 捕获功能使能标识位                                          |      |
|         |     | <br>  1'b0: CH0 捕获功能无效,RCAPDAT 和 FCAPDAT 值不会被更新;   |      |
|         |     | 1'b1: CH0 捕获功能有效,捕获并锁存 PWM 计数器,分别存储在 RCAPDAT(上     |      |
|         |     | 升沿锁存)和 FCAPDAT(下降沿锁存)                              |      |
| [23:22] | RW  | CNTTYPE3                                           | 2'b0 |
|         |     | CH3 计数器计数方式                                        | 77   |
|         |     | 2'b00: 边缘对齐模式(计数器计数方式为递增,仅针对捕获模式)                  | 17   |
|         |     | 2'b01: 边缘对齐模式(计数器计数方式为递减,仅针对 PWM 模式)               |      |
|         |     | 2'b10: 中央对齐模式(仅针对 PWM 模式)                          |      |
|         |     | 注意:在 PWM 模式下,当计数器被设置为沿对齐模式时,需要设置计数方式为递             |      |
|         |     | 减方式。                                               | 7    |
| [21:20] | RW  | CNTTYPE2                                           | 2'b0 |
|         |     | CH2 计数器计数方式                                        |      |
|         |     | 同 CH3                                              |      |
| [19:18] | RW  | CNTTYPE1                                           | 2'b0 |
|         |     | CH1 计数器计数方式                                        |      |
|         |     | 同 CH3                                              |      |
| [17:16] | RW  | CNTTYPE0                                           | 2'b0 |
|         |     | CH0 计数器计数方式                                        |      |
|         |     | 同 CH3                                              |      |
| [15:14] | RW  | TWOSYNCEN                                          | 2'b0 |
|         |     | 2 通道同步模式使能信号                                       |      |
|         |     | 1'b0: 不允许 2 通道同步                                   |      |
|         |     | 1'b1: 允许2通道同步,                                     |      |
|         | < 1 | PWM_CH0 和 PWM_CH1 具有相同的相位,且相位由 PWM_CH0 决定; PWM_CH2 |      |
|         |     | 和 PWM_CH3 具有相同的相位,且相位由 PWM_CH2 决定                  |      |
|         |     | 15bit 控制 CH3 和 CH2                                 |      |
|         |     | 14bit 控制 CH1 和 CH0                                 |      |
| [13]    |     | 保留                                                 | 1'b0 |
| [12]    | RW  | POEN                                               | 1'b0 |
|         |     | PWM 管脚输出使能位                                        |      |
|         |     | 1'b0: PWM 管脚置为输出状态                                 |      |
|         |     | 1'b1: PWM 管脚置为三态状态                                 |      |
|         |     | 注意: 只是针对 CH0                                       |      |



| [11:8] | RW | CNTMODE                                             | 4'h0 |
|--------|----|-----------------------------------------------------|------|
|        |    | PWM 生成循环方式                                          |      |
|        |    | 1'b0: 单次模式                                          |      |
|        |    | 1'b1: 自动装载模式                                        |      |
|        |    | 注意: CNTMODE 变化过程中, PWM_CMPDAT 归零; 每位分别控制每个通道,       |      |
|        |    | 从高到低依次控制 PW3、PW2、PW1 和 PW0                          |      |
| [7]    |    | 保留                                                  | 1'b0 |
| [6]    | RW | ALLSYNCEN                                           | 1'b0 |
|        |    | 全通道同步模式使能信号                                         |      |
|        |    | 1'b0: 不允许全部通道同步                                     |      |
|        |    | 1'b1: 允许全部通道同步, PWM_CH0、PWM_CH1、PWM_CH2 和 PWM_CH3 具 | ,    |
|        |    | 有相同的相位,且相位由 PWM_CH0 决定                              |      |
| [5:2]  | RW | PINV                                                | 4'h0 |
|        |    | PWM 输出信号极性使能                                        |      |
|        |    | 1'b0: PWM 输出极性翻转不使能                                 |      |
|        |    | 1'b1: PWM 输出极性翻转使能                                  |      |
|        |    | 注意:每位分别控制每个通道,从高到低依次控制 PW3、PW2、PW1 和 PW0            |      |
| [1:0]  | RW | OUTMODE                                             | 2'b0 |
|        |    | 输出模式                                                |      |
|        |    | 1'b0: 每两个通道非互补模式                                    |      |
|        |    | 1'b1: 每两个通道组成互补模式                                   |      |
|        |    | BIT1 控制 CH2 和 CH3                                   |      |
|        |    | BIT0 控制 CH0 和 CH1                                   |      |

# 22.4.5 周期寄存器

## 表 188 PWM 周期寄存器

| 位       | 访问 | 操作说明                                                                                     | 复位值  |
|---------|----|------------------------------------------------------------------------------------------|------|
| [31:24] | RW | PERIOD3                                                                                  | 8'h0 |
|         |    | CH3 周期寄存器值(注意: period 不可以大于 255)                                                         |      |
|         |    | "沿对齐模式(计数器计数方式为递减)":                                                                     |      |
|         |    | ➤ PERIOD 寄存器值,周期值为(PERIOD + 1)                                                           |      |
|         |    | ➤ 占空比= (CMP+1) / (PERIOD + 1)                                                            |      |
|         |    | ▶ CMP>=PERIOD: PWM 输出固定为高                                                                |      |
|         |    | ▶ CMP <period: pwm="" td="" 低电平宽度为(period-cmp),="" 高电平宽度为(cmp+1)<=""><td></td></period:> |      |
|         |    | ➤ CMP=0: PWM 低电平宽度为 PERIOD, 高电平宽度为 1;                                                    |      |



|         |    | "中间对齐模式":                                               |      |
|---------|----|---------------------------------------------------------|------|
|         |    | ▶ PERIOD 寄存器值: 周期为 2* (PERIOD+1)                        |      |
|         |    | ➤ 占空比=(2*CMP+1) / (2* (PERIOD+1))                       |      |
|         |    | > CMP>PERIOD: PWM 持续为高                                  |      |
|         |    | ➤ CMP<=PERIOD: PWM 低电平=2* (PERIOD-CMP) +1,              |      |
|         |    | 高电平= (2*CMP) +1                                         |      |
|         |    | ➤ CMP=0: PWM 低电平宽度为 2*PERIOD+1, 高电平宽度为 1。               |      |
|         |    | 注意:"中间对齐模式"中,周期数不应为 255。                                | 7    |
|         |    | 无论选择哪种对齐模式,通道周期均由分频数(N)和周期数(P)共同决定,                     | 17   |
|         |    | 即:输入时钟为 40MHz,经分频后时钟频率 f_div 为: f_div = 40MHz/N, N 为分频  |      |
|         |    | 数(16bit)。输出频率 f_output 为: f_output = f_div / P, P 为周期数。 |      |
|         |    | 注意:在 PWM 模式下,当计数器被设置为沿对齐模式时,需要设置计数方式为递                  |      |
|         |    | 减方式。                                                    | 7    |
| [23:16] | RW | PERIOD2                                                 | 8'h0 |
|         |    | CH2 周期寄存器值(注意: period 不可以大于 255)                        |      |
|         |    | 同 PERIOD3                                               |      |
| [15:8]  | RW | PERIOD1                                                 | 8'h0 |
|         |    | CH1 周期寄存器值(注意: period 不可以大于 255)                        |      |
|         |    | 同 PERIOD3                                               |      |
| [7:0]   | RW | PERIOD0                                                 | 8'h0 |
|         |    | CH0 周期寄存器值(注意: period 不可以大于 255)                        |      |
|         |    | 同 PERIOD3                                               |      |

## 22.4.6 周期数寄存器

## 表 189 PWM 周期数寄存器

| 位       | 访问 | 操作说明                                             | 复位值  |
|---------|----|--------------------------------------------------|------|
| [31:24] | RW | PNUM3                                            | 8'h0 |
|         |    | PWM3 生成周期数                                       |      |
|         |    | 设置 PWM3 周期数 PNUM3,当 PWM 产生 PNUM3 个 PWM 信号后,停止生成信 |      |
|         |    | 号,同时触发中断和置位中断状态字                                 |      |
| [23:16] | RW | PNUM2                                            | 8'h0 |
|         |    | PWM2 生成周期数                                       |      |
|         |    | 同 PNUM3                                          |      |
| [15:8]  | RW | PNUM1                                            | 8'h0 |
|         |    | PWM1 生成周期数                                       |      |
|         |    | 同 PNUM3                                          |      |



| [7:0] | RW | PNUM0      | 8'h0 |
|-------|----|------------|------|
|       |    | PWM0 生成周期数 |      |
|       |    | 同 PNUM3    |      |

## 22.4.7 比较寄存器

## 表 190 PWM 比较寄存器

| 位       | 访问 | 操作说明                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 复位值  |
|---------|----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|
| [31:24] | RW | CMP3         PWM3 比较寄存器值         "治对齐模式(计数器计数方式为递减)":         > PERIOD 寄存器值,周期值为(PERIOD+1)         > 占空比=(CMP+1) / (PERIOD+1)         > CMP>=PERIOD: PWM 输出固定位高         > CMP=0: PWM 低电平宽度为(PERIOD-CMP),高电平宽度为(CMP+1)         > 产程记D 寄存器值:周期为 2*(PERIOD+1)         > 上空比=(2*CMP+1) /2*(PERIOD+1)         > 上空比=(2*CMP) PWM 标电平=2*(PERIOD-CMP)+1,高电平宽度为 1。         CMP>=PERIOD: PWM 低电平宽度为 2*PERIOD+1,高电平宽度为 1。         无论选择哪种对齐模式,通道周期均由分频数(N)和周期数(P)共同决定,即:输入时钟为 40MHz,经分频后时钟频率 f_div为:f_div=40MHz/N,N为分频数(16bit)。输出频率 f_output 为:f_output=f_div/P,P为周期数。         注意:在PWM模式下,当计数器被设置为沿对齐模式时,需要设置计数方式为递减方式。 | 8'h0 |
| [23:16] | RW | CMP2<br>PWM2 比较寄存器值<br>同 CMP3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 8'h0 |
| [15:8]  | RW | CMP1<br>PWM1 比较寄存器值<br>同 CMP3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 8'h0 |
| [7:0]   | RW | CMP0<br>PWM0 比较寄存器值<br>同 CMP3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 8'h0 |



## 22.4.8 死区控制寄存器

### 表 191 PWM 死区控制寄存器

| 位       | 访问 | 操作说明                                 | 复位值   |
|---------|----|--------------------------------------|-------|
| [31:22] |    | 保留                                   | 10'h0 |
| [21]    | RW | DTEN23                               | 1'b0  |
|         |    | 通道2和通道3是否可以插入死区有效标识                  |       |
|         |    | 插入死区有效信号只有在通道的互补模式打开后,才有效。并且,如果插入有效信 | 1 -   |
|         |    | 号为0,则两个通道输出的互补信号没有死区的插入              |       |
|         |    | 1'b0: 插入死区无效                         |       |
|         |    | 1'b1: 插入死区有效                         |       |
| [20]    | RW | DTEN01                               | 1'b0  |
|         |    | 通道 0 和通道 1 是否可以插入死区有效标识              |       |
|         |    | 同 DTEN23                             |       |
| [19:18] |    | 保留                                   | 2'b0  |
| [17:16] | RW | DTDIV                                | 2'b0  |
|         |    | 死区时钟分频控制                             |       |
|         |    | 2'b00: 死区时钟等于基准时钟(40MHz)             |       |
|         |    | 2'b01: 死区时钟等于基准时钟(40MHz)二分频          |       |
|         |    | 2'b10: 死区时钟等于基准时钟(40MHz)四分频          |       |
|         |    | 2'b11: 死区时钟等于基准时钟(40MHz)八分频          |       |
| [15:8]  | RW | DTCNT23                              | 8'h0  |
|         |    | 通道3和通道2的死区间隔                         |       |
|         |    | 8bit 决定死区间隔值,死区时钟由 DTDIV 决定          |       |
| [7:0]   | RW | DTCNT01                              | 8'h0  |
|         |    | 通道1和通道0的死区间隔                         |       |
|         |    | 8bit 决定死区间隔值,死区时钟由 DTDIV 决定          |       |

### 22.4.9 中断控制寄存器

### 表 192 PWM 中断控制寄存器

| 位      | 访问 | 操作说明                 | 复位值   |
|--------|----|----------------------|-------|
| [31:8] |    | 保留                   | 24'h0 |
| [7]    | RW | DMA_request_EN       | 1'b0  |
|        |    | DMA_request 使能       |       |
|        |    | 1'b0: DMA_request 无效 |       |



|       |    | 1'b1: DMA_request 有效                        |      |
|-------|----|---------------------------------------------|------|
| [6]   | RW | FLIEN                                       | 1'b0 |
|       |    | 下降沿缓存中断使能位                                  |      |
|       |    | 1'b0: 下降沿缓存中断无效                             |      |
|       |    | 1'b1: 下降沿缓存中断有效                             |      |
|       |    | 注意: 针对 CH0 而言                               |      |
| [5]   | RW | RLIEN                                       | 1'b0 |
|       |    | 上升沿缓存中断使能位                                  | 17   |
|       |    | 1'b0: 上升缓存中断无效                              |      |
|       |    | 1'b1: 上升沿缓存中断有效                             |      |
|       |    | 注意: 针对 CH0 而言                               |      |
| [4:0] | RW | PIEN                                        | 5'b0 |
|       |    | PWM 周期中断使能位                                 |      |
|       |    | 1'b0: 周期中断无效                                |      |
|       |    | 1'b1: 周期中断有效                                |      |
|       |    | 注意: 当计数器计数到 0,且 PWM 周期个数满足 PWM_PNUM 后,触发中断。 |      |

### 22.4.10 中断状态寄存器

### 表 193 PWM 中断状态寄存器

| 位       | 访问 | 操作说明                                   | 复位值   |
|---------|----|----------------------------------------|-------|
| [31:10] |    | 保留                                     | 12'h0 |
| [9]     | RW | OVERFL                                 | 1'b0  |
|         |    | 计数器溢出标志                                |       |
|         |    | 1'b0: 捕获模式, 计数器计数过程中, 计数器未溢出           |       |
|         |    | 1'b1: 捕获模式, 计数器计数过程中, 计数器溢出            |       |
|         |    | 注意: 当用户清除 CFLIF 或 CRLIF 时,本 bit 也同时被清除 |       |
| [8]     | RW | FLIFOV                                 | 1'b0  |
|         |    | 下降沿延迟中断标识过跑状态                          |       |
|         |    | 1'b0: 当 CFILF 为 1 时,无下降沿延迟中断产生         |       |
|         |    | 1'bl: 当 CFILF 为 1 时,又一次发生下降沿延迟中断       |       |
|         |    | 注意: 当用户清除 CFILF 时,本 bit 也同时被清除         |       |
| [7]     | RW | RLIFOV                                 | 1'b0  |
|         |    | 上升沿延迟中断标识过跑状态                          |       |
|         |    | 1'b0: 当 CRILF 为 1 时,无上升沿延迟中断产生         |       |



|       |    | 1'b1: 当 CRILF 为 1 时,又一次发生上升沿延迟中断             |            |
|-------|----|----------------------------------------------|------------|
|       |    | 注意: 当用户清除 CRILF 时,本 bit 也同时被清除               |            |
| [6]   | RW | CFLIF                                        | 1'b0       |
|       |    | 捕获下降沿中断标识                                    |            |
|       |    | 1'b0: 没有捕获到下降沿                               |            |
|       |    | 1'b1: 当捕获到下降沿,本位被设置为1                        |            |
|       |    | 注意:通过写入1,清除该标识位;                             | <i>X</i> _ |
|       |    | 注意: 针对 CH0 而言                                |            |
| [5]   | RW | CRLIF                                        | 1'b0       |
|       |    | 捕获上升沿中断标识                                    |            |
|       |    | 1'b0: 没有捕获到上升沿                               |            |
|       |    | 1'b1: 当捕获到上升沿,本位被设置为1                        |            |
|       |    | 注意:通过写入1,清除该标识位;                             |            |
|       |    | 注意: 针对 CH0 而言                                |            |
| [4:0] | RW | PIF                                          | 5'b0       |
|       |    | PWM 周期中断标识                                   |            |
|       |    | 当 PWM 产生指定周期 PWM 信号后,该标识位置 1;通过软件写入 1,清除该标识  |            |
|       |    | 注意:每位分别标识每个通道,从高到低依次控制 PW4、PW3、PW2、PW1 和 PW0 |            |

## 22.4.11 通道 0 捕获寄存器

#### 表 194 PWM 通道 0 捕获寄存器

| 27.12 (7.12 XXX 0 7.10 M) 17 HH |    |                      |       |  |
|---------------------------------|----|----------------------|-------|--|
| 位                               | 访问 | 操作说明                 | 复位值   |  |
| [31:16]                         | RO | PWM_FCAPDAT          | 16'h0 |  |
|                                 |    | 捕获下降沿寄存器             |       |  |
|                                 |    | 当输入信号存在下降沿时,存储当前计数器值 |       |  |
| [15:0]                          | RO | PWM_RCAPDAT          | 16'h0 |  |
|                                 |    | 捕获上升沿寄存器             |       |  |
|                                 |    | 当输入信号存在上升沿时,存储当前计数器值 |       |  |

### 22.4.12 制动控制寄存器

### 表 195 PWM 制动控制寄存器

| 位       | 访问 | 操作说明   | 复位值   |
|---------|----|--------|-------|
| [31:16] |    | 保留     | 16'h0 |
| [15:11] | RW | BRKCTL | 5'b0  |



|        |    | 制动模式使能                          |      |
|--------|----|---------------------------------|------|
|        |    | 1'b0: 制动模式禁止                    |      |
|        |    | 1'b1: 制动模式启动                    |      |
|        |    | [7:3]分别对应 CH4、CH3、CH2、CH1 和 CH0 |      |
| [10:8] |    | 保留                              | 3'b0 |
| [7:3]  | RW | вкор                            | 5'b0 |
|        |    | 制动输出控制寄存器                       | 7    |
|        |    | 1'b0: 当制动模式有效时, PWM 输出低电平       |      |
|        |    | 1'b1: 当制动模式有效时, PWM 输出高电平       |      |
|        |    | [7:3]分别对应 CH4、CH3、CH2、CH1 和 CH0 |      |
| [2:0]  |    | 保留                              | 3'b0 |

## 22.4.13 时钟分频寄存器\_4

## 表 196 PWM 时钟分频寄存器\_4

|         |    | 4文 1701 WWI F 7 57 77 9次 67 77 566_4                                                     |       |
|---------|----|------------------------------------------------------------------------------------------|-------|
| 位       | 访问 | 操作说明                                                                                     | 复位值   |
| [31:16] | RW | CLKDIV4                                                                                  | 16'h0 |
|         |    | CH4 分频计数器                                                                                |       |
|         |    | 由计数器值决定分频数                                                                               |       |
|         |    | 注意:分频范围为(0~65535),如不需要分频,输入0或1。                                                          |       |
| [15:8]  | RW | PERIOD4                                                                                  | 8'h0  |
|         |    | CH4 周期寄存器值(注意: period 不可以大于 255)                                                         |       |
|         |    | "沿对齐模式(计数器计数方式为递减)":                                                                     |       |
|         |    | ➤ PERIOD 寄存器值,周期值为(PERIOD + 1)                                                           |       |
|         |    | ➤ 占空比= (CMP+1) / (PERIOD + 1)                                                            |       |
|         |    | ▶ CMP>=PERIOD: PWM 输出固定位高                                                                |       |
|         |    | ➤ CMP <period: pwm="" td="" 低电平宽度为(period-cmp),="" 高电平宽度为(cmp+1)<=""><td></td></period:> |       |
|         |    | ➤ CMP=0: PWM 低电平宽度为 PERIOD, 高电平宽度为 1;                                                    |       |
|         |    | "中间对齐模式":                                                                                |       |
|         |    | ▶ PERIOD 寄存器值: 周期为 2* (PERIOD+1)                                                         |       |
|         |    | ➤ 占空比=(2*CMP+1) / (2* (PERIOD+1))                                                        |       |
|         |    | ➤ CMP>PERIOD: PWM 持续为高                                                                   |       |
|         |    | ➤ CMP<=PERIOD: PWM 低电平=2* (PERIOD-CMP) +1, 高电平= (2*CMP)                                  |       |
|         |    | +1                                                                                       |       |
|         |    | ➤ CMP=0: PWM 低电平宽度为 2*PERIOD+1, 高电平宽度为 1。                                                |       |
|         |    | 注意:"中间对齐模式"中,周期数不应为 255。                                                                 |       |
|         |    | 无论选择哪种对齐模式,通道周期均由分频数(N)和周期数(P)共同决定,                                                      |       |



|       |    | 即:输入时钟为 $40MHz$ ,经分频后时钟频率 $f_{div}$ 为: $f_{div} = 40MHz/N$ ,N 为分频 |      |
|-------|----|-------------------------------------------------------------------|------|
|       |    | 数(16bit)。输出频率 f_output 为:f_output = f_div / P,P 为周期数。             |      |
|       |    | 注意:在 PWM 模式下,当计数器被设置为沿对齐模式时,需要设置计数方式为递                            |      |
|       |    | 减方式。                                                              |      |
| [7:0] | RW | CH4 生成周期数                                                         | 8'h0 |
|       |    | 设置 PWM4 周期数为 PNUM4,当 PWM 产生 PNUM4 个 PWM 信号后,                      |      |
|       |    | 停止生成信号,同时触发中断和置位中断状态字                                             |      |

### 22.4.14 通道 4 控制寄存器\_1

#### 表 197 PWM 通道 4 控制寄存器\_1

| 位       | 访问 | 操作说明                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 复位值   |
|---------|----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------|
| [31:16] |    | 保留                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 16'h0 |
| [15:8]  | RW | CMP4 CH4 周期寄存器值  "沿对齐模式(计数器计数方式为递减)":  ▶ PERIOD 寄存器值,周期值为(PERIOD+1)  ▶ 占空比= (CMP+1) / (PERIOD+1)  ▶ CMP>=PERIOD: PWM 输出固定位高  ▶ CMP <period: "中间对齐模式":="" (period+1)="" 2*="" cmp="" period="" period,="" pwm="" ▶="" 低电平宽度为="" 低电平宽度为(period-cmp),高电平宽度为(cmp+1)="" 占空比="(2*CMP+1)" 周期为="" 寄存器值:="" 高电平宽度为1;="">=PERIOD: PWM 括续为高  ▶ CMP&lt;=PERIOD: PWM 低电平宽度为 2*PERIOD-CMP) +1, 高电平= (2*CMP) +1  ▶ CMP=0: PWM 低电平宽度为 2*PERIOD+1, 高电平宽度为 1。  无论选择哪种对齐模式,通道周期均由分频数 (N) 和周期数 (P) 共同决定,即:输入时钟为 40MHz, 经分频后时钟频率 f_div 为: f_div = 40MHz/N, N 为分频数 (16bit)。输出频率 f_output 为: f_output = f_div /P, P 为周期数。  <b>注意:</b> 在 PWM 模式下,当计数器被设置为沿对齐模式时,需要设置计数方式为递减方式。</period:> | 8'h0  |
| [7:5]   |    | 保留                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 3'b0  |
| [4:3]   | RW | CNTTYPE4 CH4 计数器计数方式 2'b00: 边缘对齐模式(计数器计数方式为递增,仅针对捕获模式) 2'b01: 边缘对齐模式(计数器计数方式为递减,仅针对 PWM 模式)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 2'b0  |



|     |    | 2'b10: 中央对齐模式(仅针对 PWM 模式)                      |      |
|-----|----|------------------------------------------------|------|
|     |    | <b>注意</b> :在 PWM 模式下,当计数器被设置为沿对齐模式时,需要设置计数方式为递 |      |
|     |    | 减方式。                                           |      |
| [2] |    | 保留                                             | 1'b0 |
| [1] | RW | CNTMODE4                                       | 1'b0 |
|     |    | CH4 生成循环方式                                     |      |
|     |    | 1'b0: 单次模式                                     | 1 -  |
|     |    | 1'b1: 自动装载模式                                   |      |
|     |    | 注意: CNTMODE 变化过程中,PWM_CMPDAT 归零                |      |
| [0] | RW | PINV4                                          | 1'b0 |
|     |    | CH4 输出信号极性使能                                   |      |
|     |    | 1'b0: PWM 输出极性翻转不使能                            |      |
|     |    | 1'b1: PWM 输出极性翻转使能                             |      |

### 22.4.15 通道 4 捕获寄存器

### 表 198 PWM 道 4 捕获寄存器

| 位       | 访问 | 操作说明                 | 复位值   |
|---------|----|----------------------|-------|
| [31:16] | RO | PWM_FCAP2DAT         | 16'h0 |
|         |    | 捕获下降沿寄存器             |       |
|         |    | 当输入信号存在下降沿时,存储当前计数器值 |       |
| [15:0]  | RO | PWM_RCAP2DAT         | 16'h0 |
|         |    | 捕获上升沿寄存器             |       |
|         |    | 当输入信号存在上升沿时,存储当前计数器值 |       |

### 22.4.16 通道 4 控制寄存器\_2

#### 表 199 PWM 通道 4 控制寄存器\_2

| 位       | 访问 | 操作说明                  | 复位值   |
|---------|----|-----------------------|-------|
| [31:11] |    | 保留                    | 21'h0 |
| [10]    | RW | DMA_request2_mask     | 1'b0  |
|         |    | DMA_request2 使能       |       |
|         |    | 1'b0: DMA_request2 无效 |       |
|         |    | 1'b1: DMA_request2 有效 |       |
|         |    | 注意: 只是针对 CH4          |       |
| [9]     | RW | FLIEN2                | 1'b0  |
|         |    | 下降沿缓存中断使能位            |       |



|     | 1  |                                        |      |
|-----|----|----------------------------------------|------|
|     |    | 1'b0: 下降沿缓存中断无效                        |      |
|     |    | 1'b1: 下降沿缓存中断有效                        |      |
|     |    | 注意: 只是针对 CH4                           |      |
| [8] | RW | RLIEN2                                 | 1'b0 |
|     |    | 上升沿缓存中断使能位                             |      |
|     |    | 1'b0: 上升缓存中断无效                         |      |
|     |    | 1'b1: 上升沿缓存中断有效                        | 1 -  |
|     |    | 注意: 只是针对 CH4                           |      |
| [7] | RW | OVERFL2                                | 1'b0 |
|     |    | 计数器溢出标志                                |      |
|     |    | 1'b0: 捕获模式, 计数器计数过程中, 计数器未溢出           |      |
|     |    | 1'b1: 捕获模式, 计数器计数过程中, 计数器溢出            |      |
|     |    | 注意: 当用户清除 CFLIF 或 CRLIF 时,本 bit 也同时被清除 |      |
|     |    | 注意: 只是针对 CH4                           |      |
| [6] | RW | FLIFOV2                                | 1'b0 |
|     |    | 下降沿延迟中断标识过跑状态                          |      |
|     |    | 1'b0: 当 CFILF 为 1 时,无下降沿延迟中断产生         |      |
|     |    | 1'b1: 当 CFILF 为 1 时,又一次发生下降沿延迟中断       |      |
|     |    | 注意: 当用户清除 CFILF 时,本 bit 也同时被清除         |      |
|     |    | 注意: 只是针对 CH4                           |      |
| [5] | RW | RLIFOV2                                | 1'b0 |
|     |    | 上升沿延迟中断标识过跑状态                          |      |
|     |    | 1'b0: 当 CRILF 为 1 时,无上升沿延迟中断产生         |      |
|     |    | 1'bl: 当 CRILF 为 1 时,又一次发生上升沿延迟中断       |      |
|     |    | 注意: 当用户清除 CRILF 时,本 bit 也同时被清除         |      |
|     |    | 注意: 只是针对 CH4                           |      |
| [4] | RW | CFLIF2                                 | 1'b0 |
|     |    | 捕获下降沿中断标识                              |      |
|     |    | 1'b0: 没有捕获到下降沿                         |      |
|     |    | 1'b1: 当捕获到下降沿,本位被设置为 1                 |      |
|     |    | 注意:通过写入1,清除该标识位                        |      |
|     |    | 注意: 只是针对 CH4                           |      |
| [3] | RW | CRLIF2                                 | 1'b0 |
|     |    | 捕获上升沿中断标识                              |      |
|     |    |                                        |      |



|    | 1'b0: 没有捕获到上升沿                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|----|------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|    | 1'b1: 当捕获到上升沿,本位被设置为 1                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|    | 注意:通过写入1,清除该标识位                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|    | 注意: 只是针对 CH4                                   |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| RW | POEN2                                          | 1'b0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
|    | PWM 管脚输出使能位                                    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|    | 1'b0: PWM 管脚置为输出状态                             | 7                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
|    | 1'b1: PWM 管脚置为三态状态                             |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|    | 注意: 只是针对 CH4                                   |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| RW | CPEN2                                          | 1'b0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
|    | 捕获功能使能标识位                                      |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|    | 1'b0: CH4 捕获功能无效,RCAPDAT 和 FCAPDAT 值不会被更新;     |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|    | 1'bl: CH4 捕获功能有效,捕获并锁存 PWM 计数器,分别存储在 RCAPDAT(上 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|    | 升沿锁存)和 FCAPDAT(下降沿锁存)                          |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|    | 注意: 只是针对 CH4                                   |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| RW | CAPINV2                                        | 1'b0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
|    | 捕获反向使能标识位                                      |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|    | 1'b0: 捕获模式输入信号反向无效                             |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|    | 1'b1: 捕获模式输入信号反向有效,对输入信号取反                     |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|    | 注意: 只是针对 CH4                                   |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|    | RW                                             | 1'b1: 当捕获到上升沿,本位被设置为 1         注意:通过写入 1,清除该标识位         注意: 只是针对 CH4         RW       POEN2         PWM 管脚输出使能位         1'b0: PWM 管脚置为输出状态         1'b1: PWM 管脚置为三态状态         注意: 只是针对 CH4         RW       CPEN2         捕获功能使能标识位         1'b0: CH4 捕获功能无效, RCAPDAT 和 FCAPDAT 值不会被更新;         1'b1: CH4 捕获功能有效,捕获并锁存 PWM 计数器,分别存储在 RCAPDAT (上<br>升沿锁存)和 FCAPDAT (下降沿锁存)         注意: 只是针对 CH4         RW       CAPINV2         捕获反向使能标识位         1'b0: 捕获模式输入信号反向无效         1'b1: 捕获模式输入信号反向有效,对输入信号取反 |



### 23 QFLASH 控制器

#### 23.1 功能概述

W600 内置 QFLASH 的控制器,提供总线方式的 QFLASH 读写擦操作,提供系统总线和数据总线的访问仲裁,实现 CACHE 方式的 QFLASH 读操作。

#### 23.2 主要特性

- 支持 QFLASH 命令读
- 支持 QFLASH 命令写
- 支持 QFLASH 命令擦除
- 支持 QFLASH 的 CACHE 方式读

### 23.3 功能描述

### 23.4 寄存器描述

#### 23.4.1 寄存器列表

### 表 200 QFLASH 控制器寄存器列表

| 偏移地址                           | 名称      | 缩写        | 描述                                                                                                                     | 默认值         |
|--------------------------------|---------|-----------|------------------------------------------------------------------------------------------------------------------------|-------------|
| 0X0000_0000                    | 命令信息寄存器 | CMD_INFO  | QFLASH 操作所需命令及数据字节                                                                                                     | 0X0000_0000 |
| 0X0000_0004                    | 命令启动寄存器 | CMD_START | 负责操作地址的填写及命令启动                                                                                                         | 0X0000_0000 |
| 0X0000_0200<br><br>0X0000_0600 | 读写数据缓存区 | RSA_BUF   | 用于缓存 QFLASH 读写的数据或者<br>RSA 的加解密数据。此内存为<br>QFLASH 控制器和 RSA 模块共用,<br>因此,QFLASH 读写与 RSA 操作<br>不能同时使用,需要在驱动实现时<br>增加互斥操作保护 | 0X0000_0000 |

### 23.4.2 命令信息寄存器

### 表 201 QFLASH 命令信息存器

| 位       | 访问 | 操作说明                                                            |      |  |
|---------|----|-----------------------------------------------------------------|------|--|
| [31]    | RW | : 指示 CMD_START 携带 Address, CMD_START 寄存器中存有该 Address 的低 20 位, 1 |      |  |
|         |    | 该 Address 的高 4 为固定为 0, 共计 24 位                                  |      |  |
| [30]    | RW | 1: 指示 CMD_START 寄存器中 CRM 携带有内容                                  | 1'b0 |  |
| [29]    | RW | 1: 指示 CMD_INFO 携带 Dummy 周期                                      | 1'b0 |  |
| [28:26] | RW | 其内容+1 后指示 CMD_INFO 携带多少 Dummy 周期                                | 3'b0 |  |



| [25:16] | RW | 其内容+1 后指示 CMD_INFO 携带多少字节的数据                     | 10°b0 |
|---------|----|--------------------------------------------------|-------|
| [15]    | RW | 1:表示 CMD_INFO 携带数据                               | 1'b0  |
| [14]    | RW | 1:表示当前 CMD_INFO 命令域填写的命令为读命令,命令包含 RDSR、FR、QIOFR、 | 1'b0  |
|         |    | RDPDRID、RSR 等                                    |       |
| [13]    | RW | 1:表示当前 CMD_INFO 命令域填写的命令为 WRSR 命令                | 1'b0  |
| [12]    | RW | 1:表示当前 CMD_INFO 命令域填写的命令为 PP 命令                  |       |
| [11]    | RW | 1:表示当前 CMD_INFO 命令域填写的命令为 SE 命令                  |       |
| [10]    | RW | 1:表示当前 CMD_INFO 命令域填写的命令为 BE 命令                  |       |
| [9]     | RW | 1:表示当前 CMD_INFO 命令域填写的命令为 HBE 命令                 | 1'b0  |
| [8]     | RW | 1:表示当前 CMD_INFO 命令域填写的命令为 CE 命令                  | 1'b0  |
| [7:0]   | RW | CMD_INFO 命令域,填写 QFlash 的命令,可参考 QFlash 芯片手册。      | 8'b0  |

### 23.4.3 命令启动寄存器

# 表 202 QFLASH 命令启动寄存器

| 位       | 访问 | 操作说明                                                     | 复位值   |  |  |  |
|---------|----|----------------------------------------------------------|-------|--|--|--|
| [31:29] | RO | Reserved                                                 | 3'b0  |  |  |  |
| [28]    | RW | 置1表示启动命令,命令操作完成后,由硬件清零。                                  | 1'b0  |  |  |  |
| [27: 8] | RW | Address[19:0]: 若命令寄存器中的 A 标记为为 1,则此处存储 Address 低 20 位内容。 | 20°b0 |  |  |  |
| [7:0]   | RW | CRM[7:0]: 若命令寄存器中的 CRM 标记为为 1,则此处存储 CRM 内容。              | 8'b0  |  |  |  |

## 23.5 QFLASH 的常用指令

## 表 203 QFALSH 常用命令

| 命令名称      命令字    命令缩写 |       |       |  |  |  |  |  |
|-----------------------|-------|-------|--|--|--|--|--|
| m 444                 | m.4.1 | きる当点  |  |  |  |  |  |
| Write Enable          | 06H   | WREN  |  |  |  |  |  |
| Write Disable         | 04H   | WRDI  |  |  |  |  |  |
| /                     |       |       |  |  |  |  |  |
| Read Status           | 05H   | RDSR  |  |  |  |  |  |
| Write Status          | 01H   | WRSR  |  |  |  |  |  |
|                       |       |       |  |  |  |  |  |
| Fast Read             | 0BH   | FR    |  |  |  |  |  |
| Quad IO Fast Read     | ЕВН   | QIOFR |  |  |  |  |  |
|                       |       |       |  |  |  |  |  |
| Page Program          | 02H   | PP    |  |  |  |  |  |
| Sector Erase          | 20H   | SE    |  |  |  |  |  |

其它命令参见 QFLASH 的相关手册。





## 24 附录 1. 芯片引脚定义

### 24.1芯片引脚分布



图 38 W600 芯片引脚分布



## 24.2芯片引脚复用关系

表 204 芯片引脚复用关系

| 编号 | 名称       | 类型  | 复位后管脚功能             | 复用功能                                              | 最高频率  | 上下拉能力 | 驱动能力 |
|----|----------|-----|---------------------|---------------------------------------------------|-------|-------|------|
| 1  | WAKEUP   | I   | WAKEUP 唤醒功能         |                                                   | 1MHz  | DOWN  |      |
| 2  | RESET    | I   | RESET 复位            |                                                   |       | UP    |      |
| 3  | XTAL_OUT | 0   | 外部晶振输出              |                                                   |       |       |      |
| 4  | XTAL_IN  | I   | 外部晶振输入              |                                                   |       |       |      |
| 5  | VDD33    | Р   | 芯片电源, 3. 3V         | 1/3/23                                            |       |       |      |
| 6  | DVDD33   | Р   | 数字电路电源, 3.3V        |                                                   |       |       |      |
| 7  | VDD33LNA | Р   | LNA 电源, 3.3V        |                                                   |       |       |      |
| 8  | ANT      | I/0 | 射频天线                | 4 13(1)                                           |       |       |      |
| 9  | VDD33PA  | Р   | PA 电源,3. 3V         | X, Y                                              |       |       |      |
| 10 | VDD33ANA | Р   | 模拟电源, 3. 3V         |                                                   |       |       |      |
| 11 | EXT24K   | I   | 串联 24K Ω +-1%精度电阻到地 |                                                   |       |       |      |
| 12 | TEST     | I   | 测试功能配置管脚            |                                                   |       |       |      |
| 13 | BOOTMODE | I/0 | BOOTMODE            | PWM_1、GPIOPA_0                                    | 5MHz  | UP    | 24mA |
| 14 | PA_1     | I/0 | Reserved            | SIM_DATA、PWM_2、SPI(M/S)_CK、GPIOPA_1               | 20MHz | UP    | 24mA |
| 15 | PA_4     | I/0 | UARTO_TX            | PWM_5、SPI(M/S)_DO、I <sup>2</sup> S_M_SCL、GPIOPA_4 | 25MHz | UP    | 24mA |



| 16 | VDD33IO | Р   | IO 电源, 3.3V |                                                             |       | . 7 |      |
|----|---------|-----|-------------|-------------------------------------------------------------|-------|-----|------|
| 17 | PA_5    | I/0 | UARTO_RX    | PWM_1、SPI(M/S)_DI、I2S_M_EXTCLK、GPIOPA_5                     | 25MHz | UP  | 24mA |
| 18 | PB_13   | I/0 | PWM_2       | I <sup>2</sup> C_SCL、SDIO_CMD、GPIOPB_13                     | 50MHz | UP  | 16mA |
| 19 | PB_14   | I/0 | H_SPI_INT   | PWM_5、I <sup>2</sup> C_DAT、I <sup>2</sup> S_S_SDA、GPIOPB_14 | 50MHz | UP  | 16mA |
| 20 | PB_15   | I/0 | H_SPI_CS    | PWM_4、SPI (M/S)_CS、I2S_S_SCL、GPIOPB_15                      | 50MHz | UP  | 16mA |
| 21 | PB_16   | I/0 | H_SPI_CK    | PWM_3、SPI(M/S)_CK、I2S_S_RL、GPIOPB_16                        | 50MHz | UP  | 16mA |
| 22 | PB_17   | I/0 | H_SPI_DI    | PWM_2、SPI(M/S)_DI、UART1_RX、GPIOPB_17                        | 50MHz | UP  | 16mA |
| 23 | PB_18   | I/0 | H_SPI_DO    | PWM_1、SPI(M/S)_DO、UART1_TX、GPIOPB_18                        | 50MHz | UP  | 16mA |
| 24 | CAP     | I   | 外接电容,1岬     |                                                             |       | -   |      |
| 25 | VDD3310 | Р   | IO 电源, 3.3V | 217///                                                      |       |     |      |
| 26 | PB_6    | I/0 | Reserved    | SWDAT, UARTO_RX, PWM_4, SIM_CLK, GPIOPB_6                   | 12MHz | UP  | 4mA  |
| 27 | PB_7    | I/0 | Reserved    | SWCK、UARTO_TX、SDIO_CMD、SPI(M/S)_CS、GPIOPB_7                 | 50MHz | UP  | 16mA |
| 28 | PB_8    | I/0 | PWM_5       | H_SPI_CK、SDIO_CK、I2S_M_SCL、GPIOPB_8                         | 50MHz | UP  | 16mA |
| 29 | PB_9    | I/0 | UART1_CTS   | H_SPI_INT、SDIO_DATO、I2S_M_SDA、GPIOPB_9                      | 50MHz | UP  | 16mA |
| 30 | PB_10   | I/0 | UART1_RTS   | H_SPI_CS、SDIO_DAT1、I2S_M_RL、GPIOPB_10                       | 50MHz | UP  | 16mA |
| 31 | PB_11   | I/0 | UART1_RX    | H_SPI_DI、SDIO_DAT2、I2C_SCL、GPIOPB_11                        | 50MHz | UP  | 16mA |
| 32 | PB_12   | I/0 | UART1_TX    | H_SPI_DO、SDIO_DAT3、I2C_DAT、GPIOPB_12                        | 50MHz | UP  | 16mA |
| 33 | GND     | Р   | 接地          |                                                             |       |     |      |



## 声明

北京联盛德微电子有限责任公司保留随时修改、更新联盛德微电子产品或者各种文档、资料的权利。所有更新会通过联盛德微电子官方渠道进行发布。使用者必须确保通过官方渠道获取正确的信息。联盛德微电子不承诺将更新信息对所有人进行通知。