# 华中科技大学计算机学院 《数字电路与逻辑设计》试卷 A (闭卷)

| 班级 IS0803 学号                                                                                                 | 姓名                             | 成绩                              |
|--------------------------------------------------------------------------------------------------------------|--------------------------------|---------------------------------|
| <b>一. 单项选择题</b> (每题1分,共10分                                                                                   | ·)                             |                                 |
| 1. 表示任意两位无符号十进制数需要                                                                                           |                                | . 0                             |
| A. 6 B. 7 C. 8                                                                                               |                                |                                 |
| 2. 余 3 码 10001000 对应的 2421 码为                                                                                |                                | D 11101011                      |
| A. 01010101 B. 10000101                                                                                      | C. 10111011                    | D. 11101011                     |
| 3. 补码 1. 1000 的真值是 ( )。<br>A. +1.0111 B1.0111                                                                | C _0 1001                      | D _0 1000                       |
| 4. 标准或-与式是由( )构成的逻                                                                                           |                                | D0. 1000                        |
| A. 与项相或 B. 最小项相或                                                                                             |                                | 5 D. 或项相与                       |
| 5. 根据反演规则, $F = (\overline{A} + C) \cdot (C + DE) + \overline{A}$                                            |                                |                                 |
| A. $F = [A\overline{C} + \overline{C}(\overline{D} + \overline{E})] \cdot E$                                 |                                |                                 |
| * * *                                                                                                        |                                |                                 |
| $C.  \overline{F} = (A\overline{C} + \overline{C}\overline{D} + \overline{E}) \cdot E$                       |                                |                                 |
| 6. 下列四种类型的逻辑门中,可以用                                                                                           |                                | 基本运算。                           |
| A. 与门<br>C. 非门                                                                                               | B. 或门<br>D. 与非门                |                                 |
| 7. 将 D 触发器改造成 T 触发器,图:                                                                                       |                                | 线框内应是 ( )                       |
| 1. 何 D 赋及船以起风 1 赋及船, 图                                                                                       |                                | <b>线性的</b> 型是(一)。               |
| T                                                                                                            | D Q                            |                                 |
| A. 或非门 B. 与非门                                                                                                | 图 1<br>C. 异或门                  | D. 同或门                          |
| 8. 实现两个四位二进制数相乘的组合<br>A. 8 B. 9<br>9. 要使 JK 触发器在时钟作用下的次元<br>A. JK=00 B. JK=01<br>10. 设计一个四位二进制码的奇偶位<br>个异或门。 | C. 10<br>S与现态相反,JK<br>C. JK=10 | D. 11<br>端取值应为 ( )。<br>D. JK=11 |
| A. 2 B. 3                                                                                                    | C. 4                           | D. 5                            |
|                                                                                                              |                                |                                 |
| 二 <b>. 判断题</b> (判断各题正误,正确的在                                                                                  | 括号内记"∨",                       | 错误的在括号内记"×"                     |
| 并在划线处改正。每题2分,共1                                                                                              | 0分)                            |                                 |

1. 原码和补码均可实现将减法运算转化为加法运算。 ( )

2. 逻辑函数  $F(A,B,C) = \prod M(1,3,4,6,7), \prod \overline{F}(A,B,C) = \sum m(0,2,5)$ 3. 化简完全确定状态表时,最大等效类的数目即最简状态表中的状态数目。( ) 4. 并行加法器采用先行进位(并行进位)的目的是简化电路结构。( ) 5. 图 2 所示是一个具有两条反馈回路的电平异步时序逻辑电路。 ( ) 图 2 三. 多项选择题(从各题的四个备选答案中选出两个或两个以上正确答案,并将 其代号填写在题后的括号内,每题 2 分,共 10 分) 1. 小数 "0" 的反码形式有 ( )。 B. 1. 0······0; A. O. O······O ; C. 0. 1······1 ; D. 1. 1······1 2. 逻辑函数 F=A⊕B 和 G=A⊙B 满足关系 ( )。 A.  $F = \overline{G}$  B. F' = G C.  $F' = \overline{G}$  D.  $F = G \oplus 1$ 3. 若逻辑函数  $F(A,B,C) = \sum m(1,2,3,6), G(A,B,C) = \sum m(0,2,3,4,5,7),$  则 F 和 G相"与"的结果是()。  $M_1 + m_3$ C.  $\overline{A}B$  D. ABB. 1 4. 设两输入或非门的输入为 x 和 y, 输出为 z , 当 z 为低电平时, 有()。)。 

 A. x和y同为高电平;
 B. x为高电平,y为低电平;

 C. x为低电平,y为高电平;
 D. x和y同为低电平.

 5. 组合逻辑电路的输出与输入的关系可用()描述。 A. 真值表 B. 流程表 C. 逻辑表达式 D. 状态图 四. 函数化简题(10分) 1. 用代数法求函数  $F(A,B,C) = AB + AC + \overline{B \cdot C} + \overline{A \cdot B}$  的最简 "与-或"表达式。(4 分)

#### 2. 用卡诺图化简逻辑函数

 $F(A, B, C, D) = \sum m(2, 3, 9, 11, 12) + \sum d(5, 6, 7, 8, 10, 13)$  求出最简 "与-或"表达式和最简 "或-与"表达式。(6 分)



五.设计一个将一位十进制数的余3码转换成二进制数的组合电路,电路框图如图3所示。(15分)



#### 要求:

1. 填写表 1 所示真值表;

表 1 真值表

| ABCD | WXYZ | ABCD | WXYZ |
|------|------|------|------|
| 0000 |      | 1000 |      |
| 0001 |      | 1001 |      |
| 0010 |      | 1010 |      |
| 0011 |      | 1011 |      |
| 0100 |      | 1100 |      |
| 0101 |      | 1101 |      |
| 0110 |      | 1110 |      |
| 0111 |      | 1111 |      |

2. 利用图 4 所示卡诺图, 求出输出函数最简与-或表达式;



- 3. 画出用 PLA 实现给定功能的阵列逻辑图。
- 4. 若采用 PROM 实现给定功能, 要求 PROM 的容量为多大?

## 六、分析与设计(15分)

某同步时序逻辑电路如图 5 所示。



- (1) 写出该电路激励函数和输出函数;
- (2) 填写表 2 所示次态真值表;

表 2

| 输入<br>X | 现态<br>Q <sub>2</sub> Q <sub>1</sub> | 激励函数<br>J <sub>2</sub> K <sub>2</sub> J <sub>1</sub> K <sub>1</sub> | 次态<br>Q <sub>2</sub> <sup>(n+1)</sup> Q <sub>1</sub> <sup>(n+1)</sup> | 输出<br>Z |
|---------|-------------------------------------|---------------------------------------------------------------------|-----------------------------------------------------------------------|---------|
|         |                                     |                                                                     |                                                                       |         |
|         |                                     |                                                                     |                                                                       |         |
|         |                                     |                                                                     |                                                                       |         |
|         |                                     |                                                                     |                                                                       |         |

(3) 填写表 3 所示电路状态表;

| 现态        | 次态 Q <sub>2</sub> (n+1) Q <sub>1</sub> (n+1) |     | 输出 |
|-----------|----------------------------------------------|-----|----|
| $Q_2 Q_1$ | X=0                                          | X=1 | Z  |
| 00        |                                              |     |    |
| 01        |                                              |     |    |
| 10        |                                              |     |    |
| 11        |                                              |     |    |

(4) 设各触发器的初态均为 0, 试画出图 6 中 Q、Q2和 Z的输出波形。



图 6

(5) 改用 T 触发器作为存储元件,填写图 7 中激励函数 T<sub>2</sub>、T<sub>1</sub>卡诺图,求出最简表达式。





某电平异步时序逻辑电路的结构框图 如图 8 所示。图中:

$$Y_{2} = x_{1}y_{2} + x_{2}y_{2} + x_{2}x_{1}y_{1}$$

$$Y_{1} = x_{1}y_{2}y_{1} + x_{2}x_{1} + x_{2}x_{1}y_{2}$$

$$Z = x_{2}x_{1}y_{2}$$



#### 要求:

1. 根据给出的激励函数和输出函数表达式,填写表 4 所示流程表;

| 二次状态                                        | 激励状态 Y <sub>2</sub> Y <sub>1</sub> /输出 Z |             |             |             |
|---------------------------------------------|------------------------------------------|-------------|-------------|-------------|
| <b>y</b> <sub>2</sub> <b>y</b> <sub>1</sub> | $x_2x_1=00$                              | $x_2x_1=01$ | $x_2x_1=11$ | $x_2x_1=10$ |
| 0 0                                         |                                          |             |             |             |
| 0 1                                         |                                          |             |             |             |
| 1 1                                         |                                          |             |             |             |
| 1 0                                         |                                          |             |             |             |

- 2. 判断以下结论是否正确,并说明理由。
  - ① 该电路中存在非临界竞争;
  - ② 该电路中存在临界竞争;
- 3. 将所得流程表 4 中的 00 和 01 互换,填写出新的流程表 5,试问新流程表对应的电路是否存在非临界竞争或临界竞争?

表 5

| 二次状态                          | 激励状态 Y <sub>2</sub> Y <sub>1</sub> /输出 Z |             |             |             |
|-------------------------------|------------------------------------------|-------------|-------------|-------------|
| y <sub>2</sub> y <sub>1</sub> | $x_2x_1=00$                              | $x_2x_1=01$ | $x_2x_1=11$ | $x_2x_1=10$ |
| 0 0                           |                                          |             |             |             |
| 0 1                           |                                          |             |             |             |
| 1 1                           |                                          |             |             |             |
| 1 0                           |                                          |             |             |             |

### 八. 分析与设计(15分)

某组合逻辑电路的芯片引脚图如图 9 所示。



- 1. 分析图 9 所示电路,写出输出函数  $F_1$ 、 $F_2$ 的逻辑表达式,并说明该电路功能。
- 2. 假定用四路数据选择器实现图 9 所示电路的逻辑功能,请确定图 10 所示逻辑电路中各数据输入端的值,完善逻辑电路。



图 10

3. 假定用 EPROM 实现图 9 所示电路的逻辑功能,请画出阵列逻辑图。

# 参考答案

- **一. 单项选择题**(每题 1 分, 共 10 分)
  - 1. B; 2. C; 3. D; 4. B; 5. A; 6. D; 7. D; 8. A; 9. D; 10. B.
- 二. 判断题(判断各题正误,正确的在括号内记"V",错误的在括号内记"X",并在划线处改正。

每题 2 分, 共 10 分)

- 1. **反码**和补码均可实现将减法运算转化为加法运算。 (×)
- 2. 逻辑函数  $F(A,B,C) = \prod M(1,3,4,6,7),$  页 $F(A,B,C) = \sum m(1,3,4,6,7)$  。 (×)
- 3. 化简完全确定状态表时,最大等效类的数目即最简状态表中的状态数目。(>)
- 4. 并行加法器采用先行进位(并行进位)的目的是**提高运算速度**。(×)
- 5. 图 2 所示是一个具有一条反馈回路的电平异步时序逻辑电路。 (×)
- **三. 多项选择题**(从各题的四个备选答案中选出两个或两个以上正确答案,并将其代号填写在题后的括号内,每题 2 分,共 10 分)
  - 1. AD; 2. ABD; 3. AC; 4. ABC; 5. AC .
- 四. 函数化简题(10分)
  - 1. 代数化简(4分)

$$F(A,B,C) = AB + AC + \overline{B} \cdot \overline{C} + \overline{A} \cdot \overline{B}$$

$$= AB + AC + \overline{B}(\overline{C} + \overline{A})$$

$$= AB + AC + \overline{B}A\overline{C}$$

$$= AB + AC + \overline{B}$$

$$= A + AC + \overline{B}$$

$$= A + \overline{B}$$

2. 卡诺图化简(共6分)



最简 "与-或"表达式为: 
$$F = A\overline{C} + \overline{B}C$$
 (3分) 最简 "或-与"表达式为:  $F = (A + C) \cdot (\overline{B} + \overline{C})$  (3分) 五. 设计(共15分)

1. 填写表 1 所示真值表; (4 分)

表1 真值表

|      | · ·  |      |      |
|------|------|------|------|
| ABCD | WXYZ | ABCD | WXYZ |
| 0000 | dddd | 1000 | 0101 |
| 0001 | dddd | 1001 | 0110 |
| 0010 | dddd | 1010 | 0111 |
| 0011 | 0000 | 1011 | 1000 |
| 0100 | 0001 | 1100 | 1001 |
| 0101 | 0010 | 1101 | dddd |
| 0110 | 0011 | 1110 | dddd |
| 0111 | 0100 | 1111 | dddd |

2. 利用卡诺图, 求出输出函数最简与-或表达式如下: (4分)



3. 画出用 PLA 实现给定功能的阵列逻辑图如下: (5分)



4. 若采用 PROM 实现给定功能,要求 PROM 的容量为: (2分)

$$2^4 \times 4(bit)$$

六、分析与设计(15分)

(1) 写出该电路激励函数和输出函数; (3分)

$$J_1 = X$$
,  $K_1 = \overline{X}$ ,  $J_2 = Q_1$ ,  $K_2 = \overline{Q}_1$ ,  $Z = \overline{Q}_2Q_1$ 

(2) 填写次态真值表; (3分)

| 输入 | 现态          | 激励函数                                  | 次态                       | 输出 |
|----|-------------|---------------------------------------|--------------------------|----|
| X  | $Q_2$ $Q_1$ | $J_2 \mathrel{K_2} J_1 \mathrel{K_1}$ | $Q_2^{(n+1)}Q_1^{(n+1)}$ | Z  |
| 0  | 00          | 0 1 0 1                               | 0 0                      | 0  |
| 0  | 01          | 1 0 0 1                               | 1 0                      | 1  |
| 0  | 10          | 0 1 0 1                               | 0 0                      | 0  |
| 0  | 11          | 1 0 0 1                               | 1 0                      | 0  |
| 1  | 00          | 0 1 1 0                               | 0 1                      | 0  |
| 1  | 01          | 1 0 1 0                               | 1 1                      | 1  |
| 1  | 10          | 0 1 1 0                               | 0 1                      | 0  |
| 1  | 11          | 1010                                  | 1 1                      | 0  |

(3) 填写如下所示电路状态表; (3分)

| 现态        | 次态 Q <sub>2</sub> (r | 输出  |   |
|-----------|----------------------|-----|---|
| $Q_2 Q_1$ | X=0                  | X=0 |   |
| 00        | 00                   | 01  | 0 |
| 01        | 10                   | 11  | 1 |
| 10        | 00                   | 01  | 0 |
| 11        | 10                   | 11  | 0 |

(4) 设各触发器的初态均为 0,根据给定波形画出  $Q_1$ 、 $Q_2$ 和 Z 的输出波形。 (3分)



(5) 改用 T 触发器作为存储元件,填写激励函数  $T_2$ 、 $T_1$ 卡诺图,求出最简表达式。 $(3\, \mathcal{G})$ 



 $\mathbf{T}_2 = \mathbf{Q}_2 \overline{\mathbf{Q}}_1 + \overline{\mathbf{Q}}_2 \mathbf{Q}_1 = \mathbf{Q}_2 \oplus \mathbf{Q}_1$ 

最简表达式为:  $T_1 = XQ_1 + XQ_1 = X \oplus Q_1$ 

#### 七. 分析与设计(15分)

1. 根据给出的激励函数和输出函数表达式,填流程表; (5分)

| 二次状态                                        | 激励状态 Y <sub>2</sub> Y <sub>1</sub> /输出 Z |             |             |             |
|---------------------------------------------|------------------------------------------|-------------|-------------|-------------|
| <b>y</b> <sub>2</sub> <b>y</b> <sub>1</sub> | $x_2x_1=00$                              | $x_2x_1=01$ | $x_2x_1=11$ | $x_2x_1=10$ |
| 0 0                                         | 00/0                                     | 00/0        | 01/0        | 00/0        |
| 0 1                                         | 00/0                                     | 00/0        | 01/0        | 10/0        |
| 1 1                                         | 11/0                                     | 00/0        | 11/1        | 10/0        |
| 1 0                                         | 11/0                                     | 01/0        | 11/1        | 10/0        |

- 2. 判断以下结论是否正确,并说明理由。(6分)
- ① 该电路中存在非临界竞争;

正确。因为处在稳定总态(00,11),输入由00变为01或者处在稳定总态(11,11),输入由11变为01时,均引起两个状态变量同时改变,会发生反馈回路间的竞争,但由于所到达的列只有一个稳定总态,所以属于非临界竞争。

② 该电路中存在临界竞争;

正确。因为处在稳定总态(11,01),输入由11变为10时,引起两个状态变量同时改变,会发生反馈回路间的竞争,且由于所到达的列有两个稳定总态,所以属于非临界竞争。

3. 将所得流程表 3 中的 00 和 01 互换,填写出新的流程表,试问新流程表对应的电路是否存在非临界竞争或临界竞争? (4分)

新的流程表如下:

| 二次状态        | 激励状态 Y <sub>2</sub> Y <sub>1</sub> /输出 Z |             |             |             |
|-------------|------------------------------------------|-------------|-------------|-------------|
| $y_2$ $y_1$ | $x_2x_1=00$                              | $x_2x_1=01$ | $x_2x_1=11$ | $x_2x_1=10$ |
| 0 0         | 01/0                                     | 01/0        | 00/0        | 10/0        |
| 0 1         | 01/0                                     | 01/0        | 00/0        | 01/0        |
| 1 1         | 11/0                                     | 01/0        | 11/1        | 10/0        |
| 1 0         | 11/0                                     | 00/0        | 11/1        | 10/0        |

新流程表对应的电路不存在非临界竞争或临界竞争。

#### 八. 分析与设计(15分)

1. 写出电路输出函数 F<sub>1</sub>、F<sub>2</sub>的逻辑表达式,并说明该电路功能。(4分)

$$F_{1} = A \oplus B \oplus C = \overline{ABC} + \overline{ABC} + A\overline{BC} + ABC$$

$$F_{2} = \overline{AC} \cdot \overline{AB} \cdot \overline{BC} = \overline{AC} + \overline{AB} + BC$$

该电路实现全减器的功能功能。(1分)

2. 假定用四路数据选择器实现该电路的逻辑功能,请确定给定逻辑电路中各数据输入端的值,完善逻辑电路。(5分)

F<sub>1</sub>: 
$$D_0 = C, D_1 = \overline{C}, D_2 = \overline{C}, D_3 = C$$
  
F<sub>2</sub>:  $D_0 = 0, D_1 = \overline{A}, D_2 = \overline{A}, D_3 = 1$ 



3. 假定用 EPROM 实现原电路的逻辑功能,可画出阵列逻辑图如下: (5分)

