# 特徴

- 高性能、低消費AVR® 8ビット マイクロ コントローラ
- 進化したRISC構造
  - ・強力な131命令(多くは1周期で実行)
  - 32個の1バイ長汎用レジスタ
  - ・完全なスタティック動作
  - ・16MHz時、16MIPSに達する高速動作
  - ・2周期実行の乗算命令

### ■ 高耐久不揮発性メモリ部

- 実装自己書き換え可能な32Kバイト(16K語)フラッシュ メモリ内蔵
- 1KバイトのEEPROM
- 2Kバイトの内蔵SRAM
- 書き換え回数: 10,000/フラッシュ, 100,000/EEPROM
- ・データ保持力: 20年/85℃, 100年/25℃
- ・個別施錠ビットを持つ任意のブート コード領域
  - ・チップ内ブートプログラムによる実装書き換え
  - ・真の書き込み中の読み出し動作
- ・ソフトウェア保護用の設定可能な施錠機能

### ■ JTAG (IEEE 1149.1準拠) インターフェース

- ・ JTAG規格に従った境界走査(Boundary-Scan)能力
- ・広範囲な内蔵デバッグ機能
- JTAGインターフェース経由でのフラッシュ、EEPROM、ヒュース、施錠ビットのプログラミング

### ■ 内蔵周辺機能

- ・独立した前置分周器、比較機能付き2つの8ビットタイマ/カウンタ
- ・独立した前置分周器、比較、捕獲機能付き16ビットタイマ/カウンタ
- ・専用発振器と8ビット タイマ/カウンタによる実時間計数器(RTC)
- 4つのPWM出力
- 8チャネルの10ビット A/D変換器
  - ・ シングル エント・入力 8チャネル、差動入力 7チャネル
  - ・可変増幅付き差動入力 2チャネル
- ・バイト対応の2線直列インターフェース
- ・設定可能な直列USART
- ・主装置/従装置動作SPI直列インターフェース
- ・設定可能な専用発振器付きウォッチドッグ゙タイマ
- ・アナログ比較器

# ■ 特殊マイクロ コントローラ機能

- ・電源ONJセット回路と設定可能な低電圧検出器(BOD)
- 校正可能な内蔵RC発振器
- ・外部及び内部の割り込み
- ・アイ・・アイ・・ハ、A/D変換雑音低減、パワーセーブ、パワーダ・ウン、スタンハ・イ、拡張スタンハ・イの6つの低消費動作

# ■ I/Oと外囲器

- 32ビットの設定可能なI/O
- 40ピンPDIP、44リートTQFP、44ハットQFN/MLF

### ■ 動作雷圧

- 2.7∼5.5V (ATmega32L)
- 4.5∼5.5V (ATmega32)

### ■ 動作速度

- · 0∼8MHz (ATmega32L)
- 0~16MHz (ATmega32)
- 消費電流 (条件: 1MHz,3V,25°C、ATmega32L)
  - ・活動動作 ・・・・・・・・ 1.1mA
  - ・アイドル動作・・・・・・ 0.35mA
  - ・ パワータ ウン動作・・・・・ 1μA未満

本書は一般の方々の便宜のため有志により作成されたもので、ATMEL社とは無関係であることを御承知ください。しおりの[はじめに]での内容にご注意ください。



8ビット **AVA**® マイクロ コントローラ 実装書き換え可能な 32 K バイト フラッシュ メモリ内蔵

ATmega32 ATmega32L

Rev. 2503Q-02/11, 2503QJ3-11/15





# ピン配置



# 概要

ATMEL® AVR® ATmega32はAVR RISC構造の低消費CMOS 8ビットマイクロコントローラです。1周期で実行する強力な命令は、MHzあたり1MIPSに達し、実行速度対電力消費の最適化が容易に行えます。







ATMEL® AVR®は32個の汎用レジスタと豊富な命令群を兼ね備えています。32個の全レジスタはALU(Arithmetic Logic Unit)に直結さ れ、レジスタ間命令は1クロック周期で実行されます。AVR構造は現状のCISC型マイクロコントローラに対し、10倍までの単位処理量向上効果 があります。

ATmega32は次の特徴、書き込み中読める能力を持つ32Kバイトの実装書き換え可能なフラッシュ メモリと1KバイトのEEPROM、2Kバイトの SRAM、32本の汎用入出力線、32個の汎用レシブスタ、境界走査用JTAGインターフェース、内蔵デブッグとプログラミング機能、比較動作も含む 柔軟性のある3つのタイマ/カウンタ、内部及び外部割り込み、設定変更可能な直列USART、バイト対応の2線直列インターフェース、設定変更 可能な増幅器(PDIPを除く)を持つ任意選択差動入力付き8チャネルの10ビット A/D変換器、設定変更可能な内部発振器付きウォッチドック タイマ、SPI直列ポート、ソフトウェアで選択できる6つの低消費動作機能を提供します。アイドル動作では動作を停止しますが、SRAM、タイマ/ カウンタ、SPIポート、割り込み機能は有効で、動作を継続します。 パワーダウン動作ではレジスタの内容は保護されますが、発振器が停止す るため、以降のハードウェア リセットか外部割り込みまで他の全機能を禁止(無効に)します。 パワーセーブ動作では非同期タイマ用発振器が動 作を継続し、デバイスのその他が停止中であっても基準タイマの継続が許されます。A/D変換雑音低減動作ではA/D変換中の切り替え 雑音を最小とするために、非同期タイマとA/D変換器を除く全ての周辺機能とCPUが停止します。スタンバイ動作ではクリスタル発振子/セラ ミック振動子用発振器が動作し、一方デバイスのその他は休止します。これは低消費電力と非常に速い起動の組み合わせを許します。 拡張スタンバイ動作では主発振器と非同期タイマの両方が動作を継続します。

本デ、バイスはATMELの高密度不揮発性メモリ技術を使用して製造されています。内蔵の実装書き換え(ISP)可能なプログラム用フラッシュメ モリは規定の不揮発性メモリ書き込み器、SPI直列インターフェース経由、AVRコア上ブート プログラムの実行によって再書き込みができます。 ブート プログラムは応用領域フラッシュ メモリ内の応用プログラムの読み込みにどのインターフェースでも使用できます。 ブート領域フラッシュ メモリ内の プログラムは真の「書き込み中の読み出し可」動作により、応用領域フラッシュ メモリ更新中も実行を継続します。 モノリシック チップ 上の実装書 き換え可能なフラッシュ メモリと、8ビットRISC型CPUの組み合わせによるATMEL ATmega32は多くの組み込み制御の応用に対して高度 な柔軟性と対費用効果をもたらす強力なマイクロコントローラです。

ATMEL® AVR® ATmega32はCコンパペイラ、マクロ アセンフ・ラ、デバッカ、、シミュレータ、インサーキット エミューレータ、評価キットを含む専用のプログラム及 びシステム開発ツールで支援されます。

# ピン概要

VCC デジタル電源ピン。

グラント゛ピン。 GND

PA7~PA0 ポートAはA/D変換器へのアナログ入力として扱います。

(ホ°ートA) A/D変換器が使用されない場合、ポートAは8ビット双方向入出力ポートとしても扱います。 ポート ピンは(ビット毎に選択され る)内蔵プルアップ抵抗を提供できます。ポートA出力緩衝部は高い吐き出しと吸い込みの両能力の対称駆動特性です。

PAO~PA7ピンが入力として使用され、外部的にLowへ引き込まれるとき、内蔵プルアップ抵抗が活性(有効)なら、ソース電

流が流れます。リセット条件が有効になると、クロックが動いていなくてもポートAピンはHi-Zにされます。

ポートBは(ビット毎に選択される)内蔵プルアップ抵抗付き8ビット双方向入出力ポートです。ポートB出力緩衝部は高い吐き出 PB7~PB0 (ポートB) しと吸い込み両方の能力の対称駆動特性です。入力のとき、プルアップ抵抗が活性(有効)なら、外部的にLowへ引き込 まれたポートBピンにはソース電流が流れます。 リセット条件が有効になると、クロックが動いていなくてもポートBピンはHi-Zにさ

れます。

ポートBは37頁で一覧されるATmega32の様々な特殊機能も扱います。

PC7~PC0 ポートCは(ビット毎に選択される)内蔵プルアップ抵抗付き8ビット双方向入出力ポートです。ポートC出力緩衝部は高い吐き出 しと吸い込み両方の能力の対称駆動特性です。入力のとき、プルアップ抵抗が活性(有効)なら、外部的にLowへ引き込 (ホ°ートC) まれたポートCピンにはソース電流が流れます。リセット条件が有効になると、クロックが動いていなくても、ポートCピンはHi-Zにさ

れます。JTAGインターフェースが許可されると、リセットが起きてもPC5(TDI)、PC3(TMS)、PC2(TCK)ピンのプルアップ抵抗は活

性(有効)にされます。

ポートCは39頁で一覧されるJTAGインターフェース機能や他の特殊機能も扱います。

ポートDは(ビット毎に選択される)内蔵プルアップ抵抗付き8ビット双方向入出力ポートです。ポートD出力緩衝部は高い吐き出 PD7~PD0 (ポ<sub>ー</sub>トD) しと吸い込み両方の能力の対称駆動特性です。入力のとき、プルアップ抵抗が活性(有効)なら、外部的にLowへ引き込

まれたポートDピンにはソース電流が流れます。リセット条件が有効になると、クロックが動いていなくても、ポートDピンはHi-Zにさ

れます。

ポートDは41頁で一覧されるATmega32の様々な特殊機能も扱います。

リセット入力。最小パルス幅(23頁の表15.参照)より長いこのピンのLowレベルはクロックが動いていなくてもリセットを生成します。 RESET

より短いパルスはリセットの生成が保証されません。

発振器反転増幅器への入力と内部クロック操作回路への入力。 XTAL1

XTAL2 発振器反転増幅器からの出力。

AVCCはポートAとA/D変換器用供給電圧(電源)ピンです。例えA/D変換が使用されなくても、外部的にVCCへ接続され AVCC

るべきです。A/D変換が使用される場合、VCCから低域通過濾波器を通して接続されるべきです。

AREFはA/D変換器用アナログ基準(電圧)ピンです。 **AREF** 

# 資料

包括的なデータシート、応用記述、開発ツール群はhttp://www.atmel.com/avrでのダウンロードで利用可能です。

# データ保持力

信頼性証明結果はデータ保持誤り率の反映を示し、20年以上/85℃または100年以上/25℃で1PPMよりずっと小さな値です。

# コード例について

この資料はデバイスの様々な部分の使用法を手短に示す簡単なコート・例を含みます。これらのコート・例はアセンブルまたはコンパイルに先立ってデバイス定義へッタ・ファイルがインクルートされると仮定します。全てのCコンパイラ製造業者がヘッタ・ファイル内にビット定義を含めるとは限らず、またCでの割り込みの扱いがコンパイラに依存することに注意してください。より多くの詳細についてはCコンパイラの資料で確認してください。





# AVR CPU 37

# 序説

ここでは一般的なATMEL® AVR®コア構造について説明します。このCPUコアの主な機能は正しいプログラム実行を保証することです。 従ってCPUはメキモリ アクセス、計算実行、周辺制御、割り込み操作ができなければなりません。

# 構造概要

最大効率と平行処理のため、AVRはプログラムとデータに対してメモリとハンスを分離するハーハート、構造を使用します。プログラムメモリ内の命令は、単一段のハプイプラインで実行されます。1命令の実行中に次の命令がプログラムメモリから事前取得されます。この概念は全部のクロック周期で命令実行を可能にします。プログラムメモリは実装書き換え可能なフラッシュメモリです。

高速レジスタファイルは1クロック周期アクセスの32個の8ビット長汎用レジスタを含みます。これは1クロック周期ALU(Arithmetic Logic Unit)操作を許します。代表的なALU操作では2つのオペランドがレジスタファイルからの出力で、1クロック周期内でその操作が実行され、その結果がレジスタファイルに書き戻されます。

32個中の6つのレシ、スタは効率的なアトンス計算ができるデータ空間アトンス指定用に、3つの16ビット長間接アトンスポインタ用レシ、スタとして使用されます。これらアトンスポインタの1つはプログラム用フラッシュメモリ内の定数表参照用アトンスポインタとしても使用できます。これら16ビット長付加機能レシ、スタはX,Y,Zレシ、スタで、本項内で後述されます。

ALUはレジスタ間またはレジスタと定数間の算術及び論理操作を支援します。単一レジスタ操作もALUで実行できます。算術演算操作後、操作結果についての情報を反映するためにステータスレジスタ (SREG)が更新されます。

プログラムの流れは条件/無条件分岐や呼び出し命令によって提供され、全アドレス空間を直接アドレス指定できます。AVR命令の多くは

16ビット語(ワード)形式です。全てのプログラム メモリのアドレスは(訳注:定数のみを除き)16または32ビット長命令を含みます。

プログラム用フラッシュ メモリ空間はブート プログラム領域と応用プログラム領域の2つに分けられます。 どちらの領域にも書き込み禁止や読み書き防止用の専用施錠ビットがあります。 応用フラッシュ メモリ領域内に書き込むSPM命令はブート プログラム領域内に属さ(存在し)なければなりません。

割り込みやサブルーチン呼び出し中、戻りアトレスを示すプログラム カウンタ(PC)はスタックに保存されます。スタックは一般的なデータ用SRAM上に実際には割り当てられ、従ってスタック容量は全SRAM容量とSRAM使用量でのみ制限されます。全ての使用者プログラムはリセット処理ルーチンで(サブルーチン呼び出しや割り込みが実行される前に)、スタック ホーインタ(SP)を初期化しなければなりません。SPはI/O空間で読み書きアクセスが可能です。データ用SRAMはAVR構造で支援される5つの異なるアトレス指定種別を通して容易にアクセスできます。

AVR構造に於けるメモリ空間は全て直線的な普通のメモリ配置です。

柔軟な割り込み部にはI/O空間の各制御レシ、スタとステータスレシ、スタ(SREG)の特別な全割り込み許可(I)ビットがあります。全ての割り込みは割り込みへ、クタ表に個別の割り込みへ、クタを持ちます。割り込みには割り込みへ、クタ表の位置に従う優先順があります。下位側割り込みへ、クタアドレスが高い優先順位です。

I/Oメモリ空間は制御レジスタ、SPI、他のI/O機能としてCPU周辺機能用の64アドレスを含みます。I/Oメモリは直接またはレジスタ ファイルの次のデータ空間位置\$20~\$5Fとしてアクセスできます。

# **ALU** (Arithmetic Logic Unit)

高性能なATMEL® AVR®のALUは32個の全汎用レシ、スタとの直結で動作します。汎用レシ、スタ目または汎用レシ、スタと即値間の演算操作は単一クロック周期内で実行されます。ALU操作は算術演算、論理演算、ビット操作の3つの主な種類に大別されます。符号付きと符号なし両方の乗算と固定小数点形式を支援する乗算器(乗算命令)も提供する構造の実装(製品)もあります。詳細記述については「命令要約」項をご覧ください。



# ■ ステータス レシ スタ (Status Register) SREG

ステータスレジスタは最も直前に実行した演算命令の結果についての情報を含みます。この情報は条件処理を行うためのプログラムの流れ変更に使用できます。ステータスレジスタは「命令セット参考書」で詳述したように、全てのALU操作後、更新されることに注目してください。これは多くの場合でそれ用の比較命令使用の必要をなくし、高速でより少ないコードに帰着します。

ステータス レジスタは割り込み処理ルーチン移行時の保存と割り込みからの復帰時の回復(復帰)が自動的に行われません。これはソフトウェアによって扱われなければなりません。

AVRのステータスレジスタ(SREG)は次のように定義されます。

| ピット         | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   | _    |
|-------------|-----|-----|-----|-----|-----|-----|-----|-----|------|
| \$3F (\$5F) | I   | Τ   | Н   | S   | V   | N   | Z   | С   | SREG |
| Read/Write  | R/W |      |
| 初期値         | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |      |

# ■ ビット7 - I: 全割り込み許可 (Global Interrupt Enable)

全割り込み許可ビットは割り込みが許可されるために設定(1)されなければなりません。その時に個別割り込み許可制御は独立した制御レジスタで行われます。全割り込み許可ビットが解除(0)されると、個別割り込み許可設定に拘らず、どの割り込みも許可されません。I ビットは割り込みが起きた後にハードウェアによって解除(0)され、後続の割り込みを許可するため、RETI命令によって設定(1)されます。I ビットは「命令セット参考書」で記述されるようにSEIやCLI命令で応用(プログラム)によって設定(1)や解除(0)もできます。

### ■ L'yh6 - T: L'yh変数 (Bit Copy Storage)

ビット複写命令、BLD(Bit LoaD)とBST(Bit STore)は操作したビットの転送元または転送先として、このTビットを使用します。レジスタファイルのレジスタからのビットはBST命令によりTに複写でき、TのビットはBLD命令によりレジスタファイルのレジスタ内のビットに複写できます。

# **■ ビット5 - H**: **ハーフキャリー フラク** (Half Carry Flag)

ハーフキャリー(H)フラグはいくつかの算術操作でのハーフキャリーを示します。ハーフキャリーはBCD演算に有用です。詳細情報については「命令要約」記述をご覧ください。

### ■ ビット4 - S: 符号 (Sign Bit, S= N Ex-OR V)

Sフラグは常に負(N)フラグと2の補数溢れ(V)フラグの排他的論理和です。詳細情報については「命令要約」記述をご覧ください。

### ■ ビット3 - V: 2の補数溢れフラグ(2's Complement Overflow Flag)

2の補数溢れ(V)フラグは2の補数算術演算を支援します。詳細情報については「命令要約」記述をご覧ください。

### **■ Ľット2 - N**: **負フラク** (Negative Flag)

負(N)フラグは算術及び論理操作での負の結果(MSB=1)を示します。詳細情報については「命令要約」記述をご覧ください。

## **■ L**"y**h1** - **Z** : **t**"**D 750**" (Zero Flag)

ゼロ(Z)フラグは算術及び論理操作でのゼロ(0)の結果を示します。詳細情報については「命令要約」記述をご覧ください。

# **■ L** \* **v l 0 - C** : **キャリー フラク** \* (Carry Flag)

キャリー(C)フラグは算術及び論理操作でのキャリー(またはボロー)を示します。詳細情報については「**命令要約**」記述をご覧ください。





# 汎用レジスタファイル

このレシ、スタファイルはATMEL® AVR®の増強したRISC命令群用に最適化されています。必要な効率と柔軟性を達成するために、次の入出力機構がレシ、スタファイルによって支援されます。

- 1つの8ビット出力オペランドと1つの8ビットの結果入力
- 2つの8ビット出力オペランドと1つの8ビットの結果入力
- 2つの8ビット出力オペランドと1つの16ビットの結果入力
- 1つの16ビット出力オペラントと1つの16ビットの結果入力

図4.はCPU内の32個の汎用作業レジスタの構造を示します。

レジスタファイルを操作する殆どの命令は全てのレジスタに直接アクセスし、それらの殆どは単一周期命令です。

図4.で示されるように各レシ、スタは使用者データ空間の最初の32位置へ直接的に配置することで、それらはデータメモリアトレスも割り当てられます。例え物理的にSRAM位置として実装されていなくてもX,Y,Zレシ、スタ(ポインタ)がレシ、スタファイル内のどのレシ、スタの指示にも設定できるように、このメモリ構成は非常に柔軟なレシ、スタのアクセスを提供します。

| 図4. AV      | R CPU 汎用レジスタ構り | 灭凶   |               |
|-------------|----------------|------|---------------|
|             | 7 0            | アトレス |               |
|             | R0             | \$00 |               |
|             | R1             | \$01 |               |
|             | R2             | \$02 |               |
|             | }              |      |               |
|             | R13            | \$0D |               |
|             | R14            | \$0E |               |
| >n ⊞        | R15            | \$0F |               |
| 汎用<br>レシ゛スタ | R16            | \$10 |               |
| ファイル        | R17            | \$11 |               |
| 2 7 17      | }              |      |               |
|             | R26            | \$1A | Xレジスター・工佐が化   |
|             | R27            | \$1B | 上位バイト         |
|             | R28            | \$1C | Yレジスター 下位バイト  |
|             | R29            | \$1D | 上位ハ1ト         |
|             | R30            | \$1E | フレシブスター 下位バイト |
|             | R31            | \$1F | 上位バイト         |

# Xレシ、スタ、Yレシ、スタ、Zレシ、スタ

R26~R31レジスタには通常用途の使用にいくつかの追加機能があります。これらのレジスタはデータ空間の間接アトレス指定用の16ビットアトレスポインタです。3つのX,Y,Z間接アトレスレジスタは図5.で記載したように定義されます。

種々のアドレス指定種別で、これらのアドレス レジスタは固定変位、 自動増加、自動減少としての機能を持ちます(詳細については 「命令セット参考書」をご覧ください)。

| 図5. X,Y,Zレシ | バスタ樟 | 構成図        |     |            |   |
|-------------|------|------------|-----|------------|---|
|             | 15   | XH (上位)    |     | XL (下位)    | 0 |
| X レジスタ      | 7    | R27 (\$1B) | 0 7 | R26 (\$1A) | 0 |
|             | 15   | YH (上位)    |     | YL (下位)    | 0 |
| Y レジスタ      | 7    | R29 (\$1D) | 0 7 | R28 (\$1C) | 0 |
|             | 15   | ZH (上位)    |     | ZL (下位)    | 0 |
| Z レジスタ      | 7    | R31 (\$1F) | 0 7 | R30 (\$1E) | 0 |
|             |      |            |     |            |   |

# ■ スタック ポインタ (Stack Pointer) SPH.SPL (SP)

スタックは主に一時データの保存、局所変数の保存、割り込みとサブルーチン呼び出し後の戻りアドレスの保存に使用されます。スタック ポインタレジ スタは常にこのスタックの先頭(<mark>訳注</mark>:次に使用されるべき位置)を指し示します。スタックが高位メモリから低位メモリへ伸長するように実行されることに注意してください。これはスタックへのPUSH命令はスタック ポインタを減少するという意味です。

スタック ポインタはサブルーチンや割り込みのスタックが配置されるデータSRAMのスタック領域を指し示します。データSRAM内のスタック空間はサブルーチン呼び出しの実行や割り込みの許可の何れにも先立ってプログラムによって定義されなければなりません。スタック ポインタは \$60以上を指示するように設定されなければなりません。スタック ポインタは PUSH命令でデータがスタックに格納されると-1され、サブルーチン呼び出しや割り込みで戻りアトンスがスタックに格納されると-2されます。スタック ポインタは POP命令でデータがスタックから引き出されると+1され、サブルーチンからの復帰(RET)命令や割り込みからの復帰(RETI)命令でアトンスがスタックから引き出されると+2されます。

AVRのスタック ポインタはI/O空間内の2つの8ビットレジスタとして実装されます。実際に使用されるビット数は(そのデバイス)実装に依存します。SPLだけが必要とされる程に小さいAVR構造の実装(デバイス)のデータ空間もあることに注意してください。その場合、SPHレジスタは存在しません。

| ピット         | 15  | 14  | 13  | 12  | 11   | 10   | 9   | 8   | _   |
|-------------|-----|-----|-----|-----|------|------|-----|-----|-----|
| \$3E (\$5E) | -   | -   | -   | -   | SP11 | SP10 | SP9 | SP8 | SPH |
| Read/Write  | R   | R   | R   | R   | R/W  | R/W  | R/W | R/W |     |
| 初期値         | 0   | 0   | 0   | 0   | 0    | 0    | 0   | 0   |     |
| ピット         | 7   | 6   | 5   | 4   | 3    | 2    | 1   | 0   | _   |
| \$3D (\$5D) | SP7 | SP6 | SP5 | SP4 | SP3  | SP2  | SP1 | SP0 | SPL |
| Read/Write  | R/W | R/W | R/W | R/W | R/W  | R/W  | R/W | R/W |     |
| 初期値         | 0   | 0   | 0   | 0   | 0    | 0    | 0   | 0   |     |

# 命令実行タイミング

本項は命令実行の一般的なアクセスタイミングの概念を記述します。AVR CPUはチップ(デバイス)用に選択したクロック元から直接的に生成したCPUクロック(clk<sub>CPU</sub>)によって駆動されます。内部クロック分周は使用されません。

図6.はハーハート・構造と高速アクセスレジスタファイルの概念によって可能とされる並列の命令取得と命令実行を示します。これは機能対費用、機能対クロック、機能対電源部についての好結果と対応するMHzあたり1MIPSを達成するための基本的なパイプラインの概念です。

図7.はレシ、スタファイルに対する内部タイミングの概念を示します。単一クロック周期で2つのレジ、スタオペランドを使用するALU操作が実行され、その結果が転送先レジ、スタへ書き戻されます。





# リセットと割り込みの扱い

ATMEL® AVR®は多くの異なる割り込み元を提供します。これらの割り込みと独立したリセット ベクタ各々はプログラム メモリ空間内に独立したプログラム ベクタを持ちます。全ての割り込みは割り込みを許可するために、ステータス レジスタ(SREG)の全割り込み許可(I)ビットと共に論理1が書かれなければならない個別の許可ビットを割り当てられます。BLB02またはBLB12ブート施錠ビットがプログラム(0)されると、プログラム カウンタ値によっては割り込みが自動的に禁止されるかもしれません。この特質はソフトウェア保護を改善します。詳細については170頁の「メモリ プログラミング」項をご覧ください。

既定でのプログラムメモリ空間の最下位アトンスはリセットと割り込みのベクタとして定義されます。ベクタの完全な一覧は28頁の「割り込み」で示されます。この一覧は各種割り込みの優先順位も決めます。下位側アトレスがより高い優先順位です。リセットが最高優先順位で次が外部割り込み要求の(INTO)です。割り込みベクタは一般割り込み制御レジスタ(GICR)の割り込みベクタ選択(IVSEL)ビットの設定(1)によってブートフラッシュ領域先頭へ移動できます。より多くの情報については28頁の「割り込み」を参照してください。リセットベクタもBOOTRST ヒューズのプログラム(0)によりブートフラッシュ領域先頭へ移動できます。161頁の「ブートローダ(書き込み中読み出し可能な自己プログラミング)」をご覧ください。

割り込みが起こると全割り込み許可(I)ビットが解除(0)され、全ての割り込みは禁止されます。使用者ソフトウェアは多重割り込みを許可するため、全割り込み許可(I)ビットへ論理1を書けます。その後全ての許可した割り込みが現在の割り込みルーチンで割り込めます。全割り込み許可(I)ビットは割り込みからの復帰(RETI)命令が実行されると、自動的に設定(1)されます。

根本的に2つの割り込み形式があります。1つ目の形式は割り込み要求フラグを設定(I)する事象によって起動されます。これらの割り込みでは割り込み処理ルーチンを実行するために、プログラム カウンタは対応する現実の割り込みへ、クタを指示し、ハートウェアが対応する割り込み要求フラグを解除(0)します。割り込み要求フラグは解除(0)されるべきフラグのビット位置へ論理1を書くことによっても解除(0)できます。対応する割り込み許可ビットが解除(0)されている間に割り込み条件が起こると、割り込み要求フラグが設定(1)され、割り込みが許可されるか、またはこのフラグがソフトウェアによって解除(0)されるまで記憶(保持)されます。同様に、全割り込み許可(I)ビットが解除(0)されている間に1つまたはより多くの割り込み条件が起こると、対応する割り込み要求フラグが設定(1)されて全割り込み許可(I)ビットが設定(1)されるまで記憶され、その(I=1)後で優先順に従って実行されます。

2つ目の割り込み形式は割り込み条件が存在する限り起動し(続け)ます。これらの割り込みは必ずしも割り込み要求フラグを持っているとは限りません。割り込みが許可される前に割り込み条件が消滅すると、この割り込みは起動されません。

AVRが割り込みから抜け出すと常に主プログラムへ戻り、何れかの保留割り込みが扱われる前に1つ以上の命令を実行します。

ステータス レジスタ(SREG)は割り込みルーチンへ移行時の保存も、復帰時の再設定も自動的に行われないことに注意してください。これはソフトウェアによって扱われなければなりません。





割り込みを禁止するためにCLI命令を使用すると、割り込みは直ちに禁止されます。CLI命令と同時に割り込みが起こっても、CLI命令後に割り込みは実行されません。次例は時間制限EEPROM書き込み手順中に割り込みを無効とするために、これがどう使用できるかを示します。

| アセンブリ言語プログラム例                   |                                                                                                     |                                                                                                                                    |
|---------------------------------|-----------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------|
| IN<br>CLI<br>SBI<br>SBI<br>OUT  | R16, SREG  EECR, EEMWE EECR, EEWE SREG, R16                                                         | ;ステータスレジスタを保存<br>;EEPROM書き込み手順中割り込み禁止<br>;EEPROM主書き込み許可<br>;EEPROM書き込み開始<br>;ステータスレジスタを復帰                                          |
| C言語プログラム例                       |                                                                                                     |                                                                                                                                    |
| cSREG<br>_CLI (<br>EECR<br>EECR | cSREG;<br>= SREG;<br>);<br> = (1< <eemwe);<br> = (1&lt;<eewe);<br>= cSREG:</eewe);<br></eemwe);<br> | /* ステータス レジ、スタ保存変数定義 */ /* ステータス レジ、スタを保存 */ /* EEPROM書き込み手順中割り込み禁止 */ /* EEPROM主書き込み許可 */ /* EEPROM書き込み開始 */ /* ステータス レジ、スタを復帰 */ |

割り込みを許可するためにSEI命令を使用すると、次例で示されるようにどの保留割り込みにも先立ってSEI命令の次の命令が実行されます。

| アセンブリ言語プログラム例 |                       |
|---------------|-----------------------|
| SEI           | ;全割り込み許可              |
| SLEEP         | ;休止形態移行(割り込み待ち)       |
| C言語プログラム例     |                       |
| _SEI();       | /* 全割り込み許可 */         |
| _SLEEP();     | /* 休止形態移行 (割り込み待ち) */ |

注: SLEEP命令までは割り込み禁止、保留割り込み実行前に休止形態へ移行します。

# 割り込み応答時間

許可した全てのATMEL® AVR®割り込みに対する割り込み実行応答は最小4クロック周期です。4クロック周期後、実際の割り込み処理ルーチンに対するプログラム ベクタ アトレスが実行されます。この4クロック周期時間中に、プログラム カウンタ(PC)がスタック上に保存(プッシュ)されます。このベクタは標準的に割り込み処理ルーチンへの無条件分岐で、この分岐は3クロック周期要します。複数周期命令実行中に割り込みが起こると、その割り込みが扱われる前に、この命令が完了されます。MCUが休止形態の時に割り込みが起こると、割り込み実行応答時間は4クロック周期増やされます。この増加は選択した休止形態からの起動時間に加えてです。

割り込み処理ルーチンからの復帰は4クロック周期要します。これらの4クロック周期中、プログラム カウンタ(PC:2バイト)がスタックから取り戻され(ポップ)、スタック ポープンタは増加され(+2)、ステータス レジ、スタ(SREG)の全割り込み許可(I)ビットが設定(1)されます。

# ATmega32のメモリ

本項はATMEL® AVR® ATmega32の各種メモリを記述します。AVR構造にはプログラムメモリ空間とデータメモリ空間の2つの主なメモリ空間があります。加えてATmega32はデータ保存用EEPROMメモリが特徴です。3つのメモリ空間全ては一般的な直線的アトレスです。

# 実装書き換え可能なプログラム用フラッシュメモリ

ATmega32はプログラム保存用に実装書き換え可能な32Kバイトのフラッシュメモリをチップ上に含みます。全てのAVR命令が16または32ビット幅のため、このフラッシュメモリは16K×16ビットとして構成されます。ソフトウェア保護のため、フラッシュプログラムメモリ空間はブートプログラム領域と応用プログラム領域の2つに分けられます。

フラッシュ メモリは最低10,000回の消去/書き込み回数の耐久性があります。ATmega32のプログラム カウンタ(PC)は14ビット幅、従って16Kプログラム メモリ位置のアトレス指定です。ブートプログラム 領域の操作と関係するソフトウェア保護用ブート施錠ビットは161頁の「ブートローダ(書き込み中読み出し可能な自己プログラミング)」の詳細で記述されます。170頁の「メモリプログラミング」はSPI、JTAG、並列プログラミング動作でのフラッシュ メモリプログラミングの詳細な記述を含みます。

定数表は全てのプログラム メモリ アト・レス空間に配置できます。(LPM命令記述参照) 命令の取得と実行のタイミング図は9頁の「命令実行タイミング」で示されます。



# データ用SRAM メモリ

図9.はATMEL® AVR® ATmega32のSRAMメモリ構成方法を示します。

下位2144データメモリ位置はレシ、スタファイル、I/Oメモリ、データ用内蔵SRAMに充てます。最初の96位置はレシ、スタファイルとI/Oメモリに充て、次の2048位置はデータ用内蔵SRAMに充てます。

直接、間接、変位付き間接、事前減少付き間接、事後増加付き間接の5つの異なるアトレス指定種別でデータ メモリ(空間)を網羅します。レジスタファイル内のレジスタR26~R31は間接アトレス指定ポインタ用レジスタが特徴です。

直接アドレス指定はデータ空間全体に届きます。

変位付き間接動作はYまたはZレシ、スタで与えられる基準アドレスからの63アドレス位置に届きます。

自動の事前減少付きと事後増加付きのレジ、スタ間接アト、レス指定動作を使用するとき、(使用される)X,Y,Zアト・レスレジ、スタは減少(-1)または増加(+1)されます。

ATmega32の32個の汎用レジスタ、64個のI/Oレジスタ、2048バイトのデータ用内蔵SRAMは、これら全アトレス指定種別を通して全てアクセスできます。レジスタファイルは8頁の「**汎用レジスタファイル**」で記述されます。

| 凶9. / 一》                              | メモリ配直凶   |        |
|---------------------------------------|----------|--------|
|                                       |          | アトレス   |
|                                       | R0       | \$0000 |
| , , , , , , , , , , , , , , , , , , , | R1       | \$0001 |
| レシブスタファイル                             | >        |        |
| 2 / 1/*                               | R30      | \$001E |
|                                       | R31      | \$001F |
|                                       | \$00     | \$0020 |
| I/O                                   | \$01     | \$0021 |
| レシ゛スタ                                 | >        |        |
| (メモリ)                                 | \$3E     | \$005E |
|                                       | \$3F     | \$005F |
|                                       | \$0060   | \$0060 |
| _L_+ <del>_+</del>                    | \$0061   | \$0061 |
| 内蔵<br>SRAM                            | ?        |        |
| SIGNIVI                               | \$085E   | \$085E |
|                                       | \$085F   | \$085F |
| ・************************************ | 1/0711 7 |        |

**注**:赤字はI/Oアドレス

 $\square \cap = h : J = I = I = \square = \square$ 

### データ メモリ アクセス タイミング

この項は内部メモリアクセスに対する一般的なアクセスタイミングの概念を記述します。データ用内蔵SRAMアクセスは**図10**.で記載されるように2clk<sub>CPU</sub>周期で実行されます。

(訳注) 内蔵SRAMのアクセスを含む代表的な命令はT1,T2の 2周期で実行され、T1で対象アトレスを取得/(算出)/ 確定し、T2で実際のアクセスが行われます。後続する (T1)は次の命令のT1です。







# データ用EEPROMメモリ

ATmega32は1024バイトのデータEEPROMを含みます。それは単一バイトが読み書きできる分離したデータ空間として構成されます。EEP ROMは最低100,000回の消去/書き込み回数の耐久性があります。CPUとEEPROM間のアクセスは以降のEEPROMアドレス レジスタ、EE PROMデータ レジスタ、EEPROM制御レジスタで詳細に記述されます。

170頁の「メモリ プログラミング」はSPI、JTAG、並列プログラミング動作でのEEPROMプログラミングの詳細な記述を含みます。

### **EEPROMアクセス**

EEPROMアクセスレジ、スタはI/O空間でアクセス可能です。

EEPROMの書き込み(<mark>訳注</mark>:原文はアクセス)時間は13頁の表1.で与えられます。(書き込みは)自己タイシンが機能ですが、使用者ソフトウェアは次ハーイが書ける時を検知してください。使用者コートがEEPROMに書く命令を含む場合、いくつかの予防処置が取られなければなりません。厳重に濾波した電源では電源投入/切断でVCCが緩やかに上昇または下降しそうです。これはデバーイスが何周期かの間、使用されるクロック周波数に於いて最小として示されるより低い電圧で走行する原因になります。これらの状態で問題を避ける方法の詳細については14頁の「EEPROMデータ化けの防止」をご覧ください。

予期せぬEEPROM書き込みを防止するため、特別な書き込み手順に従わなければなりません。この詳細については「EEPROM制御レジスタ」の記述を参照してください。

EEPROMが読まれると、CPUは次の命令が実行される前に4クロック周期停止されます。EEPROMが書かれると、CPUは次の命令が実行される前に2クロック周期停止されます。

### ■ EEPROMアドレス レジスタ (EEPROM Address Register) EEARH, EEARL (EEAR)

| ピット         | 15    | 14    | 13    | 12    | 11    | 10    | 9     | 8     |       |
|-------------|-------|-------|-------|-------|-------|-------|-------|-------|-------|
| \$1F (\$3F) | -     | -     | -     | _     | -     | -     | EEAR9 | EEAR8 | EEARH |
| Read/Write  | R     | R     | R     | R     | R     | R     | R/W   | R/W   |       |
| 初期値         | 0     | 0     | 0     | 0     | 0     | 0     | 不定    | 不定    |       |
| ピット         | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     | _     |
| \$1E (\$3E) | EEAR7 | EEAR6 | EEAR5 | EEAR4 | EEAR3 | EEAR2 | EEAR1 | EEAR0 | EEARL |
| Read/Write  | R/W   |       |
| 初期値         | 不定    |       |

### ■ ビット15~10 - 予約 (Reserved)

これらのビットは予約されており、常に0として読まれます。

### ■ ビット9~0 - EEAR9~0: EEPROMアドレス (EEPROM Address)

EEPROMアドレスレジスタ(EEARHとEEARL)は1024小小EEPROM空間のEEPROMアドレスを指定します。EEPROMデータハイトは0~1023間で直線的に配されます。EEARの初期値は不定です。EEPROMがアクセスされるであろう前に適切な値が書かれねばなりません。

# ■ EEPROMデータレジスタ (EEPROM Data Register) EEDR

| ピット         | 7     | 6   | 5   | 4   | 3   | 2   | 1   | 0     | _    |
|-------------|-------|-----|-----|-----|-----|-----|-----|-------|------|
| \$1D (\$3D) | (MSB) |     |     |     |     |     |     | (LSB) | EEDR |
| Read/Write  | R/W   | R/W | R/W | R/W | R/W | R/W | R/W | R/W   |      |
| 初期値         | 0     | 0   | 0   | 0   | 0   | 0   | 0   | 0     |      |

### ■ ビット7~0 - EEDR7~0: EEPROMデータ (EEPROM Data)

EEPROM書き込み操作に対してEEDRはEEPROMアドレスレジスタ(EEAR)で与えたアドレスのEEPROMへ書かれるべきデータを含みます。 EEPROM読み込み操作に対してEEDRはEEARで与えたアドレスのEEPROMから読み出したデータを含みます。

# ■ EEPROM制御レジスタ (EEPROM Control Register) EECR

| ピット         | 7 | 6 | 5 | 4 | 3     | 2     | 1    | 0    | _    |
|-------------|---|---|---|---|-------|-------|------|------|------|
| \$1C (\$3C) | - | - | - | - | EERIE | EEMWE | EEWE | EERE | EECR |
| Read/Write  | R | R | R | R | R/W   | R/W   | R/W  | R/W  |      |
| 初期値         | 0 | 0 | 0 | 0 | 0     | 0     | 不定   | 0    |      |

# ■ ビット7~4 - 予約 (Reserved)

これらのビットは予約されており、常に0として読まれます。

# ■ ビット3 - EERIE: EEPROM操作可割り込み許可 (EEPROM Ready Interrupt Enable)

EERIEの1書き込みはステータス レジスタ(SREG)の全割り込み許可(I)ビットが設定(1)されているなら、EEPROM操作可割り込みを許可します。EERIEの0書き込みはこの割り込みを禁止します。EEPROM操作可割り込みはEEWEが解除(0)されていると継続する割り込みを発生します。

### ■ ビット2 - EEMWE: EEPROM主書き込み許可(EEPROM Master Write Enable)

EEMWEL'ットはEEPROM書き込み許可(EEWE)ビットの1設定がEEPROM書き込みの原因となるかどうかを決めます。EEMWEが設定 (1)されるとき、EEWEの1設定は選択されたアトレスのEEPROMにデータを書きます。EEMWEが0の場合、EEWEの1設定は無効です。 EEMWEがソフトウェアによって設定(1)されてしまうと、4クロック周期後にハートウェアがこのビットを0に解除します。EEPROM書き込み手順については「書き込み許可(EEWE)ビット」の記述をご覧ください。

### ■ ビット1 - EEWE: EEPROM書き込み許可 (EEPROM Write Enable)

EEPROM書き込み許可信号(EEWE)はEEPROMへの書き込みストローブです。アドレスとデータが正確に設定されると、EEPROMへその値を書くためにEEWEビットは1を書かれなければなりません。論理1がEEWEへ書かれる前にEEPROM主書き込み許可(EEMWE)ビットは1を書かれなければならず、さもなければEEPROM書き込みは行われません。EEPROMを書くとき、次の手順に従うべきです(手順③と④の順番は重要ではありません)。

- ① EEPROM書き込み許可(EEWE)ビットがのになるまで待ちます。
- ② SPM制御レジスタ(SPMCR)のSPM操作許可(SPMEN)ビットが0になるまで待ちます。
- ③ 今回のEEPROMアトンスをEEPROMアトンスレジスタ(EEAR)に書きます。(任意、省略可)
- ④ 今回のEEPROMデータをEEPROMデータレジプタ(EEDR)に書きます。(任意、省略可)
- ⑤ EEPROM制御レジスタ(EECR)のEEPROM主書き込み許可(EEMWE)ビットに1を、EEPROM書き込み許可(EEWE)ビットに0を同時に書きます。
- ⑥ EEMWEL'ット設定後4クロック周期内にEEPROM書き込み許可(EEWE)ビットへ論理1を書きます。

CPUがフラッシュ メモリ書き込み中、EEPROMはプログラム(書き込みが)できません。ソフトウェアは新規EEPROM書き込みを始める前にフラッシュ メモリのプログラミングが完了されていることを検査しなければなりません。②はソフトウェアがフラッシュ メモリをプログラム(書き込みを)することをCPUに許すフートローダを含む場合だけ関係します。フラッシュ メモリが決してCPUによって更新されないなら、②は省略できます。ブートプログラミングについての詳細に関しては161頁の「ブートローダ(書き込み中読み出し可能な自己フログラミング)」をご覧ください。

警告: 手順⑤と⑥間の割り込みはEEPROM主書き込み許可が時間超過するため、書き込み周期失敗になります。EEPROMをアクセス する割り込みルーチンが他のEEPROMアクセスを中断し、EEARかEEDRが変更されると、中断したEEPROMアクセスを失敗させます。 これらの問題を避けるため、全ての手順中、ステータスレシ、スタ(SREG)の全割り込み許可(I)ビットは解除(0)されていることが推奨されます。

書き込みアクセス時間が経過されると、EEPROM書き込み許可(EEWE)ビットはハードウェアによって解除(0)されます。使用者ソフトウェアは次バイトを書く前にこのビットをポーリングし、0を待つことができます。EEWEが設定(1)されてしまうと、次の命令が実行される前にCPUは2周期停止されます。

# ■ ビット0 - EERE: EEPROM読み込み許可 (EEPROM Read Enable)

EEPROM読み込み許可信号(EERE)はEEPROMへの読み込みストローブです。EEARに正しいアドレスが設定されると、EEPROM読み出しを起動するためにEEREビットは論理1を書かれなければなりません。EEPROM読み出しアクセスは(その)1命令で行われ、要求したデータは直ちに利用できます。EEPROMが読まれるとき、次の命令が実行される前にCPUは4周期停止されます。

使用者は読み込み操作を始める前にEEWEビットをポーリングすべきです。書き込み操作が実行中の場合、EEPROMアドレス レジスタ(EE AR)の変更もEEPROM読み込みもできません。

EEPROMアクセスの時間に校正済み内蔵RC発振器が使用されます。表1.はCPUからのEEPROMアクセスに対する代表的な書き込み時間を示します。

| 表1. EEPROM書き込み時間           |              |      |  |  |  |  |  |
|----------------------------|--------------|------|--|--|--|--|--|
| 項目                         | Тур          |      |  |  |  |  |  |
| EEPROM書き込み(CPU) 8448 8.5ms |              |      |  |  |  |  |  |
| 注: CKSELtュース 設定と無限         | 関係に1MHzが使用され | れます。 |  |  |  |  |  |





次のコート・例はアセンブリ言語とC言語でのEEPROM書き込み関数を示します。本例は(例えば全割り込み禁止によって)割り込みが制御され、これらの関数実行中に割り込みが起きない前提です。本例はソフトウェア内にフラッシュ ブート ローダが無い前提でもあります。そのようなコートが存在する場合、EEPROM書き込み関数は何れかが実行するSPM命令の完了も待たねばなりません。

```
アセンブリ言語プログラム例
                                                   ;EEPROM書き込み完了ならばスキップ
EEPROM_WR:
           SBIC
                 EECR, EEWE
                 EEPROM WR
                                                   ;以前のEEPROM書き込み完了まで待機
           RJMP
           OUT
                 EEARH, R18
                                                   ;EEPROMアドレス上位バイト設定
           OUT
                 EEARL, R17
                                                   ;EEPROMアドレス下位バイ設定
           OUT
                 EEDR, R16
                                                   ;EEPROM書き込み値を設定
                                                   ;EEPROM主書き込み許可ビット設定
                 EECR, EEMWE
           SBT
                 EECR, EEWE
                                                   ;EEPROM書き込み開始(書き込み許可ビット設定)
           SBT
                                                   ;呼び出し元へ復帰
           RET
C言語プログラム例
void EEPROM_write(unsigned int uiAddress, unsigned char ucData)
   while (EECR & (1<<EEWE));
                                                   /* 以前のEEPROM書き込み完了まで待機 */
                                                   /* EEPROMアドレス設定 */
   EEAR = uiAddress;
   EEDR = ucData;
                                                   /* EEPROM書き込み値を設定 */
   EECR \mid = (1 << EEMWE);
                                                   /* EEPROM主書き込み許可*/
   EECR = (1 << EEWE);
                                                   /* EEPROM書き込み開始 */
}
```

次のコート・例はアセンブリ言語とC言語でのEEPROM読み込み関数を示します。本例は割り込みが制御され、これらの関数実行中に割り込みが起きない前提です。

```
アセンブリ言語プログラム例
EEPROM RD:
          SBIC
                 EECR, EEWE
                                                  ;EEPROM書き込み完了ならばスキップ
                 EEPROM RD
                                                  ;以前のEEPROM書き込み完了まで待機
          RJMP
          OUT
                                                  ;EEPROMアドレス上位バイト設定
                 EEARH, R18
                                                  ;EEPROMアドレス下位バイト設定
          OUT
                 EEARL, R17
          SBI
                 EECR, EERE
                                                  ;EEPROM読み出し開始(読み込み許可ビット設定)
          IN
                 R16, EEDR
                                                  ;EEPROM読み出し値を取得
          RET
                                                  ;呼び出し元へ復帰
C言語プログラム例
unsigned char EEPROM_read(unsigned int uiAddress)
   while (EECR & (1<<EEWE));
                                                  /* 以前のEEPROM書き込み完了まで待機 */
                                                  /* EEPROMアドレス設定*/
   EEAR = uiAddress;
   EECR |= (1<<EERE);
                                                  /* EEPROM読み出し開始 */
   return EEDR;
                                                  /* EEPROM読み出し値を取得,復帰 */
```

### パワーダウン休止動作中のEEPROM書き込み

EEPROM書き込み動作が活動中にパワーダウン休止動作へ移行すると、EEPROM書き込み動作が継続し、EEPROM書き込み時間が 過ぎ去ってしまう前に完了します。しかし、書き込み動作が完了されると、発振器が動作を継続し、結果としてデバイスはパワーダウン動作へ完全に移行しません。従ってパワーダウンへ移行する前に、EEPROM書き込み動作が完了される(EEWE=0)ことの確認が推奨されます。(訳補: パワーダウン移行後もEPROM書き込みは正常に完了するが、その後発振器が止まらないことの注意)

# EEPROMデータ化けの防止

低VCCの期間中、正しく動作するための供給電圧がCPUとEEPROMに対して低すぎるためにEEPROMデータが化け得ます。これらの問題はEEPROMを使用する基板段階の装置と同じで、同じ設計上の解決策が適用されるべきです。

EEPROMデータ化けは電圧が低すぎる時の2つの状態によって起こされ得ます。1つ目として、EEPROMへの通常の書き込み手順は正しく動作するための最低電圧が必要です。2つ目として、供給電圧が低すぎると、CPU自身が命令を間違って実行し得ます。

EEPROMデータ化けは次の推奨設計によって容易に避けられます。

不充分な供給電源電圧の期間中、AVRのRESETを活性(Low)に保ってください。これは内蔵低電圧検出器(BOD)を許可することによって行えます。内蔵BODの検出電圧が必要とした検出電圧と一致しない場合、外部低VCCリセット保護回路が使用できます。書き込み動作実行中にリセットが起こると、この書き込み操作は供給電源電圧が充分ならば(継続)完了されます。

# I/O メモリ (レシ、スタ)

ATmega32のI/O空間定義は215頁の「レシ、スタ要約」で示されます。

ATmega32の全てのI/Oと周辺機能はI/O空間に配置されます。I/O領域はI/O空間と32個の汎用作業レジスタ間のデータ転送を行うIN命令とOUT命令によってアクセスされます。アトレス範囲\$00~\$1F内のI/OレジスタはSBI命令とCBI命令の使用で直接的にビットアクセス可能です。これらのレジスタではSBISとSBIC命令の使用によって単一ビット値が検査できます。より多くの詳細については「命令要約」項を参照してください。I/O指定命令INとOUTを使用するとき、I/Oアトレス\$00~\$3Fが使用されなければなりません。LD命令とST命令を使用し、データ空間としてI/Oレジスタをアクセスするとき、これらのアトレスに\$20が加算されなければなりません。

将来のデバイスとの共通性を保つため、アクセスされる場合、予約ビットはのが書かれるべきです。予約済みI/Oメモリ アドレスは決して書かれるべきではありません。

状態フラグのいくつかはそれらへ論理1を書くことによって解除(0)されます。CBIとSBI命令はI/Oレジスタ内の全ビットを操作し、設定(1)として読むどのフラグにも1を書き戻し、従ってフラグを解除(0)することに注意してください。CBIとSBI命令は(I/Oアドレス)\$00~\$1Fのレジスタでのみ動作します。

I/Oと周辺制御レジスタは以降の項で説明されます。





# システム クロックとクロック選択

# クロック系統とその配給

図11.はAVR内の主要なクロック系統とその配給を示します。全てのクロックが与えられた時間有効である必要はありません。消費電力低減のため、20頁の「電力管理と休止形態」で記述される各種休止形態の使用によって、使用されない部分のクロックを停止することができます。クロック系統は図11.で詳述されます。



CPU クロック clk<sub>CPU</sub> CPUクロックはAVRコアの動作と関係する系統の部分に配給されます。このような部分の例は汎用レジスタ ファイル、ス テータス レジスタ、スタック ポインタを保持するデータ メモリです。CPUクロックの停止はコアが一般的な操作や計算を実行することを禁止します。

I/O クロック clk<sub>I/O</sub> I/Oクロックはタイマ/カウンタ、SPI、USARTのようなI/O部の大部分で使用されます。I/Oクロックは外部割り込み部でも使用されますが、いくつかの外部割り込みは例えI/Oクロックが停止されても検出されることをこのような割り込みに許す非同期論理回路により検出されることに注意してください。2線直列I/F(TWI)部のアドレス認証はclkɪ/oが停止される時に非同期に実行され、全休止形態でTWIアドレス受信を可能とすることにも注意してください。

フラッシュ クロック clk<sub>FLASH</sub> フラッシュ クロックはフラッシュ メモリ インターフェースの動作を制御します。このフラッシュ クロックは常にCPUクロックと同時に活動します。

非同期タイマ クロック clk<sub>ASY</sub> 非同期タイマ クロックは外部32kHzクロック用クリスタルから直接的にクロック駆動されるのを非同期タイマ/カウンタに許します。 この専用クロック範囲はデバイスが休止形態の時でも、このタイマ/カウンタの実時間計数器としての使用を許します。

A/D変換クロック clk<sub>ADC</sub> A/D変換器には専用のクロック範囲が提供されます。これはデジタル回路によって生成された雑音を低減するためにCPUとI/Oクロックの停止を許します。これはより正確なA/D変換結果を与えます。

# クロック元

このデバイスには右で示されるようにフラッシュ ヒュース ビットによって選択可能な後続のクロック元選択があります。選択したクロック元からのクロックはAVRクロック発生器への入力で、適切な部署へ配給されます。

各クロック選択に対する各種選択は次項で得られます。CPUがパワーゲウンまたはパワーセーブから起動するとき、選択したクロック元は命令実行開始前に安定な発振器動作を保証する起動時間に使用されます。CPUがリセットから始まるとき、これらは通常動作開始前に安定電圧へ達するのを電源に許す付加遅延です。ウォッチト、ッグ発振器はこの起動時間の実時間部のタイミングに使用されます。各計時完了に使用されるウォッチト、ッグ(WDT)発振器の周期数は表3.で示されます。194頁の「代表特性」で示されるようにウォッチト、ッグ・発振器の周波数は電圧に依存します。

# 既定のクロック元

このデバイスはCKSEL=0001, SUT=10で出荷されます。従って既定クロック元設定は最長起動時間の1MHz内蔵RC発振器です。この既定設定は全ての使用者が実装または並列書き込み器を使用して、それらを希望したクロック元設定にできることを保証します。

# 表2. クロック種別選択

| クロック種別           | CKSEL3~0  |
|------------------|-----------|
| 外部クリスタル/セラミック発振子 | 1111~1010 |
| 外部低周波数クリスタル発振子   | 1001      |
| 外部RC発振           | 1000~0101 |
| 校正付き内蔵RC発振器      | 0100~0001 |
| 外部クロック信号         | 0000      |
| 1                | 0000      |

注: 1=非プログラム、0=プログラム

# 表3. WDT発振器の代表的計時完了値、周期数

| VCC=3.0V | VCC=5.0V | 周期数         |
|----------|----------|-------------|
| 4.3ms    | 4.1ms    | 4K (4096)   |
| 69ms     | 65ms     | 64K (65536) |

# クリスタル用発振器

XTAL1とXTAL2は**図12**.で示されるように、チップ上の発振器としての使用に設定できる反転増幅器の各々、入力と出力です。クリスタル発振子またはセラミック振動子のどちらでも使用できます。CKOPTヒュース、は2つの異なる発振増幅器動作の1つを選択します。CKOPTヒュース、がプログラム(0)されると、発振器出力は完全な供給電圧端振幅出力で発振します。この動作は雑音が多い環境やXTAL2出力が他のクロック緩衝器を駆動する時に適します。この動作は広い周波数範囲を持ちます。CKOPTヒュース、が非プログラム(1)にされると、発振器はより小さな出力振幅になります。これはかなり消費電力を削減します。この動作は制限された周波数範囲を持ち、他のクロック緩衝器を駆動することに使用できません。

セラミック振動子での最高周波数はCKOPTヒュース、が非プログラム(1)で8MHz、CKOPTヒュース、がプログラム(0)で16MHzです。C1とC2はクリスタル発振子とセラミック振動子の両方について常に等しくすべきです。このコンテンナの最適値は使用するクリスタル発振子やセラミック振動子、浮遊容量の量、その環境の電磁雑音に依存します。クリスタル発振子使用に対するコンテンナ選択について初期の指針のいくつかは表4.で与えられます。セラミック振動子については製造業者によって与えられたコンテンナ値が使用されるべきです。

この発振器は示された周波数範囲で各々最適化された3つの異なる種別で動作できます。この動作種別は**表4**.で示されるようにCKSEL3~1ヒューズによって選択されます。

# 



注1: この選択はクリスタル発振子ではなく、セラミック振動 子でのみ使用されるべきです。

CKSEL0ヒュース'はSUT1,0ヒュース'と共に表5.で示されるように起動時間を選択します。

### 表5. クリスタル発振子/セラミック振動子用起動遅延時間選択表

| CKSEL0 | SUT1,0 | パワーダウン, パワーセーブ<br>からの起動遅延時間 | リセットからの付加遅延<br>時間 (VCC=5.0V) | 推奨使用法                       |
|--------|--------|-----------------------------|------------------------------|-----------------------------|
|        | 0 0    | 258×CK ( <b>注1</b> )        | 4.1ms                        | 外部セラミック振動子、高速上昇電源           |
| 0      | 0 1    | 258×CK ( <b>注1</b> )        | 65ms                         | 外部セラミック振動子、低速上昇電源           |
| U      | 1 0    | 1K×CK ( <b>注2</b> )         | -                            | 外部セラミック振動子、低電圧検出(BOD)リセット許可 |
|        | 1 1    | 1K×CK ( <b>注2</b> )         | 4.1ms                        | 外部セラミック振動子、高速上昇電源           |
|        | 0 0    | 1K×CK ( <b>注2</b> )         | 65ms                         | 外部セラミック振動子、低速上昇電源           |
| 1      | 0 1    | 16K×CK                      | -                            | 外部クリスタル発振子、低電圧検出(BOD)リセット許可 |
| 1      | 1 0    | 16K×CK                      | 4.1ms                        | 外部クリスタル発振子、高速上昇電源           |
|        | 1 1    | 16K×CK                      | 65ms                         | 外部クリスタル発振子、低速上昇電源           |

**注1**: これらの選択はデバイスの最高周波数付近での動作でないとき、応用にとって起動での周波数安定性が重要でない場合だけ使用されるべきです。これらの選択はクリスタル発振子用ではありません。

**注2**: これらの選択はセラミック振動子での使用を意図され、起動での周波数安定性を保証します。デバイスの最高周波数付近での動作でないとき、応用にとって起動での周波数安定性が重要でない場合はクリスタル発振子も使用できます。

# 低周波数クリスタル用発振器

デバイスに対するクロック元として時計用32.768kHzクリスタルを使用するには、CKSEL3~0ヒューズを'1001'に設定することによって低周波数 クリスタル発振器が選択されなければなりません。クリスタルは図12.で示されるように接続されるべきです。CKOPTヒューズのプログラム(0)により、使用者はXTAL1とXTAL2の内部容量(コンデンサ)を許可でき、それによって外部コンデンサの必要がなくなります。内部容量は36pFの公称値です。

この発振器が選択されると、起動時間は表6.で示されるようにSUTヒューズによって決定されます。

# 表6. 低周波数クリスタル発振器用起動遅延時間選択表

| SUT1,0 | パワーダウン, パワーセーブ<br>からの起動遅延時間 | リセットからの付加遅延<br>時間 (VCC=5.0V) | 推奨使用法                     |
|--------|-----------------------------|------------------------------|---------------------------|
| 0 0    | 1K×CK ( <b>注1</b> )         | 4.1ms                        | 高速上昇電源または低電圧検出(BOD)リセット許可 |
| 0 1    | 1K×CK ( <b>注1</b> )         | 65ms                         | 低速上昇電源                    |
| 1 0    | 32K×CK                      | 65ms                         | 起動時周波数の安定重視               |
| 11     |                             |                              | (予約)                      |

**注1**: これらの選択は応用にとって起動での周波数安定性が重要でない場合だけ使用されるべきです。





# 外部RC発振器

タイシケに鈍感な応用に対しては図13.で示される外部RC設定が使用できます。周波数は式f=1/(3RC)によって大まかに推測されます。Cは最低22pFであるべきです。CKOPTtューズのプログラム(0)により、使用者はXTAL1とGND間の36pF内部容量を許可でき、それによって外部コンデンサの必要がなくなります。RとCの選択法の詳細と発振器操作のより多くの情報については「外部RC発振器(External RC Oscillator)」応用記述を参照してください(訳注:本応用記述は存在しません)。

この発振器は示された周波数範囲で各々最適化された4つの異なる種別で動作できます。この動作は表7.で示されるようにCKSEL3~0ヒューズによって選択されます。

この発振器が選択されると、起動時間は表8.で示されるようにSUTヒュース、によって決定されます。



# 表7. 外部RC発振器動作 CKSEL3~0 周波数範囲 (MHz) 0 1 0 1 0.1~0.9 0 1 1 0 0.9~3.0 0 1 1 1 3.0~8.0 1 0 0 0 8.0~12.0

# 表8. 外部RC発振器用起動遅延時間選択表

| SUT1,0 | パワーダウン, パワーセーブ<br>からの起動遅延時間 | リセットからの付加遅延<br>時間 (VCC=5.0V) | 推奨使用法                     |
|--------|-----------------------------|------------------------------|---------------------------|
| 0 0    | 18×CK                       | -                            | 低電圧検出(BOD)リセット許可          |
| 0 1    | 18×CK                       | 4.1ms                        | 高速上昇電源                    |
| 1 0    | 18×CK                       | 65ms                         | 低速上昇電源                    |
| 11     | 6×CK ( <b>注1</b> )          | 4.1ms                        | 高速上昇電源または低電圧検出(BOD)リセット許可 |

**注1**: この選択はデバイスの最高周波数付近で動作するときに使用されるべきではありません。

# 校正付き内蔵RC発振器

校正された内蔵RC発振器は決められた1.0,2.0,4.0,8.0MHzクロックを供給します。全ての周波数は5V,25℃での公称値です。このクロックは表9.で示されるようにCKSELヒューズのプログラミングによってシステム クロックとして選択できます。選択したなら、外部部品なしで動作します。このクロック選択を使用する時、CKOPTヒューズは常に非プログラム(1)にされるべきです。リセット中、ハードウェアが発振校正レジ゙スタ(OSCCAL)に1MHz校正値バイトを設定し、これによってRC発振器を自動的に校正します。選択した1.0,2.0,4.0,8.0 MHzと5V,25℃で、この校正は公称周波数±3%以内の周波数を与えます。atmel.com/avrで利用可能な応用記述に記載された実行時校正法の使用で、与えられたどのVCCと温度でも±1%の精度を達成することができます。この発振器がチップ(システム)クロッ

# 表9. 校正付き内蔵RC発振器動作

| CKSEL3~0 | 公称周波数 (MHz) |
|----------|-------------|
| 0001(注1) | 1.0         |
| 0 0 1 0  | 2.0         |
| 0 0 1 1  | 4.0         |
| 0 1 0 0  | 8.0         |

注1: デバイスはこの選択で出荷されます。

クとして使用されるとき、ウォッチドッグ発振器は未だウォッチドッグ タイマとリセット付加遅延タイマに使用されます。予め設定された校正値のより 多くの情報については170頁の「**発振校正値バイト**」項をご覧ください。

この発振器が選択されると、起動時間は**表10**.で示されるようにSUTヒューズによって決定されます。XTAL1とXTAL2は未接続(NC)のままにされるべきです。

# 表10. 校正付き内蔵RC発振器用起動遅延時間選択表

| SUT1,0  | パワーダウン, パワーセーブ<br>からの起動遅延時間 | リセットからの付加遅延<br>時間 (VCC=5.0V) | 推奨使用法            |  |  |  |
|---------|-----------------------------|------------------------------|------------------|--|--|--|
| 0 0     | 6×CK                        | -                            | 低電圧検出リセット(BOD)許可 |  |  |  |
| 0 1     | 6×CK                        | 4.1ms                        | 高速上昇電源           |  |  |  |
| 10 (注1) | 6×CK                        | 65ms                         | 低速上昇電源           |  |  |  |
| 1 1     | (予約)                        |                              |                  |  |  |  |

注1: デバイスはこの選択で出荷されます。

# ■ 発振校正レジスタ (Oscillator Calibration Register) OSCCAL

| ピット         | 7    | 6    | 5    | 4      | 3     | 2    | 1    | 0    |        |
|-------------|------|------|------|--------|-------|------|------|------|--------|
| \$31 (\$51) | CAL7 | CAL6 | CAL5 | CAL4   | CAL3  | CAL2 | CAL1 | CAL0 | OSCCAL |
| Read/Write  | R/W  | R/W  | R/W  | R/W    | R/W   | R/W  | R/W  | R/W  |        |
| 初期値         |      |      |      | デバイス固ィ | 有の校正値 |      |      |      |        |

# ■ ビット7~0 - CAL7~0:発振校正値 (Oscillator Calibration Value) (訳注:共通性から内容一部追加修正)

このアドレスへの校正バー・イントで、は発振器周波数の偏差処理を省くために内蔵発振器を調整します。リセット中、識票列上位バートで、アレス 800)に配置される1MHz校正値が発振校正レジスタ(OSCCAL)内へ自動的に設定されます。内蔵RC発振器が他の周波数で使用される場合、校正値は手動で設定されなければなりません。これは初めに書き込み器により識票列を読み、そしてその後フラッシュメモリまたはEEPROMに校正値を保存することによって行えます。その後この値はソフトウェアによって読まれ、OSCCALに設定できます。OSC

CALが0の時に最低利用可能周波数が選択されます。このレジスタへの以外の値を書くことは内蔵発振器の周波数を増加します。このレジスタへの\$FF書き込みは最高使用可能周波数にします。校正付き発振器はフラッシュメモリとEEPROMのアクセス時間に使用されます。フラッシュメモリまたはEEPROMが書かれる場合、公称周波数より上へ10%を越えて校正してはいけません。そうでなければ、フラッシュメモリまたはEEPROM書き込みは失敗するかもしれません。この発振器は1.0,2.0,4.0,8.0MHzへの校正が意図されることに注意してください。表11.で示されるような他の値への調整は保証されません。

|  | 表11. 内蔵RC発振器周波数範囲 |             |       |  |  |  |  |
|--|-------------------|-------------|-------|--|--|--|--|
|  | OSCCAL値           | 公称周波数に対する割合 |       |  |  |  |  |
|  |                   | Min         | Max   |  |  |  |  |
|  | \$00              | 50 %        | 100 % |  |  |  |  |
|  | \$7F              | 75 %        | 150 % |  |  |  |  |
|  | \$FF              | 100 %       | 200 % |  |  |  |  |

# 外部クロック信号

外部クロック元からデバイスを駆動するためにXTAL1は**図14**.で示されるように駆動されるべきです。外部クロックでデバイスを走行するためにCKSELヒューズは'0000'にプログラム(設定)されなければなりません。CKOPTヒューズのプログラム(0)により、使用者はXTAL1とGND間の36pF内部容量を許可できます。

このクロック元が選択されると、起動時間は**表12**.で示されるようにSUTヒューズによって決定されます。



### 表12. 外部クロック信号駆動用起動遅延時間選択表

| SUT1,0 | パワーダウン, パワーセーブ<br>からの起動遅延時間 | リセットからの付加遅延<br>時間 (VCC=5.0V) | 推奨使用法            |
|--------|-----------------------------|------------------------------|------------------|
| 0 0    | 6×CK                        | -                            | 低電圧検出リセット(BOD)許可 |
| 0 1    | 6×CK                        | 4.1ms                        | 高速上昇電源           |
| 1 0    | 6×CK                        | 65ms                         | 低速上昇電源           |
| 11     |                             |                              | (予約)             |

外部クロックを供給するとき、MCUの安定な動作を保証するために供給したクロック周波数の急な変化を避けることが必要とされます。或るクロック周期から次への2%より大きな周波数変化は予測されない事態を引き起こします。このようなクロック周波数での変化中、MCUはリセットに保たれるのを保証することが必要とされます。

# タイマ/カウンタ用発振器

AVR マイクロ コントローラのタイマ/カウンタ用発振器(TOSC1とTOSC2)ピンに対して、クリスタル発振子はこのピン間に直接的に接続されます。外部コンデンサは必要とされません。この発振器は時計用32.768kHzクリスタルでの使用に最適化されています。外部クロック元をTOSC1に供給することは推奨されません。

注: タイマ/カウンタ用発振器は低周波数クリスタル用発振器と同じ形式のクリスタル用発振器を使用し、内部容量(C)は同じ36pFの公称値を持ちます。





# 電力管理と休止形態

休止形態は応用でMCU内の未使用部を一時停止することを可能にし、それによって節電します。AVRは応用で必要な消費電力に 仕立てることを使用者に許す様々な休止形態を提供します。

6つの休止形態の何れかへ移行するにはMCU制御レジスタ(MCUCR)の休止許可(SE)ビットが論理1を書かれ、SLEEP命令が実行されなければなりません。MCUCRの休止種別選択(SM2,1,0)ビットはSLEEP命令によって活性(有効)にされる休止形態(アイドル、A/D変換雑音低減、パワーダウン、パワーセーブ、スタンハイ、拡張スタンハイ)のどれかを選びます。一覧については表13.をご覧ください。MCUが休止形態中に許可した割り込みが起こると、MCUは起動します。その時にMCUは起動時間に加えて4周期停止され、割り込みルーチンを実行し、そしてSLEEP命令の次の命令から実行を再開します。デバイスが休止から起動するとき、レジスタファイルとSRAMの内容は変えられません。休止形態中にリセットが起こると、MCUは起動し、リセット ベクタから実行します。

16頁の図11.はATmega32の各種クロック系統とその配給を示します。この図は適切な休止形態を選択する助けになります。

### ■ MCU制御レジスタ (MCU Control Register) MCUCR

このMCU制御レジスタは電力管理用の制御ビットを含みます。

| ピット         | 7   | 6   | 5   | 4   | 3     | 2     | 1     | 0     |       |
|-------------|-----|-----|-----|-----|-------|-------|-------|-------|-------|
| \$35 (\$55) | SE  | SM2 | SM1 | SM0 | ISC11 | ISC10 | ISC01 | ISC00 | MCUCR |
| Read/Write  | R/W | R/W | R/W | R/W | R/W   | R/W   | R/W   | R/W   |       |
| 初期値         | 0   | 0   | 0   | 0   | 0     | 0     | 0     | 0     |       |

### ■ ビット7 - SE: 休止許可 (Sleep Enable)

SLEEP命令が実行される時にMCUを休止形態へ移行させるには、休止許可(SE)ビットが論理1を書かれなければなりません。MCUの目的外休止形態移行を避けるため、SLEEP命令実行直前に休止許可(SE)ビットを設定(1)し、起動後直ちに解除(0)することが推奨されます。

### ■ ビット6~4 - SM2~0: 休止種別選択 (Sleep Mode Select Bit 2, 1 and 0)

これらのビットは表13.で示される利用可能な6つの休止形態の1つを選択します。

| 表13. 休 | 表13. 休止形態種別選択 |     |              |  |  |  |  |
|--------|---------------|-----|--------------|--|--|--|--|
| SM2    | SM1           | SM0 | 休止形態種別       |  |  |  |  |
| 0      | 0             | 0   | アイドル動作       |  |  |  |  |
| 0      | 0             | 1   | A/D変換雑音低減動作  |  |  |  |  |
| 0      | 1             | 0   | パプーダウン動作     |  |  |  |  |
| 0      | 1             | 1   | パプーセーフ・動作    |  |  |  |  |
| 1      | 0             | 0   | (予約)         |  |  |  |  |
| 1      | 0             | 1   | (予約)         |  |  |  |  |
| 1      | 1             | 0   | スタンバイ動作 (注)  |  |  |  |  |
| 1      | 1             | 1   | 拡張スタンバイ動作(注) |  |  |  |  |

**注**: (拡張)スタンハーイ動作は外部クリスタル発振子または セラミック振動子でだけ利用できます。

# アイドル動作

休止種別選択(SM2~0)ビットが'000'を書かれるとき、SLEEP命令はMCUをアイ・ル動作へ移行させ、CPUを停止しますが、SPI、USAR T、アナログ・比較器、A/D変換器、2線直列インターフェース、タイマ/カウンタ、ウォッチト、ック、割り込み機構の継続動作を許します。この休止形態は基本的にclkCPUとclkFLASHを停止する一方、他のクロックに走行を許します。

アイドル動作はMCUにタイマ溢れやUSARTの送信完了などの内部割り込みだけでなく、外部で起動された割り込みからの起動も可能にします。アナログ比較器割り込みからの起動が必要とされないなら、アナログ比較器制御/状態レジスタ(ACSR)のアナログ比較器禁止(ACD)ビットを設定(1)することによってアナログ比較器を電源断にできます。これはアイドル動作での消費電力を削減します。A/D変換が許可されるなら、この動作に移行すると変換が自動的に始まります。

# A/D変換雜音低減動作

SM2~0ビットが'001'を書かれるとき、SLEEP命令はMCUをA/D変換雑音低減動作へ移行させ、CPUを停止しますが、A/D変換器、外部割り込み、2線直列インターフェースのアドレス監視、タイマ/カウンタ2、ウォッチドッグの(許可されていれば)継続動作を許します。この休止形態は基本的にclkɪ/O, clkcpu, clkflashを停止する一方、他のクロックに走行を許します。

これはA/D変換に対する雑音環境を改善し、より高い分解能の測定を可能にします。A/D変換器が許可されている場合、この動作に移行すると、変換が自動的に始まります。A/D変換完了割り込みからの他、外部リセット、ウォッチトッグ・リセット、低電圧検出(BOD)リセット、2線直列インターフェースのアトレス一致割り込み、タイマ/カウンタ2の割り込み、SPM/EEPROM操作可割り込み、INT0またはINT1の外部レベル割り込み、INT2の外部割り込みだけが、A/D変換雑音低減動作からMCUを起動できます。

# パワーダウン動作

休止種別選択(SM2~0)ビットが'010'を書かれると、SLEEP命令はMCUをパワーダウン動作へ移行させます。この動作では外部発振器が停止される一方で、外部割り込み、2線直列インターフェースのアドレス監視、ウォッチドッグ機能は(許可されていれば)継続して動作します。外部リセット、ウォッチドッグリセット、低電圧検出(BOD)リセット、2線直列インターフェースのアドレス一致割り込み、INT0またはINT1の外部レベル割り込み、INT2の外部割り込みだけがMCUを起動できます。この休止形態は基本的に生成した全てのクロックを停止し、非同期部の動作だけを許します。

レベルで起動した割り込みがパワーダウン動作からの復帰に使用される場合、MCUを起動するためには変更したレベルが一定時間保持されなければならないことに注意してください。詳細については45頁の「**外部割り込み**」を参照してください。

パワータウン動作から起動するとき、起動条件が起きてから起動の効果が現れるまで遅延があります。これは停止されてしまっている後の再始動と安定になることをクロックに許します。この起動(遅延)時間は16頁の「クロック元」で記述されるように、リセット遅延時間を定義するのと同じCKSELヒュース、によって定義されます。

# パワーセーブ動作

SM2~0ビットが'011'を書かれると、SLEEP命令はMCUをパワーセーブ動作へ移行させます。この動作は(次の)1つの例外を除いてパワーダウン動作と同じです。

タイマ/カウンタ2が非同期にクロック駆動される、換言するとタイマ/カウンタ2非同期状態レジ、スタ(ASSR)の非同期クロック(AS2)ビットが設定(1)されると、タイマ/カウンタ2は休止中に走行(動作)します。ステータスレジ、スタ(SREG)の全割り込み許可(I)ビットが設定(1)され、タイマ/カウンタ割り込み許可レジ、スタ(TIMSK)のタイマ/カウンタ2溢れ割り込み許可(TOIE2)ビットまたは比較2割り込み許可(OCIE2)ビットが設定(1)されるなら、デバイスは対応するどちらの割り込みからでも起動できます。

タイマ/カウンタ2が非同期にクロック駆動されないなら、パワーセーブ動作での起動復帰後のタイマ/カウンタ2のレシブスタ内容はASSRのAS2=0でも不定と見做すべきなので、パワーダウン動作をパワーセーブ動作の代わりにすることが推奨されます。

この休止形態は基本的にclkASY以外の全てのクロックを停止し、非同期にクロック駆動されるならタイマ/カウンタ2を含め、非同期部の動作だけを許します。

# スタンバイ動作

外部クリスタル発振子/セラミック振動子クロック種別が選択され、SM2~0ビットが'110'のとき、SLEEP命令はMCUをスタンバイ動作へ移行させます。この動作は(外部クリスタル用)発振器が走行(動作)を保たれる例外を除いてパワーダウン動作と同じです。デバイスはスタンバイ動作から6クロック周期で起動します。

# 拡張スタンバイ動作

外部クリスタル発振子/セラミック振動子クロック種別が選択され、SM2~0ビットが、111'のとき、SLEEP命令はMCUを拡張スタンバイ動作へ移行させます。この動作は(外部クリスタル用)発振器が走行(動作)を保たれる例外を除いてパワーセーブ動作と同じです。デバイスは拡張スタンバイ動作から6クロック周期で起動します。

| = 44            | $\kappa \perp$ | .1 ガノ 台ヒュー | ナム・レフェ | L //- h         | 675 mil 1 | 復帰起動要因 |  |
|-----------------|----------------|------------|--------|-----------------|-----------|--------|--|
| <del>₹</del> 14 | 谷116           | **         | かける里   | カ <b>イヒ</b> クレツ | ツ 斬り 肝ノン  | 很惊起到男人 |  |

|                                    |            | 動作           | クロック範     | 囲          |            | 動作夠      | <b>光振器</b>  |                      | 復                 | 帰起動勢              | 要因 (割り込              | (み)             |            |
|------------------------------------|------------|--------------|-----------|------------|------------|----------|-------------|----------------------|-------------------|-------------------|----------------------|-----------------|------------|
| 休止種別                               | clk<br>CPU | clk<br>FLASH | clk<br>10 | clk<br>ADC | clk<br>ASY | 主クロック供給元 | タイマ用<br>発振器 | INT2<br>INT1<br>INT0 | TWI<br>アドレス<br>一致 | タイマ/<br>カウンタ<br>2 | SPM<br>EEPROM<br>操作可 | A/D<br>変換<br>完了 | その他<br>I/O |
| アイドル                               |            |              | 0         | 0          | 0          | 0        | 2           | 0                    | 0                 | 0                 | 0                    | 0               | $\circ$    |
| A/D変換雑音低減                          |            |              |           | 0          | 0          | 0        | 2           | 3                    | 0                 | 0                 | 0                    | 0               |            |
| ハ <sup>°</sup> ワータ <sup>*</sup> ウン |            |              |           |            |            |          |             | 3                    | 0                 |                   |                      |                 |            |
| ハ°ワーセーフ゛                           |            |              |           |            | 2          |          | 2           | 3                    | 0                 | 2                 |                      |                 |            |
| スタンバイ(注1)                          |            |              |           |            |            | 0        |             | 3                    | 0                 |                   |                      |                 |            |
| 拡張スタンバイ( <b>注1</b> )               |            |              |           |            | 2          | 0        | 2           | 3                    | 0                 | 2                 |                      |                 |            |

注1: クロック元として外部クリスタル発振子またはセラミック振動子が選択された場合です。

- ② タイマ/カウンタ2非同期状態レシブスタ(ASSR)の非同期クロック(AS2)ビットが設定(1)された場合です。
- ③ INT2または、INT1とINT0のレベル割り込みだけです。





# 消費電力の最小化

これらはAVRが制御するシステムで消費電力の最小化を試みる時に考慮するためのそれぞれの検討点です。一般的に休止形態は可能な限り多く使用されるべきで、休止種別は動作するデバイスの機能が可能な限り少なくなるために選択されるべきです。必要とされない全ての機能は禁止されるべきです。特に次の機能部は最低可能消費電力の達成を試みるとき、特別な考慮を必要とするでしょう。

# A/D変換器 (ADC)

許可したなら、A/D変換器は全休止形態で許可されます。節電のため、休止形態の何れかへ移行する前にA/D変換器は禁止されるべきです。A/D変換器がOFFそして再びONに切り替えられると、次の(最初の)変換は延長された(初回)変換になります。A/D変換器操作の詳細については137頁の「A/D変換器」を参照してください。

# アナログ比較器

アイドル動作へ移行するとき、アナログ比較器は使用されないなら、禁止されるべきです。A/D変換雑音削減動作へ移行するとき、アナログ比較器は禁止されるべきです。その他の休止形態でのアナログ比較器は自動的に禁止されます。しかしアナログ比較器が入力として内部基準電圧を使用する設定の場合、全休止形態でアナログ比較器は禁止されるべきです。さもなければ内部基準電圧は休止形態と無関係に許可されます。アナログ比較器設定法の詳細については135頁の「アナログ比較器」を参照してください。

# 低電圧検出器(BOD)

低電圧検出器(BOD)が応用で必要とされないなら、この部署はOFFにされるべきです。低電圧検出器がBODENtューズによって許可されていると全休止形態で許可され、故に常時電力を消費します。これはより深い休止形態での総消費電流にとって重要な一因になります。低電圧検出器(BOD)設定法の詳細については24頁の「低電圧検出(BOD)」を参照してください。

### 内部基準雷圧

内部基準電圧は低電圧検出器(BOD)、アナログ比較器、A/D変換器によって必要とされる時に許可されます。これら部署が上の項目で記述されたように禁止されると、内部基準電圧は禁止され、電力を消費しません。再び許可する場合、この出力が使用される前に使用者は基準電圧へ起動(安定時間)を与えなければなりません。基準電圧が休止形態でON保持される場合、この出力は直ちに使用できます。起動時間の詳細については25頁の「内部基準電圧」を参照してください。

# ウォッチト゛ック゛タイマ

ウォッチト、ック、タイマが応用で必要とされないなら、この部署はOFFにされるべきです。ウォッチト、ック、タイマが許可されていると全休止形態で許可され、故に常時電力を消費します。これはより深い休止形態での総消費電流にとって重要な一因になります。ウォッチト、ック、タイマ設定法の詳細については26頁の「ウォッチト、ック、タイマ」を参照してください。

# ホ<sup>°</sup>ート ヒ<sup>°</sup>ン

休止形態へ移行するとき、全てのポートピンは最小電力使用に設定されるべきです。最も重要なことはその時にピンが抵抗性負荷を駆動しないのを保証することです。I/Oクロック(clk<sub>I/O</sub>)とA/D変換クロック(clk<sub>ADC</sub>)の両方が停止される休止形態ではデバイスの入力緩衝部が禁止されます。これは必要とされない時に入力論理回路により電力が消費されないことを保証します。いくつかの場合で入力論理回路は起動条件を検出するために必要とされ、その時は許可されます。どのピンが許可されるかの詳細については34頁の「デジタル入力許可と休止形態」を参照してください。入力緩衝部が許可され、入力信号が浮いている状態のままか、またはアナログ信号電圧がVCC/2付近の場合、入力緩衝部は過大な電力を消費するでしょう。

# JTAGインターフェースと内蔵デバッグ機能(OCD)

内蔵デバッグ機能がOCDENヒューズによって許可され、チップがパワーダウンまたはパワーセーブの休止形態へ移行すると、主クロック元は許可に留まります。これらの休止形態では、これが総消費電流にとって重要な一因になります。これを避けるには3通りの方法があります。

- OCDENtュースを禁止(非プログラム(1)設定)
- JTAGENtュースを禁止 (非プログラム(1)設定)
- MCU制御/状態レジ゙スタ(MCUCSR)のJTAG禁止(JTD)ビットへの1書き込み

JTAGインターフェースが許可され、JTAG TAP制御器がデータをシフトしていないと、TDOピンは浮き状態のままにされます。TDOピンに接続したハードウェアが論理レヘ゛ルをプルアップしないなら、消費電力が増加するでしょう。走査チェーン内の次のデハーイスのTDIピンがこの問題を避けるプルアップを含むことに注意してください。MCUCSRのJTDビットに1を書くか、またはJTAGENヒュースで非プログラムのままにすることがJTAGインターフェースを禁止します。

# システム制御とリセット

# AVRのリセット

リセット中、全てのI/Oレシ、スタはそれらの初期値に設定され、プログラムはリセット、クタから実行を開始します。 リセット、クタに配置される命令は、きっとリセット処理ルーチンへのJMP(絶対分岐)命令でしょう。プログラムが決して割り込み元を許可しないなら、割り込みへ、クタは使用されず、これらの位置に通常のプログラムコートが配置できます。これはリセット、クタが応用領域の一方、割り込みへ、クタがブート領域の場合やその逆も同様です。 図15.の回路構成図はリセット論理回路を示します。 表15.はリセット回路の電気的特性を定義します。

AVRのI/Oポートはリセット元が有効になると直ちにそれらの初期状態にリセットされます。これはどのクロック元の走行も必要ありません。

全てのリセット元が無効にされてしまった後、遅延計数器(タイマ)が始動され、内部リセットを引き伸ばします。これは通常動作開始前に安定電圧へ達することを電源に許します。遅延タイマの遅延時間はCKSELヒューズを通して使用者によって定義されます。この遅延時間についての各種選択は16頁の「クロック元」で示されます。

# リセット元

ATmega32には次の5つのリセット元があります。

- ・電源ONリセット・・・・・供給電圧が電源ONリセット閾値電圧(VPOT)以下でMCUがリセットされます。
- ・外部リセット・・・・・・・ RESET ピンが最小パルス幅以上Lowレベルに保たれると、MCUがリセットされます。
- ・ウォッチト、ック、リセット・・・ウォッチト、ック、が許可され、ウォッチト、ック、タイマが終了すると、MCUがリセットされます。
- ・低電圧リセット・・・・・・ 低電圧検出器(BOD)が許可され、供給電圧(VCC)が低電圧検出電圧(VBOT)以下でMCUがリセットされます。
- ・JTAG AVR リセット・・ JTAGシステムの走査チェーンの1つとしてリセットレジスタ内に論理1がある間中、MCUがリセットされます。詳細については151頁の「IEEE 1149.1 (JTAG) 境界走査」を参照してください。



### 表15. リセット電気的特性 シンボル 項目 Min Typ Max 単位 上昇時電源ONリセット閾値電圧 1.4 2.3 **V**POT 下降時電源ONリセット閾値電圧(注1) 1.3 2.3 V **V**RST RESETt°ン閾値電圧 0.9VCC 0.1VCC リセットハプルス幅 1.5 t<sub>RST</sub> иs BODLEVEL=非プログラム(1) 2.5 2.7 2.9 低電圧検出 **V**BOT (注2) V 閾値電圧 3.6 4.2 BODLEVEL=プログラム(0) 4.0 BODLEVEL=非プログラム(1) 2 最小低電圧検出時間 $t_{BOT}$ μs BODLEVEL=プログラム(0) 2 $V_{HYST}$ 低電圧検出ヒステリシス電圧 50 mV

注1: 供給電圧がこの電圧以下にならないと、上昇時の電源ONJセットは動作しません。

注2: VBOTはいくつかのデバイスについて公称最小動作電圧以下かもしれません。この状態のデバイスについて、そのデバイスは製造検査中にVCC=VBOTへ落として検査されます。これはVCCがマイクロコントローラの正しい動作がもはや保証されない電圧へ落ちる前に低電圧(BOD)リセットが起きることを保証します。この検査はATmega32についてはBODLEVEL=1、ATmega32についてはBODLEVEL=1を使用して実行されます。ATmega32に対してBODLEVEL=1は適用できません。





# 電源ONリセット

電源ONJセット(POR)パルスはチップ上の検出回路によって生成されます。検出電圧は表15.で定義されます。POR信号はVCCが検出電圧以下の時は必ず活性(有効)にされます。POR回路は供給電圧異常検出は勿論、始動リセットの起動にも使用できます。

電源ONリセット回路はデバイスが電源投入でリセットされることを保証します。電源ONリセット閾値電圧(VPOT)への到達はVCCの上昇後に デバイスがどのくらいリセットを保つかを決める遅延計数器(タイマ)を起動します。VCCがこの検出電圧以下に低下すると、リセット信号はど んな遅延もなく再び有効にされます。







### 外部リセット

外部リセットはRESETt°ンのLowレベルによって生成されます。例えクロックが動いていなくても、最小パルス幅(表15.参照)以上のリセットパルスはリセットを生成します。短すぎるパルスはリセットの生成が保証されません。印加された信号の上昇がリセット閾値電圧(VRST)に達すると(遅延タイマが起動され)、遅延タイマは遅延時間(tTOUT)経過後にMCUを始動します。



# 低電圧(ブラウンアウト)検出

ATmega32には固定化された起動(検出)電圧と比較することによって動作中のVCCを監視するチップ上の低電圧検出(BOD)回路があります。BODの起動電圧はBODLEVELヒュース により、2.6V (非プログラム(1))または4.0V(プログラム(0))を選択できます。この起動電圧はスパイク対策BODを保証するためにヒステリシスを持ちます。検出電圧のヒステリシスはVBOT+=VBOT+VHYST/2、VBOT-=VBOT-VHYST/2と解釈すべきです。

BOD回路はBODENヒューズによって許可/禁止ができます。BODが許可(BODEN=プログラム(0))され、VCCが起動電圧以下の値に



下降すると(図19.のVBOT-)、低電圧リセットが直ちに有効とされます。VCCが起動電圧以上に上昇すると(図19.のVBOT+)、(遅延タイマが起動され、)遅延タイマは遅延時間(trour)経過後にMCUを始動します。

BOD回路は電圧が表15.で与えられるtBOD時間よりも長く起動電圧以下に留まる場合だけ、VCCでの低下を検出します。

# ウォッチト゛ック゛リセット

ウォッチトック・時間経過時、(内部的に)1CK周期幅の短いリセット パルスを生成します。このパルスの下降端で遅延タイマが遅延時間(t<sub>TOUT</sub>)の計時を始めます。ウォッチトック・タイマ操作の詳細については26頁を参照してください。



# ■ MCU制御/状態レジスタ (MCU Control and Status Register) MCUCSR

MCU制御/状態レシ、スタはどのリセット元がMCUJセットを起こしたかの情報を提供します。

| ピット         | 7   | 6    | 5 | 4    | 3    | 2    | 1     | 0    | _      |
|-------------|-----|------|---|------|------|------|-------|------|--------|
| \$34 (\$54) | JTD | ISC2 | - | JTRF | WDRF | BORF | EXTRF | PORF | MCUCSR |
| Read/Write  | R/W | R/W  | R | R/W  | R/W  | R/W  | R/W   | R/W  |        |
| 初期値         | 0   | 0    | 0 | 内容参照 | 内容参照 | 内容参照 | 内容参照  | 内容参照 |        |

# ■ ビット4 - JTRF: JTAG リセット フラク (JTAG Reset Flag)

このビットはリセットがJTAG命令AVR\_RESETで選択されたJTAG リセット レジスタ内の論理1によって引き起こされると設定(1)されます。このビットは電源ONリセットまたは、このフラグへの論理0書き込みによってリセット(0)されます。

# ■ ビット3 - WDRF: ウォッチドック゛リセット フラク゛(Watchdog Reset Flag)

このビットはウォッチドッグ リセットが起こると設定(1)されます。このビットは電源ONリセットまたは、このフラグへの論理0書き込みによってリセット(0)されます。

## ■ ビット2 - BORF: 低電圧リセット フラク (Brown-Out Reset Flag)

このビットは低電圧リセットが起こると設定(1)されます。このビットは電源ONリセットまたは、このフラグへの論理0書き込みによってリセット(0)されます。

# ■ L'ット1 - EXTRF:外部リセット フラク (External Reset Flag)

このビットは外部リセットが起こると設定(1)されます。このビットは電源ONリセットまたは、このフラグへの論理0書き込みによってリセット(0)されます。

# ■ ビット0 - PORF: 電源ONリセット フラク (Power-on Reset Flag)

このビットは電源ONリセットが起こると設定(1)されます。このビットはこのフラグへの論理0書き込みによってのみリセット(0)されます。

リセット条件の確認にリセット フラグを使用するため、使用者はプログラム内で可能な限り早くMCUCSRを読み、そして解除(0)すべきです。 別のリセットが起こる前にこのレシブスタが解除(0)されると、リセット元はリセット フラグを調べることによって得られます。

# 内部基準電圧

ATmega32は内部基準電圧が特徴です。この基準電圧は低電圧検出(BOD)に使用され、A/D変換やアナログ比較器の入力としても使用できます。A/D変換器への2.56V基準電圧は内部基準電圧(1.23V)から生成されます。

# 基準電圧許可信号と起動時間

この基準電圧には使用されるべき方法に影響を及ぼすかもしれない起動時間があります。この起動時間は表16.で与えられます。節電のために、この基準電圧は常にONではありません。この基準電圧は次の状態中ONです。

- ① 低電圧検出リセット許可時 (BODENヒュース = プログラム(0))
- ② アナログ:比較器基準電圧接続時 (アナログ:比較器制御/状態レジスタ(ACSR)の基準電圧入力選択(ACBG)=1)
- ③ A/D変換部動作許可時 (A/D変換制御/状態レジスタA(ADCSRA)のA/D動作許可(ADEN)=1)

従って低電圧検出(BOD)が許可されていないと、ACBGの設定(=1)またはA/D変換部許可(ADEN=1)後、使用者はアナログ比較器またはA/D変換器出力が使用される前に基準電圧へ起動時間を与えなければなりません。パワーダウン動作での消費電力を減らすため、使用者はパワーダウン動作へ移行する前に基準電圧がOFFされるのを保証することで上の3つの状態を避けられます。

# 表16. 内部基準電圧特性

| シンホ゛ル         | 項目   | Min  | Тур  | Max  | 単位 |
|---------------|------|------|------|------|----|
| $V_{BG}$      | 基準電圧 | 1.15 | 1.23 | 1.35 | V  |
| ${ m t_{BG}}$ | 起動時間 |      | 40   | 70   | μs |
| $I_{ m BG}$   | 消費電流 |      | 10   |      | μΑ |





# ウォッチトック、タイマ

ウォッチドッグタイマは1MHzで動く独立したチップ上の発振器からクロック駆動されます。これはVCC=5Vでの代表値です。他のVCC電圧での代表値については「特性データ」をご覧ください。ウォッチドック゛タイマ前置分周器の制御により、ウォッチドック゛リセット間隔は表17.で示されるように調整できます。ウォッチトック゛リセット(WDR)命令はウォッチドック゛タイマをリセットします。ウォッチドック゛タイマなとの異なるクロック周期は、このリセット周期を決めるために選択できます。別のウォッチドック゛リセットなしにリセット周期が経過すると、ATmega32はリセットし、リセットへブタから実行します。ウォッチト、ック゛リセットの詳細タイミングについては24頁を参照してください。

ウォッチト、ッケの予期せぬ禁止を防ぐため、ウォッチト、ッケが禁止されるとき、特別なOFFへの切り替え手順に従わなければなりません。詳細についてはウォッチト、ッケ、タイマ制御レジ、スタの記述を参照してください。



# ■ ウォッチト、ック、タイマ制御レシ、スタ (Watchdog Timer Control Register) WDTCR

| ピット         | 7 | 6 | 5 | 4     | 3   | 2    | 1    | 0    |       |
|-------------|---|---|---|-------|-----|------|------|------|-------|
| \$21 (\$41) | _ | - | - | WDTOE | WDE | WDP2 | WDP1 | WDP0 | WDTCR |
| Read/Write  | R | R | R | R/W   | R/W | R/W  | R/W  | R/W  |       |
| 初期値         | 0 | 0 | 0 | 0     | 0   | 0    | 0    | 0    |       |

# ■ ビット7~5 - 予約 (Reserved)

これらのビットは予約されており、常に0として読まれます。

### ■ ビット4 - WDTOE: ウォッチドッグOFF切り替え許可 (Watchdog Turn-off Enable)

ウォッチト、ック・許可(WDE)ビットが論理のを書かれるとき、このビットは設定(1)されなければなりません。さもなければ、ウォッチト、ック・は禁止されません。一旦1を書かれると、ハート・ウェアが4クロック周期後、このビットを解除(0)します。ウォッチト、ック・禁止手順についてはWDEビットの記述を参照してください。

# ■ ビット3 - WDE: ウォッチドッグ許可 (Watchdog Enable)

ウォッチト、ック、許可(WDE)が論理1を書かれるとウォッチト、ック、タイマが許可され、WDEが論理0を書かれるとウォッチト、ック、タイマ機能が禁止されます。WDEはウォッチト、ック、OFF切り替え許可(WDTOE)ヒ、ットが論理レヘル1を持つ場合だけ解除(0)できます。許可されているウォッチト、ック、タイマを禁止するには次の手順に従わなければなりません。

- ① 同じ操作(命令)内で、ウォッチト、ック、OFF切り替え許可(WDTOE)ビットとウォッチト、ック、許可(WDE)ビットに論理1を書きます。例え禁止操作を始める前のWDEが1に設定されていても、論理1がWDEに書かれなければなりません。
- ② 次からの4クロック周期内で、論理0をWDEに書きます。これがウォッチドッグを禁止します。

# ■ ビット2~0 - WDP2~0: ウォッチドッグ タイマ前置分周選択 (Watchdog Timer Prescaler 2,1 and 0)

このWDP2~0ビットはウォッチドッグタイマが許可される時のウォッチドッグタイマの前置分周を決めます。異なる前置分周値と対応する計時完了周期は表17.に示されます。

表17. ウォッチト・ック・前置分周選択

| WDP2 | WDP1 | WDP0 | WDT発振周期数          | 代表的な計時完了周期 |          |  |
|------|------|------|-------------------|------------|----------|--|
| WDPZ | WDPT | WDPU | WDI光派向别致          | VCC=3.0V   | VCC=5.0V |  |
| 0    | 0    | 0    | 16K (16,384)      | 17.1ms     | 16.3ms   |  |
| 0    | 0    | 1    | 32K (32,768)      | 34.3ms     | 32.5ms   |  |
| 0    | 1    | 0    | 64K (65,536)      | 68.5ms     | 65ms     |  |
| 0    | 1    | 1    | 128K (131,072)    | 0.14s      | 0.13s    |  |
| 1    | 0    | 0    | 256K (262,144)    | 0.27s      | 0.26s    |  |
| 1    | 0    | 1    | 512K (524,288)    | 0.55s      | 0.52s    |  |
| 1    | 1    | 0    | 1024K (1,048,576) | 1.1s       | 1.0s     |  |
| 1    | 1    | 1    | 2048K (2,097,152) | 2.2s       | 2.1s     |  |



次のコート・例はウォッチト、ッグ(WDT)をOFFに切り替えるアセンブリ言語とC言語の関数を示します。本例は(例えば全割り込み禁止によって)割り込みが制御され、それ故これらの関数実行中に割り込みが起きない前提です。

```
アセンブリ言語プログラム例
WDT_OFF:
            WDR
                                                       ;ウォッチトック タイマ リセット
                   R16, WDTCR
                                                       ;現WDTCR値を取得
            IN
                   R16, (1<<WDTOE) | (1<<WDE)
                                                       ;WDTOEとWDE論理1値を設定
            ORI
                   WDTCR, R16
            OUT
                                                       ;WDTOEとWDEに論理1書き込み
                   R16, (0<<WDE)
                                                       ;WDE論理0値を取得
            LDI
            OUT
                   WDTCR, R16
                                                       ;ウォッチドッグ禁止
                                                       ;呼び出し元へ復帰
            RET
C言語プログラム例
void WDT_off(void)
    _WDR();
                                                       /* ウォッチト・ック・タイマ リセット */
    WDTCR \mid = (1 << WDTOE) \mid (1 << WDE);
                                                       /* WDTOEとWDEに論理1書き込み */
    WDTCR = 0x00;
                                                       /* ウォッチドッグ禁止 */
```





# 割り込み

本項はATmega32によって実行される割り込み操作の詳細を記述します。AVR割り込み操作の一般説明については9頁の「リセットと割り込みの扱い」を参照してください。

# ATmega32の割り込みべかり

表18. リセットと割り込みのベクタ

| ベクタ番号 | プ <sup>°</sup> ログ・ラム アト・レス ( <mark>注2</mark> ) | 発生元              | 備考                     |  |  |
|-------|------------------------------------------------|------------------|------------------------|--|--|
| 1     | \$0000 ( <b>注1</b> )                           | リセット             | 電源ON, WDT, BOD等の各種リセット |  |  |
| 2     | \$0002                                         | INT0             | 外部割り込み要求0              |  |  |
| 3     | \$0004                                         | INT1             | 外部割り込み要求1              |  |  |
| 4     | \$0006                                         | INT2             | 外部割り込み要求2              |  |  |
| 5     | \$0008                                         | タイマ/カウンタ2 COMP2  | タイマ/カウンタ2比較一致          |  |  |
| 6     | \$000A                                         | タイマ/カウンタ2 OVF2   | タイマ/カウンタ2溢れ            |  |  |
| 7     | \$000C                                         | タイマ/カウンタ1 CAPT   | タイマ/カウンタ1捕獲発生          |  |  |
| 8     | \$000E                                         | タイマ/カウンタ1 COMPA  | タイマ/カウンタ1比較A一致         |  |  |
| 9     | \$0010                                         | タイマ/カウンタ1 COMPB  | タイマ/カウンタ1比較B一致         |  |  |
| 10    | \$0012                                         | タイマ/カウンタ1 OVF1   | タイマ/カウンタ1溢れ            |  |  |
| 11    | \$0014                                         | タイマ/カウンタ0 COMP0  | タイマ/カウンタ0比較一致          |  |  |
| 12    | \$0016                                         | タイマ/カウンタ0 OVF0   | タイマ/カウンタ0溢れ            |  |  |
| 13    | \$0018                                         | SPI STC          | SPI 転送完了               |  |  |
| 14    | \$001A                                         | USART RX         | USART 受信完了             |  |  |
| 15    | \$001C                                         | USART UDRE       | USART 送信緩衝部空き          |  |  |
| 16    | \$001E                                         | USART TX         | USART 送信完了             |  |  |
| 17    | \$0020                                         | A/D変換器 ADC       | A/D変換完了                |  |  |
| 18    | \$0022                                         | EEPROM EE_RDY    | EEPROM 操作可             |  |  |
| 19    | \$0024                                         | アナログ比較器 ANA_COMP | アナログ比較器出力遷移            |  |  |
| 20    | \$0026                                         | 2線直列インターフェース TWI | 2線直列インターフェース状態変化       |  |  |
| 21    | \$0028                                         | SPM命令 SPM_RDY    | SPM命令操作可               |  |  |

注1: BOOTRSTヒューズがプログラム(0)されると、テ`ハ`イスはリセットでフ'ートロータ` アト`レスへ飛びます。 161頁の「ブートロータ`(書き込み中読み出し可能な自己プログラミング)」をご覧ください。

注2: 一般割り込み制御レジ、スタ(GICR)の割り込みへ、クタ選択(IVSEL)ビットが設定(1)されると、割り込みへ、クタはブートフラッシュ領域先頭(部)へ移動されます。そして各割り込みへ、クタのアドレスは、この表のアドレスがブートフラッシュ領域の先頭アドレスに加算されます。

表19.はBOOTRST(ヒューズ)とIVSEL(割り込みへ)クタ 選択ビット)の様々な組み合わせに対するリセットと割り込みへ、クタの配置を示します。プログラムが決して 割り込み元を許可しないなら、割り込みへ、クタは使 用されず、これらの位置に通常のプログラムコートが 置けます。これはリセット ベクタが応用領域の一方、 割り込みへ、クタがブート領域、またはその逆の場合 でも同様です。

表19. リセットと割り込みへ、クタの配置

| BOOTRST       | IVSEL | リセット へ゛クタ アト゛レス | 割り込みベクタ先頭アドレス      |
|---------------|-------|-----------------|--------------------|
| ゴヒフ°ロカ゛ラ ム(1) | 0     | \$0000          | \$0002             |
| 非プログラム(1)     | 1     | \$0000          | ブート領域先頭アトレス+\$0002 |
| プ゚ログラム(0)     | 0     | ブート領域先頭アトレス     | \$0002             |
| 7 47 74(0)    | 1     | ブート領域先頭アトレス     | ブート領域先頭アドレス+\$0002 |

**注**: ブート領域先頭アトレスは169頁の表99.で示されます。

ATmega32での最も代表的且つ一般的なリセットと割り込みのヘブクタアトレス用設定を次に示します。

| アト・レス  | ラヘ゛ル   | 命令  |                    | 注釈                |
|--------|--------|-----|--------------------|-------------------|
| \$0000 |        | JMP | RESET              | ;各種リセット           |
| \$0002 |        | JMP | EXT_INTO           | ;外部割り込み要求0        |
| \$0004 |        | JMP | EXT_INT1           | ;外部割り込み要求1        |
| \$0006 |        | JMP | EXT_INT2           | ;外部割り込み要求2        |
| \$0008 |        | JMP | TIM2_COMP          | ;タイマ/カウンタ2比較一致    |
| \$000A |        | JMP | TIM2_OVF           | ;タイマ/カウンタ2溢れ      |
| \$000C |        | JMP | TIM1_CAPT          | ;タイマ/カウンタ1捕獲発生    |
| \$000E |        | JMP | TIM1_COMPA         | ;タイマ/カウンタ1比較A一致   |
| \$0010 |        | JMP | TIM1_COMPB         | ;タイマ/カウンタ1比較B一致   |
| \$0012 |        | JMP | TIM1_OVF           | ;タイマ/カウンタ1溢れ      |
| \$0014 |        | JMP | TIMO_COMP          | ;タイマ/カウンタ0比較一致    |
| \$0016 |        | JMP | TIMO_OVF           | ;タイマ/カウンタ0溢れ      |
| \$0018 |        | JMP | SPI_STC            | ;SPI転送完了          |
| \$001A |        | JMP | USART_RXC          | ;USART受信完了        |
| \$001C |        | JMP | USART_DRE          | ;USART送信緩衝部空      |
| \$001E |        | JMP | USART_TXC          | ;USART送信完了        |
| \$0020 |        | JMP | ADC                | ;A/D変換完了          |
| \$0022 |        | JMP | EE_RDY             | ;EEPROM操作可        |
| \$0024 |        | JMP | ANA_COMP           | ;アナログ比較器出力遷移      |
| \$0026 |        | JMP | TWI                | ;2線直列インターフェース状態変化 |
| \$0028 |        | JMP | SPM_RDY            | ;SPM命令操作可         |
| ;      |        |     |                    |                   |
| \$002A | RESET: | LDI | R16, HIGH (RAMEND) | ;RAM最終アドレス上位を取得   |
| \$002B |        | OUT | SPH, R16           | ;スタック ポインタ上位を初期化  |
| \$002C |        | LDI | R16, LOW (RAMEND)  | ;RAM最終アドレス下位を取得   |
| \$002D |        | OUT | SPL, R16           | ;スタック ポインタ下位を初期化  |
|        |        | (   |                    | ;以下、I/O初期化など      |

BOOTRSTヒューズが非プログラム(1)、ブート領域容量が4Kバイトに設定され、どの割り込みが許可されるのにも先立って一般割り込み制御レジ、スタ(GICR)の割り込みべクタ選択(IVSEL)ビットが設定(1)される時の最も代表的且つ一般的なリセットと割り込みのベクタ アドレス用設定を次に示します。

| アト・レス                                | ラヘ゛ル             | 命令         |                                                                 | 注釈                                                                                      |
|--------------------------------------|------------------|------------|-----------------------------------------------------------------|-----------------------------------------------------------------------------------------|
| \$0000<br>\$0001<br>\$0002<br>\$0003 | OUT SP<br>LDI R1 |            | R16, HIGH (RAMEND)<br>SPH, R16<br>R16, LOW (RAMEND)<br>SPL, R16 | ;RAM最終アト・レス上位を取得(応用プログラム開始);スタック ポプンタ上位を初期化;RAM最終アト・レス下位を取得;スタック ポプンタ下位を初期化;以下、I/O初期化など |
|                                      |                  | . ORG      | \$3802                                                          | ;ブートプログラム領域が4Kハー・小の場合                                                                   |
| \$3802<br>\$3804                     |                  | JMP<br>JMP | EXT_INTO<br>EXT_INT1                                            | ;外部割り込み要求0<br>;外部割り込み要求1                                                                |
| \$3828                               |                  | JMP        | SPM_RDY                                                         | ;SPM命令操作可                                                                               |





BOOTRSTヒューズがプログラム(0)、ブート領域容量が4Kバイトに設定される時の最も代表的且つ一般的なリセットと割り込みのベクタ アドレス用設定を次に示します。

| アト・レス                                | ラヘ゛ル   | 命令                       |                                                                 | 注釈                                                                                  |
|--------------------------------------|--------|--------------------------|-----------------------------------------------------------------|-------------------------------------------------------------------------------------|
|                                      |        | . ORG                    | \$0002                                                          | ;割り込みベクタ先頭                                                                          |
| \$0002<br>\$0004                     |        | JMP<br>JMP               | EXT_INTO<br>EXT_INT1                                            | ;外部割り込み要求0<br>;外部割り込み要求1                                                            |
| \$0028                               |        | JMP (                    | SPM_RDY                                                         | ;SPM命令操作可<br>;以下、プログラムなど                                                            |
|                                      |        | . ORG                    | \$3800                                                          | ;ブート プログラム領域が4Kバイトの場合                                                               |
| \$3800<br>\$3801<br>\$3802<br>\$3803 | RESET: | LDI<br>OUT<br>LDI<br>OUT | R16, HIGH (RAMEND)<br>SPH, R16<br>R16, LOW (RAMEND)<br>SPL, R16 | ;RAM最終アドレス上位を取得(プログラム開始);スタック ポインタ上位を初期化;RAM最終アドレス下位を取得;スタック ポインタ下位を初期化;以下、I/O初期化など |

BOOTRSTヒューズがプログラム(0)、ブート領域容量が4Kバイトに設定され、どの割り込みが許可されるのにも先立って一般割り込み制御レジスタ(GICR)の割り込みベクタ選択(IVSEL)ビットが設定(1)される時の最も代表的且つ一般的なリセットと割り込みのベクタ アドレス用設定を次に示します。

| アト・レス                                | ラヘ゛ル   | 命令                       |                                                                 | 注釈                                                                      |
|--------------------------------------|--------|--------------------------|-----------------------------------------------------------------|-------------------------------------------------------------------------|
|                                      |        | . ORG                    | \$3800                                                          | ;ブート プログラム領域が4Kバイトの場合                                                   |
| \$3800<br>\$3802                     |        | JMP<br>JMP               | RESET<br>EXT INTO                                               | ;各種リセット (BOOTRSTヒューズ=0)<br>;外部割り込み要求0                                   |
| \$3804                               |        | JMP                      | EXT_INT1                                                        | ;外部割9込み要求1                                                              |
| \$3828<br>;                          |        | JMP                      | SPM_RDY                                                         | ;SPM命令操作可                                                               |
| \$382A<br>\$382B<br>\$382C<br>\$382D | RESET: | LDI<br>OUT<br>LDI<br>OUT | R16, HIGH (RAMEND)<br>SPH, R16<br>R16, LOW (RAMEND)<br>SPL, R16 | ;RAM最終アドレス上位を取得(プログラム開始);スタック ポインタ上位を初期化;RAM最終アドレス下位を取得;スタック ポインタ下位を初期化 |
| ΨΟΟΖΙ                                |        | ₹                        | or L, RTO                                                       | ;以下、I/O初期化など                                                            |

# 応用領域とブート領域間の割り込みベクタ移動

一般割り込み制御レジスタ(GICR)は割り込みへ、クタ表の配置を制御します。

# ■ 一般割り込み制御レジスタ (General Interrupt Control Register) GICR

| ピット         | 7    | 6    | 5    | 4 | 3 | 2 | 1     | 0    |      |
|-------------|------|------|------|---|---|---|-------|------|------|
| \$3B (\$5B) | INT1 | INT0 | INT2 | - | - | - | IVSEL | IVCE | GICR |
| Read/Write  | R/W  | R/W  | R/W  | R | R | R | R/W   | R/W  |      |
| 初期値         | 0    | 0    | 0    | 0 | 0 | 0 | 0     | 0    |      |

# ■ ビット1 - IVSEL: 割り込みベクタ選択 (Interrupt Vector Select)

IVSELビットが解除(0)されると、割り込みベクタはフラッシュメモリの先頭に配置されます。このビットが設定(1)されると、割り込みベクタはフラッシュメモリのブート ローダ領域の始まりへ移動されます。ブート フラッシュ領域先頭の実際のアドレスはBOOTSZヒューズによって決定されます。詳細については161頁の「ブ・トローダ(書き込み中読み出し可能な自己プログラミング)」項目を参照してください。割り込みペクタ表の予期せぬ変更を防ぐため、IVSELビットの変更は特別な書き込み手順に従わなければなりません。

- (1) 割り込みベクタ変更許可(IVCE)ビットに1を書きます。
- ② 4周期内に、欲した値をIVSELに書き、同時に0をIVCEへ書きます。

この手順が実行される間、割り込みは自動的に禁止されます。割り込みはIVCEが設定(1)される周期で禁止され、後続のIVSELに書く命令の後まで禁止されたままです。IVSELが書かれなければ、割り込みは4周期間禁止されたままです。ステータスレジスタ(SREG)の全割り込み許可(I)ビットはこの自動禁止によって影響されません。

注: 割り込みベクタがブート ローダ領域に配置され、BLB02ブート施錠ビットがプログラム(0)されると、応用領域から実行する間中、割り込みが禁止されます。割り込みベクタが応用領域に配置され、BLB12プート施錠ビットがプログラム(0)されると、ブート ローダ領域から実行する間中、割り込みが禁止されます。プート施錠ビットの詳細については161頁の「ブート ローダ(書き込み中読み出し可能な自己プログラミング)」を参照してください。

# ■ ビット0 - IVCE: 割り込みベクタ変更許可 (Interrupt Vector Change Enable)

IVCEビットは割り込みベクク選択(IVSEL)ビットの変更を許可するために論理1を書かれなければなりません。IVCEはIVSELが書かれる時、またはIVCEが書かれた後の4周期後、ハードウェアによって解除(0)されます。上記IVSELで説明されるようにIVCEビットの設定(1)は割り込みを(一時的に)禁止します。以下のコード例をご覧ください。

```
アセンブリ言語プログラム例
                                                     ;現GICR値取得
MOVE IVT:
           ΙN
                  R16, GICR
           MOV
                  R17, R16
                                                     ;現GICR値複写
                  R16, (1<<IVCE)
                                                     ;IVCE論理1値を取得
           ORI
           OUT
                  GICR, R16
                                                     ;IVCEに論理1書き込み
           ORI
                  R17, (1<<IVSEL)
                                                     ;IVSEL論理1値を取得
                                                     ;ブート領域へ割り込みへづりを移動
                  GICR, R17
           OUT
                                                     ;呼び出し元へ復帰
           RET
C言語プログラム例
void Move_interrupts(void)
                                                     /* 一時定数定義 */
    uchr temp;
    temp = GICR;
                                                     /* 現GICR値取得 */
    GICR = temp | (1 << IVCE);
                                                     /* IVCEに論理1書き込み */
    GICR = temp | (1 << IVSEL);
                                                     /* ブート領域へ割り込みへづタを移動 */
```



# 入出力ポート

# 序説

全てのAVRのポートは標準デッタルI/Oポートとして使用されるとき、真の読み-変更-書き(リート・モディファイライト)を機能的に持ちます。これはSBIとCBI命令で他のどのピシの方向をも無意識に変更することなく、1つのポートピッの方向を変更できることを意味します。(出力として設定されていれば)駆動値を変更、または(入力として設定されていれば)プルアップ抵抗を許可/禁止する時にも同じく適用されます。各出力緩衝部は高い吐き出し(ソース)と引き込み(シンク)の両能力で対称的な駆動特性を持ちます。このピン駆動部はLED(表示器)を直接駆動するのに充分な強さです。全てのポートピンは個別に選択可能な、供給電圧で抵抗値が変化しないプルアップ抵抗を持っています。全てのI/Oピンは図22.で示されるようにVCCとGNDの両方に保護ダイオートを持っています。各値の完全な一覧については189頁の「電気的特性」を参照してください。



本項内の全てのレシ、スタとビットの参照は一般形で記されます。小文字の'x'はポート番号文字、小文字の'n'はビット番号を表します。けれどもプログラム内でレシ、スタやビット定義に使用するとき、正確な形式(例えば、ここで一般に記されたPORTxnがポートBのビット3に対してはPORTB3)が使用されなければなりません。物理的なI/Oレジスタとビット位置は43頁の「I/Oポート用レジスタ」で一覧されます。

各々1つの出力レシ、スタ(PORTx)、方向レシ、スタ(DDRx)、入力レシ、スタ(PINx)の各ポートに対して、3つI/Oメモリアト・レス位置が割り当てられます。入力レシ、スタのI/O位置は読むだけで、一方出力レシ、スタと方向レシ、スタは読み書き(両方)です。加えて特殊I/O機能レシ、スタ(SFIOR)のプルアップ、禁止(PUD)ビットが設定(1)されると、全ポートで全ビットに対してプルアップ、機能を禁止します。

標準デジタルI/OとしてのI/Oポートの使用は次の「**標準デジタル入出力としてのポート**」で記述されます。多くのポート ピンはデバイスの周辺機能用の交換機能と多重化されます。ポート ピンとの各交換機能のインターフェース法は35頁の「**交換ポート機能**」で記述されます。交換機能の完全な記述については個別機能部項目を参照してください。

ポート ピンのいくつかの交換機能の許可は、そのポート内の他のピンの標準デジタル入出力としての使用に影響しないことに注意してください。

# 標準デジタル入出力としてのポート

このポートは任意の内部プルアップ付き双方向I/Oポートです。図23.はここで属にPxnと呼ばれるI/Oポート ピンの1つの機能説明を示します。



# ピンの設定

各ポート ピンは3つのレジスタ ビット、DDxn、PORTxn、PINxnから成ります。43頁の「I/O木ート用レジスタ」で示されるようにDDxnビットはDDRx I/Oアドレス、PORTxnビットはPORTx I/Oアドレス、PINxビットはPINx I/Oアドレスでアクセスされます。

DDRxレジスタ内のDDxnビットはそのピンの方向を選択します。DDxnが論理1を書かれるとPxnは出力ピンとして設定されます。DDxnが論理0を書かれるとPxnは入力ピンとして設定されます。

そのピンが入力ピンとして設定される時にPORTxnが論理1を書かれると、プルアップ抵抗が活性(有効)にされます。プルアップ抵抗をOFF に切り替えるにはPORTxnが論理0を書かれるか、またはそのピンが出力ピンとして設定されなければなりません。ポートピンは例えクロックが動いていなくても、リセット条件が活性(有効)になるとHi-Zにされます。

そのピンが出力ピンとして設定される時にPORTxnが論理1を書かれると、そのポート ピンはHigh(1)に駆動されます。そのピンが出力ピンとして設定される時にPORTxnが論理0を書かれると、そのポート ピンはLow(0)に駆動されます。

Hi-Z入力(DDxn=0, PORTxn=0)とHigh出力(DDxn=1, PORTxn=1)間の切り替え時、プルアップ許可入力(DDxn=0, PORTxn=1)または Low出力(DDxn=1, PORTxn=0)のどちらかの中間状態が生じるに違いありません。通常、ハイインピーダンス環境は強力なHigh(ソース)駆動部とプルアップ間の違いに気付かないので、プルアップが許可された状態は十分受け入れられます。この事例でないなら、全ポートの全プルアップを禁止するのに特殊I/O機能レジスタ(SFIOR)のプルアップ禁止(PUD)ビットが設定(1)できます。

プルアップ入力とLow出力間の切り替えは同じ問題を発生します。使用者は中間状態としてHi-Z入力(DDxn=0, PORTxn=0)またはHigh 出力(DDxn=1, PORTxn=1)のどちらかを使用しなければなりません。

表20.はピン値に対する制御信号の一覧を示します。

| ± 00 - | L° ı | l L⊸° | 1.0 | シスト |
|--------|------|-------|-----|-----|
| 表20.7  | N —I | rc.   | ノひノ | 放压  |

| DDxn | PORTxn | PUD (SFIOR) | 入出力 | プルアップ抵抗 | 備考                           |
|------|--------|-------------|-----|---------|------------------------------|
| 0    | 0      | X           | 入力  | なし      | ハイ インピーダンス (Hi-Z)            |
| 0    | 1      | 0           | 入力  | あり      | Pxnに外部からLowを入力するとソース電流が流れます。 |
| 0    | 1      | 1           | 入力  | なし      | ハイ インピーダンス (Hi-Z)            |
| 1    | 0      | X           | 出力  | なし      | Low (シンク)出力                  |
| 1    | 1      | X           | 出力  | なし      | High (ソース)出力                 |

# ピン値の読み込み

DDxn方向ビットの設定に関係なく、ポート ピンはPINxnレジスタ ビットを通して読めます。図23.で示されるようにPINxnレジスタ ビットと先行するラッチは同期化回路を構成します。これは物理ピンが内部クロックのエッジ付近で値を変える場合の未定義状態(メタ ステーブル)を避けるために必要とされますが、それは遅延も持ち込みます。図24.は外部的に加えられたピン値を読む時の同期化タイミング図を示します。伝播遅延の最小と最大は各々tpd,minとtpd,maxで示されます。

(図24.で)システム クロックの最初の下降端の直後から始まるクロック周期を考察してください。このラッチはクロックがLowの時に閉じ、クロックがHighの時に同期ラッチ信号の斜線部分で示されるように通過(トランスペプレント)となります。この信号値はシステム クロックがLowになる時に保持(ラッチ)されます。それが続くクロックの上昇端でPINxnレシ、スタに取り込まれます。2つの矢印tpd,minとtpd,maxによって示されるように、ピン上の単一信号遷移は出現時点に依存して0.5~1.5システム クロック周期遅らされます。

ソフトウェアが指定したピン値を読み戻す時は、図25.で示されるようにNOP命令が挿入されなければなりません。OUT命令はシステムクロックの上昇端で同期ラッチを設定します。この場合、同期化回路を通過する遅延時間(tpd)は1システムクロック周期です。



tpd,max







次のコート例はポートBピンの0と1をHigh出力、2と3をLow出力、6と7をプルアップ指定として4~7を入力に設定する方法を示します。結果のピン値が再び読み戻されますが、前記で検討されたように、いくつかのピンへ直前に指定された値を読み戻すことができるようにNOP命令が挿入されます。

```
アセンブリ言語プログラム例
                                                                ;プルアップとHigh値を取得
            LDI
                   R16, (1<<PB7) | (1<<PB6) | (1<<PB1) | (1<<PB0)
                   R17, (1<<DDB3) | (1<<DDB2) | (1<<DDB1) | (1<<DDB0)
                                                                ;出力ビット値を取得
            LDI
                   PORTB, R16
                                                                ;プルアップとHigh値を設定
            OUT
            OUT
                   DDRB, R17
                                                                ;入出力方向を設定
            NOP
                                                                ;同期化遅延対処
                                                                ;ピン値読み戻し
            IN
                   R16, PINB
C言語プログラム例
unsigned char i;
                                                                /* */
    PORTB = (1 << PB7) | (1 << PB6) | (1 << PB1) | (1 << PB0);
                                                                /* プルアップとHigh値を設定 */
    DDRB = (1<<DDB3) | (1<<DDB2) | (1<<DDB1) | (1<<DDB0);
                                                                /* 入出力方向を設定 */
    _NOP();
                                                                /* 同期化遅延対処 */
                                                                /* ピン値読み戻し*/
    i = PINB;
                                                                /* */
```

**注**: アセンブリ言語プログラムについてはプルアップがピン0,1,6,7に設定されてから、ビット0と1の強力なHigh駆動部としての再定義、ビット2と3のLow駆動部としての定義、方向ビットが正しく設定されるまでの時間を最小とするために2つの一時レジスタが使用されます。

# デジタル入力許可と休止形態

図23.で示されるようにデジタル入力信号はシュミットトリカの入力をGNDにクランプできます。この図でSLEEPと印された信号は入力信号のいくつかが開放のまま、またはVCC/2付近のアナログ信号電圧を持つ場合の高消費電力を避けるため、パワータウン動作、パワーセーブ動作、スタンバイ動作、拡張スタンバイ動作でMCU休止制御器によって設定(1)されます。

SLEEPは外部割り込みピンとして許可されたポート ピンに対しては無視されます。外部割り込み要求が許可されないなら、SLEEPは他のピンについてと同様に有効です。SLEEPは35頁の「**交換ポート機能**」で記載されるように様々な他の交換機能によっても無視されます。

外部割り込みが許可されていない"上昇端、下降端または論理変化(両端)割り込み"として設定された非同期外部割り込みピンに論理1が存在すると、上で言及した休止形態から(復帰)再開する時に、これらの休止形態に於けるクランプが要求された論理変化を生ずるので、対応する外部割り込み要求フラグが設定(1)されます。

### 未接続ピン

いくつかのピンが未使用にされる場合、それらのピンが定義されたレベルを持つのを保証することが推奨されます。例え上記のような深い休止形態で多くのデジタル入力が禁止されるとしても、デジタル入力が許可される他の全ての動作(リセット、活動動作、アイドル動作)で消費電流削減のため、浮き状態入力は避けられるべきです。

未使用ピンの定義されたレベルを保証する最も簡単な方法は内部プルアップを許可することです。この場合、リセット中のプルアップは禁止されます。リセット中の低消費電力が重要なら、外部プルアップまたはプルダウンを使用することが推奨されます。未使用ピンを直接GNDまたはVCCに接続することは、ピンが偶然に出力として設定されると過電流を引き起こす可能性があるため推奨されません。

# 交換ポート機能

多くのポート ピンには標準デジタル入出力に加え交換機能があります。図26.は単純化された図23.でのポート ピン制御信号が交換機能によってどう重複できるかを示します。この重複信号は全てのポート ピンに存在する訳ではありませんが、この図はAVR マイクロ コントローラ系統の全ポート ピンに適用できる一般的な記述として取り扱います。



表21.は重複(交換)信号の機能一覧を示します。図26.で示すピンとポートは次表で示されません。重複(交換)信号は交換機能を持つ機能部で内部的に生成されます。

| 表21. 交換機能用交換信号の一般定義 |              |                                                                                                      |  |  |  |
|---------------------|--------------|------------------------------------------------------------------------------------------------------|--|--|--|
| 信号略名                | 信号名          | 意味                                                                                                   |  |  |  |
| PUOE                | プルアップ値交換許可   | 1で、プルアップ許可はPUOV信号で制御され、0の場合、DDxn=0, PORTxn=1, PUD=0でプルアップが許可されます。                                    |  |  |  |
| PUOV                | プルアップ値交換値    | PUOE=1時、DDxn, PORTxn, PUDの値に関係なく、プルアップの有(1)/無(0)を指定します。                                              |  |  |  |
| DDOE                | 方向値交換許可      | 1で、出力駆動部はDDOV信号で制御され、0の場合、DDxnレジスタ値で制御されます。                                                          |  |  |  |
| DDOV                | 方向値交換値       | DDOE=1時、DDxnレシ、スタ値に関係なく、出力駆動部のON(1)/OFF(0)を制御します。                                                    |  |  |  |
| PVOE                | 出力値交換許可      | 1で出力駆動部がONなら、ポート値はPVOV信号で制御されます。出力駆動部がONで0の場合、ポート値はPORTxnレジスタ値で制御されます。                               |  |  |  |
| PVOV                | 出力値交換値       | PVOE=1時、PORTxnレジスタ値に関係なく、ポート値を制御(1/0)します。                                                            |  |  |  |
| DIEOE               | デジタル入力許可交換許可 | 1で、デジタル入力許可はDIEOV信号で制御され、0の場合、MCUの状態(活動動作、休止<br>形態)によって決定されます。                                       |  |  |  |
| OIEOV               | デジタル入力許可交換値  | DIEOE=1時、MCUの状態(活動動作、休止形態)に関係なく、デジタル入力を許可(1)/禁止(0)します。                                               |  |  |  |
| DI                  | デジタル入力       | 交換機能用デジタル入力です。この信号は図上でシュミット トリカ 出力に接続されていますが、<br>これは同期化前となります。この信号はクロックとしての使用を除き、各交換機能自身が同<br>期化します。 |  |  |  |
| AIO                 | アナログ入出力      | 交換機能用アナログ入出力です。この信号はピンに直接接続され、双方向使用ができます。                                                            |  |  |  |

次節は交換機能に関連する重複(交換)信号と各ポートの交換機能を簡単に記述します。更に先の詳細については交換機能の記述を参照してください。





# ■ 特殊I/O機能レジスタ (Special Function I/O Register) SFIOR

| ピット         | 7     | 6     | 5     | 4 | 3    | 2   | 1    | 0     |       |
|-------------|-------|-------|-------|---|------|-----|------|-------|-------|
| \$30 (\$50) | ADTS2 | ADTS1 | ADTS0 | - | ACME | PUD | PSR2 | PSR10 | SFIOR |
| Read/Write  | R/W   | R/W   | R/W   | R | R/W  | R/W | R/W  | R/W   |       |
| 初期値         | 0     | 0     | 0     | 0 | 0    | 0   | 0    | 0     |       |

# ■ ビット2 - PUD: プルアップ、禁止 (Pull-up Disable)

このビットが1を書かれると、例えDDxnとPORTxnレジスタがプルアップを許可(DDxn=0, PORTxn=1)に設定されていても、I/Oポートのプルアップは禁止されます。この特徴についてより多くの詳細に関しては33頁の「ピンの設定」をご覧ください。

# ポートAの交換機能

ポートAピンには表22.に示されるようにA/D変換用アナログ入力としての交換機能があります。ポートAピンのいくつかが出力として設定される場合、A/D変換が実行中の時にそれらを切り替えないことが重要です。これは変換結果を不正にするかもしれません。

# 表22. ポートAピンの交換機能

| ホ°ート ヒ°ン | 交換機能                     |
|----------|--------------------------|
| PA7      | ADC7 (A/D変換アナロケ、入力チャネル7) |
| PA6      | ADC6 (A/D変換アナログ入力チャネル6)  |
| PA5      | ADC5 (A/D変換アナロケ、入力チャネル5) |
| PA4      | ADC4 (A/D変換アナログ入力チャネル4)  |
| PA3      | ADC3 (A/D変換アナログ入力チャネル3)  |
| PA2      | ADC2 (A/D変換アナログ入力チャネル2)  |
| PA1      | ADC1 (A/D変換アナロケ、入力チャネル1) |
| PA0      | ADC0 (A/D変換アナログ入力チャネル0)  |

表23.と表24.はポートAの交換機能を35頁の図26.で示される交換信号に関連付けます。

# 表23. ポートA7~4の交換機能用交換信号

| 信号名   | PA7/ADC7 | PA6/ADC6 | PA5/ADC5 | PA4/ADC4 |
|-------|----------|----------|----------|----------|
| PUOE  | 0        | 0        | 0        | 0        |
| PUOV  | 0        | 0        | 0        | 0        |
| DDOE  | 0        | 0        | 0        | 0        |
| DDOV  | 0        | 0        | 0        | 0        |
| PVOE  | 0        | 0        | 0        | 0        |
| PVOV  | 0        | 0        | 0        | 0        |
| DIEOE | 0        | 0        | 0        | 0        |
| DIEOV | 0        | 0        | 0        | 0        |
| DI    | -        | _        | _        | -        |
| AIO   | ADC7入力   | ADC6入力   | ADC5入力   | ADC4入力   |

# 表24. ポートA3~0の交換機能用交換信号

| 信号名   | PA3/ADC3 | PA2/ADC2 | PA1/ADC1 | PA0/ADC0 |
|-------|----------|----------|----------|----------|
| PUOE  | 0        | 0        | 0        | 0        |
| PUOV  | 0        | 0        | 0        | 0        |
| DDOE  | 0        | 0        | 0        | 0        |
| DDOV  | 0        | 0        | 0        | 0        |
| PVOE  | 0        | 0        | 0        | 0        |
| PVOV  | 0        | 0        | 0        | 0        |
| DIEOE | 0        | 0        | 0        | 0        |
| DIEOV | 0        | 0        | 0        | 0        |
| DI    | -        | _        | _        | _        |
| AIO   | ADC3入力   | ADC2入力   | ADC1入力   | ADC0入力   |

# ポートBの交換機能

ポートBピンの交換機能は表25.で示されます。

### 表25 ポートBピンの交換機能

| ホ°−ト ピン | 交換機能                                             |
|---------|--------------------------------------------------|
| PB7     | SCK (SPI 直列クロック 主装置側出力/従装置側入力)                   |
| PB6     | MISO (SPI 主装置側データ入力/従装置側データ出力)                   |
| PB5     | MOSI (SPI 主装置側データ出力/従装置側データ入力)                   |
| PB4     | SS (SPI 従装置選択入力)                                 |
| PB3     | AIN1 (アナログ) 比較器反転入力)<br>OC0 (タイマ/カウンタ0 比較一致出力)   |
| PB2     | AIN0 (アナログ) 比較器非反転入力)<br>INT1 (外部割り込み1入力)        |
| PB1     | T1 (タイマ/カウンタ1 外部クロック入力)                          |
| PB0     | T0 (タイマ/カウンタ0 外部クロック入力)<br>XCK (USART 外部クロック入出力) |

交換ピンの設定は次の通りです。

### ■ SCK - ポートB ビット7 : PB7

SCK: SPIチャネル用の主装置クロック出力、従装置クロック入力。SPIが従装置として許可されると、このピンはポートB方向レシ、スタ(DDRB)の DDB7設定に拘らず、入力として設定されます。SPIが主装置として許可されると、このピンのデータ方向はDDB7で制御されます。このピンがSPIによって入力を強制されるとき、プルアップは未だポートB出力レシ、スタ(PORTB)のPORTB7で制御できます。

#### ■ MISO - ポートB ビット6 : PB6

MISO: SPIチャネル用の主装置データ入力、従装置データ出力。SPIが主装置として許可されると、このピンはポートB方向レジスタ(DDRB)のDDB6の設定に拘らず、入力として設定されます。SPIが従装置として許可されると、このピンのデータ方向はDDB6で制御されます。このピンがSPIによって入力を強制されるとき、プルアップは未だポートB出力レジスタ(PORTB)のPORTB6で制御できます。

#### ■ MOSI - ホ°-トB ビット5 : PB5

MOSI: SPIチャネル用の主装置データ出力、従装置データ入力。SPIが従装置として許可されると、このピンはポートB方向レジスタ(DDRB)の DDB5設定に拘らず、入力として設定されます。SPIが主装置として許可されると、このピンのデータ方向はDDB5で制御されます。このピンがSPIによって入力を強制されるとき、プルアップは未だポートB出力レジスタ(PORTB)のPORTB5で制御できます。

#### ■ SS - ポ-トB ビット4 : PB4

SS: SPI従装置選択入力。SPIが従装置として許可されると、このピンはポートB方向レジスタ(DDRB)のDDB4の設定に拘らず、入力として設定されます。従装置としてこのピンがLowに駆動されるとSPI(機能)が活性化(有効に)されます。SPIが主装置として許可されると、このピンのデータ方向はDDB4で制御されます。このピンがSPIによって入力を強制されるとき、プルアップは未だポートB出力レジスタ (PORTB)のPORTB4で制御できます。

# ■ AIN1/OC0 - ホ°ートB ビット3 : PB3

AIN1: アナログ比較器反転入力。アナログ比較器機能を邪魔するデジタルポート機能を無効とするために、内部プルアップがOFFにされた 入力としてポート ピンを設定してください。

OCO: タイマ/カウンタ0の比較一致出力。PB3ピンはタイマ/カウンタ0の比較一致用外部出力として扱えます。この機能を扱うため、PB3ピンは出力として設定(DDB3=1)されなければなりません。このOC0ピンはタイマ機能のPWM動作用出力ピンでもあります。

### ■ AIN0/INT2 - ホ°ートB ビット2 : PB2

AINO: アナログ・比較器非反転入力。アナログ・比較器機能を邪魔するデジタルポート機能を無効とするために、内部プルアップがOFFにされた入力としてポート ピンを設定してください。

INT2:外部割り込み2入力。PB2ピンはMCUへの外部割り込み元として扱えます。

#### ■ T1 - ポ-トB ビット1 : PB1

T1: タイマ/カウンタ1の外部クロック入力ピンです。

### ■ T0/XCK - ポ-トB ビット0 : PB0

TO: タイマ/カウンタ0の外部クロック入力ピンです。

**XCK**: USARTの外部クロック入出力。ポートB方向レジスタ(DDRB)のDDB0は、このクロックが入力(DDB0=0)または出力(DDB0=1)のどちらかを制御します。 XCKピンはUSARTが同期種別で動作する時だけ活動します(有効です)。





表26.と表27.は、ポートBの交換機能を35頁の図26.で示される交換信号に関連付けます。SPI主装置入力とSPI従装置出力がMISOを構成し、一方MOSIはSPI主装置出力とSPI従装置入力に分けられます。

# 表26. ポートB7~4の交換機能用交換信号

| 信号名   | PB7/SCK    | PB6/MISO   | PB5/MOSI   | PB4/SS            |
|-------|------------|------------|------------|-------------------|
| PUOE  | SPE•MSTR   | SPE•MSTR   | SPE•MSTR   | SPE•MSTR          |
| PUOV  | PORTB7•PUD | PORTB6•PUD | PORTB5•PUD | PORTB4•PUD        |
| DDOE  | SPE•MSTR   | SPE•MSTR   | SPE•MSTR   | SPE•MSTR          |
| DDOV  | 0          | 0          | 0          | 0                 |
| PVOE  | SPE•MSTR   | SPE•MSTR   | SPE•MSTR   | 0                 |
| PVOV  | SCK出力      | SPI従装置出力   | SPI主装置出力   | 0                 |
| DIEOE | 0          | 0          | 0          | 0                 |
| DIEOV | 0          | 0          | 0          | 0                 |
| DI    | SCK入力      | SPI主装置入力   | SPI従装置入力   | SPI <del>SS</del> |
| AIO   | -          | 1          | 1          | -                 |

# 表27. ポートB3~0の交換機能用交換信号

| 信号名   | PB3/OC0/AIN1 | PB2/INT2/AIN0 | PB1/T1 | PB0/T0/XCK |
|-------|--------------|---------------|--------|------------|
| PUOE  | 0            | 0             | 0      | 0          |
| PUOV  | 0            | 0             | 0      | 0          |
| DDOE  | 0            | 0             | 0      | 0          |
| DDOV  | 0            | 0             | 0      | 0          |
| PVOE  | OC0許可        | 0             | 0      | UMSEL      |
| PVOV  | OC0          | 0             | 0      | XCK出力      |
| DIEOE | 0            | INT2許可        | 0      | 0          |
| DIEOV | 0            | 1             | 0      | 0          |
| DI    | _            | INT2入力        | T1入力   | XCK入力/T0入力 |
| AIO   | AIN1入力       | AIN0入力        | _      | _          |

### ポートCの交換機能

ポートCピンの交換機能は**表28**.で示されます。JTAGインターフェースが許可されると、リセットが起きてもPC5(TDI)、PC3(TMS)、PC2(TCK)ピンのプルアップ抵抗は活性(有効)にされます。

表28. ポートCピンの交換機能

| ホ°ート ヒ°ン | 交換機能                 |
|----------|----------------------|
| PC7      | TOSC2 (タイマ用発振増幅器出力)  |
| PC6      | TOSC1 (タイマ用発振増幅器入力)  |
| PC5      | TDI (JTAG 検査データ入力)   |
| PC4      | TDO (JTAG 検査データ出力)   |
| PC3      | TMS (JTAG 検査種別選択入力)  |
| PC2      | TCK (JTAG クロック入力)    |
| PC1      | SDA (2線直列バス データ入出力)  |
| PC0      | SCL (2線直列バス クロック入出力) |

交換ピンの設定は次の通りです。

#### ■ TOSC2 - ホ°-トC ビット7: PC7

TOSC2: タイマ発振器ピン2。タイマ/カウンタ2の非同期クロック動作を許可するためにASSRの非同期許可(AS2)ビットが設定(1)されると、PC7 ピンはポートから切り離され、発振用反転増幅器の出力になります。この動作では、このピンにクリスタル発振器が接続され、このピンはI/Oピンとして使用できません。

#### ■ TOSC1 - ポ-トC ビット6 : PC6

TOSC1: タイマ発振器ピン1。タイマ/カウンタ2の非同期クロック動作を許可するためにASSRの非同期許可(AS2)ビットが設定(1)されると、PC6 ピン/はポートから切り離され、発振用反転増幅器の入力になります。この動作では、このピンにクリスタル発振器が接続され、このピンはI/Oピンとして使用できません。

#### ■ TDI - ホ°-トC ビット5 : PC5

TDI: JTAG検査データ入力。命令レシ、スタまたはデータレシ、スタ(走査チェーン)にシフト入力される直列入力データです。JTAGインターフェースが許可されると、このピンはI/Oピンとして使用できません。

#### ■ TDO - ポートC ビット4 : PC4

TDO: JTAG検査データ出力。命令レシ、スタまたはデータレシ、スタからシフト出力される直列出力データです。JTAGインターフェースが許可された場合、このピンはI/Oピンとして使用できません。TDOピンはデータがシフト出力されるTAP状態への移行を除いてHi-Zです。

### ■ TMS - ホ°-トC ビット3 : PC3

TMS: JTAG検査種別選択。このピンはTAP(検査入出力ポート)制御器状態機構を通しての操作に使用されます。JTAGインターフェースが許可されると、このピンはI/Oピンとして使用できません。

#### ■ TCK - ホ°-トC ビット2 : PC2

TCK: JTAGクロック。JTAG操作はTCKに同期します。JTAGインターフェースが許可されると、このピン/はI/Oピンとして使用できません。

#### ■ SDA - ポ-トC ビット1 : PC1

SDA: 2線直列インターフェース データ。2線直列インターフェースを許可するために2線直列インターフェース制御レシ、スタ(TWCR)の2線直列インターフェース動作許可(TWEN)ビットが設定(1)されると、PC1は(通常の)ポートから切り離され、2線直列インターフェース用直列データ入出力ピットになります。本動作では入力信号上の50nsより短いスパイク(瞬間雑音)を消去するためのスパイク除去器があり、スリューレート(上昇/下降速度)制限付きオープントレイン駆動部によって駆動されます。このピンが2線直列インターフェースによって使用されるとき、プルアップは未だPORTC1によって制御できます。

#### ■ SCL - ポ-トC ビット0 : PC0

SCL: 2線直列インターフェース クロック。2線直列インターフェースを許可するために2線直列インターフェース制御レシ、スタ(TWCR)の2線直列インターフェース動作許可(TWEN)じットが設定(1)されると、PC0は(通常の)ポートから切り離され、2線直列インターフェース用直列クロック入出力じッとなります。本動作では入力信号上の50nsより短いスパイク(瞬間雑音)を消去するためのスパイク除去器があり、スリューレート(上昇/下降速度)制限付きオープット・レイン駆動部によって駆動されます。このピンが2線直列インターフェースによって使用されるとき、プルアップは未だPORTC0ピットによって制御できます。





表29.と表30.はポートCの交換機能を35頁の図26.で示される交換信号に関連付けます。

# 表29. ポートC7~4の交換機能用交換信号

| 信号名   | PC7/TOSC2    | PC6/TOSC1    | PC5/TDI | PC4/TDO       |
|-------|--------------|--------------|---------|---------------|
| PUOE  | AS2          | AS2          | JTAGEN  | JTAGEN        |
| PUOV  | 0            | 0            | 1       | 0             |
| DDOE  | AS2          | AS2          | JTAGEN  | JTAGEN        |
| DDOV  | 0            | 0            | 0       | シフト_IR+シフト_DR |
| PVOE  | 0            | 0            | 0       | JTAGEN        |
| PVOV  | 0            | 0            | 0       | TDO出力         |
| DIEOE | AS2          | AS2          | JTAGEN  | JTAGEN        |
| DIEOV | 0            | 0            | 0       | 0             |
| DI    | _            | -            | _       | _             |
| AIO   | T/C2用発振増幅器出力 | T/C2用発振増幅器入力 | TDI入力   | -             |

# 表30. ポートC3~0の交換機能用交換信号

| 信号名   | PC3/TMS | PC2/TCK | PC1/SDA    | PC0/SCL    |
|-------|---------|---------|------------|------------|
| PUOE  | JTAGEN  | JTAGEN  | TWEN       | TWEN       |
| PUOV  | 1       | 1       | PORTC1•PUD | PORTC0•PUD |
| DDOE  | JTAGEN  | JTAGEN  | TWEN       | TWEN       |
| DDOV  | 0       | 0       | SDA_出力     | SCL_出力     |
| PVOE  | 0       | 0       | TWEN       | TWEN       |
| PVOV  | 0       | 0       | 0          | 0          |
| DIEOE | JTAGEN  | JTAGEN  | 0          | 0          |
| DIEOV | 0       | 0       | 0          | 0          |
| DI    | _       | _       | _          | _          |
| AIO   | TMS入力   | TCK入力   | SDA入力      | SCL入力      |

注: 許可されると、2線直列インターフェースはPC0とPC1ピン出力のスリューレート制御を許可します。これは図で示されていません。加えて、ポート図で示されるAIO出力と2線直列インターフェース(TWI)部間にスパイク除去器が接続されます。

### ポートDの交換機能

ポートDピンの交換機能は表31.で示されます。

#### 

| 表31. 小一でして700文授版 | 16 · · · · · · · · · · · · · · · · · · · |
|------------------|------------------------------------------|
| ポート ピン           | 交換機能                                     |
| PD7              | OC2 (タイマ/カウンタ2 比較一致出力)                   |
| PD6              | ICP1 (タイマ/カウンタ1 捕獲起動入力)                  |
| PD5              | OC1A (タイマ/カウンタ1 比較A一致出力)                 |
| PD4              | OC1B (タイマ/カウンタ1 比較B一致出力)                 |
| PD3              | INT1 (外部割り込み1 入力)                        |
| PD2              | INT0 (外部割り込み0 入力)                        |
| PD1              | TXD (USART 送信データ出力)                      |
| PD0              | RXD (USART 受信データ入力)                      |

交換ピンの設定は次の通りです。

■ OC2 - ホ°ートD ビット7 : PD7

OC2: タイマ/カウンタ2の比較一致出力。PD7ピンはタイマ/カウンタ2の比較一致用外部出力として扱えます。この機能を扱うため、このピンは出力として設定(DDD7=1)されなければなりません。このOC2ピンはタイマ機能のPWM動作用出力ピンでもあります。

■ ICP1 - ホ°-トD ビット6: PD6

ICP1: タイマ/カウンタ1の捕獲起動入力。PD6ピンはタイマ/カウンタ1用捕獲起動入力ピンとして動作できます。

■ OC1A - ホ°ートD ビット5 : PD5

OC1A: タイマ/カウンタ1の比較A一致出力。PD5ピンはタイマ/カウンタ1の比較A一致用外部出力として扱えます。この機能を扱うため、この ピンは出力として設定(DDD5=1)されなければなりません。このOC1Aピンはタイマ機能のPWM動作用出力ピンでもあります。

■ OC1B - ホ°-トD ビット4 : PD4

OC1B: タイマ/カウンタ1の比較B一致出力。PD4ピンはタイマ/カウンタ1の比較B一致用外部出力として扱えます。この機能を扱うため、このピ ンは出力として設定(DDD4=1)されなければなりません。このOC1Bピンはタイマ機能のPWM動作用出力ピンでもあります。

■ INT1 - ホ°-トD ビット3 : PD3

INT1:外部割り込み1入力。PD3t°ンは外部割り込み元として扱えます。

■ INT0 - ホ°-トD ビット2 : PD2

INTO:外部割り込み0入力。PD2ピンは外部割り込み元として扱えます。

■ TXD - ポートD ビット1 : PD1

TXD: 送信データ(USART用データ出力ピン)。 USART送信部が許可されると、このピンはポートD方向レジスタ(DDRD)のDDD1の値に拘らず 出力として設定されます。

■ RXD - ポートD ビット0 : PD0

RXD: 受信データ(USART用データ入力ピン)。 USART受信部が許可されると、このピンはDDRDのDDD0の値に拘らず入力として設定されます。 USARTがこのピンを入力に強制するとき、プルアップは未だPORTD0ビットによって制御できます。





表32.と表33.はポートDの交換機能を35頁の図26.で示される交換信号に関連付けます。

# 表32. ポートD7~4の交換機能用交換信号

| 信号名   | PD7/OC2 | PD6/ICP1 | PD5/OC1A | PD4/OC1B |
|-------|---------|----------|----------|----------|
| PUOE  | 0       | 0        | 0        | 0        |
| PUOV  | 0       | 0        | 0        | 0        |
| DDOE  | 0       | 0        | 0        | 0        |
| DDOV  | 0       | 0        | 0        | 0        |
| PVOE  | OC2許可   | 0        | OC1A許可   | OC1B許可   |
| PVOV  | OC2     | 0        | OC1A     | OC1B     |
| DIEOE | 0       | 0        | 0        | 0        |
| DIEOV | 0       | 0        | 0        | 0        |
| DI    | -       | ICP1入力   | _        | -        |
| AIO   | -       | -        | _        | -        |

# 表33. ポートD3~0の交換機能用交換信号

| 信号名   | PD3/INT1 | PD2/INT0 | PD1/TXD | PD0/RXD    |
|-------|----------|----------|---------|------------|
| PUOE  | 0        | 0        | TXEN    | RXEN       |
| PUOV  | 0        | 0        | 0       | PORTD0•PUD |
| DDOE  | 0        | 0        | TXEN    | RXEN       |
| DDOV  | 0        | 0        | 1       | 0          |
| PVOE  | 0        | 0        | TXEN    | 0          |
| PVOV  | 0        | 0        | TXD     | 0          |
| DIEOE | INT1許可   | INT0許可   | 0       | 0          |
| DIEOV | 1        | 1        | 0       | 0          |
| DI    | INT1入力   | INT0入力   | -       | RXD        |
| AIO   | -        | _        | -       | _          |

# I/Oポート用レジスタ

# ■ ポートA出力レジスタ (Port A Data Register) PORTA

| ピット         | 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0      |       |
|-------------|--------|--------|--------|--------|--------|--------|--------|--------|-------|
| \$1B (\$3B) | PORTA7 | PORTA6 | PORTA5 | PORTA4 | PORTA3 | PORTA2 | PORTA1 | PORTA0 | PORTA |
| Read/Write  | R/W    |       |
| 初期値         | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |       |

# ■ ポートA方向レジスタ (Port A Data Direction Register) DDRA

| ピット         | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    |      |
|-------------|------|------|------|------|------|------|------|------|------|
| \$1A (\$3A) | DDA7 | DDA6 | DDA5 | DDA4 | DDA3 | DDA2 | DDA1 | DDA0 | DDRA |
| Read/Write  | R/W  |      |
| 初期値         | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    |      |

# ■ ポートA入力レジスタ (Port A Input Address) PINA

| ピット         | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     | _    |
|-------------|-------|-------|-------|-------|-------|-------|-------|-------|------|
| \$19 (\$39) | PINA7 | PINA6 | PINA5 | PINA4 | PINA3 | PINA2 | PINA1 | PINA0 | PINA |
| Read/Write  | R     | R     | R     | R     | R     | R     | R     | R     |      |
| 初期値         | 不定    |      |

# ■ ポートB出力レジスタ (Port B Data Register) PORTB

| ピット         | 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0      |       |
|-------------|--------|--------|--------|--------|--------|--------|--------|--------|-------|
| \$18 (\$38) | PORTB7 | PORTB6 | PORTB5 | PORTB4 | PORTB3 | PORTB2 | PORTB1 | PORTB0 | PORTB |
| Read/Write  | R/W    |       |
| 初期値         | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |       |

# ■ ポートB方向レジスタ (Port B Data Direction Register) DDRB

| ピット         | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    | _    |
|-------------|------|------|------|------|------|------|------|------|------|
| \$17 (\$37) | DDB7 | DDB6 | DDB5 | DDB4 | DDB3 | DDB2 | DDB1 | DDB0 | DDRB |
| Read/Write  | R/W  |      |
| 初期値         | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    |      |

# ■ ポートB入力レジスタ (Port B Input Address) PINB

| ピット         | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |      |
|-------------|-------|-------|-------|-------|-------|-------|-------|-------|------|
| \$16 (\$36) | PINB7 | PINB6 | PINB5 | PINB4 | PINB3 | PINB2 | PINB1 | PINB0 | PINB |
| Read/Write  | R     | R     | R     | R     | R     | R     | R     | R     |      |
| 初期値         | 不定    |      |

# ■ ポートC出力レジスタ (Port C Data Register) PORTC

| ピット         | 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0      |       |
|-------------|--------|--------|--------|--------|--------|--------|--------|--------|-------|
| \$15 (\$35) | PORTC7 | PORTC6 | PORTC5 | PORTC4 | PORTC3 | PORTC2 | PORTC1 | PORTC0 | PORTC |
| Read/Write  | R/W    |       |
| 初期値         | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |       |

# ■ ポートC方向レジスタ (Port C Data Direction Register) DDRC

| ピット         | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    |      |
|-------------|------|------|------|------|------|------|------|------|------|
| \$14 (\$34) | DDC7 | DDC6 | DDC5 | DDC4 | DDC3 | DDC2 | DDC1 | DDC0 | DDRC |
| Read/Write  | R/W  |      |
| 初期値         | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    |      |





# ■ ポートC入力レジスタ (Port C Input Address) PINC

| ピット         | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |      |
|-------------|-------|-------|-------|-------|-------|-------|-------|-------|------|
| \$13 (\$33) | PINC7 | PINC6 | PINC5 | PINC4 | PINC3 | PINC2 | PINC1 | PINC0 | PINC |
| Read/Write  | R     | R     | R     | R     | R     | R     | R     | R     |      |
| 初期値         | 不定    |      |

# ■ ポートD出力レジスタ (Port D Data Register) PORTD

| ピット         | 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0      |       |
|-------------|--------|--------|--------|--------|--------|--------|--------|--------|-------|
| \$12 (\$32) | PORTD7 | PORTD6 | PORTD5 | PORTD4 | PORTD3 | PORTD2 | PORTD1 | PORTD0 | PORTD |
| Read/Write  | R/W    |       |
| 初期値         | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |       |

# ■ ポートD方向レジスタ (Port D Data Direction Register) DDRD

| ピット         | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    | _    |
|-------------|------|------|------|------|------|------|------|------|------|
| \$11 (\$31) | DDD7 | DDD6 | DDD5 | DDD4 | DDD3 | DDD2 | DDD1 | DDD0 | DDRD |
| Read/Write  | R/W  |      |
| 初期値         | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    |      |

# ■ ポートD入力レジスタ (Port D Input Address) PIND

| ピット         | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |      |
|-------------|-------|-------|-------|-------|-------|-------|-------|-------|------|
| \$10 (\$30) | PIND7 | PIND6 | PIND5 | PIND4 | PIND3 | PIND2 | PIND1 | PIND0 | PIND |
| Read/Write  | R     | R     | R     | R     | R     | R     | R     | R     |      |
| 初期値         | 不定    |      |

# 外部割り込み

外部割り込みはINT0,INT1,INT2ピンによって起動されます。許可したなら、例えINT0~2ピンが出力として設定されても、割り込みが起動することに注目してください。この特徴はソフトウェア割り込みを生成する方法を提供します。外部割り込みは上昇端または下降端(含む両端)、またはLowレベル(INT2はエッジ・起動のみ)によって起動できます。これはMCU制御レジスタ(MCUCR)とMCU制御/状態レジスタ(MCUCSR)の詳述で示される設定です。外部割り込みがレベル起動として設定、且つ許可されると(INT0/INT1のみ)、そのピンがLowに保持される限り、割り込みは(継続的に)起動します。INT0とINT1の上昇端または下降端割り込みの認知が16頁の「クロック系統とその配給」で記述されるI/Oクロックの存在を必要とすることに注意してください。INT0/INT1のLowレベル割り込みとINT2のエッジ・割り込みは非同期に検知されます。これはそれらの割り込みがアイドル動作以外の休止形態からもデ゙バイスを起動するのに使用できることを意味します。I/Oクロックはアイドル動作を除く全休止形態で停止されます。

レヘ・ル起動割り込みがハプワーダウン動作からの起動に使用される場合、変化したレヘ・ルはMCUを起動するために一定時間保たれねばならないことに注意してください。これはMCUの雑音不安定性を減らします。変化したレヘ・ルはウォッチドッグ発振器クロックによって2度採取されます。ウォッチドッグ発振器の周期は5.0V,25℃で(公称)1µsです。ウォッチドッグ発振器周波数は194頁の「代表特性」で示されるように電圧依存です。この採取の間、入力が必要としたレヘ・ルであるか、または起動時間の最後まで保たれれば、MCUは起動します。起動時間は16頁の「システム クロックとクロック選択」で示されるようにSUTヒュース・で定義されます。このレヘ・ルがウォッチドッグ発振器クロックによって2度採取されるけれど、起動時間の最後に先立って消滅すると、MCUは今まで通り起動しますが、割り込みが生成されません。この必要としたレヘ・ルはレヘ・ル割り込みを起動する完全な起動復帰のため、MCUに対して充分長く保たれなければなりません。

### ■ MCU制御レジスタ (MCU Control Register) MCUCR

このMCU制御レジスタは一般的なMCU機能と割り込み判断制御用の制御ビットを含みます。

| ピット         | 7   | 6   | 5   | 4   | 3     | 2     | 1     | 0     |       |
|-------------|-----|-----|-----|-----|-------|-------|-------|-------|-------|
| \$35 (\$55) | SE  | SM2 | SM1 | SM0 | ISC11 | ISC10 | ISC01 | ISC00 | MCUCR |
| Read/Write  | R/W | R/W | R/W | R/W | R/W   | R/W   | R/W   | R/W   |       |
| 初期値         | 0   | 0   | 0   | 0   | 0     | 0     | 0     | 0     |       |

#### ■ ビット3,2 - ISC11,0:外部割り込み1条件制御 (Interrupt Sense Control 1 bit1 and 0)

外部割り込み1はステータスレジスタ(SREG)の全割り込み許可(I)ビットと一般割り込み制御レジスタ(GICR)の外部割り込み1許可(INT1)ビットが設定(1)される場合のINT1外部ピットによって活性(有効)にされます。割り込みを活性にする外部INT1ピッのエッジとレヘルは表34.で定義されます。INT1ピッの値はエッジ検知前に採取されています。エッジまたは論理変化割り込みが選択される場合、1クロック周期より長く留まるハルスは割り込みを生成します。より短いハルスは割り込みの発生が保証されません。Lowレヘル割り込みが選択される場合、Lowレヘルは割り込みを生成するために現在実行している命令の完了まで保たれなければなりません。

| 表34. 外 | 表34. 外部割り込み1(INT1)割り込み条件 |                |  |  |  |  |  |
|--------|--------------------------|----------------|--|--|--|--|--|
| ISC11  | ISC10                    | INT1ピン割り込み発生条件 |  |  |  |  |  |
| 0      | 0                        | Lowレヘッル        |  |  |  |  |  |
| 0      | 1                        | 論理変化(両端)       |  |  |  |  |  |
| 1      | 0                        | 下降端            |  |  |  |  |  |
| 1      | 1                        | 上昇端            |  |  |  |  |  |
|        |                          |                |  |  |  |  |  |

#### ■ ビット1,0 - ISC01,0:外部割り込み0条件制御 (Interrupt Sense Control 0 bit1 and 0)

外部割り込み0はステータスレジスタ(SREG)の全割り込み許可(I)ビットと一般割り込み制御レジスタ(GICR)の外部割り込み0許可(INTO)ビットが設定(1)される場合のINTO外部ピットによって活性(有効)にされます。割り込みを活性にする外部INTOピッのエッジとレヘルは表35.で定義されます。INTOピッの値はエッジ検知前に採取されています。エッジまたは論理変化割り込みが選択される場合、1クロック周期より長く留まるハールスは割り込みを生成します。より短いハールスは割り込みの発生が保証されません。Lowレヘール割り込みが選択される場合、Lowレールは割り込みを生成するために現在実行している命令の完了まで保たれなければなりません。

| 表35. 外 | 表35. 外部割り込み0(INT0)割り込み条件 |                |  |  |  |  |  |
|--------|--------------------------|----------------|--|--|--|--|--|
| ISC01  | ISC00                    | INTOピン割り込み発生条件 |  |  |  |  |  |
| 0      | 0                        | Lowレヘンル。       |  |  |  |  |  |
| 0      | 1                        | 論理変化(両端)       |  |  |  |  |  |
| 1      | 0                        | 下降端            |  |  |  |  |  |
| 1      | 1                        | 上昇端            |  |  |  |  |  |

### ■ MCU制御/状態レジスタ (MCU Control and Status Register) MCUCSR

| ピット         | 7   | 6    | 5 | 4    | 3    | 2    | 1     | 0    |        |
|-------------|-----|------|---|------|------|------|-------|------|--------|
| \$34 (\$54) | JTD | ISC2 | - | JTRF | WDRF | BORF | EXTRF | PORF | MCUCSR |
| Read/Write  | R/W | R/W  | R | R/W  | R/W  | R/W  | R/W   | R/W  |        |
| 初期値         | 0   | 0    | 0 | 内容参照 | 内容参照 | 内容参照 | 内容参照  | 内容参照 |        |
|             |     |      |   |      |      |      |       |      |        |

### ■ ビット6 - ISC2:外部割り込み2条件制御 (Interrupt Sense Control 2)

非同期外部割り込み2はステータスレジスタ(SREG)の全割り込み許可(I)ビットと一般割り込み制御レジスタ(GICR)の外部割り込み2許可(INT2)ピットが設定(1)される場合のINT2外部ピンによって活性的(有効)にされます。ISC2が0を書かれるとINT2ピンの下降端が割り込みを活性にします。ISC2が0を書かれるとINT2ピンの上昇端が割り込みを活性にします。INT2のエッジは非同期に記録されます。表36.で与えられた最小パルス幅より広いINT2のパルスは割り込みを生成します。より短いパルスは割り込みの発生が保証されません。ISC2ビット変更時、割り込みが起き得ます。従って最初にGICRの外部割り込み2許可(INT2)ビットを解除(0)することでINT2割り込みを禁止することが推奨されます。その後ISC2ビットは変更できます。最後にINT2割り込み要求フラケ、は割り込みが再許可される前に一般割り込み要求フラケ、レジスタ(GIFR)の外部割り込み2要求(INTF2)フラケ、に論理1を書くことによって解除(0)されるべきです。





### 表36. 非同期外部割り込み特性

| シンホ゛ル          | 項目              | Min | Тур | Max | 単位 |
|----------------|-----------------|-----|-----|-----|----|
| ${ m t_{INT}}$ | 非同期外部割り込み最小パルス幅 |     | 50  |     | ns |

### ■ 一般割り込み制御レジスタ (General Interrupt Control Register) GICR

| ピット         | 7    | 6    | 5    | 4 | 3 | 2 | 1     | 0    |      |
|-------------|------|------|------|---|---|---|-------|------|------|
| \$3B (\$5B) | INT1 | INT0 | INT2 | _ | - | - | IVSEL | IVCE | GICR |
| Read/Write  | R/W  | R/W  | R/W  | R | R | R | R/W   | R/W  |      |
| 初期値         | 0    | 0    | 0    | 0 | 0 | 0 | 0     | 0    |      |

#### ■ ビットフ - INT1:外部割り込み1許可 (External Interrupt Request 1 Enable)

ステータスレジスタ(SREG)の全割り込み許可(I)ビットが設定(1)され、INT1ビットが設定(1)されると、INT1外部ピン割り込みが許可されます。MCU制御レジスタ(MCUCR)の割り込み条件制御1のビット1と0(ISC11,ISC10)はこの外部割り込みがINT1ピンの上昇端、下降端、両端、またはLowレベルのどれで活性(有効)にされるかを定義します。例えINT1ピンが出力として設定されても、このピンの動きは割り込み要求を引き起こします。外部割り込み要求1に対応する割り込みはINT1割り込みベクタから実行されます。

### ■ ビット6 - INTO: 外部割り込み0許可 (External Interrupt Request 0 Enable)

ステータスレジスタ(SREG)の全割り込み許可(I)ビットが設定(1)され、INT0ビットが設定(1)されると、INT0外部ピン割り込みが許可されます。 MCU制御レジスタ(MCUCR)の割り込み条件制御0のビット1と0(ISC01,ISC00)はこの外部割り込みがINT0ピンの上昇端、下降端、両端、またはLowレベルのどれで活性(有効)にされるかを定義します。例えINT0ピンが出力として設定されても、このピンの動きは割り込み要求を引き起こします。外部割り込み要求のに対応する割り込みはINT0割り込みベブタから実行されます。

### ■ ビット5 - INT2:外部割り込み2許可 (External Interrupt Request 2 Enable)

ステータスレジスタ(SREG)の全割り込み許可(I)ビットが設定(1)され、INT2ビットが設定(1)されると、INT2外部ピン割り込みが許可されます。 MCU制御/状態レジスタ(MCUCSR)の割り込み条件制御2(ISC2)ビットはこの外部割り込みがINT2ピンの上昇端または下降端のどちらで活性(有効)にされるかを定義します。例えINT2ピンが出力として設定されても、このピンの動きは割り込み要求を引き起こします。外部割り込み要求2に対する割り込みはINT2割り込みへブタから実行されます。

# ■ 一般割り込み要求フラグレジスタ (General Interrupt Flag Register) GIFR

| ピット         | 7     | 6     | 5     | 4 | 3 | 2 | 1 | 0 |      |
|-------------|-------|-------|-------|---|---|---|---|---|------|
| \$3A (\$5A) | INTF1 | INTF0 | INTF2 | - | - | - | - | _ | GIFR |
| Read/Write  | R/W   | R/W   | R/W   | R | R | R | R | R |      |
| 初期値         | 0     | 0     | 0     | 0 | 0 | 0 | 0 | 0 |      |

#### ■ ビット7 - INTF1:外部割り込み1要求フラク (External Interrupt Flag1)

INT1ピン上のエッジまたは論理変化が割り込み要求を起動すると、INTF1が設定(1)になります。ステータスレジスタ(SREG)の全割り込み許可(I)ビットと一般割り込み制御レジスタ(GICR)の外部割り込み1許可(INT1)ビットが設定(1)なら、MCUは対応する割り込みべクタへ飛びます。このフラク゛は割り込みルーチンが実行されると解除(0)されます。代わりにこのフラク゛は論理1を書くことによっても解除(0)できます。INT1がレヘル割り込みとして設定されると、このフラケ゛は常に解除(0)されます。

#### ■ ビット6 - INTFO:外部割り込み0要求フラグ(External Interrupt Flag0)

 $INTOL^{\circ}$ ン上のエッシ または論理変化が割り込み要求を起動すると、INTFOが設定(1)になります。ステータスレシ スタ(SREG)の全割り込み許可(INTO)と、INTFOが設定(1)なら、INTFOが設定(1)なら、INTFOが設定(1)なら、INTFO0 が、INTFO0 が、

### ■ ビット5 - INTF2:外部割り込み2要求フラグ(External Interrupt Flag2)

INT2ピン上の出来事が割り込み要求を起動すると、INTF2が設定(1)になります。ステータスレジスタ(SREG)の全割り込み許可(I)ビットと一般割り込み制御レジスタ(GICR)の外部割り込み2許可(INT2)ビットが設定(1)なら、MCUは対応する割り込みへ、クタへ飛びます。このフラグは割り込みルーチンが実行されると解除(0)されます。代わりにこのフラグは論理1を書くことによっても解除(0)できます。INT2割り込み禁止で或る種の休止形態へ移行すると、このピンの入力緩衝部が禁止されることに注意してください。これはINTF2フラグを設定(1)する内部信号の論理変化を引き起こすかもしれません。より多くの情報については34頁の「デジタル入力許可と休止形態」をご覧ください。

# **8ビット タイマ/カウンタO** (PWM付き)

タイマ/カウンタ0は単一比較部付きの汎用8ビット タイマ/カウンタ部です。主な特徴は次の通りです。

- 単一比較部付き計数器
- 比較一致でのタイマ/カウンタ解除(自動再設定)
- グリッチなしで正しい位相のパルス幅変調器 (PWM)
- 周波数発生器
- クロック用10ビット前置分周器
- 溢れと比較一致割り込み (TOV0とOCF0)

#### 概要

この8ビット タイマ/カウンタの簡単化した構成図は**図27**.で示されます。I/Oピンの実際の配置については2頁の「**ピン配置**」を参照してください。CPUがアクセス可能な(I/OビットとI/Oピンを含む)I/Oレジスタは赤文字(**訳注**:原文は太字)で示されます。デバイス仕様のI/Oレジスタとビット位置は55頁の「8ビット タイマ/カウンタ0用レジスタ」で一覧されます。



#### 関係レジスタ

タイマ/カウンタ(TCNT0)と比較レシ、スタ(OCR0)は8ビットのレシ、スタです。割り込み要求信号はタイマ/カウンタ割り込み要求レシ、スタ(TIFR)で全て見えます。全ての割り込みはタイマ/カウンタ割り込み許可レシ、スタ(TIMSK)で個別に遮蔽(禁止)されます。TIFRとTIMSKはこれらのレシ、スタが他のタイマ/カウンタと共用されるため、この図で示されません。

このタイマ/カウンタは内部的、前置分周器経由、またはT0ピンの外部クロック元によってクロック駆動されます。クロック選択論理部はタイマ/カウンタが値を増加(または減少)するために使用するクロック元を制御します。クロック元が選択されないとき、タイマ/カウンタは動きません。クロック選択論理部からの出力はタイマ/カウンタ クロック(clkro)として参照されます。

2重緩衝化した比較レジスタ(OCR0)はタイマ/カウンタ値と常に比較されます。この比較結果は比較出力(OC0)ピンでPWMまたは可変周波数出力を作成するための波形生成器によって使用できます。49頁の「**比較出力部**」をご覧ください。この比較一致発生は比較一致割り込み要求の発生に使用できる比較一致割り込み要求フラグ(OCF0)も設定(1)します。

# 定義

本資料でのレシ、スタとヒット参照の多くは一般形で書かれます。小文字の'n' はタイマ/カウンタ番号、この場合は0で置き換えます。けれどもプログラムでレジスタまたはヒット定義に使用する時は正確な形式が使用されなければなりません(例えばタイマ/カウンタ0のカウンタ値のアクセスに対するTCNT0のように)。

表37.の定義は本資料を通して広範囲に渡って使用されます。

| 表37. 用語定義 |                                                                      |  |  |  |  |
|-----------|----------------------------------------------------------------------|--|--|--|--|
| 用語        | 意味                                                                   |  |  |  |  |
| BOTTOM    | タイマ/カウンタが\$00に到達した時。                                                 |  |  |  |  |
| MAX       | タイマ/カウンタが\$FF(255)に到達した時。                                            |  |  |  |  |
| TOP       | タイマ/カウンタが指定された固定値(\$FF)<br>またはOCR0値に到達した時。この指<br>定(TOP)値は動作種別に依存します。 |  |  |  |  |





### タイマ/カウンタのクロック

このタイマ/カウンタは内部または外部のクロック元によってクロック駆動できます。このクロック元はタイマ/カウンタ0制御レジ、スタ(TCCR0)に配置されたクロック選択(CS02~0)ビットによって制御されるクロック選択論理回路で選択されます。クロック元と前置分周器の詳細については58頁の「タイマ/カウンタ0とタイマ/カウンタ1の前置分周器」をご覧ください。

### 計数器部

8ビット タイマ/カウンタの主な部分は設定可能な双方向カウンタ部です。図28.は、このカウンタとその周辺環境の構成図を示します。



使用した動作種別に依存して、カウンタは各タイマ/カウンタ クロック(clkT0)で解除(\$00)、増加(+1)、または減少(-1)されます。clkT0はクロック選択(CS02~0)ビットによって選択された内部または外部のクロック元から生成できます。クロック元が選択されない(CS02~0=000)とき、タイマ/カウンタは停止されます。けれどもTCNT0値はタイマ/カウンタ クロック(clkT0)が存在するしないに拘らず、CPUによってアクセスできます。CPU書き込みは全てのカウンタ解除や計数動作を無視します(上位優先順位を持ちます)。

計数順序(方法)はタイマ/カウンタ制御レジスタ(TCCR0)に配置された波形生成種別(WGM01~0)ビットの設定によって決定されます。これらはカウンタ動作(計数)方法とOC0比較出力に生成される方法間の接続に近いものです。進化した計数順序と波形生成についてより多くの詳細に関しては51頁の「**動作種別**」をご覧ください。

タイマ/カウンタ溢れ(TOVO)フラグはWGM01~0ビットによって選択された動作種別に従って設定(1)されます。TOV0はCPU割り込み発生に使用できます。

### 比較出力部

この8ビット比較器はTCNT0と比較レジスタ(OCR0)を継続的に比較します。TCNT0とOCR0が等しければ比較器は一致を指示します。この一致は次のタイマ/カウンタ クロック周期で比較割り込み要求フラグ(OCF0)を設定(1)します。許可(I=1, OCIE0=1)なら、この比較割り込み要求フラグは比較割り込みを発生します。OCF0は割り込みが実行されると自動的に解除(0)されます。代わりにOCF0はこのビット位

置に論理1を書くことによってソフトウェアでも解除(0)できます。波形生成器は波形生成種別(WGM01~0)ビットと比較出力選択(COM 01~0)ビットによって設定された動作種別に従った出力を生成するのにこの一致信号を使用します。MAXとBOTTOM信号は動作種別(51頁の「動作種別」参照)のいくつかで両端値の特別な場合を扱うため、波形生成器によって使用されます。

#### 図29.は比較出力部の構成図を示します。

OCR0はパルス幅変調(PWM)のどれかを使用する時に2重緩衝化されます。標準動作と比較一致タイマ/カウンタ解除(CTC)動作については2重緩衝動作が禁止されます。2重緩衝動作は計数の流れのTOPまたはBOTTOMのどちらかに対してOCR0レシ、スタ更新を同期化します。この同期化は奇数長、非対称PWMパルスの発生を防ぎ、それによってグリッチなしの出力を作成します。

OCROのアクセスは複雑なように思えますが決してそんなことはありません。2重緩衝動作が許可されるとCPUはOCRO緩衝部をアクセスし、禁止されるとOCROレジスタを直接アクセスします。



#### 強制比較出力

非PWM波形生成動作での比較器の一致出力は、強制変更(FOC0)ビットに1を書くことによって強制(変更)できます。比較一致の強制は比較割り込み要求フラグ(OCF0)の設定(1)やタイマ/カウンタの再設定/解除を行いませんが、OC0ピンは実際の比較一致が起きた場合と同様に更新されます(COM01~0ビット設定がOC0ピンの設定(1)、解除(0)、1/0交互のどれかを定義)。

## TCNT0書き込みによる比較一致妨害

TCNT0への全てのCPU書き込みは、例えタイマ/カウンタが停止されていても、次のタイマ/カウンタクロック周期で起こるどんな比較一致をも妨げます。この特質はタイマ/カウンタクロックが許可されている時に割り込みを起動することなく、TCNT0と同じ値に初期化されることをOCR0に許します。

### 比較一致部の使用

どの動作種別でのTCNT0書き込みでも1タイマ/カウンタ クロック周期間、全ての比較一致を妨げるため、タイマ/カウンタが走行中であるかないかに拘らず、比較出力部を使用する場合、TCNT0を変更する時に危険を伴います。TCNT0に書かれた値がOCR0値と同じ場合、比較一致は失われ(一致が発生せず)、不正な波形生成に終わります。同様にタイマ/カウンタが下降計数のとき、BOTTOMに等しいTCNT0値を書いてはいけません。

OC0の初期設定はポート ピンに対するポート方向レシ、スタを出力に設定する前に行われるべきです。OC0値を設定する一番簡単な方法は標準動作で強制変更(FOC0)ストローブ ビットを使用することです。波形生成動作種別間を変更する時であっても、OC0(内部)レシ、スタはその値を保ちます。

比較出力選択(COM01~0)ビットが比較値(OCR0)と共に2重緩衝されないことに気付いてください。COM01~0ビットの変更は直ちに有効となります。





## 比較一致出力部

比較出力選択(COM01~0)ビットは2つの機能を持ちます。波形生成器は次の比較一致での比較出力(OC0)状態の定義にCOM01~0 ビットを使用します。またCOM01~0ビットはOC0ピン出力元を制御します。図30.はCOM01~0ビット設定によって影響される論理回路の簡単化した図を示します。図のI/Oレジスタ、I/Oビット、I/Oピンは赤文字(訳注:原文は太字)で示されます。COM01~0ビットによって影響を及ぼされる標準I/Oポート制御レジスタ(PORTとDDR)の部分だけが示されます。OC0の状態を参照するとき、その参照はOC0ピンでなく内部OC0レジスタに対してです。システム リセットが起こると、OC0レジスタは'0'に設定されます。



COM01~0ビットのどちらかが設定(1)されると、標準I/Oポート機能は波形生成器からの比較出力(OC0)によって無効にされます。けれどもOC0ピンの方向(入出力)はポート ピンに対するポート方向レジスタ(DDR)によって未だ制御されます。OC0ピンに対するポート方向レジスタのビット(DDR\_OC0)はOC0値がピンで見えるのに先立って出力として設定されなければなりません。このポートの交換機能は波形生成種別と無関係です。

比較出力ピン論理回路の設計は出力が許可される前のOCO状態の初期化を許します。いくつかのCOM01~0ビット設定が或る種の動作種別に対して予約されることに注意してください。55頁の「8ビット タイマ/カウンタ0用レジスタ」をご覧ください。

### 比較一致出力選択と波形生成

波形生成器は標準、CTC、PWM動作でCOM01~0ビットを違うふうに使用します。全動作種別に対してCOM01~0= $\frac{00}{00}$ 設定は次の比較一致で実行すべきOC0 $\frac{1}{00}$ ンブスタの動きがないことを波形生成器へ告げます。非PWM動作での比較出力動作については55頁の表39.を参照してください。高速PWM動作については55頁の表40、位相基準PWMについては55頁の表41.を参照してください。

COM01~0ビットの状態変更はこのビットが書かれた後の最初の比較一致で有効になります。非PWM動作について、この動作は強制変更(FOC0)ストロープビットを使用することによって直ちに効果を得ることを強制できます。

## 動作種別

動作種別、換言するとタイマ/カウンタと比較出力ピンの動作は波形生成種別(WGM01~0)ビットと比較出力選択(COM01~0)ビットの組み合わせによって定義されます。比較出力選択ビットは計数順序(動作)に影響を及ぼしませんが、一方波形生成種別ビットは影響を及ぼします。COM01~0ビットは生成されるPWM出力が反転されるべきか、されないべきか(反転または非反転PWM)どちらかを制御します。非PWM動作に対するCOM01~0ビットは比較一致で出力が解除(0)、設定(1)、1/0交互のどれにされるべきかを制御します(50頁の「比較一致出力部」をご覧ください)。

タイシング情報の詳細については54頁の「**タイマ/カウンタ0のタイミンク**゙」を参照してください(<mark>訳注</mark>:原文中本位置の図番号省略)。

#### 標準動作

最も単純な動作種別が標準動作(WGM01~0=00)です。本動作種別での計数方向は常に上昇(+)で、カウンタ解除は実行されません。カウンタは8ビット最大値(TOP=\$FF)を通過すると単に範囲を超え、そして\$00(BOTTOM)から再び始めます。通常動作でのタイマ/カウンタ溢れ(TOV0)フラケはTCNT0が\$00になる時と同じタイマ/カウンタ クロック周期で設定(1)されます。この場合のTOV0フラケは設定(1)のみで解除(0)されないことを除いて第9ビットのようになります。けれどもTOV0フラケを自動的に解除(0)するタイマ/カウンタの溢れ割り込みと組み合わせたタイマ/カウンタの分解能はソフトウェアによって増やせます。標準動作での考慮に特別な場合はなく、新しいカウンタ値は何時でも書けます。

比較出力部は与えられた或る時間に割り込みを生成するのに使用できます。標準動作で波形を生成するのに比較出力を使用するのは、それが大変多くのCPU時間を占有するため推奨されません。

### 比較一致タイマ/カウンタ解除(CTC)動作

比較一致タイマ/カウンタ解除(CTC)動作(WGM01~0=10)ではOCROがカウンタ分解能を操作するために使用されます。CTC動作ではカウンタ(TCNTO)値がOCROと一致すると、カウンタは\$00に解除されます。OCROはカウンタに対するTOP値、従って分解能も定義します。この動作種別はより大きい比較一致出力周波数の制御を許します。それは外部の出来事の計数操作も簡単にします。

CTC動作についてのタイミング図は図31.で示されます。カウンタ(TCNT0)値はTCNT0とOCR0間で比較一致が起こるまで増加し、そしてその後にカウンタ(TCNT0)は解除(\$00)されます。



OCF07ラグを使用することにより、タイマ/カウンタ値がTOP値に到達する時毎に割り込みが生成できます。割り込みが許可されるなら、割り込み処理ルーチンはTOP値を更新するのに使用できます。けれども前置分周なしまたは低い前置分周値でカウンタが走行している時にBOTTOMと近い値にTOPを変更することは、CTC動作が2重緩衝機能を持たないために注意して行わなければなりません。OCR0に書かれた新しい値がTCNT0の現在値よりも低い(小さい)場合、タイマ/カウンタは(その回の)比較一致を失います。その後のカウンタは比較一致が起こるのに先立って最大値(\$FF)へ、そして次に\$00から始める計数をしなければならないでしょう。

CTC動作で波形出力を生成するため、OC0出力は比較出力選択(COM01~0)ビットを交互動作(=01)に設定することによって各比較一致での論理レベル交互切り替えに設定できます。OC0値はそのピンに対するデータ方向が出力(DDR\_OC0=1)に設定されない限りポートピンで見えないでしょう。生成された波形はOCR0が0(\$00)に設定される時に $f_{OC0}=f_{Clk\_I/O}/2$ の最大周波数を得ます。生成波形周波数は次式によって定義されます。

$$f_{\text{OCn}} = \frac{f_{\text{clk\_I/O}}}{2 \times \text{N} \times (1 + \text{OCRn})}$$

変数Nは前置分周数(1,8,64,256,1024)を表します。

標準動作と同じように、タイマ/カウンタ溢れ(TOV0)フラグはカウンタがMAXから\$00〜計数するのと同じタイマ/カウンタ クロック周期で設定(1)されます。





### 高速PWM動作

高速 $\upphi$  $\upp$ 

高速PWM動作でのタイマ/カウンタはタイマ/カウンタ値がMAX値と一致するまで増加されます。そしてタイマ/カウンタは(一致の)次のタイマ/カウンタ クロック周期で解除(\$00)されます。高速PWM動作のタイング図は図32.で示されます。TCNT0値はタイシグ図で単一傾斜動作(鋸波)を表す折れ線グラフとして示されます。この図は非反転と反転のPWM出力を含みます。赤細線はOCR0値を示し、TCNT0値との交点(接点)がTCNT0とOCR0間の比較一致を示します(訳注:図補正に伴い本行若干変更)。比較割り込み要求フラグ(OCF0)はOCR0=MAXを除いて比較一致が起こると設定(1)されます(訳注:共通性のため本行追加)。



タイマ/カウンタ溢れ(TOV0)フラグはカウンタがMAXに到達する時毎に設定(1)されます。割り込みが許可されるなら、その割り込み処理ルーチンは比較値を更新するのに使用できます。

高速PWM動作での比較部はOC0ピンでのPWM波形の生成を許します。COM01~0ビットを'10'に設定することは非反転PWM出力を作成し、反転PWM出力はCOM01~0を'11'に設定することで生成できます(55頁の表40.をご覧ください)。実際のOC0値はポート ピンに対するデータ方向(DDR\_OC0)が出力として設定される場合だけ見えるでしょう。PWM波形はTCNT0とOCR0間の比較一致でOC0(内部)レシ、スタを設定(1)(または解除(0))と、カウンタが解除(\$00、MAXからBOTTOMへ変更)されるタイマ/カウンタ クロック周期でOC0レシ、スタを解除(0)または設定(1)することによって生成されます。

PWM出力周波数は次式によって計算できます。

 $f_{\text{OCnPWM}} = \frac{f_{\text{clk\_I/O}}}{N \times 256}$ 

変数Nは前置分周数(1,8,64,256,1024)を表します。

OCR0の両端値は高速PWM動作でPWM波形出力を生成する時の特別な場合にあたります。OCR0がBOTTOM(\$00)と等しく設定されると、出力はMAX+1 タイマ/カクンタ クロック周期毎の狭いスパイク(パルス)になるでしょう。OCR0がMAXに等しく設定されると、(COM01~0 ビットによって設定される出力極性に依存して)定常的なLowまたはHigh出力に終わるでしょう。

### 位相基準PWM動作

位相基準 $^{\circ}$ ルス幅変調(PWM)動作(WGM01 $^{\circ}$ 0=01)は高分解能で正しい位相のPWM波形生成選択を提供します。位相基準PWM動作は両傾斜(三角波)動作を基準とします。カウンタはBOTTOMからMAXへそして次にMAXからBOTTOMへを繰り返し計数します。非反転比較出力動作(COM01 $^{\circ}$ 0=10)での比較出力(OC0)は上昇計数中のTCNT0とOCR0の比較一致で解除(0)され、下降計数中の比較一致で設定(1)されます。反転出力動作(COM01 $^{\circ}$ 0=11)での動作は逆にされます。両傾斜(三角波)動作は単一傾斜(鋸波)動作よりも低い最大動作周波数になります。けれども両傾斜(三角波)動作の対称特性のため、これらの動作種別は $^{\circ}$ 1年の下まれます。

位相基準PWM動作のPWM分解能は8ビットに固定されます。位相基準PWM動作でのカウンタはカウンタ値がMAXと一致するまで増加されます。カウンタはMAXに到達すると、計数方向を変えます。このTCNT0値は1タイマ/カウンタクロック周期間MAXと等しくなります。位相基準PWM動作のタイミング図は図33.で示されます。TCNT0値はタイミング図で両傾斜動作(三角波)を表す折れ線グラフとして示されます。この図は非反転と反転のPWM出力を含みます。赤細線はOCR0値を示し、TCNT0値との交点(接点)がTCNT0とOCR0間の比較一致を示します(訳注:図補正に伴い本行若干変更)。



タイマ/カウンタ溢れ(TOV0)フラグはタイマ/カウンタがBOTTOMに到達する時毎に設定(1)されます。この割り込み要求フラグはカウンタがBOTTOM値に到達する毎に割り込みを発生するために使用できます。

位相基準PWM動作での比較部はOCOピンでのPWM波形の生成を許します。COM01~0ビットを'10'に設定することは非反転PWM出力を作成し、反転PWM出力はCOM01~0ビットを'11'に設定することで生成できます(55頁の表41.をご覧ください)。実際のOC0値はそのポート ピンに対するデータ方向(DDR\_OC0)が出力として設定される場合だけ見えるでしょう。PWM波形はカウンタが増加する時のTCNT 0とOCR0間の比較一致でOC0(内部)レシ、スタを設定(1)(または解除(0))と、カウンタが減少する時のTCNT0とOCR0間の比較一致でOC0レジ、スタを解除(0)(または設定(1))によって生成されます。位相基準PWMを使用する時の出力に対するPWM周波数は次式によって計算できます。

$$f_{\text{OCnPCPWM}} = \frac{f_{\text{clk\_I/O}}}{N \times 510}$$

変数Nは前置分周数(1,8,64,256,1024)を表します。

OCROの両端値は位相基準PWM動作でPWM波形出力を生成する時の特別な場合にあたります。非反転PWM動作ではOCROがBOTTOM(\$00)に等しく設定されると出力は定常的なLow、MAXに等しく設定されると定常的なHighになるでしょう。反転PWMに対する出力は逆の論理値になります。

図33.の第2周期のその出発点に於いて、例え比較一致がないとしても、OCnにはHighからLowへの遷移があります。この遷移点はBOTTOMを挟む対称を保証するためです。比較一致なしに遷移を生ずるのは2つの場合です。

- 図33.でのようにOCR0はMAXからその値を変更します。OCR0値がMAXのとき、OCnピン値は下降計数での比較一致の結果と同じです(<mark>訳補: L→H、</mark>直前がHのため、常にH)。BOTTOMを挟む対称を保証するため、(変更直後の)MAX(位置)でのOCn値は上昇計数での比較一致の結果(H→L)と一致しなければなりません。
- タイマ/カウンタがOCR0値よりも高い値から数え始め、そしてその理屈のために比較一致、それ故上昇途中で起こされるであろうOCnの変更を逃します。(<mark>訳補:</mark> 従って上記同様、MAX位置で(直前がHならば)H→L遷移が生じます。)





## タイマ/カウンタのタイミング

このタイマ/カウンタは同期設計で、従って以下の図でタイマ/カウンタ クロック(clkT0)がクロック許可信号として示されます。この図は割り込みフラケが設定(1)される時の情報を含みます。図34.は基本的なタイマ/カウンタ動作についてのタイミング・データを含みます。この図は位相基準PWM動作以外の全ての動作種別でのMAX値近辺の計数の流れを示します。



図35.は同じタイミング・データを示しますが、前置分周器が許可されています。



図36.はCTC動作を除く全ての動作種別でのOCF0の設定を示します。



図37.はCTC動作でのTCNT0の解除とOCF0の設定を示します。



## 8ビット タイマ/カウンタ0 用レジスタ

### ■ タイマ/カウンタ0制御レジスタ (Timer/Counter0 Control Register) TCCR0

| ピット         | 7    | 6     | 5     | 4     | 3     | 2    | 1    | 0    |       |
|-------------|------|-------|-------|-------|-------|------|------|------|-------|
| \$33 (\$53) | FOC0 | WGM00 | COM01 | COM00 | WGM01 | CS02 | CS01 | CS00 | TCCR0 |
| Read/Write  | W    | R/W   | R/W   | R/W   | R/W   | R/W  | R/W  | R/W  |       |
| 初期値         | 0    | 0     | 0     | 0     | 0     | 0    | 0    | 0    |       |

### ■ ビット7 - FOC0: OC0強制変更 (Force Output Compare 0)

FOC0ビットはWGM01~0ビットが非PWM動作を指示する時だけ有効です。けれども将来のデバイスとの共通性を保証するため、PWM 動作で扱う時にTCCR0が書かれる場合、このビットは<mark>0</mark>に設定されなければなりません。FOC0ビットに論理1を書くと、波形生成部で直 ちに比較一致が強制されます。OC0出力はCOM01~0ビット設定に従って変更されます。FOC0ビットがストローブとして実行されることに 注意してください。従って強制した比較の効果を決めるのはCOM01~0ビットに存在する値です。

FOC0ストローブは何れの割り込みの生成もTOPとしてOCR0を使用する比較一致タイマ解除(CTC)動作でのタイマ/カウンタの解除(\$00)も行 いません。

FOC0ビットは常に0として読まれます。

### ■ ビット3,6 - WGM01,0:波形生成種別 (Waveform Generation Mode bit 1 and 0)

これらのビットはカウンタの計数順序(方向)、最大 (TOP)カウンタ値の供給元、使用されるべき波形 生成のどの形式かを制御します。タイマ/カウンタ部 により支援される動作種別は標準動作、比較一 致タイマ/カウンタ解除(CTC)動作と、2形式のパルス 幅変調(PWM)動作です。表38.と51頁の「動作 種別」をご覧ください。

| 表38. | 波形生成種別選擇 | 尺 |
|------|----------|---|
|      |          |   |

| 番号 | WGM01<br>(CTC0) | WGM00<br>(PWM0) | タイマ/カウンタ動作種別              | TOP値 | OCR0<br>更新時 | TOV0<br>設定時 |
|----|-----------------|-----------------|---------------------------|------|-------------|-------------|
| 0  | 0               | 0               | 標準動作                      | \$FF | 即時          | MAX         |
| 1  | 0               | 1               | 位相基準PWM動作                 | \$FF | TOP         | BOTTOM      |
| 2  | 1               | 0               | 比較一致タイマ/カウンタ<br>解除(CTC)動作 | OCR0 | 即時          | MAX         |
| 3  | 1               | 1               | 高速PWM動作                   | \$FF | BOTTOM      | MAX         |

注: CTC0とPWM0ビット定義名は旧名です。WGM01~0定義名を使用してくださ い。しかし、これらのビットの機能と位置は旧版のタイマ/カウンタと一致します。

## ■ ビット5,4 - COM01,0:比較0出力選択 (Compare Match 0 Output Mode bit 1 and 0)

これらのビットはOC0比較出力ピンの動作を制御します。COM01~0ビットの1つまたは両方が1を書かれると、OC0出力はそのI/Oピンの 通常ポート機能を無効にし、そのI/Oピンに接続されます。けれども出力駆動部を許可するため、OC0ピンに対応するポート方向レジスタ (DDR)のビットが設定(1)されなければならないことに注意してください。

OCOがピンに接続されるとき、COM01~0ピットの機能はWGM01~0ピット設定に依存します。

表39.はWGM01~0ピットが標準動作またはCTC動作(つまりPWM 表39. 非PWM動作での比較出力選択 以外)に設定される時のCOM01~0ビット機能を示します。

表40.はWGM01~0ビットが高速PWM動作に設定される時のCOM 01~0ビットの機能を示します。

表41.はWGM01~0ビットが位相基準PWM動作に設定される時の COM01~0ビットの機能を示します。

| COM01 | COM00 | 意味                    |
|-------|-------|-----------------------|
| 0     | 0     | 標準ポート動作(OC0切断)        |
| 0     | 1     | 比較一致でOC0ピン トグル(交互)出力  |
| 1     | 0     | 比較一致でOC0ピン Lowレベル出力   |
| 1     | 1     | 比較一致でOCOピン Highレヘブル出力 |

#### 表40. 高速PWM動作での比較出力選択

| COM01 | COM00 | 意味                                       |
|-------|-------|------------------------------------------|
| 0     | 0     | 標準ポート動作 (OC0切断)                          |
| 0     | 1     | (予約)                                     |
| 1     | 0     | 比較一致でLow、BOTTOMでHighを<br>OCOピンへ出力(非反転動作) |
| 1     | 1     | 比較一致でHigh、BOTTOMでLowを<br>OCOピンへ出力(反転動作)  |

注: COM01が設定(1)され、OCR0がTOPと等しいときに特別 な状態が起きます。この状態での比較一致は無視されま すが、BOTTOMでの設定(1)や解除(0)は行われます。より 多くの詳細については52頁の「高速PWM動作」をご覧くだ さい。

### 表41. 位相基準PWM動作での比較出力選択

| COM01 | COM00 | 意味                                      |
|-------|-------|-----------------------------------------|
| 0     | 0     | 標準ポート動作 (OC0切断)                         |
| 0     | 1     | (予約)                                    |
| 1     | 0     | 上昇計数時の比較一致でLow、下降計数時の比較一致でHighをOCOピンへ出力 |
| 1     | 1     | 上昇計数時の比較一致でHigh、下降計数時の比較一致でLowをOCOピンへ出力 |

注: COM01が設定(1)され、OCR0がTOPと等しいときに特別 な状態が起きます。この状態での比較一致は無視されま すが、TOPでの設定(1)や解除(0)は行われます。より多く の詳細については53頁の「位相基準PWM動作」をご覧く ださい。





## ■ ビット2~0 - CS02~0: クロック選択0 (Clock Select0, bit 2,1 and 0)

この3つのクロック選択ビットはタイマ/カウンタ(TCNT0)によって使用されるクロック元を選択します。

### 表42. タイマ/カウンタ0入力クロック選択

| CS02 | CS01 | CS00 | 意味                                |
|------|------|------|-----------------------------------|
| 0    | 0    | 0    | 停止(タイマ/カウンタ0動作停止)                 |
| 0    | 0    | 1    | clk <sub>I/O</sub> (前置分周なし)       |
| 0    | 1    | 0    | clk <sub>I/O</sub> /8 (8分周)       |
| 0    | 1    | 1    | clk <sub>I/O</sub> /64 (64分周)     |
| 1    | 0    | 0    | clk <sub>I/O</sub> /256 (256分周)   |
| 1    | 0    | 1    | clk <sub>I/O</sub> /1024 (1024分周) |
| 1    | 1    | 0    | TOピンの下降端(外部クロック)                  |
| 1    | 1    | 1    | T0ピンの上昇端 (外部クロック)                 |

外部ピン(クロック)動作がタイマ/カウンタ0に対して使用される場合、例えTOピンが出力として設定されても、TOピンの遷移はカウンタをクロック駆動します。この特徴がソフトウェアに計数制御を許します。

### ■ タイマ/カウンタ0 (Timer/Counter0) TCNT0

| ピット         | 7     | 6   | 5   | 4   | 3   | 2   | 1   | 0     |       |
|-------------|-------|-----|-----|-----|-----|-----|-----|-------|-------|
| \$32 (\$52) | (MSB) |     |     |     |     |     |     | (LSB) | TCNT0 |
| Read/Write  | R/W   | R/W | R/W | R/W | R/W | R/W | R/W | R/W   |       |
| 初期値         | 0     | 0   | 0   | 0   | 0   | 0   | 0   | 0     |       |

このタイマ/カウンタ レジスタは読み書き両方の操作について、タイマ/カウンタ部の8ビット カウンタに直接アクセスします。TCNT0への書き込みは次のタイマ/カウンタ クロックでの比較一致を妨害(除去)します。カウンタが走行中にカウンタ(TCNT0)を変更することはTCNT0とOCR0間の比較一致消失の危険を誘発します。

# ■ タイマ/カウンタ0 比較レジスタ (Timer/Counter0 Output Compare Register) OCR0

| ピット<br>\$3C (\$5C) | 7 (MSB) | 6   | 5   | 4   | 3   | 2   | 1   | 0 (LSB) | OCR0 |
|--------------------|---------|-----|-----|-----|-----|-----|-----|---------|------|
| Read/Write         | R/W     | R/W | R/W | R/W | R/W | R/W | R/W | R/W     |      |
| 初期値                | 0       | 0   | 0   | 0   | 0   | 0   | 0   | 0       |      |

この比較レジスタは継続的にカウンタ(TCNT0)値と比較される8ビットの値を含みます。一致は比較一致割り込みやOC0ピンでの波形出力を生成するのに使用できます。

### ■ タイマ/カウンタ割り込み許可レジスタ (Timer/Counter Interrupt Mask Register) TIMSK

| ピット         | 7     | 6     | 5      | 4      | 3      | 2     | 1     | 0     | _     |
|-------------|-------|-------|--------|--------|--------|-------|-------|-------|-------|
| \$39 (\$59) | OCIE2 | TOIE2 | TICIE1 | OCIE1A | OCIE1B | TOIE1 | OCIE0 | TOIE0 | TIMSK |
| Read/Write  | R/W   | R/W   | R/W    | R/W    | R/W    | R/W   | R/W   | R/W   |       |
| 初期値         | 0     | 0     | 0      | 0      | 0      | 0     | 0     | 0     |       |

#### ■ ビット1 - OCIEO: タイマ/カウンタ0比較割り込み許可 (Timer/Counter0 Output Compare Match Interrupt Enable)

OCIE0ビットが1を書かれ、ステータス レジ、スタ(SREG)の全割り込み許可(I)ビットが設定(1)されると、タイマ/カウンタ0比較一致割り込みが許可されます。タイマ/カウンタ0で比較一致が起こる(換言すると、タイマ/カウンタ割り込み要求フラグ・レジスタ(TIFR)で比較0割り込み要求フラグ(OCF 0)が設定(1)される)と、対応する割り込みが実行されます。

### ■ ビット0 - TOIE0: タイマ/カウンタ0溢れ割り込み許可 (Timer/Counter0 Overflow Interrupt Enable)

TOIE0ビットが1を書かれ、ステータス レジスタ(SREG)の全割り込み許可(I)ビットが設定(1)されると、タイマ/カウンタ0溢れ割り込みが許可されます。タイマ/カウンタ0溢れが起こる(換言すると、タイマ/カウンタ割り込み要求フラケ レジスタ(TIFR)でタイマ/カウンタ0溢れ割り込み要求(TOV0)フラケが設定(1)される)と、対応する割り込みが実行されます。

### ■ タイマ/カウンタ割り込み要求フラク レシ スタ (Timer/Counter Interrupt Flag Register) TIFR

| ピット         | 7    | 6    | 5    | 4     | 3     | 2    | 1    | 0    | _    |
|-------------|------|------|------|-------|-------|------|------|------|------|
| \$38 (\$58) | OCF2 | TOV2 | ICF1 | OCF1A | OCF1B | TOV1 | OCF0 | TOV0 | TIFR |
| Read/Write  | R/W  | R/W  | R/W  | R/W   | R/W   | R/W  | R/W  | R/W  |      |
| 初期値         | 0    | 0    | 0    | 0     | 0     | 0    | 0    | 0    |      |

#### ■ ビット1 - OCF0: タイマ/カウンタ0比較割り込み要求フラグ(Timer/Conter0, Output Compare Match Flag)

OCF0ビットはタイマ/カウンタ(TCNT0)と比較レジスタ(OCR0)間で比較一致が起こる時に設定(1)されます。対応する割り込み処理ベクタを実行すると、OCF0はハードウェアによって解除(0)されます。代わりにこのフラグへ論理1を書くことによってもOCF0は解除(0)されます。ステータス レジスタ(SREG)の全割り込み許可(I)ビット、タイマ/カウンタ割り込み許可レジスタ(TIMSK)のタイマ/カウンタ0比較一致割り込み許可(OCIE0)ビット、OCF0が設定(1)されると、タイマ/カウンタ0比較一致割り込みが実行されます。

#### ■ ビット0 - TOV0: タイマ/カウンタ0溢れ割り込み要求フラグ(Timer/Counter0 Overflow Flag)

TOV0ビットはタイマ/カウンタ(TCNT0)溢れが起こる時に設定(1)されます。対応する割り込み処理へ、クタを実行する時にTOV0はハート、ウェアによって解除(0)されます。代わりにこのフラケーへ論理1を書くことによってもTOV0は解除(0)されます。ステータスレシ、スタ(SREG)の全割り込み許可(I)ビット、タイマ/カウンタ割り込み許可レシ、スタ(TIMSK)のタイマ/カウンタ0溢れ割り込み許可(TOIE0)ビット、TOV0が設定(1)されると、タイマ/カウンタ0溢れ割り込みが実行されます。位相基準PWM動作ではタイマ/カウンタ0が\$00で計数方向を変える時にこのビットが設定(1)されます。





# タイマ/カウンタ0とタイマ/カウンタ1の前置分周器

タイマ/カウンタ0とタイマ/カウンタ1は同じ前置分周器部を共用しますが、タイマ/カウンタは異なる前置分周器設定ができます。以下の記述はタイマ/カウンタ0とタイマ/カウンタ1の両方に適用されます。

### 内部クロック

タイマ/カウンタはシステム クロック(CSn2~0=001設定)によって直接的にクロック駆動できます。これはシステム クロック周波数(fclk\_I/O)と等しいタイマ /カウンタ最大クロック周波数での最高速動作を提供します。選択で前置分周器からの4つのタップの1つがクロック元として使用できます。この前置分周したクロックはfclk\_I/O/8, fclk\_I/O/64, fclk\_I/O/256, fclk\_I/O/1024の何れかの周波数です。

### 前置分周器リセット

この前置分周器は自由走行で(換言するとタイマ/カウンタのクロック選択論理回路と無関係に動作する)、タイマ/カウンタ0とタイマ/カウンタ1によって共用されます。前置分周器はタイマ/カウンタのクロック選択によって影響を及ぼされないため、前置分周器の状態は前置分周したクロックが使用される状況に対して密接に関係します。タイマ/カウンタが許可され、前置分周器によってクロック駆動される(CSn2~0=5~2)とき、前置分周加工の一例が生じます。タイマ/カウンタが許可される時から最初の計数が起きるまでのシステムクロック周期数はNが前置分周値(8,64,256,1024)とすると、1~N+1システムクロック周期になり得ます。

プログラム実行にタイマ/カウンタを同期することに対して前置分周器リセットを使用することが可能です。しかし、同じ前置分周器を共用する他のタイマ/カウンタも前置分周を使用する場合、注意が必要とされなければなりません。前置分周器リセットはそれが接続される全タイマ/カウンタに関する前置分周器周期に影響を及ぼします。

#### 外部クロック

T0/T1ピンに印加された外部クロック元はタイマ/カウンタ クロック( $f_{clk\_T0}/f_{clk\_T1}$ )として使用できます。このT0/T1ピンはピン同期化論理回路によって全てのシステム クロック周期に一度採取されます。この同期化(採取)された信号はその後にエッジ検出器を通して通過されます。図 38.はT0/T1同期化とエッジ検出器論理回路の機能等価構成図を示します。レジスタは内部システム クロック( $f_{clk\_I/O}$ )の上昇端でクロック駆動されます。ラッチは内部システム クロックのHigh区間で通過(Low区間で保持)です。

エッジ検出器は上昇端(CSn2~0=111)または下降端(CSn2~0=110)の検出毎に1つのclkTn/clkT1パルスを生成します。



同期化とエッシ・検出器論理回路はT0/T1ピンへ印加されたエッシ・から計数器が更新されるまでに2.5~3.5システム クロック周期の遅延をもたらします。

クロック入力の許可と禁止はT0/T1が最低1システム クロック周期に対して安定してしまっている時に行われなければならず、さもなければ 不正なタイマ/カウンタ クロック パルスが生成される危険があります。

印加された外部クロックの各半周期は正しい採取を保証するために1システム クロック周期より長くなければなりません。この外部クロックは50%/50%デューティ比で与えられるものとして、システム クロック周波数の半分未満(fextelk felk\_I/O/2)であることが保証されなければなりません。エッジ検出器が採取を使用するため、検出できる外部クロックの最大周波数は採取周波数の半分です(ナイキストの標本化定理)。然しながら、発振元(クリスタル発振子、セラミック振動子、コンデンサ)公差によって引き起こされたシステム クロック周波数やデューティ比の変動のため、外部クロック元の最大周波数はfelk\_I/O/2.5未満が推奨されます。

外部クロック元は前置分周できません。

# 図39. タイマ/カウンタ0とタイマ/カウンタ1の前置分周器部構成図 10ピット前置分周器 clk<sub>I/O</sub> clk<sub>I/O/256</sub> $clk_{I/O/1024}$ PSR10 clk<sub>I/O/</sub> T0 一同期化/エッシ 検出 0 T1 一同期化/エッシ 検出 CS10 CS00 -タイマ/カウンタ1用 タイマ/カウンタ0用 CS11 · CS01 -選択器 選択器 CS12 -CS02 clk<sub>T1</sub> clkT0 タイマ/カウンタ0 クロック タイマ/カウンタ1 クロック

注: 入力ピン(T0/T1)の同期化/エッシー検出論理回路は図38.で示されます。

### ■ 特殊I/O機能レジスタ (Special Function I/O Register) SFIOR

| ピット         | 7     | 6     | 5     | 4 | 3    | 2   | 1    | 0     |       |
|-------------|-------|-------|-------|---|------|-----|------|-------|-------|
| \$30 (\$50) | ADTS2 | ADTS1 | ADTS0 | - | ACME | PUD | PSR2 | PSR10 | SFIOR |
| Read/Write  | R/W   | R/W   | R/W   | R | R/W  | R/W | R/W  | R/W   |       |
| 初期値         | 0     | 0     | 0     | 0 | 0    | 0   | 0    | 0     |       |

### ■ ビット0 - PSR10: タイマ/カウンタ1,0 前置分周器リセット (Prescaler Reset Timer/Counter1 and 0)

このビットが1を書かれると、タイマ/カウンタ1とタイマ/カウンタ0の前置分周器がリセットされます。このビットはその操作実行後、ハードウェアによって解除(0)されます。このビットへの0書き込みは無効です。タイマ/カウンタ1とタイマ/カウンタ0は同じ前置分周器を共用し、この前置分周器のリセットが両方のタイマ/カウンタに影響を及ぼすことに注意してください。このビットは常に0として読めます。





# 16ビット タイマ/カウンタ1

この16ビット タイマ/カウンタ部は正確なプログラム実行タイミング(事象管理)、波形生成、信号タイミング計測を許します。主な特徴は次に示されます。

- **真の16ビット設計** (換言すれば16ビットPWMの許容)
- 2つの独立した比較出力部
- 2重緩衝の比較レジスタ
- 1つの捕獲入力部
- 捕獲入力雑音消去器
- 比較一致でのタイマ/カウンタ解除(自動再設定)
- グリッチなしで正しい位相のパルス幅変調器 (PWM)
- 可変PWM周期
- 周波数発生器
- 外部事象計数器
- 4つの独立した割り込み (TOV1, OCF1A, OCF1B, ICF1)

### 概要

本資料でのレシ、スタとビット参照の多くは一般形で書かれます。小文字の'n'はタイマ/カウンタ番号、小文字の'x'は比較出力部の置き換えです。けれどもプログラムでレシ、スタまたはビット定義に使用する時は正確な形式が使用されなければなりません(例えばタイマ/カウンタ1のカウンタ値に対するアクセスのTCNT1のように)。

この16ビット タイマ/カウンタの簡単化した構成図は**図40**.で示されます。CPUがアクセス可能な(I/OビットとI/Oピンを含む)I/Oレジスタは<mark>赤文字</mark> (<mark>訳注</mark>: 原文太字)で示されます。デバイス仕様のI/Oレジスタとビット位置は74頁の「16ビット タイマ/カウンタ1用レジスタ」で示されます。



注: タイマ/カウンタ1のピンの配置と記述については2頁の「ピン配置」、37頁の表25.、41頁の表31.を参照してください。

### 関係レジスタ

タイマ/カウンタ(TCNT1)、比較レジスタ(OCR1A,OCR1B)、捕獲レジスタ(ICR1)は全て16ビット レジスタです。16ビット レジスタをアクセスするとき、特別な手順に従わなければなりません。これらの手順は62頁の「16ビット レジスタのアクセス」項で記述されます。タイマ/カウンタ1制御レジスタ(TCCR1A,TCCR1B)は8ビット レジスタで、CPUアクセス制限はありません。割り込み要求信号はタイマ/カウンタ割り込み要求レジスタ(TIFR)で全て見えます。全ての割り込みはタイマ/カウンタ割り込み許可レジスタ(TIMSK)で個別に遮蔽(禁止)されます。TIFRとTIMSKはこれらのレジスタが他のタイマ/カウンタ部によって共用されるため、この図で示されません。

このタイマ/カウンタは内部的、前置分周器経由、またはT1ピンの外部クロック元によってクロック駆動されます。クロック選択論理部はタイマ/カウンタが値を増加(または減少)するのに使用するクロック元とエッジを制御します。クロック元が選択されないとき、タイマ/カウンタは動きません。クロック選択論理部からの出力はタイマ/カウンタ クロック(clkT1)として参照されます。

2重緩衝化した比較レジスタ(OCR1A,OCR1B)はタイマ/カウンタ値と常に比較されます。この比較結果は比較出力(OC1A,OC1B)ピンで PWMまたは可変周波数出力を生成するための波形生成器によって使用できます。66頁の「比較出力部」をご覧ください。この比較一致発生は比較出力割り込み要求の発生に使用できる比較一致割り込み要求フラグ(OCF1A,OCF1B)も設定(1)します。

捕獲レシ、スタ(ICR1)は捕獲起動(ICP1)ピン、またはアナログ比較器出力(135頁の「**アナログ比較器**」参照)のどちらかの外部(エッシ)で起動された)事象でタイマ/カウンタ値を捕獲(複写)できます。捕獲入力部は尖頭雑音を捕らえる機会を軽減するためにデジタル濾波部(雑音消去器)を含みます。

TOP値または最大タイマ/カウンタ値は、いくつかの動作種別で、OCRIA、ICRI、または一群の固定値のどれかによって定義できます。 PWM動作でTOP値としてOCR1Aを使用すると、OCR1AはPWM出力生成用に使用できません。 けれどもこの場合、TOP値は動作中に変更されるのをTOP値に許す2重緩衝化します。 固定的なTOP値が必要とされる場合、ICR1が代わりに使用でき、PWM出力として使用されるべきOCR1Aを開放します。

### 定義

次の定義は本資料を通して広範囲に使用されます。

| 表43. 用語定 |                                                                                                              |
|----------|--------------------------------------------------------------------------------------------------------------|
| 用語       | 意味                                                                                                           |
| BOTTOM   | カウンタが\$0000に到達した時。                                                                                           |
| MAX      | カウンタが \$FFFF(65535)に到達した時。                                                                                   |
| TOP      | カウンタがTOP値に到達した時(計数動作での最大値と等しくなった時)。TOP値は固定値(\$00FF,\$01FF,\$03FF)、OCR1A値、ICR1値の何れか1つを指定できます。この指定は動作種別に依存します。 |

#### 互換性

この16ビット タイマ/カウンタは旧版の16ビット AVR タイマ/カウンタから改良更新されてしまっています。この16ビット タイマ/カウンタは次の点に関して以前の版と完全な互換性があります。

- タイマ/カウンタ割り込み関係レジスタを含め、16ビット タイマ/カウンタに関連する全てのI/Oレジスタ アドレスの位置。
- タイマ/カウンタ割り込み関係レジスタを含め、16ビットタイマ/カウンタに関連する全てのI/Oレジスタ内のビット位置。
- ■割り込みベクタ。

次の制御ビットは変更された名前を持ちますが、同じ機能とレジスタ位置を持ちます。

- PWM10はWGM10に変更。
- PWM11はWGM11に変更。
- CTC1はWGM12に変更。

次の制御ビットが16ビットタイマ/カウンタ制御レジスタ内に追加されます。

- FOC1AとFOC1BがTCCR1Aに追加。
- WGM13がTCCR1Bに追加。

この16ビットタイマ/カウンタにはいくつかの特別な状況で互換性に影響を及ぼす改良点があります。





### 16ビット レジスタのアクセス

TCNT1,OCR1A,OCR1B,ICR1は8ビット バス経由でAVR CPUによってアクセスできる16ビット レジスタです。この16ビット レジスタは2回の読みまたは書き操作を使用してバイト アクセスされなければなりません。16ビット タイマ/カウンタは16ビット アクセスの上位バイトの一時保存用に1つの8ビット レジスタを持ちます。16ビット タイマ/カウンタ内の全ての16ビット レジスタ間で、この同じ一時レジスタが共用されます。下位バイト アクセスが16ビット Խジスタを持ちます。16ビット レジスタの下位バイトがCPUによって書かれると、一時レジスタに保存した上位バイトと書かれた下位バイトは同じクロック周期で両方が16ビット レジスタに複写されます。16ビット レジスタの下位バイトがCPUによって読まれると、16ビット レジスタの上位バイトは下位バイトが読まれるのと同じクロック周期で一時レジスタに複写されます。

全ての16ビット アクセスが上位バイトに対して一時レジスタを使用する訳ではありません。OCR1AとOCR1Bの16ビット レジスタ読み込みは一時レジスタの使用に関係しません。

16ビット書き込みを行うために上位バイトは下位バイトに先立って書かれなければなりません。16ビット読み込みについては下位バイトが上位バイトの前に読まれなければなりません。

次のコート・例は割り込みが一時レシ、スタを更新しないことが前提の16ビットタイマ/カウンタレジ、スタのアクセス法を示します。OCR1A, OCR1B, ICR1レジ、スタのアクセスに対して同じ原理が直接的に使用できます。C言語を使用するとき、コンパイラが16ビットアクセスを扱うことに注意してください。



**注**: 5頁の「**コート'例について**」をご覧ください。

アセンフリ言語コード例はR17:R16レジスタ対にTCNT1値を戻します。

16ビット レジスタ アクセスが非分断操作であることに注意することが重要です。16ビット レジスタをアクセスする2命令間で割り込みが起き、割り込みコードがその16ビット タイマ/カウンタ レジスタの同じ若しくは他の何れかをアクセスすることによって一時レジスタを更新する場合、割り込み外のその後のアクセス結果は不正にされます。従って主コードと割り込みコードの両方が一時レジスタを更新するとき、主コードは16ビット アクセス中の割り込みを禁止しなければなりません。

次のコート例はTCNT1レシブスタ内容の非分断読み込み法を示します。同じ原理を使用することにより、OCR1A,OCR1B,ICR1のどの読 み込みも行えます。

```
アセンブリ言語プログラム例
RD_TCNT1:
                                                  ;現全割り込み許可フラグ(I)を保存
           IN
                 R18, SREG
           CLI
                                                  ;全割り込み禁止
                                                  ;TCNT1下位バイト取得(上位バイト⇒一時レジスタ)
                 R16, TCNT1L
           ΙN
                 R17, TCNT1H
                                                  ;TCNT1上位バイ取得(一時レジスタ)
           ΤN
           OUT
                 SREG, R18
                                                  ;全割り込み許可フラグ(I)を復帰
           RET
                                                  ;呼び出し元へ復帰
C言語プログラム例
unsigned int TIM16_Read_TCNT1(void)
   unsigned char sreg;
                                                  /* ステータス レシブスター時保存変数定義 */
                                                  /* TCNT1読み出し変数定義 */
   unsigned int i;
   sreg = SREG;
                                                  /* 現全割り込み許可フラグ(I)を保存 */
   CLI();
                                                  /* 全割り込み禁止 */
   i = TCNT1;
                                                  /* TCNT1値を取得 */
                                                  /* 全割り込み許可フラグ(I)を復帰 */
   SREG = sreg;
   return i;
                                                  /* TCNT1値で呼び出し元へ復帰 */
```

# 注: 5頁の「コート'例について」をご覧ください。

アセンブリ言語コート・例はR17:R16レシブスタ対にTCNT1値を戻します。

次のコート・例はTCNT1レシ、スタ内容の非分断書き込み法を示します。同じ原理を使用することにより、OCR1A,OCR1B,ICR1のどの書き 込みも行えます。

```
アセンブリ言語プログラム例
WR TCNT1:
           IN
                 R18, SREG
                                                  ;現全割り込み許可フラグ(I)を保存
                                                  ;全割り込み禁止
           CLI
                                                  ;TCNT1上位バイ設定(一時レジスタ)
           OUT
                 TCNT1H, R17
           OUT
                 TCNT1L, R16
                                                  ;TCNT1下位バイト設定(一時レジスタ⇒上位バイト)
           OUT
                 SREG, R18
                                                  ;全割り込み許可フラグ(I)を復帰
           RET
                                                  ;呼び出し元へ復帰
C言語プログラム例
void TIM16_Write_TCNT1(unsigned int i)
                                                  /* ステータス レシブスター時保存変数定義 */
   unsigned char sreg;
   unsigned int i;
                                                  /* TCNT1書き込み変数定義 */
   sreg = SREG;
                                                  /* 現全割り込み許可フラグ(I)を保存 */
   CLI();
                                                  /* 全割り込み禁止 */
   TCNT1 = i;
                                                  /* TCNT1値を設定 */
                                                  /* 全割り込み許可フラグ(I)を復帰 */
   SREG = sreg;
```

### 注: 5頁の「コート・例について」をご覧ください。

アセンブリ言語コート・例はR17:R16レシ、スタ対がTCNT1へ書かれるべき値を含むことが必要です。

#### 上位バイト一時レジスタの再使用

書かれる全レジスタについて上位バイトが同じ複数16ビット レジスタ書き込みなら、上位バイトは1度書かれることだけが必要です。 けれども 直前で記述した非分断操作の同じ規則が、この場合にも適用されることに注意してください。



### タイマ/カウンタのクロック

このタイマ/カウンタは内部または外部のクロック元によってクロック駆動できます。このクロック元はタイマ/カウンタ制御レシ、スタB(TCCR1B)に配置されたクロック選択(CS12~0)ビットによって制御されるクロック選択論理回路で選択されます。クロック元と前置分周器の詳細については58頁の「タイマ/カウンタ0とタイマ/カウンタ1の前置分周器」をご覧ください。

### 計数器部

16ビット タイマ/カウンタの主な部分は設定可能な16ビット双方向カウンタ部です。図41.はこのカウンタとその周辺の構成図を示します。



この16ビット カウンタはカウンタの上位8ビットを含むカウンタ上位(TCNT1H)と下位8ビットを含むカウンタ下位(TCNT1L)の2つの8ビット I/Oメモリ位置に配置されます。TCNT1HレジスタはCPUによる間接的なアクセスのみできます。CPUがTCNT1H I/O位置をアクセスするとき、CPUは上位バイト一時レジスタ(TEMP)をアクセスします。この一時レジスタはTCNT1Lが読まれる時にTCNT1H値で更新され、TCNT1Lが書かれる時にTCNT1Hは一時レジスタ値で更新されます。これは8ビット データ バス経由で1クロック周期内での16ビット カウンタ値全体の読み書きをCPUに許します。予測不能な結果を生じる、カウンタが計数中の時のTCNT1書き込みの特別な場合に注意することが重要です。この特別な場合はそれらが重要となる項目で記述されます。

使用した動作種別に依存して、カウンタは各タイマ/カウンタ クロック(clkT1)でリセット(\$0000)、増加(+1)、または減少(-1)されます。clkT1はクロック選択(CS12~0)ビットによって選択された内部または外部のクロック元から生成できます。クロック元が選択されない(CS12~0=000)時にカウンタは停止されます。けれどもTCNT1値はタイマ/カウンタ クロック(clkT1)が存在するしないに拘らず、CPUによってアクセスできます。CPU書き込みは全てのカウンタ解除や計数動作を無視します(上位優先権を持ちます)。

計数順序(方法)はタイマ/カウンタ制御レジ、スタA(TCCR1A)とタイマ/カウンタ制御レジ、スタB(TCCR1B)に配置された波形生成種別(WGM13~0) ビットの設定によって決定されます。これらはカウンタ動作(計数)方法と波形がOC1x比較出力に生成される方法間の接続に近いものです。進化した計数順序と波形生成についてより多くの詳細に対しては69頁の「動作種別」をご覧ください。

タイマ/カウンタ溢れ(TOV1)フラク゛はWGM13~0ビットによって選択された動作種別に従って設定(1)されます。TOV1はCPU割り込み発生に使用できます。

### 捕獲入力部

タイマ/カウンタは外部の出来事を捕獲でき、発生時間を示す時間印(タイマ/カウンタ値)を与える捕獲入力部と合体します。出来事または複数の出来事を示す外部信号はICP1ピンまたは代わりにアナロケ、比較器経由で印加できます。時間印はその後、周波数、デューティ比、印加された信号の他の特性の計算に使用できます。代わりに時間印は出来事の記録作成にも使用できます。

捕獲入力部は**図42**.で示される構成図によって図解されます。直接的な捕獲入力部の部分でない構成図の要素は青枠(<mark>訳注</mark>:原文は灰色背景)で示されます。レジ、スタとビット名での小文字の'n'はタイマ/カウンタ番号を示します。



捕獲起動入力(ICP1)ピン若しくは代わりにアナログ比較器出力(ACO)で論理レヘルの変化(出来事)が起き、その変化がエッジ検出器の設定を追認すると、捕獲が起動されます。捕獲が起動されると、カウンタ(TCNT1)の16ピット値が捕獲レジスタ(ICR1)に書かれます。捕獲割り込み要求フラグ(ICF1)はTCNT1値がICR1に複写されるのと同じシステム クロックで設定(1)されます。許可(I=1, TICIE1=1)ならば捕獲割り込み要求フラグは捕獲割り込みを発生します。ICF1は割り込みが実行されると自動的に解除(0)されます。代わりにこのI/O ビット位置に論理1を書くことによってソフトウェアでも解除(0)できます。

捕獲レジスタ(ICR1)の16ビット値読み込みは、初めに下位バイト(ICR1L)、その後に上位バイト(ICR1H)を読むことによって行われます。下位バイトが読まれる時に上位バイトが上位バイト一時レジスタ(TEMP)に複写されます。CPUがICR1H I/O位置を読むと、この一時レジスタをアクセスします。

ICR1はカウンタのTOP値定義にICR1を利用する波形生成種別を使用する時にだけ書けます。これらの場合、TOP値がICR1に書かれ得る前に波形生成種別(WGM13~0)ビットが設定されなければなりません。ICR1に書く時は下位バイトがICR1Lに書かれる前に、上位バイトがICR1H I/O位置に書かれなければなりません。

16ビット レジスタ アクセス法のより多くの情報については62頁の「16ビット レジスタのアクセス」を参照してください。

### 捕獲起動元

捕獲入力部用の主な起動元は捕獲起動入力(ICP1)ピンです。タイマ/カウンタ1は捕獲入力部用起動元としてアナログ比較器出力を代わりに使用できます。アナログ比較器はアナログ比較器制御/状態レジスタ(ACSR)のアナログ比較器捕獲起動許可(ACIC)ピットの設定(1)によって起動元として選択されます。起動元を変更することが捕獲を起動し得ることに気付いてください。従って捕獲割り込み要求フラグ(ICF1)は、その変更後に解除(0)されなければなりません。

捕獲起動入力(ICP1)ピンとアナログ比較器出力(ACO)の両入力は、T1ピン(58頁の図38.参照)についてと同じ技法を使用して採取されます。エッジ検出器も全く同じです。けれども雑音消去が許可されると、付加論理回路がエッシ<sup>\*</sup>検出器の前に挿入され、そして遅延を4システム クロック周期増やします。タイマ/カウンタがTOP値定義にICR1を使用する波形生成種別に設定されないなら、雑音消去器とエッシ<sup>\*</sup>検出器の入力が常に許可されることに注意してください。

捕獲入力はICP1ピンのポートを制御することによってソフトウェアで起動できます。

### 雑音消去器

雑音消去器は簡単なデジタル濾波器機構を使用することによって雑音耐性を改善します。雑音消去器の入力は4採取に渡って監視され、エッジ検出器によって使用される方向転換となる出力を変更するためには4回全てが同じでなければなりません。

雑音消去器はタイマ/カウンタ制御レシ、スタB(TCCR1B)の捕獲入力雑音消去許可(ICNC1)ビットの設定(1)によって許可されます。許可したとき、雑音消去器は入力に印加した変更からICR1の更新までに4システム クロック周期の追加遅延をもたらします。雑音消去器はシステムクロックを使用し、従って前置分周器によって影響されません。





### 捕獲入力の使用

捕獲入力機能を使用する主な要求(目的)は入って来る出来事に対して充分なプロセッサ能力を当てがうことです。2つの出来事間の時間が際どいとします。次の出来事が起こる前に捕獲した捕獲レジスタ(ICR1)の値をプロセッサが読めなかった場合、ICR1は新しい値で上書きされます。この場合、捕獲の結果は不正にされます。

捕獲割り込みを使用するとき、ICR1は割り込み処理ルーチンで可能な限り早く読まれるべきです。捕獲割り込みが相対的に高い優先順位であっても、最大割り込み応答時間は他の割り込み要求のどれかを扱うのに必要とされる最大クロック周期数に依存します。

動作中にTOP値(分解能)が積極的に変更されるとき、どの動作種別での捕獲入力部の使用も推奨されません。

外部信号のデューティ比測定は各捕獲後に起動端が変更されることを必要とします。検出端の変更はICR1が読まれてしまった後に可能な限り早く行われなければなりません。エッシ、の変更後、捕獲割り込み要求フラケ(ICF1)はソフトウェア(I/Oビット位置への論理1書き込み)によって解除(0)されなければなりません(訳補:エッシ、変更によってICF1が設定(1)されることを想定)。周波数のみの測定について、(割り込み処理が使用される場合)ICF1の解除(0)は必要とされません。

### 比較出力部

この16ビット比較器はTCNT1と比較レジスタ(OCR1x)を継続的に比較します。TCNT1とOCR1xが等しければ、比較器は一致を指示します。この一致は次のタイマ/カウンタ クロック周期で比較割り込み要求フラグ(OCF1x)を設定(1)します。許可(I=1,OCIE1x=1)なら、この比較割り込み要求フラグは比較割り込みを発生します。OCF1xは割り込みが実行されると自動的に解除(0)されます。代わりにOCF1xはこのI/Oビット位置に論理1を書くことによってソフトウェアで解除(0)できます。波形生成器は波形生成種別(WGM13~0)ビットと比較出力選択(COM1x1~0)ビットによって設定された動作種別に従った出力を生成するのにこの一致信号を使用します。TOPとBOTTOM信号は動作種別(69頁の「動作種別」参照)のレヾつかで両端値の特別な場合を扱うため、波形生成器によって使用されます。

比較A出力部の特殊な特性はタイマ/カウンタのTOP値(換言するとカウンタの分解能)定義を許します。カウンタの分解能に加え、TOP値は波形生成器によって生成された波形の周期時間を定義します。

図43.は比較出力部の構成図を示します。レシブスタとビット名での小文字の'n'はタイマ/カウンタ番号(タイマ/カウンタ1に対してはn=1)、小文字の'x'は比較出力部(AまたはB)を表します。直接的な比較出力部の部分でない構成図の要素は青枠(訳注:原文は灰色背景)で示されます。



OCR1xは12種類のパルス幅変調(PWM)のどれかを使用する時に2重緩衝化されます。標準動作と比較一致タイマ/カウンタ解除(CTC)動作については2重緩衝動作が禁止されます。2重緩衝動作は計数の流れのTOPまたはBOTTOMのどちらかに対してOCR1xレジスタの更新を同期化します。この同期化は奇数長、非対称PWMパルスの発生を防ぎ、それによってグリッチなしの出力を作成します。

OCR1xのアクセスは複雑なように思えますが決してそんなことはありません。2重緩衝動作が許可されるとCPUはOCR1x緩衝部をアクセスし、禁止されるとOCR1xレジ、スタを直接アクセスします。OCR1x(緩衝部またはレジ、スタ)の内容は書き込み操作によってのみ変更されます(タイマ/カウンタはTCNT1やICR1のようにOCR1xを自動的に更新しません)。従ってOCR1xは上位パイトー時レジ、スタ(TEMP)経由で読まれません。けれども他の16ピット レジ、スタをアクセスする時のように下位パイトを先に読むのは良い習慣です。OCR1x書き込みは16ピット全ての比較が継続的に行われるため、一時レジ、スタ経由で行われなければなりません。上位パイト(OCR1xH)が先に書かれなければなりません。上位パイト(OCR1xH)が先に書かれなければなりません。上位パイト(OCR1xH)が先に書かれなければなりません。上位パイト(OCR1xH)が方に優野であると、一時レジ、スタ内の)上位パイトは(下位パイト書き込みと)同じシステムクロック周期でOCR1x緩衝部またはOCR1xレジ、スタのどちらかに複写されます。

16ビット レジスタ アクセス法のより多くの情報については62頁の「16ビット レジスタのアクセス」を参照してください。

(<mark>訳注</mark>) ここでは比較nxレジスタ全体をOCRnx、OCRnxを構成する緩衝部分をOCRnx緩衝部、実際の比較に使用されるレジスタ本体部分をOCRnxレジスタとして記述しています。他の部分での記述でも特に必要がある場合はこの記述方法を適用します。

### 強制比較出力

非PWM波形生成動作での比較器の一致出力は強制変更(FOC1x)ビットに1を書くことによって強制(変更)できます。比較一致の強制は比較割り込み要求フラケ(OCF1x)の設定(1)やタイマ/カウンタの再設定/解除を行いませんが、OC1xピンは実際の比較一致が起きた場合と同様に更新されます(COM1x1~0ビット設定がOC1xピンの設定(1)、解除(0)、1/0交互のどれかを定義)。

#### TCNT1書き込みによる比較一致妨害

TCNT1への全てのCPU書き込みは、例えタイマ/カウンタが停止されていても、次のタイマ/カウンタクロック周期で起こるどんな比較一致をも妨げます。この特質はタイマ/カウンタクロックが許可されている時に、割り込みを起動することなく、TCNT1と同じ値に初期化されることをOCR1xに許します。

### 比較一致部の使用

どの動作種別でのTCNT1書き込みでも1タイマ/カウンタ クロック周期間、全ての比較一致を妨げるため、タイマ/カウンタが走行中であるかないかに拘らず、何れかの比較出力部を使用する場合、TCNT1を変更する時に危険を伴います。TCNT1に書かれた値がOCR1x値と同じ場合、比較一致は失われ(一致が発生せず)、不正な波形生成に終わります。可変TOP値のPWM動作でTOPに等しいTCNT1を書いてはいけません。(行った場合)TOPに対する比較一致は無視され、カウンタは\$FFFFへ(計数を)続けます。同様にカウンタが下降計数のとき、BOTTOMに等しいTCNT1値を書いてはいけません。

OC1xの初期設定はポート ピンに対するポート方向レジスタを出力に設定する前に行われるべきです。OC1x値を設定する一番簡単な方法は標準動作で強制変更(FOC1x)ストローブ ビットを使用することです。波形生成種別間を変更する時であっても、OC1x(内部)レジスタはその値を保ちます。

比較出力選択(COM1x1~0)ビットが比較値(OCR1x)と共に2重緩衝されないことに気付いてください。COM1x1~0ビットの変更は直ちに有効となります。





### 比較一致出力部

比較出力選択(COM1x1~0)ビットは2つの機能を持ちます。波形生成器は次の比較一致での比較出力(OC1x)状態の定義にCOM1x1~0ピットを使用します。次にCOM1x1~0ピットはOC1xピン出力元を制御します。図44.はCOM1x1~0ピット設定によって影響される論理回路の簡単化した図を示します。図のI/Oレジスタ、I/Oピット、I/Oピンは赤文字(訳注:原文は太字)で示されます。COM1x1~0ピットによって影響を及ぼされる標準I/Oポート制御レジスタ(PORTとDDR)の部分だけが示されます。OC1xの状態を参照するとき、その参照はOC1xピンでなく内部OC1xレジスタに対してです。システム リセットが起こると、OC1xレジスタは0にリセットされます。



COM1x1~0ビットのどちらかが設定(1)されると、標準I/Oポート機能は波形生成器からの比較出力(OC1x)によって無効にされます。けれどもOC1xピンの方向(入出力)はポート ピンに対するポート方向レジスタ(DDR)によって未だ制御されます。OC1xピンに対するポート方向レジスタのビット(DDR\_OC1x)はOC1x値がピンで見えるのに先立って出力として設定されなければなりません。このポートの交換機能は一般的に波形生成種別と無関係ですが、いくつかの例外があります。詳細については表44、表45、表46.を参照してください。

比較出力ピン論理回路の設計は出力が許可される前のOC1x状態の初期化を許します。いくつかのCOM1x1~0ビット設定が或る種の動作種別に対して予約されることに注意してください。74頁の「16ビット タイマ/カウンタ1用レジスタ」をご覧ください。

COM1x1~0ビットは捕獲入力部での何の効果もありません。

### 比較一致出力選択と波形生成

波形生成器は標準、CTC、PWM動作でCOM1x1~0ビットを違うふうに使用します。全動作種別に対してCOM1x1~0= $\frac{00}{0}$ 設定は次の比較一致で実行すべきOC1xレジスタの動きがないことを波形生成器へ告げます。非PWM動作での比較出力動作については74頁の表44.を参照してください。高速PWM動作については74頁の表45.、位相基準PWMと位相/周波数基準PWMについては74頁の表46.を参照してください。

COM1x1~0ビットの状態変更はこのビットが書かれた後の最初の比較一致で有効になります。非PWM動作について、この動作は強制変更(FOC1x)ストロープビットを使用することによって直ちに効果を得ることを強制できます。

## 動作種別

動作種別、換言するとタイマ/カウンタと比較出力ピンの動作は波形生成種別(WGM13~0)ビットと比較出力選択(COM1x1~0)ビットの組み合わせによって定義されます。比較出力選択ビットは計数順序(動作)に影響を及ぼしませんが、一方波形生成種別ピットは影響を及ぼします。COM1x1~0ビットは生成されたPWM出力が反転されるべきか、されないべきか(反転または非反転PWM)どちらかを制御します。非PWM動作に対してのCOM1x1~0ビットは比較一致で出力が解除(0)、設定(1)、1/0交互のどれにされるべきかを制御します。68頁の「比較一致出力部」をご覧ください。

タイミング情報の詳細については73頁の「タイマ/カウンタ1のタイミング」を参照してください。

#### 標準動作

最も単純な動作種別が標準動作(WGM13~0=0000)です。この動作種別での計数方向は常に上昇(+)で、カウンタの解除は実行されません。カウンタは16ビット最大値(MAX=\$FFFF)を通過すると単に範囲を超え、そして\$0000(BOTTOM)から再び始めます。通常動作でのタイマ/カウンタ溢れ(TOV1)フラケはTCNT1が\$0000になる時と同じタイマ/カウンタ クロック周期で設定(1)されます。この場合のTOV1フラケは設定(1)のみで解除(0)されないことを除いて第17ビットのようになります。けれどもTOV1フラケを自動的に解除(0)するタイマ/カウンタ1溢れ割り込みと組み合わせたタイマ/カウンタの分解能はソフトウェアによって増やせます。標準動作での考慮に特別な場合はなく、新しいカウンタ値は何時でも書けます。

捕獲入力部は標準動作での使用が容易です。けれども外部の事象間の最大間隔がタイマ/カウンタの分解能(16ビット長)を越えてはならないことに気付いてください。事象間の間隔が長すぎる場合、捕獲部に対して分解能を拡張するために、タイマ/カウンタ溢れ割り込みまたは前置分周器が使用されなければなりません。

比較出力部は与えられた或る時間に割り込みを生成するのに使用できます。標準動作で波形を生成するのに比較出力を使用するのは、それが大変多くのCPU時間を占有するため推奨されません。

### 比較一致タイマ/カウンタ解除(CTC)動作

比較一致タイマ/カウンタ解除(CTC)動作(WGM13~0=0100または1100)ではOCR1AまたはICR1がカウンタの分解能を操作するのに使用されます。CTC動作ではカウンタ(TCNT1)値がOCR1A(WGM13~0=4)またはICR1(WGM13~0=12)のどちらかと一致する時にカウンタが \$0000に解除されます。OCR1AまたはICR1はカウンタに対するTOP値、従って分解能も定義します。この動作種別はより大きい比較一致出力周波数の制御を許します。それは外部の出来事の計数操作も簡単にします。

CTC動作についてのタイミング図は**図45**.で示されます。カウンタ(TCNT1)値はOCR1AまたはICR1のどちらかで比較一致が起こるまで増加し、そしてその後にカウンタ(TCNT1)は解除(\$0000)されます。



TOP値を定義するのに使用されるレジスタに対してOCF1AまたはICF1のどちらかを使用することにより、カウンタ値がTOP値に到達する時毎に割り込みが生成できます。割り込みが許可されるなら、割り込み処理ルーチンはTOP値を更新するのに使用できます。けれども前置分周なしまたは低い前置分周値でカウンタが走行している時にBOTTOMと近い値にTOPを変更するのは、CTC動作が2重緩衝機能を持たないために注意して行わなければなりません。OCR1AまたはICR1に書かれた新しい値がTCNT1の現在値よりも低い(小さい)場合、カウンタは(その回の)比較一致を失います。その後のカウンタは比較一致が起こせるのに先立って、最大値(\$FFFF)へそして次に\$0000から始める計数をしなければならないでしょう。多くの場合でこの特性は好ましくありません。OCR1Aが2されるので、代替はTOPを定義するのにOCR1Aを用いる高速PWM動作(WGM13~0=1111)を使用することでしょう。

CTC動作で波形出力を生成するため、OC1A出力は比較出力選択(COM1A1~0)ビットを交互動作(=01)に設定することによって各比較一致での論理レベル交互切替に設定できます。OC1A値はそのピンに対するデータ方向が出力(DDR\_OC1A=1)に設定されない限り、ポートピンで見えないでしょう。生成された波形はOCR1Aが0(\$0000)に設定される時に $f_{OC1A}=f_{clk\_I/O}/2$ の最大周波数を得ます。生成波形周波数は次式によって定義されます。

$$f_{\text{OCnA}} = \frac{f_{\text{clk\_I/O}}}{2 \times \text{N} \times (1 + \text{OCRnA})}$$

変数Nは前置分周数(1,8,64,256,1024)を表します。

標準動作と同じように、タイマ/カウンタ溢れ割り込み要求(TOV1)フラグはカウンタがMAXから\$0000へ計数するのと同じタイマ/カウンタ クロック周期で設定(1)されます。





### 高速PWM動作

高速 $n^{\circ}$ ルス幅変調(PWM)動作(WGM13~0=0101,0110,0111,1110,1111)は高周波数PWM波形生成選択を提供します。高速PWMはそれが単一傾斜(鋸波)動作であることによって他のPWM動作と異なります。カウンタはBOTTOMからTOPまで計数し、その後BOTTOMから再び始めます。非反転比較出力動作(COM1x1~0=10)での比較出力(OC1x)はTCNT1とOCR1x間の比較一致で解除(0)され、BOTTOMで設定(1)されます。反転出力動作(COM1x1~0=11)の出力は比較一致で設定(1)され、BOTTOMで解除(0)されます。単一傾斜動作のため、高速PWM動作の動作周波数は両傾斜(三角波)動作を使用する位相基準や位相/周波数基準PWM動作よりも2倍高くできます。この高い周波数は電力調節、整流、D/A変換に対して高速PWM動作を都合よく適合させます。高い周波数は物理的に小さな外部部品(コイルやコンデンサ)を許し、従ってシステム総費用を削減します。

高速PWMのPWM分解能は8,9,10ビットに固定、若しくはOCR1AかICR1のどちらかによって定義できます。許された最小分解能は2 ビット(OCR1AまたはICR1が\$0003設定)、最大分解能は16ビット(OCR1AまたはICR1がMAX設定)です。ビットでのPWM分解能は次式を使用することによって計算できます。

高速PWM動作でのカウンタはカウンタ値が固定値\$00FF,\$01FF,\$03FF(WGM13~0=0101,0110,0111)、ICR1値(WGM13~0=1110)またはOCR1A値(WGM13~0=1111)のどれかと一致するまで増加されます。そしてカウンタは(一致の)次のタイマ/カウンタクロック周期で解除(\$0000)されます。高速PWM動作のタイミング図は図46.

 $R_{\text{FPWM}} = \frac{\log (\text{TOP} + 1)}{\log 2}$ 

で示されます。本図はOCR1AかICR1がTOPを定義するのに使用される時の高速PWM動作を示します。TCNT1値はタイシンが図で単一傾斜動作(鋸波)を表す折れ線がラフとして示されます。この図は非反転と反転のPWM出力を含みます。細い赤線はOCR1x値を示し、TCNT1値との交点(接点)がTCNT1とOCR1x間の比較一致を示します(訳注:図補正に伴い本行若干変更)。比較割り込み要求フラケ(OCF1x)は比較一致が起こると設定(1)されます。

タイマ/カウンタ溢れ割り込み要求(TOV1)フラケ はカウンタがTOPに到達する時毎に設定(1)されます。加えて、OCR1AかICR1のどちらかがTOP値を定義するのに使用されるとき、OCF1AまたはICF1割り込み要求フラケ はTOV1が設定(1)されるのと同じタイマ/カウンタクロック周期で設定(1)されます。これらの割り込みの1つが許可されるなら、その割り込み処理ルーチンはTOPと比較値を更新するのに使用できます。

TOP値を変更するとき、プログラムは新TOP値が全ての比較レジスタ値と等しいか大きいことを保証しなければなりません。TOP値が何れかの比較レジスタよりも小さな場合、TCNT1とそのOCR1 x間で比較一致は決して起きません。固定TOP はたけ思さる場合、近のOCR1 にまたしたと思う。



値を使用する場合、どのOCR1xが書かれる時も、未使用ビットが0で隠(に置換)されることに注意してください。

ICR1がTOP値を定義するのに使用されるとき、ICR1を更新する手順はOCR1Aの更新と異なります。ICR1は2重緩衝されません。これは前置分周なしまたは低い前置分周値でカウンタが走行している時にICR1が小さな値に変更される場合、書かれた新しいICR1値がTCNT1の現在値よりも小さくなる危険を意味します。その後の結果はカウンタが(その回の)TOP値での比較一致を失うことです。その後のカウンタは比較一致が起こせるのに先立って、MAX値(\$FFFF)へそして次に\$0000から始める計数をしなければならないでしょう。しかし、OCR1Aは2重緩衝されます。この特徴は何時でも書かれることをOCR1AのI/O位置に許します。OCR1A I/O位置が書かれると、書かれた値はOCR1A緩衝部に置かれます。OCR1A(比較)レジスタはその後にTCNT1がTOPと一致した次のタイマ/カウンタクロック周期にOCR1A緩衝部の値で更新されます。この更新はTCNT1の解除(\$0000)やTOV1の設定(1)と同じタイマ/カウンタクロック周期で行われます。

TOPを定義するのにICR1を使用することは決まったTOP値を使用する時に上手くいきます。ICR1を使用することにより、OC1AでのPWM出力を生成するためにOCR1Aが自由に使用できます。けれども基準PWM周波数が(TOP値を変更することによって)動的に変更される場合、OCR1Aが2重緩衝機能のため、TOPとしてOCR1Aを使用することは明らかに良い選択です。

高速PWM動作での比較部はOC1xピンでのPWM波形の生成を許します。COM1x1~0ビットを'10'に設定することは非反転PWM出力を作成し、反転PWM出力はCOM1x1~0を'11'に設定することで生成できます。74頁の表45.をご覧ください。実際のOC1x値はそのポート ピンに対するデータ方向が出力(DDR\_OC1x=1)として設定される場合にだけ見えるでしょう。PWM波形はTCNT1とOCR1x間の比較一致でOC1x(内部)レン゙スタを設定(1)(または解除(0))と、カウンタが解除(\$0000、TOPからBOTTOMへ変更)されるタイマ/カウンタ クロック周期でのOC1xレン゙スタを解除(0)(または設定(1))することによって生成されます。

PWM出力周波数は次式によって計算できます。変数Nは前置分周数(1,8,64,256,1024)を表します。 OCR1xの両端値は高速PWM動作でPWM波形出力を生成する時の特別な場合にあたります。OCR

 $f_{\text{OCnxPWM}} = \frac{f_{\text{clk\_I/O}}}{N \times (1 + \text{TOP})}$ 

1xがBOTTOM(\$0000)に等しく設定されると、出力はTOP+1 タイマ/カクンタ クロック周期毎の狭いスパイク(パルス)になるでしょう。TOPに等しいOCR1x設定は(COM1x1~0ビットによって設定される出力極性に依存して)定常的なLowまたはHigh出力に終わるでしょう。

高速PWM動作で(デューティ比50%)周波数の波形出力は比較一致毎に論理反転するOC1A設定(COM1A1 $\sim$ 0=01)によって達成できます。これはTOP値を定義するのにOCR1Aが使用される(WGM13 $\sim$ 0=1111)の場合にだけ適用されます。生成された波形はOCR1Aが 0(\$0000)に設定される時に $f_{\rm OC1A}=f_{\rm clk\_I/O}/2$ の最大周波数でしょう。この特性は高速PWM動作で比較出力部の2重緩衝機能が許可されることを除いて、CTC動作でのOC1A交互出力(COM1A1 $\sim$ 0=01)と同じです。

### 位相基準PWM動作

位相基準 $^\circ$ ルス幅変調(PWM)動作(WGM13 $^\circ$ 0=0001,0010,0011,1010,1011)は高分解能で正しい位相のPWM波形生成選択を提供します。位相基準PWM動作は両傾斜(三角波)動作を基準とした位相/周波数基準PWMと似ています。カウンタはBOTTOM(\$0000)からTOP $^\circ$ 、そしてその後にTOPからBOTTOM $^\circ$ を繰り返し計数します。非反転比較出力動作(COM1 $^\circ$ 1 $^\circ$ 10=10)での比較出力(OC1 $^\circ$ 1 $^\circ$ 20=11)での動作は逆にされます。両傾斜(三角波)動作は単一傾斜(鋸波)動作よりも低い最大動作周波数になります。けれども両傾斜(三角波)PWM動作の対称特性のため、これらの動作種別はモータ制御の応用に好まれます。

位相基準PWM動作のPWM分解能は8,9,10ビットに固定、若しくはOCR1AかICR1のどちらかによって定義できます。許された最小分解能は2ビット(OCR1AまたはICR1が\$0003設定)、最大分解能は16ビット(OCR1AまたはICR1がMAX設定)です。ビットでのPWM分解能は次式を使用することによって計算できます。

 $R_{\text{PCPWM}} = \frac{\log (\text{TOP} + 1)}{\log 2}$ 

位相基準PWM動作でのカウンタはカウンタ値が固定値\$00FF,\$01FF,\$03FF(WGM13~0=0001,0010,0011)、ICR1値(WGM13~0=1010)またはOCR1A値(WGM13~0=1011)のどれかと一致するまで増加されます。カウンタはTOPに到達したその時に計数方向を変更します。このTCNT1値は1タイマ/カウンタクロッ

ク周期間TOPと等しくなります。位相基準PWM動作のタイング図は**図47**.で示されます。本図はOCR1AかICR1がTOPを定義するのに使用される時の位相基準PWM動作を示します。TCNT1値はタイング図で両傾斜動作(三角波)を表す折れ線グラフとして示されます。この図は非反転と反転のPWM出力を含みます。細い赤線はOCR1x値を示し、TCNT1値との交点(接点)がTCNT1とOCR1x間の比較一致を示します(訳注:図補正に伴い本行若干変更)。比較割り込み要求フラグ(OCF1x)は比較一致が起こると設定(1)されます。



タイマ/カウンタ溢れ(TOV1)フラグ はカウンタがBOTTOMに到達する時毎に設定(1)されます。OCR1AかICR1のどちらかがTOP値を定義するのに使用されるとき、OCF1AまたはICF1割り込み要求フラグ はOCR1xレジスタが(TOPに於いて)2重緩衝値で更新されるのと同じタイマ/カウンタ クロック周期によって設定(1)されます。これらの割り込み要求フラグ はカウンタがTOPまたはBOTTOM値に到達する毎に割り込みを発生するのに使用できます。

TOP値を変更するとき、プログラムは新TOP値が全ての比較レジスタ値と等しいか大きいことを保証しなければなりません。TOP値が何れかの比較レジスタよりも小さな場合、TCNT1とそのOCR1x間で比較一致は決して起きません。固定TOP値を使用する場合、どのOCR1 xが書かれる時も、未使用ビットが0で隠(に置換)されることに注意してください。図47.で示される第3周期が図解するようにタイマ/カウンタが位相基準PWM動作で走行中にTOPを積極的に変更するのは、非対称出力で終わることが有り得ます。これに対する理由はOCR 1xレジスタの更新時に見出せます。OCR1x更新はTOPで起きるので、PWM周期はTOPで始まりそして終わります。これは下降傾斜長が直前のTOP値によって決定され、一方上昇傾斜長は新しいTOP値で決定されることを意味します。これら2つの値(TOP)が違う時にその周期の2つの傾斜長は異なるでしょう。この長さの相違が出力での非対称な結果を生じます。

タイマ/カウンタが走行中にTOP値を変更する場合、位相基準PWM動作の代わりに位相/周波数基準PWM動作を使用することが推奨されます。一定のTOP値を使用するとき、2つの動作種別間に現実的な違いはありません。

位相基準PWM動作での比較部はOC1xピンでのPWM波形の生成を許します。COM1x1~0ビットを'10'に設定することは非反転PWM 出力を作成し、反転PWM出力はCOM1x1~0を'11'に設定することで生成できます(74頁の表46.をご覧ください)。実際のOC1x値はそのポート ピンに対するデータ方向が出力(DDR\_OC1x=1)として設定される場合にだけ見えるでしょう。PWM波形はカウンタが増加する時のTCNT1とOCR1x間の比較一致でOC1x(内部)レジスタを設定(1)(または解除(0))と、カウンタが減少する時のTCNT1とOCR1x間の比較一致でOC1xレジスタを解除(0)(または設定(1))することによって生成されます。

位相基準PWMを使用する時の出力に対するPWM周波数は次式によって計算できます。変数Nは前置分周数(1,8,64,256,1024)を表します。

 $f_{\text{OCnxPCPWM}} = \frac{f_{\text{clk\_I/O}}}{2 \times N \times \text{TOP}}$ 

OCR1xの両端値は位相基準PWM動作でPWM波形出力を生成する時の特別な場合にあたります。非反転PWM動作ではOCR1xが BOTTOMに等しく設定されると出力は定常的なLow、TOPに等しく設定されると定常的なHighになるでしょう。反転PWMに対する出力は逆の論理値になります。TOP値定義にOCR1Aが使用され(WGM13 $\sim$ 0=1011)、COM1A1 $\sim$ 0=01なら、OC1A出力はデューティ比 50%で交互に変化します。





### 位相/周波数基準PWM動作

位相/周波数基準パルス幅変調(PWM)動作(WGM13 $\sim$ 0=1000,1001)は高分解能で正しい位相と周波数のPWM波形生成選択を提供します。位相/周波数基準PWM動作は両傾斜(三角波)動作を基準とした位相基準PWMと似ています。かかりはBOTTOM(\$0000)からTOP $\sim$ 、そしてその後にTOPからBOTTOM $\sim$ を繰り返し計数します。非反転比較出力動作(COM1x1 $\sim$ 0=10)での比較出力(OC1x)は上昇計数中のTCNT1とOCR1x間の比較一致で解除(0)され、下降計数中の比較一致で設定(1)されます。反転出力動作(COM1x1 $\sim$ 0=11)での動作は逆にされます。両傾斜(三角波)動作は単一傾斜(鋸波)動作よりも低い最大動作周波数になります。けれども両傾斜(三角波)PWM動作の対称特性のため、これらの動作種別はモータ制御の応用に好まれます。

位相基準と位相/周波数基準PWM動作間の主な違いはOCR1xレジスタがOCR1x緩衝部によって更新される時(<mark>訳補</mark>:TOPとBOTTO M)です(図47.と図48.参照)。

位相/周波数基準PWM動作のPWM分解能はOCR1AかICR1のどちらかで定義できます。許された最小分解能は2ビット(OCR1AまたはICR1が\$0003設定)、最大分解能は16ビット(OCR1AまたはICR1がMAX設定)です。ビットでのPWM分解能は次式を使用することによって計算できます。

$$R_{\rm PFCPWM} = \frac{\log (\text{TOP} + 1)}{\log 2}$$

位相/周波数基準PWM動作でのタイマ/カウンタはタイマ/カウンタ値がICR1値(WGM13~0=1000)かOCR1A値(WGM13~0=1001)のどちらかと一致するまで増加されます。カウンタはTOPに到達したその時に計数方向を変更します。このTCNT1値は1タイマ/カウンタクロック周期間、TOPと等しくなります。位相/周波数

基準PWM動作のタイシケ 図は**図48**.で示されます。この図はOCR1AかICR1がTOPを定義するのに使用される時の位相/周波数基準PWM動作を示します。TCNT1値はタイシケ 図で両傾斜動作(三角波)を表す折れ線グラフとして示されます。この図は非反転と反転のPWM出力を含みます。細い赤線はOCR1x値を示し、TCNT1値との交点(接点)がTCNT1とOCR1x間の比較一致を示します(訳注:図補正に伴い本行若干変更)。比較割り込み要求フラケ (OCF1x)は比較一致が起こると設定(1)されます。



タイマ/カウンタ溢れ(TOV1)フラグはOCR1xレシ、スタが(BOTTOMに於いて)2重緩衝値で更新されるのと同じタイマ/カウンタ クロック周期で設定(1)されます。OCR1AかICR1のどちらかがTOP値を定義するのに使用されるとき、OCF1AまたはICF1割り込み要求フラグはタイマ/カウンタがTOPに到達する時毎に設定(1)されます。これらの割り込み要求フラグはカウンタがTOPまたはBOTTOM値に到達する毎に割り込みを発生するのに使用できます。

TOP値を変更するとき、プログラムは新TOP値が全ての比較レジスタ値と等しいか大きいことを保証しなければなりません。TOP値が何れかの比較レジスタよりも小さな場合、TCNT1とそのOCR1x間で比較一致は決して起きません。

図48.が示すように、生成された出力は位相基準PWM動作と異なり、全ての周期で対称です。OCR1xレジスタがBOTTOMで更新されるため、上昇と下降の傾斜長は常に等しくなります。これが対称出力パルス、従って正しい周波数を与えます。

TOPを定義するのにICR1を使用することは決まったTOP値を使用する時に上手くいきます。ICR1を使用することにより、OC1AでのPWM出力を生成するためにOCR1Aが自由に使用できます。けれども基準PWM周波数が(TOP値を変更することによって)動的に変更される場合、OCR1Aが2重緩衝機能のため、TOPとしてOCR1Aを使用することは明らかに良い選択です。

位相/周波数基準PWM動作での比較部はOC1xピンでのPWM波形の生成を許します。COM1x1~0ビットを'10'に設定することは非反転PWM出力を作成し、反転PWM出力はCOM1x1~0を'11'に設定することで生成できます(74頁の表46.をご覧ください)。実際のOC1x値はそのポート ピンに対するデータ方向が出力(DDR\_OC1x=1)として設定される場合にだけ見えるでしょう。PWM波形はカウンタが増加する時のTCNT1とOCR1x間の比較一致でOC1x(内部)レジスタを設定(1)(または解除(0))と、カウンタが減少する時のTCNT1とOCR1x間の比較一致でOC1xレジスタを解除(0)(または設定(1))することによって生成されます。

位相/周波数基準PWMを使用する時の出力に対するPWM周波数は次式によって計算できます。 変数Nは前置分周数(1,8,64,256,1024)を表します。  $f_{\text{OCnxPFCPWM}} = \frac{f_{\text{clk\_I/O}}}{2 \times N \times \text{TOP}}$ 

OCR1xの両端値は位相/周波数基準PWM動作でPWM波形出力を生成する時の特別な場合にあたります。非反転PWM動作ではOCR1xがBOTTOMに等しく設定されると出力は定常的なLow、TOPに等しく設定されると定常的なHighになるでしょう。反転PWMに対する出力は逆の論理値になります。TOP値定義にOCR1Aが使用され(WGM13 $\sim$ 0 =1001)、COM1A1 $\sim$ 0=01なら、OC1A出力はデューティ比50%で交互に変化します。

# タイマ/カウンタのタイミング

このタイマ/カウンタは同期設計で、従ってタイマ/カウンタ クロック(clkT1)が下図のクロック許可信号として示されます。この図は割り込みフラグが設定(1)される時、そしてOCR1xレジスタがOCR1x緩衝部値で更新される時(2重緩衝を使用する動作種別のみ)の情報を含みます。図49.はOCF1xの設定についてのタイシング図を示します。



図50.は同じタイミングデータを示しますが、前置分周器が許可されています。



図51.は各動作種別でのTOP近辺の計数手順を示します。位相/周波数基準PWM動作使用時のOCR1xレジスタはBOTTOMで更新されます。タイミング図は同じになりますが、当然TOPはBOTTOMで、TOP-1はBOTTOM+1でなどのように置き換えられます。BOTTOMでTOV1を設定(1)する動作種別についても、同様な名称変更が適用されます。



図52.は同じタイミングデータを示しますが、前置分周器が許可されています。







# 16ビット タイマ/カウンタ1 用レジスタ

■ タイマ/カウンタ1制御レシ、スタA (Timer/Counter1 Control Register A) TCCR1A

| ピット         | 7      | 6      | 5      | 4      | 3     | 2     | 1     | 0     |        |
|-------------|--------|--------|--------|--------|-------|-------|-------|-------|--------|
| \$2F (\$4F) | COM1A1 | COM1A0 | COM1B1 | COM1B0 | FOC1A | FOC1B | WGM11 | WGM10 | TCCR1A |
| Read/Write  | R/W    | R/W    | R/W    | R/W    | W     | W     | R/W   | R/W   |        |
| 初期値         | 0      | 0      | 0      | 0      | 0     | 0     | 0     | 0     |        |

- ビット7,6 COM1A1,0:比較1A出力選択 (Compare Output Mode1A bit 1 and 0)
- ビット5,4 COM1B1,0:比較1B出力選択 (Compare Output Mode1B bit 1 and 0)

COM1A1~0とCOM1B1~0は各々OC1AとOC1B比較出力ピンの動作を制御します。COM1A1~0ビットの1つまたは両方が1を書かれると、OC1A出力はそのI/Oピンの通常ポート機能を無効にし、そのI/Oピンに接続されます。COM1B1~0ビットの1つまたは両方が1を書かれると、OC1B出力はそのI/Oピンの通常ポート機能を無効にし、そのI/Oピンに接続されます。けれども出力駆動部を許可するため、OC1AまたはOC1Bピンに対応するポート方向レジスタ(DDR)のビットが設定(1)されなければならないことに注意してください。

OC1AまたはOC1Bがピンに接続されるとき、COM1x1~0ビットの機能はWGM13~0ビット設定に依存します。**表44.**はWGM13~0ビットが標準動作またはCTC動作(つまり非PWM)に設定される時のCOM1x1~0ビット機能を示します。

# 表44. 非PWM動作での比較出力選択(注: xはAまたはB)

| COM1x1 | COM1x0 | 意味                      |
|--------|--------|-------------------------|
| 0      | 0      | 標準ポート動作(OC1x切断)         |
| 0      | 1      | 比較一致でOC1xピン トグル(交互)出力   |
| 1      | 0      | 比較一致でOC1xピン Lowレベル出力    |
| 1      | 1      | 比較一致でOC1xt°ン Highレヘブル出力 |

表45.はWGM13~0ビットが高速PWM動作に設定される時のCOM1x1~0ビット機能を示します。

#### 表45. 高速PWM動作での比較出力選択(注: xはAまたはB)

| COM1x1 | COM1x0 | 意味                                                                                       |
|--------|--------|------------------------------------------------------------------------------------------|
| 0      | 0      | 標準ポート動作 (OC1x切断)                                                                         |
| 0      | 1      | WGM13~0=1111 : 比較一致でOC1Aピン トグル(交互)出力、OC1Bは標準ポート動作(OC1B切断)<br>WGM13~0上記以外:標準ポート動作(OC1x切断) |
| 1      | 0      | 比較一致でLow、BOTTOMでHighをOC1xピンへ出力(非反転動作)                                                    |
| 1      | 1      | 比較一致でHigh、BOTTOMでLowをOC1xt°ンへ出力(反転動作)                                                    |

注: COM1x1が設定(1)され、OCR1xがTOPと等しい時に特別な状態が起きます。この状態での比較一致は無視されますが、BO TTOMでの設定(1)または解除(0)は実行されます。より多くの詳細については70頁の「高速PWM動作」をご覧ください。

表46.はWGM13~0ビットが位相基準または位相/周波数基準PWM動作に設定される時のCOM1x1~0ビット機能を示します。

# 表46. 位相基準または位相/周波数基準PWM動作での比較出力選択(注: xはAまたはB, Xは0または1)

| COM1x1 | COM1x0 | 意味                                                                                       |
|--------|--------|------------------------------------------------------------------------------------------|
| 0      | 0      | 標準ポート動作 (OC1x切断)                                                                         |
| 0      | 1      | WGM13~0=10X1 : 比較一致でOC1Aピン トグル(交互)出力、OC1Bは標準ポート動作(OC1B切断)<br>WGM13~0上記以外:標準ポート動作(OC1x切断) |
| 1      | 0      | 上昇計数時の比較一致でLow、下降計数時の比較一致でHighをOC1xt°ンへ出力                                                |
| 1      | 1      | 上昇計数時の比較一致でHigh、下降計数時の比較一致でLowをOC1xt°ンへ出力                                                |

注: COM1x1が設定(1)され、OCR1xがTOPと等しい時に特別な状態が起きます。より多くの詳細については71頁の「位相基準P WM動作」をご覧ください。

OCR1A BOTTOM

- ビット3 FOC1A: OC1A強制変更 (Force Output Compare 1A)
- ビット2 FOC1B: OC1B強制変更 (Force Output Compare 1B)

FOC1A/FOC1BビットはWGM13~0ビットが非PWM動作を指示する時だけ有効です。けれども将来のデバイスとの共通性を保証するため、PWM動作で扱う時にTCCR1Aが書かれる場合、これらのビットは0に設定されなければなりません。FOC1A/FOC1Bビットに論理1を書くと波形生成部で直ちに比較一致が強制されます。OC1x出力はCOM1x1~0ビット設定に従って変更されます。FOC1A/FOC1Bビットがストロープとして実行されることに注意してください。それによって強制された比較の効果を決めるのはCOM1x1~0ビットに存在する値です。

FOC1A/FOC1Bストローブは何れの割り込みの生成もTOPとしてOCR1Aを使用する比較一致タイマ解除(CTC)動作でのタイマ/カウンタの解除(\$0000)も行いません。

FOC1A/FOC1Bビットは常に0として読まれます。

■ ビット1,0 - WGM11,0: 波形生成種別 (Waveform Generation Mode bit 1 and 0)

タイマ/カウンタ制御レシ、スタB(TCCR1B)で得られるWGM13~2ビットと組み合わせたこれらのビットはカウンタの計数順序(方向)、最大計数 (TOP)値供給元、使用されるべき波形生成のどの形式かを制御します(表47.参照)。タイマ/カウンタ部によって支援される動作種別は標準動作(カウンタ)、比較一致タイマ/カウンタ解除(CTC)動作と3形式のパルス幅変調(PWM)動作です。69頁の「動作種別」をご覧ください。

| 表47. | 皮形生成種 | 別選択             |                  |                  |                       |        |              |             |
|------|-------|-----------------|------------------|------------------|-----------------------|--------|--------------|-------------|
| 番号   | WGM13 | WGM12<br>(CTC1) | WGM11<br>(PWM11) | WGM10<br>(PWM10) | タイマ/カウンタ動作種別          | TOP値   | OCR1x<br>更新時 | TOV1<br>設定時 |
| 0    | 0     | 0               | 0                | 0                | 標準動作                  | \$FFFF | 即時           | MAX         |
| 1    | 0     | 0               | 0                | 1                | 8ビット位相基準PWM動作         | \$00FF | TOP          | ВОТТОМ      |
| 2    | 0     | 0               | 1                | 0                | 9ビット位相基準PWM動作         | \$01FF | TOP          | BOTTOM      |
| 3    | 0     | 0               | 1                | 1                | 10ビット位相基準PWM動作        | \$03FF | TOP          | BOTTOM      |
| 4    | 0     | 1               | 0                | 0                | 比較一致タイマ/カウンタ解除(CTC)動作 | OCR1A  | 即時           | MAX         |
| 5    | 0     | 1               | 0                | 1                | 8ビット高速PWM動作           | \$00FF | ВОТТОМ       | TOP         |
| 6    | 0     | 1               | 1                | 0                | 9ビット高速PWM動作           | \$01FF | ВОТТОМ       | TOP         |
| 7    | 0     | 1               | 1                | 1                | 10ビット高速PWM動作          | \$03FF | ВОТТОМ       | TOP         |
| 8    | 1     | 0               | 0                | 0                | 位相/周波数基準PWM動作         | ICR1   | ВОТТОМ       | BOTTOM      |
| 9    | 1     | 0               | 0                | 1                | 位相/周波数基準PWM動作         | OCR1A  | ВОТТОМ       | BOTTOM      |
| 10   | 1     | 0               | 1                | 0                | 位相基準PWM動作             | ICR1   | TOP          | ВОТТОМ      |
| 11   | 1     | 0               | 1                | 1                | 位相基準PWM動作             | OCR1A  | TOP          | BOTTOM      |
| 12   | 1     | 1               | 0                | 0                | 比較一致タイマ/カウンタ解除(CTC)動作 | ICR1   | 即時           | MAX         |
| 13   | 1     | 1               | 0                | 1                | (予約)                  | _      | -            | _           |
| 14   | 1     | 1               | 1                | 0                | 高速PWM動作               | ICR1   | BOTTOM       | TOP         |

注: CTC1とPWM11~0ビット定義名は旧名です。WGM12~0定義を使用してください。しかし、これらのビットの機能と位置は旧版の タイマ/カウンタと一致します。

高速PWM動作





# ■ タイマ/カウンタ1制御レジスタB (Timer/Counter1 Control Register B) TCCR1B

| ピット         | 7     | 6     | 5 | 4     | 3     | 2    | 1    | 0    |        |
|-------------|-------|-------|---|-------|-------|------|------|------|--------|
| \$2E (\$4E) | ICNC1 | ICES1 | - | WGM13 | WGM12 | CS12 | CS11 | CS10 | TCCR1B |
| Read/Write  | R/W   | R/W   | R | R/W   | R/W   | R/W  | R/W  | R/W  |        |
| 初期値         | 0     | 0     | 0 | 0     | 0     | 0    | 0    | 0    |        |

#### ■ ビット7 - ICNC1: 捕獲起動入力1雑音消去許可 (Input Capture1 Noise Canceler)

このビットを(1に)設定することが捕獲起動入力雑音消去器を活性(有効)にします。雑音消去器が有効にされると、捕獲起動入力 (ICP1)ピンからの入力が濾波されます。この濾波機能はそれが出力を更新するのに、連続4回等しく評価されたICP1ピンの採取を必要とします。雑音消去器が許可されると、捕獲入力はそれによって4発振器(システム クロック)周期遅らされます。

#### ■ ビット6 - ICES1: 捕獲起動入力端選択 (Input Capture1 Edge Select)

このビットは出来事での捕獲を起動するのに使用される捕獲起動入力(ICP1)ピンのどちらかのエッジを選択します。ICES1ビットが<mark>0</mark>を書かれると起動動作として下降(負)端が使用され、ICES1ビットが1を書かれると上昇(正)端が捕獲を起動します。

捕獲がICES1設定に従って起動されると、カウンタ値が捕獲レシ、スタ(ICR1)に複写されます。この出来事は捕獲入力割り込み要求フラク (ICF1)も設定(1)し、そしてこれは、この割り込みが許可されていれば捕獲入力割り込みを起こすのに使用できます。

ICR1がTOP値として使用されると(TCCR1AとTCCR1Bに配置されたWGM13~0ピットの記述をご覧ください)、ICP1が切り離され、従って捕獲入力機能は禁止されます。

#### ■ ビット5 - Res: 予約 (Reserved)

このビットは将来の使用に対して予約されています。将来のデバイスとの共通性を保つため、TCCR1Bが書かれるとき、このビットは<mark>0</mark>を書かれなければなりません。

#### ■ ビット4,3 - WGM13,2:波形生成種別 (Waveform Generation Mode bit 3 and 2)

TCCR1AのWGM11~0ビット記述をご覧ください。

# ■ ビット2~0 - CS12~0: クロック選択1 (Clock Select1, bit 2,1 and 0)

この3つのクロック選択ビットはタイマ/カウンタ(TCNT1)によって使用されるべきクロック元を選択します。 **図49**.と**図50**.をご覧ください。

タイマ/カウンタ1に対して外部ピン(クロック)動作が使用される場合、例えT1ピンが出力として設定されても、T1ピンの遷移はカウンタをクロック駆動します。この特性はソフトウェアに計数の制御を許します。

| 表48. タイ | 表48. タイマ/カウンタ1入力クロック選択 |      |                                   |  |  |  |  |  |  |  |
|---------|------------------------|------|-----------------------------------|--|--|--|--|--|--|--|
| CS12    | CS11                   | CS10 | 意味                                |  |  |  |  |  |  |  |
| 0       | 0                      | 0    | 停止(タイマ/カウンタ1動作停止)                 |  |  |  |  |  |  |  |
| 0       | 0                      | 1    | clk <sub>I/O</sub> (前置分周なし)       |  |  |  |  |  |  |  |
| 0       | 1                      | 0    | clk <sub>I/O</sub> /8 (8分周)       |  |  |  |  |  |  |  |
| 0       | 1                      | 1    | clk <sub>I/O</sub> /64 (64分周)     |  |  |  |  |  |  |  |
| 1       | 0                      | 0    | clk <sub>I/O</sub> /256 (256分周)   |  |  |  |  |  |  |  |
| 1       | 0                      | 1    | clk <sub>I/O</sub> /1024 (1024分周) |  |  |  |  |  |  |  |
| 1       | 1                      | 0    | T1ピンの下降端 (外部クロック)                 |  |  |  |  |  |  |  |
| 1       | 1                      | 1    | T1ピンの上昇端 (外部クロック)                 |  |  |  |  |  |  |  |

#### ■ タイマ/カウンタ1 (Timer/Counter1) TCNT1H.TCNT1L (TCNT1)

|             | (1111101) 00 |     |     |     | ,   |     |     |       |        |
|-------------|--------------|-----|-----|-----|-----|-----|-----|-------|--------|
| ピット         | 15           | 14  | 13  | 12  | 11  | 10  | 9   | 8     | _      |
| \$2D (\$4D) | (MSB)        |     |     |     |     |     |     |       | TCNT1H |
| Read/Write  | R/W          | R/W | R/W | R/W | R/W | R/W | R/W | R/W   |        |
| 初期値         | 0            | 0   | 0   | 0   | 0   | 0   | 0   | 0     |        |
| ピット         | 7            | 6   | 5   | 4   | 3   | 2   | 1   | 0     |        |
| \$2C (\$4C) |              |     |     |     |     |     |     | (LSB) | TCNT1L |
| Read/Write  | R/W          | R/W | R/W | R/W | R/W | R/W | R/W | R/W   |        |
| 初期値         | 0            | 0   | 0   | 0   | 0   | 0   | 0   | 0     |        |
|             |              |     |     |     |     |     |     |       |        |

この2つのタイマ/カウンタ I/O位置(TCNT1HとTCNT1Lを合わせたTCNT1)は、読み書き両方についてタイマ/カウンタ部の16ビット カウンタに直接アクセスします。CPUがこれらのレジ、スタをアクセスする時に上位と下位の両バイトが同時に読み書きされるのを保証するため、このアクセスは8ビット上位バイトー時レジ、スタ(TEMP)を使用して実行されます。この一時レジ、スタは他の全ての16ビット レジ、スタによって共用されます。62頁の「16ビット レジ、スタのアクセス」をご覧ください。

カウンタが走行中にカウンタ(TCNT1)を変更することはOCR1xの1つとTCNT1間の比較一致消失の危険を誘発します。

TCNT1への書き込みは全ての比較部に対して次のタイマ/カウンタ クロックでの比較一致を妨害(除去)します。

# ■ タイマ/カウンタ1 比較Aレジスタ (Timer/Counter1 Output Compare Register A) OCR1AH, OCR1AL (OCR1A)

| ピット         | 15    | 14  | 13  | 12  | 11  | 10  | 9   | 8     |        |
|-------------|-------|-----|-----|-----|-----|-----|-----|-------|--------|
| \$2B (\$4B) | (MSB) |     |     |     |     |     |     |       | OCR1AH |
| Read/Write  | R/W   | R/W | R/W | R/W | R/W | R/W | R/W | R/W   |        |
| 初期値         | 0     | 0   | 0   | 0   | 0   | 0   | 0   | 0     |        |
| ピット         | 7     | 6   | 5   | 4   | 3   | 2   | 1   | 0     |        |
| \$2A (\$4A) |       |     |     |     |     |     |     | (LSB) | OCR1AL |
| Read/Write  | R/W   | R/W | R/W | R/W | R/W | R/W | R/W | R/W   |        |
| 初期値         | 0     | 0   | 0   | 0   | 0   | 0   | 0   | 0     |        |

# ■ タイマ/カウンタ1 比較Bレジスタ (Timer/Counter1 Output Compare Register B) OCR1BH,OCR1BL (OCR1B)

|             |       |     |     | -   | -   | ,   |     |       | ,      |
|-------------|-------|-----|-----|-----|-----|-----|-----|-------|--------|
| ピット         | 15    | 14  | 13  | 12  | 11  | 10  | 9   | 8     | _      |
| \$29 (\$49) | (MSB) |     |     |     |     |     |     |       | OCR1BH |
| Read/Write  | R/W   | R/W | R/W | R/W | R/W | R/W | R/W | R/W   |        |
| 初期値         | 0     | 0   | 0   | 0   | 0   | 0   | 0   | 0     |        |
| ピット         | 7     | 6   | 5   | 4   | 3   | 2   | 1   | 0     |        |
| \$28 (\$48) |       |     |     |     |     |     |     | (LSB) | OCR1BL |
| Read/Write  | R/W   | R/W | R/W | R/W | R/W | R/W | R/W | R/W   |        |
| 初期値         | 0     | 0   | 0   | 0   | 0   | 0   | 0   | 0     |        |
|             |       |     |     |     |     |     |     |       |        |

この比較レシ、スタは継続的にカウンタ(TCNT1)値と比較される16ビット値を含みます。一致は比較一致割り込みやOC1xピンでの波形出力を生成するのに使用できます。

この比較レジスタは容量16ビットです。CPUがこれらのレジスタへ書く時に上位と下位の両バイが同時に書かれるのを保証するため、このアクセスは8ビット上位バイト一時レジスタ(TEMP)を使用して実行されます。この一時レジスタは他の全ての16ビット レジスタによって共用されます。62頁の「16ビット レジスタのアクセス」をご覧ください。

# ■ タイマ/カウンタ1 捕獲レシ スタ (Timer/Counter1 Input Capture Register) ICR1H,ICR1L (ICR1)

|             |       |     |     |     | _   |     |     |       |       |
|-------------|-------|-----|-----|-----|-----|-----|-----|-------|-------|
| ピット         | 15    | 14  | 13  | 12  | 11  | 10  | 9   | 8     |       |
| \$27 (\$47) | (MSB) |     |     |     |     |     |     |       | ICR1H |
| Read/Write  | R/W   | R/W | R/W | R/W | R/W | R/W | R/W | R/W   |       |
| 初期値         | 0     | 0   | 0   | 0   | 0   | 0   | 0   | 0     |       |
| ピット         | 7     | 6   | 5   | 4   | 3   | 2   | 1   | 0     | _     |
| \$26 (\$46) |       |     |     |     |     |     |     | (LSB) | ICR1L |
| Read/Write  | R/W   | R/W | R/W | R/W | R/W | R/W | R/W | R/W   |       |
| 初期値         | 0     | 0   | 0   | 0   | 0   | 0   | 0   | 0     |       |
|             |       |     |     |     |     |     |     |       |       |

この捕獲レシ、スタはICP1ピン(またはタイマ/カウンタ1については任意のアナログ・比較器出力)で出来事が起こる毎にカウンタ(TCNT1)値で更新されます。この捕獲レシ、スタはタイマ/カウンタのTOP値を定義するのに使用できます。

この捕獲レジスタは容量が16ビットです。CPUがこれらのレジスタをアクセスする時に上位と下位の両バイが同時に読まれるのを保証するため、このアクセスは8ビット上位バイト一時レジスタ(TEMP)を使用して実行されます。この一時レジスタは他の全ての16ビット レジスタによって共用されます。62頁の「16ビット レジスタのアクセス」をご覧ください。





# ■ タイマ/カウンタ割り込み許可レシ、スタ (Timer/Counter Interrupt Mask Register) TIMSK

| ピット         | 7     | 6     | 5      | 4      | 3      | 2     | 1     | 0     |       |
|-------------|-------|-------|--------|--------|--------|-------|-------|-------|-------|
| \$39 (\$59) | OCIE2 | TOIE2 | TICIE1 | OCIE1A | OCIE1B | TOIE1 | OCIE0 | TOIE0 | TIMSK |
| Read/Write  | R/W   | R/W   | R/W    | R/W    | R/W    | R/W   | R/W   | R/W   |       |
| 初期値         | 0     | 0     | 0      | 0      | 0      | 0     | 0     | 0     |       |

注: このレシ、スタは様々なタイマ/カウンタ用割り込み制御ビットを含みますが、タイマ/カウンタ1だけがこの項で記述されます。残りのビットは各々のタイマ/カウンタ項で記述されます。

■ ビット5 - TICIE1: タイマ/カウンタ1捕獲割り込み許可 (Timer/Counter1 Input Capture Interrupt Enable)

このビットが1を書かれて、ステーータス レジスタ(SREG)の全割り込み許可(I)ビットが設定(1)されると、タイマ/カウンタ1捕獲割り込みが許可されます。タイマ/カウンタ割り込み要求フラグレジスタ(TIFR)に配置された捕獲割り込み要求フラグ(ICF1)が設定(1)されると、対応する割り込みベクタ(28頁の「割り込み」参照)が実行されます。

■ ビット4 - OCIE1A: タイマ/カウンタ1比較A割り込み許可 (Timer/Counterl Output Compare A Match Interrupt Enable)

このビットが1を書かれて、ステータス レジスタ(SREG)の全割り込み許可(I)ビットが設定(1)されると、タイマ/カウンタ1比較A一致割り込みが許可されます。タイマ/カウンタ割り込み要求フラグレジスタ(TIFR)に配置された比較1A割り込み要求フラグ(OCF1A)が設定(1)されると、対応する割り込みベクタ(28頁の「割り込み」参照)が実行されます。

■ ビット3 - OCIE1B: タイマ/カウンタ1比較B割り込み許可 (Timer/Counter1 Output Compare B Match Interrupt Enable)

このビットが1を書かれて、ステータス レジスタ(SREG)の全割り込み許可(I)ビットが設定(1)されると、タイマ/カウンタ1比較B一致割り込みが許可されます。タイマ/カウンタ割り込み要求フラグレジスタ(TIFR)に配置された比較1B割り込み要求フラグ(OCF1B)が設定(1)されると、対応する割り込みベクタ(28頁の「割り込み」参照)が実行されます。

■ ビット2 - TOIE1: タイマ/カウンタ1溢れ割り込み許可 (Timer/Counterl Overflow Interrupt Enable)

このビットが1を書かれて、ステータス レジスタ(SREG)の全割り込み許可(I)ビットが設定(1)されると、タイマ/カウンタ1溢れ割り込みが許可されます。タイマ/カウンタ割り込み要求フラグレジスタ(TIFR)に配置されたタイマ/カウンタ1溢れ割り込み要求フラグ(TOV1)が設定(1)されると、対応する割り込みベクタ(28頁の「割り込み」参照)が実行されます。

■ タイマ/カウンタ割り込み要求フラク゛レジスタ (Timer/Counter Interrupt Flag Register) TIFR

| ピット         | 7    | 6    | 5    | 4     | 3     | 2    | 1    | 0    |      |
|-------------|------|------|------|-------|-------|------|------|------|------|
| \$38 (\$58) | OCF2 | TOV2 | ICF1 | OCF1A | OCF1B | TOV1 | OCF0 | TOV0 | TIFR |
| Read/Write  | R/W  | R/W  | R/W  | R/W   | R/W   | R/W  | R/W  | R/W  |      |
| 初期値         | 0    | 0    | 0    | 0     | 0     | 0    | 0    | 0    |      |

注: このレシ、スタは様々なタイマ/カウンタ用割り込み制御ビットを含みますが、タイマ/カウンタ1だけがこの項で記述されます。残りのビットは各々のタイマ/カウンタ項で記述されます。

■ ビット5 - ICF1: タイマ/カウンタ1捕獲割り込み要求フラグ(Timer/Conter1, Input Capture Flag)

ICP1ピンに捕獲の事象が起こると、このフラグが設定(1)されます。捕獲レジスタ(ICR1)が $WGM13\sim0$ によってTOP値として設定されると、ICF1フラグはカウンタがTOP値に到達する時に設定(1)されます。

捕獲割り込み  $^{\prime}$  クタが実行されると、ICF1は自動的に解除 (0) されます。代わりにこの t 、t かん置へ論理 t を書くことによっても ICF1 は解除 (0) できます。

■ ビット4 - OCF1A: タイマ/カウンタ1比較A割り込み要求フラグ(Timer/Conterl, Output Compare A Match Flag)

このフラグはカウンタ(TCNT1)値が比較Aレジスタ(OCR1A)と一致した後(次)のタイマ/カウンタ クロック周期で設定(1)されます。

強制的な比較出力(FOC1A)ストローブがOCF1Aフラグを設定(1)しないことに注意してください。

比較A一致割り込みベクタが実行されると、OCF1Aは自動的に解除(0)されます。代わりにこのビット位置へ論理1を書くことによっても OCF1Aは解除(0)できます。

■ ビット3 - OCF1B: タイマ/カウンタ1比較B割り込み要求フラグ(Timer/Conter1, Output Compare B Match Flag)

このフラグはカウンタ(TCNT1)値が比較Bレジスタ(OCR1B)と一致した後(次)のタイマ/カウンタ クロック周期で設定(1)されます。

強制的な比較出力(FOC1B)ストローブがOCF1Bフラグを設定(1)しないことに注意してください。

比較B一致割り込み  $^{\prime}$  クタが実行されると、OCF1Bは自動的に解除 (0) されます。代わりにこの  $^{\prime}$  ット位置へ論理1を書くことによっても OCF1Bは解除 (0) できます。

■ ビット2 - TOV1: タイマ/カウンタ1溢れ割り込み要求フラグ(Timer/Counter1 Overflow Flag)

このフラグの(1)設定はWGM13~0ビット設定に依存します。標準またはCTC動作でのTOV1フラグはタイマ/カウンタ1溢れ時に設定(1)されます。他のWGM13~0ビット設定を使用する時のTOV1フラグ動作については75頁の表47.を参照してください。

タイマ/カウンタ1溢れ割り込み、ブクタが実行されると、TOV1は自動的に解除(0)されます。代わりにこのビット位置へ論理1を書くことによってもTOV1は解除(0)できます。

# 8ビット タイマ/カウンタ2 (PWM, 非同期動作付き)

タイマ/カウンタ2は単一比較部付きの汎用8ビット タイマ/カウンタ部です。主な特徴は次の通りです。

- 単一比較部付き計数器
- 比較一致でのタイマ/カウンタ解除(自動再設定)
- グリッチなしで正しい位相のパルス幅変調器 (PWM)
- 周波数発生器
- クロック用10ビット前置分周器
- 溢れと比較一致割り込み (TOV2とOCF2)
- I/O(システム)クロックに依存しない時計用外部32kHzクリスタルからのクロック駆動可能

# 概要

この8ビット タイマ/カウンタの簡単化した構成図は**図53**.で示されます。I/Oピンの実際の配置については2頁の「**ピン配置**」を参照してください。CPUがアクセス可能な(I/OビットとI/Oピンを含む)I/Oレジスタは赤文字(**訳注**:原文は太字)で示されます。デバイス仕様のI/Oレジスタとビット位置は87頁の「8ビット タイマ/カウンタ2用レジスタ」で一覧されます。



#### 関係レジスタ

タイマ/カウンタ(TCNT2)と比較レシ、スタ(OCR2)は8ピットのレシ、スタです。割り込み要求信号はタイマ/カウンタ割り込み要求レシ、スタ(TIFR)で全て見えます。全ての割り込みはタイマ/カウンタ割り込み許可レシ、スタ(TIMSK)で個別に遮蔽(禁止)されます。TIFRとTIMSKはこれらのレシ、スタが他のタイマ/カウンタ部によって共用されるため、この図で示されません。

このタイマ/カウンタは内部的、前置分周器経由、または本項内後ろで詳述されるようにTOSC1/2ピンから非同期にクロック駆動されます。 非同期動作は非同期状態レシ、スタ(ASSR)によって制御されます。クロック選択論理部はタイマ/カウンタが値を増加(または減少)するのに使用するクロック元を制御します。クロック元が選択されないとき、このタイマ/カウンタは動きません。クロック選択論理部からの出力はタイマ/カウンタクロック(clk<sub>T2</sub>)として参照されます。

2重緩衝化した比較レジスタ(OCR2)はタイマ/カウンタ値と常に比較されます。この比較結果は比較出力(OC2)ピンでPWMまたは可変周波数出力を生成するための波形生成器によって使用できます。詳細については81頁の「比較出力部」をご覧ください。この比較一致発生は比較出力割り込み要求の発生に使用できる比較一致割り込み要求フラグ(OCF2)も設定(1)します。

#### 定義

本資料でのレシ、スタとヒット参照の多くは一般形で書かれます。小文字の'n' はタイマ/カウンタ番号、この場合は2で置き換えます。けれどもプログラムでレシ、スタまたはヒット定義に使用する時は正確な形式が使用されなければなりません(例えばタイマ/カウンタ2のカウンタ値のアクセスに対してのTCNT2のように)。表49.の定義は本資料を通して広範囲に渡って使用されます。

| 表49. 用語句 | 表49. 用語定義                                                            |  |  |  |  |  |  |  |
|----------|----------------------------------------------------------------------|--|--|--|--|--|--|--|
| 用語意味     |                                                                      |  |  |  |  |  |  |  |
| BOTTOM   | タイマ/カウンタが\$00に到達した時。                                                 |  |  |  |  |  |  |  |
| MAX      | タイマ/カウンタが\$FF(255)に到達した時。                                            |  |  |  |  |  |  |  |
| ТОР      | タイマ/カウンタが指定された固定値(\$FF)<br>またはOCR2値に到達した時。この指<br>定(TOP)値は動作種別に依存します。 |  |  |  |  |  |  |  |





# タイマ/カウンタのクロック

このタイマ/カウンタは内部同期または外部非同期クロック元によってクロック駆動できます。既定のクロック元(clk<sub>T2</sub>)はMCUクロック(clk<sub>I/O</sub>)と同じです。非同期状態レジスタ(ASSR)の非同期動作許可(AS2)ビットが論理1を書かれると、クロック元はTOSC1とTOSC2に接続されたタイマ/カウンタ用発振器から取得されます。非同期動作の詳細については90頁の「非同期状態レジスタ(ASSR)」をご覧ください。クロック元と前置分周器の詳細については92頁の「タイマ/カウンタ2の前置分周器」をご覧ください。

# 計数器部

8ビット タイマ/カウンタの主な部分は設定可能な双方向カウンタ部です。図54.は、このカウンタとその周辺環境の構成図を示します。



使用した動作種別に依存して、カウンタは各タイマ/カウンタ クロック(clkT2)で解除(\$00)、増加(+1)、または減少(-1)されます。clkT2はクロック選択(CS22~0)ビットによって選択された内部または外部のクロック元から生成できます。クロック元が選択されない(CS22~0=000)時にタイマ/カウンタは停止されます。けれどもTCNT2値はタイマ/カウンタ クロック(clkT2)が存在するしないに拘らず、CPUによってアクセスできます。CPU書き込みは全てのカウンタ解除や計数動作を無視します(上位優先権を持ちます)。

計数順序(方法)はタイマ/カウンタ制御レシ、スタ(TCCR2)に配置された波形生成種別(WGM21~0)ビットの設定によって決定されます。これらはカウンタ動作(計数)方法とOC2比較出力に生成される方法間の接続に近いものです。進化した計数順序と波形生成についてより多くの詳細に関しては83頁の「動作種別」をご覧ください。

タイマ/カウンタ溢れ(TOV2)フラグはWGM21~0ビットによって選択された動作種別に従って設定(1)されます。TOV2はCPU割り込み発生に使用できます。

# 比較出力部

この8ビット比較器はTCNT2と比較レジスタ(OCR2)を継続的に比較します。TCNT2とOCR2が等しければ比較器は一致を指示します。この一致は次のタイマ/カウンタ クロック周期で比較割り込み要求フラグ(OCF2)を設定(1)します。許可(I=1, OCIE2=1)なら、この比較割り込み要求フラグは比較割り込みを発生します。OCF2は割り込みが実行されると自動的に解除(0)されます。代わりにOCF2はこのビット位

置に論理1を書くことによってソフトウェアでも解除(0)できます。波形生成器は波形生成種別(WGM21~0)ビットと比較出力選択(COM21~0)ビットによって設定された動作種別に従った出力を生成するのにこの一致信号を使用します。MAXとBOTTOM信号は動作種別(83頁の「動作種別」参照)のいくつかで両端値の特別な場合を扱うため、波形生成器によって使用されます。

#### 図55.は比較出力部の構成図を示します。

OCR2はパルス幅変調(PWM)の何れかを使用する時に2重緩衝化されます。標準動作と比較一致タイマ/カウンタ解除(CTC)動作に対しては2重緩衝動作が禁止されます。2重緩衝動作は計数の流れのTOPまたはBOTTOMのどちらかに対してOCR2レジスタ更新を同期化します。この同期化は奇数長、非対称PWMパルスの発生を防ぎ、それによってグリッチなしの出力を作成します。

OCR2のアクセスは複雑なように思えますが決してそんなことはありません。2重緩衝動作が許可されるとCPUはOCR2緩衝部をアクセスし、禁止されるとOCR2レジスタを直接アクセスします。



#### 強制比較出力

非PWM波形生成動作での比較器の一致出力は強制変更(FOC2)ビットに1を書くことによって強制(変更)できます。比較一致の強制は比較割り込み要求フラケ(OCF2)の設定(1)やタイマ/カウンタの再設定/解除を行いませんが、OC2ピンは実際の比較一致が起きた場合と同様に更新されます(COM21~0ピット設定がOC2 ピンの設定(1)、解除(0)、1/0交互のどれかを定義)。

# TCNT2書き込みによる比較一致妨害

TCNT2への全てのCPU書き込みは、例えタイマ/カウンタが停止されていても、次のタイマ/カウンタクロック周期で起こるどんな比較一致をも妨げます。この特質はタイマ/カウンタクロックが許可されている時に割り込みを起動することなく、TCNT2と同じ値に初期化されることをOCR2に許します。

# 比較一致部の使用

どの動作種別でのTCNT2書き込みでも1タイマ/カウンタ クロック周期間、全ての比較一致を妨げるため、タイマ/カウンタが走行中であるかないかに拘らず、比較出力部を使用する場合、TCNT2を変更する時に危険を伴います。TCNT2に書かれた値がOCR2値と等しい場合、比較一致は失われ(一致が発生せず)、不正な波形生成に終わります。同様にタイマ/カウンタが下降計数のとき、BOTTOMに等しいTCNT2値を書いてはいけません。

OC2の初期設定はポート ピンに対するポート方向レジスタを出力に設定する前に行われるべきです。OC2値を設定する一番簡単な方法は標準動作で強制変更(FOC2)ストローブ ビットを使用することです。波形生成動作種別間を変更する時であっても、OC2(内部)レジスタはその値を保ちます。

比較出力選択(COM21~0)ビットが比較値(OCR2)と共に2重緩衝されないことに気付いてください。COM21~0ビットの変更は直ちに有効となります。





# 比較一致出力部

比較出力選択( $COM21\sim0$ )ビットは2つの機能を持ちます。波形生成器は次の比較一致での比較出力(OC2)状態定義に $COM21\sim0$  ビットを使用します。また $COM21\sim0$ ビットはOC2ビッ出力元を制御します。図56.は $COM21\sim0$ ビット設定によって影響を及ぼされる論理回路の簡単化した図を示します。図のI/Oレジスタ、I/Oビット、I/Oビット、I/Oビッとは赤文字( $\mathbf{R}$ 注:原文は太字)で示されます。 $COM21\sim0$ ビットによって影響を及ぼされる標準I/Oボート制御レジスタ( $\mathbf{PORT}$ と $\mathbf{DDR}$ )の部分だけが示されます。 $\mathbf{OC2}$ の状態を参照するとき、その参照は $\mathbf{OC2}$  ビッでなく内部 $\mathbf{OC2}$ レジスタに対してです。



COM21~0ビットのどちらかが設定(1)されると、標準I/Oポート機能は波形生成器からの比較出力(OC2)によって無効にされます。けれどもOC2ピンの方向(入出力)はポート ピンに対するポート方向レジスタ(DDR)によって未だ制御されます。OC2ピンに対するポート方向レジスタのビット(DDR\_OC2)はOC2値がピンで見えるのに先立って出力として設定されなければなりません。このポートの交換機能は波形生成種別と無関係です。

比較出力ピン論理回路の設計は出力が許可される前のOC2状態の初期化を許します。いくつかのCOM21~0ビット設定が或る種の動作種別に対して予約されることに注意してください。87頁の「8ビット タイマ/カウンタ2用レジスタ」をご覧ください。

# 比較一致出力選択と波形生成

波形生成器は標準、CTC、PWM動作でCOM21~0ビットを違うふうに使用します。全動作種別に対してCOM21~0=00設定は次の比較一致で実行すべきOC2レジスタの動きがないことを波形生成器へ告げます。非PWM動作での比較出力動作については87頁の表51.を参照してください。高速PWM動作については87頁の表52、位相基準PWMについては87頁の表53.を参照してください。

COM21~0ビットの状態変更はこのビットが書かれた後の最初の比較一致で有効になります。非PWM動作について、この動作は強制変更(FOC2)ストロープビットを使用することによって直ちに効果を得ることを強制できます。

# 動作種別

動作種別(換言するとタイマ/カウンタと比較出力ピンの動作)は波形生成種別(WGM21~0)ビットと比較出力選択(COM21~0)ビットの組み合わせにより定義されます。比較出力選択ビットは計数順序(動作)に影響を及ぼしませんが、一方波形生成種別ビットは影響を及ぼします。COM21~0ビットは生成されるPWM出力が反転されるべきか、されないべきか(反転または非反転PWM)どちらかを制御します。非PWM動作に対するCOM21~0ビットは比較一致で出力が解除(0)、設定(1)、1/0交互のどれにされるべきかを制御します(82頁の「比較一致出力部」をご覧ください)。

タイミング情報の詳細については86頁の「タイマ/カウンタ2のタイミング」を参照してください。

#### 標準動作

最も単純な動作種別が標準動作(WGM21~0=00)です。この動作種別での計数方向は常に上昇(+)でカウンタ解除は実行されません。カウンタは8ビット最大値(MAX=\$FF)を通過すると単に範囲を超え、そして\$00(BOTTOM)から再び始めます。通常動作でのタイマ/カウンタ溢れ(TOV2)フラケはTCNT2が\$00になる時と同じタイマ/カウンタクロック周期で設定(1)されます。この場合のTOV2フラケは設定(1)のみで解除(0)されないことを除いて第9ビットのようになります。けれどもTOV2フラケを自動的に解除(0)するタイマ/カウンタ2溢れ割り込みと組み合わせたタイマ/カウンタの分解能はソフトウェアによって増やせます。標準動作での考慮に特別な場合はなく、新しいカウンタ値は何時でも書けます。

比較出力部は与えられた或る時間に割り込みを生成するのに使用できます。標準動作で波形を生成するのに比較出力を使用するのは、それが大変多くのCPU時間を占有するため推奨されません。

# 比較一致タイマ/カウンタ解除(CTC)動作

比較一致タイマ/カウンタ解除(CTC)動作(WGM21~0=10)ではOCR2がカウンタ分解能を操作するのに使用されます。CTC動作ではカウンタ (TCNT2)値がOCR2と一致すると、カウンタは\$00に解除されます。OCR2はカウンタに対するTOP値、従って分解能も定義します。この動作種別はより大きい比較一致出力周波数の制御を許します。それは外部の出来事の計数操作も簡単にします。

CTC動作についてのタイミング図は図57.で示されます。カウンタ(TCNT2)値はTCNT2とOCR2間で比較一致が起こるまで増加し、そしてその後にカウンタ(TCNT2)は解除(\$00)されます。



OCF27ラグを使用することにより、タイマ/カウンタ値がTOP値に到達する時毎に割り込みが生成できます。割り込みが許可されるなら、割り込み処理ルーチンはTOP値を更新するのに使用できます。けれども前置分周なしまたは低い前置分周値でカウンタが走行している時にBOTTOMと近い値にTOPを変更することは、CTC動作が2重緩衝機能を持たないために注意して行わなければなりません。OCR2に書かれた新しい値がTCNT2の現在値より低い(小さい)場合、タイマ/カウンタは(その回の)比較一致を失います。その後のカウンタは比較一致が起こるのに先立って、最大値(\$FF)へそして次に\$00から始める計数をしなければならないでしょう。

CTC動作で波形出力を生成するため、OC2出力は比較出力選択(COM21~0)ビットを交互動作(=01)に設定することによって各比較一致での論理レヘル交互切り替えに設定できます。OC2値はそのピンに対するデータ方向が出力(DDR\_OC2=1)に設定されない限りポートピンで見えないでしょう。生成された波形はOCR2が0(\$00)に設定される時に $f_{OC2}=f_{Clk\_I/O}/2$ の最大周波数を得ます。生成波形周波数は次式によって定義されます。

$$f_{\text{OCn}} = \frac{f_{\text{clk\_I/O}}}{2 \times \text{N} \times (1 + \text{OCRn})}$$

変数Nは前置分周数(1,8,32,64,128,256,1024)を表します。

標準動作と同じように、タイマ/カウンタ溢れ(TOV2)フラグはカウンタがMAXから\$00〜計数するのと同じタイマ/カウンタ クロック周期で設定(1)されます。





# 高速PWM動作

高速 $^{\circ}$ ルス幅変調(PWM)動作(WGM21 $^{\circ}$ 0=11)は高周波数PWM波形生成選択を提供します。高速PWMはそれが単一傾斜(鋸波)動作であることによって他のPWM動作と異なります。かンタはBOTTOMからMAXまで計数し、その後にBOTTOMから再び始めます。非反転比較出力動作(COM21 $^{\circ}$ 0=10)での比較出力(OC2)は、TCNT2とOCR2間の比較一致で解除(0)され、BOTTOMで設定(1)されます。反転出力動作(COM21 $^{\circ}$ 0=11)の出力は比較一致で設定(1)され、BOTTOMで解除(0)されます。単一傾斜動作のため、高速PWM動作の動作周波数は、両傾斜(三角波)動作を使用する位相基準PWM動作よりも2倍高くできます。この高い周波数は電力調節、整流、D/A変換に対して高速PWM動作を都合よく適合させます。高い周波数は物理的に小さな外部部品(コイルやコンデンサ)を許し、従ってシステム総費用を削減します。

高速PWM動作でのタイマ/カウンタはタイマ/カウンタ値がMAX値と一致するまで増加されます。そしてタイマ/カウンタは(一致の)次のタイマ/カウンタ クロック周期で解除(\$00)されます。高速PWM動作のタイミング図は図58.で示されます。TCNT2値はタイミング図で単一傾斜動作(鋸波)を表す折れ線グラフとして示されます。本図は非反転と反転のPWM出力を含みます。赤細線はOCR2値を示し、TCNT2値との交点(接点)がTCNT2とOCR2間の比較一致を示します(訳注:図補正に伴い本行若干変更)。比較割り込み要求フラグ(OCF2)はOCR2=MAXを除いて比較一致が起こると設定(1)されます(訳注:共通性のため本行追加)。



タイマ/カウンタ溢れ(TOV2)フラグはカウンタがMAXに到達する時毎に設定(1)されます。割り込みが許可されるなら、その割り込み処理ルーチンは比較値を更新するのに使用できます。

高速PWM動作での比較部はOC2ピンでのPWM波形の生成を許します。COM21~0ビットを'10'に設定することは非反転PWM出力を作成し、反転PWM出力はCOM21~0を'11'に設定することで生成できます(87頁の表52.をご覧ください)。実際のOC2値はポート ピンに対するデータ方向(DDR\_OC2)が出力として設定される場合にだけ見えるでしょう。PWM波形はTCNT2とOCR2間の比較一致でOC2(内部)レジスタを設定(1)(または解除(0))と、カウンタが解除(\$00、MAXからBOTTOMへ変更)されるタイマ/カウンタ クロック周期でOC2レジスタを解除(0)または設定(1)することによって生成されます。

PWM出力周波数は次式によって計算できます。

$$f_{\text{OCnPWM}} = \frac{f_{\text{clk\_I/O}}}{N \times 256}$$

変数Nは前置分周数(1,8,32,64,128,256,1024)を表します。

OCR2の両端値は高速PWM動作でPWM波形出力を生成する時の特別な場合にあたります。OCR2がBOTTOM(\$00)と等しく設定されると、出力はMAX+1 タイマ/カクンタ クロック周期毎の狭いスパイク(パルス)になるでしょう。OCR2がMAXに等しく設定されると、(COM21~0 ビットによって設定される出力極性に依存して)定常的なLowまたはHigh出力に終わるでしょう。

(<mark>訳注</mark>:以下は本動作種別がTOP=MAX(\$FF)で固定のため基本的に不適切です。) 高速PWM動作で(デューティ比50%)周波数の波形 出力は比較一致毎に論理反転するOC2設定(COM21~0=01)によって達成できます。生成された波形はOCR2が0(\$00)に設定される時に $f_{OC2}=f_{Clk\_I/O}/2$ の最大周波数でしょう。この特性は高速PWM動作で比較出力部の2重緩衝機能が許可されることを除いて、CTC動作でのOC2交互出力(COM21~0=01)と同じです。

# 位相基準PWM動作

位相基準パルス幅変調(PWM)動作(WGM21~0=01)は高分解能で正しい位相のPWM波形生成選択を提供します。位相基準PWM動作は両傾斜(三角波)動作に基きます。カウンタはBOTTOMからMAXへそして次にMAXからBOTTOMへを繰り返し計数します。非反転比較出力動作(COM21~0=10)での比較出力(OC2)は上昇計数中のTCNT2とOCR2の比較一致で解除(0)され、下降計数中の比較一致で設定(1)されます。反転出力動作(COM21~0=11)での動作は逆にされます。両傾斜(三角波)動作は単一傾斜(鋸波)動作よりも低い最大動作周波数です。けれども両傾斜(三角波)動作の対称特性のため、これらの動作種別はモータ制御の応用に好まれます。

位相基準PWM動作のPWM分解能は8ビットに固定されます。位相基準PWM動作でのカウンタはカウンタ値がMAXと一致するまで増加されます。カウンタはMAXに達すると計数方向を変更します。このTCNT2値は1タイマ/カウンタ クロック周期間MAXと等しくなります。位相基準PWM動作のタイミング図は図59.で示されます。TCNT2値はタイミング図で両傾斜動作(三角波)を表す折れ線グラフとして示されます。この図は非反転と反転のPWM出力を含みます。細い赤線はOCR2値を示し、TCNT2値との交点(接点)がTCNT2とOCR2間の比較一致を示します(訳注:図補正に伴い本行若干変更)。



タイマ/カウンタ溢れ(TOV2)フラグはタイマ/カウンタがBOTTOMに到達する時毎に設定(1)されます。この割り込み要求フラグはカウンタがBOTTOM値に到達する毎に割り込みを発生するのに使用できます。

位相基準PWM動作での比較部はOC2ピンでのPWM波形の生成を許します。COM21~0ビットを'10'に設定することは非反転PWM出力を作成し、反転PWM出力はCOM21~0ビットを'11'に設定することで生成できます(87頁の表53.をご覧ください)。実際のOC2値はそのポート ピンに対するデータ方向(DDR\_OC2)が出力として設定される場合にだけ見えるでしょう。PWM波形はカウンタが増加する時のTCNT2とOCR2間の比較一致でOC2(内部)レシ、スタを設定(1)(または解除(0))と、カウンタが減少する時のTCNT2とOCR2間の比較一致でOC2レシ、スタを解除(0)(または設定(1))によって生成されます。位相基準PWMを使用する時の出力に対するPWM周波数は次式によって計算できます。

$$f_{\text{OCnPCPWM}} = \frac{f_{\text{clk\_I/O}}}{N \times 510}$$

変数Nは前置分周数(1,8,32,64,128,256,1024)を表します。

OCR2の両端値は位相基準PWM動作でPWM波形出力を生成する時の特別な場合にあたります。非反転PWM動作ではOCR2がBOTTOM(\$00)に等しく設定されると出力は定常的なLow、MAXに等しく設定されると定常的なHighになるでしょう。反転PWMに対する出力は逆の論理値になります。

図59.の第2周期のその出発点に於いて、例え比較一致がないとしても、OCnにはHighからLowへの遷移があります。この遷移点はBOTTOMを挟む対称を保証するためです。比較一致なしに遷移を生ずるのは2つの場合です。

- 図59.でのようにOCR2はMAXからその値を変更します。OCR2値がMAXのとき、OCnピン値は下降計数での比較一致の結果と同じです(<mark>訳補: L→H、</mark>直前がHのため、常にH)。BOTTOMを挟む対称を保証するため、(変更直後の)MAX(位置)でのOCn値は上昇計数での比較一致の結果(H→L)と一致しなければなりません。
- タイマ/カウンタがOCR2値よりも高い値から数え始め、そしてその理屈のために比較一致、それ故上昇途中で起こされるであろうOCnの変更を逃します。(訳補: 従って上記同様、MAX位置で(直前がHならば)H→L遷移が生じます。)





# タイマ/カウンタのタイミング

以下の図は同期動作でのタイマ/カウンタを示し、従ってタイマ/カウンタ クロック(clkT2)が計数許可信号として示されます。非同期動作では clk<sub>I/O</sub>がタイマ/カウンタ用発振器(TOSC)クロックによって置換されるべきです。この図は割り込みフラグが設定(1)される時の情報を含みます。図60.は基本的なタイマ/カウンタ動作についてのタイシング・データを示します。この図は位相基準PWM動作以外の全ての動作種別での MAX値近辺の計数の流れを示します。



図61.は同じタイミングデータを示しますが、前置分周器が許可されています。



図62.はCTC動作を除く全ての動作種別でのOCF2の設定を示します。



図63.はCTC動作でのTCNT2の解除とOCF2の設定を示します。



# 8ビット タイマ/カウンタ2 用レジスタ

# ■ タイマ/カウンタ2制御レジスタ (Timer/Counter2 Control Register) TCCR2

| ピット         | 7    | 6     | 5     | 4     | 3     | 2    | 1    | 0    |       |
|-------------|------|-------|-------|-------|-------|------|------|------|-------|
| \$25 (\$45) | FOC2 | WGM20 | COM21 | COM20 | WGM21 | CS22 | CS21 | CS20 | TCCR2 |
| Read/Write  | W    | R/W   | R/W   | R/W   | R/W   | R/W  | R/W  | R/W  |       |
| 初期値         | 0    | 0     | 0     | 0     | 0     | 0    | 0    | 0    |       |

#### ■ ビット7 - FOC2: OC2強制変更 (Force Output Compare 2)

FOC2ビットはWGM21~0ビットが非PWM動作を指示する時だけ有効です。けれども将来のデバイスとの共通性を保証するため、PWM動作で扱う時にTCCR2が書かれる場合、このビットはのに設定されなければなりません。FOC2ビットに論理1を書くと、波形生成部で直ちに比較一致が強制されます。OC2出力はCOM21~0ビット設定に従って変更されます。FOC2ビットがストローブとして実行されることに注意してください。従って強制した比較の効果を決めるのはCOM21~0ビットに存在する値です。

FOC2ストロープは何れの割り込みの生成もTOPとしてOCR2を使用する比較一致タイマ解除(CTC)動作でのタイマ/カウンタの解除(\$00)も行いません。

FOC2t゙ットは常に0として読まれます。

# ■ ビット3.6 - WGM21.0: 波形生成種別 (Waveform Generation Mode bit 1 and 0)

これらのビットはカウンタの計数順序(方向)、最大(TOP)カウンタ値の供給元、使用されるべき波形生成のどの形式かを制御します。タイマ/カウンタ部によって支援される動作種別は標準動作、比較一致タイマ/カウンタ解除(CTC)動作と2形式のパルス幅変調(PWM)動作です。表50.と83頁の「動作種別」をご覧ください。

| 表50. | 波形生成            | <b> </b>        | 5                         |      |             |             |
|------|-----------------|-----------------|---------------------------|------|-------------|-------------|
| 番号   | WGM21<br>(CTC2) | WGM20<br>(PWM2) | タイマ/カウンタ動作種別              | TOP値 | OCR2<br>更新時 | TOV2<br>設定時 |
| 0    | 0               | 0               | 標準動作                      | \$FF | 即値          | MAX         |
| 1    | 0               | 1               | 位相基準PWM動作                 | \$FF | TOP         | BOTTOM      |
| 2    | 1               | 0               | 比較一致タイマ/カウンタ<br>解除(CTC)動作 | OCR2 | 即値          | MAX         |

注: CTC2とPWM2ビット定義名は旧名です。WGM21~0定義名を使用してください。しかし、これらのビットの機能と位置は旧版のタイマ/カウンタと一致します。

高速PWM動作

#### ■ ビット5,4 - COM21,0:比較2出力選択 (Compare Match 2 Output Mode bit 1 and 0)

これらのビットはOC2比較出力ピンの動作を制御します。COM21~0ビットの1つまたは両方が1を書かれると、OC2出力はそのI/Oピンの通常ポート機能を無効にし、そのI/Oピンに接続されます。けれども出力駆動部を許可するため、OC2ピンに対応するポート方向レジスタ(DDR)のビットが設定(1)されなければならないことに注意してください。

OC2がピンに接続されるとき、COM21~0ビットの機能はWGM21~0ビット設定に依存します。

**表51**.はWGM21~0ビットが標準動作またはCTC動作(つまりPWM以外)に設定される時のCOM21~0ビット機能を示します。

**表52**.はWGM21~0ビットが高速PWM動作に設定される時のCOM 21~0ビットの機能を示します。

表53.はWGM21~0ビットが位相基準PWM動作に設定される時の COM21~0ビットの機能を示します。

| 表51. 非PWM動作 | での比較出力選択 |
|-------------|----------|
|-------------|----------|

| COM21 | COM20 | 意味                   |
|-------|-------|----------------------|
| 0     | 0     | 標準ポート動作 (OC2切断)      |
| 0     | 1     | 比較一致でOC2ピン トグル(交互)出力 |
| 1     | 0     | 比較一致でOC2ピン Lowレベル出力  |
| 1     | 1     | 比較一致でOC2ピン Highレベル出力 |

\$FF

BOTTOM

#### 表52. 高速PWM動作での比較出力選択

| COM21 | COM20 | 意味                                       |
|-------|-------|------------------------------------------|
| 0     | 0     | 標準ポート動作 (OC2切断)                          |
| 0     | 1     | (予約)                                     |
| 1     | 0     | 比較一致でLow、BOTTOMでHighを<br>OC2ピンへ出力(非反転動作) |
| 1     | 1     | 比較一致でHigh、BOTTOMでLowを<br>OC2ピンへ出力(反転動作)  |

注: COM21が設定(1)され、OCR2がTOPと等しいときに特別な状態が起きます。この状態での比較一致は無視されますが、BOTTOMでの設定(1)や解除(0)は行われます。より多くの詳細については84頁の「高速PWM動作」をご覧ください。

#### 表53. 位相基準PWM動作での比較出力選択

| COM21 | COM20 | 意味                                      |
|-------|-------|-----------------------------------------|
| 0     | 0     | 標準ポート動作(OC2切断)                          |
| 0     | 1     | (予約)                                    |
| 1     | 0     | 上昇計数時の比較一致でLow、下降計数時の比較一致でHighをOC2ピンへ出力 |
| 1     | 1     | 上昇計数時の比較一致でHigh、下降計数時の比較一致でLowをOC2ピンへ出力 |

注: COM21が設定(1)され、OCR2がTOPと等しいときに特別な状態が起きます。この状態での比較一致は無視されますが、TOPでの設定(1)や解除(0)は行われます。より多くの詳細については85頁の「位相基準PWM動作」をご覧ください。





# ■ ビット2~0 - CS22~0: クロック選択2 (Clock Select2, bit 2,1 and 0)

この3つのクロック選択ビットはタイマ/カウンタ(TCNT2)によって使用されるクロック元を選択します。表54.をご覧ください。

# 表54. タイマ/カウンタ2入力クロック選択

| CS22 | CS21 | CS20 | 意味                                |
|------|------|------|-----------------------------------|
| 0    | 0    | 0    | 停止 (タイマ/カウンタ2動作停止)                |
| 0    | 0    | 1    | clk <sub>T2S</sub> (前置分周なし)       |
| 0    | 1    | 0    | clk <sub>T2S</sub> /8 (8分周)       |
| 0    | 1    | 1    | clk <sub>T2S</sub> /32 (32分周)     |
| 1    | 0    | 0    | clk <sub>T2S</sub> /64 (64分周)     |
| 1    | 0    | 1    | clk <sub>T2S</sub> /128 (128分周)   |
| 1    | 1    | 0    | clk <sub>T2S</sub> /256 (256分周)   |
| 1    | 1    | 1    | clk <sub>T2S</sub> /1024 (1024分周) |

# ■ タイマ/カウンタ2 (Timer/Counter2) TCNT2

| ピット         | 7     | 6   | 5   | 4   | 3   | 2   | 1   | 0     |       |
|-------------|-------|-----|-----|-----|-----|-----|-----|-------|-------|
| \$24 (\$44) | (MSB) |     |     |     |     |     |     | (LSB) | TCNT2 |
| Read/Write  | R/W   | R/W | R/W | R/W | R/W | R/W | R/W | R/W   |       |
| 初期値         | 0     | 0   | 0   | 0   | 0   | 0   | 0   | 0     |       |

このタイマ/カウンタ レジスタは読み書き両方の操作について、タイマ/カウンタ部の8ビット カウンタに直接アクセスします。TCNT2への書き込みは次のタイマ/カウンタ クロックでの比較一致を妨害(除去)します。カウンタが走行中にカウンタ(TCNT2)を変更することは、TCNT2とOCR2間の比較一致消失の危険を誘発します。

# ■ タイマ/カウンタ2 比較レジスタ (Timer/Counter2 Output Compare Register) OCR2

| ピット         | 7     | 6   | 5   | 4   | 3   | 2   | 1   | 0     |      |
|-------------|-------|-----|-----|-----|-----|-----|-----|-------|------|
| \$23 (\$43) | (MSB) |     |     |     |     |     |     | (LSB) | OCR2 |
| Read/Write  | R/W   | R/W | R/W | R/W | R/W | R/W | R/W | R/W   |      |
| 初期値         | 0     | 0   | 0   | 0   | 0   | 0   | 0   | 0     |      |

この比較レジスタは継続的にカウンタ(TCNT2)値と比較される8ビットの値を含みます。一致は比較一致割り込みやOC2ピンでの波形出力を生成するのに使用できます。

# ■ タイマ/カウンタ割り込み許可レジスタ (Timer/Counter Interrupt Mask Register) TIMSK

| ピット         | 7     | 6     | 5      | 4      | 3      | 2     | 1     | 0     | _     |
|-------------|-------|-------|--------|--------|--------|-------|-------|-------|-------|
| \$39 (\$59) | OCIE2 | TOIE2 | TICIE1 | OCIE1A | OCIE1B | TOIE1 | OCIE0 | TOIE0 | TIMSK |
| Read/Write  | R/W   | R/W   | R/W    | R/W    | R/W    | R/W   | R/W   | R/W   |       |
| 初期値         | 0     | 0     | 0      | 0      | 0      | 0     | 0     | 0     |       |

#### ■ ビット7 - OCIE2: タイマ/カウンタ2比較割り込み許可 (Timer/Counter2 Output Compare Match Interrupt Enable)

OCIE2ビットが1を書かれ、ステータス レシ、スタ(SREG)の全割り込み許可(I)ビットが設定(1)されると、タイマ/カウンタ2比較一致割り込みが許可されます。タイマ/カウンタ2で比較一致が起こる(換言すると、タイマ/カウンタ割り込み要求フラケ、レシ、スタ(TIFR)で比較2割り込み要求フラケ(OCF2)が設定(1)される)と、対応する割り込みが実行されます。

#### ■ ビット6 - TOIE2: タイマ/カウンタ2溢れ割り込み許可 (Timer/Counter2 Overflow Interrupt Enable)

TOIE2ビットが1を書かれ、ステータス レジスタ(SREG)の全割り込み許可(I)ビットが設定(1)されると、タイマ/カウンタ2溢れ割り込みが許可されます。タイマ/カウンタ2溢れが起こる(換言すると、タイマ/カウンタ割り込み要求フラグ レジスタ(TIFR)でタイマ/カウンタ2溢れ割り込み要求(TOV2)フラグが設定(1)される)と、対応する割り込みが実行されます。

# ■ タイマ/カウンタ割り込み要求フラク レシ スタ (Timer/Counter Interrupt Flag Register) TIFR

| ピット         | 7    | 6    | 5    | 4     | 3     | 2    | 1    | 0    | _    |
|-------------|------|------|------|-------|-------|------|------|------|------|
| \$38 (\$58) | OCF2 | TOV2 | ICF1 | OCF1A | OCF1B | TOV1 | OCF0 | TOV0 | TIFR |
| Read/Write  | R/W  | R/W  | R/W  | R/W   | R/W   | R/W  | R/W  | R/W  |      |
| 初期値         | 0    | 0    | 0    | 0     | 0     | 0    | 0    | 0    |      |

#### ■ ビット7 - OCF2: タイマ/カウンタ2比較割り込み要求フラグ(Timer/Conter2, Output Compare Match Flag)

OCF2ビットは比較一致がタイマ/カウンタ(TCNT2)と比較レシ、スタ(OCR2)間で起こる時に設定(1)されます。対応する割り込み処理へ、クタを実行すると、OCF2はハードウェアによって解除(0)されます。代わりにこのフラケ、論理1を書くことによってもOCF2は解除(0)されます。ステータスレジ、スタ(SREG)の全割り込み許可(I)ビット、タイマ/カウンタ割り込み許可レシ、スタ(TIMSK)のタイマ/カウンタ2比較一致割り込み許可(OCIE2)ビット、OCF2が設定(1)されると、タイマ/カウンタ2比較一致割り込みが実行されます。

#### ■ ビット6 - TOV2: タイマ/カウンタ2溢れ割り込み要求フラグ(Timer/Counter2 Overflow Flag)

TOV2ビットはタイマ/カウンク(TCNT2)溢れが起こる時に設定(1)されます。対応する割り込み処理ベクタを実行すると、TOV2はハードウェアによって解除(0)されます。代わりにこのフラグへ論理1を書くことによってもTOV2は解除(0)されます。ステータス レジスタ(SREG)の全割り込み許可(I)ビット、タイマ/カウンク割り込み許可レジスタ(TIMSK)のタイマ/カウンタ2溢れ割り込み許可(TOIE2)ビット、TOV2が設定(1)されると、タイマ/カウンタ2溢れ割り込みが実行されます。PWM動作ではタイマ/カウンタ2が\$00で計数方向を変える時にこのビットが設定(1)されます。





# タイマ/カウンタ2の非同期動作

#### ■ タイマ/カウンタ2 非同期状態レジスタ (Timer/Counter2 Asynchronous Status Register) ASSR

| ピット         | 7 | 6 | 5 | 4 | 3   | 2      | 1      | 0      |      |
|-------------|---|---|---|---|-----|--------|--------|--------|------|
| \$22 (\$42) | - | - | - | - | AS2 | TCN2UB | OCR2UB | TCR2UB | ASSR |
| Read/Write  | R | R | R | R | R/W | R      | R      | R      |      |
| 初期値         | 0 | 0 | 0 | 0 | 0   | 0      | 0      | 0      |      |

#### ■ ビット3 - AS2: タイマ/カウンタ2非同期動作許可 (Asynchronous Timer/Counter2)

AS2が0を書かれると、タイマ/カウンタ2はI/Oクロック( $clk_{I/O}$ )からクロック駆動されます。AS2が1を書かれると、タイマ/カウンタ2はタイマ発振器 (TOSC1,TOSC2)ピンに接続されたクリスタル発振器からクロック駆動されます。AS2の値が変更されると、タイマ/カウンタ2(TCNT2)、比較2レジスタ(OCR2)、タイマ/カウンタ2制御レジスタ(TCCR2)の内容は不正にされるかもしれません。

# ■ ビット2 - TCN2UB: タイマ/カウンタ2更新中フラグ(Timer/Counter2 Update Busy)

タイマ/カウンタ2が非同期に動き、タイマ/カウンタ2(TCNT2)が書かれると、このビットが設定(1)になります。TCNT2が一時保存レジスタから更新されてしまうと、このビットはハードウェアによって解除(0)されます。このビットの論理のはTCNT2が新しい値で更新される用意ができたことを示します。

#### ■ ビット1 - OCR2UB:比較2レジスタ更新中フラグ (Output Compare Register2 Update Busy)

タイマ/カウンタ2が非同期に動き、比較2レシ、スタ(OCR2)が書かれると、このビットが設定(1)になります。OCR2が一時保存レシ、スタから更新されてしまうと、このビットはハート・ウェアによって解除(0)されます。このビットの論理0は比較2レシ、スタ(OCR2)が新しい値で更新される用意ができたことを示します。

# ■ ビット0 - TCR2UB: タイマ/カウンタ2制御レジスタ更新中フラグ(Timer/Counter2 Control Register Update Busy)

タイマ/カウンタ2が非同期に動き、タイマ/カウンタ2制御レシ、スタ(TCCR2)が書かれると、このビットが設定(1)になります。TCCR2が一時保存レシ、スタから更新されてしまうと、このビットはハート・ウェアによって解除(0)されます。このビットの論理0はタイマ/カウンタ2制御レシ、スタ(TCCR2)が新しい値で更新される用意ができたことを示します。

更新中フラグが設定(1)中に3つのタイマ/カウンタ2 レジスタのどれかに書き込みが実行されると、更新された値は不正にされ、予期せぬ割り込みを起こす原因になるかもしれません。

TCNT2、OCR2、TCCR2読み込みについての機構は異なります。TCNT2を読む時は実際のタイマ/カウンタ値が読まれ、OCR2またはTCCR2を読む時は一時保存レジスタの値が読まれます。

# タイマ/カウンタ2 非同期動作

タイマ/カウンタ2が非同期で動くとき、いくつかの考慮が成されなければなりません。

警告: タイマ/カウンタ2の同期/非同期クロック駆動間を切り替えると、タイマ/カウンタ2(TCNT2)、タイマ/カウンタ2比較レシ、スタ(OCR2)、タイマ/カウンタ2制御レシ、スタ(TCCR2)が不正となるかもしれません。クロック元を切り替える安全な手順を次に示します。

- ① タイマ/カウンタ割り込み許可レシ、スタ(TIMSK)のOCIE2とTOIE2の解除(0)により、タイマ/カウンタ2割り込みを禁止します。
- ② 非同期状態レジスタ(ASSR)の非同期動作許可(AS2)設定によってクロック元を適切に選択します。
- ③ TCNT2, OCR2, TCCR2に新しい値を書きます。
- 事同期動作へ切り替えるには、TCN2UB、OCR2UB、TCR2UBについて(=0まで)待機します。
- (5) タイマ/カウンタ割り込み要求フラケ レシ、スタ(TIFR)のOCF2とTOV2フラグを解除(0)します。
- ⑥ 必要とされるなら、割り込みを許可します。
- 発振器は時計用32.768kHzクリスタルで使用するために最適化されています。TOSC1ピンに外部クロックを印加することは不正なタイマ/ カウンタ2動作に終わるかもしれません。CPU主クロック周波数は、この発振器周波数の4倍よりも高くなければなりません。
- TCNT2, OCR2, TCCR2レジスタの1つに書くとき、その値は一時レジスタへ転送され、TOSC1で2つの上昇端後、(実レジスタ)に設定されます。一時レジスタの内容がそれらの転送先へ転送されてしまう前に新しい値を書くべきではありません。記載された3つのレジスタの各々がそれら個別の一時レジスタを持ちます。それは、例えばTCNT2書き込みがOCR2書き込みの実行を妨げないことを意味します。転送先レジスタへの転送が起きたことを検知するために非同期状態レジスタ(ASSR)は実装されました。
- TCNT2, OCR2, TCCR2に書いた後でパワーセーブまたは拡張スタンバイ動作へ移行するとき、デバイスを起動するのにタイマ/カウンタ2が使用される場合、使用者は書かれたレジスタが更新されてしまうまで待たなければなりません。さもなければMCUは変更が有効になる前に休止形態へ移行するでしょう。タイマ/カウンタ2比較一致割り込みがデバイスを起動するのに使用される場合、TCNT2またはOCR2書き込み中の比較機能が禁止されるため、これは非常に重要です。書き込み周期が完了されず、OCR2UBが0に戻る前にMCUが休止形態へ移行すると、デバイスは決して比較一致割り込みを受け取らず、そしてMCUは起動しないでしょう。
- パワーセーブまたは拡張スタンバイ動作からデバイスを起動するのにタイマ/カウンタ2が使用される場合、使用者がこれら動作へ(復帰後)再移行することを欲するなら、予防処置を講じなければなりません。割り込み論理回路はリセットするのに1TOSC1周期必要です。起動と休止形態再移行間の時間が1TOSC1周期未満の場合に割り込みが起きず、デバイスは起動に失敗するでしょう。 パワーセーブまたは拡張スタンバイ動作再移行前の時間が充分であるかどうか迷うなら、1TOSC1周期が経過されることを保証するのに次の手順が使用できます。
  - ① TCNT2, OCR2, TCCR2に値を書きます。
  - ② 非同期状態レジスタ(ASSR)の対応する更新中フラグがOに戻るまで待ちます。
  - ③ パワーセーブまたは拡張スタンバイ動作へ移行します。
- 非同期動作が選択されるとき、タイマ/カウンタ2用32.768kHz発振器はパワーダウン動作とスタンバイ動作を除いて常に動作します。電源投入リセット、パワーダウンまたはスタンバイ動作から起動後、この発振器が安定するのに1秒程度かかるかもしれないことを使用者は承知すべきです。電源投入、パワーダウンまたはスタンバイ動作から起動後、タイマ/カウンタ2を使用する前に少なくとも1秒待機することが推奨されます。この発振器の使用またはクロック信号がTOSCピンに印加されるかのどちらかに拘らず、起動時の不安的なクロック信号のため、パワーダウンまたはスタンバイ動作からの起動復帰後、タイマ/カウンタ2の全レジスタの内容が失われたと見做されなければなりません。
- タイマ/カウンタ2が非同期でクロック駆動される時のパワーセーブ動作からの起動の説明。割り込み条件が合致すると、タイマ/カウンタクロックの 次の周期で起動処理が開始され、プロセッサがカウンタ値を読めるのに先立ってタイマ/カウンタは常に最低1、進行されます。起動後MCU は4周期停止され、割り込み処理ルーチンを実行し、そしてSLEEP命令の次の命令から実行を再開します。
- パワーセーブ動作から起動直後のTCNT2の読み込みは不正な結果を得るかもしれません。TCNT2が非同期TOSCクロックでクロック駆動されるため、TCNT2読み込みは内部I/Oクロック領域に同期したレジスタを通して行われなければなりません。同期化はTOSCクロックの全上昇端で行われます。パワーセーブ動作から起動し、I/Oクロック(clk<sub>I/O</sub>)が再び活性(有効)になるとき、TCNT2はTOSCクロックの次の上昇端まで以前(休止形態移行前)の値を読むでしょう。パワーセーブ動作から起動後のTOSCクロックの位相は起動時間に依存するため本質的に特定できません。従ってTCNT2読み込みに対する推奨手順は次の通りです。
  - ① OCR2またはTCCR2のどちらかに何か値を書きます。
  - ② 非同期状態レジスタ(ASSR)の対応する更新中フラグが解除(0)されるまで待ちます。
  - ③ TCNT2を読みます。
- 非同期動作の間中、非同期タイマ用割り込み要求フラケーの同期化は3プロセッサ周期+1タイマ周期かかります。従ってプロセッサが割り込み要求フラケー設定の原因となったタイマ値を読めるのに先立って、このタイマは最低1、進行されます。比較出力ピンはタイマ クロックで変更され、プロセッサ クロックに同期されません。





# タイマ/カウンタ2の前置分周器

タイマ/カウンタ2用クロック元の名前はclkT2Sです。既定でのclkT2Sは主システム I/Oクロック(clkI/O)に接続されます。タイマ/カウンタ2非同期状態レジ、スタ(ASSR)の非同期クロック(AS2)ピットの設定(1)により、タイマ/カウンタ2はTOSC1ピンから非同期にクロック駆動されます。これは実時間計数器(RTC)としてのタイマ/カウンタ2使用を可能にします。AS2が設定(1)されると、TOSC1とTOSC2ピンはポートCから切り離されます。クリスタル発振子はタイマ/カウンタ2用の独立したクロック元として扱うため、TOSC1とTOSC2ピン間に接続できます。この発振器は32.768kHz クリスタル発振子で使用するために最適化されています。TOSC1に外部クロック元を印加することは推奨されません。

gイマ/カウンg2に対して可能な前置分周済み選択はclkT2g/8, clkT2g/8, clkT2g/256, clkT2g/26, clkT2g/26, clkT2g/26, clkT2g/26, clkT2g/26, clkT2g/27, clkT2g/28, clkT2g/28, clkT2g/29, clkT2g/29



# ■ 特殊I/O機能レジスタ (Special Function I/O Register) SFIOR

| ピット         | 7     | 6     | 5     | 4 | 3    | 2   | 1    | 0     | _     |
|-------------|-------|-------|-------|---|------|-----|------|-------|-------|
| \$30 (\$50) | ADTS2 | ADTS1 | ADTS0 | - | ACME | PUD | PSR2 | PSR10 | SFIOR |
| Read/Write  | R/W   | R/W   | R/W   | R | R/W  | R/W | R/W  | R/W   |       |
| 初期値         | 0     | 0     | 0     | 0 | 0    | 0   | 0    | 0     |       |

# ■ ビット1 - PSR2: タイマ/カウンタ2 前置分周器リセット (Prescaler Reset Timer/Counter2)

このビットが1を書かれると、タイマ/カウンタ2の前置分周器はリセットします。動作が実行された後、このビットはハードウェアによって解除(0)されます。このビットへの0書き込みは無効です。タイマ/カウンタ2が内部CPUクロックによってクロック駆動される場合、このビットは常に0として読めます。タイマ/カウンタ2が非同期動作で動いている時にこのビットが書かれると、このビットは前置分周器がリセットされてしまうまで1に留まります。

# 直列周辺インターフェース (SPI: Serial Peripheral Interface)

直列周辺インターフェースはATmega32と様々なAVRデバイスや周辺デバイス間の高速同期データ転送を許します。ATmega32のSPIは次の特徴を含みます。

- 全二重3線同期データ転送
- 主装置/従装置動作
- LSB/MSB先行データ転送
- 設定変更可能な7つのビット速度
- 送信完了割り込み要求フラグ
- 送信上書きフラグ保護
- アイドル動作からの起動
- 倍速(CK/2)主装置SPI動作

SPIでの主装置と従装置のCPU間相互連結は図66.で示されます。このシステムは2つのシフトレジスタと主装置クロック発生器から成ります。SPI主装置は希望した従装置のSS(従装置選択)ピンをLowへ引き込む時に一群の通信を始めます。主装置と従装置は各々のシフトレジスタで送出すべきデータを用意し、主装置はデータを交換するのに必要なクロックハルスをSCK信号線に生成します。データは常にMOSI(Master Out Slave In)信号線を主装置から従装置へ、MISO(Master In Slave Out)信号線を従装置から主装置へシフトされます。各データハプケット後、主装置はSS(従



す。各データ パケット後、主装置はSS(従 注: SPIピン配置については2頁の「ピン配置」と37頁の表25.を参照してください。

装置選択)ピンをHighへ引き上げることによって従装置と同期を取ります。

主装置として設定されると、SPIインターフェースには $\overline{SS}$ 信号線の自動制御がありません。これは通信が開始できるのに先立って使用者ソフトウェアによって操作されなければなりません。これが行われると、SPIデータレジ、スタ(SPDR)へのハーイ書き込みがSPIクロック発生器を始動し、ハート・ウェアが従装置内へ8ビットをシフトします。1ハーハのシフト後、SPIクロック発生器は停止し、SPI状態レジ、スタ(SPSR)の転送完了フラグ(SPIF)を設定(1)します。SPI制御レジ、スタ(SPCR)でSPI割り込み許可(SPIE)ビットが設定(1)されていれば割り込みが要求されます。主装置はSPDR内へ次ハーイトを書くことによって次ハートのシフトを継続、または $\overline{SS}$ (従装置選択)信号線をHighへ引き上げることによってハーケットの終了を指示することができます。最後の到着ハーイトはその後の使用のため、緩衝レジ、スタ内に保持されます。

従装置として設定されると、SPIインターフェースはSSピンがHighに駆動される限り、MISOをHi-Zにした休止状態に留まります。この状態でプログラムはSPIデータレジスタ(SPDR)の内容を更新できますが、そのデータはSSピンがLowに駆動されるまでSCKピンでの到着クロック パルスによってシフト出力されません。1バイトが完全にシフトされてしまうと転送完了フラグ(SPIF)が設定(1)されます。SPCRでSPI割り込み許可(SPIE)ビットが設定(1)されていれば割り込みが要求されます。従装置は受信データを読む前にSPDR内へ送られるべき次のデータの配置を続けられます。最後の到着バイトはその後の使用のため、緩衝レジスタ内に保持されます。

このシステムは送信側で単一緩衝、受信側で2重緩 衝です。これは一連のシフト全体が完了される前に 送信されるべきバイトがSPIデータ レジスタ(SPDR)へ 書けないことを意味します。しかし、データを受信 するとき、次のデータが完全にシフト入力される前に 受信したデータがSPIデータ レジスタ(SPDR)から読ま れなければなりません。さもなければ始めのバイト は失われます。

SPI従装置動作では制御論理回路がSCKピンの到着信号を採取します。このクロック信号の正しい採取を保証するため、High/Lowの最小時間は各々2CPUクロック周期よりも長くあるべきです。

SPIが許可されると、MOSI, MISO, SCK, SSt²vの データ方向は表55.に従って無視されます。自動的なポート無視のより多くの詳細については、35頁の「交換ポート機能」を参照してください。



# 表55. SPIL°ン方向規定従装置時の方向規定ピン名主装置時の方向規定従装置時の方向規定SCKポートB方向レシ、スタ(DDRB)の指定入力MISO入力ポートB方向レシ、スタ(DDRB)の指定MOSIポートB方向レシ、スタ(DDRB)の指定入力SSポートB方向レシ、スタ(DDRB)の指定入力

注: 使用者定義SPIピンの方向定義方法の詳細記述については37頁の「ポートB の交換機能」を参照してください。





次のコート例は主装置としてSPIを初期化する方法と簡単な送信を実行する方法を示します。例でのDDR\_SPIはSPIピンを制御する実際のポート方向レジスタに置き換えられなければなりません。DD\_MOSI, DD\_MISO, DD\_SCKはこれらのピンに対する実際のポート方向ビットに置き換えられなければなりません。例えばMOSIがPB5ピンに配置されるなら、DD\_MOSIはDDB5、DDR\_SPIはDDRBに置き換えます。

```
アセンブリ言語プログラム例
SPI_M_Init: LDI
                  R17, (1<<DD_MOSI) | (1<<DD_SCK)
                                                      ;MOSI, SCK=出力、他は入力値を取得
            OUT
                  DDR_SPI, R17
                                                      ;MOSI, SCK=出力、他は入力に設定
                  R17, (1<<SPE) | (1<<MSTR) | (1<<SPRO)
                                                      ;SPI許可、主装置、16分周値を取得
            LDI
            OUT
                  SPCR, R17
                                                      ;SPI許可、主装置、16分周に設定
            RET
                                                      ;呼び出し元へ復帰
                                                      ; データ(R16) 送信開始
SPI_M_Tx:
           OUT
                  SPDR, R16
SPI_M_Tx_W: SBIS
                  SPSR, SPIF
                                                      ;転送完了ならばスキップ
                                                      ;転送完了まで待機
            RJMP
                  SPI_M_Tx_W
            RET
                                                      ;呼び出し元へ復帰
C言語プログラム例
void SPI_MasterInit(void)
    DDR\_SPI = (1 << DD\_MOSI) | (1 << DD\_SCK);
                                                      /* MOSI, SCK=出力、他は入力に設定 */
    SPCR = (1 << SPE) \mid (1 << MSTR) \mid (1 << SPRO);
                                                      /* SPI許可、主装置、16分周に設定 */
void SPI_MasterTransmit(char cData)
                                                      /* データ送信開始 */
    SPDR = cData;
    while(!(SPSR & (1<<SPIF)));
                                                      /* 転送完了まで待機 */
```

#### 注: 5頁の「コート'例について」をご覧ください。

次のコート・例は従装置としてSPIを初期化する方法と簡単な受信を実行する方法を示します。

```
アセンブリ言語プログラム例
SPI_S_Init: LDI
                 R17, (1<<DD_MISO)
                                                   ;MISO出力、他は入力値を取得
                                                   ;MISO出力、他は入力に設定
           OUT
                 DDR_SPI, R17
           LDI
                 R17, (1<<SPE)
                                                   ;SPI許可値を取得
           OUT
                 SPCR, R17
                                                   ;SPI許可設定
                                                   ;呼び出し元へ復帰
           RET
SPI_S_Rx:
           SBIS
                 SPSR, SPIF
                                                   ;受信(転送)完了ならばスキップ
                                                   ;受信(転送)完了まで待機
           RJMP
                 SPI_S_Rx
           IN
                 R16, SPDR
                                                   ;受信データを取得
                                                   ;呼び出し元へ復帰
           RET
C言語プログラム例
void SPI_SlaveInit(void)
   DDR SPI = (1 << DD MISO);
                                                   /* MISO出力、他は入力に設定 */
   SPCR = (1 << SPE);
                                                   /* SPI許可設定 */
char SPI_SlaveReceive(void)
   while(!(SPSR & (1<<SPIF)));
                                                   /* 受信(転送)完了まで待機 */
   return SPDR;
                                                   /* 受信データと共に復帰 */
注: 5頁の「コート 例について」をご覧ください。
```

# SSL°ンの機能

# 従装置動作

SPIが従装置として設定されると、従装置選択(SS)ピンは常に入力です。SSがLowに保たれるとSPIは活性に(作動)され、使用者によってそのように設定されていればMISOは出力になります。他の全てのピンは入力です。SSがHighに駆動されると、出力として使用者設定され得るMISOを除く全てのピンは入力、SPIは非活動で、それは到着データを受信しないことを意味します。一旦SSピンがHighに駆動されると、SPI論理回路がリセットすることに注意してください。

このSSピンはパケット/バイト同期に対して、従装置ビット計数器が主装置クロック発生器との同期を保つのに有用です。SSピンがHighに駆動されると、SPI従装置は直ちに送受信論理回路をリセットし、それはシフト レジスタ内で部分的に受信したどのデータも取り落とします。

#### 主装置動作

SPIが主装置(SPI制御レジスタ(SPCR)の主装置許可(MSTR)ビット=1)として設定されると、SSピンの方向は使用者が決められます。

SSが出力として設定されると、このピンはSPIシステムに影響を及ぼされない標準出力ピンです。代表的にはこのピンがSPI従装置のSSピンを駆動するでしょう。

SSが入力として設定されると、SPI主装置動作を保証するため、それはHighに保持されなければなりません。SSピンが入力として定義されたSPI主装置として設定される時に周辺回路によってSSピンがLowに駆動されると、SPIシステムは他の主装置が従装置として選択してデータ送信を始めると解釈します。 パスの衝突を避けるためにSPIシステムは次の動作を行います。

- ① SPCRで主/従選択(MSTR)ビットが解除(0)され、SPIシステムは従装置になります。SPIシステムが従装置になる結果としてMOSIとSCKピンが入力になります。
- ② SPI状態レジスタ(SPSR)でSPI割り込み要求フラグ(SPIF)が設定(1)され、そしてSPI割り込みが許可(SPCRのSPIE=1)され、且つステータスレジスタ(SREG)の全割り込み許可(I)ビットが設定(1)なら、割り込みルーチンが実行されます。

従って割り込み駆動SPI送信が主装置動作で使用され、SSがLowに駆動される可能性があるとき、その割り込み(処理)はMSTRビットが未だ設定(1)されていることを常に検査すべきです。MSTRビットが従装置選択によって解除(0)されてしまっていると、それはSPI主装置動作を再び許可するため、使用者によって設定(1)されなければなりません。

# ■ SPI制御レシ、スタ (SPI Control Register) SPCR

| ピット         | 7    | 6   | 5    | 4    | 3    | 2    | 1    | 0    | _    |
|-------------|------|-----|------|------|------|------|------|------|------|
| \$0D (\$2D) | SPIE | SPE | DORD | MSTR | CPOL | СРНА | SPR1 | SPR0 | SPCR |
| Read/Write  | R/W  | R/W | R/W  | R/W  | R/W  | R/W  | R/W  | R/W  |      |
| 初期値         | 0    | 0   | 0    | 0    | 0    | 0    | 0    | 0    |      |

# ■ ビット7 - SPIE: SPI割り込み許可 (SPI Interrupt Enable)

ステータス レジスタ(SREG)の全割り込み許可(I)ビットが設定(1)されて、SPI状態レジスタ(SPSR)でSPI割り込み要求フラグ(SPIF)が設定(1)されると、このピットがSPI割り込みを実行させます。

■ ビット6 - SPE: SPI許可 (SPI Enable)

SPEビットが1を書かれるとSPIが許可されます。どのSPI操作を許可するにも、このビットが設定(1)されなければなりません。

■ ビット5 - DORD: データ順選択 (Data Order)

DORDビットが1を書かれるとデータ語のLSBが最初に転送されます。DORDビットが0を書かれるとMSBが最初に転送されます。

■ ビット4 - MSTR: 主装置/従装置選択 (Master/Slave Select)

このビットは1を書かれると主装置動作、論理0を書かれると従装置動作を選択します。 $\overline{SS}$ が入力として設定され、 $\overline{MSTR}$ が設定(1)の間にLowへ駆動されると、 $\overline{MSTR}$ が解除(0)され、 $\overline{SPI}$ 状態レジスタ(SPSR)で $\overline{SPI}$ 割り込み要求フラグ(SPIF)が設定(1)になります。その後に使用者は $\overline{SPI}$ 主装置動作を再び許可するために $\overline{MSTR}$ を設定(1)しなければなりません。

■ ビット3 - CPOL: SCK極性選択 (Clock Polarity)

このビットが1を書かれると、アイドル時にSCKはHighです。CPOLが0を書かれると、アイドル時にSCKはLowです。例については図67と図68を参照してください。CPOL機能は右で要約されます。

| 表56. CI | 表56. CPOL機能動作 |        |  |  |  |  |  |  |  |  |
|---------|---------------|--------|--|--|--|--|--|--|--|--|
| CPOL    | SCK先行端        | SCK後行端 |  |  |  |  |  |  |  |  |
| 0       | 上昇端           | 下降端    |  |  |  |  |  |  |  |  |
| 1       | 下降端           | 上昇端    |  |  |  |  |  |  |  |  |

#### ■ ビット2 - CPHA: SCK位相選択(Clock Phase)

このSCK位相選択(CPHA)ビットの設定はデータがSCKの先行(先)端または後行(後)端で採取/(設定)されるかを決めます。例については図67.と図68.を参照してください。CPH A機能は右で要約されます。

| 表57. CPHA機能動作 |        |        |  |  |  |  |  |  |
|---------------|--------|--------|--|--|--|--|--|--|
| СРНА          | SCK先行端 | SCK後行端 |  |  |  |  |  |  |
| 0             | 入力採取   | 出力設定   |  |  |  |  |  |  |
| 1             | 出力設定   | 入力採取   |  |  |  |  |  |  |





# ■ ビット1,0 - SPR1,0: SPIクロック選択 (SPI Clock Rate Select 1 and 0)

これら2ビットは主装置として設定されたデバイスのSCK速度を制御します。従装置でのSPR1とSPR0は無効です。SCKと(システム)発振器クロック周波数fosc間の関連は次表で示されます。

表58. SCK速度選択(fosc=CPUクロック周波数)

| SPR1   | 0      |        |        | )       | ]       |      | 1    |          |  |
|--------|--------|--------|--------|---------|---------|------|------|----------|--|
| SPR0   | 0      |        |        | 1       | (       | )    | 1    |          |  |
| SPI2X  | 1      | 0      | 1      | 0       | 1       | 0    | 1    | 0        |  |
| SCK周波数 | fosc/2 | fosc/4 | fosc/8 | fosc/16 | fosc/32 | fosc | c/64 | fosc/128 |  |

# ■ SPI状態レジスタ (SPI Status Register) SPSR

| ピット         | 7    | 6    | 5 | 4 | 3 | 2 | 1 | 0     |      |
|-------------|------|------|---|---|---|---|---|-------|------|
| \$0E (\$2E) | SPIF | WCOL | - | - | - | - | - | SPI2X | SPSR |
| Read/Write  | R    | R    | R | R | R | R | R | R/W   |      |
| 初期値         | 0    | 0    | 0 | 0 | 0 | 0 | 0 | 0     |      |

# ■ ビット7 - SPIF: SPI割り込み要求フラグ(SPI Interrupt Flag)

直列転送が完了すると、このSPIFフラケが設定(1)されます。全割り込みが許可(ステータスレジスタ(SREG)の全割り込み許可(I)ビット=1)されて、SPI制御レジスタ(SPCR)でSPI割り込み許可(SPIE)ビットが設定(1)されるなら、割り込みが生成されます。SPIが主装置動作の時にSS ピンが入力でLowに駆動されるなら、これもこのSPIFフラケを同様に設定(1)します。対応する割り込み処理へクタを実行する時にSPIFはハートウェアによって解除(0)されます。代わりにSPIFが設定(1)されたSPI状態レジスタ(SPSR)を始めに読み、その後にSPIデータレジスタ(SPD R)をアクセスすることによってもSPIFフラケは解除(0)されます。

#### ■ ビット6 - WCOL: 上書き発生フラグ (Write Collision Flag)

データ転送中にSPIデータレジスタ(SPDR)が書かれると、このWCOLビットが設定(1)されます。WCOLビット(とSPIFビット)はWCOLが設定(1)されたSPI状態レジスタ(SPSR)を始めに読み、その後にSPIデータレジスタ(SPDR)をアクセスすることによって解除(0)されます。

#### ■ **ビット5~1** - 予約 (Reserved Bit)

これらのビットは予約されており、常に0として読まれます。

#### ■ ビット0 - SPI2X : SPI倍速許可 (Double SPI Speed Bit)

このビットが論理1を書かれると、SPIが主装置動作の時にSCK速度(SCK周波数)が倍にされます(表58.参照)。これは最小SCK周期が2CPUクロック周期であることを意味します。SPIが従装置として設定される時に、SPIはfOSC(CPUクロック周波数)/4またはそれ以下での動作のみ保証されます。

ATmega32のSPIインターフェースはフラッシュ メモリやEEPROMの書き換え(読み書き)にも使用されます。直列プログラミングと照合については180頁をご覧ください。

# ■ SPIデータレジスタ (SPI Data Register) SPDR

| ピット         | 7     | 6   | 5   | 4   | 3   | 2   | 1   | 0     | _    |
|-------------|-------|-----|-----|-----|-----|-----|-----|-------|------|
| \$0F (\$2F) | (MSB) |     |     |     |     |     |     | (LSB) | SPDR |
| Read/Write  | R/W   | R/W | R/W | R/W | R/W | R/W | R/W | R/W   |      |
| 初期値         | 不定    | 不定  | 不定  | 不定  | 不定  | 不定  | 不定  | 不定    |      |

SPIデータレジ、スタはSPIシフトレジ、スタとレジ、スタファイル(汎用レジ、スタ)間のデータ転送に使用される読み書き可能なレジ、スタです。このレジ、スタへの書き込みがデータ送信を開始します。このレジ、スタの読み込みはシフトレジ、スタの受信緩衝部読み出しを引き起こします。

# データ転送形式

直列データに関してはSPI制御レシ、スタ(SPCR)のSCK位相(CPHA)とSCK極性(CPOL)制御ビットによって決定されるSCK位相と極性で4つの組み合わせがあります。このSPIデータ転送形式は図67.と図68.で示されます。データ ビットは安定のためデータ信号に対して充分な時間を保証するSCK信号の反対端でシフト出力と(入力)ラッチが行われます。これは以下で行われるように表56.と表57.を要約することによって明解にされます。

表59. CPOL,CPHA機能動作 SPI動作種別番号 CPOL CPHA SCK先行端 SCK後行端 0 入力採取/上昇端 出力設定/下降端 0 1 0 出力設定/上昇端 入力採取/下降端 0 入力採取/下降端 出力設定/上昇端 3 出力設定/下降端 入力採取/上昇端







#### **USART**

USART(Universal Synchronous and Asynchronous Receiver and Transmitter)は高い柔軟性をもつ直列通信機能です。主な特徴を 次に示します。

- **全二重動作** (独立した送受信レジスタ)
- 同期または非同期動作
- 同期クロック駆動された主装置/従装置動作
- 高分解能ボーレート発振器
- 5, 6, 7, 8または9ビットデータと1または2停止ビットの直列フレームの支援
- ハート・ウェアによって支援された奇数または偶数パリティの生成と検査
- データオーバーラン検出
- フレーミング異常検出
- 不正開始ビット検出とデジタル低域通過濾波器を含む雑音除去器
- 受信完了、送信完了、送信データレジスタ空きの3つの分離した割り込み
- 複数プロセッサ通信機能
- 倍速非同期通信動作

#### 概要

USARTの簡単化した構成図は図69.で示されます。CPUがアクセス可能なレジスタとI/Oピンは赤文字(訳注:原文は太字)で示されます。



**注**: USARTピン配置については2頁の「ピン配置」、38頁の表27.、42頁の表33.を参照してください。

構成図内の破線はUSARTの3つの主要部分、(上から)クロック生成部、送信部、受信部を分けます。制御レシ、スタは全部によって共用されます。クロック生成論理部はボーレート発振器と同期従装置動作によって使用される外部クロック入力に対する同期化論理回路から成ります。転送クロック(XCK)ピンは同期転送動作だけで使用されます。送信部は単一書き込み緩衝部(UDR)、直列シフトレシ、スタ、ハッティ発生器、異なる直列フレーム形式を扱うための制御論理回路から成ります。書き込み緩衝部はどんなフレーム間の遅れもなくデータの継続転送を許します。受信部はクロックとデータの再生部のため、USART部の最も複雑な部分です。再生部は非同期データ受信で使用されます。再生部に加えて、受信部は2重の受信緩衝部(UDR)、シフトレジ、スタ、ハッリティ検査器、制御論理回路を含みます。受信部は送信部と同じフレーム形式を支援し、フレーミング、異常、データオーハーラン発生、ハッリティ誤りを検知できます。

# UARTとの互換性

USARTはAVRのUARTと次の項目に関して完全な互換性があります。

- 全てのUSART側レジスタでのビット位置
- ボーレート生成
- 送信操作
- 送信緩衝の動作
- 受信操作

けれども受信緩衝動作にはいくつかの特別な場合で互換性に影響を及ぼす2つの改良点があります。

- 第2受信緩衝部が追加されました。2つの緩衝レシ、スタは循環型FIFO緩衝部として動作します。従ってUSARTデータレシ、スタ(UDR)は 到着データ毎に一度だけ読まれなければなりません。より重要なのは異常フラク、(FEとDOR)と第9データ ビット(RXB8)が受信緩衝部内 のデータと共に緩衝されることの事実です。従って状態ビットは常にUSARTデータ レシ、スタ(UDR)が読まれる前に読まれなければなりま せん。さもなければ緩衝部の状態が失われるため、異常情報も失われます。
- 受信部シフトレシ、スタは第3緩衝段のように動けます。これは緩衝レシ、スタが一杯の場合、新規開始ビットが検出されるまで直列シフトレシ、スタ(図69.参照)内に留まるのを受信したデータに許すことによって行われます。従ってUSARTはデータオーバーラン(DOR)異常条件により耐えます。

次の制御ビットは名称変更されましたが、機能とレジスタ(ビット)位置は同じです。

- 9ビット選択(CHR9)ビットはデータ長選択ビット2(UCSZ2)へ変更
- オーバーラン発生(OR)フラクリはオーバーラン発生(DOR)フラクーへ変更





# クロック生成

クロック生成論理回路は送受信部用基準クロックを生成します。USARTは標準非同期、倍速非同期、同期主装置、同期従装置の4つのク ロック動作種別を支援します。USART制御/状態レジスタC(UCSRC)のUSART動作種別選択(UMSEL)ビットは同期動作と非同期動作のどちらかを選びます。倍速動作(非同期動作のみ)はUSART制御/状態レジスタA(UCSRA)にある倍速許可(U2X)ビットによって制御されます。同期動作(UMSEL=1)を使用するとき、XCKピンに対する方向制御ビット(DDR\_XCK)はクロック元が内部(主装置動作)または外部(従装置動作)のどちらかを制御します。このXCKピンは同期動作を使用する時だけ活性(有効)です。

図70.はクロック生成論理回路の構成図を示します。



#### ボーレート発振器での内部クロック発生

内部クロック生成は非同期と同期主装置動作種別に対して使用されます。本項の記述は図70.を参照してください。

USARTボーレート レジスタ(UBRR(UBRRH:UBRRL))と下降計数器は設定変更可能な前置分周器またはボーレート発振器として機能するように接続されます。システム クロック(fosc)で走行する下降計数器は0への下降計数時毎またはUBRRLレジスタが書かれる時にUBRR値で設定されます。1クロック(パルス)は計数器が0に達する毎に生成されます。このクロックがボーレート発振器出力(=fosc/(UBRR+1))です。送信部は動作種別に依存してボーレート発振器出力を2,8,16分周します。ボーレート発振器出力は受信部クロックとデータ再生部によって直接使用されます。しかし、再生部はUSART動作種別選択(UMSEL)、倍速許可(U2X)、DDR\_XCKビットの状態によって設定される動作種別に依存して2,8,16段を使用する順次処理回路を使用します。

表60.は内部的に生成したクロック元を使用する各動作種別に於けるボーレート(bps)とUBRR値の計算式を含みます。

| 表60. ボーレート レジスタ(UBRR)値 | 計算式                                         |                                             |  |  |
|------------------------|---------------------------------------------|---------------------------------------------|--|--|
| 動作種別                   | ボーレート計算式                                    | UBRR値計算式                                    |  |  |
| 標準速非同期動作 (U2X=0)       | $BAUD = \frac{f_{OSC}}{16 \times (UBRR+1)}$ | $UBRR = \frac{f_{OSC}}{16 \times BAUD} - 1$ |  |  |
| 倍速非同期動作(U2X=1)         | $BAUD = \frac{f_{OSC}}{8 \times (UBRR+1)}$  | $UBRR = \frac{f_{OSC}}{8 \times BAUD} - 1$  |  |  |
| 同期主装置動作                | $BAUD = \frac{f_{OSC}}{2 \times (UBRR+1)}$  | $UBRR = \frac{f_{OSC}}{2 \times BAUD} - 1$  |  |  |

注: ボーレートは転送速度(ビット/1秒)で定義されます。

BAUD : ボーレート (bps)

UBRR: UBRRHとUBRRLレジスタ値(0~4095)

 $f_{OSC}$ : システム発振器クロック周波数

いくつかのシステム クロック周波数に対するいくつかのUBRR値の例は表68.で得られます(114頁をご覧ください)。

# 倍速動作(U2X)

転送速度はUSART制御/状態レジスタA(UCSRA)で倍速許可(U2X)ビットを設定(1)することによって倍にできます。このビットの設定は非同期動作に対してだけ有効です。同期動作を使用するとき、このビットは<mark>0</mark>に設定してください。

このビットの設定(1)は事実上、非同期通信に対する転送速度を倍にするボーレート分周器の分周数を16から8に減じます。けれども受信部がデータ採取とクロック再生に対して半分の(16から8に減じた)採取数をこの場合だけ使用し、従ってこの動作種別が使用される時はシステム クロックとボーレート設定の精度がより必要とされることに注意してください。送信部についての低下要因はありません。

#### 外部クロック

外部クロックは同期従装置動作種別によって使用されます。本項の記述での詳細については図70.を参照してください。

XCKピンからの外部クロック入力は不確定レベル状態(メタステーブル)の機会を最少とするために同期化レジスタによって採取されます。同期化レジスタからの出力は送受信部で使用し得るのに先立ってエッジ検出器を通過しなければなりません。この処理手順が2CPUクロック周期の遅延を持ち込み、このため最大外部XCKクロック周波数は次式によって制限されます。

$$f_{\text{XCK}} < \frac{f_{\text{OSC}}}{4}$$

foscがシステム クロック元の安定度に依存することに注意してください。従って周波数変動によるデータ消失の可能性を避けるため、いくらかの余裕分を追加することが推奨されます。

# 同期クロック動作

同期動作が使用される(UMSEL=1)とき、XCKピンはクロック入力(従装置)またはクロック出力(主装置)のどちらかとして使用されます。データ 採取またはデータ変更とクロック端間の依存性は同じです。基本原則はデータ出力(TXD)が変更されるエッジと反対のXCKクロック端でデータ 入力(RXD)が採取されることです。

USART制御/状態レジスタC(UCSRC)のXCK極性(UCPO L)ビットはデータ採取とデータ変更に対してどちらのクロック端が使用されるかを選びます。図71.で示されるようにUCPOLが0のとき、データはXCKの上昇端で変更され、下降端で採取されます。UCPOLが設定(1)の場合、データはXCKの下降端で変更され、上昇端で採取されます。



# フレーム形式

1つの直列フレームは複数のデータ ビットと同期ビット(開始ビット、停止ビット)、任意の異常検査用パリティ ビットで定義されます。USARTは有効なフレーム形式として以下の組み合わせ30種全てを受け入れます。

- 1 開始ビット
- 5, 6, 7, 8, 9 t'yh f'-9
- 奇数または偶数パリティビット、またはなし
- 1 または 2 停止ビット

フレームは最下位データ ビット(LSB)が次に続く開始ビットで始まります。その後に次データ ビットが最後の最上位データ ビット(MSB)まで(最大) 合計9ビット続きます。許可したなら、パリティ ビットがデータ ビットの後、停止ビットの前に挿入されます。完全なフレームが送信されると、新規フレームによって直ちに後続されるか、または通信線をアイドル状態(high)に設定できます。図72.は組み合わせ可能なフレーム形式を図解します。[]付きビットは任意選択です。



USARTによって使用されるフレーム形式はUSART制御/状態レジスタBとC(UCSRB, UCSRC)でデータ長選択(UCSZ2~0)ビット、パリティ選択(UPM1,0)ビット、停止ビット選択(USBS)ビットによって設定されます。受信部と送信部は同じ設定を使用します。これらのどのビットの設定変更も、送受信部両方に対して進行中の通信を不正とすることに注意してください。

データ長選択(UCSZ2~0)ビットはフレーム内のデータ ビット数を選びます。 パリティ選択(UPM1,0)ビットはパリティ ビットの許可と種別(奇/偶)を設定します。1または2停止ビットのどちらかの選択は停止ビット選択(USBS)ビットによって行います。受信部は第2停止ビットを無視します。 従ってフレーミング異常(FE)は最初の停止ビットが0(Low)の場合にだけ検出されます。





# パリティビットの計算

パリティ ビットは全データ ビットの排他的論理和(Ex-OR)を行うことによって計算されます。 奇数パリティが使用される場合は排他的論理和 の結果が反転されます。パリティビットとデータビットの関係は次の通りです。

```
偶数パリティビット = D0 Ex-OR D1 Ex-OR D2 Ex-OR ~ Ex-OR Dn-1
奇数パリティビット = D0 Ex-OR D1 Ex-OR D2 Ex-OR ~ Ex-OR Dn-1 Ex-OR 1 n:データビット長
```

使用した場合、パリティビットは直列フレームの最後のデータビットと最初の停止ビット間に配置されます。

# USARTの初期化

何れかの通信が行えるのに先立ってUSARTは初期化されなければなりません。標準的な初期化手順は使用方法に依存するボーレー ト設定、フレーム形式設定、送受信部許可から成ります。割り込み駆動USART操作に関して初期化を行うとき、ステータスレジスタの全割り 込み許可(I)ビットは解除(0)される(そして全割り込みが禁止される)べきです。

ボーレートまたはフレーム形式の変更を伴う再初期化を行う前には、レシ、スタが変更される期間中に進行中の送信がないことを確実にしてく ださい。USART制御/状態レジスタA(UCSRA)の送信完了(TXC)フラグは送信部の全転送完了検査に使用でき、受信完了(RXC)フラグは 受信緩衝部内の未読データ有無検査に使用できます。この目的(次送信タイミング)にTXCフラグが使用される場合、各々の送信(USART データレジスタ(UDR)が書かれる)前にTXCフラグが解除(0)されなければならないことに注意してください。

次の簡単なUSART初期化コート・例が示すアセンブリ言語とC言語の関数は機能的に同じです。本例は固定フレーム形式でポーリングを使用 する(割り込み不許可)非同期動作と仮定します。ボーレート(UBRR)値は関数の引数として与えられます。アセンブリ言語でのボーレート引数 はR17:R16レジスタに格納されると仮定されます。 関数がUSART制御/状態レジスタC(UCSRC)へ書くとき、ボーレート レジスタ上位(UBRRH) とUCSRCによるI/O位置の共有のため、レジスタ選択(URSEL)ビットが設定(1)されなければなりません。

```
アセンブリ言語プログラム例
USART_Init: OUT
                   UBRRH, R17
                                                        ;ボーレート設定(上位バイト)
            OUT
                   UBRRL, R16
                                                        ;ボーレート設定(下位バイト)
                   R16, (1<<URSEL) | (1<<USBS) | (3<<UCSZ0)
                                                        ;フレーム形式値を取得
            LDI
                                                        ;フレーム形式設定(8ビット,2停止ビット)
                   UCSRC, R16
            OUT
            LDI
                   R16, (1<<RXEN) | (1<<TXEN)
                                                        ;送受信許可値を取得
            OUT
                   UCSRB, R16
                                                        ;送受信許可
                                                        ;呼び出し元へ復帰
            RET
C言語プログラム例
#define FOSC 1843200
                                                       /* MCUクロック周波数 */
#define BAUD 9600
                                                       /* 目的USARTボーレート速度 */
#define MYUBRR FOSC/16/BAUD-1
                                                       /* 目的UBRR值 */
void main(void)
USART_Init(MYUBRR);
                                                       /* USART初期化 */
}
void USART Init (unsigned int baud)
    UBRRH = (unsigned char) (baud>>8);
                                                       /* ボーレート設定(上位バイト) */
                                                       /* ボーレート設定(下位バイト) */
    UBRRL = (unsigned char)baud;
    UCSRC = (1 << URSEL) | (1 << USBS) | (3 << UCSZO) :
                                                       /* フレーム形式設定(8ビット,2停止ビット) */
    UCSRB = (1 << RXEN) \mid (1 << TXEN);
                                                       /* 送受信許可 */
注: 5頁の「コート・例について」をご覧ください。
```

割り込みの禁止や引数としてフレーム形式を含めるなどで、より進化した初期化ルーチンが作成できます。 けれども多くの応用はボーレート や制御レジスタの固定した設定が使用され、これらの応用形式での初期化コードは主ルーチンに直接置けるか、または他のI/Oの初期化 コードと併せられます。

# USARTのデータ送信

USART送信部はUSART制御/状態レシ、スタB(UCSRB)で送信許可(TXEN)ビットを設定(1)することによって許可されます。送信部が許可されると、TXDピンの標準ピン動作はUSARTによって無視され、送信部の直列出力としての機能を与えられます。何か送信を行う前に一度はボーレート、フレーム形式、動作種別が設定されなければなりません。同期動作が使用される場合、XCKピンの(受信)クロックは無視され、送信クロックとして使用されます。

# 5~8ビットデータフレーム送信

データ送信は送信されるべきデータを送信緩衝部に設定することによって開始されます。CPUはUSARTデータレジスタ(UDR)I/O位置へ書くことによって送信緩衝部に設定できます。送信緩衝部内のデータはシフトレジスタが新規フレームを送る準備が整った時にシフトレジスタへ移されます。シフトレジスタはアイデル状態(送信進行中以外)、または直前のフレームの最後の停止ビット送信後、直ちに新規データが設定されます。シフトレジスタが新規データを設定されると、ボーレートレジスタ(UBRRH:UBRRL)と倍速許可(U2X)ビット、また動作種別によってはXCKビンによって与えられる速度で1つの完全なフレームを転送します。8ビット未満のフレームを使用するとき、UDRに書かれた上位ビットは無視されます。

次のコート・例はUSART制御/状態レシ、スタA(UCSRA)の送信データレシ、スタ空き(UDRE)フラケ、のホーリンケ。を基準とした簡単なUSART送信関数を示します。この関数が使用され得る前にUSARTが初期化されなければなりません。アセンフ・リ言語での送るべきデータはR16レシ、スタに格納されると仮定されます。

```
アセンブリ言語プログラム例
USART_Tx:
          SBIS
                 UCSRA, UDRE
                                                  ;送信緩衝部空きでスキップ
          RJMP
                 USART_Tx
                                                  ;送信緩衝部空き待機
          OUT
                 UDR, R16
                                                  ;データ送信(送信開始)
          RET
                                                  ;呼び出し元へ復帰
C言語プログラム例
void USART_Transmit(unsigned char data)
          while (!(UCSRA & (1<<UDRE)));
                                                  /* 送信緩衝部空き待機 */
          UDR = data;
                                                  /* データ送信(送信開始) */
注: 5頁の「コート・例について」をご覧ください。
```

この関数は送信されるべき新規データを設定する前に、UDREの検査によって送信緩衝部が空になるのを単純に待ちます。送信緩衝部空き割り込みが使用される場合、その割り込み処理ルーチンがデータを緩衝部内に書きます。

# 9ビット データ フレーム送信

9ビット データが使用される場合(UCSZ2~0=111)、データの下位バイトがUSARTデータ レジスタ(UDR)に書かれる前に、第9ビットがUSART制御/状態レジスタB(UCSRB)の送信データ ビット8(TXB8)ビットに書かれなければなりません。次のコード例は9ビット データを扱う送信関数を示します。アセンブリ言語での送るべきデータはR17:R16レジスタに格納されると仮定されます。

```
アセンブリ言語プログラム例
USART Tx:
           SBIS
                  UCSRA, UDRE
                                                     ;送信緩衝部空きでスキップ。
           RJMP
                  USART Tx
                                                     ;送信緩衝部空き待機
           CBI
                  UCSRB, TXB8
                                                     ;第9ビットを0に仮設定
           SBRC
                  R17.0
                                                     ;送信すべき第9ビットが0でスキップ
                  UCSRB, TXB8
                                                     ;第9ビットを1に設定
           SBT
                                                     ; データ送信(送信開始)
           OUT
                  UDR, R16
           RET
                                                     ;呼び出し元へ復帰
C言語プログラム例
void USART_Transmit(unsigned int data)
           while (!(UCSRA & (1<<UDRE)));
                                                     /* 送信緩衝部空き待機 */
           UCSRB &= ^{\sim}(1 << TXB8);
                                                     /* TXB8を0に仮設定 */
           if (data \& 0x0100) UCSRB = (1 << TXB8);
                                                     /* 第9ビットをR17からTXB8へ複写 */
           UDR = data;
                                                     /* データ送信(送信開始) */
```

注: これらの送信関数は一般的な機能で書かれています。UCSRBの内容が静的(換言すると、UCSRBのTXB8ビットが初期化後に使用されるだけ)ならば最適化できます。

第9ビットは複数プロセッサ通信使用時のアドレス フレーム識別、また例えば同期として扱う他の規約で使用することができます。





# 送信フラグと割り込み

USART送信部には状態を示す2つのフラグ、USARTデータレジスタ空き(UDRE)と送信完了(TXC)があります。両フラグは割り込みを発生するのに使用できます。

USARTデータレジスタ空き(UDRE)フラグは送信緩衝部が新規データを受け取る準備ができているかどうかを示します。このビットは送信緩衝部が空の時に設定(1)され、送信緩衝部がシフトレジスタに未だ移動されてしまっていない送信されるべきデータを含む時に解除(0)されます。将来のデバイスとの共通性のため、USART制御/状態レジスタA(UCSRA)に書くとき、常にこのビットに0を書いてください。

USART制御/状態レジスタB(UCSRB)でデータレジスタ空き割り込み許可(UDRIE)ビットが1を書かれると、(全割り込みが許可されているならば)UDREフラグが設定(1)されている限り、USARTデータレジスタ空き割り込みが実行されます。UDREはUSARTデータレジスタ(UDR)書き込みによって解除(0)されます。割り込み駆動データ送信が使用されるとき、データレジスタ空き割り込みルーチンはUDREを解除(0)するために新規データをUDRに書くか、データレジスタ空き割り込みを禁止するかのどちらかを行わなければならず、さもなければ一旦割り込みルーチンを終了しても新しい割り込みが(継続的に)起こります。

送信完了(TXC)フラグは送信シフトレジスタ内の完全なフレームがシフト出力されてしまい、送信緩衝部に新規データが現在存在しない時に設定(1)されます。TXCフラグは送信完了割り込みが実行されるとき、自動的に解除(0)されるか、またはこのビット位置に1を書くことによっても解除(0)できます。TXCフラグは送信応用プログラムが送信完了後、直ちに通信回線を開放し、受信動作へ移行しなければならない(RS485規格のような)半二重(ハーフデュープレックス)通信インターフェースで有用です。

UCSRBで送信完了割り込み許可(TXCIE)ビットが設定(1)され、(全割り込みが許可されていれば)TXCフラグが設定(1)になる時にUSAR T送信完了割り込みが実行されます。送信完了割り込みが使用されるとき、割り込み処理ルーチンはTXCフラグを解除(0)しなくてもよく、これは割り込みが実行されるとき、自動的に行われます。

#### パリティ発生器

パリティ発生器は直列フレーム データに対するパリティ ビットを計算します。 パリティ ビットが許可されると(UPM1=1)、送信部制御論理回路は送られているフレームの最終データ ビットと最初の停止ビット間にパリティ ビットを挿入します。

#### 送信の禁止

送信部の禁止(UCSRBのUSART送信許可(TXEN)ビット=0)は進行中と保留中の送信が完了される(換言すると、送信シフトレジ、スタと送信緩衝レジ、スタが送信されるべきデータを含まない時)まで有効になりません。禁止されると、送信部はもはやTXDピン(の標準ピン機能)を無効にしません。

# USARTのデータ受信

USART受信部はUSART制御/状態レジスタB(UCSRB)で受信許可(RXEN)ビットに1を書くことによって許可されます。受信部が許可されると、RXDピンの標準ピン動作はUSARTによって無視され、受信部の直列入力としての機能を与えられます。何か直列受信が行われ得る前に一度はボーレート、フレーム形式、動作種別が設定されなければなりません。同期動作が使用される場合、XCKピンのクロックは転送クロックとして使用されます。

# 5~8ビット データ フレーム受信

受信部は有効な開始ビットを検出する時にデータ受信を開始します。開始ビットに続く各ビットはボーレートまたはXCKクロックで採取され、フレームの最初の停止ビットが受信されるまで受信シフト レジスタ内へシフトされます。第2停止ビットは受信部によって無視されます。最初の停止ビットが受信されると(換言すると、受信シフト レジスタに完全なフレームが存在すると)、このシフト レジスタの内容は受信緩衝部内へ移されます。受信緩衝部はUSARTデータ レジスタ(UDR)I/O位置を読むことによって読めます。8ビット未満のフレームを使用するとき、UDRから読むデータの上位ビットは0で覆われます。

次のコート・例はUSART制御/状態レシ、スタA(UCSRA)の受信完了(RXC)フラケのポーリンケを基にした簡単なUSART受信関数を示します。 この関数が使用され得る前にUSARTが初期化されなければなりません。

```
アセンブリ言語プログラム例
USART Rx:
           SBIS
                 UCSRA, RXC
                                                   ;受信完了でスキップ
           R TMP
                 USART Rx
                                                   ;受信完了待機
           IN
                 R16, UDR
                                                   ;受信データ取得
           RET
                                                   ;呼び出し元へ復帰
C言語プログラム例
unsigned char USART Receive(void)
   while (!(UCSRA & (1<<RXC)));
                                                  /* 受信完了待機 */
                                                  /* 受信データ取得 */
   return UDR;
注: 5頁の「コート・例について」をご覧ください。
```

この関数は緩衝部を読んで値を戻す前に、RXCフラグの検査によって受信緩衝部にデータが存在するのを単純に待ちます。

# 9ビット データ フレーム受信

9ビット データが使用される場合(UCSZ2~0=111)、USARTデータ レジスタ(UDR)から下位バイトを読む前に、第9ビットがUSART制御/状態レジスタB(UCSRB)の受信データ ビット8(RXB8)ビットから読まれなければなりません。この規則はフレーミング異常(FE)、オーーバーラン発生(DOR)、パリティ誤り(PE)状態フラグにも適用します。USART制御/状態レジスタA(UCSRA)から状態情報を読み、その後にUDRからデータを読んでください。UDR I/O位置を読むことが受信FIFO緩衝部の状態を切り替え、その結果、FIFO内に保管されるRXB8,FE,DOR,PEビット全てが切り替わります。

次のコート'例は9ビット データと状態ビット両方を扱う簡単なUSART受信関数を示します。

```
アセンブリ言語プログラム例
                  UCSRA, RXC
                                                       ;受信完了でスキップ
USART_Rx:
           SBIS
           RJMP
                  USART_Rx
                                                       ;受信完了待機
           IN
                  R18, UCSRA
                                                       ;状態フラグ取得
                  R17, UCSRB
           IN
                                                       ;受信第9ビット取得
                  R16, UDR
                                                       ;受信データ取得
           IN
                  R18, (1<<FE) | (1<<DOR) | (1<<PE)
                                                       ;受信異常検査
           ANDI
           BREQ
                  USART Rx V
                                                       ;異常なしで分岐
                  R17, -1
                                                       ;異常で-1値設定
           LDI
                  R16, -1
           LDI
                                                       ;RXB8ビットをビット0位置へ移動
USART_Rx_V: LSR
                  R17
           ANDI
                  R17, $01
                                                       ;RXB8ビットのみ有効
           RET
                                                       ;呼び出し元へ復帰
C言語プログラム例
unsigned int USART_Receive(void)
    unsigned char status, resh, resl;
                                                       /* 一時変数定義 */
    while (!(UCSRA & (1<<RXC)));
                                                       /* 受信完了待機 */
    status = UCSRA;
                                                       /* 状態フラグ取得 */
   resh = UCSRB;
                                                       /* 受信第9ビット取得 */
   res1 = UDR;
                                                       /* 受信データ取得 */
    if (status & ((1<<FE) | (1<<DE)) ) return -1; /* 受信異常で-1値設定/復帰 */
   resh = (resh >> 1) \& 0x01;
                                                       /* RXB8ビットのみ有効最下位へ */
                                                       /* 結果9ビット データ取得/復帰 */
    return ((resh<<8) | resl);
```

注: 5頁の「コート・例について」をご覧ください。

この受信関数例は何か評価を行う前に、全てのI/Oレシ、スタをレシ、スタファイルに読みます。これは読まれた緩衝部位置が可能な限り早く新規データを自由に受け入れできるため、最適な受信緩衝部利用になります。

# 受信完了フラグと割り込み

USART受信部には受信部の状態を示す1つのフラグがあります。

USART受信完了(RXC)フラグは未読データが受信緩衝部に存在するかを示します。このフラグは受信緩衝部に未読データが存在する時に1で、受信緩衝部が空の(換言すると、何も未読データを含まない)時に0です。受信部が禁止される場合(RXEN=0)、受信緩衝部が破棄され、その結果としてRXCフラグは0になります。

USART制御/状態レシ、スタB(UCSRB)でUSART受信完了割り込み許可(RXCIE)ビットが設定(1)されると、(全割り込みが許可されていれば)RXCフラケが設定(1)されている限り、USART受信完了割り込みが実行されます。割り込み駆動データ受信が使用されるとき、受信完了割り込みルーチンはRXCフラケを解除(0)するためにUSARTデータレジ、スタ(UDR)から受信したデータを読まなければならず、さもなければ一旦割り込みルーチンを終了しても新しい割り込みが(継続的に)起きます。



# 受信異常フラグ

USART受信には3つの異常フラグ、フレーミング異常(FE)、データ オーハーラン発生(DOR)、パリティ誤り(PE)があります。全てがUSART制御/状態レジスタA(UCSRA)を読むことによってアクセスできます。異常フラグに対する共通点は異常状態を示しているフレームと共に受信緩衝部に配置されることです。異常フラグが緩衝されるため、USARTデータレジスタ(UDR) I/O位置を読むことが緩衝部読み出し位置を切り替えるので、UCSRAは受信緩衝部(UDR)の前に読まれなければなりません。異常フラグに対するその他の共通点はソフトウェアがこのフラグ位置へ書き込みを行うことによって変更できないことです。しかし、将来のUSART(機能)実装の上位互換性のため、UCSRAが書かれるとき、全てのフラグはOに設定されなければなりません。異常フラグはどれも割り込みを生成できません。

フレーミング、異常(FE)フラグは受信緩衝部に格納された、次に読み込み可能なフレームの第1停止ビットの状態を示します。FEフラグは停止ビットが正しく(Highとして)読まれた時に0で、停止ビットが不正(Low)だった時にFEフラグは1です。このビットは同期外れ状態の検出、中断状態検出、規約での操作に使用できます。受信部が最初(第1)以外の全停止ビットを無視するため、FEフラグはUSART制御/状態レジスタC(UCSRC)の停止ビット選択(USBS)ビット設定によって影響を及ぼされません。将来のデバイスとの共通性のため、UCSRAに書くとき、常にこのビットを0に設定してください。

データ オーハーラン発生(DOR)フラグは受信部緩衝部が一杯状態のためのデータ消失を示します。データ オーハーランは受信緩衝部(2フレーム)が一杯で、(次の)新規フレーム データが受信シフト レジスタで待っており、(更に次の)新規開始ビットが検出される時に起きます。DORフラグが設定(1)なら、最後にUDRから読んだフレームと次にUDRから読むフレーム間で1つ以上の直列フレームが失われています。将来のデバイスとの共通性のため、UCSRAに書くとき、常にこのビットに0を書いてください。DORフラグは受信されたデータがシフト レジスタから受信緩衝部へ正常に移動された時に解除(0)されます。

パリティ誤り(PE)フラク・は受信緩衝部内の次フレームで受信時にパリティ異常があったことを示します。パリティ検査が許可されていない場合、PEフラグは常にのが読めます。将来のデバイスとの共通性のため、UCSRAに書くとき、常にこのビットをのに設定してください。より多くの詳細については102頁の「パリティ ビットの計算」と次の「パリティ検査器」をご覧ください。

#### パリティ検査器

パリティ検査器はパリティ種別上位ビット(UPM1)が設定(1)されると活性(有効)になります。実行されるべきパリティ検査の形式(偶数または奇数)はUPM0ビットによって選択されます。許可されると、パリティ検査器は到着フレーム内のデータ ビットのパリティを計算し、その結果と(受信)直列フレーム内のパリティ ビットを比較します。検査の結果は受信データ、停止ビットと共に受信緩衝部に格納されます。その後パリティ誤り (PE)フラケ はフレームにパリティ異常があるかを検査するため、ソフトウェアによって読むことができます。

PEフラグは受信緩衝部から読まれ得る次フレームで受信時にパリティ異常があり、その時点でパリティ検査が許可されていた(UPM1=1)場合に設定(1)されます。このビットはUSARTデータ レジスタ(UDR)が読まれるまで有効です。

#### 受信の禁止

送信部と対照的に受信部の禁止は即時です。従って受信進行中のデータは失われます。禁止されると(換言すると、USART制御/状態レジスタB(UCSRB)のUSART受信許可(RXEN)ビットが0に設定)、受信部はもはやRXDポート ピンの標準機能を無効にしません。受信FIFO緩衝部は受信部が禁止されると破棄されます。緩衝部内の残データは失われます。

# 受信緩衝部の破棄

受信FIFO緩衝部は受信が禁止されると破棄(換言すると、緩衝部は内容を空に)されます。未読データは失われます。例えば異常状態のため、通常動作中に緩衝部が破棄されなければならない場合、USART制御/状態レジスタA(UCSRA)の受信完了(RXC)フラケが解除(0)されるまでUSARTデータレシ、スタ(UDR) I/O位置を読んでください。次のコート例は受信緩衝部の破棄方法を示します。

```
アセンブリ言語プログラム例
USART Flush: SBIS
                                                   ;未読データありでスキップ。
                  UCSRA, RXC
            RET
                                                   ;未読データなしで復帰
                                                   ;データ受信
            IN
                  R16, UDR
                                                   ;未読データなしまで継続
            RJMP
                  USART_Flush
C言語プログラム例
void USART Flush (void)
   unsigned char dummy;
                                                   /* 一時変数定義 */
   while (!(UCSRA & (1<<RXC)) ) dummy=UDR;
                                                   /* 未読データ読み捨て */
注: 5頁の「コート・例について」をご覧ください。
```

# 非同期受信

USARTは非同期データ受信を扱うためのクロック再生とデータ再生部を含みます。クロック再生論理回路は内部的に生成したボーレートクロックをRXDピンに到着する非同期直列フレームに同期化するのに使用されます。データ再生論理回路は到着ビット毎に低域通過の濾波と採取をし、それによって受信部の雑音耐性を改善します。非同期受信動作範囲は内部ボーレートクロック精度、到着フレーム速度、フレーム長のビット数に依存します。

# 非同期クロック再生

クロック再生論理回路は内部クロックを到着直列フレームに同期化します。**図73.**は到着フレームの開始ビット採取手順を図解します。採取速度は標準速動作でボーレートの16倍、倍速動作で8倍です。赤帯(<mark>訳注</mark>:原文は水平矢印)は採取処理のための同期変量を図示します。倍速動作(U2X=1)を使用する時の広い変量時間に注意してください。採取番号0はRXD信号がアイドル(換言すると、通信の動きなし)の時に行われる採取です。



クロック再生論理回路がRXD信号線でHigh(アイドル)からLow(開始)の遷移を検出すると、開始ビット検出手順が開始されます。図で示されるように採取1は最初のLow採取を意味します。その後にクロック再生回路は有効な開始ビットが受信されるかを決めるために、標準速動作に対して採取8,9,10、倍速動作に対して採取4,5,6(図の赤数字(訳注:原文は箱枠内)で示された採取番号)を使用します。これら3回で2回以上の採取が論理Highレベルの場合(多数決)、この開始ビットは尖頭雑音として捨てられ、受信部は次のHighからLowの遷移を探し始めます。けれども有効な開始ビットが検出されると、クロック再生論理回路は同期化され、データ再生が開始されます。この同期化手順は各開始ビット毎に繰り返されます。

#### 非同期データ再生

受信部クロックが開始ビットに同期化されるとデータ再生が始められます。データ再生部は標準速動作で16段、倍速動作で8段の順列回路を使用します。図74.はデータ ビットとパリティ ビットの採取を示します。各採取は再生部の各段に等しい番号を与えられます。



受信したビットの論理値の決定は受信したビット中央の3採取で論理値の多数決を取ることによって行われます。この中央の3採取は図上の赤文字(訳注:原文は箱枠内)の採取番号によって強調されます。多数決の手順は次のように行われます。2または全3採取がHighレヘルならば受信したビットは論理1が記録されます。2または全3採取がLowレヘルならば受信したビットは論理0が記録されます。この多数決手順はRXDピンの到着信号に対して低域通過濾波器( $p-n^2$ スフィルタ)のように働きます。この再生手順はその後に完全なフレームが受信されるまで繰り返されます。これには最初の(第1)停止ビットを含みます。受信部がフレームの最初の停止ビットだけを使用することに注意してください。

図75.は停止ビットの採取と次フレームの最も早い開始ビット開始の可能性を示します。



フレーム内の他のビットに対して行われるのと同じ多数決が停止ビットにも行われます。停止ビットが論理0値と記録されると、フレーミング異常(FE)フラグが設定(1)されます。

新規フレームの開始ビットを示すHighからLowへの遷移は多数決に使用した最後のビット後に実現できます。標準速動作での最初のLowレベル採取は図75.のA点で有り得ます。倍速動作での最初のLowレベルはB点に遅れます。C点は完全な長さの停止ビット(の終点)を示します。この早い開始ビット検出は受信部の動作範囲に影響します。





# 非同期での動作範囲

受信部の動作範囲は受信したビット速度と内部的に生成したボーレート間の不一致に依存します。送信部が速すぎるまたは遅すぎるビット速度でフレームを送出したり、内部的に発生した受信部のボーレートが類似した(表61.参照)基準周波数を持たない場合、受信部は開始ビットでフレームを同期できません。

次式は到着データ速度と内部受信部ボーレート間の比率計算に使用できます。

 $R_{slow} = \frac{(D+1)\times S}{S-1+D\times S+S_F}$   $R_{fast} = \frac{(D+2)\times S}{(D+1)\times S+S_M}$ 

D: データとパリティのビット数(5~10)

S: ビットあたりの採取数(標準速=16、倍速=8)

S<sub>F</sub> : 多数決に使用する最初の採取番号 (標準速=8、倍速=4) S<sub>M</sub> : 多数決に使用する中心の採取番号 (標準速=9、倍速=5)

R<sub>slow</sub>:は受信側ボーレートに対して許容できる最低受信ビット速度の比率です。 R<sub>fast</sub>:は受信側ボーレートに対して許容できる最高受信ビット速度の比率です。

表61.は許容できる最大受信部ボーレート誤差一覧です。標準速動作には、より高いボーレート変動許容力があることに注目してください。

# 表61. 標準速と倍速での受信部ボーレート推奨最大許容誤差

|    | 表 · · · · · · · · · · · · · · · · · · ·     |        |                                    |           |                       |          |             |           |  |  |  |  |
|----|---------------------------------------------|--------|------------------------------------|-----------|-----------------------|----------|-------------|-----------|--|--|--|--|
| D  |                                             | 標      | <b>準速動作</b> (U2X= <mark>0</mark> ) |           | <b>倍速動作</b> (U2X=1)   |          |             |           |  |  |  |  |
| U  | R <sub>slow</sub> (%) R <sub>fast</sub> (%) |        | 総合許容誤差(%)                          | 推奨許容誤差(%) | R <sub>slow</sub> (%) | Rfast(%) | 総合許容誤差(%)   | 推奨許容誤差(%) |  |  |  |  |
| 5  | 93.20                                       | 106.67 | -6.80~+6.67                        | ±3.0      | 94.12                 | 105.66   | -5.88~+5.66 | ±2.5      |  |  |  |  |
| 6  | 94.12                                       | 105.79 | -5.88~+5.79                        | ±2.5      | 94.92                 | 104.92   | -5.08~+4.92 | ±2.0      |  |  |  |  |
| 7  | 94.81                                       | 105.11 | -5.19~+5.11                        | ±2.0      | 95.52                 | 104.35   | -4.48~+4.35 | ±1.5      |  |  |  |  |
| 8  | 95.36                                       | 104.58 | -4.54~+4.58                        | ±2.0      | 96.00                 | 103.90   | -4.00~+3.90 | ±1.5      |  |  |  |  |
| 9  | 95.81                                       | 104.14 | -4.19~+4.14                        | ±1.5      | 96.39                 | 103.53   | -3.61~+3.53 | ±1.5      |  |  |  |  |
| 10 | 96.17                                       | 103.78 | −3.83~+3.78                        | ±1.5      | 96.70                 | 103.23   | -3.30~+3.23 | ±1.0      |  |  |  |  |

注: Dはデータ ビット数とパリティ ビットの合計ビット数です。

(訳注)原書は表61.に標準速、表62.に倍速を記載していますが、比較が容易なように表61.として纏めました。

受信部ボーレートの推奨最大許容誤差は最大総合許容誤差を送信部と受信部で等分割するという仮定の元で作られました。

受信部ボーレート誤差に対して2つの起こり得る原因があります。受信部のシステム クロック(XTAL)は供給電圧範囲と温度範囲に関して常に若干の不安定性があります。システム クロックを生成するのにクリスタル発振子を使用する時は殆ど問題ありませんが、(セラミック)振動子でのシステム クロックは振動子偏差に依存して2%を越えて異なるかもしれません。2つ目の誤り原因はより制御可能です。ボーレート発振器は欲したボーレートを得るためにシステム周波数の正確な分周を常に行うことはできません。この場合、可能ならば受け入れ可能な低い誤差を与えるUBRR値が使用できます。

# 複数プロセッサ通信動作

USART制御/状態レシ、スタA(UCSRA)での複数プロセッサ通信動作(MPCM)ビットの設定(1)はUSART受信部によって受信された到着フレームの選別機能を許可します。アドレス情報を含まないフレームは無視され、受信緩衝部に格納されません。これは同一直列バス経由で通信する複数MCUのシステムで、CPUによって扱われなければならない到着フレーム数を効果的に減らします。送信部はMPCMビット設定によって影響されませんが、複数プロセッサ通信動作を利用するシステムの一部の時は違うふうに使用されなければなりません。

受信部が5~8データ ビットを含むフレームを受信するように設定されるなら、最初の停止ビットはデータまたはアドレス情報を含むフレームかどうかを示します。受信部が9データ ビットのフレームに設定されるなら、USART制御/状態レジスタB(UCSRB)の受信第9(RXB8)ビットがアドレスとデータのフレームを識別するのに使用されます。フレーム種別(最初の停止または第9)ビットが1の時にフレームはアドレスを含みます。フレーム種別ビットが0の時にそのフレームはデータ フレームです。

複数プロセッサ通信動作は主MCUからのデータを多くの従MCUで受信することを可能にします。これはどのMCUがアトレス指定されるかを検出するため、最初にアトレスフレームを調べることによって行われます。特定の従MCUがアトレス指定されたなら、そのMCUは後続するデータフレームを通常のように受信し、一方その他の従MCUは他のアトレスフレームが受信されるまで受信したフレームを無視します。

## 複数プロセッサ通信の使用法

主MCUとして動作するMCUは9ビット データ フレーム形式(UCSZ= $^7$ )を使用できます。UCSRBの送信第9(TXB8)ビットはアドレス フレーム時に設定( $^1$ )、またはデータ フレーム時に解除( $^0$ )されて送信されなければなりません。この場合、従MCUは9ビット データ フレーム形式の使用に設定されなければなりません。

複数プロセッサ通信動作でデータを交換するのに次の手順が使用されるべきです。

- ① 全ての従MCUは複数プロセッサ通信動作です(UCSRAの複数プロセッサ通信動作(MPCM)ビットが設定(1))。
- ② 主MCUはアドレス フレームを送り、全ての従装置がこのフレームを受信し、これを読みます。従CPUでは通常のようにUCSRAで受信完了(RXC)フラグが設定(1)されます。
- ③ 各従MCUはUSARTデータレジスタ(UDR)を読み、選択されたかを判定します。選択された場合はUCSRAのMPCMビットを解除(0)し、 そうでなければ(非選択の場合は)MPCMビット設定を保ち、次のアドレス フレームを待ちます。
- ④ アト・レス指定されたMCUは新規アト・レス フレームが受信されるまで全データ フレームを受信します。MPCMビットが未だ設定(1)されている他の従CPUはこのデータ フレームを無視します。
- ⑤ 最後のデータフレームがアトンス指定されたMCUによって受信されると、アトンス指定されたMCUはMPCMビットを設定(1)し、主装置からの新規アトンスフレームを待ちます。以降、手順は②からを繰り返します。

5~8ビット データ フレーム形式のどの使用も可能ですが、受信側が使用するnとn+1ビット データ フレーム形式間を切り替えなければならないため非実用的です。これは送信部と受信部が同じデータ ビット長設定を使用するため、全二重(フルデュープレックス)動作を困難にします。5~8ビット データ フレームが使用される場合、最初の停止ビットがフレーム種別を示すのに使用されるので、送信部は2停止ビット使用(USBS=1)に設定されなければなりません。

MPCMビットを設定(1)または解除(0)するのに読み-修正-書き(リード モデブァイライト)命令(SBIとCBI)を使用してはいけません。MPCMビッ トは送信完了(TXC)フラグと同じI/O位置を共用しており、SBIまたはCBI命令を使用すると偶然に解除(0)されるかもしれません。





# UBRRH/UCSRCレシ スタのアクセス

ボーレート レシブスタ上位(UBRRH)はUSART制御/状態レシブスタC(UCSRC)と同じI/O位置を共用しています。 従ってこのI.O位置をアクセスす る時にいくつかの特別な考慮が必要とされなければなりません。

# UBRRH/UCSRCへの書き込み

このI/O位置の書き込みアクセスを行うとき、書かれる値の最上位ビット、USARTレジスタ選択(URSEL)ビットが2つのレジスタのどちらの1つが 書かれるのかを制御します。書き込み操作中にURSELビットが0ならばUBRRH値が更新されます。URSELビットが1ならばUCSRC設定 が更新されます。

次のコート・例はこの2つのレジスタのアクセス法を示します。

```
アセンブリ言語プログラム例
               LDI
                      R16, 2
                                                            ;UBRRH値(2)を取得
               OUT
                      UBRRH, R16
                                                            ;UBRRHに2を設定
               LDI
                      R16, (1<<URSEL) | (1<<USBS) | (1<<UCSZ1)
                                                            ;UCSRCのUSBS,UCSZ1のみ1設定
               OUT
                      UCSRC, R16
                                                            ;その他ピット=0
C言語プログラム例
      UBRRH = 2;
                                                           /* UBRRHに2を設定 */
      UCSRC = (1 << URSEL) | (1 << USBS) | (1 << UCSZ1);
                                                           /* UCSRCのUSBS,UCSZ1のみ1設定 */
```

#### 注: 5頁の「**コート 例について**」をご覧ください。

このコート'例が示すように2つのレシ'スタの書き込みアクセスは相互にI/O位置共用の影響を受けません。

#### UBRRH/UCSRCからの読み込み

UBRRHまたはUCSRCに読み込みアクセスを行うのはより複雑な操作です。けれども殆どの応用ではこれらのレシ、スタのどれかを読む必 要は稀です。

この読み込みアクセスは経過時間によって制御されます。このI/O位置を読むと、一旦UBRRHレジスタ内容を返します。このI/O位置が 直前のシステムクロック周期で読まれたなら、現在のクロック周期でのレジスタ読み込みはUCSRC内容を返します。UCSRC読み込みの時間 による手順が非分断操作であることに注意してください。従って読み込み操作中、割り込みは(例えば全割り込み禁止によって)制御 されなければなりません。

次のコート
例はUCSRCレジスタ内容の読み方を示します。

```
アセンブリ言語プログラム例
                                                       ;初回読み込み(擬似)
USART_R_UCSRC: IN
                    R16, UBRRH
              IN
                    R16, UCSRC
                                                       ;UCSRC内容取得
              RET
                                                       ;呼び出し元へ復帰
C言語プログラム例
unsigned char USART_RradUCSRC(void)
   unsigned char ucsrc;
                                                      /* 戻り値変数定義 */
   ucsrc = UBRRH;
                                                      /* 初回読み込み(擬似) */
   ucsrc = UCSRC;
                                                       /* UCSRC内容取得 */
                                                       /* 呼び出し元へ復帰 */
   return ucsrc;
```

### 注: 5頁の「コード例について」をご覧ください。

このアセンフリ言語例はR16にUCSRC値を返します。

UBRRH内容の読み込みは非分断操作ではなく、従って直前の命令がこのレジスタ位置をアクセスしない限り、通常のレジスタとして読むこ とができます。

# USART用レジスタ

### ■ USARTデータレジスタ (USART I/O Data Register) UDR

| ピット         | 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0      |    |
|-------------|--------|--------|--------|--------|--------|--------|--------|--------|----|
| \$0C (\$2C) | R/TXB7 | R/TXB6 | R/TXB5 | R/TXB4 | R/TXB3 | R/TXB2 | R/TXB1 | R/TXB0 | UD |
| Read/Write  | R/W    |    |
| 初期値         | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |    |

同じI/Oアトンスを共用するUSART受信データ緩衝レシ、スタとUSART送信データ緩衝レシ、スタはUSARTデータレシ、スタまたはUDRとして引用しました。送信データ緩衝レシ、スタ(TXB)はUDRレシ、スタ位置に書かれるデータの転送先です。UDRレシ、スタ位置読み込みは受信データ緩衝レシ、スタ(RXB)の内容を返します。

5~7ビット データでの上位未使用ビットは送信部によって無視され、受信部によって0に設定されます。

送信緩衝部はUCSRAで送信データレジ、スタ空き(UDRE)フラグが設定(1)される時にだけ書けます。UDREフラグが設定(1)されない時にUDRへ書かれたデータはUSART送信部によって無視されます。送信部が許可されて送信緩衝部にデータが書かれると、送信部は送信シフトレジ、スタが空きの時にそのデータを送信シフトレジ、スタへ設定(移動)します。その後にデータはTXDピンで直列送信されます。

受信緩衝部は2段のFIFOから成ります。このFIFOは受信緩衝部がアクセスされる毎にその状態を切り替えます。この受信緩衝部の動きのため、この位置に読み-修正-書き(リート・モテ・ファイライト)命令(SBIとCBI)を使用できません。ビット検査(SBICとSBIS)命令もFIFOの状態を換えるので、これらの命令を使用する時は注意してください。

### ■ USART制御/状態レジスタA (USART Control and Status Register A) UCSRA

| <u> </u>    | 7   | 6   | 5    | 4  | 3   | 2  | 1   | 0    | _     |
|-------------|-----|-----|------|----|-----|----|-----|------|-------|
| \$0B (\$2B) | RXC | TXC | UDRE | FE | DOR | PE | U2X | MPCM | UCSRA |
| Read/Write  | R   | R/W | R    | R  | R   | R  | R/W | R/W  |       |
| 初期値         | 0   | 0   | 1    | 0  | 0   | 0  | 0   | 0    |       |

## ■ ビット7 - RXC: USART受信完了フラグ(USART Receive Complete)

このフラグは受信緩衝部に未読データがある時に設定(1)され、受信緩衝部が空の(換言すると、どんな未読データも含まない)時に解除 (0)されます。受信部が禁止されると、受信緩衝部が破棄され、その結果RXCフラグは0になります。RXCフラグは受信完了割り込みを発生するのに使用できます(USART制御/状態レジスタB(UCSRB)の受信完了割り込み許可(RXCIE)と、小をご覧ください)。

### ■ ビット6 - TXC: USART送信完了フラク (USART Transmit Complete)

このフラグは送信シフトレジスタ内の完全なフレームがシフト出力されてしまい、送信緩衝部(UDR)に新規データが現状存在しない時に設定(1) されます。TXCフラグは送信完了割り込みが実行されるとき、自動的に解除(0)されるか、またはこのビット位置に1を書くことによって解除(0)できます。TXCフラグは送信完了割り込みを発生できます(UCSRBの送信完了割り込み許可(TXCIE)ビットをご覧ください)。

### ■ ビット5 - UDRE: USART送信データ レジスタ空きフラグ(USART Data Register Empty)

UDREフラグは送信緩衝部(UDR)が新規データを受け取る準備ができているかどうかを示します。UDREが1ならば緩衝部は空で、従って書かれる準備ができています。UDREフラグは送信緩衝部空き割り込みを発生できます(UCSRBの送信データレジスタ空き割り込み許可(UDRIE)とずりをご覧ください)。送信部が準備できているのを示すため、リセット後のUDREは設定(1)です。

# ■ ビット4 - FE: フレーミング異常フラグ(Framing Error)

受信緩衝部の次データが受信した時にフレーミング異常(換言すると、受信緩衝部で次データの最初の(第1)停止ビットがLow)だった場合、このビットが設定(1)されます。このフラグは受信緩衝部(UDR)が読まれるまで有効です。受信したデータの停止ビットがHighの時にFEフラグは0です。UCSRAに書くとき、常にこのビットを0に設定してください。

# ■ ビット3 - DOR: デ-タ オーハーラン発生フラグ (Data OverRun)

このビットはオーバーラン状態が検出されると設定(1)されます。受信緩衝部(2フレーム分)が一杯で、新規フレームが受信シフト レジスタ内で待機中に新規開始ビットが検出されるとデータ オーバーランが起こります。UCSRAに書くとき、常にこのビットを0に設定してください。

## ■ ビット2 - PE: パリティ誤りフラグ(Parity Error)

受信緩衝部の次データが受信した時にパリティ異常があり、その時点でパリティ検査が許可されていれば(UPM1=1)、このビットが設定(1)されます。このフラグは受信緩衝部(UDR)が読まれるまで有効です。UCSRAに書くとき、常にこのビットを0に設定してください。

#### ■ ビット1 - U2X: 倍速許可 (Double the USART Transmission Speed)

このビットは非同期動作でだけ有効です。同期動作を使用するとき、このビットに0を書いてください。

このビットに1を書くことはボーレート分周器の分周値を16から8に減らして事実上、非同期通信の転送速度を倍にします。

## ■ ビット0 - MPCM: 複数プロセッサ通信動作 (Multi-Processor Communication Mode)

このビットは複数プロセッサ通信動作を許可します。MPCMビットが1を書かれると、USART受信部で受信したアドレス情報を含まない全到着フレームは無視されます。送信部はMPCM設定に影響されません。より多くの詳細情報については109頁の「複数プロセッサ通信動作」をご覧ください。





## ■ USART制御/状態レジスタB (USART Control and Status Register B) UCSRB

| ピット         | 7     | 6     | 5     | 4    | 3    | 2     | 1    | 0    |       |
|-------------|-------|-------|-------|------|------|-------|------|------|-------|
| \$0A (\$2A) | RXCIE | TXCIE | UDRIE | RXEN | TXEN | UCSZ2 | RXB8 | TXB8 | UCSRB |
| Read/Write  | R/W   | R/W   | R/W   | R/W  | R/W  | R/W   | R    | R/W  |       |
| 初期値         | 0     | 0     | 0     | 0    | 0    | 0     | 0    | 0    |       |

#### ■ ビット7 - RXCIE: 受信完了割り込み許可 (Receive Complete Interrupt Enable)

このビットに1を書くことはUSART制御/状態レジスタA(UCSRA)の受信完了(RXC)フラグでの割り込みを許可します。USART受信完了割り込みはRXCIEビットが1を書かれ、ステータス レジスタ(SREG)で全割り込み許可(I)ビットが1を書かれ、UCSRAでRXCフラグが設定(1)される場合にだけ生成されます。

### ■ ビット6 - TXCIE: 送信完了割り込み許可 (Transmit Complete Interrupt Enable)

このビットに1を書くことはUSART制御/状態レジスタA(UCSRA)の送信完了(TXC)フラグでの割り込みを許可します。USART送信完了割り込みはTXCIEビットが1を書かれ、SREGで全割り込み許可(I)ビットが1を書かれ、UCSRAでTXCフラグが設定(1)される場合にだけ生成されます。

### ■ ビット5 - UDRIE: 送信データ レジスタ空き割り込み許可 (Transmit Data Register Empty Interrupt Enable)

このビットに1を書くことはUSART制御/状態レジスタA(UCSRA)の送信データ レジスタ空き(UDRE)フラグでの割り込みを許可します。USART 送信データ レジスタ空き割り込みはUDRIEビットが1を書かれ、SREGで全割り込み許可(I)ビットが1を書かれ、UCSRAでUDREフラグが設定(1)される場合にだけ生成されます。

### ■ ビット4 - RXEN: 受信許可 (Receiver Enable)

このビットに1を書くことはUSART受信(部)を許可します。受信部は許可されるとRXDピンの標準ポート動作を無効にします。受信(部)を禁止することは受信緩衝部を破棄し、フレーミング異常(FE)、オーバーラン(DOR)、パリティ誤り(PE)のフラグを無効にします。

### ■ ビット3 - TXEN: 送信許可 (Transmitter Enable)

このビットに1を書くことはUSART送信(部)を許可します。送信部は許可されるとTXDピンの標準ポート動作を無効にします。送信(部)の禁止(TXEN=0書き込み)は進行中と保留中の送信が完了される(換言すると、送信シフト レジスタと送信緩衝レジスタが送信されるべきデー タを含まない)まで有効になりません。禁止したとき、送信部はもはやTXDポート(の標準I/O機能)を無効にしません。

### ■ ビット2 - UCSZ2: データ ビット長選択2 (Character Size)

USART制御/状態レジ゙スタC(UCSRC)のUCSZ1,0ビットと組み合わせたUCSZ2ビットは送受信部で使用するフレームのデータ ビット数(Charact er size)を設定します。

## ■ ビット1 - RXB8: 受信データ ビット8 (Receive Data Bit 8)

RXB8は9ビット データでの直列フレーム操作時に受信したフレームの第9データ ビット(ビット8)です。UDRから下位ビットを読む前に読んでください。

#### ■ ビット0 - TXB8 : 送信データ ビット8 (Transmit Data Bit 8)

TXB8は9ビット データでの直列フレーム操作時に送信されるべきデータの第9データ ビット(ピット8)です。UDRへ下位ビットを書く前に書いてください。

#### ■ USART制御/状態レジスタC (USART Control and Status Register C) UCSRC

| ピット         | 7     | 6     | 5    | 4    | 3    | 2     | 1     | 0     |       |
|-------------|-------|-------|------|------|------|-------|-------|-------|-------|
| \$20 (\$40) | URSEL | UMSEL | UPM1 | UPM0 | USBS | UCSZ1 | UCSZ0 | UCPOL | UCSRC |
| Read/Write  | R/W   | R/W   | R/W  | R/W  | R/W  | R/W   | R/W   | R/W   |       |
| 初期値         | 1     | 0     | 0    | 0    | 0    | 1     | 1     | 0     |       |

UCSRCレシ、スタはUBRRHレシ、スタと同じI/O位置を共用します。このレシ、スタのアクセス法を記述する項目、110頁の「UBRRH/UCSRCレシ、スタのアクセス」をご覧ください。

#### ■ ビット7 - URSEL: レジスタ選択 (Register Select)

このビットはUCSRCまたはUBRRHレジスタのどちらをアクセスするかを選択します。UCSRCを読むと1として読めます。UCSRCに書くとき、URSELは1でなければなりません。

#### ■ ビット6 - UMSEL: USART動作選択 (USART Mode Select)

このビットは非同期と同期の動作種別のどちらかを選びます。

| 表63. USART動作選択 |       |  |  |  |  |  |  |  |
|----------------|-------|--|--|--|--|--|--|--|
| UMSEL          | 動作種別  |  |  |  |  |  |  |  |
| 0              | 非同期動作 |  |  |  |  |  |  |  |
| 1              | 同期動作  |  |  |  |  |  |  |  |
|                |       |  |  |  |  |  |  |  |

## ■ ビット5,4 - UPM1,0: パリティ選択 (Parity Mode)

これらのビットはパリティの発生と検査の許可と種別を設定します。許可した場合、送信部は各フレーム内での送信したデータ ビットのパリティを自動的に生成して送出します。受信部は到着データからパリティ値を生成し、UPM0設定と比較します。不一致が検出されると、USART制御/状態レジスタA(UCSRA)でパリティ誤り(PE)フラグが設定(1)されます。

| 表 | 64. <i>パ</i> リ | ティ選択 | 表64. パリティ選択 |  |  |  |  |  |  |  |  |  |  |  |
|---|----------------|------|-------------|--|--|--|--|--|--|--|--|--|--|--|
|   | UPM1           | UPM0 | パリティ動作      |  |  |  |  |  |  |  |  |  |  |  |
|   | 0              | 0    | 禁止          |  |  |  |  |  |  |  |  |  |  |  |
|   | 0              | 1    | (予約)        |  |  |  |  |  |  |  |  |  |  |  |
|   | 1              | 0    | 偶数パリティ許可    |  |  |  |  |  |  |  |  |  |  |  |
|   | 1              | 1    | 奇数パリティ許可    |  |  |  |  |  |  |  |  |  |  |  |

### ■ ビット3 - USBS: 停止ビット選択 (Stop Bit Select)

このビットは送信部によって挿入される停止ビット数を選びます。受信部はこの設定を無視します(訳補:常に第1停止ビットだけが有効)。

| 表65. 停止ビット選択 |        |  |  |  |  |  |  |  |
|--------------|--------|--|--|--|--|--|--|--|
| USBS         | 停止ビット数 |  |  |  |  |  |  |  |
| 0            | 1ピット   |  |  |  |  |  |  |  |
| 1            | 2t*y}  |  |  |  |  |  |  |  |

#### ■ ビット2,1 - UCSZ1,0: データ ビット長選択 (Character Size)

USART制御/状態レジスタB(UCSRB)のUCSZ2ビットと組み合わせたUCSZ1,0ビットは送受信部で使用するフレームのデータ ビット数(Charact er size)を設定します。

| 表66. | データ | ビッ | 卜長選択 |
|------|-----|----|------|
|------|-----|----|------|

| UCSZ2,1,0 | 0 0 0 | 0 0 1 | 0 1 0 | 0 1 1 | 100  | 101  | 1 1 0 | 111   |
|-----------|-------|-------|-------|-------|------|------|-------|-------|
| データビット数   | 5ピット  | 6Ľ'yŀ | 7Ľ'yト | 8Ľ'yŀ | (予約) | (予約) | (予約)  | 9t'yh |

#### ■ ビット0 - UCPOL: クロック極性選択 (Clock Polarity)

このビットは同期動作に対してだけ使用されます。非同期動作が使用されるとき、このビットに0を書いてください。UCPOLビットは同期クロック(XCK)、データ出力変更、データ入力採取間の関係を設定します。

| 表67. XCKクロック極性選択 |                  |                  |  |  |  |  |  |  |  |  |  |  |
|------------------|------------------|------------------|--|--|--|--|--|--|--|--|--|--|
| UCPOL            | 送信データ変更(TXDピン出力) | 受信データ採取(RXDピン入力) |  |  |  |  |  |  |  |  |  |  |
| 0                | XCKの上昇端          | XCKの下降端          |  |  |  |  |  |  |  |  |  |  |
| 1                | XCKの下降端          | XCKの上昇端          |  |  |  |  |  |  |  |  |  |  |

### ■ USARTホーレートレジスタ (USART Baud Rate Register) UBRRH, UBRRL (UBRR)

| ピット         | 15    | 14    | 13    | 12    | 11     | 10     | 9     | 8     |       |
|-------------|-------|-------|-------|-------|--------|--------|-------|-------|-------|
| \$20 (\$40) | URSEL | -     | -     | -     | UBRR11 | UBRR10 | UBRR9 | UBRR8 | UBRRH |
| Read/Write  | R/W   | R     | R     | R     | R/W    | R/W    | R/W   | R/W   |       |
| 初期値         | 0     | 0     | 0     | 0     | 0      | 0      | 0     | 0     |       |
| ピット         | 7     | 6     | 5     | 4     | 3      | 2      | 1     | 0     |       |
| \$09 (\$29) | UBRR7 | UBRR6 | UBRR5 | UBRR4 | UBRR3  | UBRR2  | UBRR1 | UBRR0 | UBRRL |
| Read/Write  | R/W   | R/W   | R/W   | R/W   | R/W    | R/W    | R/W   | R/W   |       |
| 初期値         | 0     | 0     | 0     | 0     | 0      | 0      | 0     | 0     |       |

UBRRHレシ、スタはUCSRCレシ、スタと同じI/O位置を共用します。このレシ、スタのアクセス法を記述する項目、110頁の「UBRRH/UCSRCレシ、スタのアクセス」をご覧ください。

#### ■ ビット15 - URSEL: レジスタ選択 (Register Select)

このビットはUBRRHまたはUCSRCレジスタのどちらをアクセスするかを選択します。UBRRHを読むと<mark>0</mark>として読めます。UBRRHに書くとき、 このビットは<mark>0</mark>でなければなりません。

# ■ **ビット14~12** - 予約 (Reserved Bits)

これらのビットは将来使用するために予約されています。将来のデバイスとの共通性のため、UBRRHが書かれるとき、これらのビットはのが書かれなければなりません。

### ■ ビット11~0 - UBRR11~0: ボーレート分周値 (USART Baud Rate Register)

これはUSARTのボーレートを含む12ビット レジスタです。UBRRHがUSARTボーレートの上位4ビットを含み、UBRRLが下位8ビットを含みます。 ボーレートが変更されると、送受信部で進行中の転送は不正にされます。UBRRL書き込みはボーレート前置分周器の更新を直ちに始めます。





# ボーレート設定例

標準的なクリスタル発振子やセラミック振動子の周波数に対して最も共通して使用される非同期動作のボーレートは表68.のUBRR設定を使用することによって生成できます。目的のボーレートに対して設定誤差1.5%(標準速:U2X=0)、1.0%(倍速:U2X=1)以上を赤字で示します(<mark>訳注</mark>:原書の本文は0.5%未満を太字)。より高い誤差率でも受け入れ可能ですが、特に長い直列フレーム(108頁の「非同期での動作範囲」参照)で誤差率が高いと、受信部は雑音耐性が低下します。誤差率は次式を使用して計算されます。

誤差率(%) = ( UBRR設定ボーレート(最近似値) - 1 ) ×100(%)

表68. Xtal、ボーレート対UBRRH.UBRRL設定(UBRR=UBRRH:UBRRL)

| 2,00.70 | XVIII. ALAILA PARADONINI, ODINILAXE (ODINI-ODININI. ODININI) |       |      |       |                     |       |       |       |                     |       |       |       |                     |       |       |       |
|---------|--------------------------------------------------------------|-------|------|-------|---------------------|-------|-------|-------|---------------------|-------|-------|-------|---------------------|-------|-------|-------|
| ホーレート   |                                                              | 1M    | Hz   |       | 1.8432MHz           |       |       | 2MHz  |                     |       |       |       | 2.457               | 6MHz  |       |       |
| (bps)   | U2X=0                                                        |       | U2   | !X=1  | U2X= <mark>0</mark> |       | U2X=1 |       | U2X= <mark>0</mark> |       | U2X=1 |       | U2X= <mark>0</mark> |       | U2X=1 |       |
| (phs)   | UBRR                                                         | 誤差(%) | UBRR | 誤差(%) | UBRR                | 誤差(%) | UBRR  | 誤差(%) | UBRR                | 誤差(%) | UBRR  | 誤差(%) | UBRR                | 誤差(%) | UBRR  | 誤差(%) |
| 1200    | 51                                                           | 0.2   | 103  | 0.2   | 95                  | 0.0   | 191   | 0.0   | 103                 | 0.2   | 207   | 0.2   | 127                 | 0.0   | 255   | 0.0   |
| 2400    | 25                                                           | 0.2   | 51   | 0.2   | 47                  | 0.0   | 95    | 0.0   | 51                  | 0.2   | 103   | 0.2   | 63                  | 0.0   | 127   | 0.0   |
| 4800    | 12                                                           | 0.2   | 25   | 0.2   | 23                  | 0.0   | 47    | 0.0   | 25                  | 0.2   | 51    | 0.2   | 31                  | 0.0   | 63    | 0.0   |
| 9600    | 6                                                            | -7.0  | 12   | 0.2   | 11                  | 0.0   | 23    | 0.0   | 12                  | 0.2   | 25    | 0.2   | 15                  | 0.0   | 31    | 0.0   |
| 14400   | 3                                                            | 8.5   | 8    | -3.5  | 7                   | 0.0   | 15    | 0.0   | 8                   | -3.5  | 16    | 2.1   | 10                  | -3.0  | 20    | 1.6   |
| 19200   | 2                                                            | 8.5   | 6    | -7.0  | 5                   | 0.0   | 11    | 0.0   | 6                   | -7.0  | 12    | 0.2   | 7                   | 0.0   | 15    | 0.0   |
| 28800   | 1                                                            | 8.5   | 3    | 8.5   | 3                   | 0.0   | 7     | 0.0   | 3                   | 8.5   | 8     | -3.5  | 4                   | 6.7   | 10    | -3.0  |
| 38400   | 1                                                            | -18.6 | 2    | 8.5   | 2                   | 0.0   | 5     | 0.0   | 2                   | 8.5   | 6     | -7.0  | 3                   | 0.0   | 7     | 0.0   |
| 57600   | 0                                                            | 8.5   | 1    | 8.5   | 1                   | 0.0   | 3     | 0.0   | 1                   | 8.5   | 3     | 8.5   | 2                   | -11.1 | 4     | 6.7   |
| 76800   | 0                                                            | -18.6 | 1    | -18.6 | 1                   | -25.0 | 2     | 0.0   | 1                   | -18.6 | 2     | 8.5   | 1                   | 0.0   | 3     | 0.0   |
| 115.2k  | 1                                                            | _     | 0    | 8.5   | 0                   | 0.0   | 1     | 0.0   | 0                   | 8.5   | 1     | 8.5   | 0                   | 33.3  | 2     | -11.1 |
| 230.4k  | 1                                                            | _     | 0    | -45.7 | 0                   | -50.0 | 0     | 0.0   | 0                   | -45.7 | 0     | 8.5   | 0                   | -33.3 | 0     | 33.3  |
| 250k    | 1                                                            | _     | 1    | _     | 1                   | 1     | 0     | -7.8  | 1                   | _     | 0     | 0.0   | -                   | _     | 0     | 22.9  |
| 最高速     | 62                                                           | 500   | 12   | 25k   | 11                  | 5.2k  | 23    | 0.4k  | 1:                  | 25k   | 2     | 50k   | 15                  | 3.6k  | 30    | 7.2k  |

| ホーレート  |      | 3.276             | 8MHz |       |      | 3.686              | 4MHz |       |      | 4M                 | Hz   |       |      | 4.608              | BMHz |       |
|--------|------|-------------------|------|-------|------|--------------------|------|-------|------|--------------------|------|-------|------|--------------------|------|-------|
| (bps)  | U2   | X= <mark>0</mark> |      | !X=1  |      | 2X= <mark>0</mark> |      | !X=1  |      | !X= <mark>0</mark> | U2   | !X=1  |      | !X= <mark>0</mark> | U2   | X=1   |
| (phs)  | UBRR | 誤差(%)             | UBRR | 誤差(%) | UBRR | 誤差(%)              | UBRR | 誤差(%) | UBRR | 誤差(%)              | UBRR | 誤差(%) | UBRR | 誤差(%)              | UBRR | 誤差(%) |
| 1200   | 170  | -0.2              | 340  | 0.1   | 191  | 0.0                | 384  | 0.0   | 207  | 0.2                | 416  | -0.1  | 239  | 0.0                | 479  | 0.0   |
| 2400   | 84   | 0.4               | 170  | -0.2  | 95   | 0.0                | 191  | 0.0   | 103  | 0.2                | 207  | 0.2   | 119  | 0.0                | 239  | 0.0   |
| 4800   | 42   | -0.8              | 84   | 0.4   | 47   | 0.0                | 95   | 0.0   | 51   | 0.2                | 103  | 0.2   | 59   | 0.0                | 119  | 0.0   |
| 9600   | 20   | 1.6               | 42   | -0.8  | 23   | 0.0                | 47   | 0.0   | 25   | 0.2                | 51   | 0.2   | 29   | 0.0                | 59   | 0.0   |
| 14400  | 13   | 1.6               | 27   | 1.6   | 15   | 0.0                | 31   | 0.0   | 16   | 2.1                | 34   | -0.8  | 19   | 0.0                | 39   | 0.0   |
| 19200  | 10   | -3.0              | 20   | 1.6   | 11   | 0.0                | 23   | 0.0   | 12   | 0.2                | 25   | 0.2   | 14   | 0.0                | 29   | 0.0   |
| 28800  | 6    | 1.6               | 13   | 1.6   | 7    | 0.0                | 15   | 0.0   | 8    | -3.5               | 16   | 2.1   | 9    | 0.0                | 19   | 0.0   |
| 38400  | 4    | 6.7               | 10   | -3.0  | 5    | 0.0                | 11   | 0.0   | 6    | -7.0               | 12   | 0.2   | 7    | -6.3               | 14   | 0.0   |
| 57600  | 3    | -11.1             | 6    | 1.6   | 3    | 0.0                | 7    | 0.0   | 3    | 8.5                | 8    | -3.5  | 4    | 0.0                | 9    | 0.0   |
| 76800  | 2    | -11.1             | 4    | 6.7   | 2    | 0.0                | 5    | 0.0   | 2    | 8.5                | 6    | -7.0  | 3    | -6.3               | 7    | -6.3  |
| 115.2k | 1    | -11.1             | 3    | -11.1 | 1    | 0.0                | 3    | 0.0   | 1    | 8.5                | 3    | 8.5   | 2    | -16.7              | 4    | 0.0   |
| 230.4k | 0    | -11.1             | 1    | -11.1 | 0    | 0.0                | 1    | 0.0   | 0    | 8.5                | 1    | 8.5   | 0    | 25.0               | 2    | -16.7 |
| 250k   | 1    | 1                 | 1    | -18.1 | 0    | -7.8               | 1    | -7.8  | 0    | 0.0                | 1    | 0.0   | 0    | 15.2               | 1    | 15.2  |
| 500k   | _    | 1                 | 0    | -18.1 | _    | _                  | 0    | -7.8  | -    | _                  | 0    | 0.0   | 0    | -42.4              | 0    | 15.2  |
| 1M     | 1    | 1                 | -    | _     | -    | _                  | -    | _     | 1    | _                  | 1    | -     | -    | _                  | 0    | -42.4 |
| 最高速    |      | 4.8k              | 40   | 9.6k  | 23   | 0.4k               | 46   | 0.8k  | 2    | 50k                | 50   | 00k   | 28   | 88k                | 5    | 76k   |

注: 最高速はUBRR=0、誤差=0.0%です。 以降の周波数は次頁へ続く。

(<mark>訳注</mark>) 原書では頁割された表毎に表番号68.~71.となっていますが、共通性から纏めて表68.としました。 原書に対して数種の発振周波数を追加しました。

| 表68(結  | き). Xt | al、ボーレ             | −ト対U | BRRH,U | BRRL | <b>设定</b> (UB      | RR=UE | BRRH:UI | BRRL) |                    |      |       |      |                    |      |       |
|--------|--------|--------------------|------|--------|------|--------------------|-------|---------|-------|--------------------|------|-------|------|--------------------|------|-------|
| ホーレート  |        | 4.915              | 2MHz |        |      | 6.144              | IMHz  |         |       | 7.372              | 8MHz |       |      | 8N                 | lHz  |       |
| / \    | U2     | !X= <mark>0</mark> | U2   | !X=1   | U2   | !X= <mark>0</mark> | U2    | !X=1    | U2    | !X= <mark>0</mark> | U2   | X=1   | U2   | 2X= <mark>0</mark> | U2   | 2X=1  |
| (bps)  | UBRR   | 誤差(%)              | UBRR | 誤差(%)  | UBRR | 誤差(%)              | UBRR  | 誤差(%)   | UBRR  | 誤差(%)              | UBRR | 誤差(%) | UBRR | 誤差(%)              | UBRR | 誤差(%) |
| 1200   | 255    | 0.0                | 511  | 0.0    | 319  | 0.0                | 639   | 0.0     | 383   | 0.0                | 767  | 0.0   | 416  | -0.1               | 832  | 0.0   |
| 2400   | 127    | 0.0                | 255  | 0.0    | 159  | 0.0                | 319   | 0.0     | 191   | 0.0                | 383  | 0.0   | 207  | 0.2                | 416  | -0.1  |
| 4800   | 63     | 0.0                | 127  | 0.0    | 79   | 0.0                | 159   | 0.0     | 95    | 0.0                | 191  | 0.0   | 103  | 0.2                | 207  | 0.2   |
| 9600   | 31     | 0.0                | 63   | 0.0    | 39   | 0.0                | 79    | 0.0     | 47    | 0.0                | 95   | 0.0   | 51   | 0.2                | 103  | 0.2   |
| 14400  | 20     | 1.6                | 42   | -0.8   | 26   | -1.2               | 52    | 0.6     | 31    | 0.0                | 63   | 0.0   | 34   | -0.8               | 68   | 0.6   |
| 19200  | 15     | 0.0                | 31   | 0.0    | 19   | 0.0                | 39    | 0.0     | 23    | 0.0                | 47   | 0.0   | 25   | 0.2                | 51   | 0.2   |
| 28800  | 10     | -3.0               | 20   | 1.6    | 12   | 2.6                | 26    | -1.2    | 15    | 0.0                | 31   | 0.0   | 16   | 2.1                | 34   | -0.8  |
| 38400  | 7      | 0.0                | 15   | 0.0    | 9    | 0.0                | 19    | 0.0     | 11    | 0.0                | 23   | 0.0   | 12   | 0.2                | 25   | 0.2   |
| 57600  | 4      | 6.7                | 10   | -3.0   | 6    | -4.8               | 12    | 2.6     | 7     | 0.0                | 15   | 0.0   | 8    | -3.5               | 16   | 2.1   |
| 76800  | 3      | 0.0                | 7    | 0.0    | 4    | 0.0                | 9     | 0.0     | 5     | 0.0                | 11   | 0.0   | 6    | -7.0               | 12   | 0.2   |
| 115.2k | 2      | -11.1              | 4    | 6.7    | 2    | 11.1               | 6     | -4.8    | 3     | 0.0                | 7    | 0.0   | 3    | 8.5                | 8    | -3.5  |
| 230.4k | 1      | 33.3               | 2    | -11.1  | 1    | -16.7              | 2     | 11.1    | 1     | 0.0                | 3    | 0.0   | 1    | 8.5                | 3    | 8.5   |
| 250k   | 1      | 22.9               | 2    | -18.1  | 1    | -23.2              | 2     | 2.4     | 1     | -7.8               | 3    | 0.0   | 1    | 0.0                | 3    | 0.0   |
| 500k   | 0      | -38.6              | 0    | 22.9   | 0    | -23.2              | 1     | -23.2   | 0     | -7.8               | 1    | -7.8  | 0    | 0.0                | 1    | 0.0   |
| 1M     | _      | _                  | 0    | -38.6  | -    | _                  | 0     | -23.2   | -     | -                  | 0    | -7.8  | -    | _                  | 0    | 0.0   |
| 最高速    | 30     | 7.2k               | 61   | 4.4k   | 38   | 84k                | 70    | 68k     | 46    | 0.8k               | 92   | 1.6k  | 50   | 00k                | 1    | lM    |

| ホーレート  |      | 9.216              | 6MHz |       |      | 9.830              | 4MHz |       |             | 101                | ИHz  |       |      | 11.059             | 2MHz |       |
|--------|------|--------------------|------|-------|------|--------------------|------|-------|-------------|--------------------|------|-------|------|--------------------|------|-------|
|        | U2   | !X= <mark>0</mark> | U2   | !X=1  | U2   | !X= <mark>0</mark> | U2   | X=1   | U2          | 2X= <mark>0</mark> | U2   | !X=1  | U2   | 2X= <mark>0</mark> | U2   | X=1   |
| (bps)  | UBRR | 誤差(%)              | UBRR | 誤差(%) | UBRR | 誤差(%)              | UBRR | 誤差(%) | <b>UBRR</b> | 誤差(%)              | UBRR | 誤差(%) | UBRR | 誤差(%)              | UBRR | 誤差(%) |
| 1200   | 479  | 0.0                | 959  | 0.0   | 511  | 0.0                | 1023 | 0.0   | 520         | -0.0               | 1041 | -0.0  | 575  | 0.0                | 1151 | 0.0   |
| 2400   | 239  | 0.0                | 479  | 0.0   | 255  | 0.0                | 511  | 0.0   | 259         | 0.2                | 520  | -0.0  | 287  | 0.0                | 575  | 0.0   |
| 4800   | 119  | 0.0                | 239  | 0.0   | 127  | 0.0                | 255  | 0.0   | 129         | 0.2                | 259  | 0.2   | 143  | 0.0                | 287  | 0.0   |
| 9600   | 59   | 0.0                | 119  | 0.0   | 63   | 0.0                | 127  | 0.0   | 64          | 0.2                | 129  | 0.2   | 71   | 0.0                | 143  | 0.0   |
| 14400  | 39   | 0.0                | 79   | 0.0   | 42   | -0.8               | 84   | 0.4   | 42          | 0.9                | 86   | -0.2  | 47   | 0.0                | 95   | 0.0   |
| 19200  | 29   | 0.0                | 59   | 0.0   | 31   | 0.0                | 63   | 0.0   | 32          | -1.4               | 64   | 0.2   | 35   | 0.0                | 71   | 0.0   |
| 28800  | 19   | 0.0                | 39   | 0.0   | 20   | 1.6                | 42   | -0.8  | 21          | -1.4               | 42   | 0.9   | 23   | 0.0                | 47   | 0.0   |
| 38400  | 14   | 0.0                | 29   | 0.0   | 15   | 0.0                | 31   | 0.0   | 15          | 1.8                | 32   | -1.4  | 17   | 0.0                | 35   | 0.0   |
| 57600  | 9    | 0.0                | 19   | 0.0   | 10   | -3.0               | 20   | 1.6   | 10          | -1.4               | 21   | -1.4  | 11   | 0.0                | 23   | 0.0   |
| 76800  | 7    | 6.7                | 14   | 0.0   | 7    | 0.0                | 15   | 0.0   | 7           | 1.8                | 15   | 1.8   | 8    | 0.0                | 17   | 0.0   |
| 115.2k | 4    | 0.0                | 9    | 0.0   | 4    | 6.7                | 10   | -3.0  | 4           | 8.5                | 10   | -1.4  | 5    | 0.0                | 11   | 0.0   |
| 230.4k | 2    | -16.7              | 4    | 0.0   | 2    | -11.1              | 4    | 6.7   | 2           | -9.6               | 4    | 8.5   | 2    | 0.0                | 5    | 0.0   |
| 250k   | 1    | 15.2               | 4    | -7.8  | 1    | -23.2              | 4    | -1.7  | 2           | -16.7              | 4    | 0.0   | 2    | -7.8               | 5    | -7.8  |
| 500k   | 0    | 15.2               | 1    | 15.2  | 0    | 22.9               | 1    | 22.9  | 0           | 25.0               | 2    | -16.7 | 0    | 38.2               | 2    | -7.8  |
| 1M     | 0    | -42.4              | 0    | 15.2  | 0    | -38.6              | 0    | 22.9  | 0           | -37.5              | 0    | 25.0  | 0    | -30.9              | 0    | 38.2  |
| 最高速    | 5    | 76k                | 1.1  | .52M  | 61   | 4.4k               | 1.22 | 288M  | 6:          | 25k                | 1.5  | 25M   | 69   | 1.2k               | 1.38 | 324M  |

| ボーレート  |      | 14.745             | 6MHz |       |      | 161               | ИHz  |       |      | 18.432             | 20MHz |       |      | 201                | ИHz  |       |
|--------|------|--------------------|------|-------|------|-------------------|------|-------|------|--------------------|-------|-------|------|--------------------|------|-------|
| /      | U2   | !X= <mark>0</mark> | U2   | 2X=1  | U2   | X= <mark>0</mark> | U2   | X=1   | U2   | !X= <mark>0</mark> | U2    | !X=1  | U2   | !X= <mark>0</mark> | U2   | !X=1  |
| (bps)  | UBRR | 誤差(%)              | UBRR | 誤差(%) | UBRR | 誤差(%)             | UBRR | 誤差(%) | UBRR | 誤差(%)              | UBRR  | 誤差(%) | UBRR | 誤差(%)              | UBRR | 誤差(%) |
| 1200   | 767  | 0.0                | 1533 | 0.0   | 832  | 0.0               | 1666 | 0.0   | 959  | 0.0                | 1919  | 0.0   | 1041 | 0.0                | 2082 | 0.0   |
| 2400   | 383  | 0.0                | 767  | 0.0   | 416  | -0.1              | 832  | 0.0   | 479  | 0.0                | 959   | 0.0   | 520  | 0.0                | 1041 | 0.0   |
| 4800   | 191  | 0.0                | 383  | 0.0   | 207  | 0.2               | 416  | -0.1  | 239  | 0.0                | 479   | 0.0   | 259  | 0.2                | 520  | 0.0   |
| 9600   | 95   | 0.0                | 191  | 0.0   | 103  | 0.2               | 207  | 0.2   | 119  | 0.0                | 239   | 0.0   | 129  | 0.2                | 259  | 0.2   |
| 14400  | 63   | 0.0                | 127  | 0.0   | 68   | 0.6               | 138  | -0.1  | 79   | 0.0                | 159   | 0.0   | 86   | -0.2               | 173  | -0.2  |
| 19200  | 47   | 0.0                | 95   | 0.0   | 51   | 0.2               | 103  | 0.2   | 59   | 0.0                | 119   | 0.0   | 64   | 0.2                | 129  | 0.2   |
| 28800  | 31   | 0.0                | 63   | 0.0   | 34   | -0.8              | 68   | 0.6   | 39   | 0.0                | 79    | 0.0   | 42   | 0.9                | 86   | -0.2  |
| 38400  | 23   | 0.0                | 47   | 0.0   | 25   | 0.2               | 51   | 0.2   | 29   | 0.0                | 59    | 0.0   | 32   | -1.4               | 64   | 0.2   |
| 57600  | 15   | 0.0                | 31   | 0.0   | 16   | 2.1               | 34   | -0.8  | 19   | 0.0                | 39    | 0.0   | 21   | -1.4               | 42   | 0.9   |
| 76800  | 11   | 0.0                | 23   | 0.0   | 12   | 0.2               | 25   | 0.2   | 14   | 0.0                | 29    | 0.0   | 15   | 1.7                | 32   | -1.4  |
| 115.2k | 7    | 0.0                | 15   | 0.0   | 8    | -3.5              | 16   | 2.1   | 9    | 0.0                | 19    | 0.0   | 10   | -1.4               | 21   | -1.4  |
| 230.4k | 3    | 0.0                | 7    | 0.0   | 3    | 8.5               | 8    | -3.5  | 4    | 0.0                | 9     | 0.0   | 4    | 8.5                | 10   | -1.4  |
| 250k   | 3    | -7.8               | 6    | 5.3   | 3    | 0.0               | 7    | 0.0   | 4    | -7.8               | 8     | 2.4   | 4    | 0.0                | 9    | 0.0   |
| 500k   | 1    | -7.8               | 3    | -7.8  | 1    | 0.0               | 3    | 0.0   | 1    | 15.2               | 4     | -7.8  | 1    | 25.0               | 4    | 0.0   |
| 1M     | 0    | -7.8               | 1    | -7.8  | 0    | 0.0               | 1    | 0.0   | 0    | 15.2               | 1     | 15.2  | 0    | 25.0               | 1    | 25.0  |
| 最高速    | 92   | 1.6k               | 1.8  | 432M  | 1    | .M                | 2    | 2M    | 1.1  | 52M                | 2.3   | 04M   | 1.3  | 25M                | 2.   | 5M    |

注: 最高速はUBRR=0、誤差=0.0%です。





# 2線直列インターフェース (TWI:Two-wire Serial Interface, I<sup>2</sup>C)

# 特徴

- 2本のバス信号線のみ必要な、単純ながら強力で柔軟な通信インターフェース
- 主装置動作と従装置動作の両方を支援
- 送信装置または受信装置として動作可能
- 7ビットのアドレス空間が128までの異なる従装置アドレスを許容
- 複数主装置の調停支援
- 400kHzまでのデータ転送速度
- 上昇/下降(スリューレート)制限された出力駆動回路
- バス信号線のスパイクを排除する雑音消去回路
- 一斉呼び出しを含む完全に設定変更可能な従装置アドレスの支援
- AVRが休止形態の時のアドレス認証(一致)起動

# 2線直列インターフェース バスの定義

2線直列インターフェース(TWI)は代表的なマイクロコントローラ応用に対して理想的に適応されています。TWI通信規約は2本の双方向バス信号線、データ用1本(SDA)とクロック用1本(SCL)だけを使用して128個までの異なる装置の相互接続をシステム設計者に許します。バスを実現するのに必要とされる外部ハートウェアはTWIバス信号線各々に1本づつのプルアップ抵抗だけです。バスに接続した全ての装置は個別のアトレスを持ち、バス衝突を解決する機構は本質的にTWI通信規約で行います。



### TWI用語定義

次の定義は本項で度々使用されます。

| 表72. TWI用 | 表72. TWI用語定義                     |  |  |  |  |  |  |  |  |  |  |
|-----------|----------------------------------|--|--|--|--|--|--|--|--|--|--|
| 用語        | 意味                               |  |  |  |  |  |  |  |  |  |  |
| 主装置       | 送信の開始と終了を行う装置。主装置はSCLクロックも生成します。 |  |  |  |  |  |  |  |  |  |  |
| 従装置       | 主装置によって指定された装置。                  |  |  |  |  |  |  |  |  |  |  |
| 送信装置      | バス上にデータを送り出す装置。                  |  |  |  |  |  |  |  |  |  |  |
| 受信装置      | バスからデータを読み込む装置。                  |  |  |  |  |  |  |  |  |  |  |

### 電気的な相互接続

図76.で描かれたように両方のバス信号線はプルアップ抵抗を通して正供給電圧に接続されます。全てのTWI準拠装置のバス駆動部はオープントレインかオープンコレクタです。これはインターフェースの動作のために重要なワイアードAND機能を実現します。TWIバス信号線のLowレヘルは1つまたはより多くのTWI装置の0出力時に生成されます。Highレヘルは全TWI装置がHi-Z出力時の出力で、プルアップ抵抗に信号線をHighへ引き上げさせます。どんなバス動作を許すのにも、TWIバスに接続した全てのAVRデ゙バイスが電力供給されなければならないことに注意してください。

このバスに接続できる装置数は7ビットの従装置アドレス空間と400pFのバス容量制限によってのみ制限されます。TWIの電気的特性の詳細仕様は191頁の「**2線直列インターフェース特性**」で与えられます。そこで与えられる2組の異なる仕様は、1つがバス速度100kHz以下に関するもので、もう1つはバス速度400kHzまでに関して有効です。

# データ転送とフレーム形式

## ビット転送

TWIn'スに転送される各データ ビットはクロック信号線のパルスを伴います。データ信号線のレヘールはクロック信号線がHighの時に安定していなければなりません。この規則の例外は開始条件と停止条件の生成だけです。



# 開始条件と停止条件

主装置がデータ転送の開始と終了を行います。転送は主装置がバスに開始条件を起こすと開始され、主装置が停止条件を起こすと終了されます。開始条件と停止条件間はバスが使用中と考えられ、他の主装置はバスの制御獲得を試みるべきではありません。開始条件と停止条件間で新規開始条件が起こされると特別な状態が起きます。これは再送開始条件として引用され、主装置がバスの制御を手放さずに新規転送を始めたい時に使用されます。再送開始条件後、バスは次の停止条件まで使用中と考えられます。これは開始動作についてと全く同じで、従って特記事項を除いて本データシートの残りに対して開始条件と再送開始条件の両方の記述に開始条件が使用されます。下で描かれるように、開始条件と停止条件はSCL信号線がHighの時のSDA信号線のレベル変更によって指示されます。



# アトレスパケット形式

TWIn'スに送信した全てのアドレス パケットはアビットのアドレス ビット、1ビットの方向(Read/Write)制御ビット、1ビットの応答ビットから成る9ビットです。方向(R/W)ビットが設定(1)されると読み出し操作が実行され、さもなければ書き込み操作が実行されるべきです。従装置がアドレス指定されたことを認証すると、9番目のSCL(ACK)周期でSDAをLowへ引くことによって確認応答すべきです。アドレス指定された従装置が忙しいまたはその他の理由で主装置の要求を扱えない場合、確認応答(ACK)クロック周期でSDA信号線をHighのままにすべきです。主装置はその後に停止条件または新規転送を始めるために再送開始条件を送出できます。従装置アドレスと方向(R/W)ビットから成るアドレス パケットは各々、SLA+RまたはSLA+Wと呼ばれます。

アトンス ビットの最上位ビット(MSB)が最初に送信されます。従装置アドレスは設計者によって自由に割り当てられますが、アドレス0000 000 は一斉呼び出し用に予約されています。

一斉呼び出しが起こされると、全従装置は<mark>確認応答(ACK)</mark>周期でSDA信号線をLowにすることによって応答すべきです。一斉呼び出しは主装置がシステム内のそれぞれの従装置に同じ通信内容を送信したい時に使用されます。一斉呼び出しアトレスに続きW(方向が書き込み)ビットがハ、スに送信されると、一斉呼び出しに応答する設定の全ての従装置は、ACK周期でSDA信号線をLowに引き込みま

す。そして後続のデータ パケットは一斉呼び出しに確認応答した 全従装置によって受信されます。一斉呼び出しアトレスに続くR (方向が読み出し)ビットの送信は、従装置それぞれが異なるデータの送信を始めた場合の衝突の原因となるので意味がないこと に注意してください。

1111 xxx形式の全アドレスは将来の目的のために予約されるべきです(訳補: I<sup>2</sup>C規格のアドレス拡張他)。



### データパケット形式

TWIN、スに送信した全てのデータハウットは1ハイのデータと1ビットの応答ビットから成る9ビットです。データ転送中、主装置はクロックと開始条件、停止条件を生成し、一方受信装置は受信に応答する責任があります。確認応答(ACK)は受信装置が9番目のSCL周期中にSDA信号線をLowに引き込むことによって示されます。受信装置がSDA信号線をHighのままにするとNACKを示します。受信装置が最終ハイトを受信したとき、または何らかの理由でこれ以上のハイトを受信ができないとき、最終ハイト後にNACKを送ることによって送信装置へ通知すべきです。データハイトの最上位(MSB)ビットが最初に送信されます。





# 転送内でのアドレス パケットとデータ パケットの組み合わせ

転送は基本的に開始条件、SLA+R/W、1つ以上のデータ パケット、停止条件から成ります。開始条件に続く停止条件から成る空の通信 内容は規則違反です。SCL信号線のワイアードANDが主装置と従装置間のハンドシェークに使用できることに注目してください。従装置は SCL信号線をLowに引き込むことによってSCLのLow期間を引き伸ばせます。これは主装置が従装置に対して速すぎるクロック速度設定、または従装置がデータ送信間の処理に追加時間を必要とする場合に有用です。従装置がSCLのLow期間を延長することは、主装置によって決められるSCLのHigh期間に影響しません。同様に従装置はSCLのデューティ比(Low期間)を延長することによってTWIデータ転送速度を落とせます。

図81.は代表的なデータ転送を示します。応用ソフトウェアによって実装されたソフトウェア規約に依存して、様々なデータがSLA+R/Wと停止条件間に送信できることに注意してください。



# 複数主装置バスシステムの調停と同期

TWI規約は多数主装置のバスシステムを許します。例え2つ以上の主装置が同時に送信を始めても、送信が通常のように続行することを保証するために特別な手段が講じられます。複数主装置のシステムでは2つの問題が起こります。

- 送信を完了するために1つの主装置だけを許す方法が実現されなければなりません。他の全ての主装置は(自身が行っている従装置)選択手順を失った(失敗した)ことに気付く時に送信を止めるべきです。この選択手順は調停(アピトレーション)と呼ばれます。競合する主装置は調停(従装置選択)手順を失ったことに気付くと、勝ち残った主装置によってアドレス指定されるかどうかを調べるため、直ちに従装置動作へ切り替えるべきです。複数の主装置が同時に送信を始めた事実は従装置で検知できるべきではありません。換言すると、バスに転送されているデータが不正にされてはなりません。
- 違う主装置が異なるSCL周波数を使用するかもしれません。同期確定手順で送信が続行するために、全主装置からの直列クロックを同期化する方法が考案されなければなりません。これは調停手順を容易にします。

ハス信号線のワイアート、ANDはこれらの問題の両方の解決に使用されます。全ての主装置からの直列クロックはワイアート、ANDされ、最短High期間の主装置の1つからに等しいHigh期間の合成クロックを生成します。合成クロックのLow期間は最長Low期間の主装置のLow期間に等しくなります。全ての主装置がSCL信号線を監視する、実際には合成SCL信号線がHighまたはLowになる時に各々SCLのHighとLow経過時間の計時を始めることに注意してください。

調停は全ての主装置がデータ出力後にSDA信号線を継続的に監視することによって実行されます。SDA信号線から読んだ値がその主装置の出力した値と一致しない場合、調停に敗れます。主装置がSDAにHigh値を出力し、同時に他の主装置がLow値を出力する時のみ調停に敗れるかもしれないことに注意してください。敗れた主装置は直ちに従装置動作へ移行し、勝ち残った主装置によってアトレス指定されるかを検査すべきです。SDA信号線はHighのままにすべきですが、敗れた主装置は現在のデータ若しくはアトレス ハプケットの最後までクロック信号を生成することを許されます。調停は唯一の主装置が残るまで継続され、多くのビットを必要とするかもしれません。多くの主装置が同じ従装置をアトレス指定しようとすると、調停はデータ ハプケットに続くでしょう。





調停が次の状態間で許されないことに注意してください。

- 再送開始条件とデータ ビット間
- 停止条件とデータ ビット間
- 再送開始条件と停止条件間

これらの違法な調停状態を決して起こさないように保証するのは使用者ソフトウェアの責任です。これは複数主装置システムでの全てのデータ転送は同じ構成、SLA+R/Wとデータ パケットを使用しなければならないことを意味します。 言葉を変えると、全ての送信は同じデー タ パケット数を含まなければならず、さもなければ調停の結果は不定にされます。

(<mark>訳補</mark>) 同じデータ パケット数とは、或る主装置が最後まで調停を継続し、他の主装置がパケットを残している場合を想定しています。

# TWI部の概要

図84.で示されるようにTWI部は様々な部分から成ります。赤文字で示された(訳注:原文は太線で描かれた)全てのレジスタはAVRデータ バスを通してアクセス可能です。



### SCLとSDAピン

これらのピンはAVR TWIをMCUシステムのその他とインターフェースします。出力駆動部はTWI仕様に適合させるためのスリューレート(上昇/下降)制限器を含みます。入力段は50nsよりも短いスパーイクを除去するスパーイク消去部を含みます。「入出力ポート」項で説明したようにAVR パット・の内部プルアップはSCLとSDAピンに対応するポートのビットを設定(=1)することによって許可できることに注目してください。内部プルアップはいくつかのシステムで外部抵抗の必要をなくせます。

#### ビット速度発生器

この部分は主装置動作で動く時のSCL周期を制御します。SCL周期はTWIビット速度レジスタ(TWBR)とTWI状態レジスタ(TWSR)の前置分周器ビットの設定によって制御されます。従装置動作はビット速度や前置分周器設定と関係ありませんが、従装置でのCPUクロック周波数はSCL周波数よりも最低16倍高くなければなりません。従装置がSCLのLow期間を延長するかもしれず、これによって平均TWI バス クロック周波数が減少することに注意してください。SCL周波数は次式に従って生成されます。

SCL周波数 =  $\frac{CPU \rho r y \rho 周波数}{16+2\times (TWBR) \times 前置分周値}$  TWBR : TWI ビット速度レジスタ向TWPSで指定(122頁の表73.参照)

注: プルアップ 抵抗値はSCL周波数と バス信号線の容量性負荷に応じて選択されるべきです。 プルアップ 抵抗の値については191頁の表 119.をご覧ください。

#### バス インターフェース部

この部分はデータとアトレスのシフトレシ、スタ(TWDR)、開始条件/停止条件制御器、調停検出回路を含みます。TWDRは送信されるべきアトレスまたはデータ バイト、若しくは受信したアトレスまたはデータ バイトを含みます。8ビットのTWDRに加えてパス インターフェース部は送信されるべきまたは受信した(N)ACKビットを含むレシ、スタも含みます。この(N)ACKレシ、スタは応用ソフトウェアによって直接的にアクセスできません。けれどもTWI制御レシ、スタ(TWCR)を操作することにより、受信時に設定(1)または解除(0)できます。送信装置動作時、受信した(N)ACK ビットの値はTWSRの値によって判定できます。

開始条件/停止条件制御器は開始条件、再送開始条件、停止条件の生成と検出に対して責任があります。開始条件/停止条件制御器はAVR MCUが主装置によってアドレス指定された場合にMCUを起動できる休止形態の1つの時でも、開始条件または停止条件を検出できます。

TWIが主装置として送信を始めると、調停検出ハードウェアは調停が進行中かを決めるために送信の試行を継続的に監視します。TWI が調停に敗れた場合、制御部に通知されます。その後に正しい処置が行われ、適切な状態符号が生成されます。





# アドレス一致部

アト・レス一致部は受信したアト・レス ハ・イトがTWI アト・レス レシ・スタ(TWAR)の7ビット アト・レスと一致するかを検査します。TWARで一斉呼び出し 検出許可(TWGCE)ビットが1を書かれると、全ての到着アト・レス ビットは一斉呼び出しアト・レスに対しても比較されます。アト・レス一致で制御 部は通知され、正しい処置を行うことを許します。TWIはTWI制御レシ・スタ(TWCR)の設定によって、そのアト・レスへの応答をするかもしれ ないし、しないかもしれません。アト・レス一致部はAVR MCUが主装置によってアト・レス指定された場合にMCUを起動できる休止形態の1 つの時でも、アト・レスを比較できます。(訳主:次の2行を共通性から追加)TWIがハ・プータ・ウン動作でのアト・レス一致でCPUを起動中に他の 割り込み(例えばINTO)が起こると、TWIは動作を停止し、アイト・ル状態で復帰します。これが何らかの問題の原因なら、ハ・ワータ・ウン動作 へ移行する時にTWIアト・レス一致だけが割り込みを許可されることを保証してください。

#### 制御部

制御部はTWIハ、スを監視し、TWI制御レシ、スタ(TWCR)の設定に従った応答を生成します。応用に注意を要求する事象がTWIハ、スで起こると、TWI割り込み要求フラグ(TWINT)が有効にされます。次のクロック周期で、TWI状態レシ、スタ(TWSR)は事象を示す状態符号で更新されます。TWI割り込み要求フラグが有効にされる時にだけ、TWSRは適切な状態情報を含みます。他の全てのとき、TWSRは適切な状態情報が利用できないことを示す特別な状態符号を含みます。TWINTフラグが設定(1)されている限り、SCL信号線はLowに保たれます。これは続くTWI送信を許す前の(現状)処理完了を応用ソフトウェアに許します。

TWI割り込み要求フラグ(TWINT)は次の場合に設定(1)されます。

- 開始条件または再送開始条件送信後
- SLA+R/W送信後
- アドレス バイト送信後
- 調停に敗れた後
- 自身の従装置アドレスまたは一斉呼び出しによってアドレス指定された後
- データ バ 小受信後
- 従装置として未だアドレス指定されている間の停止条件または再送開始条件受信後
- 不正な開始条件または停止条件のためバス異常が起きた時

# TWI用レジスタ

### ■ TWI ビット速度レジスタ (TWI Bit Rate Register) TWBR

| ピット         | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |      |
|-------------|-------|-------|-------|-------|-------|-------|-------|-------|------|
| \$00 (\$20) | TWBR7 | TWBR6 | TWBR5 | TWBR4 | TWBR3 | TWBR2 | TWBR1 | TWBR0 | TWBR |
| Read/Write  | R/W   |      |
| 初期値         | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |      |

#### ■ ビット7~0 - TWBR7~0: TWI ビット速度選択 (TWI Bit Rate Register)

TWBRはビット速度発生器用の分周値を選びます。ビット速度発生器は主装置動作でのSCLクロック周波数を生成する周波数分周器です。ビット速度の計算については119頁の「ビット速度発生器」をご覧ください。

### ■ TWI制御レジスタ (TWI Control Register) TWCR

| ピット         | 7     | 6    | 5     | 4     | 3    | 2    | 1 | 0    |      |
|-------------|-------|------|-------|-------|------|------|---|------|------|
| \$36 (\$56) | TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE | TWCR |
| Read/Write  | R/W   | R/W  | R/W   | R/W   | R    | R/W  | R | R/W  |      |
| 初期値         | 0     | 0    | 0     | 0     | 0    | 0    | 0 | 0    |      |

TWCRはTWI動作の制御に使用されます。TWIの許可、バス上に<mark>開始条件</mark>を印加することによる主装置のアクセス開始、受信装置の応答生成、停止条件の生成、バスにデータを送出するためのTWI データレジスタ(TWDR)への書き込み中のバスの一時停止制御に使用されます。TWDRがアクセス不能の間にTWDRへ書き込もうとする場合の上書き発生も示します。

#### ■ ビット7 - TWINT: TWI割り込み要求フラグ(TWI Interrupt Flag)

このビットはTWIが現在の作業を終了し、応用ソフトウェアの応答が予測されるとき、ハードウェアによって設定(1)されます。TWI制御レジスタ (TWCR)のTWI割り込み許可(TWIE)ビットとステータス レジスタ(SREG)の全割り込み許可(I)ビットが設定(1)されていると、MCUはTWI割り込みへつりないます。TWINTフラウが設定(1)の間中、SCLのLow期間は引き伸ばされます。TWINTフラウが設定(1)の間中、SCLのLow期間は引き伸ばされます。TWINTフラウは論理1書き込みによってソフトウェアで解除(0)されなければなりません。このフラウが割り込みルーチンを実行する時に自動的に解除(0)されないことに注意してください。このフラウの解除(0)がTWI動作を始めるので、このフラウを解除(0)する前にTWIアト・レス レシ、スタ(TWAR)、TWIデータ レシ、スタ(TWDR)、TWI 状態レシ、スタ(TWSR)への全てのアクセスが完了していなければならないことにも注意してください。

#### ■ ビット6 - TWEA:確認応答(ACK)許可 (TWI Enable Acknowledge Bit)

TWEAビットは確認応答(ACKパルス)の生成を制御します。TWEAビットが1を書かれ、次の条件に合致すると、TWIバスにACKパルスが生成されます。

- O 装置が自分用の従装置アドレスを受信した場合。
- O TWIアトレスレジスタ(TWAR)の一斉呼び出し検出許可(TWGCE)ピットが設定(1)されている時に一斉呼び出しを受信した場合。
- O 主受信装置または従受信装置動作でデータ バイトを受信した場合。

TWEAビットに0を書くことによって一時的かつ仮想的に装置を2線直列バスから切り離すことができます。アドレス認証はその後に再び TWEAビットへ1を書くことによって再開できます。

## ■ ビット5 - TWSTA: 開始(START)条件生成許可 (TWI START Condition Bit)

2線直列バスの主装置になることを欲する時に応用はTWSTAビットに1を書きます。TWIハードウェアはバスが利用可能かを検査し、開放ならばバスに開始条件を生成します。しかし、バスが未開放の場合、TWIは停止条件が検出されるまで待ち、その後にバス主権を要求する新規開始条件を生成します。TWSTAは開始条件が送出されてしまった時にソフトウェアで解除(0)されなければなりません。

### ■ ビット4 - TWSTO: 停止(STOP)条件生成許可 (TWI STOP Condition Bit)

主装置動作でTWSTOビットに1を書くことが2線直列バスに停止条件を生成します。停止条件がバスで実行されると、TWSTOビットは自動的に解除(0)されます。従装置動作でのTWSTOビットの設定(1)は異常状態からの回復に使用できます。これは停止条件を生成しませんが、TWIは明確に指定されていない従装置動作に戻り、SCL、SDA信号線をHi-Z状態に開放します。

#### ■ ビット3 - TWWC: TWI上書き発生フラグ(TWI Write Collision Flag)

TWI割り込み要求フラケ (TWINT)が0の時にTWIデータレジ スタ (TWDR)への書き込みを試みると、このTWWCフラケ が設定(1)されます。このフラケ はTWINTが1の時のTWDR書き込みによって解除(0)されます。

#### ■ ビット2 - TWEN: TWI動作許可 (TWI Enable Bit)

TWENビットはTWI動作を許可し、TWIインターフェースを活性(有効)にします。TWENが1を書かれると、TWIはSCL、SDAピンに接続した I/Oピンを制御できるようになり、スパ゚イク濾波器とスリューレート制限器を許可します。このビットが0を書かれると、TWIがOFFにされ、どんな 進行中の動作にも関係なく、全てのTWI送信が終了されます。

# ■ ビット1 - 予約 (Reserved Bit)

このビットは予約されており、常に0として読まれます。





## ■ ビット0 - TWIE: TWI割り込み許可 (TWI Interrupt Enable)

このビットが1を書かれ、ステータス レジスタ(SREG)の全割り込み許可(I)ビットが設定(1)されていると、TWI割り込み要求フラグ(TWINT)が1である限り、TWI割り込み要求が活性に(発生)されます。

## ■ TWI 状態レジスタ (TWI Status Register) TWSR

| ピット         | 7    | 6    | 5    | 4    | 3    | 2 | 1     | 0     |      |
|-------------|------|------|------|------|------|---|-------|-------|------|
| \$01 (\$21) | TWS7 | TWS6 | TWS5 | TWS4 | TWS3 | - | TWPS1 | TWPS0 | TWSR |
| Read/Write  | R    | R    | R    | R    | R    | R | R/W   | R/W   |      |
| 初期値         | 1    | 1    | 1    | 1    | 1    | 0 | 0     | 0     |      |

## ■ ビット7~3 - TWS7~3: TWI状態 (TWI Status)

これら5ビットはTWI論理回路と2線直列バスの状態を反映します。各種状態符号は本項の後ろで記述されます。TWSRから読む値が5 ビットの状態符号と2ビットの前置分周値の両方を含むことに注意してください。応用設計者は状態ビットを検査する時に前置分周器ビッ トを0で隠すべきです。これは前置分周器設定に関係なく状態検査を行います。この手法は特記事項を除いてこのデータシート内で使用されます。

#### ■ ビット2 - 予約 (Reserved Bit)

このビットは予約されており、常に0として読まれます。

#### ■ ビット1,0 - TWPS1,0: TWI前置分周器選択 (TWI Prescaler Bits)

これらのビットは読み書きでき、ビット速度の前置分周器を制御します。

ビット速度を計算するには119頁の「**ビット速度発生器**」をご覧ください。TWPS1~0の値はこの式で使用されます。

| 表73. TWIL ット速度前置分周器選択 |   |   |    |    |  |  |  |  |  |  |
|-----------------------|---|---|----|----|--|--|--|--|--|--|
| TWPS1                 | 0 | 0 | 1  | 1  |  |  |  |  |  |  |
| TWPS0                 | 0 | 1 | 0  | 1  |  |  |  |  |  |  |
| 分周値                   | 1 | 4 | 16 | 64 |  |  |  |  |  |  |

### ■ TWIデータレジスタ (TWI Data Register) TWDR

| ピット         | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    |      |
|-------------|------|------|------|------|------|------|------|------|------|
| \$03 (\$23) | TWD7 | TWD6 | TWD5 | TWD4 | TWD3 | TWD2 | TWD1 | TWD0 | TWDR |
| Read/Write  | R/W  |      |
| 初期値         | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    |      |

送信動作でのTWDRは送信されるべき次小・小を含みます。受信動作でのTWDRは最後に受信した小・小を含みます。TWDRはTWIがハ・小をシフトする手順でない間に書き込み可能です。これはTWI制御レジスタ(TWCR)のTWI割り込み要求フラグ(TWINT)がハート・ウェアによって設定(1)されると起きます。最初のTWI割り込みが起こる前にデータレジスタ(TWDR)は使用者によって初期化できないことに注意してください。TWDRのデータはTWINTが安定して設定(1)されている限り存続します。データがシフト出力される間、バスのデータが同時にシフト入力されます。TWI割り込みによる休止形態からの起動後を除いて、TWDRは常にバスに現れる最後のバールを含みます。この例外の場合のTWDRの内容は不定です。バス調停に敗れた場合の主装置から従装置への移行でもデータは失われません。確認応答(ACK)ビットの扱いはTWI論理回路によって自動的に制御され、CPUはACKビットを直接的にアクセスできません。

#### ■ ビット7~0 - TWD7~0: TWIデータ (TWI Data)

これら8ビットは送信されるべき次のデータ バイト、または2線直列バスで最後に受信したデータ バイトを構成します。

## ■ TWI(従装置)アドレス レジスタ (TWI (Slave) Address Register) TWAR

| ピット         | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0     |      |
|-------------|------|------|------|------|------|------|------|-------|------|
| \$02 (\$22) | TWA6 | TWA5 | TWA4 | TWA3 | TWA2 | TWA1 | TWA0 | TWGCE | TWAR |
| Read/Write  | R/W   |      |
| 初期値         | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 0     |      |
|             |      |      |      |      |      |      |      |       |      |

TWARは従装置の送受信装置として設定した時にTWIが応答する7ビット従装置アドレスを(TWAR上位7ビットに)設定されるべきで、主装置動作では必要とされません。複数主装置のシステムでは、他の主装置によって従装置としてアドレス指定され得る主装置に於いて、TWARは設定されなければなりません。

TWARの最下位ビット(TWGCE)は一斉呼び出しアドレス(\$00)認証の許可に使用されます。これらは受信した直列アドレスで従装置アドレス(と許可ならば一斉呼び出しアドレス)を捜す関連アドレス比較器です。一致が見つかると割り込み要求が生成されます。

# ■ ビット7~1 - TWA6~0: TWI従装置アドレス (TWI (Slave) Address)

これら7ビットはTWI部の従装置アドレスを構成します。

## ■ ビット0 - TWGCE: 一斉呼び出し検出許可 (TWI General Call Recognition Enable Bit)

設定(1)なら、このビットは2線直列バスを伝って与えられる一斉呼び出しの認証(検出)を許可します。

# TWIの使用法

AVR TWIは小・小志向で割り込みが基本です。割り込みは小・小の受信や開始条件の送出のような全てのハ・スの事象後に起こります。 TWIは割り込みが基本のため、応用ソフトウェアはTWIハ・・小転送中に他の操作を続行するために開放されます。 ステータス レシ・スタ(SREG)の全割り込み許可(I)ヒ・ットと共にTWI制御レシ・スタ(TWCR)のTWI割り込み許可(TWIE)ヒ・ットは、TWCRのTWI割り込み要求フラク・(TWINT)の設定(1)が割り込み要求を発生すべきかどうか決めることを応用(ソフトウェア)に許します。 TWIE ヒ・ットが解除(0)されると、応用(ソフトウェア)はTWIハ・スの動きを検知するためにTWINTフラグ・をポーリングしなければなりません。

TWINTフラグが設定(1)されると、TWIは動作を終え、応用(ソフトウェア)の応答を待ちます。この場合、TWI状態レジスタ(TWSR)はTWIハスの現在の状態を示す値を含みます。そして応用ソフトウェアはTWCRとTWDRの操作により、TWIが次のTWIハス周期で何を行うべきかを決定できます。

図85.は応用(ソフトウェア)がTWIハードウェアにどうインターフェースできるかの簡単な例です。この例では主装置が単一データ バイトを従装置に送信しようします。この内容はかなり大雑把ですので、より詳細な説明が本項の後に続きます。希望した動きを実現する簡単なコード例も示されます。



- ① TWI送信の最初の段階は<mark>開始条件を送出することです。これはTWIハートゥェアに開始条件送出を命じる特別な値をTWCR内に書くことによって行います。どんな値を書くかは後で記述されます。けれども、書かれる値でTWINTビットが設定(1)されることが重要です。TWINTへの1書き込みは、このフラケを解除(0)します。TWCRでTWINTビットが設定(1)されている限り、TWIはどんな動作も始めません。応用(ソフトウェア)がTWINTを解除(0)した後、TWIは直ちに開始条件の送出を始めます。</mark>
- ② 開始条件が送出されてしまうと、TWCRでTWINTフラグが設定(1)され、TWSRは<mark>開始条件</mark>が正常に送出されてしまったことを示す 状態符号に更新されます。
- ③ 応用ソフトウェアは開始条件が正常に送信されたのを確認するためにTWSRの値を直ぐに検査すべきです。TWSRがその他を示している場合、応用ソフトウェアは異常ルーチンを呼び出すような或る特別な動きを講じるかもしれません。期待した状態符号だと仮定すると、応用(ソフトウェア)はTWDRにSLA+Wを設定しなければなりません。TWDRがアドレスとデータの両方に使用されることを思い出してください。TWDRが希望したSLA+Wに設定されてしまった後、TWDRにあるSLA+Wの送信をTWIハードウェアへ命じる特別な値がTWCRに書かれなければなりません。どんな値を書くかは後で記述されます。けれども書かれる値でTWINTビットが設定(1)されることが重要です。TWINTへの1書き込みがこのフラケを解除(0)します。TWCRでTWINTビットが設定(1)されている限り、TWIはどんな動作も始めません。応用(ソフトウェア)がTWINTを解除(0)した後、TWIは直ちにアドレスパケットの送信を始めます。
- ④ アト・レス ハ。ケットが送信されてしまうと、TWCRでTWINTフラグが設定(1)され、TWSRはアト・レス ハ。ケットが正常に送信されたことを示す状態符号に更新されます。この状態符号は従装置がハ。ケットに応答したかどうかも反映します。
- ⑤ 応用ソフトウェアはアトレスハ°ケットが正常に送信され、期待されたACKビット値であるのを確認するためにTWSRの値を直ぐに検査すべきです。TWSRが他を示している場合、応用ソフトウェアは異常ルーチンを呼び出すような或る特別な動きを講じるかもしれません。期待した状態符号だと仮定すると、応用(ソフトウェア)はTWDRにデータを設定しなければなりません。その後、TWDRにあるデータハ°ケットの送信をTWIハートウェアへ命じる特別な値がTWCRに書かれなければなりません。どんな値を書くかは後で記述されます。けれども書かれる値でTWINTビットが設定(1)されることが重要です。TWINTへの1書き込みがこのフラグを解除(0)します。TWCRでTWINTビットが設定(1)されている限り、TWIはどんな動作も始めません。応用(ソフトウェア)がTWINTを解除(0)した後、TWIは直ちにデータハ°ケットの送信を始めます。
- ⑥ データ パケットが送信されてしまうと、TWCR内のTWINTフラグが設定(1)され、TWSRはデータ パケットが正常に送信されたことを示す状態符号に更新されます。この状態符号は従装置がパケットに応答したかどうかも反映します。
- ⑦ 応用ソフトウェアはデータ パケットが正常に送信され、期待されたACKビットの値であるのを確認するためにTWSRの値を直ぐに検査すべきです。TWSRが他を示している場合、応用ソフトウェアは異常ルーチンを呼び出すような或る特別な動きを講じるかもしれません。期待した状態符号だと仮定すると、応用(ソフトウェア)は停止条件の送出をTWIハートウェアへ命じる特別な値をTWCRに書かなければなりません。どんな値を書くかは後で記述されます。けれども書かれる値でTWINTビットが設定(1)されることが重要です。TWINTへの1書き込みがこのフラグを解除(0)します。TWCRでTWINTビットが設定(1)されている限り、TWIはどんな動作も始めません。応用(ソフトウェア)がTWINTを解除(0)した後、TWIは直ちに停止条件の送出を始めます。停止条件が送出されてしまった後にTWINTが設定(1)されないことに注意してください。





この例は簡単とはいえ、全てのTWI送信に関係した原理を示しています。これらは次のように要約できます。

- TWIが動作を終了して応用(ソフトウェア)の反応を予想する時にTWINTフラグが設定(1)されます。SCL信号線はTWINTが解除(0)されるまでLowに引き込まれます。
- TWINTフラグが設定(1)されると、使用者は次のTWIバス周期に関連した値で、(必要な)全てのTWIレジスタを更新しなければなりません。例で示されるようにTWDRは次のTWIバス周期で送信されるべき値を設定されなければなりません。
- (必要な)全てのTWIレジスタを更新し、その他保留中の応用ソフトウェアの処理が完了されてしまった後にTWCRが書かれます。TWCR 書き込み時、TWINTビットが設定(1)されるべきです。TWINTへの1書き込みはこのフラグを解除(0)します。TWCR設定によってどの動作が指定されても、TWIはその(TWINT=0)後に実行を始めます。

次にアセンブリ言語とC言語の実装例が与えられます。以下のコートは例えばインクルート、ファイルの使用により、様々な定義が作成されてしまっている前提であることに注意してください。

|     | アセ                        | ンブリ言語プログラム例                                                                            | C言語プログラム例                                                                                                                          | 注釈                                                               |
|-----|---------------------------|----------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------|
| 1   | LDI<br>OUT                | R16, (1< <twint) (1<<twsta)<br=""  ="">  (1&lt;<twen)<br>TWCR, R16</twen)<br></twint)> | TWCR = (1< <twint) (1<<twsta)<br=""  ="">  (1&lt;<twen);< th=""><th>;開始条件送出</th></twen);<></twint)>                                | ;開始条件送出                                                          |
| 2   | WAIT1: IN<br>SBRS<br>RJMP | R16, TWCR<br>R16, TWINT<br>WAIT1                                                       | while (!(TWCR & (1< <twint)));< th=""><th>;TWINT=1まで待機<br/>;(開始条件送出完了待機)</th></twint)));<>                                         | ;TWINT=1まで待機<br>;(開始条件送出完了待機)                                    |
| 3   | IN<br>ANDI<br>CPI<br>BRNE | R16, TWSR<br>R16, \$F8<br>R16, START<br>ERROR                                          | if ((TWSR & 0xF8) != START) ERROR();                                                                                               | ;TWI状態レジスタ値検査<br>;前置分周選択ビットの遮蔽<br>;STARTと異なる状態符号で<br>;異常処理へ      |
| 3   | LDI<br>OUT<br>LDI<br>OUT  | R16, SLA_W<br>TWDR, R16<br>R16, (1< <twint) (1<<twen)<br=""  ="">TWCR, R16</twint)>    | TWDR = SLA_W;  TWCR = (1< <twint) (1<<twen);<="" td=""  =""><td>;TWDRにSLA+W設定<br/>;アドレス送信開始のため<br/>;TWCRのTWINTを解除(0)</td></twint)> | ;TWDRにSLA+W設定<br>;アドレス送信開始のため<br>;TWCRのTWINTを解除(0)               |
| 4   | WAIT2: IN<br>SBRS<br>RJMP | R16, TWCR<br>R16, TWINT<br>WAIT2                                                       | while (!(TWCR & (1< <twint)));< th=""><th>;TWINT=1まで待機<br/>;(SLA+W送出完了と<br/>;ACK/NACK受信完了待機)</th></twint)));<>                     | ;TWINT=1まで待機<br>;(SLA+W送出完了と<br>;ACK/NACK受信完了待機)                 |
| (5) | IN<br>ANDI<br>CPI<br>BRNE | R16, TWSR<br>R16, \$F8<br>R16, MT_SLA_ACK<br>ERROR                                     | if ((TWSR & 0xF8) != MT_SLA_ACK) ERROR();                                                                                          | ;TWI状態レジスタ値検査<br>;前置分周選択ビットの遮蔽<br>;MT_SLA_ACKと違う状態符号で<br>;異常処理へ  |
| 9   | LDI<br>OUT<br>LDI<br>OUT  | R16, DATA<br>TWDR, R16<br>R16, (1< <twint) (1<<twen)<br=""  ="">TWCR, R16</twint)>     | TWDR = DATA;  TWCR = (1< <twint) (1<<twen);<="" td=""  =""><td>;TWDRにデータ設定<br/>;データ送信開始のため<br/>;TWCRのTWINTを解除(0)</td></twint)>     | ;TWDRにデータ設定<br>;データ送信開始のため<br>;TWCRのTWINTを解除(0)                  |
| 6   | WAIT3: IN<br>SBRS<br>RJMP | R16, TWCR<br>R16, TWINT<br>WAIT3                                                       | while (!(TWCR & (1< <twint)));< th=""><th>;TWINT=<mark>1</mark>まで待機<br/>;(データ送出完了と<br/>;ACK/NACK受信完了待機)</th></twint)));<>          | ;TWINT= <mark>1</mark> まで待機<br>;(データ送出完了と<br>;ACK/NACK受信完了待機)    |
| 7   | IN<br>ANDI<br>CPI<br>BRNE | R16, TWSR<br>R16, \$F8<br>R16, MT_DATA_ACK<br>ERROR                                    | if ((TWSR & 0xF8) != MT_DATA_ACK) ERROR();                                                                                         | ;TWI状態レジスタ値検査<br>;前置分周選択ビットの遮蔽<br>;MT_DATA_ACKと違う状態符号で<br>;異常処理へ |
|     | LDI<br>OUT                | R16, (1< <twint) (1<<twsto)<br=""  ="">  (1&lt;<twen)<br>TWCR, R16</twen)<br></twint)> | TWCR = (1< <twint) (1<<twsto)<br=""  ="">  (1&lt;<twen);< td=""><td>;停止条件送出</td></twen);<></twint)>                                | ;停止条件送出                                                          |

# 転送種別

TWIは4つの主な動作種別の1つで動けます。これらは送信主装置(MT)、受信主装置(MR)、送信従装置(ST)、受信従装置(SR)と名付けられます。これら種別の多くは同じ応用に使用できます。例えば、TWI方式のEEPROM内にデータを書くのにTWIはMT動作を、EEPROMからデータを読み戻すのにMR動作を使用できます。システム内に他の主装置が存在する場合、それらのいくつかがTWIにデータを送信するかもしれず、するとSR動作が使用されるでしょう。どの動作種別が適正かを決めるのは応用ソフトウェアです。

次項はこれら動作種別の各々を記述します。起こり得る状態符号は各動作種別のデータ伝送詳細図に沿って示されます。これらの図は次の略号を含みます。

- S 開始(START)条件
- Rs 再送開始(REPEATED START)条件
- R 読み出し指定ビット (SDA=High)
- W 書き込み指定ビット (SDA=Low)
- A 確認応答(ACK)ビット(SDA=Low)
- Ā 非確認応答(NACK)ビット(SDA=High)
- Data 8ピットデータハイト
- P 停止(STOP)条件
- SLA 従装置アドレス

図87.~93.内の楕円(<mark>訳注</mark>:原文は円)はTWI制御レシ、スタ(TWCR)のTWI割り込み要求フラケ(TWINT)が設定(1)されたことを示すために使用されます。この楕円内の番号は前置分周選択ビットが0で遮蔽されたTWI状態レシ、スタ(TWSR)に保持した状態符号を表します。これら位置での動きはTWI転送の継続または完了が応用(ソフトウェア)によって行われなければなりません。TWI転送はソフトウェアによってTWINTフラケが解除(0)されるまで一時停止されます。

TWI割り込み要求フラケ (TWINT)が設定(1)される時のTWI状態レシ、スタ(TWSR)の状態符号は適切なソフトウェア動作を決めるのに使用されます。各状態符号に対する必要なソフトウェア動作や後続の直列転送の詳細は表74.~77.で与えられます。これらの表に於いて前置分周選択ビットが0で遮蔽されていることに注意してください。





# 送信主装置動作

送信主装置動作では何バイかのデータが受信従装置へ送信されます(図86.参照)。主装置動作へ移行するには開始条件が送出されなければなりません。それに続くアドレスパケットの形式が送信主装置または受信主装置のどちらへ移行すべきかを決めます。SLA+Wが送信されると送信主装置(MT)へ移行し、SLA+Rが送信されると受信主装置(MR)へ移行します。本項で言及する全ての状態符号は前置分周選択ビットがのか、または0で遮蔽されることが前提です。



開始条件はTWCRに次の値を書くことによって送出されます。

| ピット  | 7     | 6    | 5     | 4     | 3    | 2    | 1 | 0    |
|------|-------|------|-------|-------|------|------|---|------|
| TWCR | TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
| 設定値  | 1     | X    | 1     | 0     | X    | 1    | 0 | X    |

TWENは2線直列インターフェース(TWI)を許可するために設定(1)されなければなりません。TWSTAは開始条件を送出するために1を書かれねばならず、TWINTはTWINTフラグを解除(0)するために1を書かれなければなりません。そしてTWIは2線直列バスを検査し、バスが開放になると直ぐに開始条件を生成します。開始条件が送出されてしまった後、TWINTフラグがハードウェアによって設定(1)され、TWSRの状態符号が\$08(表74.参照)になります。送信主装置へ移行するにはSLA+Wが送信されなければなりません。これはTWDRにSLA+Wを書くことによって行います。その後、転送を継続するためにTWINTビットは(1の書き込みによって)解除(0)されるべきです。これはTWCRに次の値を書くことによって成し遂げられます。

| ピット  | 7     | 6    | 5     | 4     | 3    | 2    | 1 | 0    |
|------|-------|------|-------|-------|------|------|---|------|
| TWCR | TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
| 設定値  | 1     | X    | 0     | 0     | X    | 1    | 0 | X    |

SLA+Wが送信されて応答ビットが受信されてしまうと、TWINTが再び設定(1)され、TWSRの状態符号の数値が利用可能になります。主装置動作で可能性のある状態符号は\$18,\$20,\$38です。これら状態符号の各々に対する適切な動作は表74.で詳述されます。

SLA+Wが正常に送信されてしまうと、データ パケットが送信されるべきです。これはTWDRにデータ バイトを書くことによって行われます。 TWDRはTWINTが1の時にだけ書かれなければなりません。さもなければ、そのアクセスは破棄され、TWCRで上書き発生(TWWC)フラグが設定(1)されます。 TWDR更新後、転送を継続するためにTWINTビットは(1の書き込みによって)解除(0)されるべきです。これは TWCRに次の値を書くことによって成し遂げられます。

| ピット  | 7     | 6    | 5     | 4     | 3    | 2    | 1 | 0    |
|------|-------|------|-------|-------|------|------|---|------|
| TWCR | TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
| 設定値  | 1     | X    | 0     | 0     | X    | 1    | 0 | X    |

最後のバイトが送られてしまうまでこの手順が繰り返され、この転送は停止条件または再送開始条件を生成することによって終了されます。停止条件はTWCRに次の値を書くことによって生成されます。

| ピット  | 7     | 6    | 5     | 4     | 3    | 2    | 1 | 0    |
|------|-------|------|-------|-------|------|------|---|------|
| TWCR | TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | 1 | TWIE |
| 設定値  | 1     | X    | 0     | 1     | Χ    | 1    | 0 | X    |

再送開始条件はTWCRに次の値を書くことによって生成されます。

| ピット  | 7     | 6    | 5     | 4     | 3    | 2    | 1 | 0    |
|------|-------|------|-------|-------|------|------|---|------|
| TWCR | TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
| 設定値  | 1     | X    | 1     | 0     | X    | 1    | 0 | X    |

再送開始条件(状態符号\$10)後、2線直列インターフェースは停止条件を送出せずに再び同じ従装置または新しい従装置にアクセスできます。再送開始条件は主装置がバスの制御を失わずに送信主装置、受信主装置間の切り替えを可能にします(訳注:原文では従装置も含まれていますが、基本動作に対して不適切なため削除しました)。

| 表74. 送信主装置動作の状態符号(注:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | TWSRの前置分周選択ビットは0の前提) |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------|
| · 36 / T. 26 / L. 28 / L. 27 / L. 17 |                      |

| 시나 성당 AFC III  | 古台の針をし          |                 | ソフトウ  | ェアの対応 | -<br>> |      |                     |
|----------------|-----------------|-----------------|-------|-------|--------|------|---------------------|
| 状態符号<br>(TWSR) | 直前の動作と<br>バスの状態 | TWDR操作          |       | TWCF  | R設定    |      | TWCR設定によるハードウェア動作   |
| (1 00 510)     | ハスの状態           | TWDR採TF         | TWSTA | TWSTO | TWINT  | TWEA |                     |
| \$08           | 開始条件送信          | SLA+W設定         | 0     | 0     | 1      | X    | SLA+W送信、ACKかNACK受信  |
| \$10           | 再送開始条件送信        | SLA+W設定         | 0     | 0     | 1      | X    | SLA+W送信、ACKかNACK受信  |
| φ10            | 丹及開始未件及信        | SLA+R設定         | 0     | 0     | 1      | X    | SLA+R送信、受信主装置動作へ移行  |
|                |                 | データ設定           | 0     | 0     | 1      | X    | データ送信、ACKかNACK受信    |
| \$18           | SLA+W送信         |                 | 1     | 0     | 1      | X    | 再送開始条件送信            |
| φ10            | ACK受信           | なし              | 0     | 1     | 1      | X    | 停止条件送信、TWSTO=0      |
|                |                 |                 | 1     | 1     | 1      | X    | 停止条件→開始条件送信、TWSTO=0 |
|                |                 | データ設定           | 0     | 0     | 1      | X    | データ送信、ACKかNACK受信    |
| \$20           | SLA+W送信         |                 | 1     | 0     | 1      | X    | 再送開始条件送信            |
| <b>Φ</b> ΔU    | NACK受信          | なし              | 0     | 1     | 1      | X    | 停止条件送信、TWSTO=0      |
|                |                 |                 | 1     | 1     | 1      | X    | 停止条件→開始条件送信、TWSTO=0 |
|                |                 | データ設定           | 0     | 0     | 1      | X    | データ送信、ACKかNACK受信    |
| \$28           | データバイ送信         |                 | 1     | 0     | 1      | X    | 再送開始条件送信            |
| Φ20            | ACK受信           | なし              | 0     | 1     | 1      | X    | 停止条件送信、TWSTO=0      |
|                |                 |                 | 1     | 1     | 1      | X    | 停止条件→開始条件送信、TWSTO=0 |
|                |                 | データ設定           | 0     | 0     | 1      | X    | データ送信、ACKかNACK受信    |
| \$30           | データバイ送信         |                 | 1     | 0     | 1      | X    | 再送開始条件送信            |
| φου            | NACK受信          | なし              | 0     | 1     | 1      | X    | 停止条件送信、TWSTO=0      |
|                |                 |                 | 1     | 1     | 1      | X    | 停止条件→開始条件送信、TWSTO=0 |
| \$38           | SLA+W, データ バイトで | なし              | 0     | 0     | 1      | X    | バス開放、未指定従装置動作へ移行    |
| <b>ক</b> 38    | バス競合調停敗退        | / <sub>よし</sub> | 1     | 0     | 1      | X    | バス開放時に開始条件送信        |

#### 図87. 送信主装置動作の形式と状態 主装置送信 受信従装置への転送成功 S SLA Α Data Р Α 18 28 (08) 再送開始条件による次転送 Rs SLA W 10 従装置アドレス後の非確認応答受信 Р R 主装置受信 データ バイト後の非確認応答受信 Р (30) アドレスバイトかデータバイトでの A/Ā 他の主装置転送 A/Ā 他の主装置転送 バス競合調停敗退 38) A 他の主装置転送 調停敗退で自身の従装置呼び出し検出 68 78 B0 → 状態に従った従装置動作 主装置⇒従装置 従装置⇒主装置 A 何組かのデータと確認応答 (nn) 16進状態符号(TWSR) Data



# 受信主装置動作

受信主装置動作では何バイかのデータが送信従装置から受信されます(図88.参照)。主装置動作へ移行するには開始条件が送出されなければなりません。それに続くアドレスパケットの形式が送信主装置または受信主装置のどちらへ移行すべきかを決めます。SLA+Wが送信されると送信主装置(MT)へ移行し、SLA+Rが送信されると受信主装置(MR)へ移行します。本項で言及する全ての状態符号は前置分周選択ビットがのか、または0で遮蔽されることが前提です。



開始条件はTWCRに次の値を書くことによって送出されます。



TWENは2線直列インターフェース(TWI)を許可するために設定(1)されなければなりません。TWSTAは開始条件を送出するために1を書かれねばならず、TWINTはTWINTフラグを解除(0)するために1を書かれなければなりません。そしてTWIは2線直列バスを検査し、バスが開放になると直ぐに開始条件を生成します。開始条件が送出されてしまった後、TWINTフラグがハードウェアによって設定(1)され、TWSRの状態符号が\$08(表75.参照)になります。受信主装置へ移行するにはSLA+Rが送信されなければなりません。これはTWDRにSLA+Rを書くことによって行います。その後、転送を継続するためにTWINTビットは(1の書き込みによって)解除(0)されるべきです。これはTWCRに次の値を書くことによって成し遂げられます。

| ピット  | 7     | 6    | 5     | 4     | 3    | 2    | 1 | 0    |
|------|-------|------|-------|-------|------|------|---|------|
| TWCR | TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | _ | TWIE |
| 設定値  | 1     | X    | 0     | 0     | X    | 1    | 0 | X    |

SLA+Rが送信されて応答ビットが受信されてしまうと、TWINTが再び設定(1)され、TWSRの状態符号の数値が利用可能になります。主装置動作で可能性のある状態符号は\$38,\$40,\$48です。これら状態符号の各々に対する適切な動作は表75.で詳述されます。

ハート・ウェアによってTWINTフラグが設定(1)されると、受信したデータがTWDRから読めます。この手順は最後のバイが受信されてしまうまで繰り返されます。最後のバイトが受信されてしまった後、受信主装置は最後に受信したデータバイト後のNACK送信によって送信従装置へ通知すべきです。この転送は停止条件または再送開始条件を生成することによって終了されます。停止条件はTWCRに次の値を書くことによって生成されます。

| ピット  | 7     | 6    | 5     | 4     | 3    | 2    | 1 | 0    |
|------|-------|------|-------|-------|------|------|---|------|
| TWCR | TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
| 設定値  | 1     | X    | 0     | 1     | X    | 1    | 0 | X    |

再送開始条件はTWCRに次の値を書くことによって生成されます。

| ピット  | 7     | 6    | 5     | 4     | 3    | 2    | 1 | 0    |
|------|-------|------|-------|-------|------|------|---|------|
| TWCR | TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
| 設定値  | 1     | X    | 1     | 0     | X    | 1    | 0 | X    |

再送開始条件(状態符号\$10)後、2線直列インターフェースは停止条件を送出せずに再び同じ従装置または新しい従装置にアクセスできます。再送開始条件は主装置がバスの制御を失わずに送信主装置、受信主装置間の切り替えを可能にします(<mark>訳注</mark>:原文では従装置も含まれていますが、基本動作に対して不適切なため削除しました)。

| 表75 受信主装置動作の状態符号(注     | : TWSRの前置分周選択ビットは0の前提) |
|------------------------|------------------------|
| 40. 女旧工农巴勒IFV7次芯的 7 /上 |                        |

| 小台: <b>外</b> 口 | 古並の動作し             |         | ソフトウ  | ェアの対応 | <u>,</u> |      |                     |
|----------------|--------------------|---------|-------|-------|----------|------|---------------------|
| 状態符号<br>(TWSR) | 直前の動作と<br>バスの状態    | TWDR操作  |       | TWCF  | R設定      |      | TWCR設定によるハードウェア動作   |
| (1 77510)      | バスの小人送             | TWDN採作  | TWSTA | TWSTO | TWINT    | TWEA |                     |
| \$08           | 開始条件送信             | SLA+R設定 | 0     | 0     | 1        | X    | SLA+R送信、ACKかNACK受信  |
| \$10           | 再送開始条件送信           | SLA+R設定 | 0     | 0     | 1        | X    | SLA+R送信、ACKかNACK受信  |
| φ10            | 丹及開始未件及信           | SLA+W設定 | 0     | 0     | 1        | X    | SLA+W送信、送信主装置動作へ移行  |
| \$38           | SLA+Rで調停敗退         | なし      | 0     | 0     | 1        | X    | バス開放、未指定従装置動作へ移行    |
| <b>စု</b> ၁ဝ   | またはNACK受信          | なし      | 1     | 0     | 1        | X    | バス開放時に開始条件送信        |
| \$40           | SLA+R送信            | なし      | 0     | 0     | 1        | 0    | データ受信、NACK応答        |
| <b>Φ4</b> 0    | ACK受信              | なし      | 0     | 0     | 1        | 1    | データ受信、ACK応答         |
|                | CLALDY##           |         | 1     | 0     | 1        | X    | 再送開始条件送信            |
| \$48           | SLA+R送信<br>NACK受信  | なし      | 0     | 1     | 1        | X    | 停止条件送信、TWSTO=0      |
|                | NACIXE             |         | 1     | 1     | 1        | X    | 停止条件→開始条件送信、TWSTO=0 |
| \$50           | データバイ受信            | データ取得   | 0     | 0     | 1        | 0    | データ受信、NACK応答        |
| <b>φ</b> 50    | ACK応答              | / 一ク取1寺 | 0     | 0     | 1        | 1    | データ受信、ACK応答         |
|                | 二、月、八万一            |         | 1     | 0     | 1        | X    | 再送開始条件送信            |
| \$58           | データバイト受信<br>NACK応答 | データ取得   | 0     | 1     | 1        | X    | 停止条件送信、TWSTO=0      |
|                | NACIVIN'S          |         | 1     | 1     | 1        | X    | 停止条件→開始条件送信、TWSTO=0 |





# 受信従装置動作

受信従装置動作では何バイかのデータが送信主装置から受信されます(図90.参照)。本項で言及する全ての状態符号は前置分周選択ビットが0か、または0で遮蔽されることが前提です。



受信従装置動作を始めるにはTWARとTWCRが次のように初期化されなければなりません。



上位7ビットは主装置によってアドレス指定される時に2線直列インターフェースが応答するアドレスです。最下位(TWGCE)ビットが設定(1)されるなら、TWIは一斉呼び出し(\$00)に応答し、さもなければ一斉呼び出しアドレスを無視します。

| ピット  | 7     | 6    | 5     | 4     | 3    | 2    | 1 | 0    |
|------|-------|------|-------|-------|------|------|---|------|
| TWCR | TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
| 設定値  | 0     | 1    | 0     | 0     | 0    | 1    | 0 | X    |

TWENは2線直列インターフェース(TWI)を許可するために1を書かれなければなりません。TWEAは装置自身の従装置アドレスまたは一斉呼び出しアドレスの確認応答(ACK)を許可するために1を書かれなければなりません。TWSTAとTWSTOは0を書かれなければなりません。

TWARとTWCRが初期化されてしまうと、TWIは自身の従装置アトンス(または許可なら、一斉呼び出しアトンス)とそれに続くデータ方向ビットによってアトンス指定されるまで待機します。方向ビットが0(W)ならばTWIは受信従装置で動作し、さもなくば(1(R)ならば)送信従装置へ移行されます。自身の従装置アトンスとWビットが受信されてしまった後にTWINTフラグが設定(1)され、TWSRから有効な状態符号が読めます。この状態符号は適切なソフトウェア動作を決めるのに使用されます。各状態符号に対して行うべき適切な動作は表76.で詳述されます。受信従装置動作はTWIが主装置動作の間で調停に敗れた場合にも移行されるかもしれません。(状態符号868,878参照)

転送中にTWEAビットがリセット(0)されると、TWIは次に受信したデータ バイト後のSDAに非確認応答(NACK)(SDA=High)を返します。これは従装置がこれ以上受信できないことを示すのに使用できます。TWEAが0の間中、TWIは自身の従装置アドレスに応答しませんが、2線直列バスは未だ監視され、アドレス認証はTWEAの設定(1)によって何時でも再開できます。これはTWEAビットがTWIを2線直列バスから一時的に隔離するのに使用できることを意味します。

アイドル動作を除く休止形態ではTWIへのクロック系がOFFにされます。TWEAビットが設定(1)されていると、このインターフェースはクロック元として2線直列バス クロック(SCL)を使用することにより、自身の従装置アドレスと一斉呼び出しに未だ確認応答できます。その後デバイスが休止形態から起動し、TWIは起動中からTWINTフラグが(1書き込みによって)解除(0)されるまでSCLクロックをLowに保ちます。その後のデータ受信はAVRクロックが通常通り走行することで通常通りに行われます。AVRが長い起動時間に設定されていると、SCL信号線が長時間Lowに保持され、他のデータ送信を阻止するかもしれないことに気付いてください。

これらの(アイドル動作を除く)休止形態から起動すると、2線直列インターフェース データ レジスタ(TWDR)がバスで渡す最後のバイトを反映しないことに注意してください。

| 表76 | 受信従装置動作の状態符号 (注 | :TWSRの前置分周選択ビットは0の前提) |
|-----|-----------------|-----------------------|
| 10. |                 |                       |

| 化能位品       | 状態符号 直前の動作と                              |                  |       | ェアの応答 |       |      |                                 |
|------------|------------------------------------------|------------------|-------|-------|-------|------|---------------------------------|
| (TWSR)     | がるの状態                                    | TWDR操作           |       | TWCF  | R設定   |      | TWCR設定によるハードウェア動作               |
| (1 00 510) |                                          | TWDN3未1F         | TWSTA | TWSTO | TWINT | TWEA |                                 |
| \$60       | 自宛SLA+W受信                                | なし               | X     | 0     | 1     | 0    | データ受信、NACK応答                    |
| ΨΟΟ        | ACK応答                                    | , , , ,          | X     | 0     | 1     | 1    | データ受信、ACK応答                     |
| \$68       | 主装置のSLA+R/Wで<br>  調停販退/自席SLA+            | なし               | X     | 0     | 1     | 0    | データ受信、NACK応答                    |
| φυσ        | 主装置のSLA+R/Wで<br>調停敗退/自宛SLA+<br>W受信/ACK応答 | / <sub>4</sub> C | X     | 0     | 1     | 1    | データ受信、ACK応答                     |
| \$70       | 一斉呼び出し受信                                 | なし               | X     | 0     | 1     | 0    | データ受信、NACK応答                    |
| \$10       | ACK応答                                    | 14 C             | X     | 0     | 1     | 1    | データ受信、ACK応答                     |
| \$78       | 主装置のSLA+R/Wで<br>調停販退/一字取び                | <i>t</i> >1      | X     | 0     | 1     | 0    | データ受信、NACK応答                    |
| Φ10        | 主装置のSLA+R/Wで調停敗退/一斉呼び出し受信/ACK応答          | なし               | X     | 0     | 1     | 1    | データ受信、ACK応答                     |
| \$80       | 自宛データバイト受信                               | データ取得            | X     | 0     | 1     | 0    | データ受信、NACK応答                    |
| φου        | ACK応答                                    | ノーク取付            | X     | 0     | 1     | 1    | データ受信、ACK応答                     |
|            |                                          | データ取得            | 0     | 0     | 1     | 0    | 未指定従装置動作へ移行、応答禁止                |
|            |                                          |                  | 0     | 0     | 1     | 1    | 未指定従装置動作へ移行、応答対応                |
| \$88       | 自宛データ バイト受信<br>NACK応答                    |                  | 1     | 0     | 1     | 0    | 未指定従装置動作へ移行、応答禁止<br>バス開放で開始条件送信 |
|            |                                          |                  | 1     | 0     | 1     | 1    | 未指定従装置動作へ移行、応答対応<br>バス開放で開始条件送信 |
| \$90       | 一斉呼び出しのデータ                               | データ取得            | X     | 0     | 1     | 0    | データ受信、NACK応答                    |
| \$90       | バイ受信/ACK応答                               | / 一/ 取待          | X     | 0     | 1     | 1    | データ受信、ACK応答                     |
|            |                                          |                  | 0     | 0     | 1     | 0    | 未指定従装置動作へ移行、応答禁止                |
|            | 一斉呼び出しのデータ                               |                  | 0     | 0     | 1     | 1    | 未指定従装置動作へ移行、応答対応                |
| \$98       | ハイ・ハイ・ハイ・ハイ・ハイ・ハイ・ハイ・ハイ・ハイ・ハイ・ハイ・ハイ・ハイ・ハ | データ取得            | 1     | 0     | 1     | 0    | 未指定従装置動作へ移行、応答禁止<br>バス開放で開始条件送信 |
|            | NAUNM合                                   |                  | 1     | 0     | 1     | 1    | 未指定従装置動作へ移行、応答対応<br>バス開放で開始条件送信 |
|            |                                          |                  | 0     | 0     | 1     | 0    | 未指定従装置動作へ移行、応答禁止                |
| \$A0       | 自指定中の                                    |                  | 0     | 0     | 1     | 1    | 未指定従装置動作へ移行、応答対応                |
|            | 目指定中の<br>停止条件または<br>再送開始条件検出             | なし               | 1     | 0     | 1     | 0    | 未指定従装置動作へ移行、応答禁止<br>バス開放で開始条件送信 |
|            |                                          |                  | 1     | 0     | 1     | 1    | 未指定従装置動作へ移行、応答対応<br>バス開放で開始条件送信 |

#### 図91. 受信従装置動作の形式と状態 S SLA W Data A P/S 自宛データ受信確認応答 Α Α Data 60 80 A0 (80) 最終バイ非確認応答 Ā P/S 888 主装置で調停敗退自アドレス検出 Α 68 ·斉呼出 一斉呼び出しでのデータ受信 Data Data 90 A0 70 90 P/S 最終バイト非確認応答 Ā 98 主装置で調停敗退一斉呼び出し検出 Α 主装置⇒従装置 従装置⇒主装置 Data A 何組かのデータと確認応答 (nn) 16進状態符号(TWSR)





# 送信従装置動作

送信従装置動作では何バイかのデータが送信主装置へ送信されます(**図92**.参照)。本項で言及する全ての状態符号は前置分周選択 ビットが0か、または0で遮蔽されることが前提です。



送信従装置動作を始めるにはTWARとTWCRが次のように初期化されなければなりません。



上位7ビットは主装置によってアドレス指定される時に2線直列インターフェースが応答するアドレスです。最下位(TWGCE)ビットが設定(1)されるなら、TWIは一斉呼び出し(\$00)に応答し、さもなければ一斉呼び出しアドレスを無視します。

| ピット  | 7     | 6    | 5     | 4     | 3    | 2    | 1 | 0    |
|------|-------|------|-------|-------|------|------|---|------|
| TWCR | TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
| 設定値  | 0     | 1    | 0     | 0     | 0    | 1    | 0 | X    |

TWENは2線直列インターフェース(TWI)を許可するために1を書かれなければなりません。TWEAは装置自身の従装置アドレスまたは一斉呼び出しアドレスの確認応答(ACK)を許可するために1を書かれなければなりません。TWSTAとTWSTOは0を書かれなければなりません。

TWARとTWCRが初期化されてしまうと、TWIは自身の従装置アト・レス(または許可ならば一斉呼び出しアト・レス)とそれに続くデータ方向 ヒ・ットによってアト・レス指定されるまで待機します。方向ヒ・ットが1(R)ならばTWIは送信従装置で動作し、さもなくば(0(W)ならば)受信従装置へ移行されます。自身の従装置アト・レスとRヒ・ットが受信されてしまった後、TWINTフラケが設定(1)され、TWSRから有効な状態符号が読めます。この状態符号は適切なソフトウェア動作を決めるのに使用されます。各状態符号に対して行うべき適切な動作は表77.で詳述されます。送信従装置動作はTWIが主装置動作の間で調停に敗れた場合にも移行されるかもしれません。(状態符号\$B0参照)

転送中にTWEAビットが0を書かれると、TWIは転送の最後のバイトを送信します。受信主装置が最終バイト後にACKまたはNACKのどちらを送信するかによって状態\$C0か\$C8へ移行します。TWIはアドレス指定されていない従装置動作に切り替えられ、主装置が転送を続ける場合、その主装置を無視します。従って受信主装置は直列データとして全て1を受信します。従装置が最後のバイトを送信(TWEAが0で主装置からのNACKを予測)したとしても、主装置が(ACK送信によって)追加データ バイトを要求すると状態\$C8へ移行します。

TWEAが0の間中、TWIは自身の従装置アドレスに応答しませんが、2線直列バスは未だ監視され、アドレス認証はTWEAの設定(1)によって何時でも再開できます。これはTWEAビットがTWIを2線直列バスから一時的に隔離するのに使用できることを意味します。

アイ・ル動作を除く休止形態ではTWIへのクロック系がOFFにされます。TWEAt'ットが設定(1)されていると、このインターフェースはクロック元として2線直列パスクロック(SCL)を使用することにより、自身の従装置アドレスと一斉呼び出しに未だ確認応答できます。その後デバイスが休止形態から起動し、TWIは起動中からTWINTフラグが(1書き込みによって)解除(0)されるまでSCLクロックをLowに保ちます。その後のデータ受信はAVRクロックが通常通り走行することで通常通りに行われます。AVRが長い起動時間に設定されていると、SCL信号線が長時間Lowに保持され、他のデータ送信を阻止するかもしれないことに気付いてください。

これらの(アイドル動作を除く)休止形態から起動すると、2線直列インターフェース データ レジスタ(TWDR)がバスで渡す最後のバイトを反映しないことに注意してください。

| 表77      | 送信従装置動作の状能符号 (注) | TWSRの前置分周選択ビットは0の前提) |
|----------|------------------|----------------------|
| 1X / / . |                  | 1 *** O1 (           |

| 小台的外口          | 古並の動作し                      |        | ソフトウェアの応答 |       |       |      |                                 |
|----------------|-----------------------------|--------|-----------|-------|-------|------|---------------------------------|
| 状態符号<br>(TWSR) | 直前の動作と<br>バスの状態             | TWDR操作 |           | TWCF  | R設定   |      | TWCR設定によるハードウェア動作               |
| (1 77511)      | ハスの大窓                       | IWDN採作 | TWSTA     | TWSTO | TWINT | TWEA |                                 |
| \$A8           | 自宛SLA+R受信                   | データ設定  | X         | 0     | 1     | 0    | 最終データバイ送信、NACK受信予定              |
| φΛΟ            | ACK応答                       | プーク設定  | X         | 0     | 1     | 1    | データバイ送信、ACK受信予定                 |
| \$B0           | 主装置のSLA+R/Wで<br>調停時退/自家SLA+ | データ設定  | X         | 0     | 1     | 0    | 最終データバイ送信、NACK受信予定              |
| φΔΟ            | 調停敗退/自宛SLA+<br>R受信/ACK応答    | アータ設定  | X         | 0     | 1     | 1    | データバイ送信、ACK受信予定                 |
| \$B8           | データバイと信                     | データ設定  | X         | 0     | 1     | 0    | 最終データバイ送信、NACK受信予定              |
| фВо            | ACK受信                       | ノーク設定  | X         | 0     | 1     | 1    | データバイ送信、ACK受信予定                 |
|                |                             | なし     | 0         | 0     | 1     | 0    | 未指定従装置動作へ移行、応答禁止                |
|                |                             |        | 0         | 0     | 1     | 1    | 未指定従装置動作へ移行、応答対応                |
| \$C0           | データ バ・小送信<br>NACK受信         |        | 1         | 0     | 1     | 0    | 未指定従装置動作へ移行、応答禁止<br>バス開放で開始条件送信 |
|                |                             |        | 1         | 0     | 1     | 1    | 未指定従装置動作へ移行、応答対応<br>バス開放で開始条件送信 |
|                |                             |        | 0         | 0     | 1     | 0    | 未指定従装置動作へ移行、応答禁止                |
|                | 最終データバイ送信                   |        | 0         | 0     | 1     | 1    | 未指定従装置動作へ移行、応答対応                |
| \$C8           | (TWEA=0)<br>ACK受信           | なし     | 1         | 0     | 1     | 0    | 未指定従装置動作へ移行、応答禁止<br>バス開放で開始条件送信 |
|                | AUN文信                       |        | 1         | 0     | 1     | 1    | 未指定従装置動作へ移行、応答対応<br>バス開放で開始条件送信 |



# その他の状態

定義したTWI状態に従わない2つの状態符号があります。表78.をご覧ください。

状態**\$F8**はTWI割り込み要求フラグ(TWINT)が設定(1)されないので適切な情報が利用できないことを示します。これは他の状態間でTWIが直列転送に関係しない時に起きます。

状態\$00は2線直列バス転送中にバス異常が起きたことを示します。バス異常はフレーム形式の不正な位置で開始(START)条件または停止(STOP)条件が起きる時に発生します。このような不正位置の例はアドレス バイト、データ バイト、確認応答(ACK)ビットの直列転送中です。バス異常が起きるとTWINTが設定(1)されます。バス異常から回復するには、停止(STOP)条件生成許可(TWSTO)ビットが設定(1)され、TWINTが論理1書き込みによって解除(0)されなければなりません。これはTWIをアドレス指定されていない従装置動作にさせ、TW STOビットを解除(0)させます(TWCRの他のビットは影響されません)。SDAとSCL信号進は開放され、停止条件は送出されません。

表78. その他の状態符号(注: TWSRの前置分周選択ビットは0の前提)

| 业业体            | ませる私 たし                            |        | ソフトウェアの応答 |        |       |      |                            |  |
|----------------|------------------------------------|--------|-----------|--------|-------|------|----------------------------|--|
| 状態符号<br>(TWSR) | 直前の動作と<br>バスの状態                    | TWDR操作 |           | TWCR設定 |       |      | TWCR設定によるハードウェア動作          |  |
| (1 77511)      | (TWSIX) // XVX 思                   |        | TWSTA     | TWSTO  | TWINT | TWEA |                            |  |
| \$F8           | 適切な状態情報なし<br>TWINT= <mark>0</mark> | なし     | -         | ı      | 1     | ı    | 待機または現在の転送続行               |  |
| \$00           | 不正な開始条件/停止条件でのバス異常                 | なし     | 0         | 1      | 1     | X    | 停止条件を送出せずにバスを開放<br>TWSTO=0 |  |





## 各種TWI動作種別の組み合わせ

いくつかの場合で望んだ動作を満たすために各々のTWI動作種別は組み合わされなければなりません。例えば直列EEPROMからのデータ読み出しを考えてください。一般的にこのような転送は次の段階を含みます。

- ① 転送が開始されなければなりません。
- ② EEPROMは読み出すべき場所を指示されなければなりません。
- ③ 読み出しが実行されなければなりません。
- 4 転送が終了されなければなりません。

データが主装置から従装置へとその逆の両方向へ転送されることに注意してください。主装置はどの場所を読みたいかを従装置に指示しなければならず、送信主装置動作の使用を必要とします。その後にデータを従装置から読まねばならず、受信主装置動作の使用を意味します。従って転送方向が切り替えられなければなりません。主装置はこれら全ての段階中にバスの制御を保持しなければならず、この手順は排他的(非分断)操作として行われるべきです。複数主装置システムでこの原則に違反すると、他の主装置が②と③段階間でEEPROM内のデータポインタを変更するかもしれず、(元の)主装置は不正なデータ位置を読むでしょう。このような転送方向の切り替えはアトレス バイトの送信とデータの受信間で再送開始条件を送出することによって成し遂げられます。再送開始条件後も主装置はバスの占有権を保持します。次の図はこの転送の流れを示します。



# 複数主装置システムでのバス競合と調停

複数の主装置が同じバスに接続されると、それらの1つまたはそれ以上によって同時に送信が開始されるかもしれません。TWIは主装置の1つが転送を続けることを許され、手順内でデータが失われないような方法でこのような状態が扱われることを標準で保証します。2つの主装置が受信従装置へデータを送信することを試みる場合の調停状況の例は以下で図示されます。



以下で示されるように様々な異なる状況が調停中に起こるかもしれません。

- 複数の主装置が同じ従装置に全く同じ通信を実行する場合。この場合、主/従装置のどれもがバスの衝突について知りません。
- 複数の主装置が異なるデータまたは方向ビット(R/W)で同じ従装置をアクセスする場合。この場合、R/Wビットまたはデータ ビットのどちらかで調停が起きます。他の主装置がSDAに0を出力する間に1を出力しようとする主装置が調停に敗れます。敗れた主装置は応用ソフトウェアの処置によって未指定従装置動作に切り替えるか、またはバスが開放になるまで待って新規開始条件を送出します。
- 複数の主装置が異なる従装置をアクセスする場合。この場合、SLAビット内で調停が起きます。他の主装置がSDAに0を出力する間に 1を出力しようとする主装置が調停に敗れます。SLA内で調停に敗れた主装置は勝った主装置によってアドレス指定されるかを検査 するために従装置動作へ切り替えます。アドレス指定されると、R/Wビットの値によって受信従装置(SR)動作または送信従装置(ST) 動作へ切り替えます。アドレス指定されないなら、応用ソフトウェアの処置によって未指定従装置動作に切り替えるか、またはバスが開放になるまで待って新規開始条件を送出します。

これは図96.で要約されます。利用可能な状態符号は楕円(訳注:原文は円)で与えられます。



# アナログ比較器

アナログ比較器は非反転入力AIN0ピンと反転入力AIN1ピンの入力値を比較します。非反転AIN0ピンの電圧が反転AIN1ピンの電圧よりも高い時にACSRのアナログ比較器出力はタイマ/カウンタ1の捕獲機能を起動するように設定できます。加えて、この比較器はアナログ比較器専用の独立した割り込みを起動できます。使用者は比較器出力の上昇端、下降端、またはその両方で割り込み起動を選べます。この比較器とその周辺論理回路の構成図は図97.で示されます。

#### 図97. アナログ比較器部構成図 内部 VCC 基準電圧 **ACIE** Q **ACBG** - ACD AIN0 比較器 割り込み 割り込み 選択 AIN1 ► ACI ACME ACIS1 ACIS0 ACIC → タイマ/カウンタ1 **ADEN** 捕獲起動 ACO A/D 多重器出力 選択へ

注: A/D多重器出力については136頁の表80.をご覧ください。 アナログ比較器ピン配置については2頁の「ピン配置」と37頁の表25.を 参照してください。

## ■ アナログ比較器 制御/状態レジスタ (Analog Comparator Control and Status Register) ACSR

| ピット         | 7   | 6    | 5   | 4   | 3    | 2    | 1     | 0     |      |
|-------------|-----|------|-----|-----|------|------|-------|-------|------|
| \$08 (\$28) | ACD | ACBG | ACO | ACI | ACIE | ACIC | ACIS1 | ACIS0 | ACSR |
| Read/Write  | R/W | R/W  | R   | R/W | R/W  | R/W  | R/W   | R/W   |      |
| 初期値         | 0   | 0    | 不定  | 0   | 0    | 0    | 0     | 0     |      |

## ■ ビット7 - ACD: アナログ比較器禁止 (Analog Comparator Disable)

このビットが論理1を書かれると、アナログ比較器への電力がOFFにされます。このビットはアナログ比較器をOFFにするために何時でも設定(1)できます。これは活動動作やアイブル動作で電力消費を削減します。ACDビットを変更する時にACSRのアナログ比較器割り込み許可(ACIE)ビットを解除(0)することによってアナログ比較器割り込みが禁止されなければなりません。さもなければ、このビットが変更される時に割り込みが起こり得ます。

## ■ ビット6 - ACBG: 基準電圧選択 (Analog Comparator Bandgap Select)

このビットが設定(1)されると、内部基準電圧(公称1.23V)がアナログ比較器への非反転入力に取って代わります。このビットが解除(0)されると、AIN0がアナログ比較器の非反転入力に印加されます。25頁の「内部基準電圧」をご覧ください。

■ ビット5 - ACO: アナログ比較器出力 (Analog Comparator Output)

アナログ比較器の出力は同期化され、その後に直接ACOへ接続されます。この同期化は1~2クロック周期の遅延をもたらします。

# ■ ビット4 - ACI: アナログ比較器割り込み要求フラグ (Analog Comparator Interrupt Flag)

このビットは比較器出力での出来事がACSRのアナログ比較器割り込み条件(ACIS1,0)ビットによって定義した割り込み方法で起動する時に設定(1)されます。ACSRのアナログ比較器割り込み許可(ACIE)ビットが設定(1)され、ステータス レジスタ(SREG)の全割り込み許可(I)ビットが設定(1)されていると、アナログ比較器割り込みハーチンが実行されます。対応する割り込み処理ペクタを実行すると、ACIはハードウェアによって解除(0)されます。代わりにこのフラグへ論理1を書くことによってもACIは解除(0)されます。

## ■ ビット3 - ACIE: アナログ比較器割り込み許可 (Analog Comparator Interrupt Enable)

ACIEビットが論理1を書かれ、ステータス レジスタ(SREG)の全割り込み許可(I)ビットが設定(1)されていると、アナログ比較器割り込みが活性(有効)にされます。論理0を書かれると、この割り込みは禁止されます。

### ■ ビット2 - ACIC: アナログ比較器捕獲起動許可 (Analog Comparator Input Capture Enable)

論理1を書かれると、このビットはアナログ比較器によって起動されるタイマ/カウンタ1の捕獲機能を許可します。この場合、比較器出力は比較器にタイマ/カウンタ1捕獲割り込みの雑音消去機能とエッジ選択機能を利用させる捕獲入力前置論理回路へ直接的に接続されます。 論理0を書かれると、アナログ比較器と捕獲機能間の接続は存在しません。比較器がタイマ/カウンタ1捕獲割り込みを起動するには、タイマ/カウンタ割り込み許可レジスタ(TIMSK)の捕獲割り込み許可(TICIE1)ビットが設定(1)されなければなりません。

### ■ ビット1,0 - ACIS1,0: アナログ 比較器割り込み条件 (Analog Comparator Interrupt Mode Select)

これらのビットは比較器のどの事象がアナログ比較器割り込みを起動するのかを決めます。各種設定は表79.で示されます。

ACIS1,ACIS0ビットを変更する時にACSRのアナログ比較器割り込み許可(ACIE)ビットを解除(0)することによってアナログ比較器割り込みが禁止されなければなりません。さもなければ、これらのビットが変更される時に割り込みが起き得ます。

| 表79. アナログ比較器割り込み条件選択 |       |               |  |  |  |  |  |
|----------------------|-------|---------------|--|--|--|--|--|
| ACIS1                | ACIS0 | 割り込み発生条件      |  |  |  |  |  |
| 0                    | 0     | 比較器出力の変移(トグル) |  |  |  |  |  |
| 0                    | 1     | (予約)          |  |  |  |  |  |
| 1                    | 0     | 比較器出力の下降端     |  |  |  |  |  |
| 1                    | 1     | 比較器出力の上昇端     |  |  |  |  |  |





# ■ 特殊I/O機能レジスタ (Special Function I/O Register) SFIOR

| ピット         | 7     | 6     | 5     | 4 | 3    | 2   | 1    | 0     | _     |
|-------------|-------|-------|-------|---|------|-----|------|-------|-------|
| \$30 (\$50) | ADTS2 | ADTS1 | ADTS0 | - | ACME | PUD | PSR2 | PSR10 | SFIOR |
| Read/Write  | R/W   | R/W   | R/W   | R | R/W  | R/W | R/W  | R/W   |       |
| 初期値         | 0     | 0     | 0     | 0 | 0    | 0   | 0    | 0     |       |

### ■ ビット3 - ACME: アナログ比較器多重器許可 (Analog Comparator Multiplexer Enable)

このビットが論理1を書かれ、A/D変換部がOFF(ADCSRAのADENビットが0)にされると、A/D変換の多重器がアナログ比較器への反転入力を選択します。このビットが論理0を書かれると、AIN1がアナログ比較器の反転入力に印加されます。このビットの詳細な記述については次の「アナログ比較器入力選択」をご覧ください。

# アナログ比較器入力選択

アナログ比較器への反転入力を取り替えるのにADC7~0のどれかを選択することができます。A/D変換の多重器がこの入力選択に使用され、従ってこの機能を利用するためにA/D変換部がOFF(動作禁止)にされなければなりません。SFIORのアナログ比較器多重器許可(ACME)ビットが設定(1)され、A/D変換部がOFF(ADCSRAのADENビットが0)にされていれば、表80.で示されるようにADMUXのチャネル選択(MUX2~0)ビットがアナログ比較器への反転入力を取り替えるための入力ピンを選びます。ACMEが解除(0)、またはADENが設定(1)されると、AIN1がアナログ比較器への反転入力に印加されます。

表80. アナログ比較器反転入力選択

| ACME | ADEN | MUX2~0 | アナログ比較器反転入力 | 備考 |
|------|------|--------|-------------|----|
| 0    | X    | ххх    | AIN1        |    |
|      | 1    | ххх    | AINI        |    |
|      |      | 0 0 0  | ADC0        |    |
|      |      | 0 0 1  | ADC1        |    |
|      | 0    | 0 1 0  | ADC2        |    |
| 1    |      | 0 1 1  | ADC3        |    |
|      | 0    | 100    | ADC4        |    |
|      |      | 101    | ADC5        |    |
|      |      | 1 1 0  | ADC6        |    |
|      |      | 111    | ADC7        |    |

# A/D変換器

A/D変換部の主な機能を次に示します。

- 10ビット分解能
- 積分性非直線誤差0.5LSB
- 絶対精度±2LSB
- 変換時間13~260µs
- 76.9kSPS(採取/s)まで(最大分解能で15kSPSまで)
- 8チャネルのシングル エント、入力多重器内蔵
- 7チャネルの差動入力チャネル
- ×10, ×200の任意利得付き2つの差動入力チャネル
- A/D変換結果読み出しに対する任意の左揃え
- 0~VCC A/D変換入力電圧範囲
- 選択可能な2.56V A/D変換基準電圧
- 連続と単独の変換動作
- 割り込み元の自動起動によるA/D変換開始
- A/D変換完了割り込み
- 休止形態雑音低減機能

ATmega32は10ビット逐次比較A/D変換器が特徴です。このA/D変換器はポートAのピンから構成された8つのシングル エンド電圧入力を許す8チャネル アナログ多重器に接続されます。このシングル エンド電圧入力は0V(GND)が基準です。

デバイスは16通りの差動電圧入力も支援します。差動入力の2つ(ADC1,ADC0とADC3,ADC2)は、A/D変換前の差動入力電圧で0dB (×1)、20dB(×10)、46dB(×200)の増幅段を提供する設定変更可能な利得段が装備されます。7つの差動アナログ入力は共通反転端子(ADC1)を共用し、一方他のADC入力は非反転入力端子として選択できます。利得×1または×10が使用される場合は8ビット分解能が期待でき、利得×200が使用される場合は7ビット分解能が期待できます。

このA/D変換器はA/D変換器への入力電圧が変換中に一定の値で保持されることを保証する採取&保持(S/H)回路を含みます。 A/D変換部の構成図は図98.で示されます。

A/D変換部には分離されたアナロケ電源供給ピン(AVCC)があります。AVCCはVCCから±0.3Vよりも多く違ってはなりません。このピンの接続方法は142頁の「**雑音低減技術**」項をご覧ください。

公称2.56Vの内蔵基準電圧またはAVCCがチップとで提供されます。この基準電圧は雑音特性向上のため、コンデンサによってAREFt<sup>®</sup>ンで外部的にデカップ(雑音分離)できます。







# 操作

A/D変換部は逐次比較を通してアナログ入力電圧を10ビットのデジタル値に変換します。最小値はGNDを表し、最大値はAREFピンの電圧-1LSBを表します。A/D多重器選択レジスタ(ADMUX)の基準電圧選択(REFS1,0)ビットへの書き込みにより、任意でAVCCまたは内部 2.56V基準電圧がAREFピンに接続できます。この内部基準電圧は雑音耐性を改善するためにAREFピンで外部コンデンサによってデカップ(雑音結合減少)のようにできます。

アナログ入力チャネルと差動利得はADMUXのチャネル選択(MUX4~0)ビットへの書き込みによって選択されます。GNDと固定基準電圧 (1.23V内蔵基準電圧(VBG))だけでなく、どのADC入力ピン(ADC7~0)もがA/D変換器のシングル エンド入力として選択できます。ADC 入力ピンの選択は差動利得増幅器への反転と非反転入力として選択できます。

差動チャネルが選択されると、差動利得段は選択した入力チャネル間の差電圧を選択した増幅率で増幅します。それからこの増幅した値はA/D変換器の入力になります。シングルエント、チャネルが使用されると、利得増幅器全体が迂回(無視)されます。

A/D変換部はA/D変換制御/状態レジスタA(ADCSRA)のA/D許可(ADEN)ビットの設定(1)によって(動作が)許可されます。基準電圧と入力チャネルの選択はADENが設定(1)されるまで実施しません。ADENが解除(0)されているとA/D変換部は電力を消費しないので、節電をする休止形態へ移行する前にA/D変換部をOFFに切り替えることが推奨されます。

A/D変換部はA/Dデータレシ、スタ(ADCH,ADCL)で示される10ビットの結果を生成します。既定では、この結果は右揃え(16ビットのビットの 側10ビット)で示されますが、ADMUXで左揃え選択(ADLAR)ビットを設定(1)することにより、任意で左揃え(16ビットのビット15側10ビット)で示せます。

この結果が左揃え補正され、8ビットを越える精度が必要とされない場合はADCHを読むことで足ります。さもなければデータ レジスタの内容が同じ変換に属すこと(からの結果)を保証するため、ADCLが初めに、次にADCHが読まれなければなりません。一度ADCLが読まれると、A/D変換器からのA/Dデータ レジスタ(ADCH,ADCL)アクセスが阻止されます。これはADCLが読まれてしまい、ADCHが読まれる前に変換が完了すると、どちらのレジスタ(ADCH,ADCL)も更新されず、その変換からの結果が失われることを意味します。ADCHが読まれると、ADCH,ADCLへのA/D変換器アクセスが再び許可されます。

A/D変換部には変換完了時に起動できる自身の割り込みがあります。A/DデータレジスタへのA/D変換器アクセスがADCLとADCHの読み込み間で禁止されている場合、例えその変換結果が失われても割り込みは起動します。

# 変換の開始

単独変換はADCSRAで変換開始(ADSC)ビットに論理1を書くことによって開始されます。このビットは変換が進行中である限り、1に留まり、変換が完了されるとハードウェアによって解除(0)されます。変換が進行中に違う入力チャネルが選択されると、A/D変換部はそのチャネル変更を実行する前に現在の変換を済ませます。

代わりに、変換は様々な起動元によって自動的に起動できます。自動起動はA/D制御/状態レジスタA(ADCSRA)のA/D変換自動起動許可(ADATE)ビットの設定(1)によって許可されます。起動元は特殊I/O機能レジスタ(SFIOR)のA/D変換起動元選択(ADTS2~0)ピットの設定によって選択されます。選択した起動信号上に上昇端が起きると、A/D変換用前置分周器がリセットし、変換が開始されます。これは一定間隔での変換開始の方法を提供します。変換完了時、起動信号が未だ設定(1)されている場合、新規の変換は開始されません。変換中にこの起動信号上で別の上昇端が起きると、そのエッジは無視されます。指定した割り込みが禁止またはステータスレジスタ(SREG)の全割り込み許可(I)ビットが解除(0)でも、割り込み要求フラケが設定(1)されることに注意してください。従って割り込みを起こさずに変換が起動できます。けれども次の割り込み要因で新規変換を起動するために、割り込み要求フラケは解除(0)されなければなりません。



起動元としてA/D変換完了割り込み要求フラグ(ADIF)を使用することは、A/D変換器に実行中の変換が完了されると直ぐに新規変換を開始させます。そのためA/D変換器は連続動作で動き、継続的な採取(変換)とA/Dデータレジスタを更新します。最初の変換はADC SRAでADSCビットに論理1を書くことによって始めなければなりません。この動作でのA/D変換器はA/D変換完了割り込み要求フラグ(ADIF)が解除(0)されるかどうかに拘らず、連続的な変換を実行します。

自動起動が許可されている場合、ADCSRAのADSCビットに論理1を書くことによって単独変換を開始できます。ADSCは変換が進行中かを決めるためにも使用できます。ADSCビットは変換がどう開始されたかに拘らず、変換中は1として読めます。

変換はA/D変換雑音低減機能の使用によっても開始され得ます。この機能はアイ・ル休止動作とA/D変換雑音低減休止動作中に変換を許可します。詳細については142頁の「**雑音低減機能**」をご覧ください。(**訳注**:共通性から2行追加)

7ピット前置分周器

A/D変換器用

選択器

A/D変換クロック

CK/

32 64

CK/ CK/

図100. A/D変換前置分周器部構成

CK

**ADEN** 

**START** 

ADPS0

ADPS1

ADPS2

# 前置分周と変換タイミング

既定での逐次比較回路は最大分解能を得るのに50~200kHzの入力クロック周波数を 必要とします。10ビットよりも低い分解能が必要とされるなら、A/D変換器への入力クロッ ク周波数はより高い採取速度を得るために200kHzよりも高くできます。

A/D変換部は100kHz以上のどんなCPUクロックからも受け入れ可能なA/D変換クロック 周波数を生成する前置分周器を含みます。この前置分周はA/D変換制御/状態レジ スタA(ADCSRA)のA/Dクロック選択(ADPS2~0)ピットによって設定されます。前置分周器 はADCSRAでA/D許可(ADEN)ビットの設定(1)によってA/D変換部がONにされた瞬 間から計数を始めます。前置分周器はADENtinhが設定(1)される限り走行を保ち、 ADENが0の時は継続的にリセットします。

ADCSRAのA/D変換開始(ADSC)ビットの設定(1)によってシングル エンド入力の変換を 起動すると、その変換は直後の変換クロックの上昇端で始まります。差動入力変換タイミ ングの詳細については140頁の「差動増幅チャネル」を参照してください。

通常の変換は13変換クロック周期で行われます。A/D変換部がONされる(ADCSRAの

ADEN=1)後の最初の変換はアナログ回路を初期化するために25変換クロック周期で行われます。

実際の採取&保持(保持開始点)は通常変換の開始後1.5変換クロック周期、初回変換の開始後13.5変換クロック周期で行われます。変 換が完了すると、結果がA/Dデータ レジスタ(ADCH,ADCL)に書かれ、ADCSRAのA/D変換完了割り込み要求フラグ(ADIF)が設定(1)さ れます。単独変換動作(ADATE=0)では同時にADCSRAのA/D変換開始(ADSC)ビットが解除(0)されます。その後にソフトウェアは再び ADSCを設定(1)でき、新規変換は変換クロックの最初の上昇端で開始されます。

します。この動作での採取&保持は起動要因となる信号の上昇後、2変換クロック周期で採取が行われます。同期化論理回路(エッジ検 出器)に対して、追加の3CPUクロック 周期が費やされます。A/D変換完了以外の要因からの自動起動を伴う差動動作を使用するとき、

表81.をご覧ください。















| 表81. A/D変換時間   |                       |                     |  |  |  |  |  |
|----------------|-----------------------|---------------------|--|--|--|--|--|
| 変換種別           | 保持点                   | 変換時間                |  |  |  |  |  |
| 初回変換           | 13.5                  | 25                  |  |  |  |  |  |
| シングルエント、入力通常変換 | 1.5                   | 13                  |  |  |  |  |  |
| 自動起動変換         | 1.5 (2)               | 13.5                |  |  |  |  |  |
| 差動入力通常変換       | 1.5/2.5 ( <b>注1</b> ) | 13/14 ( <b>注1</b> ) |  |  |  |  |  |

注: 変換時間を除く各値は変換開始からの変換クロック数です。 注1: CKADC2の状態に依存(訳注:共通性から追加)。

## 差動増幅チャネル

差動増幅チャネルを使用するとき、変換の±方向を考慮に入れる必要があります。

差動変換は変換クロックの半分に等しい内部クロックCKADC2に同期化されます。この同期化は採取&保持がCKADC2の特定位相で起きるというような方法でA/D変換器インターフェースによって自動的に行われます。CKADC2がLowの時に使用者によって変換が開始されると(即ち全ての単独変換と連続変換の最初)、シングルエント、入力変換(次の前置分周したクロック周期から13変換クロック周期)と同じ変換時間になります。CKADC2がHighの時に使用者によって変換が開始されると、同期化機構のために14変換クロック周期になります。連続変換動作では直前の変換完了後、直ちに次の変換が開始され、この時にCKADC2がHighのため、自動的に開始される全ての連続変換(即ち、初回を除く全て)は14変換クロック周期になります。

利得段は全利得設定に於いて帯域幅4kHzで最適化されています。より高い周波数は非直線増幅に陥るかもしれません。利得段帯域幅よりも高い周波数成分を含む入力信号の場合、外部低域通過濾波器(ローパスフィルタ)が使用されるべきです。A/D変換クロック周波数が利得段帯域幅制限と無関係なことに注意してください。例えばA/D変換クロック周期が6μsでは、このチャネルの帯域幅とは無関係に12k採取/sでの採取をチャネルに許せます。

差増増幅チャネルが使用され、自動起動によって変換が開始される場合、A/D変換部は変換の間、OFFに切り替えられなければなりません。自動起動が使用されるとき、A/D用前置分周器は変換が開始される前にリセットされます。利得段は変換以前の安定したA/D変換クロックに関係するため、この変換は有効ではありません。各変換間のA/D変換部の動作禁止とその後の許可(ADCSRAのADENへの0書き込み後の1書き込み)では、延長した変換(初回変換)だけが実行されます。この延長した変換からの結果は有効です。詳細タイジングについては139頁の「前置分周と変換タイミング」をご覧ください。

# チャネル変更と基準電圧選択

A/D多重器選択レシ、スタ(ADMUX)のチャネル選択(MUX4~0)ビットと基準電圧選択(REFS1~0)ビットはCPUがランダ、ムにアクセスするための一時レシ、スタを通して単独緩衝されます。これはチャネルと基準電圧の選択が変換中の安全なところでだけ行うのを保証します。チャネルと基準電圧の選択は変換が開始されるまで継続的に更新されます。一旦変換が始まると、A/D変換器に対して充分な採取/変換時間を保証するためにチャネルと基準電圧の選択は固定されます。継続的な更新は変換完了(ADCSRAのADIF=1)前の最後の変換クロック周期で再開します。ADCSRAの変換開始(ADSC)ビットが書かれた後の次の変換クロックの上昇端で変換が始まることに注意してください。従って使用者はADSC書き込み後、1変換クロック周期(経過)まで新しいチャネルまたは基準電圧選択値をADMUXに書かないことを推奨されます。

自動起動が使用される場合、起動要因の正確な時間は確定できません。変換が新規設定によって影響されるように制御するには ADMUXの更新時に特別な注意が祓われなければなりません。

ADCSRAのA/D許可(ADEN)とA/D変換自動起動許可(ADATE)の両方が1を書かれると、何時でも割り込みが起き得ます。この期間でADMUXが変更されると、使用者は次の変換が旧設定または新設定どちらが基準にされるかを知ることができません。ADMUXは次の方法で安全に更新できます。

- ADENまたはADATEが解除(0)されているとき。
- 変換開始後、最低1変換クロック周期経過後の変換中。
- 変換後から、変換起動元として使用した割り込みフラグが解除(0)される直前まで。

これら条件の1つでADMUXを更新すると、新設定は次のA/D変換に影響を及ぼします。

差動入力チャネルを変更する時に特別な注意が祓われるべきです。一旦差動入力チャネルが選択されてしまうと、利得段は新しい値に安定するのに125μs程度かかるかもしれません。従って変換は新規差動入力チャネル選択後の最初の125μs内に開始されるべきではありません。または、この期間内に得た変換結果は破棄されるべきです。

(ADMUXのREFS1~0ビットの変更による)A/D変換器基準電圧変更後の最初の差動入力変換に対して、同じ設定(安定)時間が厳守されるべきです。

## A/D入力チャネル

チャネル選択を変更する時に使用者は正しいチャネルが選択されることを保証するために次の指針を守るべきです。

単独変換動作では常に変換を始める前にチャネルを選択してください。チャネル選択はADSCへの1書き込み後、1変換クロック周期で変更されるかもしれません。とは言え、最も簡単な方法はチャネル選択を変更する前に変換が完了するまで待つことです。

連続変換動作では常に最初の変換を始める前にチャネルを選択してください。チャネル選択はADSCへの1書き込み後、1変換クロック周期で変更されるかもしれません。とは言え、最も簡単な方法は最初の変換が完了するまで待ち、その後にチャネル選択を変更することです。既に次の変換が自動的に開始されているので、次の結果は直前のチャネル選択を反映します。それに続く変換は新しいチャネル選択を反映します。

差動増幅チャネルへ切り替える時に自動オフセット消去回路用の設定時間が必要なので、最初の変換結果は貧弱な正確さとなってしまうかもしれません。使用者は最初の変換結果をなるべくなら無視すべきです。

#### A/D変換基準電圧

このA/D変換用の基準電圧(VREF)はA/D変換に対する変換範囲を示します。VREFを越えるシングルエント、入力チャネルは\$3FFで打ち切るコート、に帰着します。VREFはAVCC、内部2.56V基準電圧、外部AREFt。ンのどれかとして選択できます。

AVCCは受動型スイッチを通してA/D変換部に接続されます。内部2.56V基準電圧は内蔵基準(バンドギャップ)電圧(VBG)から内部増幅器を通して生成されます。どちらの場合でも外部AREFピンは直接的にA/D変換部へ接続され、AREFピンとGND間にコンデンサを接続することにより、基準電圧は雑音耐性をより高められます。VREF(電圧)は高入力インピーダンス電圧計とAREFピンで測定することもできます。VREFは高インピーダンス出力で、容量性負荷のみがシステム内で接続されるべきであることに注意してださい。

使用者がAREFt°ンに接続された固定電圧源にするなら、この外部電圧がその他の内部基準電圧と短絡してしまうため、使用者はこの応用内で他の基準電圧選択を使用してはなりません。外部電圧がAREFt°ンに印加されないなら、使用者は基準電圧選択としてAVCCと内部2.56V基準電圧間の切り替えができます。基準電圧源切り替え後の最初のA/D変換結果は不正確かもしれず、使用者はこの結果を破棄することが推奨されます。

差動入力チャネルが使用される場合、選択した基準電圧は193頁の表121.で示されるよりもAVCCに近くすべきではありません。





# 雑音低減機能

このA/D変換部はCPUコアと他の周辺I/Oが誘導した雑音を削減するために休止形態中の変換を可能にする雑音低減機能が特徴です。この機能はA/D変換雑音低減動作とアイドル動作で使用できます。この機能を使用するには次の手順が使用されるべきです。

- ① A/D変換部が許可(ADEN=1)され、変換中でない(ADSC=0)ことを確認してください。単独変換動作が選択(ADATE=0)され、且つ A/D変換完了割り込みが許可(ADIE=1)されていなければなりません。
- ② A/D変換雑音低減(またはアイドル)動作に移行してください。一旦CPUが停止されてしまうと、A/D変換部は変換を始めます。
- ③ A/D変換完了前に他の割り込みが起こらなければ、A/D変換完了割り込みはCPUを起動してA/D変換完了割り込みルーチンを実行します。A/D変換完了前に他の割り込みがCPUを起動すると、その割り込みが実行され、A/D変換完了割り込み要求はA/D変換完了時に生成されます。CPUは新規SLEEP命令が実行されるまで活動動作に留まります。

ア仆ル動作とA/D変換雑音低減動作を除く他の休止形態へ移行する時にA/D変換部が自動的にOFFへ切り替えられないことに注意してください。使用者は余分な消費電力を避けるため、このような休止形態へ移行する前にADENへ0を書くことが推奨されます。このような休止形態でA/D変換が許可され、使用者が差動変換の実行を欲する場合、使用者は有効な結果を得るための延長した(初回)変換を指示するために、休止形態から起動後にA/D変換部をOFF→ON(ADEN=0→1)に切り替えることが推奨されます。

# アナログ入力回路

シングルエント・入力チャネルのアナログ回路は**図105**.で図示されます。ADCnに印加したアナログ(信号)源はそのチャネルがADC入力として選択されているかどうかに拘らず、ピン容量とそのピンの漏れ電流に左右されます。そのチャネルが選択されると、(アナログ信号)源は直列抵抗(入力経路の合成抵抗)を通してS/Hコンテンサを駆動しなければなりません。

A/D変換部は概ね10kΩ若しくはそれ以下の出力インピーダンスのアナログ信号用に最適化されています。このような(アナログ信号)源が使用されるなら、採取時間は無視してもよいでしょう。より高いインピーダンスの(アナログ信号)源が使用される場合、採取時間は広範囲に変化し得るS/Hコンデンサを充電するために(アナログ信号)源がどれくらいの時間を必要とするかに依存します。必要とされるS/Hコンデンサへの充放電を最小とするため、使用者は緩やかに変化する低インピーダンス(アナログ信号)源だけを使用することが推奨されます。

差動増幅チャネルが使用される場合、この入力回路は多少違って見えるので、数100kΩ またはそれ以下の供給元インピーダンスが推奨されます。

特定できない信号の渦からの歪を避けるために、どのチャネルに対してもナイキスト周波数 (fADC/2)よりも高い信号成分が存在すべきではありません。使用者はADC入力として信号を印加する前に低域通過濾波器(ローパスフィルタ)で高い周波数成分を取り除くことが推奨されます。



## アナログ雑音低減技術

デバイス内外のデジタル回路がアナログ測定の精度に影響を及ぼすかもしれない EMIを発生します。精密な変換精度が必要な場合、次の技法を適用すること によって雑音レベルを低減できます。

- ① アナログ信号経路を可能な限り最短にしてください。 それらを高速切り替えデ ジタル信号線から充分離すことを守ってください。
- ② デバイスのAVCCピンは図106.で示されるようにLC濾波器を経由してデジタル供給電圧(VCC)に接続されるべきです。
- ③ CPUからの誘導雑音を低減するためにA/D変換の雑音低減機能を使用してください。
- ④ どれかのADCポート ピンがデジタル出力として使用される場合、これらが変換 進行中に切り替わらないことが重要です。



### オフセット補償の仕組み

利得段には差動測定のオフセットをできるだけ無効にする組み込みオフセット補正回路があります。アナロケ経路内の残留オフセットは両差動入力に対して同じチャネルを選択することによって直接的に計測できます。その後にこの残留オフセットは計測結果からソフトウェアで減算できます。このオフセット補正に基いたソフトウェア手法の使用はどのチャネルのオフセットも1LSB以下に減少できます。

# A/D変換の精度定義

シングル エンド入力電圧のnビットA/D変換はGNDとVREF間を2<sup>n</sup>で直線的に変換します。最低値コードは0として読み、最高値コードは2<sup>n</sup>-1として読みます。以下の各種パラメータは理想状態からの偏差を表します。

#### ■ オフセット誤差 - 図107.

最初の遷移点(\$000から\$001)に於いて理想遷移点(差0.5 LSB)と比較した偏差です。理想値は0LSBです。

#### ■ 利得誤差 - 図108.

オフセット誤差補正後の最後の遷移点(\$3FEから\$3FF)に於いて理想遷移点(最大差1.5LSB以下)と比較した偏差です。理想値は0LSBです。

#### ■ 積分性非直線誤差 (INL) - 図109.

オフセット誤差と利得誤差補正後の全ての遷移点に於いて理想遷移点と比較した最大偏差です。理想値は0LSBです。

## ■ 差動非直線誤差 (DNL) - 図110.

実際のコードの幅(隣接する2つの遷移点間)に於いて理想コード幅(1LSB)と比較した最大偏差です。理想値は0LSBです。

#### ■ 量子化誤差

有限数のコートで入力電圧を量子化するため、1LSB幅となる 入力電圧範囲は同じ値のコートになります。この値は常に ±0.5LSBです。

### ■ 絶対精度

補正しない全ての遷移点に於いて理想遷移点と比較した最大偏差です。これは、オフセット誤差、利得誤差、差動誤差、非直線誤差の影響の合成です。理想値は±0.5LSBです。









# A/D変換の結果

変換完了(ADIF=1)後、変換結果はA/Dデータレジスタ(ADCH, ADCL)で得られます。

シングル エント、入力変換の結果は右式で示されます。 $V_{IN}$ は選択した入力ピンの電圧で、 $V_{REF}$ は選択した基準電圧です(144頁の表83.と表84.をご覧ください)。\$000はGNDを表し、\$3FFは選択した基準電圧-1LSBを表します。

差動チャネルが使用されると、その結果は右式で示されます。VPOSは非反転入力ピンの電圧、VNEGは反転入力ピンの電圧、GAINは選択した倍率、VREFは選択した基準電圧です。この結果は-512(\$200)~+511 (\$1FF)の2の補数形式で示されます。使用者が結果

$$ADC = \frac{V_{IN} \times 1024}{V_{REF}}$$

 $ADC = \frac{(VPOS - VNEG) \times GAIN \times 512}{VREF}$ 

の符号を素早く検査したいなら、結果のMSB(ADCHのADC9)を読むことで充分なことに注目してください。このビットが1ならばその結果は一、0ならばその結果は+です。図111.は差動入力範囲のコード化を示します。

表82.は差動入力チャネルの組(ADCn-ADCm)が基準電圧(VREF)で選択された場合の出力コートの結果を示します。

### 表82. 入力電圧と出力コードの関係

| VADCn                                                           | 読み出しコート゛ | 対応する10進値 |  |  |
|-----------------------------------------------------------------|----------|----------|--|--|
| V <sub>ADCm</sub> +V <sub>REF</sub> /GAIN                       | \$1FF    | 511      |  |  |
| V <sub>ADCm</sub> +(511/ <sub>512</sub> )V <sub>REF</sub> /GAIN | \$1FF    | 511      |  |  |
| V <sub>ADCm</sub> +(510/ <sub>512</sub> )V <sub>REF</sub> /GAIN | \$1FE    | 510      |  |  |
| <b>`</b>                                                        | >        | ~        |  |  |
| VADCm+(1/512)VREF/GAIN                                          | \$001    | 1        |  |  |
| VADCm                                                           | \$000    | 0        |  |  |
| V <sub>ADCm</sub> -(1/ <sub>512</sub> )V <sub>REF</sub> /GAIN   | \$3FF    | -1       |  |  |
| <del>\</del>                                                    | >        | }        |  |  |
| V <sub>ADCm</sub> -(511/ <sub>512</sub> )V <sub>REF</sub> /GAIN | \$201    | -511     |  |  |
| VADCm-VREF/GAIN                                                 | \$200    | -512     |  |  |



例: ADMUX=\$ED(ADC3とADC2差動10倍入力、VREF=2.56V、左揃え)で、ADC3が300mV、ADC2が500mVの場合、A/D変換値=512×10×(300-500)÷2560=-400=\$270 従って、ADCH=\$9C、ADCL=\$00、ADLAR=0なら、ADCH=\$02、ADCL=\$70。





# A/D変換用レジスタ

# ■ A/D多重器選択レジスタ (ADC Multiplexer Select Register) ADMUX

| ピット         | 7     | 6     | 5     | 4    | 3    | 2    | 1    | 0    | _     |
|-------------|-------|-------|-------|------|------|------|------|------|-------|
| \$07 (\$27) | REFS1 | REFS0 | ADLAR | MUX4 | MUX3 | MUX2 | MUX1 | MUX0 | ADMUX |
| Read/Write  | R/W   | R/W   | R/W   | R/W  | R/W  | R/W  | R/W  | R/W  |       |
| 初期値         | 0     | 0     | 0     | 0    | 0    | 0    | 0    | 0    |       |

## ■ ビット7,6 - REFS1,0: 基準電圧選択 (Reference Select Bits 1, 0)

これらのビットは表83.で示されるようにA/D変換器の基準電圧を選びます。これらのビットが変換中に変更されると、その変更は変換が 完了する(ADCSRAのADIF=1)まで実施しません。AREFピンに外部基準電圧が印加される場合、内部の基準電圧が使用されてはなりません。

#### 表83. A/D変換部の基準電圧選択

| REFS1 | REFS0 | 基準電圧                                                 |
|-------|-------|------------------------------------------------------|
| 0     | 0     | AREFtシの外部基準電圧 (AVCCと内部2.56V基準電圧は切り離されます。)            |
| 0     | 1     | AVCC (内部2.56V基準電圧は切り離されますが、AREFにデカップ。用コンデンサが接続できます。) |
| 1     | 0     | (予約)                                                 |
| 1     | 1     | 内部2.56V基準電圧(AVCCは切り離されますが、AREFにデカップ用コンデンサが接続できます。)   |

#### ■ ビット5 - ADLAR: 左揃え選択 (ADC Left Adjust Result)

ADLARビットはA/Dデータ レジスタ内の変換結果の配置に影響を及ぼします。結果を左揃えにするにはADLARに1を書いてください。さもなければ結果は右揃えです。ADLARビットの変更はどんな進行中の変換にも拘らず、直ちにA/Dデータ レジスタの内容に影響を及ぼします。このビットの完全な記述については146頁の「A/Dデータ レジスタ」をご覧ください。

### ■ ビット4~0 - MUX4~0: A/Dチャネル選択 (Analog Channel Select Bits 4~0)

これらのビットの値はA/D変換器にどのアナログ入力の組み合わせが接続されるかを選びます。これらのビットは差動チャネルに対する利得も選びます。詳細については表84.をご覧ください。これらのビットが変換中に変更される場合、その変更は変換完了(ADCSRAのADIF =1)まで実施しません。

# 表84. アナログ入力チャネル選択

| MUX4~0 | シング゛ル エント゛<br>入力 | 差動入力  |      |      | MUVASO | シングル エント                | 差動入力  |      |            |
|--------|------------------|-------|------|------|--------|-------------------------|-------|------|------------|
|        |                  | 非反転入力 | 反転入力 | 利得   | MUX4~0 | 入力                      | 非反転入力 | 反転入力 | 利得         |
| 00000  | ADC0             |       |      |      | 10000  |                         | ADC0  | ADC1 | $\times 1$ |
| 00001  | ADC1             |       |      |      | 10001  |                         | ADC1  | ADC1 | $\times 1$ |
| 00010  | ADC2             |       |      |      | 10010  |                         | ADC2  | ADC1 | $\times 1$ |
| 00011  | ADC3             |       |      |      | 10011  |                         | ADC3  | ADC1 | $\times 1$ |
| 00100  | ADC4             |       |      |      | 10100  |                         | ADC4  | ADC1 | $\times 1$ |
| 00101  | ADC5             |       |      |      | 10101  |                         | ADC5  | ADC1 | $\times 1$ |
| 00110  | ADC6             |       |      |      | 10110  |                         | ADC6  | ADC1 | $\times 1$ |
| 00111  | ADC7             |       |      |      | 10111  |                         | ADC7  | ADC1 | $\times 1$ |
| 01000  |                  | ADC0  | ADC0 | ×10  | 11000  |                         | ADC0  | ADC2 | $\times 1$ |
| 01001  |                  | ADC1  | ADC0 | ×10  | 11001  |                         | ADC1  | ADC2 | $\times 1$ |
| 01010  |                  | ADC0  | ADC0 | ×200 | 11010  |                         | ADC2  | ADC2 | $\times 1$ |
| 01011  |                  | ADC1  | ADC0 | ×200 | 11011  |                         | ADC3  | ADC2 | $\times 1$ |
| 01100  |                  | ADC2  | ADC2 | ×10  | 11100  |                         | ADC4  | ADC2 | $\times 1$ |
| 01101  |                  | ADC3  | ADC2 | ×10  | 11101  |                         | ADC5  | ADC2 | $\times 1$ |
| 01110  |                  | ADC2  | ADC2 | ×200 | 11110  | 1.23V(V <sub>BG</sub> ) |       |      |            |
| 01111  |                  | ADC3  | ADC2 | ×200 | 11111  | 0V(GND)                 |       |      |            |

# ■ A/D変換 制御/状態レジスタA (ADC Control and Status Register A) ADCSRA

| ピット         | 7    | 6    | 5     | 4    | 3    | 2     | 1     | 0     |        |
|-------------|------|------|-------|------|------|-------|-------|-------|--------|
| \$06 (\$26) | ADEN | ADSC | ADATE | ADIF | ADIE | ADPS2 | ADPS1 | ADPS0 | ADCSRA |
| Read/Write  | R/W  | R/W  | R/W   | R/W  | R/W  | R/W   | R/W   | R/W   |        |
| 初期値         | 0    | 0    | 0     | 0    | 0    | 0     | 0     | 0     |        |

#### ■ ビット7 - ADEN: A/D許可 (ADC Enable)

このビットに1を書くことがA/D変換部(動作)を許可します。0を書くことによってA/D変換部は(電源が)OFFされます。変換が進行中に A/D変換部をOFFにすることはその変換を(途中)終了します。

#### ■ ビット6 - ADSC: A/D変換開始 (ADC Start Conversion)

単独変換動作で各変換を始めるにはこのビットへ1を書いてください。連続変換動作で最初の変換を始めるにはこのビットへ1を書いてください。A/D変換部が許可される(ADEN=1)と同時にADSCが書かれるか、またはA/D変換部が許可されてしまった後にADSCが書かれた後の初回変換は、通常の13に代わって25変換クロック周期で行います。この初回変換はA/D変換部の初期化を実行します。ADSCは変換が進行中である限り1として読めます。変換が完了すると0に戻ります。このビットへの0書き込みは無効です。

#### ■ ビット5 - ADATE: A/D変換自動起動許可 (ADC Auto Trigger Enable)

このビットが1を書かれると、A/D変換の自動起動が許可されます。A/D変換器は選択した起動信号の上昇端で変換を始めます。この起動元は特殊I/O機能レジスタ(SFIOR)のA/D変換起動要因選択(ADTS2~0)ビット設定によって選択されます。

#### ■ ビット4 - ADIF: A/D変換完了割り込み要求フラグ (ADC Interrupt Flag)

A/D変換が完了し、A/Dデータレジスタが更新されると、このフラケが設定(1)されます。ステータスレジスタ(SREG)の全割り込み許可(I)ビットと A/D変換完了割り込み許可(ADIE)ビットが設定(1)されていれば、A/D変換完了割り込みが実行されます。対応する割り込み処理へクタを実行する時にADIFはハートウェアによって解除(0)されます。代わりにこのフラケに論理1を書くことによってもADIFは解除(0)されます。 ADCSRAで読み-変更-書き(リード・モディファイライト)を行うと、保留中の割り込みが禁止され得ることに注意してください。これはSBI,CBI 命令が使用される場合にも適用されます。

#### ■ ビット3 - ADIE: A/D変換完了割り込み許可(ADC Interrupt Enable)

このビットが1を書かれ、SREGの全割り込み許可(I)ビットが設定(1)されていると、A/D変換完了割り込みが活性に(許可)されます。この ビットが解除(0)されると、この割り込みは禁止されます(訳注:共通性のため本行追加)。

#### ■ ビット2~0 - ADPS2~0: A/D変換クロック選択 (ADC Prescaler Select Bits)

これらのビットはXTAL(システム)周波数とA/D変換部への入力クロック間の分周値を決めます。

| 表85. A/D変換クロック選択 (CK=システム クロック) |      |      |      |      |       |       |       |        |  |
|---------------------------------|------|------|------|------|-------|-------|-------|--------|--|
| ADPS2                           | 0    | 0    | 0    | 0    | 1     | 1     | 1     | 1      |  |
| ADPS1                           | 0    | 0    | 1    | 1    | 0     | 0     | 1     | 1      |  |
| ADPS0                           | 0    | 1    | 0    | 1    | 0     | 1     | 0     | 1      |  |
| A/D変換クロック                       | CK/2 | CK/2 | CK/4 | CK/8 | CK/16 | CK/32 | CK/64 | CK/128 |  |



## ■ A/Dデータレジスタ (ADC Data Register) ADCH,ADCL

|             | ADLAR=0 | 時    |      |      |      |      |      |      |      |
|-------------|---------|------|------|------|------|------|------|------|------|
| ピット         | 15      | 14   | 13   | 12   | 11   | 10   | 9    | 8    | _    |
| \$05 (\$25) | _       | -    | -    | -    | -    | -    | ADC9 | ADC8 | ADCH |
| Read/Write  | R       | R    | R    | R    | R    | R    | R    | R    |      |
| 初期値         | 0       | 0    | 0    | 0    | 0    | 0    | 0    | 0    |      |
| ピット         | 7       | 6    | 5    | 4    | 3    | 2    | 1    | 0    |      |
| \$04 (\$24) | ADC7    | ADC6 | ADC5 | ADC4 | ADC3 | ADC2 | ADC1 | ADC0 | ADCL |
| Read/Write  | R       | R    | R    | R    | R    | R    | R    | R    |      |
| 初期値         | 0       | 0    | 0    | 0    | 0    | 0    | 0    | 0    |      |
|             | ADLAR=1 | 時    |      |      |      |      |      |      |      |
|             | 15      | 14   | 13   | 12   | 11   | 10   | 9    | 8    | _    |
|             | ADC9    | ADC8 | ADC7 | ADC6 | ADC5 | ADC4 | ADC3 | ADC2 | ADCH |
|             | 7       | 6    | 5    | 4    | 3    | 2    | 1    | 0    |      |
|             | ADC1    | ADC0 | -    | -    | -    | -    | _    | _    | ADCL |

A/D変換が完了するとその結果がこれら2つのレジスタで得られます。差動チャネルが使用されると結果は2の補数形式で表されます。 ADCLが読まれると、A/DデータレジスタはADCHが読まれるまで更新されません。従ってこの結果が左揃えで且つ8ビットを越える精度が必要とされないなら、ADCHを読むことで用が足ります。さもなければADCLが先で、その後にADCHが読まれなければなりません。 A/D多重器選択レジスタ(ADMUX)の左揃え選択(ADLAR)ビットとA/Dチャネル選択(MUX4~0)ビットは本レジスタから結果を読む方法に影響を及ぼします。ADLARが設定(1)ならば結果は左揃えにされます。ADLARが解除(0:既定)ならば結果は右揃えにされます。

#### ■ ADC9~0: A/D変換結果 (ADC Conversion result)

これらのビットは143頁の「A/D変換の結果」で詳述されるように変換での結果を表します。

#### ■ 特殊I/O機能レジスタ (Special Function I/O Register) SFIOR

| ピット         | 7     | 6     | 5     | 4 | 3    | 2   | 1    | 0     |       |
|-------------|-------|-------|-------|---|------|-----|------|-------|-------|
| \$30 (\$50) | ADTS2 | ADTS1 | ADTS0 | - | ACME | PUD | PSR2 | PSR10 | SFIOR |
| Read/Write  | R/W   | R/W   | R/W   | R | R/W  | R/W | R/W  | R/W   |       |
| 初期値         | 0     | 0     | 0     | 0 | 0    | 0   | 0    | 0     |       |

# ■ ビット7~5 - ADTS2~0: A/D変換自動起動要因選択 (ADC Auto Trigger Source)

A/D変換制御/状態レシ、スタA(ADCSRA)のA/D変換自動起動許可(ADATE) にットが1を書かれると、これらのじットの値はどの起動元がA/D変換を起動するのかを選択します。ADATEが解除(0)されると、ADTS2~0設定は無効です。変換は選択した割り込みフラケの上昇端によって起動されます。解除(0)されている起動元から設定(1)されている起動元への切り替えが、起動信号上に上昇端を生成することに注意してください。ADCSRAのA/D許可(ADEN) にットが設定(1)されているなら、これが変換を開始させます。連続変換動作(ADTS2~0=0)への切り替えはA/D変換完了割り込み要求フラケが設定(1)されていても、起動事象を引き起こしません。

| 表86. A/D変換自動起動元選択 |                |  |  |  |  |  |
|-------------------|----------------|--|--|--|--|--|
| ADTS2~0           | 起動元            |  |  |  |  |  |
| 0 0 0             | 連続変換動作         |  |  |  |  |  |
| 0 0 1             | アナログ比較器        |  |  |  |  |  |
| 0 1 0             | 外部割り込み要求0      |  |  |  |  |  |
| 0 1 1             | タイマ/カウンタ0比較一致  |  |  |  |  |  |
| 100               | タイマ/カウンタ0溢れ    |  |  |  |  |  |
| 1 0 1             | タイマ/カウンタ1比較B一致 |  |  |  |  |  |
| 1 1 0             | タイマ/カウンタ1溢れ    |  |  |  |  |  |
| 111               | タイマ/カウンタ1捕獲要求  |  |  |  |  |  |

#### ■ ビット4 - 予約 (Reserved Bit)

このビットは将来の使用に対して予約されています。将来のデバイスとの共通性のため、SFIORが書かれるとき、このビットは0が書かれなければなりません。

# JTAGインターフェースと内蔵デバッグ機能

- 特徴 JTAGインターフェース (IEEE標準1149.1準拠)
  - JTAG規格に従った境界走査(Boundary-Scan)能力
  - デバッガは各部のアクセスが可能
    - 全ての内蔵周辺機能
    - 内部及び外部RAM
    - 内蔵レジスタ ファイル
    - プログラム カウンタ
    - EEPROM及びフラッシュ メモリ
  - 中断(BREAK)によって支援される広範囲な内蔵デバッグ機能
    - AVRのBREAK命令
    - ○プログラムの流れ変更での停止
    - O 1命令実行(シングル ステップ)停止
    - プログラム メモリ上の単一アドレスまたはアドレス範囲による中断点(ブレークポイント)
    - データ メモリ上の単一アドレスまたはアドレス範囲による中断点
  - JTAGインターフェースを介してのフラッシュ メモリ、EEPROM、ヒュース゛ビ゛ット、施錠ビ゛ットの読み書き(プログラミング)
  - AVR Studioによる内蔵デバッグ機能の支援

#### 概要

AVRのIEEE標準1149.1準拠JTAGインターフェースは以下について使用できます。

- ITAG境界走査(Boudary-Scan)能力による基板などの試験
- 不揮発性メモリ、ヒューズビット、施錠ビットの読み書き(プログラミング)
- 内蔵デバッグ機能による実装デバッグ

簡単な記述は次節で与えられます。JTAGインターフェース経由のプログラミングと境界走査(Boundary-Scan)チェーンに関する詳細な記述は、 各々182頁の「JTAGインターフェース経由のプログラミング」と151頁の「IEEE 1149.1(JTAG)境界走査(Boundary-Scan)」で得られます。内蔵デ バッグ機能の支援は独自JTAG命令で考慮されており、ATMELと選ばれた業者のみに配布されます。

図112.はJTAGインターフェースと内蔵デバッグ機能の構成図を示します。TAP(検査入出力ポート)制御器はTMSとTCKによって制御される 順次回路です。TAP制御器はTDI入力とTDO出力間の走査チェーン(シフトレジスタ接続)として、JTAG命令レジスタまたは各種データレジスタ の1つのどれかを選びます。JTAG命令レジスタはデータレジスタの動きを制御するJTAG命令を保持します。

デバイス識別(Device Identification)レシブスタ、迂回(Bypass)レシブスタ、境界走査チェーン(Boundary-Scan chain)の各データレシブスタは基板段階 の試験に使用されます。(実際には現実と仮想の各種データレジスタで構成する)JTAGプログラミング、インターフェースはJTAGインターフェース経由 での直列プログラミングに使用されます。内部走査チェーン(Scan chain)と中断点(ブレークポイント)走査チェーンは内部デバッグ機能だけで使用 されます。







# 検査入出力ポート (TAP:Test Access Port)

JTAGインターフェースはAVRの4つのピンを通してアクセスされます。JTAG用語ではこれらのピンが検査入出力ポート(TAP)を構成します。

- TMS:検査種別選択。このピンはTAP制御器順次回路を通しての指示に使用されます。
- TCK:検査クロック。JTAG操作はTCKに同期します。
- TDI:検査データ入力。命令レシ、スタまたはデータレシ、スタ(走査チェーン)内にシフトされるべき直列入力データです。
- TDO:検査データ出力。命令レシ、スタまたはデータレシ、スタからの直列出力データです。

IEEE標準1149.1では任意TAP信号の検査リセット(TRST)も記載されていますが、この信号は提供されません。

JTAGENヒュース、が非プログラム(1)の時にこれら4つのTAPピンは標準ポート ピンで、TAP制御器はリセットです。プログラム(0)され、MCU制御/状態レジ、スタ(MCUCSR)のJTAGインターフェース禁止(JTD)ビットが解除(0)されると、TAP信号入力は内部的にHighへ引かれ、JTAGは境界走査(Boundary-Scan)とプログラミングに関して許可されます。この場合、TAP出力(TDO)ピンはJTAG TAP制御器がデータをシフトしていない状態で浮き状態(フローティング)のままにされ、従ってプルアップ抵抗が接続されるか、または他のハートウェア(例えば走査チェーン内の次のデバイスのTDI入力)がプルアップを持たなければなりません。このデバイスはこのヒュースがプログラム(0)されて出荷されます。

内蔵デバッグ機能ではJTAGインターフェース ピンに加え、外部リセット元が検知できるため、RESETピンがデバッガによって監視されます。応用でリセット信号線にオープン コレクタ(ドレイン)だけが使用されるとすれば、デバッガは全システムをリセットするためにRESETピンをLowにすることもできます。

# TAP制御器

TAP制御器は境界走査(Boundary-Scan)回路、JTAGプログラミング回路、内蔵デバッグ機能の働きを制御する16段の無限順次回路です。図113.に描かれた状態遷移はTCKクロックの上昇時の(各状態遷移付近で示される)TMS上に存在する信号に依存します。電源投入リセット後の初期状態は検査回路リセットです。

この資料内の定義として、全てのシフトレシ、スタに関して入出力ともLSBが最初にシフトされます。

検査実行/アイドル状態が現在の状態と仮定した、 JTAGインターフェースを使用するための典型的な手順 を次に示します。

■ 命令レジスタシフト(IRシフト)状態へ移行するために TCKの上昇でTMSへ順次1,1,0,0を与えます。 この状態中、TCKの上昇端でTDI入力からJTA G命令レジスタ内に4ビットのJTAG命令をシフトしま す。TMS入力はIRシフト状態に留まるために3LS Bの入力中、Lowに保持されなければなりませ ん。命令のMSBはTMS入力のHigh設定によっ てこの状態を抜ける時にシフト入力されます。命 令がTDIピンからシフトされている間、捕獲された IRの状態(\$01)がTDOピンへシフト出力されます。



JTAG命令はTDIとTDO間に通す(接続する)特定のデータレジスタを選択し、選択したデータレジスタ周辺回路を制御します。

- 検査実行/アイドル状態へ再度移行するためにTMSへ順次1,1,0を与えます。この(JTAG)命令はIR更新状態通過でシフトレジスタから並列出力にラッチされます。IR終了1、IR一時停止、IR終了2の各状態は順次回路の誘導操作のためだけに使用されます。
- データ レジスタ シフト(DRシフト)状態へ移行するためにTCKの上昇端でTMSへ順次1,0,0を与えます。この状態中、TCKの上昇端でTDI入力から(JTAG命令レジスタ内の現在のJTAG命令で)選択したデータ レジスタに値をシフト入力します。DRシフト状態に留まるためにMSBを除く全ビットの入力中、TMS入力はLowに保持されなければなりません。データのMSBはTMS入力のHigh設定によってこの状態を抜ける時にシフト入力されます。データ レジスタがTDIピンからシフト入力される間、DR捕獲状態(1,0)でデータ レジスタに捕獲した並列入力がTDOピンへシフト出力されます。
- 検査実行/アイドル状態へ再移行するためにTMSへ順次1,1,0を与えます。選択したデータレジスタがラッチした並列出力を持つ場合、DR更新状態でラッチを行います。DR終了1、DR一時停止、DR終了2の各状態は順次回路の誘導操作のためだけに使用されます。 状態遷移図で示されるように検査実行/アイドル状態はJTAG命令の選択とデータレジスタの使用間で移行される必要はなく、また、いくつかのJTAG命令は検査実行/アイドル状態で実行されるべき必然的な機能を選択するかもしれず、それはアイドル状態として不適当に

注: TAP制御器の初期状態に関係なく、5TCKクロック周期に対してTMSをHighに保持することにより、常に検査回路リセット状態へ移行することができます。

JTAG仕様の詳細情報については150頁の「参考文献」に記載された文献を参照してください。

なります。

# 境界走査チェーン(Boundary-Scan Chain)の使用

境界走査能力の完全な説明は151頁の「IEEE 1149.1(JTAG)境界走査(Boundary-Scan)」項目で与えられます。

#### 内蔵デバッグ機能の使用

図112.で示されるように内蔵デバッグに関するハードウェア支援は主に次の部分から成ります。

- 内部AVR CPUコアと内部周辺機能部間インターフェースの走査チェーン(Scan chain)
- 中断点(ブレークポーイント)部
- CPUとJTAGシステム間の通信インターフェース

デバッガの実行で必要とされる全ての読み込みまたは変更/書き込みは内部AVR CPU走査チェーン(Scan chain)経由のAVR命令によって行われます。CPUはCPUとITAGシステム間の通信インターフェース部分が配置されるI/Oメモリ位置に結果を送ります。

中断点部はプログラムの流れ変更での一時停止(Break)、1命令実行(Single Step Break)、2つのプログラム メモリ用中断点、2つの複合中断点を実行します。合わせて4つ中断点は次のどれかとして設定ができます。

- 4つのプログラム メモリ単一中断点
- 3つのプログラム メモリ単一中断点 + 1つのデータ メモリ単一中断点
- 2つのプログラム メモリ単一中断点 + 2つのデータ メモリ単一中断点
- 2つのプログラム メモリ単一中断点 + 1つのプログラム メモリ範囲中断点 (中断点と遮蔽)
- 2つのプログラム メモリ単一中断点 + 1つのデータ メモリ範囲中断点 (中断点と遮蔽)

けれどもAVR Studio®のようなデバッかは最終使用者への柔軟性をより少なくする内部目的にこれら資源の1つまたはそれ以上を使用するかもしれません。

内蔵デバッグ特殊JTAG命令の一覧は「内蔵デバッグ特殊JTAG命令」で与えられます。

JTAG検査入出力ポート(TAP)を許可するにはJTAGENヒューズがプログラム(0)されなければなりません。加えて内蔵デバッグ機能で作業するには更にOCDENヒューズがプログラム(0)され、施錠ビットが施錠なしに設定されなければなりません。何れかの施錠ビットが設定(0)されると、保護機能で内蔵デバッグ機能が禁止されます。そうでなければ内蔵デバッグ機能が保護されたデバイスへの裏口を提供することになっていたでしょう(訳補:保護の意味がなくなるの意)。

ATMELのAVR JTAG ICEはIEEE 1149.1準拠JTAGインターフェースを持つ全てのAVR 8ビット RISCマイクロ コントローラの内蔵デ・バック 用の強力な開発ツールです。JTAG ICEとAVR Studio使用者インターフェースはデ・バック が容易になることで開発時間削減の手助けをする、マイクロコントローラの内部資源(機能)の完全な制御を使用者に与えます。

AVR JTAG ICEの完全な記述については www.atmel.comのAVRへ。一ジのSupport Tools項目を参照してください。 AVR Studioは同じ ウェブサイトのSoftware項目から無料でダウンロードできます。

全ての必要な実行指令はAVR Studio内のソースレベルと逆アセンブリレベルの両方で利用できます。使用者はプログラムの実行、1命令実行(Single Step)、内側(関数内)実行、外側(関数外)実行、命令行へのカーソル配置と命令行が(カーソル行へ)到達されるまでの実行、一時停止、実行対象のリセットができます。加えて使用者は無制限数のコートの中断点(BREAK命令使用)と、2つまでのデータメモリの中断点か、代わりに遮蔽による範囲指定(複合)中断点を持てます。

## 内蔵デバッグ特殊JTAG命令

内蔵デバッグの支援は独自JTAG命令で考慮され、ATMELと選ばれた業者だけに配布されます。参考のため、命令コードの一覧が示されます。

■ 独自命令0:\$8 (内蔵デブックが機能アクセス用独自JTAG命令)

■ 独自命令2: \$A (内蔵デブックで機能アクセス用独自JTAG命令)

■ 独自命令1: \$9 (内蔵デバッグ機能アクセス用独自JTAG命令)

■ 独自命令3: \$B (内蔵デバッグ機能アクセス用独自JTAG命令)

# 内蔵デバッグに関連するI/Oメモリ内のレジスタ

■ 内蔵デバッグレジスタ (On-chip Debug Register) OCDR

|             | . ,      | •   | 0 0 | ,   |     |     |     |     |      |
|-------------|----------|-----|-----|-----|-----|-----|-----|-----|------|
| ピット         | 7        | 6   | 5   | 4   | 3   | 2   | 1   | 0   |      |
| \$31 (\$51) | IDRD/MSB |     |     |     |     |     |     | LSB | OCDR |
| Read/Write  | R/W      | R/W | R/W | R/W | R/W | R/W | R/W | R/W |      |
| 初期値         | 0        | 0   | 0   | 0   | 0   | 0   | 0   | 0   |      |

OCDRはマイクロコントローラ内の実行プログラムからディッカーへの通信チャネルを提供します。CPUはこの位置へ書くことによってディッカーへがイトを転送できます。このレジスタが書かれてしまっているのをディッカーに示すため、同時に内部フラグIDRD(I/Oディック・レジスタ更新)が設定(1)されます。CPUがOCDRを読むとき、LSB 7ビットがOCDRからで、一方MSBはIDRDビットです。ディッカーはこの情報を読む時にIDRDビットを解除(0)します。

いくつかのAVRデバイスに於いてこのレシ、スタは標準I/O位置で共用されます。この場合、OCDRは内蔵デバッグ許可(OCDEN)ヒュースがプログラム(0)された場合にだけアクセスでき、デバッガがOCDRへアクセスできます。他の全ての場合、標準I/O位置がアクセスされます。

このレシ、スタの使用法のより多くの情報はデバッガの資料を参照してください。





# JTAGプログラミング能力の使用

JTAG経由AVRデバイスプログラミングは4ピンのJTAGポート、TCK,TMS,TDI,TDO経由で実行されます。これらはJTAGプログラミング実行のために(電源ピンに加えて)制御/監視される必要があるピンだけです。外部的な12V印加は必要とされません。JTAG検査入出力ポート (TAP)を許可するにはJTAGENヒューズがプログラム(0)され、MCU制御/状態レジスタ(MCUCSR)のJTAGインターフェース禁止(JTD)ビットが解除(0)されなければなりません。

JTAGプログラミング能力は以下を支援します。

- フラッシュ メモリのプログラミングと照合
- EEPROMのプログラミングと照合
- ヒュース゛ヒ゛ットのプロク゛ラミンク゛と照合
- 施錠ビットのプログラミングと照合

施錠ビット保護は丁度並列プログラミング動作でのようです。施錠ビットLB1またはLB2がプログラム(0)されると、先にチップ消去を行わない限り、OCDENヒューズはプログラム(0)できません。これは保護されたデバイスの内容を読み出す裏口が存在しないことを保証する保護機能です。

プログラミング、特殊JTAG命令の記述は182頁の「プログラミング、特殊JTAG命令」で与えられます。JTAGインターフェースを通すプログラミングの詳細は182頁の「JTAGインターフェース経由のプログラミング」項目で与えられます。

#### 参考文献

- 一般的な境界走査(Boudary-Scan)についての詳細は次の文献を参照してください。
- IEEE: IEEE Std 1149.1-1990. IEEE Standard Test Access Port and Boundary-Scan Architecture, IEEE, 1993
- Colin Maunder: The Board Designers Guide to Testable Logic Circuits, Addison Wesley, 1992

# IEEE 1149.1 (JTAG) 境界走査(Boundary-Scan)

# 特徴

- JTAGインターフェース (IEEE標準1149.1準拠)
- JTAG規格に従った境界走査(Boundary-Scan)能力
- チップ外接続を持つアナログ回路は勿論、全てのポート機能の完全な走査(Scan)
- 任意IDCODE命令の支援
- AVRリセット用公開AVR\_RESET命令の追加

#### 概要

境界走査チェーン(Boundary-Scan chain)にはデジタルI/Oピンは勿論、チップ外接続を持つアナログ回路のアナログとデジタル間境界の論理値を駆動、監視する能力があります。システム上ではJTAG能力を持つ全てのICがTDIとTDOの接続により長いシフトレジスタの形態で接続されます。外部制御器がこれらの出力ピンで値を駆動するようにデバイスを設定し、他のデバイスから受け取った入力値を監視します。この制御器は予測される結果と受信した値を比較します。この方法で境界走査(Boundary-Scan)は4つのTAP信号だけを使用することにより、基板上の部品全般と内部結線の検査機構を提供します。

IEEE 1149.1で定義された4つの必須JTAG命令、IDCODE、BYPASS、SAMPLE/PRELOAD、EXTESTだけでなく、AVR特殊公開 JTAG命令のAVR\_RESETも基板検査に使用できます。既定JTAG命令がIDCODEなので、データレジスタ経路の初期走査はデバイスの識別コート(ID-code)を示します。検査動作中にリセット(状態)のAVRデバイスがあることは好都合かもしれません。リセットでない場合、デバイスの入力は走査動作によって決定されるかもしれず、検査動作を終了する時に内部ソフトウェアが未確定状態になってしまうかもしれません。リセットへの移行で、どのポート ピンの出力も直ちにHi-Z状態に移行し、HIGHZ命令が不要になります。必要とされるなら、デバイスを通過する走査チェーンを可能な限り最短とするのにBYPASS命令が発行できます。外部RESETピンをLowに引き込むか、またはリセットデータレジスタの適切な設定によるAVR RESET命令の発行でデバイスをリセット状態に設定できます。

EXTEST命令は外部ピンの採取と出力ピンの値設定に使用されます。EXTEST命令がJTAG命令レジスタ(IR)に設定されると、直ちに出力ラッチからの値がピンで出力駆動されます。このため、最初にEXTEST命令を発行する時に基板の損傷を避けるため、走査チェーン内に初期値を設定するのにSAMPLE/PRELOAD命令も使用されるべきです。SAMPLE/PRELOAD命令は通常動作中デバイスの外部ピンの高速監視にも使用できます。

JTAG検査入出力ポート(TAP)を許可するにはJTAGENヒュース、がプログラム(0)され、MCU制御/状態レジスタ(MCUCSR)のJTAGインターフェース禁止(JTD)ヒットが解除(0)されなければなりません。

境界走査(Boundary-Scan)にJTAGインターフェースを使用する場合、内部チップ周波数よりも高いJTAG TCKクロック周波数の使用が可能です。チップのクロックは走行に必要とされません。

#### データ レジスタ

境界走査(Boundary-Scan)に関連するデータレジスタ(DR)を次に示します。

- 迂回(Bypass)レジスタ
- デバイス識別(Device Identification)レジスタ
- リセット(Reset)レシ、スタ
- 境界走査チェーン(Boundary-Scan chain)

## 迂回(Bypass)レジスタ

迂回レジスタは1段のシフトレジスタから成ります。TDIとTDO間の経路として迂回レジスタが選択されると、このレジスタはTAP制御器がデータレジスタ(DR)捕獲状態を抜ける時に0〜リセットされます。迂回レジスタは他のデバイスが検査される時にシステム上の走査チェーン(Scan chain)を短くするのに使用できます。

# テ、バイス識別(Device Identification)レジ、スタ

図114.はデバイス識別レシブスタの構造を示します。

| 図114. デバイス識別レジスタの形式 |         |       |       |   |  |  |  |  |
|---------------------|---------|-------|-------|---|--|--|--|--|
| ピット                 | 31 28 2 | 27 12 | 11 1  | 0 |  |  |  |  |
| テ゛ハ゛イス識別            | 版番号     | 部品番号  | 製造者識別 | 1 |  |  |  |  |
| ピット数                | 4       | 16    | 11    | 1 |  |  |  |  |

**版番号** 版番号は部品(デバイス)の改訂を示す4ビットです。JTAG版番号はデバイスの改訂版に従います。改訂Aは\$00,改訂Bは \$01,以下同様です。

**部品番号** 部品番号は部品(名)を示す16t<sup>\*</sup>ットです。ATmega32 のITAG部品番号は**表87**.で一覧されます。

| 表87. AVR JTAG 部品番号 |               |  |  |  |  |  |
|--------------------|---------------|--|--|--|--|--|
| 部品番号               | JTAG部品番号(Hex) |  |  |  |  |  |
| ATmega32           | \$9502        |  |  |  |  |  |

製造者識別 製造者識別は製造業者を示す11ビットです。ATMELのITAG製造者識別は表88.で示されます。

| 表88. 製造者ID |                  |
|------------|------------------|
| 製造業者       | JTAG製造者ID番号(Hex) |
| ATMEL      | \$01F            |





#### リセット (Reset) レシ スタ

リセットレジスタはデバイスのリセットに使用される検査データレジスタです。 リセットによってAVRのポート ピンがHi-Z状態となるので、未実装の任 意JTAG命令HIGHZ機能の代わりにできます。

リセットレジスタ内の値1は外部RESETピンをLowに引っ張るのと同じで す。デバイスはリセットレジスタ内の値が1である限り、リセットです。リセットレ ジスタの開放後、デバイスはクロック選択用ヒューズビットの設定に従ってリ セット起動遅延時間(16頁の「クロック元」参照)、リセットに留まります。図 115.で示されるようにこのデータ レジスタからの出力はラッチされず、直ち にリセットが行われます。

#### 図115. リセット レジスタ 内部/外部の 他リセット元から 内部リセット TDIから► D Q AVR RESET命令下の、 ► TDOへ データ レシ スタ(DR)クロック

# 境界走査チェーン(Boundary-Scan Chain)

境界走査チェーンにはデジタルI/Oピンは勿論、チップ外の接続を持つアナログ回路のアナログとデジタル間境界の論理値上の設定と監視能力 があります。

完全な記述については154頁の「境界走査チェーン(Boundary-Scan chain)」をご覧ください。

# 境界走査(Boundary-Scan)用JTAG命令

命令レジスタ(IR)は16種までの命令を支援する4ビット幅です。以下に示した一覧は境界走査(Boundary-Scan)操作に有用なJTAG命令 です。全ポート ピンをHi-Z状態にするための任意HIGHZ命令は実装されませんが、AVR\_RESET命令を使用することによって全出力 がHi-Z状態に設定できることに注目してください。

このデータシート内の定義として、全てのシフトレジスタに関して入出力ともLSBが最初にシフトされます。

各命令の命令コートは命令名下の16進形式で示されます。本文は各命令についてTDIとTDO間の経路として選択されるデータレジスタ を記述します。(訳注:配置構成変更により、内容を一部変更)

#### **EXTEST**

(\$0)

AVRデバイスに外部回路的検査を行うためにデータレシ、スタ(DR)として境界走査チェーン(Boundary-Scan chain)を選択するための必須JTAG命令です。ポートピンは方向、プルアップ、出力値、入力値は走査 チェーン(Scan chain)内で全てアクセス可能です。チップ外接続を持つアナログ回路についてはアナログとデジ タル論理間のインターフェースが走査チェーン内になります。境界走査チェーンのラッチした出力値はJTAG命令 レジスタ(IR)にEXTEST命令が設定されると直ぐに駆動されます。本命令が有効な状態を次に示しま す。

■ DR捕獲 :外部ピン上の値が境界走査チェーン内に採取されます。 ■ DRシフト :内部走査チェーンがTCKクロック入力によってシフトされます。 ■ DR更新 : 走査チェーンからの値が出力ピンに印加(出力)されます。

**IDCODE** 

(\$1)

データレジスタ(DR)として32ビットのデバイス識別(ID)レジスタを選択する任意ITAG命令です。デバイス識 別レジスタは版番号、デバイス番号と、IEDECによって決めれた製造者符号から成ります。これは電源 投入後の既定命令です。本命令が有効な状態を次に示します。

: デバイス識別レジスタ内の値が境界走査チェーン内に採取されます。 ■ DR捕獲

:内部走査チェーン(デバイス識別レシ、スタ値)がTCKクロック入力によってシフトされます。 ■ DRシフト

SAMPLE PRELOAD

(\$2)

システム動作に影響を与えずに入出力ピンの状態採取、出力ラッチの事前設定を行うための必須ITAG 命令です。けれども出力ラッチはピンに接続されません。データ レジスタ(DR)として境界走査チェーン(Boun dary-Scan chain)が選択されます。本命令が有効な状態を次に示します。

■ DR捕獲 : 外部ピン上の値が境界走査チェーン内に採取されます。 ■ DRシフト : 境界走査チェーンがTCKクロック入力によってシフトされます。

■ DR更新 : 境界走査チェーンからの値が出力ラッチに印加(設定)されます。けれども出力ラッチはピ

ンに接続されません。

**AVR RESET** 

**BYPASS** 

(\$F)

(\$C)

AVRデバイスを強制的にリセット状態、またはJTAGリセット元から開放するためのAVR特殊公開JTAG命 令です。この命令によって検査入出力ポート(TAP)制御器はリセットされません。データレシ、スタ(DR)とし て1ビットのリセット レジスタが選択されます。 リセット チェーン(レジスタ)が論理1である限り、リセットが活性(有効) なことに注意してください。このチェーンからの出力はラッチされません。本命令が有効な状態を次に示 します。

: 走査チェーン(リセット レシ スタ)がTCKクロック入力によってシフトされます。

データレジスタ(DR)に迂回(Bypass)レジスタを選択する必須JTAG命令です。本命令が有効な状態を次 に示します。

■ DR捕獲 : 迂回レジスタに論理0を設定します。

■ DRシフト : TDIとTDO間の迂回レシ、スタ(セル)がシフトされます。

ATmega32

# 境界走査(Boundary-Scan)に関連するI/Oメモリ内のレジスタ

## ■ MCU制御/状態レジスタ (MCU Control and Status Register) MCUCSR

MCU制御/状態レシ、スタは一般MCU機能制御ビットを含み、MCUリセットを起こしたリセット元の情報を提供します。

| ピット         | 7   | 6    | 5 | 4    | 3    | 2    | 1     | 0    |        |
|-------------|-----|------|---|------|------|------|-------|------|--------|
| \$34 (\$54) | JTD | ISC2 | - | JTRF | WDRF | BORF | EXTRF | PORF | MCUCSR |
| Read/Write  | R/W | R/W  | R | R/W  | R/W  | R/W  | R/W   | R/W  |        |
| 初期値         | 0   | 0    | 0 | 内容参照 | 内容参照 | 内容参照 | 内容参照  | 内容参照 |        |

# ■ ビット7 - JTD: JTAGインタ-フェース禁止 (JTAG interface disable)

このビットが0の時にJTAGENヒューズがプログラム(0)されていれば、JTAGインターフェースが許可されます。このビットが1の場合、JTAGインターフェースは禁止されます。JTAGインターフェースの予期せぬ許可や禁止を避けるためにこのビットを変更する時は時間制限手順に従わなければなりません。この値を変更するために応用ソフトウェアは4周期以内に希望する値をこのビットへ2回書かなければなりません。

JTAGインタフェースが他のJTAG回路に接続されないままにされる場合、このJTDビットは1に設定されるべきです。この理由はJTAGインターフェースのTDOピンの静止時電流を避けるためです。

## ■ ビット4 - JTRF: JTAG リセット フラク (JTAG Reset Flag)

このビットはJTAG命令AVR\_RESETによって選択したJTAG リセット レジスタ内の論理1でリセットが起こされると設定(1)されます。このビットは電源ONリセットまたはこのフラグへの論理0書き込みによってリセット(0)されます。





# 境界走査チェーン(Boundary-Scan Chain)

境界走査チェーンにはデジタルI/Oピンは勿論、チップ。外の接続を持つアナログ回路のアナログとデジタル間境界の論理値の設定と監視の能力があります。

#### デジタル ポートピンの走査

図116.はプルアップ機能付き双方向ポートピン用境界走査(Boundary-Scan)セルを示します。このセルはプルアップ許可(PUExn)用標準境界走査(Boundary-Scan)セルと3つの信号、出力(方向)制御(OCxn)、出力データ(ODxn)、入力データ(IDxn)の組み合わせの双方向ピン用セルの2段のシフトレジスタだけから成ります。ポートとピンの添え字は続く記述で使用されません。

境界走査(Boundary-Scan)論理回路はデータシート内の図に含まれません。図117.は32頁の「入出力ホート」項で記載される単純なデッタルポートピンを示します。図116.からの境界走査セルの詳細が図117.上の破線内に置き換わります。

交換ポート機能が存在しない場合、入力データ (ID)はPINxnレジスタ値(しかしIDは同期化回路を持たない)、出力データ(OD)はPORTxnレジスタ、出力制御(OC)はDDxn方向レジスタ、プルアップ許可(PUE)は論理合成値(PUD AND DDxn AND PORTxn)に各々対応します。

デジタル交換ポート(ピン)機能は走査チェーン(Scan chain)が実際のピン値を読むために図117.内の破線外側に接続されます。アナログ機能について、それらは外部ピンからアナログ回路へ直結で、走査チェーンはアナログ回路とデジタル論理回路間のインターフェースに挿入されます。





## 境界走査と2線(直列)インターフェース

2線インターフェース ピンのSCLとSDAは走査チェーン内に1つの追加制御信号TWIEN(2線インターフェース許可)を持ちます。図118.で示されるようにこのTWIEN信号は通常のデジタル ポート ピンと並列のスリューレート(上昇/下降)制御付き3状態緩衝器を許可します。図122.で示される標準走査セルがTWIEN信号に付随します。

- 注: 1. 入力の50nsスパイク除去用の独立した走査チェーンは提供されません。 デジタル ポート ピン に対する標準走査の支援は接続検査に対して充分です。 走査経路内にTWIENを 持っている理由は境界走査を行う時にスリューレート制御緩衝器を切断できることだけです。
  - 2. 駆動出力の衝突を引き起こさないよう、OCとTWIEN信号は同時に有効とされないよう に注意してください。



# RESETL°ンの走査

RESETt°ンは標準リセット動作について5V負論理(Low有効)、高電圧並列プログラミングについて12V正論理(High有効)を受け入れます。図119.で示される監視専用セルが5Vリセット信号(RSTT)と12Vリセット信号(RSTHV)の両方に挿入されます。



#### クロック ピンの走査

AVRデバイスにはヒューズによって選択可能な多くのクロック種別があります。これらは校正付き内蔵RC発振器、外部RC発振器、外部クロック信号、(高周波数)クリスタル発振子、低周波数クリスタル発振子、セラミック振動子です。

図120.は走査チェーン内で支援される各発振器と外部接続を示します。許可信号は標準境界走査セルで支援され、一方発振器/クロック 出力には監視専用セルが付随されます。主クロックに加え、タイマ用発振器も同じ方法で走査されます。校正付き内蔵RC発振器からの出力はこの発振器が外部接続を持たないので走査されません。



表89.はタイマ用32kHz発振器は勿論、外部クロック ピンXTAL1、XTAL1/XTAL2接続の発振器に対する走査レジスタの一覧です。





#### 表89. 発振器用走査信号

| 許可信号     | 走査クロック信号線     | クロック種別                   | 未使用時値 |
|----------|---------------|--------------------------|-------|
| EXTCLKEN | EXTCLK(XTAL1) | 外部クロック信号                 | 0     |
| OSCON    | OSCCK         | 外部クリスタル発振子<br>外部セラミック振動子 | 0     |
| RCOSCEN  | RCCK          | 外部RC発振                   | 1     |
| OSC32EN  | OSC32CK       | 低周波数外部クリスタル              | 0     |
| TOSKON   | TOSCK         | タイマ用32kHz発振器             | 0     |

- 注: 1. 主クロックとして同時に1つよりも多くのクロック元を許可してはいけません。
  - 2. 発振器出力の走査は内部発振器とJTAGのTCKクロック間の周波数偏差のため、予期せぬ結果を与えます。可能なら、外部クロックでの走査が望まれます。
  - 3. クロック設定はヒューズによってプログラミングされます。ヒューズは実行動作時に変更されないので、クロック設定は与えられた応用について考慮して決定されます。使用者は最終システムで使用されるのと同じクロック選択で走査するのを推奨されます。システム論理回路が休止形態でクロック選択(元)を禁止できるため、許可信号は走査チェーン内で支援され、それ(その禁止)によって(クロックが)供給されない場合、発振器ピンを走査経路から切り離します。CKOPTヒューズ(訳注:原書のINTCAPは誤り)は走査チェーン内で支援されないので、このヒューズが正しくプログラム(0)される場合を除いて、境界走査チェーンは内部コンデンサを必要とするXTAL発振器を形成できません。

# アナログ比較器の走査

境界走査に関する比較器関連の信号は図121.で示されます。図122.の境界走査セルがこれら信号の各々に付随します。この信号は表90.で記述されます。

この比較器は全てのアナログ入力がデジタル ポート ピンとしても兼用されるため、純粋な接続試験用に使用される必要がありません。





# 表90. アナログ比較器用境界走査信号

| 信号名     | 比較器側での方向 | 意味             | 未使用時推奨入力値 | 推奨入力時出力値 |
|---------|----------|----------------|-----------|----------|
| AC_IDLE | 入力       | 真の時にアナログ比較器OFF | 1         | CPU実行に依存 |
| ACO     | 出力       | アナログ比較器出力      | CPU実行時入力  | 0        |
| ACME    | 入力       | 真の時にA/D多重器出力使用 | 0         | CPU実行に依存 |
| ACBG    | 入力       | 内蔵基準電圧許可       | 0         | CPU実行に依存 |

# A/D変換器の走査

図123.はA/D変換部と関連する制御と監視信号の構成図を示します。図122.の境界走査セルがこれら信号の各々に付随されます。このA/D変換器は、全てのアナログ入力がデジタル ポート ピンとしても兼用されるため、純粋な接続試験に使用される必要がありません。



各信号の概要は表91.で示されます。





表91. A/D変換用境界走査信号

| 信号名      | A/D変換器側<br>での方向 | 意味                                               | 未使用時<br>推奨入力値 | 推奨入力または<br>未使用時出力値 |
|----------|-----------------|--------------------------------------------------|---------------|--------------------|
| COMP     | 出力              | 比較器出力                                            | 0             | 0                  |
| ACLK     | 入力              | 利得段のスイッチトキャパシタのクロック                              | 0             | 0                  |
| ACTEN    | 入力              | 利得段⇒比較器接続許可                                      | 0             | 0                  |
| ADCBGEN  | 入力              | 比較器反転入力へ内部1.23V基準電圧接続                            | 0             | 0                  |
| ADCEN    | 入力              | A/D変換器電源ON信号                                     | 0             | 0                  |
| AMPEN    | 入力              | 利得段電源ON信号                                        | 0             | 0                  |
| DAC_9    | 入力              | D/A変換器デジタル入力ビット9                                 | 1             | 1                  |
| DAC_8    | 入力              | D/A変換器デジタル入力ビット8                                 | 0             | 0                  |
| DAC_7    | 入力              | D/A変換器デジタル入力ビット7                                 | 0             | 0                  |
| DAC_6    | 入力              | D/A変換器デジタル入力ビット6                                 | 0             | 0                  |
| DAC_5    | 入力              | D/A変換器デジタル入力ビット5                                 | 0             | 0                  |
| DAC_4    | 入力              | D/A変換器デジタル入力ビット4                                 | 0             | 0                  |
| DAC_3    | 入力              | D/A変換器デジタル入力ビット3                                 | 0             | 0                  |
| DAC_2    | 入力              | D/A変換器デジタル入力ビット2                                 | 0             | 0                  |
| DAC_1    | 入力              | D/A変換器デジタル入力ビット1                                 | 0             | 0                  |
| DAC_0    | 入力              | D/A変換器デジタル入力ビット0                                 | 0             | 0                  |
| EXTCH    | 入力              | ADC3~0の利得段迂回接続                                   | 1             | 1                  |
| G10      | 入力              | 10倍利得許可                                          | 0             | 0                  |
| G20      | 入力              | 20倍利得許可                                          | 0             | 0                  |
| GNDEN    | 入力              | 比較器反転入力GND接続                                     | 0             | 0                  |
| HOLD     | 入力              | S&H信号。0=採取、1=保持。利得段使用の場合ACLK =1の時に切り替えなければなりません。 | 1             | 1                  |
| IREFEN   | 入力              | D/A変換器へのAREFとして内部2.56V基準電圧許可                     | 0             | 0                  |
| MUXEN_7  | 入力              | ADC7 アナログ入力チャネル接続                                | 0             | 0                  |
| MUXEN_6  | 入力              | ADC6 アナログ入力チャネル接続                                | 0             | 0                  |
| MUXEN_5  | 入力              | ADC5 アナログ入力チャネル接続                                | 0             | 0                  |
| MUXEN_4  | 入力              | ADC4 アナログ入力チャネル接続                                | 0             | 0                  |
| MUXEN_3  | 入力              | ADC3 アナログ・入力チャネル接続                               | 0             | 0                  |
| MUXEN_2  | 入力              | ADC2 アナログ・入力チャネル接続                               | 0             | 0                  |
| MUXEN_1  | 入力              | ADC1 アナログ・入力チャネル接続                               | 0             | 0                  |
| MUXEN_0  | 入力              | ADC0 アナログ入力チャネル接続                                | 1             | 1                  |
| NEGSEL_2 | 入力              | ADC2⇒反転差動入力接続                                    | 0             | 0                  |
| NEGSEL_1 | 入力              | ADC1⇒反転差動入力接続                                    | 0             | 0                  |
| NEGSEL_0 | 入力              | ADC0⇒反転差動入力接続                                    | 0             | 0                  |
| PASSEN   | 入力              | 利得段迂回路許可                                         | 1             | 1                  |
| PRECH    | 入力              | 比較器出力ラッチのプリチャーシ゛(負論理)                            | 1             | 1                  |
| SCTEST   | 入力              | スイッチト キャハ°シタ検査 (10倍利得段出力⇒ADC4)                   | 0             | 0                  |
| ST       | 入力              | AMPEN=1後の最初の2ACLK周期間1ならば、利得段出力がより早く安定            | 0             | 0                  |
| VCCREN   | 入力              | D/A変換器へのAREFとしてAVCC許可                            | 0             | 0                  |

注: 図123.内の不正なスイッチ設定は信号衝突の原因になり、デバイスを損傷するかもしれません。それらは多くの入力を図123.で出力比較器の反転入力のS&Hへ選択します。1つのADCピン、内部基準電圧、GNDのどれか1つの経路だけが選択されることを確認してください。

走査中にA/D変換器が使用されないなら、表91.の推奨入力値が使用されるべきです。使用者は走査中に差動段を使用しないことが推奨されます。スィッチトキャパシタを基にした差動段は走査チェーン内で使用される時に達成が難しい高速な操作とタイミング精度が必要です。従って差動段の操作に関する詳細は提供されません。

AVRのA/D変換部はデジタル論理回路内に実装した逐次比較方式と図123.で示したアナログ回路が基です。境界走査使用時、問題は印加したアナログ電圧が或る範囲内で計測されるのを常に保証することです。これは逐次比較動作を行わずして容易に実行でき、DAC\_9~0デジタル(信号)線に下限値を加え、比較器からの出力がLow(0)であるのを確認し、その後DAC\_9~0デジタル(信号)線に上限値を加え、比較器からの出力がHigh(1)であるのを検証します。

このA/D変換器は全てのアナログ入力がデジタル ポート ピンとしても兼用されるため、純粋な接続試験に使用される必要がありません。 A/D変換を使用する時に次のことに留意してください。

- ADCチャネルで使用するポート ピンは信号の衝突を避けるため、プルアップを禁止した入力に設定されなければなりません。
- 通常動作ではA/D変換部許可時に(10回の比較で構成される)擬似変換が実行されます。使用者はA/D変換許可後、A/D変換信号の制御/監視をする前に最低200ns待機するか、または最初の変換結果を使用する前に擬似変換の実行を推奨されます。
- DAC値はHOLD信号がLow(0:採取)の時に中間値(\$200)で安定していなければなりません。

例として、電源電圧5VでAREFが外部的にVCCへ接続される時のADCチャネル3で1.5V±5%の入力信号を検証する手順を考察してください。

上限:  $1024 \times 1.5 \text{V} \times 1.05 \div 5 \text{V} = 323 = \$143$ 下限:  $1024 \times 1.5 \text{V} \times 0.95 \div 5 \text{V} = 291 = \$123$ 

**表92**.の手順内で他の値が与えられる以外は**表91**.の推奨値が使用されます。(**表92**.には)走査チェーンのDAC値とポート ピン値だけが示されます。「動作」欄は続く行内の値で境界走査チェーン レジスタを満たす前にどのJTAG命令を使用すべきかを記述します。表の同一列上のデータを走査入力する時に走査出力のデータで検証が行われるべきです。

| 表92. A | A/D変換使用手順         |       |         |           |      |       |            |           |                 |
|--------|-------------------|-------|---------|-----------|------|-------|------------|-----------|-----------------|
| 手順番号   | 動作                | ADCEN | DAC_9~0 | MUXEN_7~0 | HOLD | PRECH | PA3<br>データ | PA3<br>制御 | PA3<br>プルアップ 許可 |
| 1      | SAMPLE_PRELOAD    | 1     | \$200   | \$08      | 1    | 1     | 0          | 0         | 0               |
| 2      | EXTEST            | 1     | \$200   | \$08      | 0    | 1     | 0          | 0         | 0               |
| 3      |                   | 1     | \$200   | \$08      | 1    | 1     | 0          | 0         | 0               |
| 4      |                   | 1     | \$123   | \$08      | 1    | 1     | 0          | 0         | 0               |
| 5      |                   | 1     | \$123   | \$08      | 1    | 0     | 0          | 0         | 0               |
| 6      | 0となるべきCOMP走査出力の検証 | 1     | \$200   | \$08      | 1    | 1     | 0          | 0         | 0               |
| 7      |                   | 1     | \$200   | \$08      | 0    | 1     | 0          | 0         | 0               |
| 8      |                   | 1     | \$200   | \$08      | 1    | 1     | 0          | 0         | 0               |
| 9      |                   | 1     | \$143   | \$08      | 1    | 1     | 0          | 0         | 0               |
| 10     |                   | 1     | \$143   | \$08      | 1    | 0     | 0          | 0         | 0               |
| 11     | 1となるべきCOMP走査出力の検証 | 1     | \$200   | \$08      | 1    | 1     | 0          | 0         | 0               |

この手法の使用ではHOLD信号の束縛タイミングがTCKクロック周波数を押さえます。手順の第5段階でのHOLDのHigh(1)に保持で、TCKクロック周波数は最大保持時間(thold max)で割られた走査ビット数の最低5倍でなければなりません。





# ATmega32の境界走査(Boundary-Scan)順

表93.は境界走査チェーンがデータ経路として選択される時のTDIとTDO間の走査順を示します。ビット0が最下位ビットで走査の最初に入出力されます。走査順は可能な限りピン配置順に従います。このためポートAのビットは他のポートと違うビット順で走査されます。この規則の例外はアナログ回路が接続される物理ピンに関係なく走査チェーンの最上位を構成するアナログ回路用走査チェーンです。図116.上で、Pxn出力はFF0、Pxn制御はFF1、Pxnプルアップ許可はFF2に各々対応します。ポートCのビット2,3,4,5はJTAG許可時にTAPピンを構成するので走査チェーンには存在しません。

表93. ATmega32境界走査(Boundary-Scan)順

|            | ATmega32境界走查      |       |          |                         | 44 1     | . 8 . |                         | 44 1          |
|------------|-------------------|-------|----------|-------------------------|----------|-------|-------------------------|---------------|
| ピット        | 信号名               | 基本単位  | ピット      | 信号名                     | 基本単位     | ピット   | 信号名                     | 基本単位          |
| 140        | AC_IDLE           |       | 93       | PB1.Data                |          | 46    | PD5.Data                |               |
| 139        | ACO               | アナログ  | 92       | PB1.Control             |          | 45    | PD5.Control             |               |
| 138        | ACME              | 比較器   | 91       | PB1.Pullup_Enable       |          | 44    | PD5.Pullup_Enable       |               |
| 137        | ACBG              |       | 90       | PB2.Data                |          | 43    | PD6.Data                | . 0           |
| 136        | COMP              | (**)  | 89       | PB2.Control             |          | 42    | PD6.Control             | ポートD          |
| 135        | PRIVATE_SIGNAL1   | (注)   | 88       | PB2.Pullup_Enable       |          | 41    | PD6.Pullup_Enable       |               |
| 134        | ACLK              |       | 87       | PB3.Data                |          | 40    | PD7.Data                |               |
| 133        | ACTEN             | (32)  | 86       | PB3.Control             |          | 39    | PD7.Control             |               |
| 132        | PRIVATE_SIGNAL2   | (注)   | 85       | PB3.Pullup_Enable       |          | 38    | PD7.Pullup_Enable       |               |
| 131        | ADCBGEN           |       | 84       | PB4.Data                | u.º I.D  | 37    | PC0.Data                |               |
| 130        | ADCEN             |       | 83       | PB4.Control             | ポートB     | 36    | PC0.Control             |               |
| 129        | AMPEN             |       | 82       | PB4.Pullup_Enable       |          | 35    | PC1 P.                  |               |
| 128        | DAC_9             |       | 81       | PB5.Data                |          | 34    | PC1.Data                |               |
| 127        | DAC_8             |       | 80       | PB5.Control             |          | 33    | PC1.Control             |               |
| 126        | DAC_7             |       | 79       | PB5.Pullup_Enable       |          | 32    | PC6 Date                | ホ°ートC         |
| 125        | DAC_6             |       | 78<br>77 | PB6.Data<br>PB6.Control |          | 31    | PC6.Data<br>PC6.Control |               |
| 124<br>123 | DAC_5<br>DAC_4    |       | 76       | PB6.Pullup_Enable       |          | 29    | PC6.Pullup_Enable       |               |
| 123        | DAC_4 DAC_3       |       | 75       | PB7.Data                |          | 28    | PC7.Data                |               |
| 121        | DAC_3 DAC_2       |       | 74       | PB7.Control             |          | 27    | PC7.Control             |               |
| 120        | DAC_2<br>DAC_1    |       | 73       | PB7.Pullup_Enable       |          | 26    | PC7.Pullup_Enable       |               |
| 119        | DAC_1<br>DAC_0    |       | 72       | RSTT                    | リセット回路   | 25    | TOSC                    | タイマ用          |
| 118        | EXTCH             |       | 71       | RSTHV                   | (監視専用セル) | 24    | TOSCON                  | 32kHz発振器      |
| 117        | G10               |       | 70       | EXTCLKEN                |          | 23    | PA7.Data                | 02K1127C10C10 |
| 116        | G20               | A/D変換 | 69       | OSCON                   | 主クロック/   | 22    | PA7.Control             |               |
| 115        | GNDEN             |       | 68       | RCOSCEN                 | 発振器用     | 21    | PA7.Pullup_Enable       |               |
| 114        | HOLD              |       | 67       | OSC32EN                 | 許可信号     | 20    | PA6.Data                |               |
| 113        | IREFEN            |       | 66       | EXTCLK(XTAL1)           |          | 19    | PA6.Control             |               |
| 112        | MUXEN_7           |       | 65       | OSCCK                   | 主クロック用   | 18    | PA6.Pullup_Enable       |               |
| 111        | MUXEN_6           |       | 64       | RCCK                    | 入力/発振器   | 17    | PA5.Data                |               |
| 110        | MUXEN_5           |       | 63       | OSC32CK                 | (監視専用セル) | 16    | PA5.Control             |               |
| 109        | MUXEN_4           |       | 62       | TWIEN                   | TWI      | 15    | PA5.Pullup_Enable       |               |
| 108        | MUXEN_3           |       | 61       | PD0.Data                |          | 14    | PA4.Data                |               |
| 107        | MUXEN_2           |       | 60       | PD0.Control             |          | 13    | PA4.Control             |               |
| 106        | MUXEN_1           |       | 59       | PD0.Pullup_Enable       |          | 12    | PA4.Pullup_Enable       | →° 1 A        |
| 105        | MUXEN_0           |       | 58       | PD1.Data                |          | 11    | PA3.Data                | ホ°ートA         |
| 104        | NEGSEL_2          |       | 57       | PD1.Control             |          | 10    | PA3.Control             |               |
| 103        | NEGSEL_1          |       | 56       | PD1.Pullup_Enable       |          | 9     | PA3.Pullup_Enable       |               |
| 102        | NEGSEL_0          |       | 55       | PD2.Data                |          | 8     | PA2.Data                |               |
| 101        | PASSEN            |       | 54       | PD2.Control             | ポートD     | 7     | PA2.Control             |               |
| 100        | PRECH             |       | 53       | PD2.Pullup_Enable       |          | 6     | PA2.Pullup_Enable       |               |
| 99         | SCTEST            |       | 52       | PD3.Data                |          | 5     | PA1.Data                |               |
| 98         | ST                |       | 51       | PD3.Control             |          | 4     | PA1.Control             |               |
| 97         | VCCREN            |       | 50       | PD3.Pullup_Enable       |          | 3     | PA1.Pullup_Enable       |               |
| 96         | PB0.Data          |       | 49       | PD4.Data                |          | 2     | PA0.Data                |               |
| 95         | PB0.Control       | ポートB  | 48       | PD4.Control             |          | 1     | PA0.Control             |               |
| 94         | PB0.Pullup_Enable |       | 47       | PD4.Pullup_Enable       |          | 0     | PA0.Pullup_Enable       |               |

注: PRIVATE\_SIGNAL1とPRIVATE\_SIGNAL2は常に0として走査されるべきです。

# 境界走査記述言語(Boundary-Scan Description Language)ファイル

境界走査記述言語(BSDL)ファイルは境界走査が可能なディーイスを自動検査生成ソフトウェアによって使用される標準形式で記述します。 境界走査データ レシ スタ内のビットの順番と機能がこの記述内に含まれます。 ATmega32用のBSDLファイルは入手可能です。

# ブートローダ(書き込み中読み出し可能な自己プログラミング)

ブートロータ・支援はMCU自身によるプログラムコート・のグウンロート・とアップロート・用の真の書き込み中の読み出しが可能な自己プログラミング機構を提供します。この特徴はフラッシュメモリに常駐するブートロータ・プログラムを使用するMCUによって制御される柔軟な応用ソフトウェア更新を可能にします。 ブートロータ・プログラムはフラッシュメモリ内にコート・を書き(プログラム)、コート・を読み、またはプログラムメモリからコート・を読むのに、利用可能なデータインターフェースと関連する規約のどれもが使用できます。 ブートロータ・領域内のプログラムコート・はフートロータ・メモリを含むフラッシュメモリ全体を書く能力を持ちます。 従ってブートロータ・は自身をも変更でき、この機能がそれ以上必要とされないなら、そのコートから自身を消去することもできます。 ブートロータ・メモリの容量はヒュース・で設定可能で、ブートロータ・は個別に設定可能な2組の独立したブート施錠ビットを持ちます。 これは異なる保護レベルを選択する独特な柔軟性を使用者に与えます。

#### 特徴

- 書き込み中読める(Read-While-Write)自己プログラミング
- 柔軟性のあるブート ローダメモリ容量
- 高い安全性(柔軟な保護用の独立したブート施錠ビット)
- リセット ベクタ選択用の独立したヒューズ
- 最適化されたページ容量(注1)
- 効率的なコート・手法
- 効率的な読み-変更-書き(リート、モデブファイ ライト)支援

**注1**: ページはプログラミング中に使用される多数のバイトから成るフラッシュ メモリの区画です(171頁の**表106**.参照)。このページ構成は通常動作に影響を及ぼしません。

## フラッシュ メモリの応用領域とブート ローダ領域

フラッシュ メモリは応用領域とブート ローダ領域の2つの主な領域で構成されます(**図125**.参照)。各領域の容量は169頁の**表99**.と**図125**.で 示されるようにBOOTSZヒューズによって設定されます。これら2つの領域は個別の施錠ビットの組を持つため、異なる保護レベルを持てます。

#### 応用領域

応用領域は応用コート・を格納するのに使用されるフラッシュ メモリの領域です。応用領域用保護レベルは応用ブート施錠ビット(ブート施錠ビット0)によって選択できます(163頁の表95.参照)。応用領域から実行される時にSPM命令が禁止されるので、応用領域はどんなブートローダコート・も決して格納し得ません。

#### ブート ローダ領域 (BLS)

応用領域が応用コート、格納用に使用されるのに対して、SPM命令はBLSから実行する時にだけプログラミングを始められるので、ブートロータ、ソフトウェアはBLSに格納されなければなりません。SPM命令はBLS自身を含む全てのフラッシュメモリをアクセスできます。ブートロータ、領域用保護レベルはブートロータ・施錠ビット(フート施錠ビット))によって選択できます(163頁の表96.参照)。

#### フラッシュ メモリの書き込み中に読み出し可能な領域と不能な領域

どちらのアトレスがプログラミングされるかによって、CPUが書き込み中の読み出しを支援するか、ブートローダ・ソフトウェアが更新中にCPUが停止されるかのどちらです。上で記述されるようなBOOTSZヒュース、によって設定可能な2つの領域に加え、フラッシュメモリは書き込み中読み出し可能な(RWW)領域と書き込み中読み出し不能な(NRWW)領域の2つの固定領域にも分けられます。RWWとNRWW領域間の境界は162頁の図125.と169頁の表100.で与えられます。この2つの領域間の主な違いを次に示します。

- RWW領域側に配置されたページを消去または書くとき、NRWW領域はその動作中に読むことができます。
- NRWW領域側に配置されたページを消去または書くとき、その全ての動作中にCPUは停止されます。

ブートロータ・ソフトウェア動作中、使用者ソフトウェアがRWW領域側に配置されるどのコート・も決して読めないことに注意してください。「書き込み中読み出し可能領域」という記述はプログラミング(消去または書き込み)される領域としての引用で、ブートロータ・ソフトウェアが更新中に実際に読まれる領域ではありません。

訳補: 上の記述はNRWW領域からRWW領域をプログラミングするという前提で、消去または書き込みを行う側ではなく、行われる側でこの名称が定義されていることを意味します。即ち、NRWW領域からRWW領域をプログラミングすると、NRWW領域のプログラムは通常通り動作する(即ち読める)ので、プログラミングされる側はRWW領域と名付けられ、この逆ではCPUが停止する(即ち読めない)ので、NRWW領域と名付けられているという意味です。





## 書き込み中読み出し可能 (RWW) 領域

ブートロータ、ソフトウェア更新がRWW領域側のペーシ、をプロク・ラミンク、する場合、フラッシュメモリからコート、を読むことが可能ですが、NRWW領域に配置されるコート、だけです。プログラミング、実行中、そのソフトウェアはRWW領域が決して読まれないことを保証しなければなりません。使用者ソフトウェアがプログラミング、中に(例えば、CALL,JMP,LPM系命令または割り込みによって)RWW領域側に配置されるコートを読もうとすると、そのソフトウェアは未知の状態へ行き着くかもしれません。これを避けるために割り込みは禁止、またはブートロータ、領域へ移動のどちらかにされるべきです。ブートロータ、領域は常にNRWW領域に配置されます。RWW領域が読み出しに対して妨げられている限り、SPM命令制御レシ、スタ(SPMCR)のRWW領域多忙(RWWSB)ビットが論理1として読めます。プログラミングが完了した後、RWW領域に配置したコート、を読む前にRWWSBはソフトウェアによって解除(0)されなければなりません。RWWSBを解除(0)する方法の詳細については164頁の「SPM命令制御レシ、スタ(SPMCR)」をご覧ください。

## 書き込み中読み出し不能 (NRWW) 領域

NRWW領域に配置したコードはブートロータ゛ソフトウェアがRWW領域内のヘ゜ーシ゛を更新する時に読めます。 ブートロータ゛コート゛がNRWW領域を更新するとき、全てのヘ゜ーシ゛消去またはヘ゜ーシ゛書き込み動作中にCPUが停止されます。

#### 表94. 書き込み中読み出し可能機能

| プログラミング中にZポインタで指定される領域 | プログラミング中に読める領域 | CPU動作 | RWW機能支援 |
|------------------------|----------------|-------|---------|
| RWW領域                  | NRWW領域         | 通常動作  | あり      |
| NRWW領域                 | なし             | 停止    | なし      |



#### 図125. 選択によるプログラム用フラッシュ メモリの領域分割 BOOTSZ=11 BOOTSZ=10 BOOTSZ=01 BOOTSZ=00 \$0000 応用プログラム **RWW** 応用プログラム 応用プログラム 領域 領域 応用プログラム 領域 領域 領域 RWW領域最終位置 NRWW領域開始位置 ブート ローダ NRWW 応用領域最終位置 ブート ローダ ブート ローダ 領域 領域 ブート ロータ 領域開始位置 ブート ローダ 領域 領域 領域 フラッシュ メモリ最終位置

注: 図内の各パラメータについては169頁の表99.で与えられます。

# ブートローダ施錠ビット

ブート ロータ 能力が必要とされないなら、フラッシュ メモリ全体が応用コート 用に利用可能です。ブート ローダ は個別に設定可能な独立した2組のブート施錠ビットを持ちます。これは異なる保護レベルを選択する独特な柔軟性を使用者に与えます。

使用者は以下を選択できます。

- MCUによって更新するソフトウェアからフラッシュ メモリ全体を保護
- MCUによって更新するソフトウェアからフラッシュ メモリのフート ローダ 領域だけを保護
- MCUによって更新するソフトウェアからフラッシュ メモリの応用領域だけを保護
- フラッシュ メモリ全体で更新するソフトウェアを許可

より多くの詳細については表95.と表96.をご覧ください。ブート施錠ビットはソフトウェアと直列または並列のプログラミング動作で設定(0)できますが、これらのビットはチップ消去指令によってのみ解除(1)できます。一般書き込み禁止(LB動作種別2)はSPM命令によるフラッシュメモリのプログラミングを制御しません。同様に、試みられたなら、一般読み書き禁止(LB動作種別3)はLPM命令とSPM命令による読み込みも書き込みも制御しません。(訳補:一般LBはLPM/SPM命令に関して無関係の意)

表95. 応用領域に対する保護種別 (0=プログラム、1=非プログラム)

| BLB0 動作種別 | BLB02 | BLB01 | 保護種別                                                                        |
|-----------|-------|-------|-----------------------------------------------------------------------------|
| 1         | 1     | 1     | LPM, SPM命令が応用領域をアクセスすることに対して制限はありません。                                       |
| 2         | 1     | 0     | SPM命令は応用領域に書くことを許されません。                                                     |
| 3         | 0     | 0     | SPM命令による応用領域への書き込みと、ブートローダ領域でのLPM命令による応用領域からの読み込みが許されません。( <mark>注</mark> ) |
| 4         | 0     | 1     | ブートローダ領域でのLPM命令による応用領域からの読み込みが許されません。(注)                                    |

注: BLB02=0で、割り込みベクタがブート ローダ領域に配置されていると、応用領域での実行時に割り込みが禁止されます。

表96. ブートローダ領域に対する保護種別(0=プログラム、1=非プログラム)

| BLB1 動作種別 | BLB12 | BLB11 | 保護種別                                                             |
|-----------|-------|-------|------------------------------------------------------------------|
| 1         | 1     | 1     | LPM, SPM命令がブートローダ領域をアクセスすることに対して制限はありません。                        |
| 2         | 1     | 0     | SPM命令はブートローダ領域に書くことを許されません。                                      |
| 3         | 0     | 0     | SPM命令によるブートローダ領域への書き込みと、応用領域でのLPM命令によるブートローダ領域からの読み込みが許されません。(注) |
| 4         | 0     | 1     | 応用領域でのLPM命令によるブートローダ領域からの読み込みが許されません。(注)                         |

注: BLB12=0で、割り込みベクタが応用領域に配置されていると、ブートローダ領域での実行時に割り込みが禁止されます。

# ブートローダブログラムへの移行

ブートロータ、への移行は応用プログラムから分岐(Jump)または呼び出し(Call)によって行います。これはUSARTやSPIインターフェース経由で受信した指令のような起点によって始められるかもしれません。代わりに、リセット後にリセット、グタがブートロータ、領域開始アトレスを指示するようにブートリセット(BOOTRST)ヒュース、をプログラム(0)できます。この場合、ブートロータ、がリセット後に開始されます。応用コート、が設定された(書かれた)後、そのプログラム(ブートロータ、)は応用コート、の実行を始めることができます。このヒュース、がMCU自身によって変更できないことに注意してください。これは一旦ブートリセットヒュース、がプログラム(0)されると、リセット、グタは常にブートロータ、リセットを指示し、このヒュース、が直列プログラミング、並列プログラミング、または「TAGインターフェースを通してのみ変更できることを意味します。

表97. ブート リヤット トュース (O=プログラム、1=非プログラム)

| BOOTRST |              | リセット後実行開始アト・レス (リセット ヘ・クタ)         |
|---------|--------------|------------------------------------|
| 0       | ブート ロータ゛リセット | ブートローダ開始アトンス(169頁の <b>表99</b> .参照) |
| 1       | 応用リセット       | \$0000                             |





# ■ SPM命令制御レジスタ (Store Program Memory Control Register) SPMCR

このレシ、スタはフートローダ、動作を制御するために必要とされる制御ビットを含みます。

| <u> </u>    | 7     | 6     | 5 | 4      | 3      | 2     | 1     | 0     |       |
|-------------|-------|-------|---|--------|--------|-------|-------|-------|-------|
| \$37 (\$57) | SPMIE | RWWSB | - | RWWSRE | BLBSET | PGWRT | PGERS | SPMEN | SPMCR |
| Read/Write  | R/W   | R     | R | R/W    | R/W    | R/W   | R/W   | R/W   |       |
| 初期値         | 0     | 0     | 0 | 0      | 0      | 0     | 0     | 0     |       |

## ■ ビット7 - SPMIE: SPM操作可割り込み許可(SPM Interrupt Enable)

SPMIEL「ットが1を書かれ、ステータスレジスタ(SREG)の全割り込み許可(I)と、ットが設定(1)されているなら、SPM操作可割り込みが許可されます。SPM操作可割り込みはSPMCRのSPM操作許可(SPMEN)と、ットが解除(0)されている限り実行されます。

#### ■ ビット6 - RWWSB: RWW領域多忙 (Read-While-Write Section Busy)

RWW領域に自己プログラミング(ページ消去またはページ書き込み)操作が開始されると、RWWSBがハートウェアによってえっ定(1)されます。 RWWSBビットが設定(1)されると、RWW領域はアクセスできません。 自己プログラミングが完了された後にRWWSREビットが1を書かれると、このRWWSBビットは解除(0)されます。 同様に、ページ設定操作が開始されると、RWWSBビットは自動的に解除(0)されます。

#### ■ **ビット5** - 予約 (Reserved)

このビットは予約されており、常に0として読まれます。

#### ■ ビット4 - RWWSRE: RWW領域読み出し許可 (Read-While-Write Section Read Enable)

RWW領域にプログラミング(ペーシ)消去またはペーシ、書き込み)すると、RWW領域は(RWWSBがハートウェアによって設定(1)され)読み出しに対して防がれます。RWW領域を再許可するために使用者ソフトウェアはプログラミングが完了(SPMENが解除(0))されるまで待たねばなりません。その後、RWWSREビットがSPMENと同時に1を書かれると、次の4クロック周期内のSPM命令がRWW領域を再許可します。ペーシ消去またはペーシ、書き込みでフラッシュメモリが多忙(SPMEN=1)の間、RWW領域は再許可できません。フラッシュメモリが設定されている間にRWWSREビットが書かれると、フラッシュメモリ設定操作は失敗し、設定したデータが失われます。

#### ■ ビット3 - BLBSET: プート施錠ビット設定 (Boot Lock Bits Set)

このビットがSPMENと同時に1を書かれると、次の4クロック周期内のSPM命令はR0のデータに従ったブート施錠ビットを設定します。R1のデー タとZポインタのアドレスは無視されます。BLBSETビットは施錠ビットの設定完了で、または4クロック周期内にSPM命令が実行されない場合、自動的に解除(0)されます。

SPMCRでBLBSETとSPMENが設定(1)された後の3クロック周期内のLPM命令は(ZポインタのZ0によって)ヒューズビットまたは施錠ビットのどちらかを転送先レジスタに読みます。詳細については167頁の「ソフトウェアからのヒューズビットと施錠ビットの読み出し」をご覧ください。

#### ■ ビット2 - PGWRT : ペ-ジ書き込み (Page Write)

このビットがSPMENと同時に1を書かれると、次の4クロック周期内のSPM命令は一時緩衝部に格納したデータでページ書き込みを実行します。 ページ アドレスはZポインタの上位部から取得されます。 R1とR0のデータは無視されます。 PGWRTビットはページ書き込みの完了で、または4クロック周期内にSPM命令が実行されない場合、自動的に解除(0)されます。 NRWW領域がアドレス指定されると、ページ全体の書き込み動作中にCPUは停止されます。

#### ■ ビット1 - PGERS : ページ消去 (Page Erase)

このビットがSPMENと同時に1を書かれると、次の4クロック周期内のSPM命令はページ消去を実行します。 ページアドレスはZポインタの上位部から取得されます。R1とR0のデータは無視されます。PGERSビットはページ消去の完了で、または4クロック周期内にSPM命令が実行されない場合、自動的に解除(0)されます。NRWW領域がアドレス指定されると、ページ全体の消去中にCPUは停止されます。

#### ■ ビット0 - SPMEN: SPM操作許可 (Store Program Memory Enable)

このビットは次の4クロック周期間のSPM命令を許可します。このビットがRWWSRE, BLBSET, PGWRT, PGERSのどれかと共に1を書かれると、続くSPM命令は特別な意味を持ちます(上の記述をご覧ください)。SPMENだけが書かれると、続くSPM命令はZポインタによってアトレス指定したページー時緩衝部へR1:R0の値を格納します。Zレジスタの最下位ビットは無視されます。SPMENビットはSPM命令の完了で、または4クロック周期内にSPM命令が実行されない場合、自動的に解除(0)されます。ページ消去とページ書き込み中、SPMENビットはその動作が完了されるまで1に留まります。

下位5ビットに10001, 01001, 00101, 00011, 00001以外のどんな組み合わせを書いても無効です。

# 自己プログラミング中のフラッシュメモリのアドレス指定

Zポインタ(レシ、スタ)はSPM命令でのアドレス指定に使用されます。

| ピット      | 15  | 14  | 13  | 12  | 11  | 10  | 9  | 8  |
|----------|-----|-----|-----|-----|-----|-----|----|----|
| ZH (R31) | Z15 | Z14 | Z13 | Z12 | Z11 | Z10 | Z9 | Z8 |
| ピット      | 7   | 6   | 5   | 4   | 3   | 2   | 1  | 0  |
| ZL (R30) | Z7  | Z6  | Z5  | Z4  | Z3  | Z2  | Z1 | Z0 |

フラッシュ メモリがヘーシ で構成されるため(171頁の表106.参照)、プログラム カウンタ(アドレス ポインタ)は2つの違う領域を持つように取り扱われます。1つの領域は下位側ビットから成り、ヘーシ 内の語(ワード)をアドレス指定し、一方上位側ビットはそのヘージをアドレス指定します。これは図126.で示されます。ヘージ 消去とヘージ 書き込み操作が個別にアドレス指定されることに注意してください。従ってブートロータ・ソフトウェアはヘージ 消去とヘージ 書き込み操作の両方で同じヘージ をアドレス指定することが最も重要です。一旦プログラミング操作が開始されると、このアドレスはラッチされ、Zポインタは他の操作に使用できます。

Zポインタを使用しないSPM操作はブート ローダ施錠ビット設定だけです。この操作でZレジスタの内容は無視され、無効です。LPM命令もアドレスを格納するのにZポインタを使用します。この命令はフラッシュ メモリのバイト単位をアドレス指定するので、Zポインタの最下位ビット(Zo)も使用されます。



#### フラッシュ メモリの 自己プログラミング

プログラム メモリはヘーシ 単位形式で更新されます。ヘーシー 時緩衝部へ格納したデータでヘージを書く前にそのヘージが消去されなければなりません。ヘーシー 時緩衝部はSPM命令使用時毎の1語(ワート)で満たされ、この緩衝部はヘージ消去命令前、またはヘージ消去とヘージ書き込み操作間のどちらかで満たすことができます。

- 手段1(ページ消去前の一時緩衝部格納)
  - (1) ページー時緩衝部を満たしてください。
  - ② ページ消去を実行してください。
  - ③ ページ書き込みを実行してください。
- 手段2(ページ消去後の一時緩衝部格納)
  - ① ページ消去を実行してください。
  - ② ページー時緩衝部を満たしてください。
  - ③ ページ書き込みを実行してください。

へ°ーシ'の一部の変更だけが必要な場合、消去前にへ°ーシ'の残す部分は(例えばへ°ーシ'一時緩衝部に)保存されなければならず、その後に改めて書かれます。**手段1**.を使用する場合、初めにへ°ーシ'を読んで必要な変更を行い、その後に変更したデータを書き戻すことを使用者ソフトウェアに許す効率的な読みー修正ー書き(リート' モデ'ファイライト)機能をブート ロータ'が提供します。**手段2**.が使用される場合、へ°ーシ'が既に消去されているため、格納中の旧データを読むことができません。へ°ーシ'一時緩衝部は乱順でアクセスできます。へ°ーシ'消去とヘ°ーシ'書き込み操作の両方で使用されるヘ°ーシ'アト・レスは同じへ°ーシ'をアト・レス指定することが非常に重要です。アセンブリ言語でのコート'例については168頁の「アセンブリ言語による簡単なブートロータ'例」をご覧ください。





## SPM命令によるページ消去の実行

へ。一ジ消去を実行するにはZポインタにアドレスを設定してSPM命令制御レジスタ(SPMCR)に'X0000011'を書き、SPMCR書き込み後4クロック 周期内にSPM命令を実行してください。R1とR0のデータは無視されます。 ヘ゜ージ アドレスはZポインタのPCPAGEに書かれなければなりません。この操作中、Zポインタの他のビットは0を書かれねばなりません。

- RWW領域のページ消去 : ページ消去中、NRWW領域は読めます。
- NRWW領域のページ消去:ページ消去中、CPUは停止されます。

注: 時間手順内で割り込みが起きた場合に4周期アクセスが保証できません。非分断操作を保証するためにSPMCRへ書く前に割り込みを禁止しなければなりません。

## ページ一時緩衝部の設定(ページ設定)

命令語(ワード)を(ページ一時緩衝部に)書くにはZポインタにアドレス、R1:R0にデータを設定してSPMCRに'00000001'を書き、SPMCR書き込み後4クロック周期内にSPM命令を実行してください。ZポインタのPCWORDの内容は一時緩衝部のデータのアドレスに使用されます。一時緩衝部はページ書き込み操作後、またはSPMCRのRWWSREビット書き込みによって自動的に消去されます。システム リセット後も消去されています。一時緩衝部を消去せずに各アドレスへ複数回書くことができないことに注意してください。

注: SPMページ設定操作の途中でEEPROMが書かれると、設定した全データが失われます。

#### ページ書き込みの実行

へ°ーシ`書き込みを行うにはZポインタにアドレスを設定してSPMCRに'X0000101'を書き、SPMCR書き込み後4クロック周期内にSPM命令を実行してください。R1とR0のデータは無視されます。ページ アドレスは(Zポインタの)PCPAGEに書かれなければなりません。この操作中、Zポインタの他のビットは0を書かれなければなりません。

- RWW領域のヘージ書き込み:ヘージ書き込み中、NRWW領域は読めます。
- NRWW領域のページ書き込み:ページ書き込み中、CPUは停止されます。

#### SPM操作可割り込みの使用法

SPM操作可割り込みが許可されると、SPMCRのSPMENt'ットが解除(O)されている時にSPM操作可割り込みが継続的に発生します。これはソフトウェアでSPMCRをポーリングする代わりにこの割り込みが使用できることを意味します。SPM操作可割り込みを使用するとき、割り込みが読み出しに対して防がれる時にRWW領域をアクセスするのを避けるために、割り込みへ、クタはブートローダ、領域(BLS)へ移動されるべきです。割り込み(へ、クタ)の移動法は28頁の「割り込み」で記述されます。

#### ブートローダ領域更新中の考慮

ブート施錠ビット11(BLB11)が非プログラム(1)にされたままとすることによって使用者がブートローダ領域に更新を許す場合、特別な注意が 祓われなければなりません。ブートローダ自身への予期せぬ書き込みはブートローダ全体を不正にし得て、更にソフトウェアの更新が不可能 になるかもしれません。ブートローダ自体の変更が必要ないなら、内部ソフトウェアのどんな変更からもブートローダを保護するためにブート施錠ビット11(BLB11)をプログラム(0)することが推奨されます。

# 自己プログラミング中のRWW領域読み込みの防止

自己プログラミング中(ページ消去もページ書き込みも)、RWW領域は読み出しに対して常に防がれます。使用者ソフトウェアそれ自身が自己プログラミング操作中にこの領域がアトレス指定されるのを防止しなければなりません。SPMCRのRWWSBはRWW領域が多忙である限り設定(1)されます。自己プログラミング中の割り込みベクタ表は28頁の「割り込み」で記述されるようにブートローダ領域(BLS)へ移動されるべきか、または割り込みが禁止されなければなりません。プログラミングが完了した後にRWW領域をアトレス指定する前に、使用者ソフトウェアはRWWSREの書き込みによってRWWSBを解除(0)しなければなりません。例については168頁の「アセンブリ言語による簡単なブートローダ例」をご覧ください。

#### SPM命令によるブートローダ施錠ビットの設定

ブートロータ・施錠ビットを解除(0)するには希望したデータをR0に設定してSPMCRに'X0001001'を書き、SPMCR書き込み後4クロック周期内にSPM命令を実行してください。アクセス可能な施錠ビットはMCUによるどのソフトウェア更新からも応用とブート ロータ・領域を保護できるブート施錠ビットだけです。

| ピット | 7 | 6 | 5     | 4     | 3     | 2     | 1 | 0 |
|-----|---|---|-------|-------|-------|-------|---|---|
| R0  | 1 | 1 | BLB12 | BLB11 | BLB02 | BLB01 | 1 | 1 |

フラッシュ メモリのアクセスに影響を及ぼすブート ローダ施錠ビットの各種設定法については表95.と表96.をご覧ください。

R0のビット5~2が解除(0)される場合、SPMCRでSPMENとブート施錠ビット設定(BLBSET)ビットが設定(1)された後4クロック周期内にSPM命令が実行されると、対応するブート施錠ビットがプログラム(0)されます。この操作中のZポインタは関係ありませんが、将来との共通性のために(施錠ビット読み出しに使用されるのと同じ)\$0001でZポインタを設定することが推奨されます。将来との共通性のため、施錠ビット書き込み時、R0のビット7,6,1,0は1に設定することも推奨されます。施錠ビットをプログラミングするとき、この操作中に全てのフラッシュメモリは読むことができます。

## SPM命令での書き込み時のEEPROM書き込みによる妨害

EEPROM書き込み動作がフラッシュ メモリへの全てのソフトウェア プログラミングを妨げることに注意してください。ソフトウェアからのヒュースと施錠 ビット読み出しもEEPROM書き込み動作中、妨げられます。使用者はEEPROM制御レジスタ(EECR)のEEPROM書き込み許可(EEWE) ビットを検査し、SPM命令制御レジスタ(SPMCR)へ書く前にこのビットが解除(0)されているのを確認することが推奨されます。

#### ソフトウェアからのヒュース、ビットと施錠ビットの読み出し

ソフトウェアからヒュースと施錠ビットの両方を読むことが可能です。施錠ビットを読むにはZポインタに \$0001を設定してSPMCRのSPMENとブート施錠ビット設定(BLBSET)ビットを設定(1)してください。SPMENとBLBSETビットがSPMCRに設定された後3CPU周期内にLPM命令が実行されると、施錠ビットの値が転送先レジスタに格納されます。SPMENとBLBSETビットは施錠ビット読み出しの完了で、または3CPU周期内にLPM命令が実行されない場合、または4CPU周期内にSPM命令が実行されない場合、自動的に解除(0)されます。SPMENとBLBSETビットが解除(0)されると、LPMは命令セット手引書で記述されるように動作します。

| ピット | 7 | 6 | 5     | 4     | 3     | 2     | 1   | 0   |
|-----|---|---|-------|-------|-------|-------|-----|-----|
| Rd  | - | _ | BLB12 | BLB11 | BLB02 | BLB01 | LB2 | LB1 |

ヒュース、下位ビットを読む手順は上記の施錠ビット読み出しと同様です。ヒュース、下位ビットを読み出すにはZポインタに\$0000を設定してSPM CRのSPMENとBLBSETビットを設定(1)してください。SPMENとBLBSETビットがSPMCRに設定された後3CPU周期内にLPM命令が実行されると、以下で示されるようにヒュース、下位ビット(FLB)の値が転送先レジスタに格納されます。ヒュース、下位ビットの配置と詳細な記述については171頁の表105.を参照してください。

| ピット | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    |
|-----|------|------|------|------|------|------|------|------|
| Rd  | FLB7 | FLB6 | FLB5 | FLB4 | FLB3 | FLB2 | FLB1 | FLB0 |

同様に、ヒュース・上位ビットを読むにはZポインタに<mark>\$0003</mark>を設定してください。SPMENとBLBSETビットがSPMCRで設定(1)された後3周期内にLPM命令が実行されると、以下で示されるようにヒュース・上位ビット(FHB)の値が転送先レジスタに格納されます。ヒュース・上位ビットの配置と詳細な記述については171頁の表104.を参照してください。

| ピット | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    |
|-----|------|------|------|------|------|------|------|------|
| Rd  | FHB7 | FHB6 | FHB5 | FHB4 | FHB3 | FHB2 | FHB1 | FHB0 |

プログラム(0)されたヒュース、と施錠ビットは0として読めます。非プログラム(1)にされたヒュース、と施錠ビットは1として読めます。

#### フラッシュ メモリ データ化けの防止

低VCCの期間中、CPUとフラッシュメモリの正しい動作に対して供給電圧が低すぎるためにフラッシュメモリのプログラムが不正にされ得ます。 これらの問題はフラッシュメモリを使用する基板段階の装置と同じで、同じ設計上の解決策が適用されるべきです。

フラッシュ メモリのプログラム化けは電圧が低すぎる時の2つの状態によって起こされます。1つ目としてフラッシュ メモリへの通常の書き込み手順は正しく動作するための最低電圧が必要です。2つ目として供給電圧が低すぎると、CPU自身が命令を間違って実行し得ます。フラッシュ メモリ化けは次の推奨設計によって容易に避けられます(1つは必須)。

- そのシステムでブート ローダ 更新が必要ない場合、どんなブート ローダ ソフトウェア更新をも防ぐためにブート ローダ 施錠ビットをプログラム(0)してください。
- 不十分な供給電源電圧の期間中、AVR RESETを活性(Low)に保ってください。これは動作電圧が検出電圧と一致するなら、内部 低電圧検出器(BOD)を許可することにより行えます。そうでなければ外部低VCCリセット保護回路が使用できます。書き込み操作進 行中にリセットが起こると、その書き込み動作は供給電源電圧が充分であれば完了されます。
- 低VCCの期間中、AVRコアをパワーダウン休止動作に保ってください。これはCPUが命令の復号と実行を試みるのを防ぎ、SPMCR 従ってフラッシュメモリを予期せぬ書き込みから効果的に保護します。

#### SPM命令使用時のフラッシュ メモリ用プログラミング(書き込み)時間

校正された内蔵RC発振器がフラッシュ メモリ アクセス時間に使用されます。**表98**.はCPUからのフラッシュ メモリ アクセスに対する代表的なプログラ ミング・時間を示します。

| 表98. SPM命令によるフラッシュ メモリのプログラミングヒ | <b>時間</b> |  |
|---------------------------------|-----------|--|
|---------------------------------|-----------|--|

| 項目                                         | Min   | Max   |
|--------------------------------------------|-------|-------|
| SPM命令によるフラッシュ書き込み(ページ消去、ページ書き込み、施錠ビット書き込み) | 3.7ms | 4.5ms |





## アセンブリ言語による簡単なブート ローダ例

このルーチンはRAMからフラッシュメモリへ1ペーシ、のデータを書きます。RAM内の最初のデータ位置はYレシ、スタによって指示され、フラッシュメモリ内の最初のデータ位置はZレシ、スタによって指示されます。異常処理は含まれません。このルーチン(少なくともSPMJサブルーチン)はブートロータ、領域側に配置されなければなりません。NRWW領域側のコート、だけが自己プログラミング(ペーシ、消去とページ・書き込み)中に読めます。使用レシ、スタはRO,R1,TMP,CNTL,CNTH,SPMCで、レシ、スタの保存と復帰はこのルーチン内に含まれず、使用レシ、スタはコート・量を犠牲にすれば最適化できます。割り込み表がブートローダ、領域に移動されるか、割り込みが禁止されるかのどちらかが前提です。

ページ内データが256バイル以下の場合は計数器上位が不要になります。また関連する命令も変更になります。これらの部分を赤字で示します(訳注:本行は以下のプログラム補正に対応して追加しました)。

| ラヘ゛ル  | 命令                                                     |                                                                                                                                                                                                                                                                                                                  | 注釈                                                                                                                                                                               |
|-------|--------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|       | . EQU<br>. ORG                                         | PGSZB = PAGESIZE*2<br>SMALLBOOTSTART                                                                                                                                                                                                                                                                             | ;PGSZBはページ内のバイト数です。(PAGESIZEはワード数)<br>;                                                                                                                                          |
| WRPG: | LDI<br>CALL<br>LDI                                     | SPMC, (1< <pgers)+(1<<spmen) (1<<rwwsre)+(1<<spmen)<="" spmc,="" spmj="" td=""><td>;[ ^゚ージ消去 ]<br/>; ^゚ージ消去SPMCR値を取得<br/>; ^゚ージ消去<br/>;[ RWW領域読み出し再許可 ]<br/>;RWW領域読み出し許可SPMCR値を取得</td></pgers)+(1<<spmen)>                                                                                                       | ;[ ^゚ージ消去 ]<br>; ^゚ージ消去SPMCR値を取得<br>; ^゚ージ消去<br>;[ RWW領域読み出し再許可 ]<br>;RWW領域読み出し許可SPMCR値を取得                                                                                       |
|       | CALL<br>LDI                                            | SPMJ CNTL, LOW (PGSZB)                                                                                                                                                                                                                                                                                           | ; RWW領域読み出し許可<br>; [ RAMからフラッシュ ペーシ 一時緩衝部へ転送 ]<br>; バイ計数器を初期化                                                                                                                    |
| WLP:  | LDI<br>LD<br>LD<br>LDI<br>CALL<br>ADIW<br>SBIW<br>BRNE | CNTH, HIGH (PGSZB) R0, Y+ R1, Y+ SPMC, (1< <spmen) 2="" cnth:="" cntl,="" spmj="" td="" wlp<="" zh:="" zl,=""><td>; (削除) ; RAM上の下位データを取得(ポーインタ進行) ; RAM上の上位データを取得(ポーインタ進行) ; RAM上の上位データを取得(ポーインタ進行) ; ページー時緩衝部書き込みSPMCR値を取得 ; 対応語(ワード)データをページー時緩衝部に設定 ; ページー時緩衝部ポーインタ進行 ; 計数器を減数 (SUBI) ; 指定バイ数分継続</td></spmen)> | ; (削除) ; RAM上の下位データを取得(ポーインタ進行) ; RAM上の上位データを取得(ポーインタ進行) ; RAM上の上位データを取得(ポーインタ進行) ; ページー時緩衝部書き込みSPMCR値を取得 ; 対応語(ワード)データをページー時緩衝部に設定 ; ページー時緩衝部ポーインタ進行 ; 計数器を減数 (SUBI) ; 指定バイ数分継続 |
|       | SUBI<br>SBCI<br>LDI<br>CALL                            | ZL, LOW (PGSZB) ZH, HIGH (PGSZB) SPMC, (1< <pgwrt) (1<<spmen)="" +="" spmj<="" td=""><td>;[ ^゚ージ書き込み ]<br/>; ^゚ージ一時緩衝部先頭にポインタを復帰<br/>; <mark>(削除)</mark><br/>; フラッシュ書き込みSPMCR値を取得<br/>; フラッシュ メモリ ^゚ージ書き込み</td></pgwrt)>                                                                                         | ;[ ^゚ージ書き込み ]<br>; ^゚ージ一時緩衝部先頭にポインタを復帰<br>; <mark>(削除)</mark><br>; フラッシュ書き込みSPMCR値を取得<br>; フラッシュ メモリ ^゚ージ書き込み                                                                    |
|       | LDI<br>CALL                                            | SPMC, (1< <rwwsre)+(1<<spmen) spmj<="" td=""><td>;[ RWW領域読み出し再許可 ]<br/>;RWW領域読み出し許可SPMCR値を取得<br/>;RWW領域読み出し許可<br/>;[ 読み戻し照合 (任意) ]</td></rwwsre)+(1<<spmen)>                                                                                                                                                     | ;[ RWW領域読み出し再許可 ]<br>;RWW領域読み出し許可SPMCR値を取得<br>;RWW領域読み出し許可<br>;[ 読み戻し照合 (任意) ]                                                                                                   |
|       | LDI<br>LDI<br>SUBI<br>SBCI                             | CNTL, LOW (PGSZB)<br>CNTH, HIGH (PGSZB)<br>YL, LOW (PGSZB)<br>YH, HIGH (PGSZB)                                                                                                                                                                                                                                   | ; ハ 小計数器を初期化<br>; (削除)<br>; RAMデータ先頭にポペンタを復帰<br>;                                                                                                                                |
| RLP:  | LPM<br>LD<br>CPSE<br>JMP                               | RO, Z+<br>R1, Y+<br>RO, R1<br>ERROR                                                                                                                                                                                                                                                                              | ;フラッシュ メモリから1バイト取得(ポインタ進行)<br>;RAMから1バイト データを取得(ポインタ進行)<br>;値一致でスキップ<br>;不一致で異常処理へ                                                                                               |
| ,     | SBIW<br>BRNE                                           | CNTH:CNTL, 1<br>RLP                                                                                                                                                                                                                                                                                              | ;計数器を減数 <mark>(SUBI)</mark><br>;指定バ小数分継続<br>;[ RWW領域へ復帰 ]                                                                                                                        |
| RTN:  | IN<br>SBRS<br>RET                                      | TMP, SPMCR<br>TMP, RWWSB                                                                                                                                                                                                                                                                                         | ; SPM命令制御レジスタ値を取得; RWW領域多忙でスキップ; 準備可で呼び出し元へ復帰; RWW領域読み出し再許可]                                                                                                                     |
| ;     | LDI<br>CALL<br>RJMP                                    | SPMC, (1< <rwwsre)+(1<<spmen) rtn<="" spmj="" td=""><td>;RWW領域読み出し許可。<br/>;RWW領域読み出し許可<br/>;RWW領域読み出し許可<br/>;RWW領域準備可まで待機へ<br/>;[SPM命令実行サブルーチン]</td></rwwsre)+(1<<spmen)>                                                                                                                                        | ;RWW領域読み出し許可。<br>;RWW領域読み出し許可<br>;RWW領域読み出し許可<br>;RWW領域準備可まで待機へ<br>;[SPM命令実行サブルーチン]                                                                                              |
| SPMJ: | IN<br>SBRC<br>RJMP                                     | TMP, SPMCR<br>TMP, SPMEN<br>SPMJ                                                                                                                                                                                                                                                                                 | ;SPM命令制御レシ、スタ値を取得<br>;操作可能(直前のSPM完了)でスキップ。<br>;操作可まで待機                                                                                                                           |
| ;     | IN<br>CLI                                              | TMP, SREG                                                                                                                                                                                                                                                                                                        | ; ステータス レジ スタ値を保存<br>; 全割り込み禁止                                                                                                                                                   |
| WAIT: | SBIC<br>RJMP                                           | EECR, EEWE<br>WAIT                                                                                                                                                                                                                                                                                               | ,至前り込み宗正<br>;EEPROM書き込み中以外でスキップ<br>;EEPROM書き込み完了まで待機                                                                                                                             |
| ,     | OUT<br>SPM                                             | SPMCR, SPMC                                                                                                                                                                                                                                                                                                      | ;SPM動作指定<br>;対応SPM動作実行                                                                                                                                                           |
|       | OUT<br>RET                                             | SREG, TMP                                                                                                                                                                                                                                                                                                        | , A                                                                                                                                                                              |

# ATmega32用ブートローダのパラメータ

自己プログラミングの記述で使用したハプラメータは表99.~101.で与えられます。

## 表99. 応用領域とプートローダ領域の分割設定

| BOOTSZ1 | BOOTSZ0 | ブート ロー  | -ダ領域 |               | アドレス範囲         |               |
|---------|---------|---------|------|---------------|----------------|---------------|
| 6001321 | B001320 | 容量(ワート) | ページ数 | 応用プログラム領域     | ブートローダ プログラム領域 | ブート リセット アドレス |
| 1       | 1       | 256     | 4    | \$0000~\$3EFF | \$3F00~\$3FFF  | \$3F00        |
| 1       | 0       | 512     | 8    | \$0000~\$3DFF | \$3E00~\$3FFF  | \$3E00        |
| 0       | 1       | 1024    | 16   | \$0000~\$3BFF | \$3C00~\$3FFF  | \$3C00        |
| 0       | 0       | 2048    | 32   | \$0000~\$37FF | \$3800~\$3FFF  | \$3800        |

注: 各種BOOTSZヒュース、設定は図125.で示されます。

## 表100. RWW領域とNRWW領域の範囲

| 領域                  | ページ数 | アドレス範囲        |
|---------------------|------|---------------|
| 書き込み中読み出し可能(RWW)領域  | 224  | \$0000~\$37FF |
| 書き込み中読み出し不能(NRWW)領域 | 32   | \$3800~\$3FFF |

注: これら2つの領域についての詳細に関しては162頁の「書き込み中読み出し可能(RWW)領域」と「書き込み中読み出し不能 (NRWW)領域」をご覧ください。

## 表101. 図126.で使用した各変数説明とZポインタの配置

| 亦料力      | 対原         | <b>芯値</b> | 辛叶                                                                    |
|----------|------------|-----------|-----------------------------------------------------------------------|
| 変数名      | PC         | Zポインタ (注) | 意味                                                                    |
| PCMSB    | PC13       |           | プログラム カウンタの最上位ビット。(プログラム カウンタは14ビット、PC13~0)                           |
| PAGEMSB  | PC5        |           | 1~゚ージ内に使用される語(ワード)アドレスの最上位ビット。<br>(ページ内の64語(ワード)には6ビット PC5~0が必要)      |
| ZPCMSB   |            | Z14       | PCMSBに配置される(対応する)Zレジスタ内のビット。<br>(Zoが使用されないため、ZPCMSB=PCMSB+1)          |
| ZPAGEMSB |            | Z6        | PAGEMSBに配置される(対応する)Zレジスタ内のビット。<br>(Zoが使用されないため、ZPAGEMSB=PAGEMSB+1)    |
| PCPAGE   | PC13∼6     | Z14~7     | プログラム カウンタ ヘ゜ーシ゛アト・レス:ヘ゜ーシ゛消去とヘ゜ーシ゛書き込み用のヘ゜ーシ゛選択                      |
| PCWORD   | PC5~0 Z6~1 |           | プログラム カウンタ 語(ワート)アト・レス:一時緩衝部格納用語(ワート)選択<br>(ペーシ・書き込み操作中は0でなければなりません。) |

注: Z15: 常に無視されます。

Z0:全てのSPM命令に対してOであるべきで、LPM命令に対するバイ選択です。

自己プログラミング中のZポインタの使用についての詳細に関しては165頁の「**自己プログラミング中のフラッシュ メモリのアドレス指定**」をご覧ください。





# メモリ プロク゛ラミンク゛

# プログラム メモリとデータ メモリ用施錠ビット

ATmega32は非プログラム(1)のままか、表103.で一覧される付加機能を得るためにプログラム(0)できる6つの施錠ビットを提供します。この施錠ビットはチップ消去指令でのみ1に消去できます。

表102. 施錠ビット バイの内容

| 名称    | ビット番号 | 意味                                      | 既定値(注)     |
|-------|-------|-----------------------------------------|------------|
| _     | 7     |                                         | 1 (非プログラム) |
| _     | 6     |                                         | 1 (非プログラム) |
| BLB12 | 5     | <br>  ブート ローダ領域に対する保護用ブート施錠ビット          | 1 (非プログラム) |
| BLB11 | 4     | / 「ドローク 映域に対する体護用/「心臓にずい                | 1 (非プログラム) |
| BLB02 | 3     | 応用領域に対する保護用ブート施錠ビット                     | 1 (非プログラム) |
| BLB01 | 2     | 応用限域に対する休護用/『N胞蜒Lット                     | 1 (非プログラム) |
| LB2   | 1     | <br>  フラッシュとEEPROMメモリに対する一般保護用施錠ビット     | 1 (非プログラム) |
| LB1   | 0     | ノノツンユCCCFROIVI/TTY(CX) りる一阪休暖用地鉄ビット<br> | 1 (非プログラム) |

注: 0はプログラム、1は非プログラムを意味します。

#### 表103 施錠ビットの保護種別

|        | ノエリナを全は、。」 |       | 「□ = # 1 € □ □                                                                                 |  |  |  |  |
|--------|------------|-------|------------------------------------------------------------------------------------------------|--|--|--|--|
|        | メモリ施錠ビット   | •     | <b>上</b>                                                                                       |  |  |  |  |
| LB 種別  | LB2        | LB1   | 直列、並列、またはJTAG経由プログラミングに対する保護                                                                   |  |  |  |  |
| 1      | 1          | 1     | メモリ施錠機能は機能しません。                                                                                |  |  |  |  |
| 2      | 1          | 0     | フラッシュ、EEPROMの更なるプログラミング(書き込み)が禁止されます。 ヒュース・ヒットが固定されます。 ( <mark>注1</mark> )                     |  |  |  |  |
| 3      | 0          | 0     | フラッシュ、EEPROMの更なるプログラミング(書き込み)と照合(読み出し)が禁止されます。ヒュース゛<br>ビットとブート施錠ビットが固定されます。( <mark>注1</mark> ) |  |  |  |  |
| LB0 種別 | BLB02      | BLB01 | フラッシュ メモリの応用プログラム領域に対する保護                                                                      |  |  |  |  |
| 1      | 1          | 1     | LPM, SPM命令が応用領域をアクセスすることに対して制限はありません。                                                          |  |  |  |  |
| 2      | 1          | 0     | SPM命令は応用領域に書くことを許されません。                                                                        |  |  |  |  |
| 3      | 0          | 0     | SPM命令による応用領域への書き込みと、ブートローダ領域でのLPM命令による応用領域からの読み込みが許されません。( <mark>注2</mark> )                   |  |  |  |  |
| 4      | 0          | 1     | ブートローダ領域でのLPM命令による応用領域からの読み込みが許されません。( <mark>注2</mark> )                                       |  |  |  |  |
| LB1 種別 | BLB12      | BLB11 | フラッシュ メモリのブート ローダプログラム領域に対する保護                                                                 |  |  |  |  |
| 1      | 1          | 1     | LPM, SPM命令がブートローダ領域をアクセスすることに対して制限はありません。                                                      |  |  |  |  |
| 2      | 1          | 0     | SPM命令はブート ローダ領域に書くことを許されません。                                                                   |  |  |  |  |
| 3      | 0          | 0     | SPM命令によるブートローダ領域への書き込みと、応用領域でのLPM命令によるブートローダ<br>領域からの読み込みが許されません。(注3)                          |  |  |  |  |
| 4      | 0          | 1     | 応用領域でのLPM命令によるブートローダ領域からの読み込みが許されません。(注3)                                                      |  |  |  |  |

注: 0はプログラム、1は非プログラムを意味します。

注1: 施錠ビットを書く前にヒューズビットとブート施錠ビットを書いてください。

**注2**: BLB02=0で、割り込みベクタがブートローダ領域に配置されていると、応用領域での実行時に割り込みが禁止されます。 **注3**: BLB12=0で、割り込みベクタが応用領域に配置されていると、ブートローダ領域での実行時に割り込みが禁止されます。

## 識票バイ

全てのATMELマイクロ コントローラはデバイスを識別する3バイトの識票符号を持ちます。この符号は直列と並列の両プログラミング動作で、またデバイスが施錠されていても読めます。この3バイトは分離された空間に存在します。ATmega32の識票バイトを右に示します。

① \$000: \$1E 製造業者ATMELを示します。

② \$001: \$95 フラッシュ メモリ容量32Kバイトを示します。

③ \$002:\$02 ②値\$95と合せ、ATmega32を示します。

# 発振校正値バイト

ATmega32は内蔵RC発振器用に4つの異なる校正値を備えています。これらのバイトは1,2,4,8MHzの各々に対して識票列のアドレス \$0000,\$0001,\$0002,\$0003の上位バイトにあります。リセット中に1MHz値がOSCCALレジスタへ自動的に設定されます。他の周波数が使用される場合、その校正値は手動で設定されなければなりません。詳細については19頁の「発振校正レジスタ(OSCCAL)」をご覧ください。

# ヒュース゛ヒ゛ット

ATmega32には2つのヒューズ バイトがあります。**表104**.と**表105**.は全てのヒューズの概略機能とヒューズ バイト内でどのように配置されるかを示します。ヒューズはプログラムされると、論理0として読まれることに注意してください。

#### 表104. ヒューズ上位バイト一覧

| 名称                   | ビット | 意味                                 | 既定値                                                |
|----------------------|-----|------------------------------------|----------------------------------------------------|
| OCDEN ( <b>注4</b> )  | 7   | 内蔵デバッグ機能(OCD)許可。                   | 1 (非プログラム) OCD禁止                                   |
| JTAGEN ( <b>注5</b> ) | 6   | JTAGインターフェース許可。                    | 0 (プログラム) JTAG許可                                   |
| SPIEN (注1)           | 5   | 直列プログラミング許可。                       | 0 (プログラム) 直列プログラミング許可                              |
| CKOPT ( <b>注2</b> )  | 4   | クロック発振器任意選択機能。                     | 1 (非プログラム)                                         |
| EESAVE               | 3   | fップ消去からEEPROM内容を保護。                | 1 (非プログラム) EEPROMは未保護                              |
| BOOTSZ1              | 2   | ブートローダ 容量選択。( <b>表99</b> .参照) (注3) | <mark>0</mark> (プ <sup>°</sup> ログ <sup>*</sup> ラム) |
| BOOTSZ0              | 1   | /一下口一分谷里送扒。(衣99.参照)                | <mark>0</mark> (プ <sup>°</sup> ログ <sup>*</sup> ラム) |
| BOOTRST              | 0   | リセット ベクタ(応用領域またはブート ローダ領域)選択。      | 1 (非プログラム) 応用領域                                    |

注1: SPIENヒュース は直列プログラミングでアクセスできません。

注2: CKOPTヒューズの機能はCKSELヒュース、設定に依存します。詳細は16頁の「クロック元」をご覧ください。

注3: BOOTSZ1,0既定値は最大ブートローダ容量になります。169頁の表99.をご覧ください。

注4: 施錠ビットやJTAGENヒューズの設定に拘らず、OCDENヒューズがプログラム(0)された製品の出荷は決してありません。プログラム(0)されたOCDENヒューズは全休止形態でクロック系の一部を許可します。これは消費電力の増加になってしまいます。

**注5**: JTAGインターフェースが未接続のままにされる場合、JTAGENヒューズは可能ならば禁止されるべきです。これはJTAGインターフェースのTDOピンの静止時電流を避けるためです。

# 表105. ヒューズ下位バイト一覧

| 名称       | ピット | 意味                 | 既定値                                                |
|----------|-----|--------------------|----------------------------------------------------|
| BODLEVEL | 7   | 低電圧検出器(BOD)検出電圧選択。 | 1 (非プログラム)                                         |
| BODEN    | 6   | 低電圧検出器(BOD)許可。     | 1 (非プログラム) BOD禁止                                   |
| SUT1     | 5   | 起動時間選択。 (注1)       | 1 (非プログラム)                                         |
| SUT0     | 4   | 匹則時间越外。 (注1)       | <mark>0</mark> (プ <sup>°</sup> ロク <sup>*</sup> ラム) |
| CKSEL3   | 3   |                    | <mark>0</mark> (プ <sup>°</sup> ロク <sup>*</sup> ラム) |
| CKSEL2   | 2   | <br>  クロック種別選択。    | <mark>0</mark> (プ <sup>°</sup> ログ <sup>†</sup> ラム) |
| CKSEL1   | 1   | クロソノ 作里 の 以        | <mark>0</mark> (プ <sup>°</sup> ロク <sup>*</sup> ラム) |
| CKSEL0   | 0   |                    | 1 (非プログラム)                                         |

注1: SUT1,0の既定値は最大起動時間になります。詳細については18頁の表10.をご覧ください。

注2: CKSEL3~0の既定設定は1MHz校正付き内蔵RC発振器になります。詳細については16頁の表2.をご覧ください。

ヒュース<sup>・</sup>ヒ゛ットの状態はチップ消去によって影響されません。施錠ビ゛ット1(LB1)がプログラム(0)されると、ヒュース<sup>・</sup>ヒ゛ットが固定されることに注意してください。施錠ビ゛ットをプログラム(0)する前にヒュース・ビットをプログラミング(書き込み)してください。

#### ヒュース、のラッチ

ヒュース<sup>\*</sup>値はデバイスがプログラミング動作へ移行する時にラッチされ、ヒュース<sup>\*</sup>値の変更はデバイスがプログラミング動作を去るまで無効です。これは一旦プログラム(0)されると直ぐに効果があるEESAVEヒュース<sup>\*</sup>には適用されません。ヒュース<sup>\*</sup>は通常動作での電源投入でもラッチされます。

# ページ容量

#### 表106. フラッシュ メモリのヘージ 数とヘージ の語数

| 20.00.7777-7-0707 |       | · •• HH >>> |      |        |       |
|-------------------|-------|-------------|------|--------|-------|
| 全容量               | ページ容量 | PCWORD      | ページ数 | PCPAGE | PCMSB |
| 16Kワード(32Kバイト)    | 64ワート | PC5∼0       | 256  | PC13∼6 | 13    |

# 表107. EEPROMメモリのページ数とページの語数

| 全容量     | ページ容量 | PCWORD | ページ数 | PCPAGE | EEAMSB |
|---------|-------|--------|------|--------|--------|
| 1024バイト | 4バイト  | EEA1∼0 | 256  | EEA9~2 | 9      |





## 並列プログラミング

この項はATmega32のプログラム用フラッシュメモリ、データ用EEPROM、メモリの施錠ビット、ヒュース・ビットの並列プログラミングと照合の方法を記述します。特記事項を除いて、パルス幅は最低250nsと仮定されます。

#### 信号名

本項でATmega32のいくつかのピンは並列プログラミング中の機能を表す信号名で参照されます。図127.と表108.をご覧ください。後続の表で示されないピンはピン名によって参照されます。

XA0とXA1ピンはXTAL1ピンが正パルスを与えられる時に実行される動作を決めます。このビット符号化は表110.で示されます。

WRまたはOEパルス送出時、設定された指令が決める動作が実行されます。各種指令は表111.で示されます。



#### 表108. 信号名とピン名の関係

| 信号名     | ピン名   | 入出力 | 機能                                            |  |
|---------|-------|-----|-----------------------------------------------|--|
| RDY/BSY | PD1   | 出力  | 0(Low): 多忙(プログラミング中) 1(High): 準備可(指令受付可)      |  |
| ŌĒ      | PD2   | 入力  | 出力許可(負論理)                                     |  |
| WR      | PD3   | 入力  | 書き込みパルス(負論理)                                  |  |
| BS1     | PD4   | 入力  | 上位/下位バイト選択1 ( <mark>0</mark> :下位, 1:上位) (一般用) |  |
| XA0     | PD5   | 入力  | XTAL動作ビット0                                    |  |
| XA1     | PD6   | 入力  | XTAL動作ビット1                                    |  |
| PAGEL   | PD7   | 入力  | プログラム メモリとEEPROMデータをヘーシー                      |  |
| BS2     | PA0   | 入力  | 上位/下位バイト選択2 (0:下位, 1:上位) (ヒューズ ビット用)          |  |
| DATA    | PB7∼0 | 入出力 | 双方向データ バス (OE=Low時出力)                         |  |

# 表109. プログラミング動作移行時のピン値

| ピン名   | シンホ゛ル          | 値 |
|-------|----------------|---|
| PAGEL | Prog_enable[3] | 0 |
| XA1   | Prog_enable[2] | 0 |
| XA0   | Prog_enable[1] | 0 |
| BS1   | Prog_enable[0] | 0 |

# 表110. XA0とXA1の符号化(機能)

| XA1 | XA0 | XTAL1パルス時の動作                        |
|-----|-----|-------------------------------------|
| 0   | 0   | フラッシュまたはEEPROMのアドレス設定(上位/下位はBS1で指定) |
| 0   | 1   | テータ設定 (フラッシュの上位/下位はBS1で指定)          |
| 1   | 0   | 指令設定                                |
| 1   | 1   | アイドル(動作なし)                          |

## 表111. 指令バイのビット符号化

| 指令バイト            | 指令の機能             |
|------------------|-------------------|
| \$80 (1000 0000) | チップ消去             |
| \$40 (0100 0000) | ヒューズビット書き込み       |
| \$20 (0010 0000) | 施錠ビット書き込み         |
| \$10 (0001 0000) | フラッシュ メモリ書き込み     |
| \$11 (0001 0001) | EEPROM書き込み        |
| \$08 (0000 1000) | 識票バイト、発振校正値読み出し   |
| \$04 (0000 0100) | ヒューズビット、施錠ビット読み出し |
| \$02 (0000 0010) | フラッシュ メモリ読み出し     |
| \$03 (0000 0011) | EEPROM読み出し        |

# 並列プログラミング手順

## 並列プログラミング動作への移行

次に示す方法がデバイスを並列プログラミング動作にします。

- ① VCCとGND間に4.5~5.5Vを印加し、最低100 µs待ちます。
- ② RESETをLow(0)にし、XTAL1を少なくとも6回、交互に(High/Low)切り替えます。
- ③ 172頁の表109.で一覧されるProg\_enablet°ンを全てLow(0)に設定し、最低100ns待ちます。
- ④ RESETに11.5~12.5Vを印加します。+12VがRESETに印加されてしまった後100ns以内のProg\_enablet°ンのどんな動きも、デバイスのプログラミング動作への移行を失敗させます。

注意: 外部クリスタルや外部RC発振器設定が選択されていると、条件付きのXTAL1パルスを印加できないため、同じことが当てはまるかもしれません。このような場合、次の方法に従うべきです。

- ① 172頁の表109.で一覧されるProg\_enablet°ンを全てLow(0)に設定します。
- ② VCCとGND間に4.5~5.5Vを印加すると同時にRESET~11.5~12.5Vを印加します。
- ③ 100ns待ちます。
- ④ クロック元として外部クロックが選択される(CKSEL3~0=0000)ことを保証するためにヒュースを再プログラミング(再書き込み)します。施錠ビットがプログラム(0)されている場合、ヒュースを変更するのに先立ってチップ消去指令が実行されなければなりません。
- (5) デバイスの電源を落とすか、RESETt゚ンをLow(0)に持ってくることによってプログラミング動作を抜けます。
- **⑥** 上で記述したように元の方法でプログラミング動作へ移行します。

#### 効率的なプログラミングへの考慮

設定した指令とアドレスはプログラミング中、維持されます。効率的なプログラミングを行うために次を考慮すべきです。

- 複数のメモリ領域を読み書きする時に指令設定は一度だけ必要です。
- チップ消去後のフラッシュ メモリと(EESAVEヒュース・がプログラム(0)されている場合を除き)EEPROM全体の内容は\$FFなので、値が\$FFのデータ書き込みを飛ばします。
- アト・レス上位バイトはフラッシュ メモリで新規256語(ワード)枠、EEPROMで新規256バイト枠の読み書き前に一度だけ必要です。この考慮は 識票バイ・読み出しにも適用されます。

#### チップ消去

チップ消去はフラッシュ メモリ、EEPROM(<mark>注1</mark>)、施錠ビットを消去します。施錠ビットはプログラム メモリが完全に消去されてしまうまでリセット(消去) されません。ヒュース、ビットは変更されません。チップ消去はフラッシュ メモリやEEPROMが再書き込みされる前に実行されなければなりません。

注1: EESAVELュース、がプログラム(0)されていると、EEPROMはチップ消去中、保護されます。

「チップ消去」指令設定

- (1) XA1をHigh(1)、XA0をLow(0)に設定します。これは指令設定を許可します。
- **②** BS1をLow(0)に設定します。
- ③ DATAを\$80(1000 0000)に設定します。これはチップ消去指令です。
- ④ XTAL1に正パルスを与えます。これはチップ消去指令を設定します。
- ⑤ WRに負パルスを与えます。これはチップ消去を開始します。RDY/BSYがLow(0)になります。
- ⑥ 次の指令を設定する前にRDY/BSYがHigh(1)になるまで待ちます。





#### フラッシュ メモリ書き込み (図129.タイミングを参照)

フラッシュ メモリはページで構成されます(171頁の**表106**.参照)。フラッシュ メモリへ書く時にプログラム データはページ緩衝部にラッチされます。これは同時に書かれることをプログラム データの1ページに許します。次の手順は完全なフラッシュ メモリの書き込み方法を記述します。

#### A. 「フラッシュ メモリ書き込み | 指令設定

- ① XA1をHigh(1)、XA0をLow(0)に設定します。これは指令設定を許可します。
- ② BS1をLow(0)に設定します。
- ③ DATAを\$10(0001 0000)に設定します。これはフラッシュ メモリ書き込み指令です。
- ④ XTAL1に正パルスを与えます。これはフラッシュ メモリ書き込み指令を設定します。

#### B. アドレス下位バイト設定

- ① XA1をLow(0)、XA0をLow(0)に設定します。これはアドレス設定を許可します。
- ② BS1をLow(0)に設定します。これは下位アドレス(バイト)を選択します。
- **③** DATAにアドレス下位ハイ(\$00~\$FF)を設定します。
- ④ XTAL1に正パルスを与えます。これはアドレス下位バイを設定します。

#### C. データ下位バイト設定

- ① XA1をLow(0)、XA0をHigh(1)に設定します。これはデータ設定を許可します。
- ② DATAにデータ下位ハイト(\$00~\$FF)を設定します。
- ③ XTAL1に正パルスを与えます。これはデータ下位バイトを設定します。

#### D. データ上位バイト設定

- ① BS1をHigh(1)に設定します。これは上位バイを選択します。
- ② XA1をLow(0)、XA0をHigh(1)に設定します。これはデータ設定を許可します。
- ③ DATAにデータ上位ハイト(\$00~\$FF)を設定します。
- ④ XTAL1に正パルスを与えます。これはデータ上位バイを設定します。

#### E. 語(ワート)データをヘージー時緩衝部に設定

- ① BS1をHigh(1)にします。これは上位バイを選択します。
- ② PAGELに正パルスを与えます。これは語データをページー時緩衝部にラッチ(設定)します。
- F. 緩衝部全体が満たされるか、または(必要な)全てのデータが緩衝部内に設定されるまで、B~Eを繰り返し

アト・レス内の下位ビットがページ内の語(ワード)位置を指示する一方、上位ビットがフラッシュ メモリ内のページをアドレス指定します。これは**図128**. で図示されます。 ページ内の語アドレスに8ビット未満が必要とされる場合(ページ容量<256)、アドレス下位バイトの最上位(側)ビットがページ書き込み実行時のページアドレスに使用されることに注意してください。

#### G. アトレス上位バイ設定

- ① XA1をLow(0)、XA0をLow(0)に設定します。これはアドレス設定を許可します。
- ② BS1をHigh(1)に設定します。これは上位アドレス(バイ・)を選択します。
- ③ DATAにアドレス上位ハイト(\$00~\$3F)を設定します。
- ④ XTAL1に正パルスを与えます。これはアドレス上位バイトを設定します。

## H. ページ書き込み

- ① BS1をLow(0)に設定します。
- ② WRに負パルスを与えます。これはデータのページ全体の書き込みを開始します。RDY/BSYがLow(0)になります。
- ③ RDY/BSYがHigh(1)になるまで待ちます。
- I. フラッシュ メモリ全部が書かれるか、または(必要な)全データが書かれてしまうまで、B~Hを繰り返し

#### J. ページ書き込み終了

- ① XA1をHigh(1)、XA0をLow(0)に設定します。これは指令設定を許可します。
- ② DATAを\$00(0000 0000)にします。これは無操作指令です。
- ③ XTAL1に正パルスを与えます。これは無操作指令を設定し、内部書き込み信号がリセットされます。





#### EEPROM書き込み

EEPROMはペーシで構成されます(171頁の表107.参照)。EEPROMを書く時にデータはペーシ、緩衝部にラッチされます。これは同時に書かれることをデータの1ペーシに許します。データ用EEPROMメモリの書き込み方法は次の通りです。(指令、アトレス、データ設定の詳細については174頁の「フラッシュメモリの書き込み」を参照。図130.タイミング参照。)

- 1. EEPROM書き込み指令\$11(0001 0001)を設定します。(「フラッシュ メモリ書き込み」のAを参照)
- 2. アドレス上位 バイト(\$00~\$03)を設定します。(「**フラッシュ メモリ書き込み**」の**G**を参照)
- 3. アドレス下位バイト(\$00~\$FF)を設定します。(「**フラッシュ メモリ書き込み**」のBを参照)
- 4. データ バイト(\$00~\$FF)を設定します。(「フラッシュ メモリ書き込み」のCを参照)
- 5. データをラッチします(PAGELに正パルスを与えます)。(「フラッシュメモリ書き込み」のEを参照)
- K. 緩衝部全体が満たされるまで3~5を繰り返します。
- L. EEPROMページ書き込み
  - ① BS1をLow(0)に設定します。
  - ② WRに負パルスを与えます。これはEEPROMペーシ・書き込みを開始します。RDY/BSYがLow(0)になります。
  - ③ 次のページを書く前に、RDY/BSYがHigh(1)になるまで待ちます。







#### フラッシュ メモリ読み出し

フラッシュ メモリの読み出し方法は次の通りです。(指令とアドレス設定の詳細については174頁の「**フラッシュ メモリの書き込み**」を参照。)

- 1. フラッシュ メモリ読み出し指令\$02(0000 0010)を設定します。(「フラッシュ メモリ書き込み」のAを参照)
- 2. アドレス上位バイト(\$00~\$3F)を設定します。(「フラッシュ メモリ書き込み」のGを参照)
- 3. アドレス下位ハーイ(\$00~\$FF)を設定します。(「フラッシュ メモリ書き込み」のBを参照)
- 4. BS1をLow(0)、OEをLow(0)に設定します。フラッシュ メモリ語(ワート)の下位バイトが直ぐにDATAで読めます。
- 5. BS1をHigh(1)に設定します。フラッシュメモリ語(ワート)の上位バイトが直ぐにDATAで読めます。
- 6. OEをHigh(1)に設定します。DATAはHi-Zになります。

#### EEPROM読み出し

データ用EEPROMの読み出し方法は次の通りです。(指令とアドレス設定の詳細については174頁の「フラッシュ メモリの書き込み」を参照。)

- 1. EEPROM読み出し指令\$03(0000 0011)を設定します。(「フラッシュ メモリ書き込み」のAを参照)
- 2. アドレス上位ハイト(\$00~\$03)を設定します。(「フラッシュ メモリ書き込み」のGを参照)
- 3. アドレス下位バイト(\$00~\$FF)を設定します。(「フラッシュ メモリ書き込み」のBを参照)
- **4.** BS1をLow(0)、 OEをLow(0)に設定します。 EEPROMのバイト データが直ぐにDATAで読めます。
- **5**. OEをHigh(1)に設定します。DATAはHi-Zになります。

## ヒューズ下位ビット書き込み

ヒューズ下位ビットの書き込み方法は次の通りです。(指令とデータ設定の詳細については174頁の「フラッシュ メモリの書き込み」を参照。)

- 1. ヒュース ビット書き込み指令\$40(0100 0000)を設定します。(「フラッシュ メモリ書き込み」のAを参照)
- 2. データ下位バイトを設定します。0=プログラム、1=非プログラム(消去)です。(「フラッシュメモリ書き込み」のCを参照)
- **3**. BS1とBS2をLow(0)に設定します。
- 4. WRに負パルスを与え、RDY/BSYがHighになるまで待ちます。

#### ヒューズ上位ビット書き込み

ヒューズ上位ビットの書き込み方法は次の通りです。(指令とデータ設定の詳細については174頁の「**フラッシュ メモリの書き込み**」を参照。)

- 1. ヒュース<sup>\*</sup> ビット書き込み指令\$40(0100 0000)を設定します。(「フラッシュ メモリ書き込み」のAを参照)
- 2. データ下位バイト(としてデータ)を設定します。 0=プログラム、1=非プログラム(消去)です。 (「フラッシュ メモリ書き込み」のCを参照)
- 3. BS1をHigh(1)にし、BS2をLow(0)に設定します。
- 4. WRに負パルスを与え、RDY/BSYがHighになるまで待ちます。
- 5. BS1をLow(0)に設定します。これはデータ下位バイを選択します。



## 施錠ビット書き込み

施錠ビットの書き込み方法は次の通りです。(指令とデータ設定の詳細については174頁の「フラッシュ メモリの書き込み」を参照。)

- 1. 施錠ビット書き込み指令\$20(0010 0000)を設定します。(「フラッシュ メモリ書き込み」のAを参照)
- 2. データ下位バイト(としてデータ)を設定します。 0=プログラム,1=無変化です。 (「フラッシュ メモリ書き込み |のCを参照)
- 3. WRに負パルスを与え、RDY/BSYがHighになるまで待ちます。

施錠ビットはチップ消去の実行によってのみ解除(1)できます。

#### ヒューズビットと施錠ビットの読み出し

ヒュース、ビットと施錠ビットの読み出し方法は次の通りです。(指令設定の詳細については174頁の「**フラッシュ メモリの書き込み**」を参照。)

- 1. ヒューズ ビットと施錠ビットの読み出し指令\$04(0000 0100)を設定します。(「**フラッシュ メモリ書き込み**」のAを参照)
- 2. BS1とBS2をLow(0)、OEをLow(0)に設定します。ヒュース下位ビットの状態が直ぐにDATAで読めます。(0=プログラム)
- 3. BS1とBS2をHigh(1)、OEをLow(0)に設定します。ヒュース、上位ビットの状態が直ぐにDATAで読めます。(0=プログラム)
- 4. BS1をhigh(1)、BS2をLow(0)、OEをLow(0)に設定します。施錠ビットの状態が直ぐにDATAで読めます。(0=プログラム)
- 5. OEをHigh(1)に設定します。DATAはHi-Zになります。



# 識票バイ読み出し

識票バイトの読み出し方法は次の通りです。(指令とアドレス設定の詳細については174頁の「**フラッシュ メモリの書き込み**」を参照。)

- 1. 識票バイト読み出し指令\$08(0000 1000)を設定します。(「フラッシュ メモリ書き込み」のAを参照)
- 2. アドレス下位バイト(\$00~\$02)を設定します。(「フラッシュ メモリ書き込み」のBを参照)
- 3. BS1をLow(0)、OEをLow(0)に設定します。選択した識票バイが直ぐにDATAで読めます。
- 4. OEをHigh(1)に設定します。DATAはHi-Zになります。

## 発振校正値読み出し

発振校正値の読み出し方法は次の通りです。(指令とアドレス設定の詳細については174頁の「フラッシュ メモリの書き込み」を参照。)

- 1. 発振校正値読み出し指令\$08(0000 1000)を設定します。(「フラッシュ メモリ書き込み」のAを参照)
- 2. アドレス下位バイトに(\$00~\$03)を設定します。(「フラッシュ メモリ書き込み」のBを参照)(訳注:本行は整合性のため修正しました)
- 3. BS1をHigh(1)、OEをLow(0)に設定します。発振校正値バイが直ぐにDATAで読めます。
- 4. OEをHigh(1)に設定します。DATAはHi-Zになります。





#### 並列プログラミング特性





注: 図133.で示されるタイミング必要条件(即ち、t<sub>DVXH</sub>、t<sub>XHXL</sub>、t<sub>XLDX</sub>)は設定操作にも適用されます。



表112. 並列プログラミング特性 (VCC=5V±10%)

| シンホ゛ル             | 項目                            | Min  | Тур | Max  | 単位      |
|-------------------|-------------------------------|------|-----|------|---------|
| Vpp               | プログラミング許可電圧                   | 11.5 |     | 12.5 | V       |
| IPP               | プログラミング許可電流                   |      |     | 250  | $\mu A$ |
| t <sub>DVXH</sub> | XTAL1↑に対するデータと制御のセットアップ時間     | 67   |     |      |         |
| $t_{ m XLXH}$     | XTAL1↓から次XTAL1↑までの待機時間        | 200  |     |      |         |
| txHXL             | XTAL1 Highハ°ルス幅               | 150  |     |      |         |
| txldx             | XTAL1パルス↓後のデータと制御の保持時間        | 67   |     |      |         |
| t <sub>XLWL</sub> | XTAL1パルス↓後のWR↓待機時間            | 0    |     |      |         |
| txlph             | XTAL1パルス↓後のPAGELパルス↑待機時間      | 0    |     |      |         |
| t <sub>PLXH</sub> | PAGELパルス↓後のXTAL1パルス↑待機時間      | 150  |     |      |         |
| t <sub>BVPH</sub> | PAGELパルス↑に対するBS1セットアップ時間      | 67   |     |      | ns      |
| tphpl             | PAGEL Highパルス幅                | 150  |     |      |         |
| t <sub>PLBX</sub> | PAGELパルス↓後のBS1保持時間            | 67   |     |      |         |
| twlbx             | WRパルス↓後のBS1,BS2保持時間           | 67   |     |      |         |
| t <sub>PLWL</sub> | PAGELパルス↓後のWRパルス↓待機時間         | 67   |     |      |         |
| t <sub>BVWL</sub> | WRパルス↓に対するBS1セットアップ・時間        | 67   |     |      |         |
| twlwh             | WR Lowパルス幅                    | 150  |     |      |         |
| twlrl             | WRパハス↓後のRDY/BSY↓遅延時間          | 0    |     | 1    | μs      |
| twlrh             | 書き込み時間 (WR↓からRDY/BSY↑) (注1)   | 3.7  |     | 4.5  |         |
| twlrh_ce          | チップ。消去時間 (WR↓からRDY/BSY↑) (注2) | 7.5  |     | 9    | ms      |
| txLCL             | XTAL1パルス↓後のOE↓待機時間            | 0    |     |      |         |
| tbvdv             | BS1有効からのDATA遅延時間              | 0    |     | 250  |         |
| toldv             | OE ↓後のDATA出力遅延時間              |      |     | 250  | ns      |
| toHDZ             | OE↑後のDATAフローティング遅延時間          |      |     | 250  |         |

注1: フラッシュ メモリ、EEPROM、ヒューズビット、施錠ビット書き込み指令に対して有効です。 注2: チップ消去指令に対して有効です。





# 直列プログラミング

フラッシュ メモリとEEPROMの両方はRESETがGNDに引かれている間に直列SPIハ、スを使用してプログラミングできます。この直列インターフェースはSCK入力、MOSI入力、MISO出力から成ります。RESETがLowに設定された後、書き込み/消去操作が実行され得るのに先立ってプログラミング許可命令が初めに実行されることを必要とします。注意、表113.でSPIプログラミング用のピン配置が一覧されます。全てのデバイスが内部SPIインターフェースに対する専用SPIピンを使用するとは限りません。

## 直列プログラミング用ピン配置

|             |     | T-1    | _ ° _ Ł    | *    | . *                                        | °. —  | ш |
|-------------|-----|--------|------------|------|--------------------------------------------|-------|---|
| <b>≠</b> -1 | 12  |        | 7 00       | 751/ | 7 <del>     </del>                         | ごン配も  | 古 |
| 4X I        | IU. | ויט פו | <i>,</i> , |      | <i>,</i> , , , , , , , , , , , , , , , , , | _ ノロニ |   |

| 信号名  | ピン名 | 入出力 | 機能      |
|------|-----|-----|---------|
| MOSI | PB5 | 入力  | 直列データ入力 |
| MISO | PB6 | 出力  | 直列データ出力 |
| SCK  | PB7 | 入力  | 直列クロック  |

EEPROMをプログラミングする時に自動消去周期が自動書き込み動作内に組み入れられ(直列プログラミングのみ)、チップ消去命令を初めに実行する必要がありません。チップ消去操作はプログラム(フラッシュメモリ)とEEPROM両方の全てのメモリ位置の内容を\$FFにします。

CKSELヒュース による有効なクロックが与えられなければなりません。直列クロック(SCK)入力のLowとHighの区間の最小値は次のように定義されます。



注1: デバイスが内蔵発振器で動作する場合、XTAL1 ピンにクロック元を接続する必要はありません。

**注2**: VCC-0.3V〈AVCC〈VCC+0.3Vですが、AVCCは 常に2.7~5.5V内にすべきです。

 $f_{\rm CK} < 12 {\rm MHz}: Low区間> 2 {\rm CPU}$ クロック周期  $f_{\rm CK} < 12 {\rm MHz}: High区間> 2 {\rm CPU}$ クロック周期  $f_{\rm CK} \ge 12 {\rm MHz}: Low区間> 3 {\rm CPU}$ クロック周期  $f_{\rm CK} \ge 12 {\rm MHz}: High区間> 3 {\rm CPU}$ クロック周期

#### 直列プログラミング手順

ATmega32に直列データを書く時にデータはSCKの上昇端で行われ、ATmega32から読む時にデータはSCKの下降端で行われます。タイトングの詳細については図137.をご覧ください。

直列プログラミング動作でのATmega32のプログラミングと照合は次の手順が推奨されます(4バイト命令形式は表115.をご覧ください)。

1. 電源投入手順:

RESETとSCKがLow(0)に設定されている間にVCCとGND間へ電源を印加します。いくつかのシステムで電源投入中、SCKがLowに保持されるのを書き込み器が保証できません。この場合、SCKがLow(0)に設定されてしまった後、RESETは最低2CPUクロック周期幅の正パルスを与えられなければなりません。

- 2. 最低20ms待ち、MOSIピンにプログラミング許可命令を送ることによって直列プログラミングを許可してください。
- 3. 通信が同期を外していると、直列プログラミング命令は動作しません。同期していると、プログラミング許可命令の第3小小送出時に第2 ハイト(\$53)が戻ります。この戻りが正しいかどうかによらず、命令の4小小全てが送信されなければなりません。\$53が戻らない場合、 RESETに正パルスを与え、新規プログラミング許可命令を行ってください。
- 4. フラッシュ メモリは1~ーシ 単位で書かれます。 ~ーシ 容量は171頁の表106.で得られます。 このメモリ ~ーン はヘーン 設定命令と共にアドレスの下位6+1 ビットとデータを供給することによって1 バイトづつ設定されます。 ~ーン が正しく設定されるのを保証するため、与えられたアドレスにデータ上位バイトが適用される前にデータ下位バイトが設定されなければなりません。 (プログラム メモリ)のヘーン はアドレスの上位8 ビットを含む~ーン 書き込み命令の設定によって(フラッシュ メモリに)格納されます。 ポーリングが使用されない場合、使用者は次のヘーン を行う前に最低two\_Flash(表114.参照)待たなければなりません。
  - 注:何れの(フラッシュ、EEPROM、施錠ビット、ヒューズ)書き込み操作が完了される前にポーリング(読み)以外の命令が加えられると、不正な書き込みに終わるかもしれません(訳注:共通性のため原書の該当行に代わり本行追加)。
- 5. EEPROMは適切なEEPROM書き込み命令と共にアトレスとデータを供給することによって1小・小単位で書かれます。EEPROMのメモリ 位置は新規データが書かれるのに先立て始めで自動的に消去されます。ホーリングが使用されない場合、次のハーイを行う前に最低 twp EEPROM(表114.参照)待たなければなりません。チップ消去されたデハーイスでの\$FFデータは書かれる必要がありません。
- 6. どのメモリ位置も選択したアドレスの内容を直列出力MISOに読み戻す読み出し命令を使用することによって照合できます。
- 7. プログラミング作業終了時、RESETは通常動作を開始するため、High(1)に設定できます。
- 8. 電源OFF手順(必要とされるならば)
  - ① RESETをHigh(1)に設定します。
  - ② VCC電源をOFFにします。

### フラッシュ メモリの データ ホーリング

フラッシュ メモリにヘージが書かれつつある時の書かれているヘージ内のアドレス位置読み出しは値\$FFを与えます。デバイスが新規ヘージに対する準備ができると、書いた値が正しく読めます。これは次ヘージが書ける時を決めるのに使用されます。ヘージ全体が同時に書かれ、ヘージ内のどのアドレスでもポーリングに使用できることに留意してください。フラッシュ メモリのデータ ポーリングは値\$FFに対して行えないので、この値を書く時に使用者は次ヘージを書く前に最低twp\_flash待たなければなりません。全ての場所が\$FFのチップ消去されたデバイスは\$FFデータのアドレスの書き込みを飛ばせます。twp flash値については表114.をご覧ください。

### EEPROMのデータ ポーリング

新規バイト(書き込み命令)が書かれてEEPROMに書かれつつある時の書かれているアドレス位置読み出しは値\$FFを与えます。デバイスが新規バイトに対する準備ができると、書いた値が正しく読めます。これは次バイトが書ける時を決めるのに使用されます。これは値\$FFに対して行えませんが、使用者は次のことを覚えておくべきです。全ての場所が\$FFのチップ消去されたデバイスは\$FFデータのアドレスの書き込みを飛ばせます。これはデバイスをチップ消去せずにEEPROMが書き換えられる場合には適用しません。この場合、データポーリングは値\$FFに対して使用できず、次バイト書き込み前に最低twp\_eeprom待たなければなりません。twp\_eeprom値については表114.をご覧ください。

表114. ヒューズ, フラッシュ, EEPROM次位置書き込み前の待機時間 シンボル 最低待機時間 備考 ヒューズ書き込み 4.5ms two fuse フラッシュ メモリ書き込み two flash 4.5ms twd eeprom 9.0ms EEPROM書き込み チップ消去 9.0ms two erase



| 表115. 直列プログラミング命令 | 表115. 直列プログラミング命令セット |           |           |           |                               |  |  |  |  |
|-------------------|----------------------|-----------|-----------|-----------|-------------------------------|--|--|--|--|
| 命令                |                      | 命令        | 形式        | 動作        |                               |  |  |  |  |
| כד קום            | 第1バイト                | 第2バイト     | 第3バイト     | 第4バイト     | 到TF                           |  |  |  |  |
| プログラミング許可         | 1010 1100            | 0101 0011 | XXXX XXXX | XXXX XXXX | RESET=Low後のプログラミングを許可します。     |  |  |  |  |
| チップ消去             | 1010 1100            | 100x xxxx | XXXX XXXX | XXXX XXXX | フラッシュ メモリ,EEPROM,施錠ビットを消去します。 |  |  |  |  |
| フラッシュメモリ読み出し      | 0010 P000            | оонн нннн | LLLL LLLL | RRRR RRRR | アドレスH:LのP(H/L)バイトを読み出します。     |  |  |  |  |
| ページー時緩衝部設定        | 0100 P000            | 0000 xxxx | xxLL LLLL | WWWW WWWW | 緩衝部アドレスLのP(H/L)バイトに書き込みます。    |  |  |  |  |
| フラッシュページ書き込み      | 0100 1100            | ООНН НННН | LLxx xxxx | XXXX XXXX | アドレスH:Lのページに書き込みます。           |  |  |  |  |
| EEPROM読み出し        | 1010 0000            | 00xx xxHH | LLLL LLLL | RRRR RRRR | アドレスH:Lのバイトを読み出します。           |  |  |  |  |
| EEPROM書き込み        | 1100 0000            | 00xx xxHH | LLLL LLLL | WWWW WWWW | アドレスH:Lのバイトに書き込みます。           |  |  |  |  |
| 施錠ビット読み出し         | 0101 1000            | 0000 0000 | XXXX XXXX | xxRR RRRR | 施錠ビットを読み出します。                 |  |  |  |  |
| 施錠ビット書き込み         | 1010 1100            | 111x xxxx | xxxx xxxx | 11WW WWWW | (170頁の表102.参照) に書き込みます。       |  |  |  |  |
| ヒューズ下位読み出し        | 0101 0000            | 0000 0000 | XXXX XXXX | RRRR RRRR | ヒューズ下位ビットを読み出します。             |  |  |  |  |
| ヒュース・下位書き込み       | 1010 1100            | 1010 0000 | XXXX XXXX | WWWW WWWW | (171頁の表105.参照) に書き込みます。       |  |  |  |  |
| ヒューズ上位読み出し        | 0101 1000            | 0000 1000 | XXXX XXXX | RRRR RRRR | ヒューズ・上位ビットを読み出します。            |  |  |  |  |
| ヒュース・上位書き込み       | 1010 1100            | 1010 1000 | XXXX XXXX | WWWW WWWW | (171頁の表104.参照) に書き込みます。       |  |  |  |  |
| 識票バイト読み出し         | 0011 0000            | 00xx xxxx | xxxx xxLL | RRRR RRRR | アドレスLの識票バイを読み出します。            |  |  |  |  |
| 発振校正値読み出し         | 0011 1000            | 00xx xxxx | 0000 00LL | RRRR RRRR | アドレスLの発振校正値を読み出します。           |  |  |  |  |

### 直列プログラミング特性

SPI部の特性については192頁の「SPIタイミング特性」をご覧ください。





### JTAGインターフェース経由のプログラミング

JTAGインターフェースを通すプログラミングは4つのJTAG仕様ピン、TCK,TMS,TDI,TDOの制御が必要です。RESETピンとクロック ピンの制御は必要とされません。

JTAGインターフェースを使用し得るにはJTAGENヒューズがプログラム(0)されなければなりません。本デバイスは既定でこのヒューズがプログラム(0)されなければなりません。本デバイスは既定でこのヒューズがプログラム(0)されて出荷されます。更にMCU制御/状態レジスタ(MCUCSR)のJTAGインターフェース禁止(JTD)ビットが解除(0)されなければなりません。JTDビットが設定(1)の場合、代わりに外部リセットを強制的なLowにできます。その後、2チップ(CPU)クロック後にJTDビットが解除(0)され、JTAGピンはプログラミングに利用できます。これはJTAGインターフェース経由実装書き込みを許すにも拘らず、一方、実行動作で標準ポートピンとしてJTAGピンを使用する手段を提供します。境界走査(Boundary-Scan)や内蔵デバッグ機能にJTAGピンを使用する時にこの手法が使用できないことに注意してください。これらの場合のJTAGピンはその目的専用にされなければなりません。

この資料内の定義では全てのシフトレジスタについて入出力ともLSBが最初にシフトされます。

### プログラミング特殊JTAG命令

命令レシ、スタ(IR)は4ビット長で、16種類までの命令を 支援します。以下に示される一覧はプロケブラミンケーに 有用なJTAG命令です。

各命令の命令コート、は命令名後の16進形式で示されます。本文は各命令についてTDIとTDO間の経路として選択されるデータレジスタを記述します。

検査入出力ポート(TAP)制御器の検査実行/アイドル 状態は内部クロックの発生に使用されます。また、JT AG手順間のアイドル状態としても使用できます。命 令を切り替えるための順次回路の順番は図138.で 示されます。



### AVR\_RESET (\$C)

AVRデバイスをリセット状態へ、またはリセット状態から開放するためのAVR固有公開JTAG命令です。この命令によって検査入出力ポート (TAP)制御器はリセットされません。1ビットのリセット レシ、スタがデータ レシ、スタ(DR)として選択されます。 リセット チェーンに論理1がある限り、リセット が有効であることに注意してください。このチェーンからの出力はラッチされません。 本命令が有効な状態を次に示します。

■ DRシフト: リセット レシブスタがTCKクロック入力によってシフトされます。

### PROG\_ENABLE (\$4)

JTAGポート経由のプログラミングを許可するためのAVR固有公開JTAG命令です。16ビット長のプログラミング許可レジスタがデータ レジスタ(DR)として選択されます。本命令が有効な状態を次に示します。

■ DRシフト : プログラミング許可識別子がデータ レジスタにシフト入力されます。

■ DR更新 : プログラミング許可識別子が正規値と比較され、識別子が有効なら、プログラミング動作に移行されます。

## PROG\_COMMANDS (\$5)

JTAGポート経由のプログラミング命令移行用のAVR固有公開JTAG命令です。15ビット長のプログラミング命令レジスタがデータ レジスタ(DR)として選択されます。本命令が有効な状態を次に示します。

■ DR捕獲: 直前の命令の結果がデータレジスタに設定されます。

■ DRシフト: データ レシ スタが TCK 入力によりシフトされ、直前の命令の結果をシフト出力し、新規命令をシフト入力します。

■ DR更新 : プログラミング命令がフラッシュ メモリ入力に適用されます。

■ 検査実行/アイトル:1つのクロック周期が生成され、適用された命令を実行します(常に必要とされる訳でなく、以降の表116.をご覧く

ださい)。

### PROG PAGELOAD (\$6)

JTAGポート経由でフラッシュメモリのペーシ、データを直接設定するためのAVR固有公開JTAG命令です。1024ビット長の仮想フラッシュページ 設定レジスタがデータレジスタ(DR)として選択されます。これはフラッシュメモリ1ページ分のビット数と同じ長さの仮想走査チェーン(Scan chain)です。内部的なシフトレジスタは8ビットです。多くのJTAG命令と異なり、シフトレジスタからのデータ転送にDR更新状態が使用されません。データは内部順次回路により、DRシフト状態でフラッシュメモリページ緩衝部へハイト単位で自動的に転送されます。これは(この命令が)活性(有効)な場合だけです。

■ DRシフト : フラッシュ メモリ ヘ゜ーシ゛ データがTCK入力によってTDIからシフト入力され、ハ・イト毎にフラッシュ メモリ ヘ゜ーシ 緩衝部へ自動的に設定されます。

**注**: JTAG命令PROG\_PAGELOADはAVRデバイスがJTAG走査チェーンの最初のデバイスの場合にだけ使用できます。AVRが走査チェーンの最初のデバイスでない場合、バイト単位のプログラミング法が使用されなければなりません。

### PROG PAGEREAD (\$7)

JTAGポート経由でフラッシュ メモリの1ページの全データを取得するためのAVR固有公開JTAG命令です。1032ビット長の仮想フラッシュ ページ 取得レジスタがデータ レジスタ(DR)として選択されます。これはフラッシュ メモリ 1ページ+8ビット分のビット数と同じ長さの仮想走査チェーン(Scan chain)です。内部的なシフト レジスタは8ビットです。多くのJTAG命令と異なり、シフト レジスタからのデータ転送にDR捕獲状態が使用されません。データは内部順次回路により、DRシフト状態でフラッシュ メモリ ページ緩衝部からバイト単位で自動的に転送されます。これは(この命令が)活性(有効)な場合だけです。

■ **DRシ7ト** : フラッシュ メモリのデータが自動的に(フラッシュ メモリ ペーシ 緩衝部から) ハーイト毎に読まれ、TCK入力によってTDOへシフト出力されます。 TDI入力は無視されます。

注: JTAG命令PROG\_PAGEREADはAVRディーイスがJTAG走査チェーンの最初のディーイスの場合にだけ使用できます。 AVRが走査チェーン の最初のディーイスでない場合、バイト単位のプログラミング法が使用されなければなりません

### データ レジスタ

データレジスタ(DR)は182頁の「プログラミング特殊JTAG命令」項目で記載されたJTAG命令レジスタ(IR)によって選択されます。プログラミング 操作に関連するデータレジスタを次に示します。

- リセット(Reset)レジスタ
- プログラミング許可(Programing Enable)レジスタ
- プログラミング命令(Programing Command)レジスタ
- 仮想フラッシュ ページ設定(Virtual Flash Page Load)レジスタ
- 仮想フラッシュ ページ取得(Virtual Flash Page Read)レジスタ

### リセット (Reset) レジスタ

リセットレジスタはプログラミング中、デバイスをリセットするのに使用される検査データレジスタです。プログラミング動作への移行に先立ってデバイスをリセットするのに必要とされます。

リセット レジスタ内の値1は外部RESETをLowに引き込むことに相当します。 リセットレジスタ内の値が1である限り、デバイスはリセットされます。 リセットレジスタの開放後、デバイスはクロック種別ヒュース、設定に従ってリセット起動遅延時間(16頁の「クロック元」参照)分リセットを維持します。 152頁の図115.で示されるようにこのデータ レジスタからの出力はラッチされず、それ故リセットが直ちに起こります。

### プログラミング許可 (Programing Enable) レジスタ

プログラミング許可レジスタは16ビット長のレジスタです。このレジスタの内容はプログラミング許可識別子\$A370(1010 0011 0111 0000)と比較されます。このレジスタの内容がプログラミング許可識別子と一致すると、JTAGポート経由のプログラミングが許可されます。このレジスタは電源ONリセットで0にリセットされ、プログラミング動作を抜ける時には常にリセットされるべきです。



### プログラミング命令 (Programing Command) レジスタ

プログラミング命令レジスタは15ビット長のレジスタです。このレジスタは プログラミング命令を連続的にシフト入力し、直前のプログラミング命 令の結果を連続的にシフト出力するのに使用されます。JTAG プログラミング命令セットは表116.で示されます。プログラミング命令を シフト入力する時の状態順は図141.で図解されます。







## 表116. JTAGプログラミング命令セット(手順)

|              |        | 命令                                           | TDI入力              | TDO出力                             | 備考                  |
|--------------|--------|----------------------------------------------|--------------------|-----------------------------------|---------------------|
| _            |        |                                              | 010 0011 1000 0000 | XXX XXXX XXXX XXXX                |                     |
| ナーツー         | 1①     | チップ消去                                        | 011 0001 1000 0000 | XXX XXXX XXXX XXXX                |                     |
| チップ消去        | 1 (1)  | 797 佣玄                                       | 011 0011 1000 0000 | XXX XXXX XXXX XXXX                |                     |
| 去            |        |                                              | 011 0011 1000 0000 | XXX XXXX XXXX XXXX                |                     |
|              | 12     | チップ消去完了検査                                    | 011 0011 1000 0000 | xxx xx <mark>S</mark> x xxxx xxxx | (注2)                |
|              | 2①     | フラッシュ書き込み移行                                  | 010 0011 0001 0000 | XXX XXXX XXXX XXXX                |                     |
|              | 22     | アドレス上位バイト設定                                  | 000 0111 НННН НННН | XXX XXXX XXXX XXXX                | (注9)                |
| 2            | 23     | アドレス下位バイト設定                                  | 000 0011 LLLL LLLL | XXX XXXX XXXX XXXX                |                     |
| フリ           | 2 4    | データ下位バイト設定                                   | 001 0011 WWWW WWWW | XXX XXXX XXXX XXXX                |                     |
| ラッシュメモリ書き込み  | 2 (5)  | データ上位バイト設定                                   | 001 0111 WWWW WWWW | XXX XXXX XXXX XXXX                |                     |
| ᅩ            |        |                                              | 011 0111 0000 0000 | XXX XXXX XXXX XXXX                | (注1)                |
| モー           | 2 6    | データ ラッチ                                      | 111 0111 0000 0000 | XXX XXXX XXXX XXXX                |                     |
| 書            |        |                                              | 011 0111 0000 0000 | XXX XXXX XXXX XXXX                |                     |
| きし           |        |                                              | 011 0111 0000 0000 | XXX XXXX XXXX XXXX                | (注1)                |
| <del>삵</del> | 2 ⑦    | ページ書き込み                                      | 011 0101 0000 0000 | XXX XXXX XXXX XXXX                |                     |
|              | 20     |                                              | 011 0111 0000 0000 | XXX XXXX XXXX XXXX                |                     |
|              |        |                                              | 011 0111 0000 0000 | XXX XXXX XXXX XXXX                |                     |
|              | 2 (8)  | ページ書き込み完了検査                                  | 011 0111 0000 0000 | xxx xxSx xxxx xxxx                | (注2)                |
| 길            | 3①     | フラッシュ読み出し移行                                  | 010 0011 0000 0010 | XXX XXXX XXXX XXXX                |                     |
| ラッシュ読み出し     | 3②     | アドレス上位バイト設定                                  | 000 0111 НННН НННН | XXX XXXX XXXX XXXX                | (注9)                |
| 길            | 3 ③    | アドレス下位バー・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ | 000 0011 LLLL LLLL | XXX XXXX XXXX XXXX                |                     |
| 売し           | _      |                                              | 011 0010 0000 0000 | XXX XXXX XXXX XXXX                |                     |
| É            | 3 4    | データ下位/上位バイト取得                                | 011 0110 0000 0000 | xxx xxxx RRRR RRRR                | 下位バイ                |
| し            | . 0    |                                              | 011 0111 0000 0000 | xxx xxxx RRRR RRRR                | 上位バイト               |
|              | 4①     | EEPROM書き込み移行                                 | 010 0011 0001 0001 | XXX XXXX XXXX XXXX                | (0.00)              |
|              | 42     | アドレス上位バイ設定                                   | 000 0111 НННН НННН | XXX XXXX XXXX XXXX                | (注9)                |
| _            | 43     | アドレス下位バイ設定                                   | 000 0011 LLLL LLLL | XXX XXXX XXXX XXXX                |                     |
| шшрко        | 4 4    | データバイ設定                                      | 001 0011 WWWW WWWW | XXX XXXX XXXX XXXX                | (22.1)              |
| R            |        |                                              | 011 0111 0000 0000 | XXX XXXX XXXX XXXX                | (注1)                |
| ΛI           | 4 (5)  | データ ラッチ                                      | 111 0111 0000 0000 | XXX XXXX XXXX XXXX                | -                   |
| <u></u>      |        |                                              | 011 0111 0000 0000 | XXX XXXX XXXX XXXX                | (** ()              |
| 書き込み         |        |                                              | 011 0011 0000 0000 | XXX XXXX XXXX XXXX                | (注1)                |
| <del>ラ</del> | 4 6    | EEPROM書き込み                                   | 011 0001 0000 0000 | XXX XXXX XXXX XXXX                | -                   |
|              |        |                                              | 011 0011 0000 0000 | XXX XXXX XXXX XXXX                | -                   |
|              | 4 🕞    |                                              | 011 0011 0000 0000 | XXX XXXX XXXX XXXX                | (>> 0)              |
|              | 4 7    | EEPROM書き込み完了検査                               | 011 0011 0000 0000 | xxx xxSx xxxx xxxx                | (注2)                |
|              | 5①     | EEPROM読み出し移行                                 | 010 0011 0000 0011 | XXX XXXX XXXX XXXX                | (: <del>``</del> 0) |
| R            | 5 ②    | アドレス上位バイ・設定                                  | 000 0111 HHHH HHHH | XXX XXXX XXXX XXXX                | (注9)                |
| M<br>M       | 5 ③    | アドレス下位バイト設定                                  | 000 0011 LLLL LLLL | XXX XXXX XXXX XXXX                |                     |
| 読み           | F. (1) | EEDDOMETALLU                                 | 011 0011 LLLL LLLL | XXX XXXX XXXX XXXX                |                     |
| EEPROM読み出し   | 5 4    | EEPROM読み出し                                   | 011 0010 0000 0000 | XXX XXXX XXXX XXXX                |                     |
| <u>ر</u>     |        | 上位バイトのビット L = アドレス                           | 011 0011 0000 0000 | xxx xxxx RRRR RRRR<br>動作完了フラグ     |                     |

次頁へ続く

表116 (続き). JTAGプログラミング命令セット

|                | .,,-   | 命令                           | TDI入力                                    | TDO出力                             | 備考                                    |
|----------------|--------|------------------------------|------------------------------------------|-----------------------------------|---------------------------------------|
|                | 6①     | ヒューズ書き込み移行                   | 010 0011 0100 0000                       | XXX XXXX XXXX XXXX                |                                       |
|                | 62     | データ下位バイ設定 (注6)               | 001 0011 WWWW WWWW                       | XXX XXXX XXXX XXXX                | (注3)                                  |
| ١.             |        |                              | 011 0111 0000 0000                       | XXX XXXX XXXX XXXX                | (注1)                                  |
| 니그             |        | [ //min , where the training | 011 0101 0000 0000                       | XXX XXXX XXXX XXXX                |                                       |
|                | 63     | 上位側ヒューズ書き込み                  | 011 0111 0000 0000                       | XXX XXXX XXXX XXXX                |                                       |
| ^              |        |                              | 011 0111 0000 0000                       | XXX XXXX XXXX XXXX                |                                       |
| 1 7            | 6 4    | 上位ヒューズ書き込み完了検査               | 011 0111 0000 0000                       | xxx xx <mark>S</mark> x xxxx xxxx | (注2)                                  |
| 書              | 6 (5)  | データ下位バイ設定 (注7)               | 001 0011 WWWW WWWW                       | XXX XXXX XXXX XXXX                | (注3)                                  |
| ズビット書き込み       |        |                              | 011 0011 0000 0000                       | XXX XXXX XXXX XXXX                | (注1)                                  |
| 込み             | 6 6    | 下位側ヒューズ書き込み                  | 011 0001 0000 0000                       | XXX XXXX XXXX XXXX                |                                       |
|                | 00     | 「位例は一个音色込み                   | 011 0011 0000 0000                       | XXX XXXX XXXX XXXX                |                                       |
|                |        |                              | 011 0011 0000 0000                       | XXX XXXX XXXX XXXX                |                                       |
|                | 6⑦     | 下位ヒューズ書き込み完了検査               | 011 0011 0000 0000                       | xxx xx <mark>S</mark> x xxxx xxxx | (注2)                                  |
| 施              | 7①     | 施錠ビット書き込み移行                  | 010 0011 0010 0000                       | XXX XXXX XXXX XXXX                |                                       |
| 施錠ビット書き込み      | 72     | データ下位バイ設定 (注8)               | 001 0011 11 <mark>WW WWWW</mark>         | XXX XXXX XXXX XXXX                | (注4)                                  |
| ピッ             |        |                              | 011 0011 0000 0000                       | XXX XXXX XXXX XXXX                | (注1)                                  |
| 土              | 73     | 施錠ビット書き込み                    | 011 0001 0000 0000                       | XXX XXXX XXXX XXXX                |                                       |
| き              |        | Masses / Fall C. K.          | 011 0011 0000 0000                       | XXX XXXX XXXX XXXX                |                                       |
| 込              |        |                              | 011 0011 0000 0000                       | XXX XXXX XXXX XXXX                |                                       |
| 07             | 7 4    | 施錠ビット書き込み完了検査                | 011 0011 0000 0000                       | xxx xxSx xxxx xxxx                | (注2)                                  |
| <u></u>        | 8①     | ヒューズ/施錠ビット読み出し移行             | 010 0011 0000 0100                       | XXX XXXX XXXX XXXX                |                                       |
| <u>-</u>       | 82     | 上位側ヒューズ読み出し (注6)             | 011 1110 0000 0000                       | XXX XXXX XXXX XXXX                |                                       |
| ズ              |        |                              | 011 1111 0000 0000                       | xxx xxxx RRRR RRRR                | (注5)                                  |
| 施              | 83     | 下位側ヒューズ読み出し (注7)             | 011 0010 0000 0000                       | XXX XXXX XXXX XXXX                |                                       |
| 錠              |        |                              | 011 0011 0000 0000                       | xxx xxxx RRRR RRRR                |                                       |
| ヒッ             | 84     | 施錠ビット読み出し (注8)               | 011 0110 0000 0000                       | XXX XXXX XXXX XXXX                | (***                                  |
| ヒューズ/施錠ビット読み出し |        |                              | 011 0111 0000 0000                       | xxx xxxx xx <mark>RR RRRR</mark>  | (注5)                                  |
| み              |        |                              | 011 1110 0000 0000<br>011 0010 0000 0000 | XXX XXXX XXXX XXXX                | 上位ヒューズ                                |
| 世              | 8 ⑤    | ヒューズ/施錠ビット読み出し               | 011 0010 0000 0000                       | XXX XXXX RRRR RRRR                | <u>上位じュース</u><br>下位じュース ( <b>注5</b> ) |
|                |        |                              | 011 0110 0000 0000                       | XXX XXXX RRRR RRRR                | 施錠ビット                                 |
| =#1            | 9①     | 識票バイト読み出し移行                  | 010 0011 0000 0000                       | xxx xxxx KRRR KRRR xxx xxxx xxxx  | が世界にクト                                |
| 識票バイト          | 92     | アドレスバイ設定                     | 000 0011 LLLL LLLL                       | XXX XXXX XXXX XXXX                |                                       |
| バ              |        |                              | 011 0010 0000 0000                       | XXX XXXX XXXX XXXX                |                                       |
| 1              | 93     | 識票バイ読み出し                     | 011 0011 0000 0000                       | xxx xxxx RRRR RRRR                |                                       |
| 杂              | 10 ①   | 発振校正値読み出し移行                  | 010 0011 0000 1000                       | XXX XXXX XXXX XXXX                |                                       |
| 発振校正値          | 10②    | アト・レス バ・仆設定                  | 000 0011 LLLL LLLL                       | XXX XXXX XXXX XXXX                |                                       |
| 校正             |        |                              | 011 0110 0000 0000                       | XXX XXXX XXXX XXXX                |                                       |
| 値              | 10③    | 発振校正値読み出し                    | 011 0111 0000 0000                       | xxx xxxx RRRR RRRR                |                                       |
|                | 11.    | for LD //w=D -/-             | 010 0011 0000 0000                       | XXX XXXX XXXX XXXX                |                                       |
|                | 11 (1) | 無操作設定                        | 011 0011 0000 0000                       | XXX XXXX XXXX XXXX                |                                       |
| 12.4           | > 0    | 会会は声前の会会手順によって上げ             |                                          |                                   |                                       |

- 注1: この命令は直前の命令手順によって上位7ビットが正しく設定されている(通常の)場合、必要ではありません。
- 注2: Sが1になるまで繰り返します。(待機)
- 注3: 設定値0でプログラム、1で非プログラムです。
- 注4: 設定値0でプログラム、1では施錠ビットが変化しません。
- **注5**: 読み出し値0でプログラム、1で非プログラムです。
- **注6**: ヒューズ上位バイトのビット配置については171頁の表104.で一覧されます。
- **注7**: ヒューズ下位バイトのビット配置については171頁の表105.で一覧されます。
- **注8**: 施錠ビット バイトのビット配置については170頁の表102.で一覧されます。
- 注9: PCMSB(表106.参照)とEEAMSB(表107.参照)を越えるアトレス ビットは無効です。







### 仮想フラッシュ ページ設定 (Virtual Flash Page Load) レジスタ

仮想フラッシュ へージ設定レジスタはフラッシュ メモリの1へージと等しいビット長の仮想走査チェーン(Scan chain)です。内部的なシフトレジスタは8 ビットで、データはハ・仆単位でフラッシュ メモリ へージ 緩衝部へ自動的に転送されます。ヘージ内への全命令語(データ)のシフト入力はヘージ内の最初のコートのLSBから始まり、ヘージ内の最後のコートのMSBで終了します。これはヘージ書き込みを実行する前にフラッシュ メモリ ヘージ 緩衝部全体を設定する効率的な方法を提供します。



### 仮想フラッシュ ページ取得 (Virtual Flash Page Read) レジスタ

仮想フラッシュへージ取得レジスタはフラッシュメモリの1ページと等しいビット数+8ビットの仮想走査チェーン(Scan chain)です。内部的なシフトレジスタは8ビットで、データはフラッシュメモリヘージ緩衝部からバイト単位で自動的に転送されます。最初の8クロックは先頭バイトを内部シフトレジスタへ転送するのに使用され、この8クロック中にシフト出力されたビットは無視されるべきです。この初期化に続いて、ページ内の最初のコードのLSBから始まり、ページ内の最後のコードのMSBで終了するデータがシフト出力されます。これは書き込み確認のためにフラッシュメモリの1ページ全体を読み出す効率的な方法を提供します。



### プログラミング手法

1①、1②形式のような以下の全ての参照は表116.を参照してください。

### プログラミング動作への移行

- 1. JTAG命令AVR RESETを入力し、リセットレシブスタに1をシフトします。
- 2. PROG ENABLE命令を入力し、プログラミング許可レジスタに\$A370(1010 0011 0111 0000)をシフトします。

## プログラミング動作からの抜け出し

- 1. JTAG命令PROG\_COMMANDSを入力します。
- 2. 無操作命令(11①参照)により、全てのプログラミング命令を禁止します。
- 3. PROG\_ENABLE命令を入力し、プログラミング許可レジスタに \$0000(0000 0000 0000 0000)をシフトします。
- 4. JTAG命令AVR\_RESETを入力し、リセットレシブスタに0をシフトします。

### チップ消去の実行

- 1. JTAG命令PROG\_COMMANDSを入力します。
- チップ消去命令(1①参照)を使用し、チップ消去を開始します。
- 3. チップ消去完了検査(1②参照)を使用し、完了までポーリングするか、tWLRH\_CE(179頁の表112.参照)時間待ちます。

### フラッシュ メモリの書き込み

フラッシュ メモリへ書き込む前にチップ消去が実行されなければなりません。上記の「**チップ消去の実行**」をご覧ください。

- 1. JTAG命令PROG\_COMMANDSを入力します。
- 2. フラッシュ書き込み移行命令(2①参照)を使用し、フラッシュ メモリ書き込みを許可します。
- 3. アドレス上位設定命令(22参照)を使用し、書き込みアドレス上位バイを設定します。
- 4. アドレス下位設定命令(23)参照)を使用し、書き込みアドレス下位バイトを設定します。
- 5. データ設定命令(24), 25, 26参照)を使用し、書き込みデータを設定します。
- 6. ページ内の全語(ワード)数分4.と5.を繰り返します。
- 7. ページ書き込み命令(27)参照)を使用し、ページをフラッシュ メモリに書き込みます。
- 8. ページ書き込み完了検査(2®参照)を使用し、完了までポーリングするか、tWLRH\_FLASH(179頁の表112.参照)時間待ちます。
- 9. 全データ書き込みまで3.~8.を繰り返します。

より効率的なデータ転送はPROG\_PAGELOAD命令を使用することで達せられます。

- 1. JTAG命令PROG\_COMMANDSを入力します。
- 2. フラッシュ書き込み移行命令(2①参照)を使用し、フラッシュ メモリ書き込みを許可します。
- 3. アト・レス設定命令(2②, 2③参照)を使用し、ページ アト・レスを設定します。ページ内アト・レスにはPCWORD(171頁の表106.参照)が使用され、これらのビットは0として書かれなければなりません。
- 4. JTAG命令PROG\_PAGELOADを入力します。
- 5. ページ内の最初のコードのLSBから始まって最後のコードのMSBで終了するページ内に全コード データをシフトしてページ全体を設定します。
- **6.** JTAG命令PROG\_COMMANDSを入力します。
- 7. ページ書き込み命令(2⑦参照)を使用し、ページをフラッシュ メモリに書き込みます。
- 8. ^゚ージ書き込み完了検査(2®参照)を使用し、完了までポーリングするか、twLRH\_FLASH(179頁の表112.参照)時間待機します。
- 9. 全データ書き込みまで3.~8.を繰り返します。

### フラッシュ メモリの読み出し

- 1. ITAG命令PROG COMMANDSを入力します。
- 2. フラッシュ読み出し移行命令(3①参照)を使用し、フラッシュ メモリ読み出しを許可します。
- 3. アドレス設定命令(3②, 3③参照)を使用し、読み出しアドレスを設定します。
- 4. データ読み出し命令(34)参照)を使用し、データを読み出します。
- 5. 全データ読み出しまで3.~4.を繰り返します。

より効率的なデータ転送はPROG\_PAGEREAD命令を使用することで達せられます。

- 1. JTAG命令PROG COMMANDSを入力します。
- 2. フラッシュ読み出し移行命令(3①参照)を使用し、フラッシュ メモリ読み出しを許可します。
- 3. アトレス設定命令(3②, 3③参照)を使用し、ペーシ、アトレスを設定します。ペーシ、内アトレスにはPCWORD(171頁の表106.参照)が使用され、これらのビットは0として書かれなければなりません。
- **4.** JTAG命令PROG\_PAGEREADを入力します。
- 5. ページ内の最初のコート・のLSBから始まって最後のコート・のMSBで終了するページ内の全コート・データをシフトし、ページ全体を読み出します。最初にシフト出力される8ビットが無視されるべきことに留意してください。
- 6. JTAG命令PROG\_COMMANDSを入力します。
- 7. 全データ読み出しまで3.~6.を繰り返します。





### EEPROMの書き込み

EEPROMへ書き込む前にチップ消去が実行されなければなりません。187頁の「チップ消去の実行」をご覧ください。

- 1. JTAG命令PROG COMMANDSを入力します。
- 2. EEPROM書き込み移行命令(4①参照)を使用し、EEPROMメモリ書き込みを許可します。
- 3. アドレス上位設定命令(42)参照)を使用し、書き込みアドレス上位バイを設定します。
- 4. アドレス下位設定命令(43)参照)を使用し、書き込みアドレス下位バイを設定します。
- 5. データ設定命令(44), 45参照)を使用し、書き込みデータを設定します。
- 6. ページ内の全バイ数分4.と5.を繰り返します。
- 7. EEPROM書き込み命令(46参照)を使用し、データをEEPROMメモリに書き込みます。
- 8. EEPROM書き込み完了検査(4⑦参照)を使用し、完了までポーリングするか、twlRH(179頁の表112.参照)時間待ちます。
- 9. 全データ書き込みまで3.~8.を繰り返します。

PROG PAGELOAD命令がEEPROM書き込み時に使用できないことに注意してください。

### EEPROMの読み出し

- 1. JTAG命令PROG\_COMMANDSを入力します。
- 2. EEPROM読み出し移行命令(5①参照)を使用し、EEPROMメモリ読み出しを許可します。
- **3**. アト・レス設定命令(**5**②, **5**③参照)を使用し、読み出しアト・レスを設定します。
- 4. データ読み出し命令(54)参照)を使用し、データを読み出します。
- 5. 全データ読み出しまで3.~4.を繰り返します。

PROG PAGEREAD命令がEEPROM読み出し時に使用できないことに注意してください。

### ヒューズビットの書き込み

- 1. JTAG命令PROG\_COMMANDSを入力します。
- 2. ヒュース 書き込み移行命令(6(1)参照)を使用し、ヒュース 書き込みを許可します。
- 上位データ設定命令(6②参照)を使用し、上位側ヒュースが値を設定します。(0=プログラム、1=非プログラム)
- 4. 上位ヒューズ書き込み命令(63)参照)を使用し、上位側ヒューズを書き込みます。
- 5. ヒュース 書き込み完了検査(64参照)を使用し、完了までポーリング するか、twlRH(179頁の表112.参照)時間待ちます。
- 6. 下位データ設定命令(65参照)を使用し、下位側ヒュース・値を設定します。(0=プログラム、1=非プログラム)
- 7. 下位ヒュース 書き込み命令(66参照)を使用し、下位側ヒュース を書き込みます。
- 8. ヒュース、書き込み完了検査(6(7)参照)を使用し、完了までポーリングするか、tWLRH(179頁の表112.参照)時間待ちます。

### 施錠ビットの書き込み

- 1. JTAG命令PROG\_COMMANDSを入力します。
- 2. 施錠ビット書き込み移行命令(7(1)参照)を使用し、施錠ビット書き込みを許可します。
- データ設定命令(7②参照)を使用し、施錠ビット値を設定します。(0=プログラム、1=無変化)
- 4. 施錠ビット書き込み命令(73参照)を使用し、施錠ビットに書き込みます。
- 5. 施錠ビット書き込み完了検査(7④参照)を使用し、完了までポーリングするか、tWLRH(179頁の表112.参照)時間待ちます。

### ヒューズ/施錠ビットの読み出し

- 1. JTAG命令PROG\_COMMANDSを入力します。
- 2. ヒューズ/施錠ビット読み出し移行命令(8①参照)を使用し、ヒューズ/施錠ビット読み出しを許可します。
- 3. 全てのヒューズと施錠ビットを読むにはヒューズ/施錠ビット読み出し命令(8⑤参照)を使用します。 上位側ヒューズ ビットだけを読むには上位ヒューズ 読み出し命令(8②参照)を使用します。 下位側ヒューズ ビットだけを読むには下位ヒューズ 読み出し命令(8③参照)を使用します。 施錠ビットだけを読むには施錠ビット読み出し命令(8④参照)を使用します。

## 識票バイの読み出し

- 1. JTAG命令PROG\_COMMANDSを入力します。
- 2. 識票読み出し移行命令(9①参照)を使用し、識票読み出しを許可します。
- 3. アドンス設定命令(9②参照)を使用し、読み出しアドンス\$00を設定します。
- 4. データ読み出し命令(93参照)を使用し、識票バイを読み出します。
- 5. 第2、第3バイトを読むためにアドレスを\$01,\$02として各々3.~4.を繰り返します。

### 発振校正値バイの読み出し

- 1. JTAG命令PROG\_COMMANDSを入力します。
- 2. 発振校正値バイト読み出し移行命令(10①参照)を使用し、発振校正値バイト読み出しを許可します。
- 3. アトンス設定命令(10<sup>2</sup>)参照)を使用し、読み出しアドンス\$00を設定します。
- 4. データ読み出し命令(103)参照)を使用し、発振校正値バイを読み出します。

(訳注)発振校正値バイトは4バイトですので上記説明は不適切です。識票バイトと同様な手法が予測されます(未確認)。

# 電気的特性

## 絶対最大定格 (警告)

| 動作温度 ・・・・・・・・・・・ -55℃ ~                     | +125℃   |
|---------------------------------------------|---------|
| 保存温度 ・・・・・・・・・・・・ -65℃ ~                    | +150°C  |
| RESETを除くピン許容電圧 ・・・・・・・・-0.5V ~ VC           | C+0.5V  |
| RESETt°ン許容電圧 ・・・・・・・・・・ −0.5V ~             | +13.0V  |
| 最大動作電圧 ・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ | • 6.0V  |
| 入出力ピン出力電流・・・・・・・・・・・・・・・・・・・・・              | 40.0 mA |
| 消費電流 •• 200.0 mA(PDIP), 400.0 mA(TQFP•QFN   | /MLF)   |

## (警告)

絶対最大定格を超える負担はデバイスに定常的な損傷を与えます。 絶対最大定格は負担の定格を示すためだけのもので、この値また は、この仕様書の動作特性で示された値を超える条件で動作する ことを示すものではありません。長時間の最大定格での使用はデバイスの信頼性を損なう場合があります。

## DC特性

TA=-40℃~85℃, VCC=2.7V~5.5V (特記事項を除く)

| シンホ゛ル                         | 項目                  |            | 条件                | Min                  | Тур  | Max                  | 単位     |
|-------------------------------|---------------------|------------|-------------------|----------------------|------|----------------------|--------|
| VIL                           | Lowレベル入力電圧          |            | XTAL1,RESETを除く    | -0.5                 |      | 0.2VCC ( <b>注1</b> ) |        |
| V <sub>IL1</sub>              | Lowレベル入力電圧          |            | XTAL1             | -0.5                 |      | 0.1VCC ( <b>注1</b> ) |        |
| V <sub>I</sub> L <sub>2</sub> | Lowレヘブル入力電圧         |            | RESET             | -0.5                 |      | 0.2VCC ( <b>注1</b> ) |        |
| Vih                           | Highレベル入力電圧         |            | XTAL1,RESETを除く    | 0.6VCC ( <b>注2</b> ) |      | VCC+0.5              |        |
| VIH1                          | Highレベル入力電圧         |            | XTAL1             | 0.7VCC ( <b>注2</b> ) |      | VCC+0.5              | V      |
| V <sub>IH2</sub>              | Highレベル入力電圧         |            | RESET             | 0.9VCC ( <b>注2</b> ) |      | VCC+0.5              | V      |
| Vol                           | Lレベル出力電圧            | (注3)       | IOL=20mA, VCC=5V  |                      |      | 0.7                  |        |
| VOL                           | (ポートA,B,C,D)        | (注5)       | IOL=10mA, VCC=3V  |                      |      | 0.5                  |        |
| Vон                           | Hレベル出力電圧            | (注4)       | IOH=-20mA, VCC=5V | 4.2                  |      |                      |        |
| νОп                           | (ポートA,B,C,D)        |            | IOH=-10mA, VCC=3V | 2.2                  |      |                      |        |
| IIL                           | I/OビンLowレベル入力漏れ電流   |            | VCC=5.5V (絶対値)    |                      |      | 1                    | μΑ     |
| IIH                           | I/OビンHighレベル入力源     |            | 確実なH/L範囲          |                      |      | 1                    | μΛ     |
| RRST                          | RESETピン プルアップ抵抗     | ī          |                   | 30                   |      | 60                   | kΩ     |
| Rpu                           | I/Oピン プルアップ抵抗       |            |                   | 20                   |      | 50                   | 17.52  |
|                               |                     | ATmega32L  | VCC=3V, 1MHz      |                      | 1.1  |                      |        |
|                               | 活動動作消費電流            | TTIMEguozE | VCC=3V, 4MHz      |                      | 3.8  | 5                    |        |
|                               |                     | ATmega32   | VCC=5V, 8MHz      |                      | 12   | 15                   | mA     |
| ICC                           |                     | ATmega32L  | VCC=3V, 1MHz      |                      | 0.35 |                      | 1112 1 |
| 100                           | アイル動作消費電流           |            | VCC=3V, 4MHz      |                      | 1.2  | 2.5                  |        |
|                               |                     | ATmega32   | VCC=5V, 8MHz      |                      | 5.5  | 8                    |        |
|                               | ハプワーダヴン動作消費電流 (注5)  |            | VCC=3V, WDT許可     |                      | <10  | 20                   | μΑ     |
|                               |                     |            | VCC=3V, WDT禁止     |                      | <1   | 10                   | μιι    |
|                               | アナログ比較器入力オフセ        |            | VCC=5V, Vin=VCC/2 |                      |      | 40                   | mV     |
| IACLK                         | アナログ比較器入力漏れ         | 電流         |                   | -50                  |      | 50                   | nA     |
| †ACPD                         | アナログ比較器伝播遅延         | 時間         | VCC=2.7V          |                      | 750  |                      | ns     |
| ACPD                          | tacpp アナログ比較器伝播遅延時間 |            | VCC=4.0V          |                      | 500  |                      | 110    |

注1: Lowレベルの認識が保証される最高電圧です。 注2: Highレベルの認識が保証される最低電圧です。

(注3)~(注5)は次頁を参照してください。





注3: 各I/Oポートは安定状態(非過渡時)に於いて検査条件(VCC=5Vで20mA、VCC=3Vで10mA)よりも多くのシンク電流を流すことが できますが、次の条件を厳守しなければなりません。

**PDIP** 

- ① 全ポートのIOLの合計が200mAを超えるべきではありません。
- ② ポートA0~A7のIOLの合計が100mAを超えるべきではありません。
- ③ ポートB0~B7、C0~C7、D0~D7とXTAL2のIOLの合計が100mAを超えるべきではありません。

TQFP•QFN/MLF

- ① 全ポートのIOLの合計が400mAを超えるべきではありません。
- ② ポートA0~A7のIOLの合計が100mAを超えるべきではありません。
- ③ ポートB0~B3のIOLの合計が100mAを超えるべきではありません。
- ポートB4~B7、D0~D2とXTAL2のIOLの合計が100mAを超えるべきではありません。
- ⑤ ポートD3~D7のIOLの合計が100mAを超えるべきではありません。
- ⑥ ポートC0~C7のIOLの合計が100mAを超えるべきではありません。

IOLが検査条件を超える場合、VOLも仕様書での値を超えます。表の検査条件よりも大きなシンク電流を流すことは保証されま せん。

<mark>注4</mark>: 各I/Oポートは安定状態(非過渡時)に於いて検査条件(VCC=5Vで20mA、VCC=3Vで10mA)よりも多くのソース電流を流すことが できますが、次の条件を厳守しなければなりません。

- ① 全ポートのIOHの合計が200mAを超えるべきではありません。
- ② ポートA0~A7のIOHの合計が100mAを超えるべきではありません。
- ③ ポートB0~B7、C0~C7、D0~D7とXTAL2のIOHの合計が100mAを超えるべきではありません。

- TQFP・QFN/MLF ① 全ポートのIOHの合計が400mAを超えるべきではありません。
  - ② ポートA0~A7のIOHの合計が100mAを超えるべきではありません。
  - ③ ポートB0~B3のIOHの合計が100mAを超えるべきではありません。
  - 本ートB4~B7、D0~D2とXTAL2のIOHの合計が100mAを超えるべきではありません。
  - ⑤ ポートD3~D7のIOHの合計が100mAを超えるべきではありません。
  - ⑥ ポートC0~C7のIOHの合計が100mAを超えるべきではありません。

IOHが検査条件を超える場合、VOHも仕様書での値を超えます。表の検査条件よりも大きなソース電流を流すことは保証されま せん。

注5: パワーダウン動作に対する最小電源電圧(VCC)は2.5Vです。

### 外部クロック特性



### 表117. 外部クロック特性

| シンホール        | 項目            | VCC=2. | 7 <b>~</b> 5.5∨ | VCC=4. | 5 <b>~</b> 5.5∨ | 単位   |  |
|--------------|---------------|--------|-----------------|--------|-----------------|------|--|
| シンボル         | <b>- 現日</b>   | Min    | Max             | Min    | Max             | - 単位 |  |
| $1/t_{CLCL}$ | クロック周波数       | 0      | 8               | 0      | 16              | MHz  |  |
| tclcl        | クロック周期        | 125    |                 | 62.5   |                 |      |  |
| tchcx        | Highレヘール時間    | 50     |                 | 25     |                 | ns   |  |
| tclcx        | Lowレヘブル時間     | 50     |                 | 25     |                 |      |  |
| tclch        | 上昇時間          |        | 1.6             |        | 0.5             |      |  |
| tchcl        | 下降時間          |        | 1.6             |        | 0.5             | μs   |  |
| ⊿tclcl       | 隣接クロック周期間の変化率 |        | 2               |        | 2               | %    |  |

注: 詳細については19頁の「外部クロック信号」を参照してください。

### 表118. 代表的な外部RC発振周波数(VCC=5V)

| 周波数 f  | 抵抗 R (kΩ) | 容量 C (pF) |
|--------|-----------|-----------|
| 650kHz | 33        | 22        |
| 2.0MHz | 10        | 22        |

ン容量を含みます。これは外囲器形状や基板配置で変化します。

# 2線直列インターフェース特性

表119.は2線直列バスに接続した装置に対する必要条件を記述します。ATmega32の2線直列インターフェースは記載条件下で、これらの必要条件を越えるか、または合致します。



| シンホ゛ル               | 項目                                              | 条件                                                                                               | Min                        | Max         | 単位   |  |
|---------------------|-------------------------------------------------|--------------------------------------------------------------------------------------------------|----------------------------|-------------|------|--|
| VIL                 | Lowレベル入力電圧                                      | 7777                                                                                             | -0.5                       | 0.3VCC      |      |  |
| VIH                 | Highレベル入力電圧                                     |                                                                                                  | 0.7VCC                     | VCC+0.5     |      |  |
| Vhys 1              | シュミット トリカ・入力ヒステリシス電圧                            |                                                                                                  | <b>2</b> 0.05 VCC          |             | V    |  |
| Vol 1               | Lowレベル出力電圧                                      | IOL=3mA                                                                                          | 0                          | 0.4         |      |  |
| t <sub>r</sub> 1    | 出力上昇時間(VILmin→VIHmax)                           |                                                                                                  | <b>2</b> 20+0.1Cb <b>3</b> | 300         |      |  |
| tof 1               | 出力下降時間(V <sub>IHmin</sub> →V <sub>ILmax</sub> ) | 10pF <cb<400pf 3<="" td=""><td><b>2</b> 20+0.1Cb <b>3</b></td><td>250</td><td>ns</td></cb<400pf> | <b>2</b> 20+0.1Cb <b>3</b> | 250         | ns   |  |
| t <sub>SP</sub> ①   | 入力パルス最小幅(尖頭消去濾波)                                |                                                                                                  | 0                          | <b>2</b> 50 |      |  |
| Ii                  | 入力電流(ピン単位)                                      | 0.1VCC <vi<0.9vcc< td=""><td>-10</td><td>10</td><td>μА</td></vi<0.9vcc<>                         | -10                        | 10          | μА   |  |
| Ci ①                | ピン入力容量                                          |                                                                                                  |                            | 10          | pF   |  |
| $f_{ m SCL}$        | SCLクロック周波数 ④⑤                                   | $f_{\rm CK}$ >max(16 $f_{\rm SCL}$ ,250kHz)                                                      | 0                          | 400         | kHz  |  |
| Rp                  | プルアップ抵抗値                                        | $f_{\text{SCL}} \leq 100 \text{kHz}$                                                             | (VCC-0.4V)/3mA             | 1000ns/Cb   | Ω    |  |
| Νр                  | / ル/ツ/ 投がLile                                   | $f_{\rm SCL} > 100 {\rm kHz}$                                                                    | (VCC-0.4V)/3mA             | 300ns/Cb    | 52   |  |
| turb oma            | (再送)開始条件保持時間                                    | $f_{\text{SCL}} \leq 100 \text{kHz}$                                                             | 4.0                        |             |      |  |
| t <sub>HD:STA</sub> | (丹达)開始未件体行時间                                    | $f_{\rm SCL} > 100 {\rm kHz}$                                                                    | 0.6                        |             |      |  |
| tLOW                | SCLクロックLowレベル時間                                 | $f_{\rm SCL} \leq 100 \text{kHz}$                                                                | 4.7                        |             |      |  |
| rLOW                | SCL7ロックLOWP・、ル時间                                | $f_{\rm SCL} > 100 {\rm kHz}$                                                                    | 1.3                        |             |      |  |
| turou               | SCLクロックHighレヘブル時間                               | $f_{\rm SCL} \leq 100 \text{kHz}$                                                                | 4.0                        |             | ,,,, |  |
| tHIGH               | SCE7 ロック! [igitv.、/wi44]自]                      | $f_{\rm SCL} > 100 {\rm kHz}$                                                                    | 0.6                        |             | μs   |  |
| tsu:sta             | 再送開始条件セットアップ時間                                  | $f_{\rm SCL} \leq 100 \text{kHz}$                                                                | 4.7                        |             |      |  |
| ιδU:STA             | 丹达州如来什的 97 时间                                   | $f_{\rm SCL} > 100 {\rm kHz}$                                                                    | 0.6                        |             |      |  |
| t <sub>HD:DAT</sub> | データ保持時間                                         | $f_{\text{SCL}} \leq 100 \text{kHz}$                                                             | 0                          | 3.45        |      |  |
| LHD:DAT             | / /                                             | $f_{\rm SCL} > 100 {\rm kHz}$                                                                    | 0                          | 0.9         |      |  |
| tournam             | テ゛ータ セットアップ・時間                                  | $f_{\text{SCL}} \leq 100 \text{kHz}$                                                             | 250                        |             | ne   |  |
| tsu:DAT             | / / ピソ[7] ソノ [5][日]                             | $f_{\rm SCL} > 100 {\rm kHz}$                                                                    | 100                        |             | ns   |  |
| tsu:sto             | 停止条件セットアップ時間                                    | $f_{\rm SCL} \leq 100 \text{kHz}$                                                                | 4.0                        |             |      |  |
| 180:810             |                                                 | $f_{\rm SCL} > 100 {\rm kHz}$                                                                    | 0.6                        |             |      |  |
| torio               | 停止条件→開始条件間バス開放時間                                | f <sub>SCL</sub> ≤100kHz                                                                         | 4.7                        |             | μs   |  |
| tBUF                |                                                 | $f_{\rm SCL} > 100 {\rm kHz}$                                                                    | 1.3                        |             |      |  |

- ① ATmega32で、この項目は特性が記載されていますが、100%検査はされていません。
- ② fSCL>100kHzについてのみ必要とされます。
- 3 Cbは1つのバス信号線の容量(pF)です。
- ④ fckはCPU(システム)クロック周波数です。
- ⑤ この必要条件はATmega32の全ての2線直列インターフェース動作に適用します。2線直列バスに接続した他の装置は一般的なfscl 必要条件に従うことだけを必要とします。





## SPIタイミング特性





### 表120. SPI タイミング特性

|    | SPI タイミンク 特性       | #1 /L 1# Dil |                  | _                   |     | 22/ LL |
|----|--------------------|--------------|------------------|---------------------|-----|--------|
| 番号 | 項目                 | 動作種別         | Min              | Тур                 | Max | 単位     |
| 1  | SCK周期              | 主装置          |                  | 表58.参照              |     |        |
| 2  | SCK High/Low期間     | 主装置          |                  | 50%デューティ比           |     |        |
| 3  | SCK上昇/下降時間         | 主装置          |                  | 3.6                 |     |        |
| 4  | 入力データ セットアップ時間     | 主装置          |                  | 10                  |     |        |
| 5  | 入力データ 保持時間         | 主装置          |                  | 10                  |     |        |
| 6  | 出力からSCK変移時間        | 主装置          |                  | 0.5t <sub>SCK</sub> |     | ns     |
| 7  | SCKからの出力遅延時間       | 主装置          |                  | 10                  |     |        |
| 8  | SCKからのHigh出力時間     | 主装置          |                  | 10                  |     |        |
| 9  | SS↓からの出力遅延時間       | 従装置          |                  | 15                  |     |        |
| 10 | SCK周期              | 従装置          | 4tcK             |                     |     |        |
| 11 | SCK High/Low期間 (注) | 従装置          | 2t <sub>CK</sub> |                     |     |        |
| 12 | SCK上昇/下降時間         | 従装置          |                  |                     | 1.6 | μs     |
| 13 | 入力データ セットアップ。時間    | 従装置          | 10               |                     |     |        |
| 14 | 入力データ 保持時間         | 従装置          | 10               |                     |     |        |
| 15 | SCKからの出力遅延時間       | 従装置          |                  | 15                  |     | ne     |
| 16 | SCKからのSS↑遅延時間      | 従装置          | 20               |                     |     | ns     |
| 17 | SS↑からの出力Hi-Z遅延時間   | 従装置          |                  | 10                  |     |        |
| 18 | SS↓からのSCK遅延時間      | 従装置          | 2t <sub>CK</sub> |                     |     |        |

注: SPIプログラミングでの最小SCK High/Low期間は、2tCLCL(tCK<12MHz)、3tCLCL(tCK≥12MHz)です。

# A/D変換器特性

表121. A/D変換特件

| シンホ゛ル                      | 項目                    | 条件               |                         | Min               | Тур  | Max                  | 単位         |
|----------------------------|-----------------------|------------------|-------------------------|-------------------|------|----------------------|------------|
|                            | 分解能                   |                  |                         |                   | 10   |                      | ピット        |
|                            | 絶対精度                  | 変換クロック=2         | 00kHz                   |                   | 1.5  |                      |            |
|                            | (INL,DNL,利得,          | VCC=4V 変換クロック=1  | MHz                     |                   | 3    |                      |            |
|                            | オフセット,量子化 雑音低減        |                  | 00kHz                   |                   | 1.5  |                      |            |
| シ<br>シ                     | 誤差を含む)動作              | 変換クロック=1         |                         |                   | 3    |                      |            |
| グル                         | 積分性非直線誤差(INL)         | 2 3 2 2 2        |                         |                   | 0.75 |                      | LSB        |
|                            | 微分性非直線誤差(DNL)         | VCC=4V           |                         |                   | 0.25 |                      |            |
| ·                          | オフセット(セロ)誤差           | VREF=4V          |                         |                   | 0.75 |                      |            |
| ドーフ                        | 利得誤差                  | 変換クロック=200kHz    |                         |                   | 0.75 |                      |            |
| h h                        | 変換クロック周波数             |                  |                         | 50                |      | 1000                 | kHz        |
| エンド入<br>カ変<br>楽            | 変換時間                  | 連続変換動作           |                         | 13                |      | 260                  | μS         |
| ツ<br>VREF                  |                       |                  |                         | 2.0               |      | AVCC                 |            |
| VIN                        | 入力電圧                  |                  |                         | GND               |      | VREF                 | V          |
| - 111                      | A/D変換出力               |                  |                         | 0                 |      | 1023                 | LSB        |
|                            | 入力周波数帯域               |                  |                         | Ů                 | 38.5 | 1020                 | kHz        |
|                            | 7 (7 ) 7 10 30 11 (30 |                  | ×1                      |                   | 00.0 | 10                   | IXI IZ     |
|                            | 分解能                   |                  | $\times 10$             |                   |      | 10                   | ー<br>ヒ゛ット  |
|                            | )) // fric            |                  | ×200                    |                   |      | 10                   |            |
|                            |                       |                  | ×1                      |                   | 17   | 10                   |            |
|                            | 絶対精度                  |                  | $\times 10$             |                   | 16   |                      |            |
|                            | (オフセット,利得誤差校正後)       |                  | ×200                    |                   | 7    |                      |            |
|                            |                       |                  | ×1                      |                   | 0.75 |                      |            |
|                            | 積分性非直線誤差(INL)         |                  | $\times 10$             |                   | 0.75 |                      | LSB        |
|                            | 作列工作巴/欧哥/E(INL)       | VCC=5V           | ×200                    |                   | 2    |                      | LOD        |
| 差                          |                       | VREF=4V          | ×1                      |                   | 1    |                      | %          |
| 差<br>動<br>入<br>力<br>変<br>換 | オフセット(セ゛ロ)誤差          | 変換クロック=50~200kHz | $\times 10$             |                   | 1.5  |                      |            |
| <u>۸</u>                   | オノビット(ビロ)設定           |                  |                         |                   | 4.5  |                      |            |
| 変                          |                       |                  | $\times 200$ $\times 1$ |                   |      |                      |            |
| 奐                          | 机油和类                  |                  |                         |                   | 1.6  |                      |            |
|                            | 利得誤差                  |                  | ×10                     |                   | 1.5  |                      |            |
|                            | 変換クロック周波数             |                  | ×200                    | FO                | 0.2  | 200                  | 1-1 1-     |
|                            |                       |                  |                         | 50                |      | 200                  | kHz        |
| Vees                       | 変換時間                  |                  |                         | 65                |      | 260                  | μS         |
| VREF                       |                       |                  |                         | 2.0               |      | AVCC-0.5             | <b>3</b> 7 |
| VIN                        | 入力電圧                  |                  |                         | GND<br>VDER /手I/相 |      | AVCC                 | V          |
| VDIFF                      |                       |                  |                         | -VREF/利得          |      | VREF/利得              | LOD        |
|                            | A/D変換出力               |                  |                         | -511              |      | 511                  | LSB        |
| ATTO                       | 入力周波数帯域               |                  |                         | Mag a g(St)       | 4    | NGC: 0.5(2)          | kHz        |
| AVCC                       |                       |                  |                         | VCC-0.3(注1)       | 0.50 | VCC+0.3( <b>注2</b> ) | V          |
| 共 VINT<br>通 RREF           |                       |                  |                         | 2.3               | 2.56 | 2.7                  | 1.0        |
|                            |                       |                  |                         |                   | 32   |                      | kΩ         |
| RAIN                       | アナログ入力インピーダンス         |                  |                         |                   | 100  |                      | ΜΩ         |

**注1**: AVCCの最小値は2.7Vです。 **注2**: AVCCの最大値は5.5Vです。

(訳注) 原書の表121.と表122.は表121.として統合しました。





## 代表特性

以下の図は代表的な特性を示します。これらの図は製造中に検査されていません。全ての消費電流測定は全I/Oピンを入力として設定した内部プルアップ許可で行われています。電源幅振幅の方形波発振器がクロック源として使用されています。

パワーダウン動作での消費電力はクロック選択と無関係です。

消費電流は動作電圧、動作周波数、I/Oピンの負荷、I/Oピンの切り替え速度、命令実行、周囲温度のような様々な要素の関数です。 支配的な要素は動作電圧と動作周波数です。

容量性負荷のピンの引き込み電流は(1つのピンに対して) CL(負荷容量)×VCC(動作電圧)×f(I/Ot゚ンの平均切り替え周波数) として推測できます。

デバイスは検査範囲よりも高い周波数特性を示します。デバイスは注文番号が示す周波数よりも高い周波数での機能特性を保証されません。

ウォッチドック タイマ許可のパワーダウン動作での消費電流とウォッチドック タイマ禁止のパワーダウン動作での消費電流間の違いは、ウォッチドッグ タイマによって引き込んだ(消費した)差電流を表します。

## 活動動作消費電流

















## アイドル動作消費電流

















## パワーダウン動作消費電流





## パワーセーブ動作消費電流



## スタンバイ動作消費電流

























## ピン プルアップ









## ピン駆動能力













## ピン 閾値とヒステリシス

















## 低電圧検出器(BOD)閾値とアナログ比較器オフセット







## 内部発振器周波数







































## 周辺機能部消費電流











## リセット消費電流とリセットパルス幅











# レジスタ要約

| アト・レス                      | レジスタ略称         | ヒ゛ット7          | じット6          | <b>ビット</b> 5   | じット4                       | <b>ビット3</b>                           | じット2                                  | じット1          | ビット0          | 頁                |
|----------------------------|----------------|----------------|---------------|----------------|----------------------------|---------------------------------------|---------------------------------------|---------------|---------------|------------------|
| \$3F (\$5F)                | SREG           | I              | T             | Н              | S                          | V                                     | N                                     | Z             | С             | 7                |
| \$3E (\$5E)                | SPH            | -              | _             | -              | -                          | SP11                                  | SP10                                  | SP9           | SP8           | 8                |
| \$3D (\$5D)                | SPL            | SP7            | SP6           | SP5            | SP4                        | SP3                                   | SP2                                   | SP1           | SP0           |                  |
| \$3C (\$5C)                | OCR0           | T) 1777.4      | T) I'M'O      | 13.750         | タイマ/カウンタ(                  | 比較レジスタ                                |                                       | W 10.D1       | W.C.D.        | 56               |
| \$3B (\$5B)                | GICR           | INT1           | INTO          | INT2           | _                          | _                                     | -                                     | IVSEL         | IVCE          | 46,31            |
| \$3A (\$5A)                | GIFR           | INTF1          | INTF0         | INTF2          | -<br>OCIE14                | - OCUEAR                              | TOID1                                 | -<br>-        | -<br>TOID0    | 46               |
| \$39 (\$59)                | TIMSK<br>TIFR  | OCIE2<br>OCF2  | TOIE2<br>TOV2 | TICIE1<br>ICF1 | OCIE1A<br>OCF1A            | OCE1B                                 | TOIE1<br>TOV1                         | OCIE0<br>OCF0 | TOIE0<br>TOV0 | 89,78,57         |
| \$38 (\$58)                |                |                |               | ICF1           | RWWSRE                     | OCF1B                                 | PGWRT                                 |               |               | 89,78,57         |
| \$37 (\$57)<br>\$36 (\$56) | SPMCR<br>TWCR  | SPMIE<br>TWINT | RWWSB<br>TWEA | TWSTA          | TWSTO                      | BLBSET<br>TWWC                        | TWEN                                  | PGERS         | SPMEN<br>TWIE | 164<br>121       |
| \$35 (\$55)                | MCUCR          | SE             | SM2           | SM1            | SM0                        | ISC11                                 | ISC10                                 | ISC01         | ISC00         | 20,45            |
| \$34 (\$54)                | MCUCSR         | JTD            | ISC2          | - SWII         | JTRF                       | WDRF                                  | BORF                                  | EXTRF         | PORF          | 153,45,25        |
| \$33 (\$53)                | TCCR0          | FOC0           | WGM00         | COM01          | COM00                      | WGM01                                 | CS02                                  | CS01          | CS00          | 55               |
| \$32 (\$52)                | TCNT0          | 1000           | WGMOO         | COMO           |                            | カウンタ0                                 | C502                                  | C501          | C 500         | 56               |
|                            | OSCCAL         |                | <del> </del>  | 内蔵             | RC発振器多                     |                                       | シブスタ                                  | <del></del>   | <del></del>   | 19               |
| \$31 (\$51)                | OCDR           |                | 1             | 1 3/15/4       | 内蔵デバ                       | ック・レシェスタ                              | 1                                     | -             |               | 149              |
| \$30 (\$50)                | SFIOR          | ADTS2          | ADTS1         | ADTS0          | -                          | ACME                                  | PUD                                   | PSR2          | PSR10         | 146,136,36,92,59 |
| \$2F (\$4F)                | TCCR1A         | COM1A1         | COM1A0        | COM1B1         | COM1B0                     | FOC1A                                 | FOC1B                                 | WGM11         | WGM10         | 74               |
| \$2E (\$4E)                | TCCR1B         | ICNC1          | ICES1         | -              | WGM13                      | WGM12                                 | CS12                                  | CS11          | CS10          | 76               |
| \$2D (\$4D)                | TCNT1H         |                |               |                | タイマ/カウンタ                   | 1上位バイト                                |                                       |               |               |                  |
| \$2C (\$4C)                | TCNT1L         |                |               |                | タイマ/カウンタ                   | 1 下位バイト                               |                                       |               |               | 76               |
| \$2B (\$4B)                | OCR1AH         |                |               |                | カウンタ1 比較                   |                                       |                                       |               |               | 77               |
| \$2A (\$4A)                | OCR1AL         |                | ,             | タイマ/           | カウンタ1 比較                   | Aレシブスタ下位                              | なべか                                   |               |               | 11               |
| \$29 (\$49)                | OCR1BH         |                |               |                |                            | Bレシブスタ上位                              |                                       |               |               | 77               |
| \$28 (\$48)                | OCR1BL         |                |               |                | カウンタ1 比較                   |                                       |                                       |               |               | 11               |
| \$27 (\$47)                | ICR1H          |                |               |                | /カウンタ1 捕豕                  |                                       |                                       |               |               | 77               |
| \$26 (\$46)                | ICR1L          |                |               |                | /カウンタ1 捕豕                  |                                       |                                       |               |               |                  |
| \$25 (\$45)                | TCCR2          | FOC2           | WGM20         | COM21          | COM20                      | WGM21                                 | CS22                                  | CS21          | CS20          | 87               |
| \$24 (\$44)                | TCNT2          |                | 1             | <b>.</b>       |                            | カウンタ2                                 | 1                                     |               |               | 88               |
| \$23 (\$43)                | OCR2           |                |               |                | タイマ/カウンタ2                  | 比較レジスタ                                |                                       |               |               | 88               |
| \$22 (\$42)                | ASSR           | -              | _             | _              | -                          | AS2                                   | TCN2UB                                | OCR2UB        | TCR2UB        | 90               |
| \$21 (\$41)                | WDTCR          | -              | -             | _              | WDTOE                      | WDE                                   | WDP2                                  | WDP1          | WDP0          | 26               |
| \$20 (\$40)                | UBRRH          | URSEL          | LIMCEL        | - LIDV41       | - LIDMO                    |                                       | ドーレート レシン                             |               |               | 113              |
|                            | UCSRC          | URSEL          | UMSEL         | UPM1           | UPM0                       | USBS                                  | UCSZ1                                 | UCSZ0         | UCPOL         | 112              |
| \$1F (\$3F)<br>\$1E (\$3E) | EEARH<br>EEARL | _              | _             | EEDDOM"        | <del>_</del><br>アトレス レシ スタ | 一                                     | = = = = = = = = = = = = = = = = = = = | EEAR9         | EEAR8         | 12               |
| \$1D (\$3D)                | EEDR           |                | <del></del>   | EEPROM         |                            | ・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ | EEAR(~0)                              | <del></del>   | <del></del>   | 12               |
| \$1C (\$3C)                | EECR           | _              | _             | _              | EEFROM/                    | EERIE                                 | EEMWE                                 | EEWE          | EERE          | 12               |
| \$1B (\$3B)                | PORTA          | PORTA7         | PORTA6        | PORTA5         | PORTA4                     | PORTA3                                | PORTA2                                | PORTA1        | PORTA0        | 43               |
| \$1A (\$3A)                | DDRA           | DDA7           | DDA6          | DDA5           | DDA4                       | DDA3                                  | DDA2                                  | DDA1          | DDA0          | 43               |
| \$19 (\$39)                | PINA           | PINA7          | PINA6         | PINA5          | PINA4                      | PINA3                                 | PINA2                                 | PINA1         | PINA0         | 43               |
| \$18 (\$38)                | PORTB          | PORTB7         | PORTB6        | PORTB5         | PORTB4                     | PORTB3                                | PORTB2                                | PORTB1        | PORTB0        | 43               |
| \$17 (\$37)                | DDRB           | DDB7           | DDB6          | DDB5           | DDB4                       | DDB3                                  | DDB2                                  | DDB1          | DDB0          | 43               |
| \$16 (\$36)                | PINB           | PINB7          | PINB6         | PINB5          | PINB4                      | PINB3                                 | PINB2                                 | PINB1         | PINB0         | 43               |
| \$15 (\$35)                | PORTC          | PORTC7         | PORTC6        | PORTC5         | PORTC4                     | PORTC3                                | PORTC2                                | PORTC1        | PORTC0        | 43               |
| \$14 (\$34)                | DDRC           | DDC7           | DDC6          | DDC5           | DDC4                       | DDC3                                  | DDC2                                  | DDC1          | DDC0          | 43               |
| \$13 (\$33)                | PINC           | PINC7          | PINC6         | PINC5          | PINC4                      | PINC3                                 | PINC2                                 | PINC1         | PINC0         | 43               |
| \$12 (\$32)                | PORTD          | PORTD7         | PORTD6        | PORTD5         | PORTD4                     | PORTD3                                | PORTD2                                | PORTD1        | PORTD0        | 44               |
| \$11 (\$31)                | DDRD           | DDD7           | DDD6          | DDD5           | DDD4                       | DDD3                                  | DDD2                                  | DDD1          | DDD0          | 44               |
| \$10 (\$30)                | PIND           | PIND7          | PIND6         | PIND5          | PIND4                      | PIND3                                 | PIND2                                 | PIND1         | PIND0         | 44               |
| \$0F (\$2F)                | SPDR           |                |               |                | SPI デー                     | タレジスタ                                 |                                       |               |               | 96               |
| \$0E (\$2E)                | SPSR           | SPIF           | WCOL          | -              | -                          | -                                     | -                                     | -             | SPI2X         | 96               |
| \$0D (\$2D)                | SPCR           | SPIE           | SPE           | DORD           | MSTR                       | CPOL                                  | CPHA                                  | SPR1          | SPR0          | 95               |
| \$0C (\$2C)                | UDR            |                | 1             |                | USARTテ゛                    |                                       |                                       | <b>-</b>      |               | 111              |
| \$0B (\$2B)                | UCSRA          | RXC            | TXC           | UDRE           | FE                         | DOR                                   | PE                                    | U2X           | MPCM          | 111              |
| \$0A (\$2A)                | UCSRB          | RXCIE          | TXCIE         | UDRIE          | RXEN                       | TXEN                                  | UCSZ2                                 | RXB8          | TXB8          | 112              |
| \$09 (\$29)                | UBRRL          | 1.00           | 1.65.6        |                | ーレート レシ・スタ                 |                                       |                                       | 1.070         | 1.070         | 113              |
| \$08 (\$28)                | ACSR           | ACD            | ACBG          | ACO            | ACI                        | ACIE                                  | ACIC                                  | ACIS1         | ACIS0         | 135              |
| \$07 (\$27)                | ADMUX          | REFS1          | REFS0         | ADLAR          | MUX4                       | MUX3                                  | MUX2                                  | MUX1          | MUX0          | 144              |
| \$06 (\$26)                | ADCH           | ADEN           | ADSC          | ADATE          | ADIF                       | ADIE                                  | ADPS2                                 | ADPS1         | ADPS0         | 145              |
| \$05 (\$25)                | ADCI           |                |               |                | な上位バイト                     |                                       |                                       |               |               | 146              |
| \$04 (\$24)                | ADCL           |                | + A/          |                | な下位バイト                     |                                       |                                       | (0)           |               |                  |
| \$03 (\$23)<br>\$02 (\$22) | TWDR           | TWAC           | TWA           |                | 直列インターフェ                   |                                       |                                       | TWAO          | TWCCE         | 122              |
| \$02 (\$22)                | TWAR           | TWA6           | TWA5          | TWA4           | TWA3                       | TWA2                                  | TWA1                                  | TWA0          | TWGCE         | 122              |
| \$01 (\$21)<br>\$00 (\$20) | TWSR<br>TWBR   | TWS7           | TWS6          | TWS5           | TWS4<br>列インターフェー           | TWS3                                  | パブカ                                   | TWPS1         | TWPS0         | 122              |
| φυυ (φΖυ)                  | MON            |                |               | 乙脒坦            | シリイングーノエー                  | ハレが歴及                                 | V / //                                |               |               | 121              |

注: 将来のデバイスとの互換性のため、予約ビットへ書き込む場合は0を書くべきです。予約アドレスへは決して書くべきではありません。いくつかの 状態ビットは1の書き込みでも解除(0)できます。CBIとSBI命令はI/Oレジスタを読んで対応ビットを設定して書き戻すので、そのビットを解除(0)しま す。これらの命令は\$00~\$1FのI/Oレジスタのみ操作できます。OCDENヒュース、が非プログラム(1)の場合、常にOSCCALレジスタがアクセスされます。 OCDRの使用法はデバッカがの資料を参照してください。UBRRHとUCSRCレジスタのアクセスについてはUSARTを参照してください。





# **命令要約** (1/2)

| ニーモニック | オペラント゛ | 意味                       | 動作                                                         | フラグ                            | クロック  |
|--------|--------|--------------------------|------------------------------------------------------------|--------------------------------|-------|
|        |        |                          | 里演算命令                                                      |                                |       |
| ADD    | Rd,Rr  | 汎用レシブスタ間の加算              | Rd ← Rd + Rr                                               | I,T,H,S,V,N,Z,C                | 1     |
| ADC    | Rd,Rr  | キャリーを含めた汎用レジスタ間の加算       | $Rd \leftarrow Rd + Rr + C$                                | I,T,H,S,V,N,Z,C                | 1     |
| ADIW   | Rd,K6  | 即値の語(ワード)長加算             | RdH:RdL ← RdH:RdL + K6                                     | I,T,H,S,V,N,Z,C                | 2     |
| SUB    | Rd,Rr  | 汎用レジスタ間の減算               | Rd ← Rd – Rr                                               | I,T,H,S,V,N,Z,C                | 1     |
| SUBI   | Rd,K   | 汎用レジスタから即値の減算            | Rd ← Rd − K                                                | I,T,H,S,V,N,Z,C                | 1     |
| SBIW   | Rd,K6  | 即値の語(ワード)長減算             | RdH:RdL ← RdH:RdL - K6                                     | I,T,H,S,V,N,Z,C                | 2     |
| SBC    | Rd,Rr  | キャリーを含めた汎用レジスタ間の減算       | $Rd \leftarrow Rd - Rr - C$                                | I,T,H,S,V,N,Z,C                | 1     |
| SBCI   | Rd,K   | 汎用レジスタからキャリーと即値の減算       | $Rd \leftarrow Rd - K - C$                                 | I,T,H,S,V,N,Z,C                | 1     |
| AND    | Rd,Rr  | 汎用レシブスタ間の論理積(AND)        | Rd ← Rd AND Rr                                             | I,T,H, <mark>S,0,N,Z</mark> ,C | 1     |
| ANDI   | Rd,K   | 汎用レジスタと即値の論理積(AND)       | Rd ← Rd AND K                                              | I,T,H, <mark>S,0,N,Z</mark> ,C | 1     |
| OR     | Rd,Rr  | 汎用レシブスタ間の論理和(OR)         | Rd ← Rd OR Rr                                              | I,T,H, <mark>S,0,N,Z,</mark> C | 1     |
| ORI    | Rd,K   | 汎用レジスタと即値の論理和(OR)        | Rd ← Rd OR K                                               | I,T,H, <mark>S,0,N,Z</mark> ,C | 1     |
| EOR    | Rd,Rr  | 汎用レジスタ間の排他的論理和(Ex-OR)    | Rd ← Rd EOR Rr                                             | I,T,H, <mark>S,0,N,Z</mark> ,C | 1     |
| COM    | Rd     | 1の補数(論理反転)               | Rd ← \$FF - Rd                                             | $I,T,H,S,0,N,Z,\mathbb{C}$     | 1     |
| NEG    | Rd     | 2の補数                     | Rd ← \$00 - Rd                                             | I,T,H,S,V,N,Z,C                | 1     |
| SBR    | Rd,K   | 汎用レシブスタの(複数)ビット設定(1)     | Rd ← Rd OR K                                               | I,T,H, <mark>S,0,N,Z</mark> ,C | 1     |
| CBR    | Rd,K   | 汎用レシブスタの(複数)ビット解除(0)     | Rd ← Rd AND (\$FF - K)                                     | I,T,H, <mark>S,0,N,Z</mark> ,C | 1     |
| INC    | Rd     | 汎用レジスタの増加(+1)            | Rd ← Rd + 1                                                | I,T,H,S,V,N,Z,C                | 1     |
| DEC    | Rd     | 汎用レジスタの減少(-1)            | Rd ← Rd − 1                                                | I,T,H,S,V,N,Z,C                | 1     |
| TST    | Rd     | 汎用レジスタのセゴロとマイナス検査        | Rd ← Rd AND Rd                                             | I,T,H, <mark>S,0,N,Z</mark> ,C | 1     |
| CLR    | Rd     | 汎用レジスタの全0設定(=\$00)       | Rd ← Rd EOR Rd                                             | I,T,H,0,0,0,1,C                | 1     |
| SER    | Rd     | 汎用レジスタの全1設定(=\$FF)       | Rd ← \$FF                                                  | I,T,H,S,V,N,Z,C                | 1     |
| MUL    | Rd,Rr  | 符号なし間の乗算                 | $R1:R0 \leftarrow Rd \times Rr$ $(U \times U)$             | I,T,H,S,V,N,Z,C                | 2     |
| MULS   | Rd,Rr  | 符号付き間の乗算                 | $R1:R0 \leftarrow Rd \times Rr$ (S×S)                      | I,T,H,S,V,N,Z,C                | 2     |
| MULSU  | Rd,Rr  | 符号付きと符号なしの乗算             | $R1:R0 \leftarrow Rd \times Rr$ (S×U)                      | I,T,H,S,V,N,Z,C                | 2     |
| FMUL   | Rd,Rr  | 符号なし間の固定小数点乗算            | $R1:R0 \leftarrow (Rd \times Rr) << 1 \qquad (U \times U)$ | I,T,H,S,V,N,Z,C                | 2     |
| FMULS  | Rd,Rr  | 符号付き間の固定小数点乗算            | $R1:R0 \leftarrow (Rd \times Rr) << 1 \qquad (S \times S)$ | I,T,H,S,V,N,Z,C                | 2     |
| FMULSU | Rd,Rr  | 符号付きと符号なしの固定小数点乗算        | $R1:R0 \leftarrow (Rd \times Rr) << 1 \qquad (S \times U)$ | I,T,H,S,V,N,Z,C                | 2     |
|        |        | 分岐                       | 命令                                                         |                                |       |
| RJMP   | k      | 相対無条件分岐                  | $PC \leftarrow PC + k + 1$                                 | I,T,H,S,V,N,Z,C                | 2     |
| IJMP   |        | Zレジスタ間接無条件分岐             | $PC \leftarrow Z$                                          | I,T,H,S,V,N,Z,C                | 2     |
| JMP    | k      | 絶対無条件分岐                  | $PC \leftarrow k$                                          | I,T,H,S,V,N,Z,C                | 3     |
| RCALL  | k      | 相対サブルーチン呼び出し             | $STACK \leftarrow PC, PC \leftarrow PC + k + 1$            | I,T,H,S,V,N,Z,C                | 3     |
| ICALL  |        | Zレシブスタ間接サブルーチン呼び出し       | $STACK \leftarrow PC, PC \leftarrow Z$                     | I,T,H,S,V,N,Z,C                | 3     |
| CALL   | k      | 絶対サブルーチン呼び出し             | $STACK \leftarrow PC, PC \leftarrow k$                     | I,T,H,S,V,N,Z,C                | 4     |
| RET    |        | サブルーチンからの復帰              | PC ← STACK                                                 | I,T,H,S,V,N,Z,C                | 4     |
| RETI   |        | 割り込みからの復帰                | PC ← STACK                                                 | <b>1</b> ,T,H,S,V,N,Z,C        | 4     |
| CPSE   | Rd,Rr  | 汎用レジスタ間比較、一致でスキップ。       | Rd=Rrなら、PC ← PC + 2or3                                     | I,T,H,S,V,N,Z,C                | 1/2,3 |
| CP     | Rd,Rr  | 汎用レジスタ間の比較               | Rd - Rr                                                    | I,T,H,S,V,N,Z,C                | 1     |
| CPC    | Rd,Rr  | キャリーを含めた汎用レジスタ間の比較       | Rd - Rr - C                                                | I,T,H,S,V,N,Z,C                | 1     |
| CPI    | Rd,K   | 汎用レジスタと即値の比較             | Rd - K                                                     | I,T,H,S,V,N,Z,C                | 1     |
| SBRC   | Rr,b   | 汎用レシ、スタのヒ、ットが解除(0)でスキップ。 | Rr(b)=0なら、PC ← PC + 2or3                                   | I,T,H,S,V,N,Z,C                | 1/2,3 |
| SBRS   | Rr,b   | 汎用レジスタのビットが設定(1)でスキップ    | Rr(b)=1なら, PC ← PC + 2or3                                  | I,T,H,S,V,N,Z,C                |       |
| SBIC   | P,b    | I/Oレジスタのビットが解除(0)でスキップ°  | P(b)=0なら, PC ← PC + 2or3                                   | I,T,H,S,V,N,Z,C                | 1/2,3 |
| SBIS   | P,b    | I/Oレジスタのビットが設定(1)でスキップ   | P(b)=1/\$6, PC ← PC + 2or3                                 | I,T,H,S,V,N,Z,C                |       |
| BRBS   | s,k    | ステータス フラグが設定(1)で分岐       | SREG(s)=1なら, PC ← PC + K + 1                               | I,T,H,S,V,N,Z,C                | 1/2   |
| BRBC   | s,k    | ステータス フラケ が解除(0)で分岐      | SREG(s)=0なら, PC ← PC + K + 1                               | I,T,H,S,V,N,Z,C                |       |
| BREQ   | k      | 一致で分岐                    | Z=1なら, PC ← PC + K + 1                                     | I,T,H,S,V,N,Z,C                |       |
| BRNE   | k      | 不一致で分岐                   | Z=0なら, PC ← PC + K + 1                                     | I,T,H,S,V,N,Z,C                |       |
| BRCS   | k      | キャリー フラグが設定(1)で分岐        | C=1なら, PC ← PC + K + 1                                     | I,T,H,S,V,N,Z,C                | 1/2   |
| BRCC   | k      | キャリーフラグが解除(0)で分岐         | C=0なら, PC ← PC + K + 1                                     | I,T,H,S,V,N,Z,C                | 1/2   |
| BRSH   | k      | 符号なしの≧で分岐                | C=0なら, PC ← PC + K + 1                                     | I,T,H,S,V,N,Z,C                | 1/2   |
| BRLO   | k      | 符号なしの<で分岐                | C=1なら, PC ← PC + K + 1                                     | I,T,H,S,V,N,Z,C                | 1/2   |
| BRMI   | k      | -(マイナス)で分岐               | N=1なら, PC ← PC + K + 1                                     | I,T,H,S,V,N,Z,C                | 1/2   |
| BRPL   | k      | +(プラス)で分岐                | N=0なら, PC ← PC + K + 1                                     | I,T,H,S,V,N,Z,C                | 1/2   |
| BRGE   | k      | 符号付きの≧で分岐                | (N EOR V)=0なら, PC ← PC + K + 1                             | I,T,H,S,V,N,Z,C                |       |
| BRLT   | k      | 符号付きの<で分岐                | (N EOR V)=1なら, PC ← PC + K + 1                             | I,T,H,S,V,N,Z,C                | 1/2   |
| BRHS   | k      | ハーフキャリー フラクが設定(1)で分岐     | H=1なら, PC ← PC + K + 1                                     | I,T,H,S,V,N,Z,C                | 1/2   |
| BRHC   | k      | ハーフキャリー フラグが解除(0)で分岐     | H=0なら, PC ← PC + K + 1                                     | I,T,H,S,V,N,Z,C                | 1/2   |
| BRTS   | k      | 一時フラグが設定(1)で分岐           | T=1なら, PC ← PC + K + 1                                     | I,T,H,S,V,N,Z,C                | 1/2   |
| BRTC   | k      | 一時フラグが解除(0)で分岐           | T=0なら, PC ← PC + K + 1                                     | I,T,H,S,V,N,Z,C                | 1/2   |
| BRVS   | k      | 2の補数溢れフラグが設定(1)で分岐       | V=1なら, PC ← PC + K + 1                                     | I,T,H,S,V,N,Z,C                | 1/2   |
| BRVC   | k      | 2の補数溢れフラグが解除(0)で分岐       | V=0なら, PC ← PC + K + 1                                     | I,T,H,S,V,N,Z,C                | 1/2   |
| BRIE   | k      | 割り込み許可で分岐                | I=1なら, PC ← PC + K + 1                                     | I,T,H,S,V,N,Z,C                | 1/2   |
| BRID   | k      | 割り込み禁止で分岐                | I=0なら, PC ← PC + K + 1                                     | I,T,H,S,V,N,Z,C                | 1/2   |
|        |        |                          |                                                            |                                |       |

K6, K: 6, 8ビット定数 P: I/Oレジスタ Rd, Rr: 汎用レジスタ(R0~R31) X, Y, Z: X, Y, Zレジスタ

b: ビット(0~7) k: アドレス定数(7,12,16ビット) q: 符号なし6ビット定数(変位) s: ステータス フラグ(C,Z,N,V,X,H,T,I)

# **命令要約** (2/2)

| ニーモニック      | オペラント゛         | 意味                                       | 動作                                                                                                           | フラク゛                                                 | クロック |
|-------------|----------------|------------------------------------------|--------------------------------------------------------------------------------------------------------------|------------------------------------------------------|------|
|             |                | データ移                                     | 動命令                                                                                                          | , ,,,                                                | 7-77 |
| MOV         | Rd,Rr          | 汎用レジスタ間の複写                               | Rd ← Rr                                                                                                      | I,T,H,S,V,N,Z,C                                      | 1    |
| MOVW        | Rd,Rr          | 汎用レジスタ対間の複写                              | Rd+1:Rd ← Rr+1:Rr                                                                                            | I,T,H,S,V,N,Z,C                                      | 1    |
| LDI<br>LD   | Rd,K           | 即値の取得<br>Xレジスタ間接での取得                     | $Rd \leftarrow K$ $Rd \leftarrow (X)$                                                                        | I,T,H,S,V,N,Z,C                                      | 1 2  |
| LD<br>LD    | Rd,X<br>Rd,X+  | ■ AVソ A外間接での取得<br>■ 事後増加付きXVジスタ間接での取得    | $Rd \leftarrow (X)$ $Rd \leftarrow (X), X \leftarrow X + 1$                                                  | I,T,H,S,V,N,Z,C<br>I,T,H,S,V,N,Z,C                   | 2    |
| LD          | Rd,-X          | 事前減少付きXレジスタ間接での取得                        | $X \leftarrow X - 1$ , $Rd \leftarrow (X)$                                                                   | I.T.H.S.V.N.Z.C                                      | 2    |
| LD          | Rd,Y           | Yレジスタ間接での取得                              | $Rd \leftarrow (Y)$                                                                                          | I,T,H,S,V,N,Z,C                                      | 2 2  |
| LD          | Rd,Y+          | 事後増加付きYレシブスタ間接での取得                       | $Rd \leftarrow (Y), Y \leftarrow Y + 1$                                                                      | I,T,H,S,V,N,Z,C                                      | 2    |
| LD          | Rd,-Y          | 事前減少付きYレジスタ間接での取得                        | $Y \leftarrow Y - 1$ , $Rd \leftarrow (Y)$                                                                   | I,T,H,S,V,N,Z,C                                      | 2    |
| LDD         | Rd,Y+q         | 変位付きYレジスタ間接での取得                          | $Rd \leftarrow (Y + q)$                                                                                      | I,T,H,S,V,N,Z,C                                      | 2    |
| LD          | Rd,Z           | Zレジスタ間接での取得                              | $Rd \leftarrow (Z)$                                                                                          | I,T,H,S,V,N,Z,C                                      | 2    |
| LD<br>LD    | Rd,Z+<br>Rd,-Z | 事後増加付きZレジスタ間接での取得<br>事前減少付きZレジスタ間接での取得   | $Rd \leftarrow (Z), Z \leftarrow Z + 1$ $Z \leftarrow Z - 1, Rd \leftarrow (Z)$                              | I,T,H,S,V,N,Z,C<br>I,T,H,S,V,N,Z,C                   | 2 2  |
| LDD         | Rd,Z+q         | 変位付きZレジスタ間接での取得                          | $Rd \leftarrow (Z + q)$                                                                                      | I,T,H,S,V,N,Z,C                                      | 2    |
| LDS         | Rd,k           | データ空間(SRAM)から直接取得                        | $Rd \leftarrow (k)$                                                                                          | I,T,H,S,V,N,Z,C                                      | 2    |
| ST          | X,Rr           | Xレジスタ間接での設定                              | $(X) \leftarrow Rr$                                                                                          | I,T,H,S,V,N,Z,C                                      | 2 2  |
| ST          | X+,Rr          | 事後増加付きXレジスタ間接での設定                        | $(X) \leftarrow Rr, X \leftarrow X + 1$                                                                      | I,T,H,S,V,N,Z,C                                      | 2    |
| ST          | -X,Rr          | 事前減少付きXレジスタ間接での設定                        | $X \leftarrow X - 1, (X) \leftarrow Rr$                                                                      | I,T,H,S,V,N,Z,C                                      | 2 2  |
| ST          | Y,Rr           | Yレジスタ間接での設定                              | $(Y) \leftarrow Rr$                                                                                          | I,T,H,S,V,N,Z,C                                      | 2    |
| ST          | Y+,Rr          | 事後増加付きYレジスタ間接での設定                        | $(Y) \leftarrow Rr, Y \leftarrow Y + 1$                                                                      | I,T,H,S,V,N,Z,C                                      | 2    |
| ST          | -Y,Rr          | 事前減少付きYレジスタ間接での設定                        | $Y \leftarrow Y - 1, (Y) \leftarrow Rr$                                                                      | I,T,H,S,V,N,Z,C                                      | 2    |
| STD<br>ST   | Y+q,Rr<br>Z,Rr | 変位付きYレジスタ間接での設定<br>Zレジスタ間接での設定           | $(Y + q) \leftarrow Rr$<br>$(Z) \leftarrow Rr$                                                               | I,T,H,S,V,N,Z,C<br>I,T,H,S,V,N,Z,C                   | 2 2  |
| ST          | Z+,Rr<br>Z+,Rr | ZVソ A外間接での設定<br>  事後増加付きZVシ、A外間接での設定     | $(Z) \leftarrow Rr$<br>$(Z) \leftarrow Rr, Z \leftarrow Z + 1$                                               | I, T, H, S, V, N, Z, C<br>I, T, H, S, V, N, Z, C     | 2    |
| ST          | -Z,Rr          | 事前減少付きZレジスタ間接での設定                        | $Z \leftarrow Z - 1, (Z) \leftarrow Rr$                                                                      | I.T.H.S.V.N.Z.C                                      | 2    |
| STD         | Z+q,Rr         | 変位付きZレジスタ間接での設定                          | $(Z + q) \leftarrow Rr$                                                                                      | I,T,H,S,V,N,Z,C                                      | 2    |
| STS         | k,Rr           | データ空間(SRAM)へ直接設定                         | $(k) \leftarrow Rr$                                                                                          | I,T,H,S,V,N,Z,C                                      | 2    |
| LPM         | ,              | プログラム領域からZレジスタ間接での取得                     | $R0 \leftarrow (Z)$                                                                                          | I,T,H,S,V,N,Z,C                                      | 3    |
| LPM         | Rd,Z           | 同上(任意のレジスタへ)                             | $Rd \leftarrow (Z)$                                                                                          | I,T,H,S,V,N,Z,C                                      | 3    |
| LPM         | Rd,Z+          | 同上(事後増加付き)                               | $Rd \leftarrow (Z), Z \leftarrow Z + 1$                                                                      | I,T,H,S,V,N,Z,C                                      | 3    |
| SPM         |                | プログラム領域へZレジスタ間接での設定                      | (Z) ← R1:R0                                                                                                  | I,T,H,S,V,N,Z,C                                      | -    |
| IN          | Rd,P           | I/Oレジスタからの入力                             | $Rd \leftarrow P$                                                                                            | I,T,H,S,V,N,Z,C                                      | 1    |
| OUT<br>PUSH | P,Rr<br>Rr     | I/Oレジスタへの出力<br>汎用レジスタをスタックへ保存            | P ← Rr<br>STACK ← Rr                                                                                         | I,T,H,S,V,N,Z,C<br>I,T,H,S,V,N,Z,C                   | 1 2  |
| POP         | Rd             | スタックから汎用レジスタ〜復帰                          | Rd ← STACK                                                                                                   | I,T,H,S,V,N,Z,C                                      | 2    |
| 101         | rtu            |                                          | 係命令                                                                                                          | 1,1,11,0,1,1,2,0                                     |      |
| SBI         | P,b            | I/Oレジスタのビット設定(1)                         | $I/O(P,b) \leftarrow 1$                                                                                      | I,T,H,S,V,N,Z,C                                      | 2    |
| CBI         | P,b            | I/Oレジスタのビット解除(0)                         | $I/O(P,b) \leftarrow 0$                                                                                      | I,T,H,S,V,N,Z,C                                      | 2    |
| LSL         | Rd             | 論理的左シフト                                  | $Rd(n+1) \leftarrow Rd(n), Rd(0) \leftarrow 0$                                                               | I,T,H,S,V,N,Z,C                                      | 1    |
| LSR         | Rd             | 論理的右シフト                                  | $Rd(n) \leftarrow Rd(n+1), Rd(7) \leftarrow 0$                                                               | I,T,H,S,V,0,Z,C                                      | 1    |
| ROL<br>ROR  | Rd<br>Rd       | キャリーを含めた左回転<br>キャリーを含めた右回転               | $Rd(0) \leftarrow C$ , $Rd(n+1) \leftarrow Rd(n)$ , $C \leftarrow Rd(7)$                                     | I,T,H,S,V,N,Z,C                                      | 1    |
| ASR         | Rd             | 算術的右シフト                                  | $Rd(7) \leftarrow C, Rd(n) \leftarrow Rd(n+1), C \leftarrow Rd(0)$<br>$Rd(n) \leftarrow Rd(n+1), n=0 \sim 6$ | I,T,H,S,V,N,Z,C<br>I,T,H,S,V,N,Z,C                   | 1    |
| SWAP        | Rd             | ニブル(4ビット)上位/下位交換                         | $Rd(1) \leftarrow Rd(1+1), 11-0=0$<br>$Rd(7\sim4) \Leftrightarrow Rd(3\sim0)$                                | I,T,H,S,V,N,Z,C                                      | 1    |
| BSET        | S              | ステータス レジスタのビット設定(1)                      | $SREG(s) \leftarrow 1$                                                                                       | 1, T, H, \$, Y, N, Z, C                              | 1    |
| BCLR        | S              | ステータス レシ、スタのビット解除(0)                     | $SREG(s) \leftarrow 0$                                                                                       | 0,0,0,0,0,0,0,0                                      | 1    |
| BST         | Rr,b           | 汎用レジスタのビットを一時フラグへ移動                      | $T \leftarrow Rr(b)$                                                                                         | I,T,H,S,V,N,Z,C                                      | 1    |
| BLD         | Rd,b           | 一時フラグを汎用レジスタのビットへ移動                      | $Rd(b) \leftarrow T$                                                                                         | I,T,H,S,V,N,Z,C                                      | 1    |
| SEC         |                | キャリー フラグを設定(1)                           | C ← 1                                                                                                        | I,T,H,S,V,N,Z,C                                      | 1    |
| CLC         |                | キャリー フラグを解除(0)                           | $C \leftarrow 0$                                                                                             | I,T,H,S,V,N,Z,0                                      | 1    |
| SEN         |                | 負フラグを設定(1)<br>- <sup>色 フラク</sup> ゙を破除(0) | $N \leftarrow 1$                                                                                             | I,T,H,S,V,N,Z,C                                      | 1    |
| CLN<br>SEZ  |                | 負フラグを解除(0)<br>  ゼロフラグを設定(1)              | $ \begin{array}{c} N \leftarrow 0 \\ Z \leftarrow 1 \end{array} $                                            | I,T,H,S,V, <b>0</b> ,Z,C<br>I,T,H,S,V,N, <b>1</b> ,C | 1    |
| CLZ         |                | ゼロ フラク を                                 | $Z \leftarrow 1$<br>$Z \leftarrow 0$                                                                         | I,T,H,S,V,N,Ø,C                                      | 1    |
| SEI         |                | 全割り込み許可                                  | I ← 1                                                                                                        | 1,T,H,S,V,N,Z,C                                      | 1    |
| CLI         |                | 全割り込み禁止                                  | $I \leftarrow 0$                                                                                             | 0,T,H,S,V,N,Z,C                                      | 1    |
| SES         |                | 符号フラグを設定(1)                              | S ← 1                                                                                                        | I,T,H,\$,V,N,Z,C                                     | 1    |
| CLS         |                | 符号フラグを解除(0)                              | S ← 0                                                                                                        | Ι,Τ,Η, <b>θ</b> ,V,N,Ζ,C                             | 1    |
| SEV         |                | 2の補数溢れフラグを設定(1)                          | V ← 1                                                                                                        | I,T,H,S,Y,N,Z,C                                      | 1    |
| CLV         |                | 2の補数溢れフラグを解除(0)                          | $V \leftarrow 0$                                                                                             | I,T,H,S, <b>0</b> ,N,Z,C                             | 1    |
| SET         |                | 一時フラグを設定(1)                              | $T \leftarrow 1$                                                                                             | I,T,H,S,V,N,Z,C                                      | 1    |
| CLT<br>SEH  |                | 一時フラグを解除(0)<br>ハーフキャリー フラグを設定(1)         | $T \leftarrow 0$ $H \leftarrow 1$                                                                            | I, <b>0</b> ,H,S,V,N,Z,C<br>I,T,H,S,V,N,Z,C          | 1    |
| CLH         |                | ハーフキャリー フラグを設定(1)                        | $H \leftarrow 0$                                                                                             | I,T,Ø,S,V,N,Z,C                                      | 1    |
| CLII        |                |                                          | III                                                                                                          | 1, 1, M, O, V, IV, L, C                              | 1    |
| NOP         |                | 無操作                                      |                                                                                                              | I,T,H,S,V,N,Z,C                                      | 1    |
| SLEEP       |                | 休止形態開始                                   | 休止形態参照                                                                                                       | I,T,H,S,V,N,Z,C                                      | 1    |
| WDR         |                | ウォッチト゛ック゛ タイマ リセット                       | ウォッチトック、タイマ参照                                                                                                | I,T,H,S,V,N,Z,C                                      | 1    |
| BREAK       |                | 一時停止                                     | 内蔵デバッグ機能専用                                                                                                   | I,T,H,S,V,N,Z,C                                      | N/A  |





# 注文情報

| 速度 (MHz) | 電源電圧     | 注文コート (注2)                         | 外囲器    | 動作範囲              |
|----------|----------|------------------------------------|--------|-------------------|
|          | 2.7~5.5V | ATmega32L-8AU                      | 4.4.4  | - NG FFI          |
|          |          | ATmega32L-8AUR ( <b>注3</b> )       | 44A    |                   |
| 8        |          | ATmega32L-8PU                      | 40P6   | 工業用<br>(-40℃~85℃) |
|          |          | ATmega32L-8MU                      | 441.41 | (400 000)         |
|          |          | ATmega32L-8MUR ( <mark>注3</mark> ) | 44M1   |                   |
|          | 4.5∼5.5V | ATmega32-16AU                      | 44A    | NI ( FF           |
|          |          | ATmega32-16AUR ( <mark>注3</mark> ) | 44A    |                   |
| 16       |          | ATmega32-16PU                      | 40P6   | 工業用<br>(-40℃~85℃) |
|          |          | ATmega32-16MU                      | 44M1   | ( 10 0 35 0)      |
|          |          | ATmega32-16MUR ( <mark>注3</mark> ) | 44IVII |                   |

注: このデバイスはウェハー(チップ<sup>°</sup>単体)形状でも供給できます。最低数量と詳細な注文情報については最寄のATMEL営業所へお問い合わせください。

注2: 有害物質使用制限に関する欧州指令(RoHS指令)適合の鉛フリー製品。またハロゲン化合物フリーで完全に安全です。

**注3**: テープとリール。

|      | 外囲器形式                                               |
|------|-----------------------------------------------------|
| 44A  | 44リート 1.0mm厚 プラスティック 4方向平板外囲器 (TQFP)                |
| 40P6 | 40ピン 600mil幅 プラスティック 2列直線外囲器 (PDIP)                 |
| 44M1 | 44パッド7×7×1mm 0.5mmピッチ 4方向平板リードなし/小リード枠外囲器 (QFN/MLF) |

# 外囲器情報











## データシート改訂履歴

この章内の参照頁番号はこの資料が参照されていることに注意してください。この章内の改訂番号は資料の改訂番号を参照してください。

2503A-03/02から 2503B-10/02への変更

- 1. フラッシュ メモリの書き換え可能回数(寿命)を1,000から10,000に変更
- 2. SFIORレシブスタ内のビット4(ADHSM)を削除
- 3. 16頁の「**既定のクロック元**」章の追加
- 5. 22頁の「消費電力の削減」章内にOCDと消費電力の関係を追加
- 6. WGMビット設定に関する誤植修正

52頁の「**高速PWM動作**」(タイマ/カウンタ0)

53頁の「**位相基準PWM動作**」(タイマ/カウンタ0)

84頁の「**高速PWM動作**」(タイマ/カウンタ2)

85頁の「**位相基準PWM動作**」(タイマ/カウンタ2)

- 7. 113頁の表67.(USART)を修正
- 8. 189頁の「DC特性」内のVIL,IIL,IIHを更新
- 9. 発振校正値(OSCCAL)の説明更新

2,4,8MHz発振選択用の発振校正値バイトの利用法が説明されていませんでした。これを次の章に追加しました。

19頁「発振校正値レジスタ-OSCCAL」と170頁「発振校正値バイト」の記載が改善されました。

- 10. 表42.の誤植を修正
- 11. 表45.と表46.内の説明を修正
- 12. 表118.、表121.、表122.を更新
- 13. 222頁の「障害情報」を追加

2503B-10/02から 2503C-10/02への変更 1. 189頁の「**DC特性**」の更新

2503C-10/02から 2503D-02/03への変更

- 1. 210頁の「I/Oレジスタ要約」でEEARHにEEAR9を追加
- **2**. 187頁の「**フラッシュ メモリ書き込み**」と188頁の「**EEPROM書き込み**」に最初の手順としてチップ消去を 追加
- 3. 存在しない「多目的発振器」、「32kHzクリスタル発振器」応用記述の参照を削除
- 4. タイマ/カウンタ0と2にPWMの対称性についての情報を追加
- **5**. 166頁の「**^゚ージー時緩衝部の設定 (^゚ージ設定)**」にSPMぺージ設定中のEEPROM書き込みについての注意を追加
- 6. 1頁の「特徴」に「消費電流」値を追加
- 7. 14頁に「**パワーダウン休止動作中のEEPROM書き込み**」項目を追加
- 8. 139頁の「前置分周と変換タイミング」に自動起動での差動動作についての注意を追加
- 9. 156頁の表90.を更新
- 10. 219頁の「外囲器情報」を更新

2503D-02/03から 2503E-09/03への変更

- 1. 22頁の「内蔵デバッグ機能」を「JTAGインターフェースと内蔵デバッグ機能」へ変更と更新
- 2. 23頁の表15.を更新
- 3. JTAGENに関する148頁の「**検査入出力ホート(TAP)**」を更新
- 4. 153頁のビット7 JTD: JTAGインターフェース禁止ビットに対する説明を更新
- 5. 171頁の表104.にJTAGENヒュース に関する注意を追加
- 6. 189頁の「絶対最大特性」と「DC特性」、193頁の「A/D変換特性」を更新
- 7. 222頁の「**障害情報**」でJTAG命令IDCODEに関する問題解決案を追加

2503E-09/03から 2503F-12/03への変更 1. 18頁の「校正付き内蔵RC発振器」を更新

2503F-12/03から

1. タイマ/カウンタ節で「チャネル」を「比較部」に改称、ICPをICP1に改名

2503G-11/04への変更

- 2. 17頁の表7.、22頁の表15.、139頁の表81.、179頁の表114.と表115.、188頁の表118.を更新
- 3. 1頁の「ピン配置」と70頁の図46.を更新

- 4. 151頁の「版」を更新
- 5. 170頁の「**発振校正値バ**イ」を更新
- 6. 171頁に「ペ-ジ容量」を追加(移動)
- 7. 194頁からの「代表特性」を更新
- 8. 218頁の「注文情報」を更新

2503G-11/04から 2503H-03/05への変更

- 1. MLF外囲器を4方向平板リートなし/小リート・枠外囲器QFN/MLFに代替変更
- **2**. 189頁の「**電気的特性**」を更新
- 3. 218頁の「注文情報」を更新

2503H-03/05から 25031-04/06への変更

- 1. 1頁の「t°ン配置」図を更新
- 2. 5頁に「資料」を追加
- 3. 19頁の「タイマ/カウンタ用発振器」に注を追加
- **4**. 93頁の「**直列周辺インターフェース (SPI)**」を更新
- 5. 119頁の「**ビット速度発生器**」の注を更新
- 6. 146頁の表86.を更新
- 7. 189頁の「DC特性」を更新

25031-04/06から 2503J-10/06への変更

- 1. 70頁の「**高速PWM動作**」を更新
- 2. 55頁の表38., 表40.、74頁の表45.、75頁の表47.、87頁の表50., 表52.を更新
- 3. 189頁の「DC特性」で表の注4の誤植を更新
- 4. 222頁の「障害情報」を更新

2503J-10/06から 2503K-08/07への変更

- 1. 65頁の「**捕獲起動元**」を「**捕獲入力ピン源**」に改名(<mark>訳注</mark>: 無視)
- 2. 1頁の「特徴」を更新
- 3. 5頁に「データ保持力」を追加
- 4. 222頁の「障害情報」を更新
- 5. 95頁の「従装置動作」を更新

2503K-08/07から 2503L-05/08への変更

- 1. 47頁の「**タイマ/カウンタ0**」で52頁の「**高速PWM動作**」を更新
  - 高速PWM動作での50%デューティサイクル達成法を記述する最終項を削除
- 2503L-05/08から
- 2503M-05/08への変更
- 1. 218頁の「注文情報」を更新
  - ・一般用(温度範囲品)注文コートを削除
  - 鉛含有外囲器選択を削除
- 2. 137頁の「A/D変換器」で特徴一覧から注を削除
- 3. 144頁の表84から注を削除

2503M-05/08から 2503N-06/08への変更 1. 1頁の「特徴」に"新規設計に対して推奨されません"の注を追加

2503N-06/08から

- 1. 222頁の「障害情報」を更新
- 25030-07/09への変更
- 2. 新雛形(5.10版)で目次を更新

25030-07/09から

- 1. 166頁の「SPM命令によるページ消去の実行」を更新
- 2503P-07/10への変更
- **2**. 166頁の「SPM命令によるページ消去の実行」に注を挿入
- 3. 191頁の表119.の注の6.と7.を削除

2503P-07/10から 2503Q-02/11への変更

- 1. テープ&リールのデバイスを含めるように218頁の「**注文情報**」を更新
- 2. 正しいもので44A外囲器を置き換えることによって219頁の「**外囲器情報**」を更新
- 3. 新しいATMELの品質様式指針に従ってデータシートを更新





# 障害情報 改訂A~F

この章の改訂番号はATmega32デバイスの改訂版を参照してください。

■ 初回アナログ比較器変換が遅らされるかもしれない

■ 非同期タイマでタイマ レジスタ書き込み時に割り込みが失われる可能性

■ IDCODEがTDI入力からのデータを遮断

■ EEREビットを設定(1)するためのSTまたはSTS使用による EEPROM読み込みが予期せぬ割り込み要求を起動する A~F A~F

A~F

A~F

### 1. 初回アナログ比較器変換が遅らされるかもしれない(A~F)

デバイスが低速上昇VCCで給電される場合、最初のアナログ比較器変換はいくつかのデバイスで予想よもり長くかかるでしょう。

### 対策/対処

デバイスが給電またはリセットされた時は最初の変換前にアナログ比較器を禁止し、そして許可してください。

2. 非同期タイマ/カウンタでタイマ/カウンタ レジスタ書き込み時に割り込みが失われる可能性(A~F)

非同期タイマ/カウンタ レシ スタ(TCNTx)が\$00の時に同期タイマ/カウンタ クロックのタイマ/カウンタ レシ スタが書かれる場合に割り込みが失われるでしょう。

#### 対策/対処

非同期タイマ/カウンタ制御レシ、スタ(TCCRx)、非同期タイマ/カウンタ(TCNTx)レシ、スタもまたは非同期タイマ/カウンタ比較レシ、スタ(OCRx)を書く前に、常に非同期タイマ/カウンタレシ、スタが、FFまたは、800のどちらの値でもないことを調べてください。

3. IDCODEがTDI入力からのデータを遮蔽(A~F)

IDCODEは正しく動作しません。DR更新の間中、後続するデバイスへのデータは全て1に置換されます。

#### 問題の修正と対策

- ATmega32が走査チェーン内で唯一のデバイスなら、この問題は見られません。
- ATmega32のデバイスIDレジスタとおそらくは走査チェーンの後続するデバイスからのデータ内容を読むために、IDCODE命令を実行するか、またはTAP制御器の検査回路リセット状態へ移行することのどちらかにより、ATmega32のデバイスIDレジスタを選択してください。境界走査チェーンの先行デバイスのデバイスIDレジスタを読む間中、ATmega32へBYPASS命令を実行してください。
- 境界走査チェーン内の全デバイスのデバイスIDが同時に捕獲されなければならない場合、ATmega32はチェーンの先頭デバイスでなければなりません。
- 4. EEREL ットを設定(1)するためのSTまたはSTS使用によるEEPROM読み込みが予期せぬ割り込み要求を起動する(A~F)

EEPROM制御レジスタ(EECR)のEEPROM読み込み許可(EERE)ビットを設定(1)するためのSTまたはSTS命令使用によるEEPROM読み込みが予期せぬEEPROM割り込み要求を起動します。

#### 対策/対処

EECR内のEEREを設定(1)するのにOUTまたはSBIを常に使用してください。

# 目次

| 特徴 ・・・・・・・・ 1                                        | 比較出力部 •••••• 49                                                           |
|------------------------------------------------------|---------------------------------------------------------------------------|
| <b>ピン配置 ・・・・・・・・</b> 2                               | 比較一致出力部                                                                   |
| 概要 ••••• 3                                           | <b>動作種別 ······</b> 51                                                     |
| 構成図3                                                 | <b>タイマ/カウンタのタイミング・・・・・・・・・・・</b> 54                                       |
| r <sup>2</sup> ン説明 ······ 4                          | <b>8ビット タイマ/カウンタ0用レジスタ ・・・・・・・・</b> 55                                    |
|                                                      | タイマ/カウンタ0とタイマ/カウンタ1の前置分周器・・・ 58                                           |
| <b>資料 · · · · · · · · · · · · · · · · · · ·</b>      | 16ビット タイマ/カウンタ1 · · · · · · · 60                                          |
| <del>〒-9<b>保持力 ······</b> 5</del>                    | 概要 ・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                   |
| <b>コード例について・・・・・・・</b> 5                             | 16ビット レシ・スタのアクセス · · · · · · · · · · · 62                                 |
| AVR CPU 17 · · · · · · 6                             | <b>タイマ/カウンタのクロック・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・</b>                   |
| 序説                                                   | 計数器部 •••••• 64                                                            |
| 構造概要 ······ 6                                        | 捕獲入力部 ・・・・・・・・・・・・・・・・・・・・・・・ 65                                          |
| ALU (Arithmetic Logic Unit)                          | 比較出力部 ・・・・・・・・・・・・・・・・・・・・・・ 66                                           |
| ステータス レジスタ ······ 7                                  | 比較一致出力部 ・・・・・・・・・・・・・・・・・ 68                                              |
| 汎用レジスタ ファイル・・・・・・・・・・・・・8                            | 動作種別 69                                                                   |
| スタック ホ°インタ ・・・・・・・・・・・・・・ 8                          | タイマ/カウンタのタイミング・・・・・・・・・・・・・・・・・・・・・・・・・ 73                                |
| 命令実行タイミング・・・・・・・・・・・・・・・・・9                          | 16ビット タイマ/カウンタ1用レジスタ ・・・・・・・・ 74                                          |
| リセットと割り込みの扱い・・・・・・・・・・・・・9                           | 8ビット タイマ/カウンタ2 (PWM,非同期動作) ・・・ 79                                         |
| ATmega32のメモリ · · · · · · · · · · · · · · · 11        | では、カーマーカラファ2(F WWW, カーロッカ 動 TF) 75 概要 ・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ |
| 実装書き換え可能なプログラム用フラッシュメモリ・・・ 11                        | 何は安<br>タイマ/カウンタのクロック ・・・・・・・・・・・・・・・・・・・・・・・・80                           |
| データ用SRAMメモリ・・・・・・・・・11                               | 計数器部・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 80                                       |
| データ用EEPROMメモリ ・・・・・・・・・ 12                           | 比較出力部 ・・・・・・・・・・・・・・・・・・・・・・・81                                           |
| I/Oメモリ (レジスタ) ・・・・・・15                               | 比較一致出力部 … 82                                                              |
| システム クロックとクロック選択 ・・・・・・・・・・ 16                       | 動作種別・・・・・・・・・・・・・・・・・・・・・・・ 82                                            |
|                                                      | タイマ/カウンタのタイミング・・・・・・・・・・・ 86                                              |
| クロック系統とその配給・・・・・・・・・・・16                             | 8E*ット タイマ/カウンタ2 用レジスタ ・・・・・・・・・・・・・・・ 87                                  |
| クロック元 ・・・・・・・・ 16<br>既定のクロック元 ・・・・・・・・・・ 16          | タイマ/カウンタ2の非同期動作 ・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                      |
|                                                      | タイマ/カウンタ2の前置分周器 ・・・・・・・・・・・・・・90                                          |
| クリスタル用発振器・・・・・・・・・・・・ 17                             |                                                                           |
| 低周波数クリスタル用発振器・・・・・・・17                               | SPI (直列周辺インターフェース) ・・・・・・・・・ 93                                           |
| 外部RC発振器 ・・・・・・・・・・・ 18<br>校正付き内蔵RC発振器 ・・・・・・・・ 18    | SSL°ンの機能 · · · · · · · · · · · · · · · · · · ·                            |
|                                                      | データ転送形式 ・・・・・・・・・・・・・・・・・ 97                                              |
| 外部クロック信号 ・・・・・・・・・・・ 19<br>タイマ/カウンタ用発振器 ・・・・・・・・・ 19 | <b>USART</b> 98                                                           |
|                                                      | 概要                                                                        |
| 電力管理と休止形態・・・・・・・・・・20                                | <b>クロック生成</b> ····· 100                                                   |
| アイドル動作・・・・・・・・・・・・・・・・20                             | 7レーム形式 101                                                                |
| A/D変換雑音低減動作 ······ 20                                | USARTの初期化 · · · · · · · · 102                                             |
| パワーダウン動作 ・・・・・・・・・・・・・・・ 21                          | USARTのデータ送信・・・・・・・・・103                                                   |
| パワーセーブ動作・・・・・・・・21                                   | USARTのデータ受信・・・・・・・・・・104                                                  |
| スタンバイ動作・・・・・・・・21                                    | 非同期受信 107                                                                 |
| 拡張スタンバイ動作・・・・・・・・21                                  | 複数プロセッサ通信動作・・・・・・・・・・・109                                                 |
| 消費電力の最小化 ・・・・・・・・・ 22                                | UBRRH/UCSRCレジスタのアクセス・・・・・・・ 110                                           |
| <b>システム制御とリセット・・・・・・・・・・</b> 23                      | USART用レジスタ · · · · · · · 111                                              |
| <b>内部基準電圧・・・・・・・・・・・・・・・</b> 25                      | * * ーレート設定例 ・・・・・・・・・・・・・・ 114                                            |
| <u> </u>                                             | <b>2線直列インターフ</b> ェース (TWI) ・・・・・・・・ 116                                   |
| 割り込み ・・・・・・・・・・ 28                                   | 特徴 ・・・・・・・・・・・・ 116                                                       |
| ATmega <b>32の割り込みベクタ ・・・・・・・・・・・・</b> 28             | 2線直列インターフェース バスの定義 ・・・・・・・ 116                                            |
| 入出力ポート ····· 32                                      | データ転送とフレーム形式 ・・・・・・・・・・・ 116                                              |
| 序説 ······ 32                                         | 複数主装置バス システムの調停と同期 ・・・・・ 118                                              |
| 標準デジタル入出力としてのポート ・・・・・・・・・・・・・・・・ 32                 | <b>TWI部の概要 ・・・・・・・・・・・・</b> 119                                           |
| 交換ポート機能 ············ 35                              | <b>TWI用レジスタ・・・・・・・・・</b> 121                                              |
| I/Oポート用レジスタ ・・・・・・・・・・・・43                           | TWIの使用法 · · · · · · · · 123                                               |
| 外部割り込み・・・・・・・・・・・・・・・・・45                            | 転送種別 125                                                                  |
|                                                      | 複数主装置システムでのバス競合と調停・・・・・ 134                                               |
| 8E*ット タイマ/カウンタO (PWM) 47                             | <b>アナログ比較器 ・・・・・・・・・・・・・・</b> 135                                         |
| 概要 · · · · · · · · · · · · · · · · · · ·             | アナログ比較器入力選択 ・・・・・・・ 136                                                   |
| タイマ/カウンタのクロック ・・・・・・・・・・・・・ 48                       | A/D変換器 ······ 137                                                         |
| 計数器部48                                               | 特徴                                                                        |
|                                                      |                                                                           |





|                | 操作                                                                                                                                                             | • 138                                                                                                                      |
|----------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------|
|                | 楽作<br>変換の開始 ・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                               | • 138                                                                                                                      |
|                | 前置分周と変換タイミング・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                               | • 139                                                                                                                      |
|                | チャネル変更と基準電圧選択・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                              | • 141                                                                                                                      |
|                | 雑音低減機能 ************************************                                                                                                                    | • 142                                                                                                                      |
|                | A/D変換の結果・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                   | • 143                                                                                                                      |
|                | A/D変換用レジスタ ・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                | • 144                                                                                                                      |
| ITAG           | イインターフェースと内蔵デバッグ機能 ・・・・                                                                                                                                        |                                                                                                                            |
| UTAG           |                                                                                                                                                                | • 147                                                                                                                      |
|                | 特徴 ····································                                                                                                                        |                                                                                                                            |
|                | M <del>女</del>                                                                                                                                                 | • 147                                                                                                                      |
|                | 検査入出力ポート (TAP:Test Access Port) •                                                                                                                              |                                                                                                                            |
|                | TAP制御器 ····································                                                                                                                    | • 148                                                                                                                      |
|                | 境界走査チューン(Boundary-Scan Chain)                                                                                                                                  | • 149                                                                                                                      |
|                | の使用                                                                                                                                                            | 1.40                                                                                                                       |
|                | 内蔵デバッグ機能の使用・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                | • 149                                                                                                                      |
|                | 内蔵デバッグ特殊JTAG命令 ·······                                                                                                                                         | • 149                                                                                                                      |
|                | 内蔵デバッグ関連I/Oメモリ内のレジスタ・・・・・                                                                                                                                      |                                                                                                                            |
|                | JTAGプログラミング能力の使用・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                           |                                                                                                                            |
|                | 参考文献 ••••••                                                                                                                                                    | • 150                                                                                                                      |
| IEEE1          | 149.1(JTAG)境界走査 ····································                                                                                                           | 151                                                                                                                        |
|                | 特徴                                                                                                                                                             | • 151                                                                                                                      |
|                | 概要 ••••••                                                                                                                                                      | • 151                                                                                                                      |
|                | データレジスタ ・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                   | • 151                                                                                                                      |
|                | 境界走査(Boundary-Scan)用JTAG命令・・・                                                                                                                                  | • 152                                                                                                                      |
|                | 境界走査関連I/Oメモリ内のレジスタ・・・・・・・                                                                                                                                      | • 153                                                                                                                      |
|                | 境界走査チューン(Boundary-Scan Chain) ・・・                                                                                                                              |                                                                                                                            |
|                | ATmega32の境界走査順 ·········                                                                                                                                       | • 160                                                                                                                      |
|                | 境界走査記述言語(BSDL)ファイル・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                         | • 160                                                                                                                      |
| ¬*_k ı         | ロータ゛– RWW 自己プログラミング・・・・・・                                                                                                                                      |                                                                                                                            |
| <i>)</i> — r l | ローメ - KWW 白 ピノロソ バンソ・・・・・・                                                                                                                                     |                                                                                                                            |
|                |                                                                                                                                                                |                                                                                                                            |
|                | 特徴                                                                                                                                                             | • 161                                                                                                                      |
| , , ,          | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161<br>• 161                                                                                                             |
|                | 特徴 ・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                        | <ul><li>161</li><li>161</li><li>161</li></ul>                                                                              |
|                | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | <ul><li>161</li><li>161</li><li>161</li><li>163</li></ul>                                                                  |
|                | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | <ul><li>161</li><li>161</li><li>161</li><li>163</li><li>163</li></ul>                                                      |
|                | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | <ul><li>161</li><li>161</li><li>163</li><li>163</li><li>165</li></ul>                                                      |
|                | 特徴 フラッシュ メモリの応用領域とブートローダ領域・書き中に読みが可能な領域と不能な領域・ブートローダ施錠ビット ブートローダ、プログラムへの移行・・・・ 自己プログラミングでのフラッシュアト、レス指定・・・フラッシュメモリの自己プログラミング・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ | <ul><li>161</li><li>161</li><li>163</li><li>163</li><li>165</li><li>165</li></ul>                                          |
|                | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | <ul><li>161</li><li>161</li><li>163</li><li>163</li><li>165</li><li>165</li></ul>                                          |
|                | 特徴 フラッシュ メモリの応用領域とブートローダ領域 書き中に読みが可能な領域と不能な領域・ブートローダ・施錠ビット ブートローダ・プログ・ラミング・でのフラッシュ アト・レス指定・・・フラッシュ メモリの自己プログ・ラミング・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・            | • 161<br>• 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165                                                                |
|                | 特徴 フラッシュ メモリの応用領域とブートローダ領域 書き中に読みが可能な領域と不能な領域・ブートローダ・施錠ビット ブートローダ・プログ・ラミング・でのフラッシュ アト・レス指定・・・フラッシュ メモリの自己プログ・ラミング・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・            | • 161<br>• 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165                                                                |
|                | 特徴 フラッシュ メモリの応用領域とブートローダ領域 書き中に読みが可能な領域と不能な領域・ブートローダ・施錠ビット ブートローダ・プログ・ラミング・でのフラッシュ アト・レス指定・・・フラッシュ メモリの自己プログ・ラミング・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・            | • 161<br>• 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165                                                                |
|                | 特徴 フラッシュ メモリの応用領域とブートローダ領域 書き中に読みが可能な領域と不能な領域・ブートローダ・施錠ビット ブートローダ・プログ・ラミング・でのフラッシュ アト・レス指定・・・フラッシュ メモリの自己プログ・ラミング・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・            | • 161<br>• 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165                                                                |
|                | 特徴 フラッシュ メモリの応用領域とブートローダ領域 書き中に読みが可能な領域と不能な領域・ブートローダ・施錠ビット ブートローダ・プログ・ラミング・でのフラッシュ アト・レス指定・・・フラッシュ メモリの自己プログ・ラミング・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・            | • 161<br>• 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165                                                                |
|                | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165<br>• 170<br>• 170<br>• 170<br>• 171<br>• 171                            |
|                | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165<br>• 170<br>• 170<br>• 170<br>• 171<br>• 171                            |
|                | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165<br>• 170<br>• 170<br>• 170<br>• 171<br>• 171<br>• 171<br>• 173          |
|                | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165<br>• 170<br>• 170<br>• 170<br>• 171<br>• 171<br>• 172<br>• 173<br>• 180 |
|                | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165<br>• 170<br>• 170<br>• 170<br>• 171<br>• 171<br>• 172<br>• 173<br>• 180 |
| メモリフ           | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165<br>• 170<br>• 170<br>• 170<br>• 171<br>• 171<br>• 172<br>• 173<br>• 180 |
| メモリフ           | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165<br>• 170<br>• 170<br>• 170<br>• 171<br>• 171<br>• 172<br>• 173<br>• 180 |
| メモリフ           | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165<br>• 170<br>• 170<br>• 170<br>• 171<br>• 171<br>• 172<br>• 173<br>• 180 |
| メモリフ           | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165<br>• 170<br>• 170<br>• 170<br>• 171<br>• 171<br>• 172<br>• 173<br>• 180 |
| メモリフ           | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165<br>• 170<br>• 170<br>• 170<br>• 171<br>• 171<br>• 172<br>• 173<br>• 180 |
| メモリフ           | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165<br>• 170<br>• 170<br>• 170<br>• 171<br>• 171<br>• 172<br>• 173<br>• 180 |
| メモリフ           | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165<br>• 170<br>• 170<br>• 170<br>• 171<br>• 171<br>• 172<br>• 173<br>• 180 |
| だり 7 電気的       | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165<br>• 170<br>• 170<br>• 170<br>• 171<br>• 171<br>• 172<br>• 173<br>• 180 |
| だり 7 電気的       | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161<br>• 161<br>• 163<br>• 163<br>• 165<br>• 165<br>• 170<br>• 170<br>• 170<br>• 171<br>• 171<br>• 172<br>• 173<br>• 180 |
| だり 7 電気的       | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161 • 161 • 163 • 163 • 165 • 170 • 170 • 170 • 171 • 171 • 173 • 180 • 189 • 189 • 199 • 191 • 194 • 194                |
| だり 7 電気的       | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161 • 161 • 163 • 163 • 165 • 165 • 170 • 170 • 171 • 171 • 173 • 180 • 189 • 189 • 189 • 191 • 192 • 193 • 194 • 194    |
| だり 7 電気的       | 特徴・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                         | • 161 • 161 • 163 • 163 • 165 • 165 • 170 • 170 • 171 • 171 • 173 • 180 • 189 • 189 • 189 • 191 • 192 • 193 • 194 • 194    |

| スタンバイ動作消費電流 ・・・・・・・・・・ 199                        |
|---------------------------------------------------|
| <b>ピン プルアップ・・・・・・・・・・・・・・・・・・</b> 202             |
| <b>ピン駆動能力・・・・・・・・・・</b> 203                       |
| ヒ°ン 閾値とヒステリシス・・・・・・・・・・ 20/                       |
| 低電圧検出器(BOD)閾値と 200                                |
| プラログ 10年文 名かり プピット                                |
| 内部発振器周波数 ••••• 207                                |
| 周辺機能部消費電流 ・・・・・・・・・ 212                           |
| リセット消費電流とリセット パルス幅 ・・・・・・・ 213                    |
| レジスタ要約・・・・・・・・・・・・・・・・・・215                       |
|                                                   |
| <b>命令要約 · · · · · · · · · · · · · · · · · · ·</b> |
| <b>注文情報 ······</b> 218                            |
| <b>外囲器情報 ••••••</b> 219                           |
| データシート改訂履歴 ・・・・・・・・・・・・ 220                       |
|                                                   |
| <b>障害情報 ••••••</b> 222                            |
|                                                   |



### **Atmel Corporation**

www.atmel.com

2325 Orchard Parkway San Jose, CA 95131 USA TEL (+1)(408) 441-0311 FAX (+1)(408) 487-2600

### Atmel Asia Limited

FAX (+852) 2722-1369

Unit 01-5 & 16, 19F BEA Tower, Millennium City 5 418 Kwun Tong Road Kwun Tong, Kowloon HONG KONG TEL (+852) 2245-6100

### Atmel Munich GmbH

Business Campus Parking 4 D-85748 Garching b. Munich GERMANY TEL (+49) 89-31970-0 FAX (+49) 89-3194621

### Atmel Japan

141-0032 東京都品川区 大崎1-6-4 新大崎勧業ビル 16F アトメル ジャパン合同会社 TEL (+81)(3)-6417-0300 FAX (+81)(3)-6417-0370

### © 2011 Atmel Corporation. 全権利予約済

ATMEL®、ロゴとそれらの組み合わせ、それとその他はATMEL Corporationの登録商標または商標またはその付属物です。他の用語と製品名は一般的に他の商標です。

お断り: 本資料内の情報はATMEL製品と関連して提供されています。本資料またはATMEL製品の販売と関連して承諾される何れの知的所有権も禁反言あるいはその逆によって明示的または暗示的に承諾されるものではありません。ATMELのウェブサイトに位置する販売の条件とATMELの定義での詳しい説明を除いて、商品性、特定目的に関する適合性、または適法性の暗黙保証に制限せず、ATMELはそれらを含むその製品に関連する暗示的、明示的または法令による如何なる保証も否認し、何ら責任がないと認識します。たとえATMELがそのような損害賠償の可能性を進言されたとしても、本資料を使用できない、または使用以外で発生する(情報の損失、事業中断、または利益と損失に関する制限なしの損害賠償を含み)直接、間接、必然、偶然、特別、または付随して起こる如何なる損害賠償に対しても決してATMELに責任がないでしょう。ATMELは本資料の内容の正確さまたは完全性に関して断言または保証を行わず、予告なしでいつでも製品内容と仕様の変更を行う権利を保留します。ATMELはここに含まれた情報を更新することに対してどんな公約も行いません。特に別の方法で提供されなければ、ATMEL製品は車載応用に対して適当ではなく、使用されるべきではありません。ATMEL製品は延命または生命維持を意図した応用での部品としての使用に対して意図、認定、または保証されません。

### © HERO 2015.

本データシートはATMELのATmega32英語版データシート(Rev.2503Q-02/11)の翻訳日本語版です。日本語では不自然となる重複する形容表現は省略されている場合があります。日本語では難解となる表現は大幅に意訳されている部分もあります。必要に応じて一部加筆されています。 頁割の変更により、原本より頁数が少なくなっています。

汎用入出力ポートの出力データレジスタとピン入力は、対応関係からの理解の容易さから出力レジスタと入力レジスタで統一表現されています。一部の用語がより適切と思われる名称に変更されています。必要と思われる部分には()内に英語表記や略称などを残す形で表記しています。

青字の部分はリンクとなっています。一般的に赤字の0,1は論理0,1を表します。その他の赤字は重要な部分を表します。