## I2C

I2C协议用于主从机之间的数据传输,主机和从机设备靠SCL和SDA两条线连接,按照I2C协议的规定进行数据传输。只有两条线连接在一起,主机和从机不知道何时接收和发送数据,不知道怎样给出相应信号,因此还需要模块实现与解释I2C协议,主机或从机只需要给模块命令和数据,让模块决定怎样在SCL和SDA线上收发数据及信号。本次实验完成的是主机的I2C模块。



我们要实现的是这个

#### 该模块的接口如下:

#### 输入:

• clk: 时钟信号

• rstn: 复位, 低电平有效

• write\_op: 写命令, 低电平有效

• [7:0]write\_data: 写入的数据

• read\_op: 读命令, 低电平有效

• [7:0]addr: 需要读写数据的地址

### 输出

• op\_done: 操作结束

• scl: 用于同步

• [7:0]read\_data: 读到的数据

输入输出: inout sda

主机要执行写操作,只要给I2C模块发出write\_op=0,write\_data和addr的数据就可以了,I2C模块将会根据I2C协议向SDA发数据,确认向从机写入了数据后,输出op\_done=1,主机就知道操作已经完成了。读操作是类似的。scl和sda用于和其他设备收发数据,其他接口都是和主机进行交流使用的。

# 随机读与写操作

默认大家对I2C协议有大致的了解,接下来只看随机读和写操作时,在sda线上到底发生了什么。注意,<u>接下来提到的主机发数据,从机</u>发响应等,其实都是主机和从机的I2C模块做的,不是主从机做的,主从机只负责与I2C模块连接,因为这个模块也看作主从机设备的一部分,所以才这么说的。

从机是存储器EEPROM。

讲行写入:

#### Byte Write



#### 进行读

#### Random Read



可以看到读和写操作前面有一部分是相同的(DUMMYWRITE),即start信号发出后,先由主机写入器件地址,然后写入数据地址,每次写入后从机都会回复一个ACK信号表示收到。其中器件地址是从机EEPROM的地址1010000X,X为0表示写,1表示读,一开始写入器件地址时,X都是0。如果真的要进行写操作,接下来只需要由主机发出数据就可以了,从机发出ACK响应回复收到。如果要进行读操作,再重新写一遍器件地址,这次X就是1了,表示接下来真的要读数据了,从机读出数据,主机收到数据以后回复NOACK给从机表示收到数据。

以上的数据传输都发生在SDA线上,同一时刻,主机和从机只有一个可以向SDA发数据。还有许多其他细节在具体的实现代码中,在代码中进行分析。

# 代码分析

### 端口

```
//时间单位1ns,精度1ps
`timescale 1ns / 1ps
module i2c(
                              //时钟
   input clk,
   input rstn,
                              //复位
   input write op,
                              //写操作
                         //需要写入的数据
   input [7:0]write_data,
   input read op,
                              //读操作
   output reg [7:0]read data,
                              //读出的数据
                              //数据地址
   input [7:0]addr,
   output op done,
                            //操作结束
   output reg scl,
                              //scl
   inout sda
                              //sda
);
```

## 状态

Byte Write: <u>START + DEVICE + ACK + ADDR + ACK</u> + DATA + ACK + STOP

Random Read: <u>START + DEVICE + ACK + ADDR + ACK + ADDR + ACK + STOP</u>

ACK+START + DEVICE + DATA + NO ACK + STOP

每个状态用8位16进制数表示,对照上面图中SDA上数据传输情况,每一位数据传输都有一个对应的状态,多出了一些等待状态。

```
parameter IDLE =8'h00,
          WAIT_WTICK0=8'h01,
          WAIT_WTICK1=8'h02,
          W START=8'h03,
          W DEVICE7=8'h04,
          W DEVICE6=8'h05,
          W DEVICE5=8'h06,
          W DEVICE4=8'h07,
          W_DEVICE3=8'h08,
          W_DEVICE2=8'h09,
          W DEVICE1=8'h0a,
          W DEVICE0=8'h0b,
          W_DEVACK=8'h0c,
          W_ADDRES7=8'h0d,
          W_ADDRES6=8'h0e,
          W_ADDRES5=8'h0f,
          W_ADDRES4=8'h10,
          W ADDRES3=8'h11,
          W_ADDRES2=8'h12,
          W_ADDRES1=8'h13,
          W_ADDRES0=8'h14,
          W AACK=8'h15,
          W_DATA7=8'h16,
          W_DATA6=8'h17,
          W_DATA5=8'h18,
          W DATA4=8'h19,
          W_DATA3=8'h1a,
          W_DATA2=8'h1b,
          W_DATA1=8'h1c,
          W_DATA0=8'h1d,
          W_DACK=8'h1e,
          WAIT_WTICK3=8'h1f,
          R_START=8'h20,
```

```
R DEVICE7=8'h21,
         R_DEVICE6=8'h22,
         R DEVICE5=8'h23,
         R DEVICE4=8'h24,
         R DEVICE3=8'h25,
         R DEVICE2=8'h26,
         R DEVICE1=8'h27,
         R DEVICE0=8'h28,
         R DACK=8'h29,
         R DATA7=8'h2a,
         R DATA6=8'h2b,
         R_DATA5=8'h2c
         R_DATA4=8'h2d,
         R DATA3=8'h2e,
         R DATA2=8'h2f,
         R DATA1=8'h30,
         R DATA0=8'h31,
         R_NOACK=8'h32
         S_STOP=8'h33,
         S STOP0=8'h34,
         S STOP1=8'h35,
         W OPOVER=8'h36;
                                       //当前状态,下一状态
reg [7:0]i2c,next_i;
```

# SCL同步

时钟的频率很高,读写数据不能以时钟周期为周期进行,设备进行响应和读写需要的时间远大于时钟周期,因此使用SCL同步方式来同步时序。SCL周期是通过时钟周期实现的。一个scl周期是30个时钟周期。使用div\_cnt来记录时钟周期数,30个一次循环。以下只是时间单位声明,SCL的具体实现在下方↓。

```
SCL周期:
  clk0 clk7
                             clk22
                                        clk29
                 clk15
  scl_ls scl_lc
                  scl_hs
                             scl_hc
                                       scl_tick
                                             //时钟计数器
reg [7:0]div_cnt;
wire scl_tick;
//计数,一个时钟周期div_cnt+1
always @(posedge clk or negedge rstn)
if(!rstn) div_cnt <=8'd0;</pre>
else if((i2c==IDLE)|scl_tick) div_cnt <=8'd0;</pre>
else div cnt<=div cnt+1'b1;</pre>
//scl时间
wire scl_ls =(div_cnt==8'd0);
                                             //scl low
wire scl_lc = (div_cnt==8'd7);
                                             //scl low center
wire scl_hs =(div_cnt==8'd15);
                                             //scl high
wire scl_hc = (div_cnt==8'd22);
                                             //scl high center
```

//一个周期结束

# 状态更新

assign scl\_tick = (div\_cnt==8'd29);

```
//状态
always @(posedge clk or negedge rstn)
if(!rstn) i2c <=0;
else i2c <= next_i;
```

### 读写命令的判断

读写命令是通过端口输入write\_op和read\_op确定的,这两个信号是低电平有效,用了wr\_op和rd\_op两个寄存器把输入的write\_op和read\_op取反,这样如果有读或写命令,wr\_op或rd\_op为1,复位和操作结束(wr\_opover)时都要清零,接下来就用wr\_op和rd\_op判断是否读写了,这里仅仅是把原来低电平有效的信号替换为两个高电平有效信号。

### 下一状态的判断

Byte Write: <u>START + DEVICE + ACK + ADDR + ACK</u> + DATA + ACK + STOP Random Read: <u>START + DEVICE + ACK + ADDR + ACK + STOP</u>

ACK+START + DEVICE + DATA + NO ACK + STOP

下一状态的更新是在scl\_tick(每30个clk),上面下划线划出的部分是相同的,无论读写,一开始的状态更新都是按照上面下划线的顺序依次更新状态,这时候的器件地址都是10100000(write),到了ADDR的ACK,即W\_AACK时会根据wr\_op和rd\_op决定接下来进入怎样的状态,wr\_op会开始到状态W\_DATA读数据;rd\_op会到WAIT\_WTICK3,然后继续START。操作结束后需要等待一个信号d5ms\_over才能回到空闲,控制器件工作的频率不要太高。

```
always@(*)
case (i2c)
    IDLE: begin next i = IDLE; if(wr op rd op) next i = WAIT WTICK0; end
                                                                             //有读写操作跳出空闲状态
    //wait tick
    WAIT WTICK0:begin next i = WAIT WTICK0;if(scl tick) next i=WAIT WTICK1;end
    WAIT WTICK1:begin next i = WAIT WTICK1;if(scl tick) next i = W START;end
    //START:SCL=1,SDA=1->0(scl lc)
    W START: begin next i=W START; if(scl tick) next i=W DEVICE7; end
    //DEVICE ADDRESS (1010 000 0(WRITE))
    W DEVICE7:begin next i = W_DEVICE7;if(scl_tick) next_i=W_DEVICE6;end
    W DEVICE6:begin next i = W DEVICE6;if(scl tick) next i=W DEVICE5;end
    W DEVICE5:begin next i = W DEVICE5; if (scl tick) next i=W DEVICE4; end
    W DEVICE4:begin next i = W DEVICE4; if (scl tick) next i=W DEVICE3; end
    W DEVICE3:begin next i = W DEVICE3;if(scl tick) next i=W DEVICE2;end
    W DEVICE2:begin next i = W DEVICE2;if(scl tick) next i=W DEVICE1;end
    W DEVICE1:begin next i = W DEVICE1;if(scl tick) next i=W DEVICE0;end
    W DEVICEO: begin next i = W DEVICEO; if(scl tick) next i=W DEVACK; end
    //ACK
    W DEVACK: begin next i=W DEVACK; if(scl tick) next i=W ADDRES7; end
    //WORD ADDRESS
    W ADDRES7 :begin next i = W ADDRES7; if(scl tick) next i=W ADDRES6; end
    W ADDRES6 :begin next i = W ADDRES6; if(scl tick) next i=W ADDRES5; end
    W ADDRES5 :begin next i = W ADDRES5; if(scl tick) next i=W ADDRES4; end
    W ADDRES4 :begin next i = W ADDRES4; if(scl tick) next i=W ADDRES3; end
    W_ADDRES3 :begin next_i = W_ADDRES3;if(scl_tick) next_i=W_ADDRES2;end
    W_ADDRES2 :begin next_i = W_ADDRES2;if(scl_tick) next_i=W_ADDRES1;end
    W ADDRES1 :begin next_i = W_ADDRES1;if(scl_tick) next_i=W_ADDRES0;end
    W ADDRES0 :begin next i = W ADDRES0; if(scl tick) next i=W AACK; end
```

```
//ACK
W AACK:begin next_i = W_AACK;
                                                                  //wr op即写命令, 开始写数据
             if(scl tick&wr op) next i=W DATA7;
             else if(scl tick&rd op) next i=WAIT WTICK3;
                                                                  //rd op读命令,则下一状态为WAIT WTICK3
       end
//WRITE DATA[7:0]
W DATA7:begin next i=W DATA7;if(scl tick)next i=W DATA6;end
W DATA6:begin next i=W DATA6;if(scl tick)next i=W DATA5;end
W DATA5:begin next i=W DATA5;if(scl tick)next i=W DATA4;end
W DATA4:begin next i=W DATA4; if (scl tick) next i=W DATA3; end
W DATA3:begin next i=W DATA3; if (scl tick) next i=W DATA2; end
W DATA2:begin next i=W DATA2;if(scl tick)next i=W DATA1;end
W DATA1:begin next i=W DATA1;if(scl tick)next i=W DATA0;end
W DATA0:begin next i=W DATA0;if(scl tick)next i=W DACK;end
//ACK
W DACK:begin next i=W DACK; if(scl tick) next i=S STOP;end
//Current Address Read
//START: SCL=1,SDA=1->0(scl lc)
WAIT WTICK3:begin next i=WAIT WTICK3; if(scl tick) next i=R START;end
R START: begin next i=R START; if(scl tick)next i=R DEVICE7; end
//DEVICE ADDRESS(1010 000 1(READ))
R DEVICE7: begin next i=R DEVICE7; if(scl tick) next i=R DEVICE6; end
R DEVICE6: begin next i=R DEVICE6; if(scl tick) next i=R DEVICE5; end
R_DEVICE5:begin next_i=R_DEVICE5; if(scl_tick) next_i=R_DEVICE4;end
R DEVICE4:begin next i=R DEVICE4; if(scl tick) next i=R DEVICE3;end
R DEVICE3:begin next i=R DEVICE3; if(scl tick) next i=R DEVICE2;end
R_DEVICE2:begin next_i=R_DEVICE2; if(scl_tick) next_i=R_DEVICE1;end
```

```
R_DEVICE1: begin next_i=R_DEVICE1; if(scl_tick) next_i=R_DEVICE0; end
   R DEVICEO; begin next i=R DEVICEO; if(scl tick) next i=R DACK; end
    //ACK
   R DACK:begin next i=R DACK;if(scl tick) next i=R DATA7;end
   //READ DATA[7:0], SDA:input
   R DATA7:begin next i=R DATA7;if(scl tick) next i=R DATA6;end
   R DATA6:begin next i=R DATA6;if(scl tick) next i=R DATA5;end
   R DATA5:begin next i=R DATA5;if(scl tick) next i=R DATA4;end
   R DATA4:begin next i=R DATA4;if(scl tick) next i=R DATA3;end
   R DATA3:begin next i=R DATA3;if(scl tick) next i=R DATA2;end
   R DATA2:begin next i=R DATA2;if(scl tick) next i=R DATA1;end
   R DATA1:begin next i=R DATA1;if(scl tick) next i=R DATA0;end
   R DATA0:begin next i=R DATA0;if(scl tick) next i=R NOACK;end
    //NO ACK
   R NOACK:begin next i=R NOACK;if(scl tick) next i=S STOP;end
   //STOP
   S STOP:begin next i=S STOP; if(scl tick) next i=S STOP0; end
   S STOP0:begin next i=S STOP0;if(scl tick) next i=S STOP1;end
   S STOP1:begin next i=S STOP1;if(scl tick) next i=W OPOVER;end
   //WAIT write op=0,read op=0;
                                                                        //操作结束回到空闲状态
   W_OPOVER:begin next_i = W_OPOVER;if(d5ms_over)next_i=IDLE;end
   default:begin next i= IDLE;end
endcase
```

### SCL同步实现

空闲,等待,操作结束,start开始等状态下SCL都是高电平,因此不需要clr\_scl对SCL清零。另外clr\_scl只在scl\_ls(scl的低电平开始)处才置1,把scl清0,在15个clk周期的scl\_hs处,再把scl拉高,就实现了SCL周期。

### SDA实现

代码后半都是SDA实现的部分,因为太长所以一段一段分析。

下面的一段是实现SDA的控制信号声明,这些信号在对应的状态且scl在低电平的中心时置1,告诉SDA该怎么做,i2c\_reg用来暂存scl上的数据,i2c\_rlf是在读写数据时用的,使用的部分在下一段代码。

```
//SDA
reg [7:0]i2c reg;
assign start clr = scl lc &((i2c==W START)|(i2c==R START));
                                                                  //在scl low center开始读写操作
assign ld wdevice = scl lc&(i2c==W DEVICE7);
                                                                  //加载器件地址
                                                                  //加载数据地址
assign ld waddres = scl lc&(i2c==W ADDRES7);
assign ld wdata= scl lc&(i2c==W DATA7);
                                                                  //加载数据
assign ld rdevice = scl lc&(i2c==R DEVICE7);
                                                                  //读操作的器件地址
assign noack set = scl lc&(i2c==R NOACK)
                                                                  //读操作完毕, 主机发响应
assign stop clr = scl lc&(i2c==S STOP);
assign stop set = scl lc&((i2c==S STOP0) | (i2c==WAIT WTICK3));
                                                     //有读写则i2c rlf
assign i2c rlf =scl lc&(
               (i2c == W DEVICE6)
               (i2c == W DEVICE5)
               (i2c == W DEVICE4)
               (i2c == W DEVICE3)
               (i2c == W DEVICE2)
               (i2c == W DEVICE1)
               (i2c == W DEVICE0)
               (i2c == W ADDRES6)
               (i2c == W ADDRES5)
               (i2c == W ADDRES4)
               (i2c == W ADDRES3)
               (i2c == W ADDRES2)
               (i2c == W ADDRES1)
               (i2c == W ADDRES0)
               (i2c == W DATA6)
               (i2c == W DATA5)
               (i2c == W DATA4)
               (i2c == W_DATA3)
               (i2c == W_DATA2)
               (i2c == W DATA1)
               (i2c == W DATA0)
```

```
(i2c == R_DEVICE6)|
(i2c == R_DEVICE5)|
(i2c == R_DEVICE4)|
(i2c == R_DEVICE3)|
(i2c == R_DEVICE2)|
(i2c == R_DEVICE1)|
(i2c == R_DEVICE0));
```

接下来就是根据控制信号进行操作,把对应操作的数据放到i2c\_reg里,准备向SDA线上传输,i2c\_rlf为1时i2creg会左移一位,因为sda 是单位宽的,每次把i2creg的最高位送到sda上,因此左移就是一位一位把数据送到sda上。

```
always@(posedge clk or negedge rstn)
                                                                   //复位, 高电平
if(!rstn) i2c reg <= 8'hff;</pre>
                                                                   //开始读写, sda输出
else if(start clr) i2c reg <= 8'h00;</pre>
else if(ld wdevice) i2c reg <= {4'b1010,3'b000,1'b0};</pre>
                                                                   //10100000 写
else if(ld waddres) i2c reg <= addr;</pre>
                                                                   //加载数据地址
else if(ld wdata) i2c reg <= write data;</pre>
                                                                   //加载写入的数据
else if(ld rdevice) i2c reg <= {4'b1010,3'b000,1'b1};
                                                                   //10100001 读
else if(noack set) i2c reg <= 8'hff;</pre>
                                                                   //NOACK
else if(stop clr) i2c reg <= 8'h00;</pre>
else if(stop set) i2c reg <= 8'hff;</pre>
else if(i2c rlf) i2c reg <= {i2c reg[6:0],1'b0};</pre>
                                                                   //左移
```

接下来是sda输出的控制, sda使能在主机写数据地址, 数据时都是1, 使能为1时器件靠sda输出i2creg的最高位。NOACK以外的其他响应信号, 以及读的数据, 都是从机发到sda线上的, 这时主机的sda使能为0, 不可以发出数据。

```
assign sda_o = i2c_reg[7];
                                                          //sda
assign clr_sdaen = (i2c==IDLE)|
                                                          //sda使能置0信号
                   (scl lc&(
                   (i2c==W DEVACK)
                   (i2c==W AACK)
                   (i2c==W DACK)
                   (i2c==R DACK)
                   (i2c==R DATA7)));
                                                          //sda使能置1信号
assign set sdaen = scl lc&(
                   (i2c==WAIT WTICK0)
                   (i2c==W ADDRES7)
                   (i2c==W DATA7)
                   (i2c==WAIT_WTICK3)
                   (i2c==S STOP)
                   (i2c==R_NOACK));
reg sda_en;
always @(posedge clk or negedge rstn)
if(!rstn) sda_en <= 0;</pre>
else if (clr sdaen) sda en <=0;
else if(set sdaen) sda en <= 1'b1;</pre>
                                                          //sda使能为1时sda可工作
assign sda= sda_en?sda_o: 1'bz;
```

以下是读数据的操作,用sda\_wr控制,在scl高电平的中心(数据稳定时)往read\_data里读数据,左移补sda,就一位一位的用sda发的数据更新了read\_data,这时sda是从机在发数据。

# 操作结束,等待

最后就是操作结束后的等待时间,d5ms\_cnt用来记时钟周期,记满了就会把d5ms\_over置1,在上面状态转换的部分,最后进入STOP状态等待的就是这个信号,等到了这个信号,I2C就回到空闲状态了。

最后,这个模块里没有ACK处理的部分,只是在应该收到ACK的时候从sda读信号出来,没有进行判断,?或许是交给主机来做的。