# 无晶振详细设计说明书

(数传 AC630N)

## 珠海市杰理科技股份有限公司 Zhuhai Jieli Technologyco.,LTD

版权所有, 未经许可, 禁止外传

版权所有,侵权必究 1

地址: 珠海市吉大石花西路 107 号 9 栋综合楼 电话: 0756-6313088

网站: www.zh-jieli.com



### 修改记录

| 版本    | 更新日期      | 描述          |  |
|-------|-----------|-------------|--|
| V1.0  | 2021/3/1  | 初稿          |  |
| V1. 1 | 2021/4/23 | 添加支持 AC632N |  |



版权所有,侵权必究 2

网站: www.zh-jieli.com

| 1. | 概述                                     | 4 |
|----|----------------------------------------|---|
|    | 1.1. 编写目的                              | 4 |
|    | 板卡相关选择及板级配置                            |   |
|    | 2.1.1. 时钟源选择                           |   |
|    | 2. <b>1.2</b> . ini 文件配置               | 4 |
|    | 2.1.3. uboot 文件的选择                     |   |
| 3. | 硬件相关注意事项                               | 5 |
|    | 3.1. 需要使用烧写工具 trim 一下                  | 5 |
|    | 3.2. 需要使用强制升级工具进行烧写                    | 7 |
|    | 3.3. 为了代码空间和 ram 减少,可以把蓝牙的编译关掉,如下两种方法。 |   |



地址:珠海市吉大石花西路 107 号 9 栋综合楼

电话: 0756-6313088 网站: www.zh-jieli.com

版权所有,侵权必究



#### 1. 概述

#### 1.1.编写目的

该文档基于 AC630N\_bt\_data\_transfer\_sdk\_release\_v0.8.0 及其以上版本来实现无晶振的相关功能开发,方便用户在对应的工程上自行开发使用,也为相关 SDK 的无晶振开发提供借鉴思路。

#### 2. 板卡相关选择及板级配置

目前支持的板级: br25、br23、br30

目前支持的芯片: AC636N、AC635N、AC637N、AC632N

该模式下 AC637N 不支持 usb 功能

注:由于资源限制,暂不支持蓝牙模式。

#### 2.1.1. 时钟源选择

由于是无晶振,所以选择 RCL 为时钟源

| #define TCFG_CLOCK_ <mark>SYS_SRC</mark> | SYS_CLOCK_INPUT_PLI | L_RCL //系统时钟源选择 |
|------------------------------------------|---------------------|-----------------|
| #define TCFG_CLOCK_SYS_HZ                | 2400000             | //系统时钟设置        |
| #define TCFG_CLOCK_OSC_HZ                | 2400000             | //外界晶振频率设置      |
| #define TCFG CLOCK MODE                  | CLOCK MODE ADAPTIV  |                 |

#### 2.1.2. ini 文件配置

下载目录 isd\_config.ini 文件添加配置项: PLL\_SRC=LRC

版权所有,侵权必究 4

电话: 0756-6313088 网站: www.zh-jieli.com

地址:珠海市吉大石花西路 107 号 9 栋综合楼

```
# 0 优先选A端口 CS:PD3 CLK:PD0 D0:PD1 D1:PD2 D2:PB7 D3:PD5 # 1 优先选B端口 CS:PA13 CLK:PD0 D0:PD1 D1:PA14 D2:PA15 D3:PD5 SPI=2_3_0_0; #width_clk_mode_port; PLL SRC=LRC; #0SC=btosc; #0SC_FREQ=12MHz; #[24MHz 12MHz] #SYS_CLK=24MHz; #[48MHz 24MHz] #UTTX=PA05;//uboot串口tx #UTBD=1000000;//uboot串口波特率
```

#### 2.1.3. uboot 文件的选择

Ac696 系列芯片, 免晶振方案下载目录的 uboot 文件要使用带"lrc"字眼的 uboot 文件, 如 uboot\_lrc\_boot, uboot\_lrc\_boot 文件, 粘贴为新的 uboot.boot。

| 🚰 uboot.boot            | 2021/2/23 11:56 | BOOT 文件     | 4 KB |
|-------------------------|-----------------|-------------|------|
| uboot.boot_debug        | 2021/2/23 11:56 | BOOT_DEBUG  | 7 KB |
| uboot.boot_undebug      | 2020/12/9 9:54  | BOOT_UNDEBU | 5 KB |
| 🎎 uboot_lrc.boot        | 2021/2/23 11:56 | BOOT 文件     | 4 KB |
| uboot_Irc.boot_debug    | 2021/2/23 11:56 | BOOT_DEBUG  | 6 KB |
| 🚰 uboot_no_ota.boot     | 2021/2/23 11:56 | BOOT文件      | 4 KB |
| uboot_no_ota.boot_debug | 2021/2/23 11:56 | BOOT_DEBUG  | 6 KB |

而其他系列的芯片,免晶振方案下载目录的 uboot 文件是通用的,不需要专门的 lrc uboot 文件。

#### 3. 硬件相关注意事项

#### 3.1. 需要使用烧写工具 trim 一下

一拖八 (V3.0.30 版本或更高版本), 1 拖 2 烧写器 (2.22.5 版本或更高版本)。需要勾选 lrc trim。 详细使用说明请查阅烧写器相关文档

版权所有,侵权必究 5

电话: 0756-6313088 网站: www.zh-jieli.com

地址:珠海市吉大石花西路 107 号 9 栋综合楼





版权所有,侵权必究 6

地址:珠海市吉大石花西路 107 号 9 栋综合楼

电话: 0756-6313088 网站: www.zh-jieli.com

#### 3.2. 需要使用强制升级工具进行烧写

并且拨码开关 2 设置到 ON。具体使用方法清查阅使用使用说明

(https://github.com/Jieli-Tech/fw-AC63\_BT\_SDK)

#### 工具链

关于如何获取 杰理工具链 和 如何进行环境搭建,请阅读以下内容:

- 编译工具: 请安装杰理编译工具来搭建起编译环境, 下载链接 提取码: ukgx
- USB 升级工具:在开发完成后,需要使用杰理烧写工具将对应的 hex 文件烧录到目标板,进行开发调试,关于如何获取工具请进入申请链接并详细阅读对应的文档,以及相关下载脚本配置

固件升级工具,需要升级到 20201119 版本。

https://github.com/Jieli-Tech/fw-AC63\_BT\_SDK/blob/master/doc/stuff/remote\_firmware\_update.exe



版权所有,侵权必究 7

电话: 0756-6313088 网站: www.zh-jieli.com

地址:珠海市吉大石花西路 107 号 9 栋综合楼



- 3.3. 为了代码空间和 ram 减少,可以把蓝牙的编译关掉,如下两种方法。
- 1、关闭蓝牙的宏编译。
- 2、在 codeblock 的配置里面找到下面红色框,把蓝牙库删掉即可,整理编译通过就可以。



版权所有,侵权必究 8

电话: 0756-6313088 网站: www.zh-jieli.com

地址:珠海市吉大石花西路 107 号 9 栋综合楼