# Progettazione di Periferiche e Programmazione di Driver



Alessandro Pellegrini

Calcolatori Elettronici Sapienza, Università di Roma

A.A. 2012/2013

### Bus I/O del PD32



# Classe 7: Istruzioni di I/O

| Tipo | Codice | Operandi | CNZVPI | Commento                         |  |  |  |  |  |
|------|--------|----------|--------|----------------------------------|--|--|--|--|--|
| 0    | INs    | dev, R   |        | Copia il dato dal buffer del de- |  |  |  |  |  |
|      |        |          |        | vice dev in R                    |  |  |  |  |  |
| 1    | OUTs   | dev, R   |        | Copia il dato da (R) nel buffe   |  |  |  |  |  |
|      |        |          |        | del device dev                   |  |  |  |  |  |
| 2    | START  | dev      |        | Azzera il flip-flop READY        |  |  |  |  |  |
|      |        |          |        | del dispositivo e avvia          |  |  |  |  |  |
|      |        |          |        | l'operazione di I/O              |  |  |  |  |  |
| 4    | JR     | dev, R   |        | Se READY=1, va all'indir. R      |  |  |  |  |  |
| 5    | JNR    | dev, R   |        | Se READY=0, va all'indir. R      |  |  |  |  |  |

## Formato Istruzioni I/O

- Per l'operando dev sono ammessi solo due modi di indirizzamento: diretto con registro ed assoluto. Per la codifica di questo campo sono usati i campi I/O e k.
- Il campo I/O può assumere solo due valori:
  - o 01: indica che il contenuto di k è l'indirizzo del device
  - 10: indica che l'indirizzo del device è contenuto nel registro generale specificato dai primi 3 bit del campo k
- Poiché i campi modo sorgente e sorgente sono inutilizzati, sia la sorgente (in caso di OUT) che la destinazione (in caso di IN) viene specificata nei campi modo destinazione e destinazione.

|   | 11 | .1 |    | Tipo | k  |    | I/O   | s     | _    |   | _ | Mode | ) [ | Dest |
|---|----|----|----|------|----|----|-------|-------|------|---|---|------|-----|------|
| 3 | 1  | 29 | 28 | 24   | 23 | 16 | 15 14 | 13 12 | 11 9 | 8 | 6 | 5 3  | 2   | 0    |

#### Interazione con le periferiche

- Si può interagire con le periferiche in due modi
  - Modo sincrono: il codice del programma principale si mette in attesa della periferica
  - Modo asincrono: la periferica informa il sistema che una qualche operazione è stata completata

#### Interazione Sincrona

- Nell'interazione sincrona, il software si preoccupa di testare direttamente lo stato di una periferica.
- L'architettura sottostante deve dare la possibilità al processore di conoscere ad ogni istante lo stato della periferica
- Le tecniche più utilizzate per interagire in modo sincrono con le periferiche sono:
  - Busy Waiting
  - Polling



### **Busy Waiting**

• Il Busy Waiting (attesa attiva) si basa su un ciclo in cui il processore chiede ripetutamente alla periferica se è pronta

#### **Busy Waiting**

#### Loop: salta a Loop se la periferica non è pronta

- Il processore continua ad eseguire questo controllo restando in attesa attiva
- Il consumo di CPU resta al 100% fintanto che la periferica non diventa pronta



### **Busy Waiting**

 Il Busy Waiting (attesa attiva) si basa su un ciclo in cui il processore chiede ripetutamente alla periferica se è pronta

#### **Busy Waiting**

#### Loop: salta a Loop se la periferica non è pronta

- Il processore continua ad eseguire questo controllo restando in attesa attiva
- Il consumo di CPU resta al 100% fintanto che la periferica non diventa pronta
- Nel PD32 si utilizza l'istruzione JNR (Jump Not Ready) per conoscere lo stato della periferica:

Loop: JNR Device, Loop



### Polling

- Il Polling è un'operazione simile al Busy Waiting, che coinvolge però più di una periferica connessa all'elaboratore
- La verifica viene svolta in maniera circolare su tutte le periferiche interessate

### Polling

- Il Polling è un'operazione simile al Busy Waiting, che coinvolge però più di una periferica connessa all'elaboratore
- La verifica viene svolta in maniera circolare su tutte le periferiche interessate

```
1 poll:
2     jr D1, Op_Dev_1
3     jr D2, Op_Dev_2
4     jr D3, Op_Dev_3
5     jmp poll
```

• Il software interroga ciclicamente le periferiche per sapere se qualcuna è pronta ad interagire



#### Progettazione dell'interfacciamento con le periferiche

- L'interfaccia hardware di una periferica consente di connettere ad una determinata architettura periferiche anche estremamente differenti tra loro
- Le interconnessioni ed i componenti dell'interfaccia hardware devono supportare la *semantica* della periferica

#### Progettazione dell'interfacciamento con le periferiche

- L'interfaccia hardware di una periferica consente di connettere ad una determinata architettura periferiche anche estremamente differenti tra loro
- Le interconnessioni ed i componenti dell'interfaccia hardware devono supportare la *semantica* della periferica
- Nel PD32, in generale, vorremo:
  - o leggere dalla periferica
  - scrivere sulla periferica
  - o selezionare una particolare periferica tra quelle connesse al bus
  - interrogare la periferica per sapere se ha completato la sua unità di lavoro
  - avviare la periferica

### Interfaccia di Input



# Interfaccia di Input: Software

**I/O programmato**: l'handshaking tra la periferica ed il processore deve essere implementato a mano.

```
1 (Loop1: jnr DeviceIN, Loop1)
2 start DeviceIN
3 Loop2: jnr DeviceIN, Loop2
4 inb DeviceIN, RO
```

- 1. Aspetto finché la periferica DevicelN non è disponibile (nel caso in cui possa interagire con altri utilizzatori)
- 2. Avvio la periferica così che possa produrre informazioni
- 3. Aspetto che la periferica completi la sua unità di lavoro
- 4. Acquisisco da periferica il risultato dell'operazione

# Interfaccia di Input: Software

**I/O programmato**: l'handshaking tra la periferica ed il processore deve essere implementato a mano.

```
1 (Loop1: jnr DeviceIN, Loop1)
2 start DeviceIN
3 Loop2: jnr DeviceIN, Loop2
4 inb DeviceIN, RO
```

- 1. Aspetto finché la periferica DevicelN non è disponibile (nel caso in cui possa interagire con altri utilizzatori)
- 2. Avvio la periferica così che possa produrre informazioni
- 3. Aspetto che la periferica completi la sua unità di lavoro
- 4. Acquisisco da periferica il risultato dell'operazione

#### Implementiamo busy waiting o polling?



### Interfaccia di Output



#### Interfaccia di Output: Software

**I/O programmato**: l'handshaking tra la periferica ed il processore deve essere implementato a mano.

```
1 (Loop1: jnr DeviceOUT, Loop1)
2          outb RO, DeviceOUT
3          start DeviceOUT
4 Loop2: jnr DeviceOUT, Loop2
```

- 1. Aspetto finché la periferica DeviceOUT non è disponibile (nel caso in cui possa interagire con altri utilizzatori)
- Scrivo nel registro di interfaccia con la periferica il dato che voglio produrre in output
- 3. Avvio la periferica, per avvertirla che ha un nuovo dato da processare
- 4. Attendo che la periferica finisca di produrre in output il dato



## Esercizio Busy Waiting

Una periferica AD1 produce dati di dimensione word come input per il processore PD32. Scrivere il codice di una subroutine IN\_AD1 che accetti come parametri nel registro R1 il numero di dati (word) da leggere dalla periferica AD1, ed in R2 l'indirizzo di memoria da cui il processore PD32 dovrà incominciare a scrivere i dati così acquisiti da periferica. Scrivere inoltre il programma che invochi la funzione IN\_AD1 chiedendo di acquisire 100 word dalla periferica AD1 e di memorizzarli in un vettore posto a partire dall'indirizzo 1200h.

## Esercizio Busy Waiting: Soluzione

```
1 ORG 400h
2 CODE
      movl #100, R1; Numero di dati da acquisire
      movl #1200h, R2; Indirizzo iniziale del vettore
4
     isr IN_AD1
6
    halt
  IN AD1:
      push RO; Salvo i registri che utilizzero' nello stack
9
     push R1
10
    push R2
11
    in1: jnr AD1, in1; Non so se AD1 e' gia' al lavoro
12
    in2: start AD1 ; Chiedo di produrre un dato da acquisire...
13
    in3: jnr AD1, in3; ...e aspetto che la periferica finisca
14
15
```

# Esercizio Busy Waiting: Soluzione (2)

```
inw AD1, RO; Muovo il dato dalla periferica alla CPU...
16
      movw RO, (R2)+; ...e lo salvo nell'array
17
      subl #1, R1
18
      jnz in2 ; Se devo acquisire altri dati, procedo
19
      pop R2; Distruggo la mia finestra di stack
20
      pop R1
21
     pop RO
22
23
      ret : torno alla funzione chiamante
24 END
```

### Esercizio Polling

Quattro periferihe AD1, AD2, AD3, AD4 producono dati di dimensione word come input per il processore PD32. Scrivere il codice di una subroutine IN\_AD che accetti come parametri nel registro R1 il numero di dati (word) da leggere dalle periferiche, ed in R2 l'indirizzo di memoria da cui il processore PD32 dovrà incominciare a scrivere i dati così acquisiti. Scrivere inoltre il programma che invochi la funzione IN\_AD chiedendo di acquisire 100 word dalle periferiche e di memorizzarli in un vettore posto a partire dall'indirizzo 1200h. ATTENZIONE: i 100 dati possono essere letti non necessariamente rispettando l'ordine delle periferiche (ad esempio 10 da AD1, 23 da AD2, ...)

#### Esercizio Polling: Soluzione

```
1 ORG 400h
2 CODE
     movl #100, R1; Numero di dati da acquisire
     movl #1200h, R2; Indirizzo iniziale del vettore
  jsr IN_AD
   halt
  IN_AD:
     push RO; Salvo i registri che utilizzero'
8
     push R1
9
     push R2
10
    poll1: jr AD1, IN_1; attende che AD1 sia pronta
11
    poll2: jr AD2, IN_2
12
   poll3: ir AD3, IN_3
13
   poll4: jr AD4, IN_4
14
     jmp poll1
15
```

# Esercizio Polling: Soluzione (2)

```
IN_i: ; Blocco di codice per la periferica i-sima
16
      inw AD1, RO; Muovo il dato dalla periferica alla CPU...
17
      movw RO, (R2)+; ...e lo salvo nell'array
18
      subl #1, R1
19
      jz finished; Se non devo acquisire altro, termino
20
      start AD1 ; Riavvio la periferica per farle produrre altri dati
21
      jmp poll_i+1 ; riparto dalla periferica successiva
22
23
      : ...
24
    finished:
      pop R2; Distruggo la mia finestra di stack
25
      pop R1
26
      pop RO
27
      ret : torno alla funzione chiamante
28
20 END
```

#### Esecuzione Asincrona: le interruzioni

- Nell'esecuzione asincrona, il processore programma la periferica, la avvia, e prosegue nella sua normale esecuzione
- L'intervallo di tempo in cui la periferica porta a termine la sua unità di lavoro può essere utilizzata dal processore per svolgere altri compiti
- La periferica porta a termine la sua unità di lavoro ed al termine informerà il processore, interrompendone il normale flusso d'esecuzione

### Le interruzioni: problematiche da affrontare

#### Problemi:

- 1. Quando si verifica un'interruzione, occorre evitare che si verifichino interferenze indesiderate con il programma in esecuzione
- 2. Una CPU può dialogare con diverse periferiche, ciascuna delle quali deve essere gestita tramite routine specifiche (*driver*)
- 3. Si debbono poter gestire richieste concorrenti di interruzione, oppure richieste di interruzione che giungono mentre è già in esecuzione un driver in risposta ad un'altra interruzione

### Le interruzioni: problematiche da affrontare

#### Problemi:

- 1. Quando si verifica un'interruzione, occorre evitare che si verifichino interferenze indesiderate con il programma in esecuzione
- 2. Una CPU può dialogare con diverse periferiche, ciascuna delle quali deve essere gestita tramite routine specifiche (*driver*)
- 3. Si debbono poter gestire richieste concorrenti di interruzione, oppure richieste di interruzione che giungono mentre è già in esecuzione un driver in risposta ad un'altra interruzione

#### Soluzioni:

- 1. Salvataggio del contesto d'esecuzione
- 2. Identificazione dell'origine dell'interruzione
- 3. Definizione della gerarchia di priorità



### Passi per la gestione di un'interruzione

Per poter gestire correttamente un'interruzione, è *sempre* necessario seguire i seguenti passi:

- 1. Salvataggio dello stato del processo in esecuzione
- 2. Identificazione del programma di servizio relativo alla periferica che ha generato l'interruzione (*driver*)
- 3. Esecuzione del programma di servizio
- 4. Ripresa delle attività lasciate in sospeso (ripristino dello stato del processore precedente)

#### Cambio di contesto

- Il contesto d'esecuzione di un processo è costituito da:
  - Registro PC: contiene l'indirizzo dell'istruzione dalla quale si dovrà riprendere l'esecuzione una volta terminata la gestione dell'interrupt
  - Registro SR: alcuni bit di condizione potrebbero non essere ancora stati controllati dal processo
  - Registri TEMP1 e TEMP2, per supportare la ripresa dell'esecuzione di operazioni logico aritmetiche. Se le interruzioni vengono gestite unicamente prima della fase di fetch, non è necessario memorizzare i valori di questi registri (essi vengono infatti scritti unicamente dalle microoperazioni associate ad un'istruzione di tipo logico-aritmetico)
- Quando viene generata un'interruzione avviene una commutazione dal contesto del processo interrotto a quello del driver
- Analogamente il contesto del processo interrotto deve essere ripristinato una volta conclusa l'esecuzione del driver



### jsr e registro SR

- Nel caso di un'istruzione jsr lo stato del processo non viene (banalmente!) memorizzato
- È compito del programmatore, dunque, memorizzare manualmente il valore del registro SR se esso deve essere utilizzato al ritorno dalla routine

#### sbagliato:

```
1 cmpl #0, R0
2 jsr subroutine
3 jz label
```

#### corretto:

```
cmpl #0, R0
pushsr
jsr subroutine
popsr
jz label
```

• Il programmatore può scegliere di eseguire le pushsr/popsr anche all'interno della funzione, se lo ritiene più performante



# Cambio di contesto (2)

- È necessario assicurarsi che non si verifichino altre interruzioni durante le operazioni di cambio di contesto
  - Potrebbero altrimenti verificarsi delle incongruenze tra lo stato originale del processo e quello ripristinato
- Al termine dell'esecuzione di un'istruzione, il segnale IRQ assume il valore 1 e il flip-flop I viene impostato a 0 via firmware
- Inoltre il PD32 provvede a salvare nello stack i registri SR e PC
- Infine, in PC viene caricato l'indirizzo della routine di servizio (driver) della periferica che ha generato la richiesta di interruzione.

## Identificazione del driver (IVT)

 L'identificazione del driver da attivare in risposta all'interruzione si basa su un numero univoco (IVN, Interrupt Vector Number) comunicato dalla periferica al processore, che identifica un elemento all'interno dell'Interrupt Vector Table (IVT)



#### Gestione di un'interruzione

```
SR[I] = 0; R7 \rightarrow TEMP1
4 \rightarrow ALU; ALU_OUT[SUB] \rightarrow R7
R7 \rightarrow MAR
PC \rightarrow MDR
MDR \rightarrow (MAR)
R7 \rightarrow TEMP1
4 \rightarrow ALU; ALU\_OUT[SUB] \rightarrow R7
SR \rightarrow MDR
R.7 \rightarrow MAR
MDR \rightarrow (MAR)
TACK IN
IACK IN; IVN \rightarrow IO D/R
IO D/R \rightarrow TEMP2
SHIFTER_OUT[SX, 2] → MAR; soltanto 256 driver differenti!
(MAR) \rightarrow MDR
MDR \rightarrow PC
```

# Il supporto hardware alle interruzioni con priorità



#### Ritorno da un'interruzione

```
R7 \rightarrow MAR (MAR) \rightarrow MDR MDR \rightarrow SR; viene ripristinato il flag I! R7 \rightarrow TEMP1 4 \rightarrow ALU; ALU_OUT[ADD] \rightarrow R7 R7 \rightarrow MAR (MAR) \rightarrow MDR MDR \rightarrow PC R7 \rightarrow TEMP1 4 \rightarrow ALU; ALU_OUT[ADD] \rightarrow R7
```

### Priorità nella gestione delle interruzioni

- Introdurre una gerarchia per la gestione delle interruzioni consiste essenzialmente nel definire dei meccanismi per:
  - Stabilire quale dispositivo debba essere servito per primo nel caso di richieste contemporanee
  - Consentire che il servizio di una interruzione possa essere a sua volta interrotto da dispositivi con priorità maggiore
- Tali meccanismi possono essere implementati via hardware (vedi controllore interruzione a priorità) o, nel caso in cui non via un supporto hardware dedicato, via software

# Priorità nella gestione delle interruzioni (2)



# Classe 7: Istruzioni di I/O

| Tipo | Codice | Operandi | CNZVPI | Commento                                  |
|------|--------|----------|--------|-------------------------------------------|
| 3    | CLEAR  | dev      |        | Azzera il flip-flop READY                 |
| 6    | SETIM  | dev      |        | Abilita il dispositivo dev ad in-         |
|      |        |          |        | viare interruzioni $(1	o 	exttt{IMS})$    |
| 7    | CLRIM  | dev      |        | Impedisce al dispositivo dev di           |
|      |        |          |        | inviare interruzioni (0 $ ightarrow$ IMS) |
| 8    | JIM    | dev, R   |        | Se IMS $= 1$ , va all'indir. R            |
| 9    | JNIM   | dev, R   |        | Se IMS $= 0$ , va all'indir. R            |

#### Gestione della gerarchia delle priorità

# 1) Stabilire quale dispositivo debba essere servito per primo nel caso di richieste contemporanee

- Soluzione hardware: si utilizza il segnale di IACK propagato in daisy-chain per il riconoscimento dell'origine dell'interruzione. Così facendo si introduce una priorità che è funzione della "distanza" dal processore (la periferica più vicina ha priorità massima)
- Soluzione software: le periferiche vengono interrogate tramite polling. L'ordine di interrogazione definisce la priorità nella gestione delle interruzioni

#### Gestione della gerarchia delle priorità

# 2) Consentire che la gestione di una interruzione possa essere a sua volta interrotto da dispositivi con priorità maggiore

- Soluzione hardware: è legata all'hardware che abbiamo già visto
- Soluzione software:
  - Ogni routine di servizio che prevede di essere interrotta (di priorità non massima) deve rendere il processore nuovamente interrompibile (SETI)
  - Prima della SETI si devono mascherare i flip-flop IM delle periferiche a priorità minore
  - Lo stato di interrompibilità, (valori dei registri IM) fa parte del contesto del programma e va ripristinato prima della RTI
  - 4. Prima della SETI si deve rimuovere la causa dell'interruzione, per evitare lo stack overflow (utilizzando CLRIM, oppure resettando il flip flop di status con START o CLEAR). Tuttavia se la stessa periferica genera un altro interrupt, si possono generare conflitti sui dati e sul codice!

#### Gestione della gerarchia delle priorità (2)

5. Il ripristino dello stato del processo deve avvenire con il processore non interrompibile, per evitare le incongruenze che potrebbero sorgere a causa di una commutazione incompleta.

Ad esempio, si consideri il driver periferica di priorità "media" (interrompibile solo da device con priorità "alta" e non da device con priorità "bassa"):

Se arriva un'interruzione da parte del device a bassa priorità, questa viene subito servita ed è violata la gerarchia di priorità!

#### Gestione della gerarchia delle priorità: esempio

Tre rilevatori di movimento sono connessi al PD32. Quando viene rilevato un movimento, i sensori generano una richiesta di interruzione. Si vuole servire le interruzioni provenienti dai sensori con la seguente priorità:

- SENSORE0 ha priorità minore di SENSORE1
- SENSORE1 ha priorità minore di SENSORE2
- SENSORE2 ha la priorità massima nel sistema

### Gestione della gerarchia delle priorità: esempio (2)

#### Driver SENSORE0: Driver SENSORE1:

```
1 setim SENSORE2
 setim SENSORE2
                          clrim SENSORE1
2 setim SENSORE1
                          3 clrim SENSOREO
3 clrim SENSOREO
                          4 seti
4 seti
                          5 . . .
5 . . .
                          6 clri
6 clri
                          7 setim SENSOREO
7 setim SENSOREO
                          8 setim SENSORE1
8 rt.i
                         g rti
```

#### Driver SENSORE2:

1 ... 2 **rti** 

#### Interruzioni: riassunto

- La periferica attiva il segnale di interruzione sul Control Bus di I/O
- Prima della fase di fetch il PD32 controlla se ci sono richieste di interruzione in attesa
- L'IVN della periferica che ha generato l'interruzione viene letto e moltiplicato per 4, per leggere all'interno dell'IVT l'indirizzo in cui è memorizzata la routine di servizio (driver)
- All'attivazione del driver viene fatto un cambio di contesto, salvando SR e PC. Inoltre il microcodice imposta a 0 il flip flop I (equivalente all'esecuzione dell'istruzione CLRI) inibendo la verifica della presenza di eventuali nuove interruzioni
- Al momento dell'esecuzione di RTI al termine della routine vengono automaticamente ripristinati PC e SR. Inoltre il microcodice imposta a 1 il flip flop I (equivalente all'esecuzione dell'istruzione SETI) permettendo la verifica di presenza di nuove interruzioni

#### Formato istruzione RTI

L'istruzione RTI ha il seguente formato:



Nell'IR non è presente pertanto il codice identificativo del registro R7 necessario per il ripristino dello stato. Per questo motivo, l'hardware associato al selettore di registro presenta il segnale SelR7:



#### Interrupt nel mondo reale

- La gestione degli interrupt è un punto critico per le architetture, ed è uno dei punti critici di interconnessione tra hardware e software
  - La IVT, nei moderni sistemi, viene popolata dal Sistema Operativo in funzione dell'architettura sottostante
  - Le informazioni scritte dal sistema operativo devono essere coerenti con il formato interpretabile dal microcodice del processore!
- Praticamente tutti i sistemi operativi (Unix, Mac OS X, Microsoft Windows) dividono la gestione degli interrupt in due parti:
  - First-Level Interrupt Handler, o top half
  - Second-Level Interrupt Handler, o bottom half



#### Interrupt nel mondo reale (2)

- Una top half implementa una gestione minimale delle interruzioni
  - Viene effettuato un cambio di contesto (con mascheramento delle interruzioni)
  - o Il codice della top half viene caricato ed eseguito
  - La top half serve velocemente la richiesta di interruzione, o memorizaz informazioni critiche disponibili soltanto al momento dell'interrupt e schedula l'esecuzione di una bottom half non appena possibile
  - L'esecuzione di una top half blocca temporaneamente l'esecuzione di tutti gli altri processi del sistema: si cerca di ridurre al minimo il tempo d'esecuzione di una top half
- Una bottom half è molto più simile ad un normale processo
  - Viene mandata in esecuzione (dal Sistema Operativo) non appena c'è disponibilità di tempo di CPU
  - L'esecuzione dei compiti assegnati alla bottom half può avere una durata non minimale



#### Esercizio sulle Interruzioni: Produttore/Consumatore

Due periferiche, una di input ed una di output, vogliono scambiare dati (in formato byte) tra di esse. Per supportare lo scambio, viene utilizzato un buffer (di dimensione 1 byte) in memoria di lavoro RAM. La periferica PRODUTTORE (periferica di input) genera un dato che deve essere scritto all'interno del buffer tampone. La periferica CONSUMATORE (di output) leggerà dal buffer il dato prodotto e lo processerà. È necessario impedire alla periferica PRODUTTORE di generare un nuovo dato fintanto che quello contenuto all'interno del buffer tampone non sia stato correttamente processato dalla periferica CONSUMATORE. Analogamente, la periferica CONSUMATORE non può processare il dato contenuto all'interno del buffer tampone prima che un nuovo dato sia stato generato dalla periferica PRODUTTORE.

#### Produttore/Consumatore

```
1 ; Nel simulatore e' necessario installare due periferiche:
2 ; INPUT: I/O=I, ind=30, IVN=2
3 : OUTPUT: I/O=O, ind=56, IVN=7
4 org 400h
      input equ 30 ;indirizzo periferica input
5
      output equ 56 ;indiririzzo periferica output
      flag db 0; flag=0 buffer vuoto, flag=1 buffer pieno
      buffer equ 500h ;indirizzo buffer di scambio
10 code
      seti
12
      setim input
      setim output
13
14
      start input
      start output
15
      halt
16
18
```

#### Produttore/Consumatore (2)

```
19 driver 2, 600h ; Il driver della periferica con IVN=2 (input)
    pinput: push RO ;salva contenuto di RO
21
      movb flag, RO ; carica flag in RO
      cmpb #1, RO ; controlla se buffer pieno
22
      jz inibisci ;se pieno pongo in attesa la periferica di input
    accetta: :altrimenti invia dato
24
      movb #1, flag ;pongo il flag=1 (buffer pieno)
25
      inb input, buffer ; carico dato nel buffer
26
      start input ;abilito device a generare un nuovo dato
      jnim output,sbloccato ;se periferica di output e' in attesa la sblocco
28
29
      imp fineinp :termina
    inibisci: clrim input ;pone perif. input in attesa (buffer pieno)
30
    fineinp: pop RO ;fine driver
31
32
      rti
33
    sbloccato:setim output ;sblocco periferica output
34
      imp fineinp
35
36
```

# Produttore/Consumatore (3)

```
37 driver 7,700h; Il driver della periferica di IVN=7 (output)
    poutput:push RO ;salva contenuto di RO
38
      movb flag, RO ; carica flag in RO
39
      cmpb #0, R0 ;il buffer e' vuoto?
40
      jz blocca ;se vuoto pongo in attesa la periferica di output
41
    consuma: outb buffer, output ;altrimenti invio dato
42
      movb #0, flag ;pongo flag=0 (buffer vuoto)
43
      start output ;abilito perif. output a consumare il dato
44
      inim input, sblocca ;se perif. di input 'in attesa' la sblocco
45
      imp fineoutp ;termina
46
    blocca: clrim output :blocco perif. output (buffer vuoto)
47
    fineoutp: pop RO ;termina driver
48
      rti
49
    sblocca:setim input ;sblocco input
50
51
      imp fineoutp
52 end
```

# Costo aggiuntivo di un'operazione di I/O gestita tramite interruzioni

- Supponiamo di avere un processore a 2GHz e un hard disk che trasferisce dati in blocchi da 4 longword con un throughput massimo di 16 MiB/s.
- Si ipotizzi che il costo aggiuntivo per ogni trasferimento, tenendo conto delle interruzioni, è pari a 500 cicli di clock.
- Si trovi la frazione di tempo di processore utilizzato nel caso in cui l'hard disk stia trasferendo dati per il 5% del suo tempo

# Costo aggiuntivo di un'operazione di I/O gestita tramite interruzioni

- Supponiamo di avere un processore a 2GHz e un hard disk che trasferisce dati in blocchi da 4 longword con un throughput massimo di 16 MiB/s.
- Si ipotizzi che il costo aggiuntivo per ogni trasferimento, tenendo conto delle interruzioni, è pari a 500 cicli di clock.
- Si trovi la frazione di tempo di processore utilizzato nel caso in cui l'hard disk stia trasferendo dati per il 5% del suo tempo

Frequenza di interrogazione: 
$$\frac{16 \text{MiB/s}}{16 \text{byte/accesso}} = 1 \text{M} = 10^6 \text{accessi/sec}$$

Cicli per secondo spesi:  $500 \cdot 10^6$ 

% processore utilizzato:  $\frac{500 \cdot 10^6}{2000 \cdot 10^6} = 25\%$ 

Frazione di tempo di CPU:  $25\% \cdot 5\% = 1,25\%$ 

# Costo aggiuntivo di un'operazione di I/O gestita tramite interruzioni

- La gestione dell'I/O tramite interrupt solleva il processore dal peso di attendere il verificarsi degli eventi di I/O
- L'utilizzo degli interrupt aggiunge comunque un certo costo aggiuntivo (overhead) all'esecuzione
- Questo costo aggiuntivo può diventare intollerabile se i dispositivi con cui si interagisce hanno a disposizione una elevata larghezza di banda

#### Esercizio sulle interruzioni: Monitoraggio Stanza

Una stanza è monitorata da quattro sensori di temperatura, che sono pilotati da un processore PD32. Quest'ultimo controlla costantemente che il valor medio della temperatura rilevata nella stanza sia compreso nell'intervallo [tMin, tMax]. Nel caso in cui la temperatura non cada all'interno di questo intervallo, il microprocessore invia un segnale di allarme ad un'apposita periferica (ALLARME). Il segnale d'allarme utilizzato è il valore 1 codificato con 8 bit. Se la temperatura ritorna all'interno dell'intervallo [tMin, tMax], la CPU trasmette alla periferica il valore 0.

I sensori restituiscono la temperatura misurata come un intero a 16 bit, utilizzando i decimi di grado Celsius come unità di misura. Scrivere il codice assembly per il controllo dei sensori di temperatura e della periferica ALLARME, utilizzando il meccanismo delle interruzioni vettorizzate.

#### Monitoraggio Stanza: scelte di progetto

- Le misure di temperatura dei quattro sensori vengono memorizzate all'interno di un vettore di quattro elementi
- All'avvio del sistema, le quattro misure vengono forzate al centro dell'intervallo [tMin, tMax]
- Il sensore è una periferica di input che fornisce un solo registro di sola lettura che contiene il valore misurato
- Se la temperatura è negativa, il sensore restituisce comunque il valore 0
- ALLARME è una periferica di output, che attiva/disattiva una sirena lampeggiante. Un Flip/Flop collegato al primo bit del bus dati accende/spegne l'allarme quando viene settato/resettato.
- ALLARME è una periferica passiva: non ha Flip/Flop di status, né di IM.
   L'istruzione JR, pertanto, fallisce sempre



#### Monitoraggio Stanza

```
1 org 400h
      sensore1 equ Oh ; indirizzo sensore1 (IVN = 1)
      sensore2 equ 1h ; indirizzo sensore2 (IVN = 2)
      sensore3 equ 2h ; indirizzo sensore3 (IVN = 3)
      sensore4 equ 3h ; indirizzo sensore4 (IVN = 4)
      allarme equ 4h ; indiririzzo periferica allarme (IVN = 5)
      tMin equ 200 ; tMin espresso in decimi di gradi Celsius
      tMax equ 300 ; tMax espresso in decimi di gradi Celsius
8
      temperature equ 2000h; vettore contenente le (4) temperature misurate
10 code
    main:
11
      xorl RO. RO: nuova media
12
      xorl R1, R1; vecchia media
13
     isr INIT
14
      setim sensore1 : abilita i sensori a inviare interruzioni
15
16
      setim sensore2
      setim sensore3
17
18
      setim sensore4
```

# Monitoraggio Stanza (2)

```
19
      seti ; abilita il processore a ricevere interruzioni
      start sensore1; avvia l'acquisizione dei dati dai sensori di temp.
20
21
      start sensore2
22
      start sensore3
23
      start sensore4
24
    loop:
      movw RO, R1; vecchia media = nuova media
25
26
      isr MEDIA : calcola la media delle misure correnti
      cmpw RO, R1
28
      jz loop; se la media non e' cambiata, non faccio nulla
      movb #1. R1 : R1 = 1 \rightarrow allarme acceso
29
      cmpw #tMax, RO
30
31
      jnc set ; tMax <= R0</pre>
      cmpw #tMin, RO:
32
33
      jc set; tMin > RO
34
      xorb R1. R1: R1 = 0 --> allarme spento
35
    set: outb R1, allarme; accende o spegne l'allarme
      imp loop
36
```

# Monitoraggio Stanza (3)

```
37 ; La funzione INIT inizializza le strutture dati utilizzate dal programma
38 INIT:
      push RO
39
      push R1
40
      movw #tMin, RO; calcola il centro dell'intervallo [tMin,tMax]
41
      addw #tMax. RO
42
    lsrw #1, R0
43
      movw #temperature, R1
44
      movw RO, (R1); aggiorna i buffer dei 4
45
      movw RO, 2(R1); sensori con il valor medio
46
      movw RO, 4(R1) : dell'intervallo
47
      movw RO, 6(R1)
48
49
     pop R1
      pop RO
50
51
      ret
  : DRIVER SENSORI
53 driver 1, 1600h
54
      push R1; Salvo il contesto del programma chiamante
```

# Monitoraggio Stanza (4)

```
movl #sensore1, R1
55
  jsr GET
56
      pop R1 ; ripristino il contesto del programma chiamante
57
      rti
58
59 driver 2, 1650h
    push R1
60
  movl #sensore2, R1
61
62
  jsr GET
  pop R1
63
    rti
64
65 driver 3, 1700h
    push R1
66
  movl #sensore3, R1
67
  jsr GET
68
69
  pop R1
70
    rti
71 driver 4, 1750h
      push R1
72
```

# Monitoraggio Stanza (5)

```
movl #sensore4, R1
73
    isr GET
74
      pop R1
75
76
      rti
77
  ; La funzione GET recupera da un sensore la temperatura misurata
  ; Accetta in R1 l'indirizzo della periferica da cui leggere la temperatua
  : Memorizza in temperature[sensore] la temperatura misurata
81 GET:
82
      push RO; salvo il contesto del programma chiamante
83
      push R1
      movw #temperature, RO
84
      asll #2, R1 : R1 = device * 4
85
      addw R1, R0; R0 = temperature + device * 4
86
      asrl #2, R1; ripristina R1 all'address del device
87
      inw R1. (R0): preleva il valore e lo mette in RAM
88
      start R1; avvia nuova acquisizione
89
      pop R1; ripristino il contesto del programma chiamante
90
```

#### Monitoraggio Stanza (6)

```
pop RO
91
       ret
92
   ; Calcola la media secondo le temperature contenute nel vettore temperature
   ; Restituisce in RO la media calcolata
   MEDIA:
       push R1
96
       movw #temperature, R1
97
       xorw RO, RO
98
       addw (R1), R0
99
       addw 2(R1), R0
100
    addw 4(R1), R0
101
       addw 6(R1), R0
     lsrw #2, R0
103
       pop R1
104
105
       ret
106 end
```

- La maggior parte delle interazioni tra un dispositivo di I/O e il processore avviene per trasferire dati (file).
- È un'operazione che non richiede capacità elaborative particolari: perché scomodare la CPU?!
- Ci si può appoggiare a dei *canali* che mettono in comunicazione diretta (e controllata) i dispositivi con la memoria
- Questa tecnica (chiamata Direct Memory Access, DMA) si basa su un controllore di canale (DMA Controller, DMAC) che gestisce la comunicazione tra periferica e memoria

# Indirect Memory Access Memory Bus CPU I/O Bus Controllore disco

#### **Direct Memory Access**



Per effettuare il trasferimento di un file dalla memoria ad un dispositivo di Ingresso/Uscita o viceversa è necessario definire da processore:

- la direzione del trasferimento (verso o dalla memoria IN/OUT)
- l'indirizzo iniziale della memoria (nel DMAC c'è un registro contatore CAR – Current Address Register
- il tipo di formato dei dati (B, W, L), se previsti più formati
- la lunghezza del file (numero di dati) (nel DMAC c'è un registro contatore WC – Word Counter)
- l'identificativo della periferica di I/O interessata al trasferimento (se più di una periferica è presente)

- L'utilizzo del DMAC permette al processore di proseguire nella sua attività elaborativa durante il trasferimento dei dati
- Il DMAC può essere visto quindi come una periferica speciale che è connessia sia all'I/O Bus che al Memory Bus
- Cosa avviene se, durante il trasferimento dati, il processore ha la necessità di accedere a dati in memoria?

- L'utilizzo del DMAC permette al processore di proseguire nella sua attività elaborativa durante il trasferimento dei dati
- II DMAC può essere visto quindi come una periferica speciale che è connessia sia all'I/O Bus che al Memory Bus
- Cosa avviene se, durante il trasferimento dati, il processore ha la necessità di accedere a dati in memoria?
  - o II processore deve essere a conoscenza della presenza del DMAC
  - È necessario prevedere un protocollo di comunicazione CPU-DMAC che garantisca l'accesso esclusivo al Memory Bus
  - ∘ Si basa sull'utilizzo di due segnali di interfaccia, MBR (Memory Bus Request) e MBG (Memory Bus Grant)





#### DMAC: Inizializzazione

```
1 movl #100, R0; carica in R0 il numero di word da leggere
2 outl R0, WCOUNTER; e passa il valore al WC (nel DMAC)
3 movl #2000, R0; carica in R0 l'indirizzo da cui leggere
4 outl R0, CAREGISTER; e passa il valore al CAR (nel DMAC)
5 movl #1, R0
6 outl R0, DMACI/O; programma il DMAC per la lettura
7 movl #0, R0
8 outl R0, DMACB-ST; seleziona la modalita' (bus-stealing/burst)
9 start DMAC: avvia trasferimento
```

#### Esercitazione sul DMAC

Dall'appello del 02/06/2000

Sia TIMER una periferica del processore PD32 programmata dallo stesso per richiedere un'interruzione ogni 10 millisecondi. Il servizio associato all'interruzione è il seguente: il processore deve controllare se il valore registrato nel registro d'interfaccia della periferica DEV\_TEMPERATURA è maggiore di 40 gradi (la temperatura è espressa in binario utilizzando 8 bit). In caso positivo il processore disabilita la generazione di interruzioni da parte di TIMER e programma un DMAC per inviare un messaggio di allarme ad un MONITOR interfacciato al DMAC. Il messaggio è di 512 longword ed è memorizzato in un buffer di memoria di indirizzo iniziale BBBBh.

Al termine del trasferimento il DMAC avverte il processore dell'avvenuto trasferimento tramite interruzione ed il processore riattiva TIMER.

Progettare le interfacce di TIMER, DEV\_TEMPERATURA e DMAC. Inoltre, implementare il software per attivare TIMER, programmare il DMAC, gestire l'interruzione di TIMER e quella del DMAC. Nella soluzione si supponga che la gestione del servizio associato alle interruzioni sia non interrompibile.

Progettare, in aggiunta, lo SCA della periferica TIMER.

#### Interfaccia TIMER



#### Interfaccia DEV\_TEMPERATURA



#### Interfaccia DMAC per Interruzioni



#### Interfaccia DMAC-MONITOR



#### Inizializzazione di TIMER

```
1 org 400h
      intervallo equ 100; l'intervallo (in msec) tra due interruzioni
3 code
      outb #intervallo, TIMER; configura e avvia TIMER
     start TIMER
   halt
7 driver 1, 500h; TIMER
      push RO
8
      inb DEV\_TEMP, RO
9
      cmpb #40, R0; R0 > #40 ? Si' se N=V
10
     in nset
11
      iv minore
12
    maggiore: ; devo disabilitare DEVICE e trasferire il video
13
      clrim TIMER
14
15
      outl #512, WC; utilizzo il DMAC per il trasferimento
      outl #BBBBh, CAR
16
```

# Inizializzazione di TIMER (2)

```
17
     start DMAC
18
      jmp minore
19
    nset:
      jv maggiore
20
    minore: ; non devo fare niente
21
     pop RO
22
     start TIMER
23
   rti
24
25
26 driver 2, 600h; DMAC
      setim TIMER
28 clear DMAC
29 rti
```

#### Esercizio sulle interruzioni: Scheduler Round-Robin

- Lo scheduler (da to schedule, pianificare) è un programma che, dato un insieme di richieste di accesso ad una risorsa, stabilisce un ordinamento temporale per l'esecuzione di tali richieste
- Lo scheduler della CPU è un componente del sistema operativo che consente di eseguire più processi concorrentemente
- Lo scheduling basato su interruzioni si appoggia ad un timer che, ad intervalli regolari, invia un interruzione per comunicare che il processo attualmente in esecuzione ha già consumato il suo quanto di tempo
- Lo scheduler Round-Robin (carosello) assegna in maniera circolare un quanto di tempo a ciascun processo nel sistema



#### Scheduler Round-Robin: scelte di progetto

- Il PD32 programma una periferica TIMER per generare una richiesta di interruzioni ad intervalli regolati
- Quando il driver della periferica TIMER prende il controllo, viene salvato il contesto completo del processo in esecuzione
- Viene selezionato il processo successivo da mandare in esecuzione
- Il contesto del programma da mandare in esecuzione viene ripristinato
- L'esecuzione dell'istruzione RTI deve restituire il controllo al nuovo processo, non al precedente

#### Scheduler Round-Robin

```
1 org 400h
      ; Variabili per memorizzare il contesto di processo
      : PC SR RO R1 R2 R3 R4 R5 R6
      proc1 dl 0, 20h, 0, 0, 0, 0, 0, 0
      proc2 dl 0, 20h, 0, 0, 0, 0, 0, 0
5
      proc3 dl 0, 20h, 0, 0, 0, 0, 0, 0
6
8
      ; Descrizione dei processi nel sistema
      proc equ 3 ; Numero di processi totale
      curr dl 0 ; Processo attualmente in esecuzione
12
      ; Configurazione della periferica
      timer equ Oh ; indirizzo del timer
13
      quantum equ 1000; quanto di tempo assegnato al singolo processo
14
15
      ; Dati processo 1
16
      array1 dl 1, 2, 3, 4
17
      array1dim equ 4
18
```

# Scheduler Round-Robin (2)

```
; Dati processo 2
19
      num2 equ 1024
20
21
      ; Dati processo 3
22
      num3 equ 2048
23
24
25 code
    main:
27
      ; Inizializza il PC per ciascun processo
      movl #PROG1, proc1
28
      mov1 #PROG2, proc2
29
      movl #PROG3, proc3
30
31
32
       ; Configura il timer di sistema per generare interruzioni
33
      setim timer
34
      outl #quantum, timer
35
```

36

# Scheduler Round-Robin (3)

```
; Avvia il primo programma
37
      xorl RO, RO; il processo O deve vedere tutti i registri azzerati
      push #0
39
40
      popsr
41
42
      seti
      start timer; Avvia il timer
43
44
45
      push proc1 ; Da' il controllo al processo 0
46
      ret
47
48
49
   ; Programma 1: scandisce gli elementi di un vettore e ne calcola la somma
50
  PROG1:
52
      movl #array1, R0
53
      movl #array1dim, R1
    xorl R2, R2
54
```

#### Scheduler Round-Robin (4)

```
cicloProg1:
55
      cmpl #0, R1; Se arrivo alla fine, riparto dall'inizio!
56
      iz PROG1
57
      add1 (R0)+, R2
      subl #1, R1
59
      jmp cicloProg1
60
      halt
61
62
   ; Programma 2: incrementa un contatore fino a raggiungere il valore num2
64 PROG2:
65
      xorl R2, R2
    cicloProg2:
      addl #1, R2
67
      cmpl #num2, R2
68
69
      iz PROG2
     jmp cicloProg2
70
71
      halt
72
```

# Scheduler Round-Robin (5)

```
73 ; Programma 3: imposta un contatore a num3 e lo decrementa fino a
       raggiungere 0
74 PROG3:
      movl #num3, R4
    cicloProg3:
76
      subl #1, R4
      cmpl #0, R4
78
     inz cicloProg3
79
     imp PROG3
80
     halt
81
82
  ; Driver del timer: e' qui che viene schedulato il processo successivo
  driver 0, 1000h
      ; Salva il contesto del processo corrente
85
      : L'interruzione ha scritto nello stack PC ed SR
87
88
      push RO
89
      push R1
```

#### Scheduler Round-Robin (6)

```
push R2
90
91
92
       movl curr, R1
93
       movl #36, R2; ogni vettore proc e' grande 36 byte
       isr MULTIPLY
94
       addl #proc1, RO; RO contiene l'indirizzo del primo elemento del
95
            contesto di curr
96
97
       pop R2
98
       pop R1
99
       mov1 4(R7), 4(R0); Salvo SR
100
       mov1 8(R7), (R0); Salvo PC
101
       mov1 R1, 12(R0) : Salvo R1
102
103
       movl R2, 16(R0); Salvo R2
104
       mov1 R3, 20(R0) : Salvo R3
105
       mov1 R4, 24(R0); Salvo R4
       mov1 R5, 28(R0); Salvo R5
106
```

# Scheduler Round-Robin (7)

```
mov1 R6, 32(R0); Salvo R6
       movl RO, R1
108
       pop RO
109
       mov1 RO, 8(R1); Salvo RO
112
       ; Seleziona il processo successivo da mandare in esecuzione
       movl curr, R1
113
114
       addl #1, R1
115
       cmpl #proc, R1
     jnz successivo
116
       xorl R1, R1
117
     successivo:
118
119
       movl R1, curr
       ; Ripristina il contesto del processo originale
122
       ; PC ed SR vanno messi nello stack, saranno ripristinati da rti
123
       movl #36, R2; ogni vettore proc e' grande 36 byte
       isr MULTIPLY
124
```

#### Scheduler Round-Robin (8)

```
addl #proc1, RO; RO contiene l'indirizzo del primo elemento del
125
            contesto di curr
126
       mov1 (R0), 4(R7)
       mov1 4(R0), (R7)
128
       push 8(R0)
129
       movl 12(R0), R1
130
       movl 16(R0), R2
131
       mov1 20(R0), R3
132
    movl 24(R0), R4
133
      movl 28(R0), R5
134
       mov1 32(R0), R6
135
       pop RO
136
137
       start timer
138
      rti
139
140
```

141

#### Scheduler Round-Robin (9)

```
142 ; Subroutine per la moltiplicazione
   : Parametri in R1 e R2
144 : Valore di ritorno in RO
145 MULTIPLY:
       xorl RO, RO
146
     loopMult:
147
       cmpl #0, R1
148
     jz donemult
149
       addl R2, R0
150
    jc donemult
151
     subl #1, R1
152
       jmp loopMult
153
     donemult:
154
155
       ret.
```

156 end