# 임베디드 기반 SW 개발 프로젝트

AURIX TC275 보드 PWM 신호로부터 아날로그 신호 생성

Digital DAC를 구현하여 스피커를 디지털로 구동

현대자동차 입문교육 박대진 교수





• 보드에서 생성되는 PWM 신호와 저항(R), 커패시터(C)로 구성된 저주파 통과 필터 (LPF: Low Pass Filter)를 결합하여 아날로그 sin 신호를 생성해본다.



# T축의 변조로, Y값을 제어하는 방법



#### 전압 Y를 고정(5V) 시켜두고 t축 Edge를modulation





(2V)

#### **Cut-off Frequency**

Cut-off freq.

$$- f = 1/(2\pi RC)$$



$$\begin{array}{ccc}
& & & & & & \\
& & & & \\
\hline
PWM signal
\end{array}$$

$$G(s) = \frac{1/sC}{R + 1/sC} = \frac{1}{1 + RCs} = \frac{\frac{1}{RC}}{s + \frac{1}{RC}}$$

$$s=rac{1}{RC}$$
일때 G(s)가 ½이 된다.  $2\pi f=rac{1}{RC} 
ightarrow fc=rac{1}{2\pi RC}$ 가 cut off 주파수가된다

R=3.3k, C=11u 일때 fc= 4.37Hz



# Rising/Falling (Settling) Time 발생 이유



**RC time constant :**  $t = RC \rightarrow 63.2\%$  charge from zero

rise time (20% to 80%) 
$$t_rpprox 1.4 aupprox rac{0.22}{f_c}$$
 rise time (10% to 90%)  $t_rpprox 2.2 aupprox rac{0.35}{f_c}$ 



# Settling 에 걸리는 시간

10kHz PWM input, duty 50%, 약 cut-freq. 4Hz, settling time 약 200ms













□ V(R1:1) ◇ V(C1:2)

# Settling 도달시간 줄이기 (Pole 이동)

10kHz PWM input, duty 50%, R=100k, C=100nF

- → 약 cut-freq. 15Hz, tau=RC=10ms, settling time 약 40ms



 $V_c(t) = V_s(1 - e^{-\frac{1}{RC}t})$ 식에 의해 상승시간 발생 RC가 작아져서 100%도달하기까지 t도 작아짐





→ 10kHz PWM pulse (1/10k=0.1ms) 반복을 40ms 정도 유지해야 하니 pulse 400번 반복해 야 정상 전압 도착. 1/40m=25Hz 속도로 전압 가변가능







## 리플 특성 개선 (입력 PWM속도 상송)

- 10k→100KHz PWM input, duty 50%, R=100k, C=100nF
  - → 약 cut-freq. 15Hz, tau=RC=10ms, settling time 약 40ms



 $V_c(t) = V_s(1 - e^{-\frac{1}{RC}t})$ 식에 의해 상승시간 발생 RC는 같은 값이므로, 상승시간 변화 없음.





→ RC는 동일하므로, 상승하는 시간에는 영향을 줄 수 없음, 리플 특성은 좀더 좋아짐.









## 상<del>승속</del>도, 리플특성 개선 (Pole이동, PWM고속)

10k→100KHz→1000kHz PWM input, duty 50%, R=10k, C=100nF



 $V_c(t) = V_c(1 - e^{-\frac{1}{RC}t})$ 식에 의해 상승시간 발생 RC는 작아져, 상승시간도 짧아짐.





→ RC는 동일하므로, 상승하는 시간에는 영향을 줄 수 없음, 리플 특성은 좀더 좋아짐.





## 회로 개선을 통해 PWM 주파수 다운 가능

2<sup>nd</sup> order circuit settling time





#### PWM 신호 생성 flow :TOM에서 PWM 출력 신호 생성

- PWM 기능을 사용하기 위한 TOM의 구조
- TOM은 TGC (TOM Global Channel Control)의 제어를 받아 출력 신호를 생성
- → TOM의 기능 중, PWM 기능을 사용하기 위한 설정 필요
- → TOM의 출력은 MCU의 핀으로 바로 출력 가능, 사용하려는 핀이 TOM의 어떤 Channel과 연결되어 있는지 확인 필요









# 회로도@확장보드데이터시트



### Pin Map @ TC275 보드

확장 보드의 핀 D7는 TC275 보드의 어느 핀에 연결?

Infineon-ShieldBuddy TC275 - UM-v02 08-EN.pdf p.44



Infineon-ShieldBuddy TC275 -UM-v02 08-EN.pdf p.46





#### GTM 사용을 위한 레지스터 설정 :GPIO 출력을 GTM 출력으로 사용하는 설정

PWM 신호를 출력할 핀은 **P02.5** 

Table 13-14 Port 02 Functions (cont'd)

| Port  | I/O | Pin Functionality      | Associated        | Port I | O Contr    | ol Select.         |  |
|-------|-----|------------------------|-------------------|--------|------------|--------------------|--|
| Pin   |     |                        | Reg./<br>I/O Line | Reg./l | Bit Field  | Value              |  |
| P02.5 | 1   | General-purpose input  | P02_IN.P5         | P02_I  | P02_IOCR4. |                    |  |
|       |     | GTM input              | TIN5              | PC5    |            |                    |  |
|       |     | QSPI3 input            | MRST3A            |        |            |                    |  |
|       |     | PSI5 input             | PSIRX1B           |        |            |                    |  |
|       |     | SENT input             | SENT3C            |        |            |                    |  |
|       |     | DSADC input            | DSCIN4B           |        |            |                    |  |
|       |     | I2C0 input             | SCL0A             |        |            |                    |  |
|       |     | CIF input              | CIFD5             |        |            |                    |  |
|       |     | PSI5-S input           | PSISRXB           |        |            |                    |  |
|       | O   | General-purpose output | P02_OUT.P5        |        |            | 1X000 <sub>B</sub> |  |
|       |     | GTM output             | TOUT5             |        |            | 1X001 <sub>B</sub> |  |
|       |     | CAN node 0 output      | TXDCAN0           |        |            | 1X010 <sub>B</sub> |  |
|       |     | QSPI3 output           | MRST3             |        |            | 1X011 <sub>B</sub> |  |
|       |     | DSADC output           | DSCOUT4           |        |            | 1X100 <sub>B</sub> |  |
|       |     | I2C0 output            | SCL0              |        |            | 1X101 <sub>B</sub> |  |
|       |     | ERAY output            | TXENB             |        |            | 1X110 <sub>B</sub> |  |
|       |     | CCU60 output           | COUT62            |        |            | 1X111 <sub>B</sub> |  |

P02.5 핀의 GPIO 출력을 GTM 출력으로 사용하기 위해 → 포트의 I/O Control 레지스터 설정 필요

- GPIO PO2 레지스터 항목에서
  - IOCR4 레지스터 설정 필요





## GPIO 레지스터 설정 - PO2 Address 계산

#### : Port 02의 각 레지스터가 위치한 주소 확인

- 사용할 특정 레지스터의 주소 찾기
  - PO2\_IOCR4 Offset Address = 0x0014
  - → P02\_IOCR4 레지스터 주소
  - $\rightarrow$  = P02 Base address + IOCR4 Offset
  - $\rightarrow$  = 0xF003A200 + 0x0014 = 0xF003A214

|          | Table 13-4 Registers Overview |                                           |                   |       |             |                      |                |  |
|----------|-------------------------------|-------------------------------------------|-------------------|-------|-------------|----------------------|----------------|--|
|          | Register<br>Short Name        | Register Long<br>Name                     | Offset<br>Addre   |       |             | Reset                | Desc. see      |  |
|          |                               |                                           | SS                | Read  | Write       |                      |                |  |
|          | Pn_OUT                        | Port n Output<br>Register                 | 0000 <sub>H</sub> | U, SV | U,<br>SV, P | Application<br>Reset | Page 13-3<br>8 |  |
|          | Pn_OMR                        | Port n Output<br>Modification<br>Register | 0004 <sub>H</sub> | U, SV | U,<br>SV, P | Application<br>Reset | Page 13-3<br>9 |  |
|          | ID                            | Module<br>Identification<br>Register      | 0008 <sub>H</sub> | U, SV | BE          | Application<br>Reset | Page 13-1<br>3 |  |
|          | Pn_IOCR0                      | Port n Input/Output<br>Control Register 0 | 0010 <sub>H</sub> | U, SV | U,<br>SV, P | Application<br>Reset | Page 13-1<br>4 |  |
| <b>→</b> | Pn_IOCR4                      | Port n Input/Output<br>Control Register 4 | 0014 <sub>H</sub> | U, SV | U,<br>SV, P | Application<br>Reset | Page 13-1<br>4 |  |
| '        | Pn_IOCR8                      | Port n Input/Output                       | 0018 <sub>H</sub> | U, SV | U,          | Application          | Page 13-1      |  |

Infineon-TC27x D-step-UM-v02 02-EN.pdf p.1074

Table 13-3 Registers Address Space

| Module | Base Address           | End Address            | Note    |  |  |  |  |
|--------|------------------------|------------------------|---------|--|--|--|--|
| P00    | F003 A000 <sub>H</sub> | F003 A0FF <sub>H</sub> | 13 pins |  |  |  |  |
| P01    | F003 A100 <sub>H</sub> | F003 A1FF <sub>H</sub> | 5 pins  |  |  |  |  |
| P02    | F003 A200 <sub>H</sub> | F003 A2FF <sub>H</sub> | 12 pins |  |  |  |  |
| P10    | F003 B000 <sub>H</sub> | F003 B0FF <sub>H</sub> | 9 pins  |  |  |  |  |
| P11    | F003 B100 <sub>H</sub> | F003 B1FF <sub>H</sub> | 16 pins |  |  |  |  |





## GPIO 레지스터 설정 - P02 I/O 모드

#### : Port 02의 핀 5를 GTM 출력 모드로 사용

P02.5를 <u>General Purpose Output (push-pull)가 아닌 GTM 모듈의 출력으로</u> <u>사용하기 위해</u> P10\_IOCR0 레지스터에 어떤 값을 써야 하는지 확인 → **0x11 write** 

#### P02\_IOCR4 레지스터 @ 0xF003A214



| Field                       | Bits                                      | Туре | Description                                                                                                                                                    |
|-----------------------------|-------------------------------------------|------|----------------------------------------------------------------------------------------------------------------------------------------------------------------|
| PC4,<br>PC5,<br>PC6,<br>PC7 | [7:3],<br>[15:11],<br>[23:19],<br>[31:27] | rw   | Port Control for Port n Pin 4 to 7 This bit field determines the Port n line x functionality (x = 4-7) according to the coding table (see <b>Table 13-5</b> ). |
| 0                           | [2:0],<br>[10:8],<br>[18:16],<br>[26:24]  | г    | Reserved Read as 0; should be written with 0.                                                                                                                  |

Infineon-TC27x D-step-UM-v02 02-EN.pdf p.1082



|             |     | Port 02 Functions (cont'd | ,                               |                                  |                    |  |
|-------------|-----|---------------------------|---------------------------------|----------------------------------|--------------------|--|
| Port<br>Pin | I/O | Pin Functionality         | Associated<br>Reg./<br>I/O Line | Port I/O Contr<br>Reg./Bit Field |                    |  |
| 02.5        | 1   | General-purpose input     | P02_IN.P5                       | P02_IOCR4.                       | 0XXXX <sub>B</sub> |  |
|             |     | GTM input                 | TIN5                            | PC5                              |                    |  |
|             |     | QSPI3 input               | MRST3A                          | 7                                |                    |  |
|             |     | PSI5 input                | PSIRX1B                         | 7                                |                    |  |
|             |     | SENT input                | SENT3C                          | 7                                |                    |  |
|             |     | DSADC input               | DSCIN4B                         | 7                                |                    |  |
|             |     | I2C0 input                | SCL0A                           | 7                                |                    |  |
|             |     | CIF input                 | CIFD5                           | 7                                |                    |  |
|             |     | PSI5-S input              | PSISRXB                         | 7                                |                    |  |
|             | 0   | General-purpose output    | P02_OUT.P5                      |                                  | 1X000 <sub>p</sub> |  |
|             |     | GTM output                | TOUT5                           |                                  | 1X001 <sub>B</sub> |  |
|             | •   | CAN node 0 output         | TXDCANU                         |                                  | 1X010 <sub>B</sub> |  |
|             |     | QSPI3 output              | MRST3                           |                                  | 1X011 <sub>B</sub> |  |
|             |     | DSADC output              | DSCOUT4                         |                                  | 1X100 <sub>B</sub> |  |
|             |     | I2C0 output               | SCL0                            | 7                                | 1X101 <sub>B</sub> |  |
| ٠.          | ١   | ERAY output               | TXENB                           | 7                                | 1X110 <sub>B</sub> |  |
| wh          | at  | CCU60 output              | COUT62                          | 7                                | 1X111 <sub>B</sub> |  |

- GTM 울덕 보느도 사용아기 위애 0x11 (10001b) 값을 PC1 영역에 write

#### Lab1: P10 레지스터 설정 - IOCRO :GPIO 출력 모드를 GTM 생성 출력으로 설정

initPWM() 작성

```
41.0
417⊖ void initPWM(void)
418
419
         P02 IOCR4.B.PC5 = 0x11;
420
421
```



#### GTM 사용을 위한 레지스터 설정 :GTM 모듈의 PWM 출력을 MCU 외부 핀으로 연결

- PWM 신호를 출력할 핀은 **P02.5**
- 핀 P02.5에 **GPIO** 대신 **GTM** 출력으로 연결 필요 → **TOUT5**

| ort I/O I | Pin Functionality      | Associated        | Port I/O Contr | ol Select.         |                                |
|-----------|------------------------|-------------------|----------------|--------------------|--------------------------------|
| n         |                        | Reg./<br>I/O Line | Reg./Bit Field | Value              |                                |
| 2.5   (   | General-purpose input  | P02_IN.P5         | P02_IOCR4.     | 0XXXX <sub>B</sub> |                                |
|           | GTM input              | TIN5              | PC5            |                    |                                |
|           | QSPI3 input            | MRST3A            | 7              |                    |                                |
|           | PSI5 input             | PSIRX1B           |                |                    |                                |
|           | SENT input             | SENT3C            | 7              |                    |                                |
|           | DSADC input            | DSCIN4B           |                |                    |                                |
|           | 2C0 input              | SCL0A             |                |                    |                                |
|           | CIF input              | CIFD5             | TOUTS          |                    |                                |
| I         | PSI5-S input           | PSISRXB           | 7 10013        | PEL                |                                |
| q         | Generai-purpose output | P02_OUT.P5        |                | 1X000 <sub>B</sub> | ヿ   ੑ GTM 출력으로 사용하기            |
|           | GTM output             | TOUT5             |                | 1X001 <sub>B</sub> |                                |
|           | CAN nede 0 output      | TXDCAN0           |                | 1X010 <sub>B</sub> | ᆜ    TOUT5 관련 레지스터 설           |
|           | QSPI3 output           | MRST3             |                | 1X011 <sub>B</sub> |                                |
|           | DSADC output           | DSCOUT4           |                | 1X100 <sub>B</sub> |                                |
|           | 2C0 output             | SCL0              |                | 1X101 <sub>B</sub> | • GTM 레지스터 항목(                 |
| 1         | ERAY output            | TXENB             |                | 1X110 <sub>B</sub> |                                |
|           | CCU60 output           | COUT62            |                | 1X111 <sub>B</sub> | <ul><li>TOUTSEL 레지스타</li></ul> |





#### GTM 사용을 위한 레지스터 설정 :사용하는 GPIO 핀이 TOM의 어느 출력과 연결되는지 확인

- 앞서 핀 P02.5 에 연결되는 GTM의 출력은 TOUT5 인 것을 확인
- TOUT 출력은 GTM TOM 에서 사용하는 TOM 번호와 채널이 정해져 있음
- → P02.5는 TOUT5

Table 25-67 GTM to Port Mapping for QFP-176

| Port  | Input | Output | Input Timer<br>Mapped |        | Output Tir | utput Timer Mapped |             |             |  |
|-------|-------|--------|-----------------------|--------|------------|--------------------|-------------|-------------|--|
|       |       |        | Α                     | В      | Α          | В                  | С           | D           |  |
| P02.2 | TIN2  | TOUT2  | TIM0_2                | TIM1_2 | TOM0_10    | TOM1_10            | ATOM<br>0_2 | ATOM<br>1_2 |  |
| P02.3 | TIN3  | TOUT3  | TIM0_3                | TIM1_3 | TOM0_11    | TOM1_11            | ATOM<br>0_3 | ATOM<br>1_3 |  |
| P02.4 | TIN4  | TOUT4  | TIM0_4                | TIM1_4 | TOM0_12    | TOM1_12            | ATOM<br>0_4 | ATOM<br>1_4 |  |
| P02.5 | TIN5  | TOUT5  | TIM0_5                | TIM1_5 | TOM0_13    | TOM1_13            | ATOM<br>0_5 | ATOM<br>1_5 |  |
| P02.6 | TIN6  | TOUT6  | TIM0_6                | TIM1_6 | TOM0_14    | TOM1_14            | ATOM<br>0_6 | ATOM<br>1_6 |  |



### GTM 레지스터 설정 - TOUTSELO

- 1. GTM 레지스터 영역의 주소 찾기
  - 시작 주소 (Base address) = 0xF0100000
- 2. 사용할 레지스터의 주소 찾기
  - 1개의 TOUTSELx 레지스터는 16개의 TOUT 핀을 제어함
  - TOUTO 부터 16개씩 묶을 때 핀 TOUT5 (P02.5)는 TOUTSELO에 포함되어 있음(TOUTO~
     TOUT15 안에 TOUT5가 포함)
  - TOUTSELO 의 Offset Address = 0x9FD30
  - → TOUTSELO 레지스터 주소 = 0xF0100000 + 0x9FD30 = 0xF019FD30

| Table 25-64 | Registers | Overview - | - GTM | Control | Registers |
|-------------|-----------|------------|-------|---------|-----------|
|-------------|-----------|------------|-------|---------|-----------|

| Short<br>Name  | Description                       | Offset<br>Addr.    | Acces<br>Mode | s           | Reset       | Description<br>See |
|----------------|-----------------------------------|--------------------|---------------|-------------|-------------|--------------------|
|                |                                   |                    | Read          | Write       |             |                    |
| CLC            | Clock Control Register            | 9FD00 <sub>H</sub> | U, SV         | SV, E,<br>P | Application | Page 25-74<br>9    |
| TIM0INSE<br>L  | TIM0 Input Select<br>Register     | 9FD10 <sub>H</sub> | U, SV         | U, SV,<br>P | Application | Page 25-77<br>3    |
| TIM1INSE<br>L  | TIM1 Input Select<br>Register     | 9FD14 <sub>H</sub> | U, SV         | U, SV,<br>P | Application | Page 25-77<br>3    |
| TIM2INSE<br>L  | TIM2 Input Select<br>Register     | 9FD18 <sub>H</sub> | U, SV         | U,SV,<br>P  | Application | Page 25-77<br>3    |
| TIM30INS<br>EL | TIM3 Input Select<br>Register     | 9FD1C <sub>H</sub> | U, SV         | U,SV,<br>P  | Application | Page 25-77<br>3    |
| TOUTSEL<br>0   | Timer Output Select 0<br>Register | 9FD30 <sub>H</sub> | U, SV         | U, SV,<br>P | Application | Page 25-81<br>4    |
| TOUTSEL        | Timer Output Select 1             | 9FD34 <sub>H</sub> | U, SV         | U,SV,       | Application | Page 25-81         |

## GTM 사용을 위한 레지스터 설정

: P02.5는 TOUT5에 연결되어 있으며, TOMO 모듈의 채널 13을 사용하도록 설정됨

→ P02.5 (TOUT5)은 **TOM0** 의 채널 **13** 사용

Infineon-TC27x D-step-UM-v02 02-EN.pdf p.3484

| Table 25-67 | GTM to | Port Map | ping for | r QFP-176 |
|-------------|--------|----------|----------|-----------|
|-------------|--------|----------|----------|-----------|

| Port  | Input | Output |        | Input Timer<br>Mapped |         | ner Mapped | i           |             |  |
|-------|-------|--------|--------|-----------------------|---------|------------|-------------|-------------|--|
|       |       |        | Α      | В                     | Α       | В          | С           | D           |  |
| P02.2 | TIN2  | TOUT2  | TIM0_2 | TIM1_2                | TOM0_10 | TOM1_10    | ATOM<br>0_2 | ATOM<br>1_2 |  |
| P02.3 | TIN3  | TOUT3  | TIM0_3 | TIM1_3                | TOM0_11 | TOM1_11    | ATOM<br>0_3 | ATON<br>1_3 |  |
| P02.4 | TIN4  | TOUT4  | TIM0_4 | TIM1_4                | TOM0_12 | TOM1_12    | ATOM<br>0_4 | ATON<br>1_4 |  |
| P02.5 | TIN5  | TOUT5  | TIM0_5 | TIM1_5                | TOM0_13 | TOM1_13    | ATOM<br>0_5 | ATON<br>1_5 |  |
| P02.6 | TIN6  | TOUT6  | TIM0_6 | TIM1_6                | TOM0_14 | TOM1_14    | ATOM<br>0.6 | ATON        |  |



Output Timer Mapped 의 A 항목 사용하도록 설정 시 → 0번째 TOM (TOMO)의 채널 13 사용



#### GTM 레지스터 설정 - TOUTSELO :TOM에서 출력되는 PWM 신호를 MCU 핀에 연결 설정

- 레지스터 write 값 결정
  - TOMO 채널13으로부터 생성된 PWM 신호를 TOUT5 핀으로 출력하기 위한 설정
  - TOUTSELO는 TOUTO부터 TOUT15까지 제어함.
  - TOUT5 핀은 5번째 (0번째부터)
    - Output Timer Mapped 에서 A 항목을 사용하도록 설정하기 위해 SEL5 영역에 0x0 write

#### TOUTSELO 레지스터 @ 0xF019FD30



| Field              | Bits                                                                                                                                                                                                                               | Туре                                                                                                                                  | Description                                                                                                                                                |  |  |  |  |
|--------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| SELX<br>(x = 0-15) | [x*2+1:<br>x*2]                                                                                                                                                                                                                    | rw                                                                                                                                    | TOUT(n*16+x) Output Selection This bit defines which timer out is connected as TOUT(n*16+x). The mapping for each pin is defined by Table 25-67Table 25-68 |  |  |  |  |
|                    | connected as TOUT(n³  U1 <sub>B</sub> Timer B form Table 25  connected as TOUT(n³  10 <sub>B</sub> Timer C form Table 25  connected as TOUT(n³  11 <sub>B</sub> Timer D form Table 25  connected as TOUT(n³  Note: If TOUT(n*16+x) | 00 <sub>B</sub> Timer A form <b>Table 25-67Table 25-68</b> is connected as TOUT(n*16+x) to the ports                                  |                                                                                                                                                            |  |  |  |  |
|                    |                                                                                                                                                                                                                                    | connected as TOUT(n*16+x) to the ports  10 <sub>B</sub> Timer C form Table 25-67Table 25-68 is connected as TOUT(n*16+x) to the ports |                                                                                                                                                            |  |  |  |  |
|                    |                                                                                                                                                                                                                                    |                                                                                                                                       | Note: If TOUT(n*16+x) is not defined in<br>Table 25-67Table 25-68 this bit field has to be<br>treated as reserved.                                         |  |  |  |  |





### Lab2: GTM 레지스터 설정 - TOUTSELO

:TOM에서 출력되는 (TOMO모듈의 채널13) PWM 신호를 MCU 핀에 연결 설정

```
70⊖ void initGTM(void)
        // Password Access to unlock SCU WDTSCON0
        SCU_WDTCPU0_CON0.U = ((SCU_WDTCPU0_CON0.U ^ 0xFC) & ~(1 << LCK_BIT_LSB_IDX)) | (1 << ENDINIT_BIT_LSB_IDX);
        while((SCU_WDTCPU0_CON0.U & (1 << LCK_BIT_LSB_IDX)) != 0); // wait until unlocked</pre>
        // Modify Access to clear ENDINIT
        SCU_WDTCPU0_CON0.U = ((SCU_WDTCPU0_CON0.U ^ 0xFC) | (1 << LCK_BIT_LSB_IDX)) & ~(1 << ENDINIT_BIT_LSB_IDX);
       while((SCU_WDTCPU0_CON0.U & (1 << LCK_BIT_LSB_IDX)) == 0);  // wait until locked</pre>
       GTM_CLC.U &= ~(1 << DISR_BIT_LSB_IDX); // enable GTM</pre>
        // Password Access to unlock SCU WDTSCON0
        SCU_NDTCPU0_CON0.U = ((SCU_NDTCPU0_CON0.U ^ 0xFC) & ~(1 << LCK_BIT_LSB_IDX)) | (1 << ENDINIT_BIT_LSB_IDX);
        while((SCU_WDTCPU0_CON0.U & (1 << LCK_BIT_LSB_IDX)) != 0); // wait until unlocked</pre>
        // Modify Access to set ENDINIT
       SCU_WDTCPU0_CONO.U = ((SCU_WDTCPU0_CONO.U ^ 0xFC) | (1 << LCK_BIT_LSB_IDX)) | (1 << ENDINIT_BIT_LSB_IDX);
       while((SCU_WDTCPU0_CON0.U & (1 << LCK_BIT_LSB_IDX)) == 0);</pre>
       while((GTM_CLC.U & (1 << DISS_BIT_LSB_IDX)) != 0); // wait until GTM module enabled
        // GTM clock configuration
       GTM CMU FXCLK CTRL.U &= ~(0xF << FXCLK_SEL_BIT_LSB_IDX);
                                                                         // input clock of CMU_FXCLK --> CMU_GCLK_EN
       GTM_CMU_CLK_EN.U |= 0x2 << EN_FXCLK_BIT_LSB_IDX;</pre>
                                                                         // enable all CMU_FXCLK
        // GTM TOM0 PWM configuration
       GTM_TOM0_TGC0_GLB_CTRL.U |= 0x2 << UPEN_CTRL1_BIT_LSB_IDX;</pre>
                                                                         // TOM channel 1 update enable
       GTM_TOM0_TGC0_ENDIS_CTRL.U |= 0x2 << ENDIS_CTRL1_BIT_LSB_IDX;</pre>
                                                                         // enable channel 1 on update trigger
                                                                       // enable channel 1 output on update trigger
       GTM_TOM0_TGC0_OUTEN_CTRL.U |= 0x2 << OUTEN_CTRL1_BIT_LSB_IDX;</pre>
       GTM_TOM0_CH1_CTRL.U |= 0x1 << SL_BIT_LSB_IDX;
                                                                         // high signal level for duty cycle
       GTM_TOMO_CH1_CTRL.U |= 0x1 << CLK_SRC_SR_BIT_LSB_IDX;
                                                                         // clock source --> CMU_FXCLK(1) = 6250 kHz
       GTM_TOMO_CH1_CTRL.U &= ~(0x1 << OSM_BIT_LSB_IDX);
                                                                         // continuous mode enable
       GTM_TOM0_CH1_CTRL.U &= ~(0x1 << TRIGOUT_BIT_LSB_IDX);
                                                                         // TRIG[x] = TRIG[x-1]
       GTM_TOM0_CH1_SR0.U = 12500 - 1;
                                                                         // PWM freq. = 6250 kHz / 12500 = 500 Hz
       GTM_TOM0_CH1_SR1.U = 1250 - 1;
                                                                         // duty cycle = 1250 / 12500 = 10 % (temporary)
                                                                         // 103 = 16 * 6 + 7
```

initGTM() 함수 일부 수정

GTM TOUTSELO.B.SEL5 = 0x0;

// TOUT5 --> TOM0 channel 13 // 5 = 16 \* 0 + 5



# GTM 사용을 위한 레지스터 설정 :TOM에서 출력으로 사용할 채널 설정

• TOM 설정은 TGC (TOM Global Control Unit) 가 담당

25.11.2 TOM Global Channel Control (TGC0, TGC1)

#### 25.11.2.1 Overview

There exist two global channel control units (TGC0 and TGC1) to drive a number of individual TOM channels synchronously by external or internal events.

Each TGC[y] can drive up to eight TOM channels where TGC0 controls TOM channels 0 to 7 and TGC1 controls TOM channels 8 to 15.

The TOM submodule supports four different kinds of signalling mechanisms:

Infineon-TC27x\_D-step-UM-v02\_02-EN.pdf p.2919

- 본 실습에서는 TOMO의 채널 13을 사용하기 위해 TGC1 에 해당하는 레지스터 설정 필요
- GTM 레지스터 항목에서
  - TOMO\_TGC1\_GLB\_CTRL 레지스터 설정 필요
  - TOMO\_TGC1\_ENDIS\_CTRL 레지스터 설정 필요
  - TOMO\_TGC1\_OUTEN\_CTRL 레지스터 설정 필요



Figure 25-32 TOM Block diagram

### GTM 레지스터 설정 - TOMO\_TGC1\_GLB\_CTRL

- 1. GTM 레지스터 영역의 주소 찾기
  - 시작 주소 (Base address) = 0xF0100000
- 2. 사용할 레지스터의 주소 찾기 (TOMO 이므로 i = 0)
  - TOMO\_TGC1\_GLB\_CTRL 의 Offset Address = 0x8230 + (i \* 0x800) = 0x8230
  - → TOMO\_TGC1\_GLB\_CTRL 레지스터 주소 = 0xF0100000 + 0x8230 = 0xF0108230

#### TOMO\_TGCO\_GLB\_CTRL 레지스터 @ 0xF0108230

| GTM_TOMi_TGC1_GLB_CTRL (i=0 <mark>-2) OffSet</mark> TOMi TGC1 Global Control Register(08230 <sub>H</sub> +i*800 <sub>H</sub> ) Reset Value: 00000000 <sub>H</sub> |                  |                 |    |                  |                  |    |      |                     |    |            |    |      |    |            |    |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------|-----------------|----|------------------|------------------|----|------|---------------------|----|------------|----|------|----|------------|----|
| 31                                                                                                                                                                | 30               | 29              | 28 | 27               | 26               | 25 | 24   | 23                  | 22 | 21         | 20 | 19   | 18 | 17         | 16 |
| UPEN<br>RI                                                                                                                                                        | -                | UPEI<br>RI      | _  | UPEI<br>RI       | N_CT<br>L5       | l  | N_CT | UPEN<br>RL          | _  | UPEN<br>RL | _  | UPEN | _  | UPEN<br>RL | _  |
| n                                                                                                                                                                 | W                | n               | W  | n                | W                | n  | W    | rv                  | ٧  | rv         | ٧  | rv   | V  | rv         | v  |
| 15                                                                                                                                                                | 14               | 13              | 12 | 11               | 10               | 9  | 8    | 7                   | 6  | 5          | 4  | 3    | 2  | 1          | 0  |
| RST<br>_CH<br>7                                                                                                                                                   | RST<br>_CH<br>_6 | RST<br>_CH<br>5 |    | RST<br>_CH<br>_3 | RST<br>_CH<br>_2 |    |      | Reserved T_T<br>RIG |    |            |    |      |    |            |    |
| w                                                                                                                                                                 | W                | W               | W  | W                | W                | W  | W    | <u> </u>            |    |            | Г  |      |    |            | w  |

# GTM 설정 레지스터의 write 구조

#### :shadow 레지스터 write되어 update 신호 발생해야 실제 write

Update Trigger 신호

PWM 동작 설정에 필요한 shadow 레지스터

- SW 에서 레지스터 write를 하면 실제 레지스터에 write 되기 전, shadow 레지스터에 저장
- → Update Trigger 신호 발생하면 실제 레지스터로 옮겨 write 해야 함
- → TOMO 의 채널 13에서 이러한 update가 가능하도록 설정 필요







# GTM 레지스터 설정 - TOMO\_TGC1\_GLB\_CTRL:TOM 에서 사용할 채널 설정

- 3. 레지스터 write 값 결정
  - TOM0의 채널 13이 동작하기 위해서는 해당 채널에서 PWM 설정 값들이 update 되어야 함
  - Update가 가능하도록 설정하기 위해 UPEN\_CTRL1 영역에 0x2 write

Infineon-TC27x\_Dstep-UM-v02\_02-EN.pdf p.2923

#### TOMO\_TGC1\_GLB\_CTRL 레지스터 @ 0xF0108230



| Field          | Bits    | Type    | Description                                                                                                                                                                                                                          |  |  |  |  |  |  |
|----------------|---------|---------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|
| UPEN_CT<br>RL5 | [27:26] | rw      | TOM channel 5 enable update of register CM0, CM1 and CLK_SRC See bits 17:16                                                                                                                                                          |  |  |  |  |  |  |
| IYUNDAI        |         | ′<br>⁄Π | 00 <sub>B</sub> don't care, bits 1:0 will not be changed 01 <sub>B</sub> update disabled: is read as 00 (see below 10 <sub>B</sub> update enabled: is read as 11 (see below 11 <sub>B</sub> don't care, bits 1:0 will not be changed |  |  |  |  |  |  |



# Lab3: GTM 레지스터 설정 - TOMO\_TGC1\_GLB\_CTRL:TOM 에서 사용할 채널13의 update enable 설정

```
70⊖ void initGTM(void)
       // Password Access to unlock SCU_WDTSCON0
        SCU WDTCPU0 CONO.U = ((SCU WDTCPU0 CONO.U ^ 0xFC) & ~(1 << LCK BIT LSB IDX)) | (1 << ENDINIT BIT LSB IDX);
        while((SCU_WDTCPU0_CON0.U & (1 << LCK_BIT_LSB_IDX)) != 0);  // wait until unlocked</pre>
       // Modify Access to clear ENDINIT
        SCU WDTCPU0 CONO.U = ((SCU WDTCPU0 CONO.U ^ 0xFC) | (1 << LCK BIT LSB IDX)) & ~(1 << ENDINIT BIT LSB IDX);
        while((SCU WDTCPU0 CON0.U & (1 << LCK BIT LSB IDX)) == 0);  // wait until locked</pre>
79
        GTM_CLC.U &= ~(1 << DISR_BIT_LSB_IDX); // enable GTM</pre>
81
       // Password Access to unlock SCU WDTSCON0
83
        SCU_WDTCPU0_CON0.U = ((SCU_WDTCPU0_CON0.U ^ 0xFC) & ~(1 << LCK_BIT_LSB_IDX)) | (1 << ENDINIT_BIT_LSB_IDX);
        while((SCU WDTCPU0 CON0.U & (1 << LCK BIT LSB IDX)) != 0); // wait until unlocked
84
85
86
       // Modify Access to set ENDINIT
87
        SCU_WDTCPU0_CONO.U = ((SCU_WDTCPU0_CONO.U ^ 0xFC) | (1 << LCK_BIT_LSB_IDX)) | (1 << ENDINIT_BIT_LSB_IDX);
88
        while((SCU_WDTCPU0_CON0.U & (1 << LCK_BIT_LSB_IDX)) == 0);
89
        while((GTM_CLC.U & (1 << DISS_BIT_LSB_IDX)) != 0); // wait until GTM module enabled</pre>
       // GTM clock configuration
        GTM_CMU_FXCLK_CTRL.U &= ~(0xF << FXCLK_SEL_BIT_LSB_IDX);
                                                                         // input clock of CMU_FXCLK --> CMU_GCLK_EN
       GTM CMU CLK EN.U |= 0x2 << EN FXCLK BIT LSB IDX;
                                                                         // enable all CMU FXCLK
        // GTM TOM0 PWM configuration
        GTM_TOM0_TGC0_GLB_CTRL.U |= 0x2 << UPEN_CTRL1_BIT_LSB_IDX;</pre>
                                                                         // TOM channel 1 update enable
                                                                                                                                   GTM TOMO TGC1 GLB CTRL.B.UPEN CTRL5 = 0x2;
                                                                                                                                                                                                   // TOM channel 13 update enable
        GTM_TOM0_TGC0_ENDIS_CTRL.U |= 0x2 << ENDIS_CTRL1_BIT_LSB_IDX;</pre>
                                                                        // enable channel 1 on update trigger
        GTM_TOM0_TGC0_OUTEN_CTRL.U |= 0x2 << OUTEN_CTRL1_BIT_LSB_IDX; // enable channel 1 output on update trigger
        GTM TOMO CH1 CTRL.U |= 0x1 << SL BIT LSB IDX;
                                                                         // high signal level for duty cycle
        GTM TOMO CH1 CTRL.U |= 0x1 << CLK SRC SR BIT LSB IDX;
                                                                        // clock source --> CMU FXCLK(1) = 6250 kHz
        GTM TOMO CH1 CTRL.U &= ~(0x1 << OSM BIT LSB IDX);
                                                                         // continuous mode enable
        GTM_TOM0_CH1_CTRL.U &= ~(0x1 << TRIGOUT_BIT_LSB_IDX);
                                                                        // TRIG[x] = TRIG[x-1]
       GTM_TOM0_CH1_SR0.U = 12500 - 1;
                                                                        // PWM freq. = 6250 kHz / 12500 = 500 Hz
11
       GTM TOM0 CH1 SR1.U = 1250 - 1;
                                                                        // duty cycle = 1250 / 12500 = 10 % (temporary)
       GTM_TOUTSEL6.U &= ~(0x3 << SEL7_BIT_LSB_IDX);</pre>
                                                                         // TOUT103 --> TOM0 channel 1
14
                                                                         // 103 = 16 * 6 + 7
15 }
```

# GTM 레지스터 update 하는 Trigger 신호 생성:1) SW에서 생성하는 Update Trigger 신호

- 앞으로 설정할 GTM 레지스터들이 실제 하드웨어에 적용될 수 있도록 하는 Update Trigger 신호를
- 1) SW에서 생성할 수 있음
- 2) PWM의 1주기에 도달했을 때 생성할 수 있음 (뒤에서 설명)
- Update Trigger 신호 발생 전까지는 레지스터에 write 해도 실제 하드웨어에 적용되지 않음 (shadow register 개념)

#### 25.11.2.2 TGC Subunit

Each of the first three individual mechanisms (enable/disable of the channel, output enable and force update) can be driven by three different trigger sources.

The three trigger sources are:

the host CPU (bit HOST\_TRIG of register TOMi\_TGCy\_GLB\_CTRL)

the TBU time stamp (signal TBU\_TS0., TBU\_TS1, TBU\_TS2)
 the internal trigger signal TRIG (bunch of trigger signals TRIG [x])

the internal trigger signal TRIG (bunch of trigger signals TRIG\_[X])
 Note: The trigger signal is only active for one configured CMU clock period.

Figure 25-33 TOM Global channel control mechanism



### GTM 레지스터 설정 - TOMO\_TGC1\_GLB\_CTRL :TOM 레지스터 설정이 적용되도록 update trigger event 발생

- 레지스터 write 값 결정
  - TOMO의 채널 13에 대한 레지스터 설정이 shadow 레지스터로부터 하드웨어에 적용되도록 하기 위해 HOST\_TRIG 영역에 Ox1 write (GTM 레지스터 설정 후 마지막에 수행)

#### TOMO\_TGC1\_GLB\_CTRL 레지스터@ 0xF0108230



| Field         | Bits | Туре | Description                                                                                                                 |  |  |  |  |  |
|---------------|------|------|-----------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|
| HOST_TRI<br>G | 0    | W    | Trigger request signal (see TGC0, TGC1) to update the register ENDIS_STAT and OUTEN_STAT  0 <sub>B</sub> no trigger request |  |  |  |  |  |
|               |      |      | 1 <sub>B</sub> set trigger request Read as 0.  Note: This flag is cleared automatically after triggering                    |  |  |  |  |  |
|               |      |      | the update                                                                                                                  |  |  |  |  |  |



#### Lab4: GTM 레지스터 설정 – TOMO\_TGC1\_GLB\_CTRL

#### :TOM 에서 출력 생성 시작하도록 trigger event 발생

```
T40
        //initERU();
147
        initCCU60();
148
                               PWM 신호가 생성되기 원하는 시점에
        initLED();
149
150
        initRGBLED();
                                          trigger 발생시켜야 함
151
        initVADC();
152
        initGTM();
153
        //initButton();
154
155
        GTM_TOM0_TGC0_GLB_CTRL.U |= 0x1 << HOST_TRIG_BIT_LSB_IDX;</pre>
                                                                    // trigger update request signal
156
        while(1)
157
158
159
            VADC startConversion();
            unsigned int adcResult = VADC_readResult();
160
           for(unsigned int i = 0; i < 100; i++);
161
162
            GTM TOMO TGC1 GLB CTRL.B.HOST TRIG = 0x1;
                                                         // trigger update request signal
```



#### GTM 레지스터 설정 - TOMO\_TGC1\_ENDIS\_CTRL

- 1. GTM 레지스터 영역의 주소 찾기
  - 시작 주소 (Base address) = 0xF0100000
- 2. 사용할 레지스터의 주소 찾기 (TOMO 이므로 i = 0)
  - TOMO\_TGC1\_ENDIS\_CTRL □ Offset Address = 0x8270 + (i \* 0x800) = 0x8270
  - → TOMO\_TGC1\_ENDIS\_CTRL 레지스터 주소 = 0xF0100000 + 0x8270 = 0xF0108270





#### GTM 레지스터 설정 - TOMO\_TGC1\_ENDIS\_CTRL :TOM에서 사용할 채널에 대한 설정

- 레지스터 write 값 결정
  - TOMO\_TGC1\_GLB\_CTRL 레지스터에서 Update Trigger 신호 발생 시, 하드웨어에 적용되어 TOMO 채널 13이 enable 되도록 하기 위해 ENDIS\_CTRL5 영역에 0x2 write

#### TOMO\_TGC1\_ENDIS\_CTRL 레지스터 @ 0xF0108270



ENDIS CT [11:10] (A)TOM channel 5 enable/disable update value don't care, bits 1:0 of register ENDIS\_ not be changed on an update trigger disable channel on an update trigger enable channel on an update trigger don't change bits 1:0 of this register



#### Lab5: GTM 레지스터 설정 - TOMO\_TGCO\_ENDIS\_CTRL

#### :TOM에서 사용할 채널에 대한 설정

```
70⊖ void initGTM(void)
       // Password Access to unlock SCU WDTSCON0
       SCU WDTCPU0 CONO.U = ((SCU WDTCPU0 CONO.U ^ 0xFC) & ~(1 << LCK BIT LSB IDX)) | (1 << ENDINIT BIT LSB IDX);
        while((SCU_WDTCPU0_CON0.U & (1 << LCK_BIT_LSB_IDX)) != 0);  // wait until unlocked</pre>
       // Modify Access to clear ENDINIT
        SCU WDTCPU0 CONO.U = ((SCU WDTCPU0 CONO.U ^ 0xFC) | (1 << LCK BIT LSB IDX)) & ~(1 << ENDINIT BIT LSB IDX);
       while((SCU WDTCPU0 CON0.U & (1 << LCK BIT LSB IDX)) == 0);  // wait until locked</pre>
79
       GTM_CLC.U &= ~(1 << DISR_BIT_LSB_IDX); // enable GTM</pre>
81
       // Password Access to unlock SCU WDTSCON0
       SCU_WDTCPU0_CONO.U = ((SCU_WDTCPU0_CONO.U ^ 0xFC) & ~(1 << LCK_BIT_LSB_IDX)) | (1 << ENDINIT_BIT_LSB_IDX);
       while((SCU WDTCPU0 CON0.U & (1 << LCK BIT LSB IDX)) != 0); // wait until unlocked
       // Modify Access to set ENDINIT
87
       SCU_WDTCPU0_CONO.U = ((SCU_WDTCPU0_CONO.U ^ 0xFC) | (1 << LCK_BIT_LSB_IDX)) | (1 << ENDINIT_BIT_LSB_IDX);
       while((SCU WDTCPU0 CON0.U & (1 << LCK BIT_LSB IDX)) == 0);</pre>
       while((GTM_CLC.U & (1 << DISS_BIT_LSB_IDX)) != 0); // wait until GTM module enabled
       // GTM clock configuration
        GTM_CMU_FXCLK_CTRL.U &= ~(0xF << FXCLK_SEL_BIT_LSB_IDX);</pre>
                                                                         // input clock of CMU FXCLK --> CMU GCLK EN
        GTM CMU CLK EN.U |= 0x2 << EN FXCLK BIT LSB IDX;
                                                                         // enable all CMU FXCLK
        // GTM TOM0 PWM configuration
        GTM TOMO TGCO GLB CTRL.U |= 0x2 << UPEN CTRL1 BIT LSB IDX;
                                                                         // TOM channel 1 update enable
                                                                        // enable channel 1 on update trigger
        GTM TOMO TGCO ENDIS CTRL.U |= 0x2 << ENDIS CTRL1 BIT LSB IDX;
02
        GTM_TOM0_TGC0_OUTEN_CTRL.U |= 0x2 << OUTEN_CTRL1_BIT_LSB_IDX;</pre>
                                                                        // enable channel 1 output on update trigger
        GTM TOMO CH1 CTRL.U |= 0x1 << SL BIT LSB IDX;
                                                                         // high signal level for duty cycle
        GTM TOMO CH1 CTRL.U |= 0x1 << CLK SRC SR BIT LSB IDX;
                                                                        // clock source --> CMU FXCLK(1) = 6250 kHz
       GTM TOMO CH1 CTRL.U &= ~(0x1 << OSM BIT LSB IDX);
                                                                         // continuous mode enable
        GTM_TOM0_CH1_CTRL.U &= ~(0x1 << TRIGOUT_BIT_LSB_IDX);
                                                                        // TRIG[x] = TRIG[x-1]
       GTM_TOM0_CH1_SR0.U = 12500 - 1;
                                                                         // PWM freg. = 6250 kHz / 12500 = 500 Hz
       GTM TOM0 CH1 SR1.U = 1250 - 1;
                                                                         // duty cycle = 1250 / 12500 = 10 % (temporary)
12
13
       GTM_TOUTSEL6.U &= ~(0x3 << SEL7_BIT_LSB_IDX);</pre>
                                                                         // TOUT103 --> TOM0 channel 1
14
                                                                         // 103 = 16 * 6 + 7
15 }
```

```
GTM_TOM0_TGC1_ENDIS_CTRL.B.ENDIS_CTRL5 = 0x2;
```



#### GTM 레지스터 설정 - TOMO\_TGC1\_OUTEN\_CTRL

- 1. GTM 레지스터 영역의 주소 찾기
  - 시작 주소 (Base address) = 0xF0100000
- 2. 사용할 레지스터의 주소 찾기 (TOMO 이므로 i = 0)
  - TOMO\_TGC1\_OUTEN\_CTRL  $\bigcirc$  Offset Address = 0x8278 + (i \* 0x800) = 0x8278
  - → TOMO\_TGC1\_OUTEN\_CTRL 레지스터 주소 = 0xF0100000 + 0x8278 = 0xF0108278

#### TOMO TGC1 OUTEN CTRL 레지스터 @ 0xF0108278 GTM\_TOMi\_TGC1\_OUTEN\_CTRL (i=0-2) offset TOMi TGC1 Output Enable Control Register $(08278_{H}+i*800_{H})$ Reset Value: 000000000 Reserved OUTEN\_C OUTEN\_C OUTEN\_C OUTEN\_C OUTEN\_C OUTEN\_C OUTEN\_C TRL7 TRL6 TRL5 TRL4 TRL3 TRL2 TRL1 TRL0 rw rw rw rw rw rw rw

## GTM 레지스터 설정 - TOMO\_TGC1\_OUTEN\_CTRL :TOM의 출력이 trigger 이벤트에 반응하도록 설정

- 레지스터 write 값 결정
  - TOMO\_TGC1\_GLB\_CTRL 레지스터에서 Update Trigger 신호 발생 시, 하드웨어에 적용되어 TOMO 채널 13의 출력이 enable 되도록 하기 위해 OUTEN\_CTRL5 영역에 0x2 write

### TOMO\_TGC1\_OUTEN\_CTRL 레지스터 @ 0xF0108278







## Lab6: GTM 레지스터 설정 – TOMO\_TGCO\_OUTEN\_CTRL

### :TOM의 출력이 trigger 이벤트에 반응하도록 설정

```
70⊖ void initGTM(void)
       // Password Access to unlock SCU_WDTSCON0
        SCU_WDTCPU0_CON0.U = ((SCU_WDTCPU0_CON0.U ^ 0xFC) & ~(1 << LCK_BIT_LSB_IDX)) | (1 << ENDINIT_BIT_LSB_IDX);
        while((SCU_WDTCPU0_CON0.U & (1 << LCK_BIT_LSB_IDX)) != 0);  // wait until unlocked</pre>
       // Modify Access to clear ENDINIT
        SCU WDTCPU0 CONO.U = ((SCU WDTCPU0 CONO.U ^ 0xFC) | (1 << LCK BIT LSB IDX)) & ~(1 << ENDINIT BIT LSB IDX);
        while((SCU_WDTCPU0_CON0.U & (1 << LCK_BIT_LSB_IDX)) == 0);  // wait until locked</pre>
       GTM_CLC.U &= ~(1 << DISR_BIT_LSB_IDX); // enable GTM</pre>
81
       // Password Access to unlock SCU WDTSCON0
        SCU_WDTCPU0_CON0.U = ((SCU_WDTCPU0_CON0.U ^ 0xFC) & ~(1 << LCK_BIT_LSB_IDX)) | (1 << ENDINIT_BIT_LSB_IDX);
       while((SCU WDTCPU0 CON0.U & (1 << LCK BIT LSB IDX)) != 0); // wait until unlocked
       // Modify Access to set ENDINIT
        SCU_WDTCPU0_CONO.U = ((SCU_WDTCPU0_CONO.U ^ 0xFC) | (1 << LCK_BIT_LSB_IDX)) | (1 << ENDINIT_BIT_LSB_IDX);
       while((SCU WDTCPU0 CON0.U & (1 << LCK BIT LSB IDX)) == 0);</pre>
       while((GTM_CLC.U & (1 << DISS_BIT_LSB_IDX)) != 0); // wait until GTM module enabled
       // GTM clock configuration
        GTM_CMU_FXCLK_CTRL.U &= ~(0xF << FXCLK_SEL_BIT_LSB_IDX);
                                                                         // input clock of CMU_FXCLK --> CMU_GCLK_EN
       GTM CMU CLK EN.U |= 0x2 << EN FXCLK BIT LSB IDX;
                                                                         // enable all CMU FXCLK
        // GTM TOM0 PWM configuration
       GTM_TOM0_TGC0_GLB_CTRL.U |= 0x2 << UPEN_CTRL1_BIT_LSB_IDX;</pre>
                                                                         // TOM channel 1 update enable
       GTM TOM0 TGC0 ENDIS CTRL.U |= 0x2 << ENDIS CTRL1 BIT LSB IDX;
                                                                       // enable channel 1 on update trigger
        GIM_IOM0_IGC0_OUTEN_CTRL.U |= 0x2 << OUTEN_CTRLI_BIT_LSB_IDX; // enable channel 1 output on update trigger
        GTM TOMO CH1 CTRL.U |= 0x1 << SL BIT LSB IDX;
                                                                         // high signal level for duty cycle
        GTM TOMO CH1 CTRL.U |= 0x1 << CLK SRC SR BIT LSB IDX;
                                                                         // clock source --> CMU FXCLK(1) = 6250 kHz
        GTM_TOM0_CH1_CTRL.U &= ~(0x1 << OSM_BIT_LSB_IDX);
                                                                         // continuous mode enable
        GTM_TOM0_CH1_CTRL.U &= ~(0x1 << TRIGOUT_BIT_LSB_IDX);</pre>
                                                                        // TRIG[x] = TRIG[x-1]
       GTM_TOM0_CH1_SR0.U = 12500 - 1;
                                                                        // PWM freq. = 6250 kHz / 12500 = 500 Hz
       GTM TOM0 CH1 SR1.U = 1250 - 1;
                                                                        // duty cycle = 1250 / 12500 = 10 % (temporary)
       GTM_TOUTSEL6.U &= ~(0x3 << SEL7_BIT_LSB_IDX);</pre>
                                                                         // TOUT103 --> TOM0 channel 1
14
                                                                         // 103 = 16 * 6 + 7
15 }
```

GTM\_TOM0\_TGC0\_OUTEN\_CTRL.B.OUTEN\_CTRL5 = 0x2;





## PWM 신호 생성 flow

## :PWM 생성과정의 counter와 duty cycle 관계

- TOM에서 이루어지는 PWM 동작 개요
- TOM Channel은 PWM 신호를 생성하기 위해 3가지 값 사용
  - CNO: TOM clock 주기마다 1씩 증가하는 counter 값
  - CMO: PWM 신호의 주기를 결정하는 값
  - CM1: PWM 신호의 Duty Cycle 을 결정하는 값
- CNO 이 clock 주기마다 증가하다가
  - → CM1 (PWM Duty Cycle 길이)에 도달하면 출력 값 반전
  - → CMO (PWM 1주기 길이)에 도달하면 0으로 초기화



Figure 25-39 PWM Output with respect to configuration bit SL in continuos mode





## GTM 사용을 위한 레지스터 설정

### :원하는 PWM 신호 생성 위한 TOM 설정

- 본 실습에서 사용하는 TOMO의 채널 13에 대한 레지스터 설정 필요
  - TOMO에 입력될 FXCLK 주파수 선택
  - PWM 신호의 주기 및 Duty Cycle 결정을 위한 값
  - Duty Cycle 동안 출력될 신호의 HIGH 또는 LOW 선택
- GTM 레지스터 항목에서
  - TOMO\_CH13\_CTRL 레지스터 설정 필요
  - TOMO\_CH13\_SRO 레지스터 설정 필요
  - **TOMO\_CH13\_SR1** 레지스터 설정 필요

p.2930 TOMO CH13 SRO TOMO\_CH13\_SR1 CN<sub>0</sub> SL=0: TOM CH[x] OUT SL=1: TOM\_CH[x]\_OUT TOM 8 TOMO\_CH13\_CTRL Figure 25-39 PWM Output with respect to configuration bit SL in continuos mode



## GTM 레지스터 설정 – TOMO CH13 CTRL

- GTM 레지스터 영역의 주소 찾기
  - 시작 주소 (Base address) = 0xF0100000
- 2. 사용할 레지스터의 주소 찾기 (채널 13 이므로 x = 13)
  - TOMO CH13 CTRL  $\bigcirc$  Offset Address = 0x8000 + (x \* 0x40) = 0x8340
  - → TOMO CH13 CTRL 레지스터 주소 = 0xF0100000 + 0x8340 = 0xF0108340

### TOMO\_CH1\_CTRL 레지스터 @ 0xF0108340





# GTM 레지스터 설정 - TOMO\_CH13\_CTRL:PWM 신호 중 duty cycle을 어떤 값으로 출력할 지 설정

- 3. 레지스터 write 값 결정
  - TOM0 채널13의 동작을 설정
  - PWM 신호의 Duty Cycle 영역에서 신호의 값을 HIGH로 출력하기 위해 SL 영역에 0x1
     write

### TOMO\_CH13\_CTRL 레지스터 @ 0xF0108340



## GTM 레지스터 설정 - TOMO\_CH13\_CTRL :FXU에서 생성하고 TOM에서 사용할 clock 주파수 설정

- 레지스터 write 값 결정
  - TOM0 채널13의 동작을 설정
  - TOMO 에서 사용할 FXCLK clock 신호의 주파수를 결정하기 위해 CLK\_SRC\_SR 영역에 0x0 write
  - 현재 GTM 에서 사용하는 system clock 주파수는 100 MHz → FXCLK = 6250 kHz



## GTM 레지스터 설정 - TOMO\_CH13\_CTRL

## :연속적으로 PWM 신호가 생성되는 Continuous 모드

- 3. 레지스터 write 값 결정
  - TOMO 채널13에서 생성되는 PWM 신호를 continuous 모드로 사용하기 위해
     OSM 영역에 0x0 write



Infineon-TC27x\_D-step-UM-v02\_02-EN.pdf p.2930

### Infineon-TC27x\_D-step-UM-v02\_02-EN.pdf p.2953



TOMO\_CH13\_CTRL 레지스터 @ 0xF0108340



One-shot 모드 disable

= Continuous 모드



## GTM 레지스터 update 하는 Trigger 신호 생성 :PWM의 1주기에서 생성하는 Update Trigger 신호

- 앞으로 설정할 GTM 레지스터 (SR0, SR1 등...) 들이 실제 하드웨어에 적용될 수 있도록 하는 Update Trigger 신호를
- 1) SW에서 생성할 수 있음
- 2) PWM의 1주기에 도달했을 때 생성할 수 있음

#### 25.11.2.2 TGC Subunit

Each of the first three individual mechanisms (enable/disable of the channel, output enable and force update) can be driven by three different trigger sources.

The three trigger sources are:

- the host CPU (bit HOST TRIG of register TOMi TGCy GLB CTRL)
- the TBU time stamp (signal TBU TS0., TBU TS1, TBU TS2)

the internal trigger signal TRIG (bunch of trigger signals TRIG [x])

Note: The trigger signal is only active for one configured CMU clock period.

Infineon-TC27x D-step-UM-v02 02-EN.pdf p.2919







## GTM 레지스터 update 하는 Trigger 신호 :Continuous 모드에서 PWM 주기, duty cycle 적용

- PWM의 1주기에 도달할 때마다 update trigger 신호 발생
- = CNO 카운터 값이 CMO에 도달하는 시점



최초 SW에서 발생한 Update Trigger에 의해 시작

PWM 1주기 도달 → SR0, SR1 레지스터 (shadow) 에 저장된 값을 각각 CMO, CM1로 copy





## GTM 레지스터 설정 - TOMO\_CH13\_CTRL

## :PWM 신호에서 발생하는 trigger 신호 설정

- 3. 레지스터 write 값 결정
  - PWM 신호의 1주기 도달 (CN0 = CM0)시 발생하는 trigger (= TRIG) 신호를 Next trigger 신호로 사용하기 위해 TRIGOUT 영역에 0x0 write

#### Infineon-TC27x\_D-step-UM-v02\_02-EN.pdf p.2953



TOMO\_CH13\_CTRL 레지스터 @ 0xF0108340





| TRIGOUT | 24 | rw         | Trigger output selection (output signal TRIG_[x]) of module TOM_CH[x] |
|---------|----|------------|-----------------------------------------------------------------------|
|         |    | <b>→</b> [ | 0 <sub>B</sub> TRIG_[x] is TRIG_[x-1]                                 |
|         |    |            | 1 <sub>B</sub> TRIG_[x] is TRIG_CCU0                                  |

### TRIG 신호 선택

## Lab7: GTM 레지스터 설정 - TOMO\_CH13\_CTRL

## :PWM 신호에서 발생하는 trigger 신호 설정

```
70⊖ void initGTM(void)
        // Password Access to unlock SCU WDTSCON0
        SCU_WDTCPU0_CON0.U = ((SCU_WDTCPU0_CON0.U ^ 0xFC) & ~(1 << LCK_BIT_LSB_IDX)) | (1 << ENDINIT_BIT_LSB_IDX);
73
        while((SCU_WDTCPU0_CON0.U & (1 << LCK_BIT_LSB_IDX)) != 0);  // wait until unlocked</pre>
        // Modify Access to clear ENDINIT
        SCU WDTCPU0 CONO.U = ((SCU WDTCPU0 CONO.U ^ 0xFC) | (1 << LCK BIT LSB IDX)) & ~(1 << ENDINIT BIT LSB IDX);
        while((SCU WDTCPU0 CON0.U & (1 << LCK BIT LSB IDX)) == 0);  // wait until locked</pre>
79
        GTM_CLC.U &= ~(1 << DISR_BIT_LSB_IDX); // enable GTM</pre>
81
        // Password Access to unlock SCU WDTSCON0
82
        SCU_WDTCPU0_CON0.U = ((SCU_WDTCPU0_CON0.U ^ 0xFC) & ~(1 << LCK_BIT_LSB_IDX)) | (1 << ENDINIT_BIT_LSB_IDX);
83
        while((SCU WDTCPU0 CON0.U & (1 << LCK BIT LSB IDX)) != 0); // wait until unlocked
85
86
        // Modify Access to set ENDINIT
87
        SCU_WDTCPU0_CON0.U = ((SCU_WDTCPU0_CON0.U ^ 0xFC) | (1 << LCK_BIT_LSB_IDX)) | (1 << ENDINIT_BIT_LSB_IDX);
88
        while((SCU WDTCPU0 CON0.U & (1 << LCK BIT_LSB IDX)) == 0);
90
        while((GTM_CLC.U & (1 << DISS_BIT_LSB_IDX)) != 0); // wait until GTM module enabled
91
        // GTM clock configuration
        GTM_CMU_FXCLK_CTRL.U &= ~(0xF << FXCLK_SEL_BIT_LSB_IDX);
                                                                        // input clock of CMU_FXCLK --> CMU_GCLK_EN
        GTM CMU CLK EN.U |= 0x2 << EN FXCLK BIT LSB IDX;
                                                                        // enable all CMU FXCLK
97
        // GTM TOM0 PWM configuration
98
        GTM_TOMO_TGCO_GLB_CTRL.U |= 0x2 << UPEN_CTRL1_BIT_LSB_IDX;
                                                                        // TOM channel 1 update enable
-00
        GTM TOM0 TGC0 ENDIS CTRL.U |= 0x2 << ENDIS CTRL1 BIT LSB IDX;
                                                                        // enable channel 1 on update trigger
01
02
        GTM_TOM0_TGC0_OUTEN_CTRL.U |= 0x2 << OUTEN_CTRL1_BIT_LSB_IDX;</pre>
                                                                       // enable channel 1 output on update trigger
.04
        GTM TOMO CH1 CTRL.U |= 0x1 << SL BIT LSB IDX;
                                                                        // high signal level for duty cycle
-05
        GTM TOMO CH1 CTRL.U |= 0x1 << CLK SRC SR BIT LSB IDX;
                                                                        // clock source --> CMU FXCLK(1) = 6250 kHz
        GTM TOMO CH1 CTRL.U &= ~(0x1 << OSM BIT LSB IDX);
                                                                        // continuous mode enable
        GTM_TOM0_CH1_CTRL.U &= ~(0x1 << TRIGOUT_BIT_LSB_IDX);
                                                                        // TRIG[x] = TRIG[x-1]
-09
        GTM TOM0 CH1 SR0.U = 12500 - 1;
                                                                        // PWM freg. = 6250 kHz / 12500 = 500 Hz
.10
11
        GTM TOM0 CH1 SR1.U = 1250 - 1;
                                                                        // duty cycle = 1250 / 12500 = 10 % (temporary)
.12
13
        GTM_TOUTSEL6.U &= ~(0x3 << SEL7_BIT_LSB_IDX);</pre>
                                                                        // TOUT103 --> TOM0 channel 1
14
                                                                        // 103 = 16 * 6 + 7
15 }
```

```
GTM_TOM0_CH13_CTRL.B.SL = 0x1;
GTM TOMO CH13 CTRL.B.CLK SRC SR = 0x1;
GTM TOM0 CH13 CTRL.B.OSM = 0x0;
GTM TOMO CH13 CTRL.B.TRIGOUT = 0x0;
```



## GTM 레지스터 설정 - TOMO\_CH13\_SR0

- GTM 레지스터 영역의 주소 찾기
  - 시작 주소 (Base address) = 0xF0100000
- 2. 사용할 레지스터의 주소 찾기 (채널 13 이므로 x = 13)
  - TOMO\_CH13\_SRO 의 Offset Address = 0x8004 + (x \* 0x40) = 0x8344
  - → TOMO CH13 SRO 레지스터 주소 = 0xF0100000 + 0x8344 = 0xF0108344

### TOMO\_CH13\_SRO 레지스터 @ 0xF0108344





## GTM 레지스터 설정 - TOMO\_CH13\_SR0 :PWM 신호의 주기 설정

- 레지스터 write 값 결정
  - TOM0 채널13의 동작을 설정

$$PWM \ Period = \frac{CM0 + 1}{Freq. of \ CMU\_FXCLK1}$$
$$= \frac{625}{6250 \ kHz} = 100us$$

- PWM 신호의 주기를 100us 로 설정하기 위해 SRO 영역에 10진수 (625 1) write
- SRO 레지스터에 설정할 CMO 값을 저장하면 Trigger로 update 시 CMO에 반영됨

### TOMO\_CH1\_SRO 레지스터@ 0xF0108044



Infineon-TC27x D-step-UM-v02 02-EN.pdf p.2930



Infineon-TC27x\_D-step-UM-v02\_02-EN.pdf p.2962

Read as zero, should be written as zero





CNO 값이 0부터 증가하기 시작하여 CMO 값에 만나기 까지의 시간이 PWM 신호의 1주기

## GTM 레지스터 설정 - TOMO\_CH13\_SR1

- GTM 레지스터 영역의 주소 찾기
  - 시작 주소 (Base address) = 0xF0100000
- 2. 사용할 레지스터의 주소 찾기 (채널 13 이므로 x = 13)
  - TOMO\_CH13\_SR1  $\bigcirc$  Offset Address = 0x8008 + (x \* 0x40) = 0x8348
  - → TOMO CH13 SR1 레지스터 주소 = 0xF0100000 + 0x8348 = 0xF0108348

### TOMO\_CH13\_SR1 레지스터@ 0xF0108348







## GTM 레지스터 설정 - TOMO\_CH13\_SR1

## :PWM 신호의 duty cycle % 설정

레지스터 write 값 결정

PWM Duty Cycle =  $\frac{CM1 + 1}{CM0 + 1} \times 100 \, [\%]$ 

- TOMO 채널13의 동작을 설정
- PWM 신호의 Duty Cycle을 설정하기 위해 SR1 영역에 write
- SR1 레지스터에 설정할 CM1 값을 저장하면 Trigger로 update 시 CM1에 반영됨

### TOMO\_CH13\_SR1 레지스터@ 0xF0108348



TOM channel x shadow register SR1 for update of SR1 [15:0] compare register CM1 [31:16] Reserved Reserved Read as zero, should be written as zero

Infineon-TC27x D-step-UM-v02 02-EN.pdf p.2964

Infineon-TC27x D-step-UM-v02 02-EN.pdf p.2930



CNO 값이 0부터 증가하기 시작하여 CM1 값에 만나기 까지의 시간이, PWM 신호의 1주기 시간 중 차지하는 비율이 Duty Cycle (%)





## Lab8: GTM 레지스터 설정 – TOMO\_CH13\_SR1 :PWM 신호의 duty cycle % 설정

```
70⊖ void initGTM(void)
       // Password Access to unlock SCU_WDTSCON0
73
        SCU_WDTCPU0_CON0.U = ((SCU_WDTCPU0_CON0.U ^ 0xFC) & ~(1 << LCK_BIT_LSB_IDX)) | (1 << ENDINIT_BIT_LSB_IDX);
        while((SCU_WDTCPU0_CON0.U & (1 << LCK_BIT_LSB_IDX)) != 0);  // wait until unlocked</pre>
       // Modify Access to clear ENDINIT
        SCU WDTCPU0 CONO.U = ((SCU WDTCPU0 CONO.U ^ 0xFC) | (1 << LCK BIT LSB IDX)) & ~(1 << ENDINIT BIT LSB IDX);
       while((SCU WDTCPU0 CON0.U & (1 << LCK BIT LSB IDX)) == 0);  // wait until locked</pre>
79
       GTM_CLC.U &= ~(1 << DISR_BIT_LSB_IDX); // enable GTM</pre>
81
82
       // Password Access to unlock SCU WDTSCON0
83
        SCU_WDTCPU0_CON0.U = ((SCU_WDTCPU0_CON0.U ^ 0xFC) & ~(1 << LCK_BIT_LSB_IDX)) | (1 << ENDINIT_BIT_LSB_IDX);
       while((SCU WDTCPU0 CON0.U & (1 << LCK BIT LSB IDX)) != 0); // wait until unlocked
84
       // Modify Access to set ENDINIT
87
        SCU_WDTCPU0_CONO.U = ((SCU_WDTCPU0_CONO.U ^ 0xFC) | (1 << LCK_BIT_LSB_IDX)) | (1 << ENDINIT_BIT_LSB_IDX);
88
       while((SCU WDTCPU0 CON0.U & (1 << LCK BIT_LSB IDX)) == 0);</pre>
        while((GTM_CLC.U & (1 << DISS_BIT_LSB_IDX)) != 0); // wait until GTM module enabled
       // GTM clock configuration
        GTM_CMU_FXCLK_CTRL.U &= ~(0xF << FXCLK_SEL_BIT_LSB_IDX);</pre>
                                                                         // input clock of CMU_FXCLK --> CMU_GCLK_EN
       GTM CMU CLK EN.U |= 0x2 << EN FXCLK BIT LSB IDX;
                                                                         // enable all CMU FXCLK
        // GTM TOM0 PWM configuration
       GTM_TOM0_TGC0_GLB_CTRL.U |= 0x2 << UPEN_CTRL1_BIT_LSB_IDX;</pre>
                                                                         // TOM channel 1 update enable
       GTM_TOM0_TGC0_ENDIS_CTRL.U |= 0x2 << ENDIS_CTRL1_BIT_LSB_IDX;</pre>
                                                                       // enable channel 1 on update trigger
        GTM_TOM0_TGC0_OUTEN_CTRL.U |= 0x2 << OUTEN_CTRL1_BIT_LSB_IDX; // enable channel 1 output on update trigg
        GTM TOMO CH1 CTRL.U |= 0x1 << SL BIT LSB IDX;
                                                                         // high signal level for duty cycle
        GTM TOMO CH1 CTRL.U |= 0x1 << CLK SRC SR BIT LSB IDX;
                                                                         // clock source --> CMU FXCLK(1) = 6250 kHz
        GTM TOMO CH1 CTRL.U &= ~(0x1 << OSM BIT LSB IDX);
                                                                         // continuous mode enable
        GTM_TOM0_CH1_CTRL.U &= ~(0x1 << TRIGOUT_BIT_LSB_IDX);
                                                                         // TRIG[x] = TRIG[x-1]
                                                                         // PWM freg. = 6250 kHz / 12500 = 500 Hz
.09
        GTM TOM0 CH1 SR0.U = 12500 - 1;
10
11
        GTM TOM0 CH1 SR1.U = 1250 - 1;
                                                                         // duty cycle = 1250 / 12500 = 10 % (temporary)
13
        GTM_TOUTSEL6.U &= ~(0x3 << SEL7_BIT_LSB_IDX);</pre>
                                                                         // TOUT103 --> TOM0 channel 1
14
                                                                         // 103 = 16 * 6 + 7
15 }
```

### 임시로 설정 → 나중에 duty cycle변경

```
GTM TOM0 CH13 SR0.U = 625 - 1;
GTM TOM0 CH13 SR1.U = 312 - 1;
```



## SW 프로그래밋 :sin 곡선에 해당하는 duty 값이 저장된 배열

- 1주기의 sin 곡선을 이루는 500개의 샘플링 point
- 1부터 625까지의 크기를 가짐

```
134
    unsigned short sin wave[500] = {
        313, 317, 321, 325, 329, 333, 337, 340, 344, 348, 352, 356, 360, 364, 368, 372, 375, 379, 383, 387, 391, 395, 398, 402, 406, 410, 413, 417, 421, 424, 428,
137
        432, 435, 439, 443, 446, 450, 453, 457, 460, 464, 467, 470, 474, 477, 480, 484, 487, 490, 494, 497, 500, 503, 506, 509, 512, 515, 518, 521, 524, 527, 530,
138
        533, 535, 538, 541, 543, 546, 549, 551, 554, 556, 559, 561, 563, 566, 568, 570, 572, 575, 577, 579, 581, 583, 585, 587, 589, 590, 592, 594, 596, 597, 599,
139
        600, 602, 603, 605, 606, 607, 609, 610, 611, 612, 613, 614, 615, 616, 617, 618, 619, 620, 620, 621, 622, 623, 623, 624, 624, 624, 624, 625, 625, 625,
140
        625, 625, 625, 625, 625, 625, 624, 624, 624, 624, 623, 623, 622, 621, 621, 620, 619, 618, 618, 617, 616, 615, 614, 613, 612, 611, 609, 608, 607, 605, 604, 603,
141
        601, 600, 598, 596, 595, 593, 591, 590, 588, 586, 584, 582, 580, 578, 576, 574, 571, 569, 567, 565, 562, 560, 557, 555, 552, 550, 547, 545, 542, 539, 537,
142
        534, 531, 528, 525, 523, 520, 517, 514, 511, 508, 505, 501, 498, 495, 492, 489, 485, 482, 479, 475, 472, 469, 465, 462, 458, 455, 451, 448, 444, 441, 437,
143
        434, 430, 426, 423, 419, 415, 411, 408, 404, 400, 396, 393, 389, 385, 381, 377, 374, 370, 366, 362, 358, 354, 350, 346, 342, 339, 335, 331, 327, 323, 319,
144
        315, 311, 307, 303, 299, 295, 291, 287, 284, 280, 276, 272, 268, 264, 260, 256, 252, 249, 245, 241, 237, 233, 230, 226, 222, 218, 215, 211, 207, 203, 200,
145
        196, 192, 189, 185, 182, 178, 175, 171, 168, 164, 161, 157, 154, 151, 147, 144, 141, 137, 134, 131, 128, 125, 121, 118, 115, 112, 109, 106, 103, 101, 98,
        95, 92, 89, 87, 84, 81, 79, 76, 74, 71, 69, 66, 64, 61, 59, 57, 55, 52, 50, 48, 46, 44, 42, 40, 38, 36, 35, 33, 31, 30, 28, 26, 25, 23, 22, 21, 19, 18, 17,
147
        15, 14, 13, 12, 11, 10, 9, 8, 8, 7, 6, 5, 5, 4, 4, 3, 3, 2, 2, 2, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 2, 2, 2, 2, 3, 3, 4, 4, 5, 6, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15,
        16, 17, 19, 20, 21, 23, 24, 26, 27, 29, 30, 32, 34, 36, 37, 39, 41, 43, 45, 47, 49, 51, 54, 56, 58, 60, 63, 65, 67, 70, 72, 75, 77, 80, 83, 85, 88, 91, 93,
149
        96, 99, 102, 105, 108, 111, 114, 117, 120, 123, 126, 129, 132, 136, 139, 142, 146, 149, 152, 156, 159, 162, 166, 169, 173, 176, 180, 183, 187, 191, 194, 198, 202,
150
        205, 209, 213, 216, 220, 224, 228, 231, 235, 239, 243, 247, 251, 254, 258, 262, 266, 270, 274, 278, 282, 286, 289, 293, 297, 301, 305, 309, 313
151 };
152
```



## SW 프로그래밍

## :VADC 모듈에서 변환된 디지털 값 사용 PWM Duty Cycle 제어

194

195

196

return (1);

main 함수 작성 168 //initERU(); 169 initCCU60(); 170 initLED(); 171 initRGBLED(); 172 initVADC(); 초기화 함수 호출 initGTM(); 174 //initButton(); 175 initPWM(); 176 177 178 GTM\_TOM0\_TGC1\_GLB\_CTRL.B.HOST\_TRIG = 0x1; // trigger update request signal 179 180 unsigned int idx = 0; 181 182 183 while(1) 184 185 for(unsigned int i = 0; i < 3000; i++) 186 187 GTM TOM0 CH13 SR1.U = sin wave[idx] - 1; 188 189 190 idx++; 미리 저장된 sin 191 idx %= 500; 192 곡선에 해당하는 193



duty에서 선택

## Build 및 Debug

- 프로젝트 빌드 (ctrl + b)
- 디버그 수행하여 보드에 실행 파일 flash





## 동작 확인

오실로스코프를 사용해서 PWM신호를 출력하는 핀의 아날로그 측정값이 sin곡선을 그리는 것을 확인



## 감사합니다. 휴식~~

