# 华中科技大学 人工智能与自动化学院

# 多功能数字钟设计

彭杨哲

U201914634

2021年6月3日

# 1 实验目的

- 掌握可编程逻辑器件的应用开发技术——设计输入、编译、仿真和器件编程。
- 熟悉 EDA 软件的使用。
- 掌握 Verilog HDL 设计方法。
- 分模块、分层次数字系统设计。

# 2 实验元器件

ISE 14.3 软件 FPGA 实验开发装置

Table 1: 实验元器件

## 3 实验原理

## 3.1 数字钟电路的设计思路

#### 3.1.1 时分秒计数器的设计

分和秒计数器都是模 M=60 的计数器, 时计数器为一个 24 进制计数器. 即当数字钟运行到 23 时 59 分 59 秒时, 秒的个位计数器再输入一个秒脉冲时, 数字钟应自动显示为 00 时 00 分 00 秒

数字钟的整体设计框图如图1所示 可以将整个数字钟的设计分为几个模块:

- 时钟分频模块
- 计时, 校时模块
- 7 段数码管动态显示模块

而提高部分的内容则在基本功能的基础上进行相应的添加即可



Figure 1: 数字钟整体框图

#### 3.1.2 时钟分频模块的设计

在此模块中, 通过对 B8 管脚对应的板载 50MHz 晶振进行分频, 可以得到所需脉冲信号. 首先, 对 50MHz 信号进行 50K 次分频, 得到 1KHz 扫描信号, 此信号将用于数码管动态显示模块中进行动态显示; 然后再对得到的 1KHz 扫描信号进行 1K 次分频, 得到 1Hz 扫描信号

#### 3.1.3 计时, 校时模块的设计

此模块的设计框图如图2所示, 其中, 秒, 分计时, 时计时均为 8 位 8421BCD 码表示的数字, 用于之后的显示模块.

中国大学MC

#### 

Figure 2: 计时校时模块设计框图

#### 3.1.4 数码管动态显示模块的设计

此模块的设计框图如图3所示, 其中, 为了适应本实验中所提供的 FPGA 板载资源, 需要进行适当的调整, 将模六计数器变为模四计数器, 6 路 4 位复用器变为 4 路 4 位复用器, 3-8 译码器的输出只连接 4 个 7 段数码管.

其中 3-8 译码器 (也可以只使用一个 2-4 译码器) 的输出作为位码, 用于选择哪一个 7 段数码管亮, 而 BCD-7 段数码管译码器的输出作为段码, 用于控制 7 段数码管如何亮.



Figure 3: 动态显示模块设计框图

#### 3.1.5 12/24 小时进制切换模块的设计

本模块的设计框图如图4所示, 此模块的输入为 bcd 码表示的小时数字和当前是否为 24 小时进制, 输出为当前是否为 12 小时进制下的早上和经过调整后的小时输出数字.

# 4 实验内容

- 1. 基本功能 (必做)
  - 显示时分秒
  - 小时为 24 进制, 分秒为 60 进制
  - 能调整小时, 分钟时间
- 提高部分(选做)
   小时为 12/24 进制可切换



## 显示模块和仿电台报时模块有影响

Figure 4: 12/24 小时进制切换模块设计框图

# 5 实验结果及分析

## 5.1 实验源码

#### 5.1.1 最顶层模块

```
`timescale 1ns / 1ps
    module top(
3
        input clk_50m,
 4
        input cr,
 5
        input en_clock,
 6
        input hour_adjust,
        input min_adjust,
8
        input is_24_hours,
9
        output [3:0] pos,
10
        output [6:0] seg,
11
       output [6:0] second_out,
12
       output is_am
13
       );
14
      wire clk_1k,clk_1hz;
      clock_div u_clock(clk_50m,cr,clk_1k,clk_1hz);
15
16
      wire [3:0] bcd_su,bcd_st,bcd_mu,bcd_mt,bcd_hu,bcd_ht;
17
      clock_adjust u_clk_adjust(clk_1hz,hour_adjust,
      min_adjust,cr,bcd_su,bcd_st,bcd_mu,bcd_mt,bcd_hu,bcd_ht);
      assign second_out={bcd_st,bcd_su};
20
      wire [3:0] bcd_ht_disp,bcd_hu_disp;
21
      \verb"day24_12" u_day24_12" (bcd_ht,bcd_hu,is_24_hours",
22
      is_am,bcd_ht_disp,bcd_hu_disp);
      scan_disp u_scan_disp(clk_1k,cr,en_clock,bcd_ht_disp,
```

```
24    bcd_hu_disp,bcd_mt,bcd_mu,seg,pos);
25    endmodule
```

#### 5.1.2 分频模块

```
`timescale 1ns / 1ps
 1
2 module clock_div(
3
       input clk_50m,
 4
      input cr,
 5
       output reg clk_1k,
 6
       output reg clk_1hz
 7
       );
 8
      reg [15:0] counter_1k;
      reg [8:0] counter_1hz;
9
10
11
      always@(posedge clk_50m or negedge cr)
12
      begin
13
       if(!cr)
14
        begin
15
            counter_1k<=16'h0000;
16
           clk_1k <=1'b0;
17
        else
18
19
          begin
20
           if (counter_1k==(16'd24999))
21
22
                counter_1k<=0;
23
                clk_1k <=~clk_1k;
24
              end
25
            else
26
              counter_1k<=counter_1k+1;</pre>
27
28
30
       always@(posedge clk_1k or negedge cr)
31
       begin
32
       if(!cr)
33
         begin
34
           counter_1hz <= 9 'd0;
           clk_1hz <= 1 'b0;
36
          end
37
        else
38
          begin
39
            if(counter_1hz==(9'd4999))
40
41
                counter_1hz <=0;</pre>
42
                clk_1hz <=~clk_1hz;</pre>
43
            else
44
```

```
45 counter_1hz<=counter_1hz+1;
46 end
47 end
48
49 endmodule
```

#### 5.1.3 计时调时模块

```
`timescale 1ns / 1ps
2 module clock_adjust(
3
       input clk,
4
       input hour_adjust,
5
       input min_adjust,
 6
      input cr,
7
      output [3:0] bcd_su,
8
      output [3:0] bcd_st,
9
      output [3:0] bcd_mu,
10
      output [3:0] bcd_mt,
      output [3:0] bcd_hu,
11
12
       output [3:0] bcd_ht
13
       );
14
     wire m_en,h_en,rco_s,rco_m;
15
     assign m_en=rco_s | min_adjust;
16
     assign h_en=(rco_s&rco_m) | hour_adjust;
17
18
     c60 second(clk,1'b1,cr,rco_s,bcd_st,bcd_su);
19
     c60 minute(clk,m_en,cr,rco_m,bcd_mt,bcd_mu);
20
     c24 hour(clk,h_en,cr,bcd_hu,bcd_ht);
21
22 endmodule
```

#### 5.1.4 7 段数码管动态显示模块

```
1 `timescale 1ns / 1ps
2 module scan_disp(
       input clk,
3
 4
       input cr,
5
       input en,
6
       input [3:0] ch0,
7
       input [3:0] ch1,
8
       input [3:0] ch2,
9
      input [3:0] ch3,
10
      output [6:0] seg,
11
      output [3:0] pos
12
      );
13
      wire rco;
14
   wire [3:0] bcd_sel,bcd_data;
```

```
15 c4 u_c4(clk,en,cr,rco,bcd_sel);
16 mux4_1 u_mux(ch0,ch1,ch2,ch3,bcd_sel,bcd_data);
17 posdecode u_pos(bcd_sel,pos);
18 bcd_7seg u_seg(bcd_data,seg);
19
20 endmodule
```

#### 5.1.5 选做部分:12-24 进制切换模块

```
1 `timescale 1ns / 1ps
2 module day24_12(
       input [3:0] bcd_ht,
3
      input [3:0] bcd_hu,
4
5
      input is_24_hours,
      output is_am,
7
      output [3:0] bcd_ht_out,
8
      output [3:0] bcd_hu_out
9
      );
10
11
     wire [7:0] hour,hour_out;
12
     assign hour={bcd_ht,bcd_hu};
     assign hour_out={bcd_ht_out,bcd_hu_out};
14
     assign is_am=(hour<8'h13 & ~is_24_hours);</pre>
     assign need_substract=(hour>8'h12 & ~is_24_hours);
15
16
    assign bcd_ht_out=bcd_ht-need_substract*1;
17
    assign bcd_hu_out=bcd_hu-need_substract*2;
18
19 endmodule
```

#### 5.1.6 管脚约束文件

```
NET "clk_50m" LOC = B8;

NET "seg[6]" LOC = M12;

NET "seg[5]" LOC = L13;

NET "seg[4]" LOC = P12;

NET "seg[3]" LOC = N11;

NET "seg[2]" LOC = N14;

NET "seg[1]" LOC = H12;

NET "seg[0]" LOC = L14;

NET "pos[3]" LOC = K14;

NET "pos[3]" LOC = M13;

NET "pos[1]" LOC = J12;

NET "pos[0]" LOC = F12;

NET "cr" LOC = E2;

NET "cr" LOC = E2;
```

```
17 NET "hour_adjust" LOC = G3;

18 NET "is_24_hours" LOC = K3;

19 NET "min_adjust" LOC = B4;

20 NET "second_out[6]" LOC = P4;

21 NET "second_out[5]" LOC = N4;

22 NET "second_out[4]" LOC = N5;

23 NET "second_out[3]" LOC = P6;

24 NET "second_out[2]" LOC = P7;

25 NET "second_out[1]" LOC = M11;

26 NET "second_out[0]" LOC = M5;

27 NET "is_am" LOC=G1;

28 #Created by Constraints Editor (xc3s100e-cp132-4) - 2021/05/28

29 NET "clk_50m" TNM_NET = "clk_50m";

30 TIMESPEC TS_clk_50m = PERIOD "clk_50m" 20 ns HIGH 50 %;

31

32 # PlanAhead Generated physical constraints
```

## 5.2 仿真测试代码

#### 5.2.1 秒计数器仿真

```
1 `timescale 1ns / 1ps
2 module second_sim;
4
    // Inputs
5
     reg clk;
6
     reg en;
     reg cr;
8
     // Outputs
9
10
     wire rco;
11
     wire [3:0] bcd_t;
     wire [3:0] bcd_u;
12
     // Instantiate the Unit Under Test (UUT)
15
     c60 uut (
      .clk(clk),
16
17
       .en(en),
      .cr(cr),
18
19
      .rco(rco),
      .bcd_t(bcd_t),
20
21
       .bcd_u(bcd_u)
22
     );
23
     parameter PERIOD = 10;
24
25
     always begin
         clk = 1'b0;
27
         #(PERIOD/2) clk = 1'b1;
       #(PERIOD/2);
28
```

```
29
    end
30
31
     initial begin
      // Initialize Inputs
33
       clk = 0;
34
       en = 0;
35
       cr = 0;
36
       // Wait 100 ns for global reset to finish
37
39
      // Add stimulus here
40
41
       en=1;
42
       cr=1;
       #5000;
43
44
45
46 endmodule
```

#### 5.2.2 24 进制计数器仿真

```
1 'timescale 1ns / 1ps
2 module c24_sim;
3
    // Inputs
4
5
    reg clk;
    reg en;
7
     reg cr;
8
9
     // Outputs
10
     wire [3:0] bcd_u;
     wire [3:0] bcd_t;
11
12
     // Instantiate the Unit Under Test (UUT)
13
14
     c24 uut (
15
      .clk(clk),
16
      .en(en),
17
      .cr(cr),
      .bcd_u(bcd_u),
19
       .bcd_t(bcd_t)
20
    );
     parameter PERIOD = 10;
21
22
23
     always begin
24
         clk = 1'b0;
25
         #(PERIOD/2) clk = 1'b1;
26
         #(PERIOD/2);
27
      end
28
```

```
29
    initial begin
       // Initialize Inputs
30
31
        clk = 0;
32
        en = 0;
33
       cr = 0;
34
35
       // Wait 100 ns for global reset to finish
36
        #100;
37
      // Add stimulus here
39
       en=1;
40
       cr=1;
       #5000;
41
42
      end
43
44 endmodule
```

#### 5.2.3 分频模块仿真

```
1 'timescale 1ns / 1ps
2 module clk_div_sim;
3
4
    // Inputs
5
    reg clk_50m;
6
    reg cr;
7
     // Outputs
     wire clk_1k;
     wire clk_1hz;
10
11
      //\ Instantiate\ the\ Unit\ Under\ Test\ (UUT)
12
13
     clock_div uut (
14
      .clk_50m(clk_50m),
      .cr(cr),
15
      .clk_1k(clk_1k),
16
17
       .clk_1hz(clk_1hz)
18
     );
19
20
     parameter PERIOD = 10;
21
22
     always begin
23
        clk_50m = 1'b0;
24
         #(PERIOD/2) clk_50m = 1'b1;
         #(PERIOD/2);
25
26
      end
27
28
      initial begin
29
     // Initialize Inputs
30
      clk_50m = 0;
```

```
cr = 0;
31
32
33
        // Wait 100 ns for global reset to finish
35
        // Add stimulus here
36
37
        cr=1;
        #1000;
38
39
40
      end
41
42 endmodule
```

#### 5.2.4 计时,调时模块仿真

```
`timescale 1ns / 1ps
2 module clk_adjust_sim;
3
      // Inputs
4
5
      reg clk;
 6
     reg hour_adjust;
      reg min_adjust;
8
     reg cr;
9
10
      // Outputs
11
      wire [3:0] bcd_su;
12
      wire [3:0] bcd_st;
13
      wire [3:0] bcd_mu;
14
      wire [3:0] bcd_mt;
      wire [3:0] bcd_hu;
15
      wire [3:0] bcd_ht;
16
17
      // Instantiate the Unit Under Test (UUT)
19
      clock_adjust uut (
20
       .clk(clk),
21
       .hour_adjust(hour_adjust),
       .min_adjust(min_adjust),
22
23
       .cr(cr),
       .bcd_su(bcd_su),
25
       .bcd_st(bcd_st),
26
       .bcd_mu(bcd_mu),
27
       .bcd_mt(bcd_mt),
28
        .bcd_hu(bcd_hu),
29
        .bcd_ht(bcd_ht)
30
      // Note: CLK must be defined as a reg when using this method
31
32
33
       parameter PERIOD = 10;
34
```

```
35
    always begin
         clk = 1'b0;
36
37
          #(PERIOD/2) clk = 1'b1;
          #(PERIOD/2);
39
       end
40
41
     initial begin
      // Initialize Inputs
42
       clk = 0;
43
44
       hour_adjust = 0;
45
        min_adjust = 0;
        cr = 0;
46
47
        // Wait 100 ns for global reset to finish
48
49
        #10;
50
        // Add stimulus here
51
52
        hour_adjust=0;
53
        min_adjust=0;
54
        cr=1;
55
        #1000000;
56
57
        hour_adjust=1;
58
        min_adjust=0;
        #100;
59
60
61
        hour_adjust=0;
62
        min_adjust=1;
63
        #100;
64
65
        hour_adjust=1;
66
        min_adjust=1;
67
        #100;
68
69
      end
70
71 endmodule
```

#### 5.2.5 7 段数码管动态显示

```
10
    reg [3:0] ch2;
      reg [3:0] ch3;
11
12
      // Outputs
14
      wire [6:0] seg;
15
      wire [7:0] pos;
16
      // Instantiate the Unit Under Test (UUT)
17
      scan_disp uut (
18
       .clk(clk),
20
       .cr(cr),
21
        .en(en),
22
        .ch0(ch0),
23
        .ch1(ch1),
24
        .ch2(ch2),
        .ch3(ch3),
26
        .seg(seg),
       .pos(pos)
27
28
      );
      parameter PERIOD = 10;
29
30
31
      always begin
         clk = 1'b0;
32
          #(PERIOD/2) clk = 1'b1;
33
          #(PERIOD/2);
34
35
36
      initial begin
       // Initialize Inputs
38
39
        clk = 0;
        cr = 0;
40
41
        en = 0;
42
        ch0 = 0;
        ch1 = 0;
        ch2 = 0;
44
        ch3 = 0;
45
46
        // Wait 100 ns for global reset to finish
47
48
        #100;
49
        // Add stimulus here
50
51
        en=1;
        cr=1;
52
53
        ch0=0;
        ch1=1;
        ch2=2;
55
56
        ch3=3;
        #10000;
57
58
59
60
```

61 endmodule

#### 5.2.6 选做部分: 24-12 进制切换

```
1 `timescale 1ns / 1ps
2 module day_24_12_sim;
3
      // Inputs
 4
5
      reg [3:0] bcd_ht;
 6
      reg [3:0] bcd_hu;
 7
     reg is_24_hours;
8
      // Outputs
9
10
      wire is_am;
11
      wire [3:0] bcd_ht_out;
12
      wire [3:0] bcd_hu_out;
13
14
      // Instantiate the Unit Under Test (UUT)
      day24_12 uut (
15
16
       .bcd_ht(bcd_ht),
17
       .bcd_hu(bcd_hu),
18
       .is_24_hours(is_24_hours),
19
       .is_am(is_am),
20
      .bcd_ht_out(bcd_ht_out),
21
       .bcd_hu_out(bcd_hu_out)
22
      );
23
24
      initial begin
       // Initialize Inputs
25
       bcd_ht = 0;
26
        bcd_hu = 0;
27
28
        is_24_hours = 1;
        /\!/ Wait 100 ns for global reset to finish
30
31
        #100;
32
        // Add stimulus here
33
        bcd_ht=1;
34
        bcd_hu=1;
36
        #100;
37
38
        bcd_ht=1;
39
        bcd_hu=2;
40
        #100;
41
42
        bcd_ht=1;
43
        bcd_hu=3;
44
        is_24_hours=1;
        #100;
45
```

## 5.3 仿真结果

#### 5.3.1 计时, 调时模块仿真结果

从仿真结果5(a)可以看出, 当秒计数计至 59 秒时, 分计数器即加一; 从仿真结果5(b)可以看出, 当分计数器和秒计数器计至 59 分 59 秒时, 时计数器即加一; 从仿真结果5(c)可以看出, 当加入小时调时信号后, 小时计数器开始逐秒加一, 当加入分钟调时信号后, 分钟计数器开始逐秒加一, 当两种信号同时作用时, 小时计数器和分钟计数器都同时加一



Figure 5: 计时调时电路仿真结果

可见完成了调时和计时的功能.

#### 5.3.2 动态显示模块仿真结果

从仿真结果6可以看出, 位码随时间进行着模四的循环, 与预期顺序相符, 段码也进行着模四的循环, 与各个通道对应的 bcd 码对应的 7 段数码管的显示信号相互对应, 符合设计要求



Figure 6: 动态显示模块仿真结果

#### 5.3.3 24/12 进制切换模块仿真结果

从仿真结果7可以看出, 当选择为 24 进制时, is\_am 输出始终为 0, 无论是否大于正午 12 点; 而当选择为 12 进制时, 当时间小于正午 12 点时, is\_am 输出为 1, 而当时间大于正午 12 点时, is\_am 输出为 0



Figure 7: 24/12 时制切换结果

可见完成了 24/12 进制切换的功能.

#### 5.3.4 top 顶层模块仿真结果

如图8所示. 从仿真结果可以看出, 当时制转换开关变化时, 对应的段码和 is\_am 标志位也发生相应的变化. hour\_adjust 和 min\_adjust 发生相应的变化时, 相应的输出也发生相应的变化. (因为分频较多, 如果完全仿真需要持续较长时间, 具体结果可以参见附件 1 的实际烧写验证视频)

## 5.4 资源使用情况与系统模块架构图

#### 5.4.1 资源使用情况

Technology Schematic 如图9所示, RTL 图如图10所示



Figure 8: 顶层 top 模块仿真

| Device Utilization Summary                     |      |           |             |
|------------------------------------------------|------|-----------|-------------|
| Logic Utilization                              | Used | Available | Utilization |
| Number of Slice Flip Flops                     | 53   | 1,920     | 2%          |
| Number of 4 input LUTs                         | 114  | 1,920     | 5%          |
| Number of occupied Slices                      | 75   | 960       | 7%          |
| Number of Slices containing only related logic | 75   | 75        | 100%        |
| Number of Slices containing unrelated logic    | 0    | 75        | 0%          |
| Total Number of 4 input LUTs                   | 137  | 1,920     | 7%          |
| Number used as logic                           | 114  |           |             |
| Number used as a route-thru                    | 23   |           |             |
| Number of bonded <u>IOBs</u>                   | 25   | 83        | 30%         |
| Number of BUFGMUXs                             | 2    | 24        | 8%          |
| Average Fanout of Non-Clock Nets               | 3.25 |           |             |

Figure 9: Technology Schematic



Figure 10: RTL 图

#### 5.4.2 系统模块架构图

如图11所示

#### 5.5 代码烧写验证,观察最终实验结果

将编写的代码烧写到 FPGA 中, 进行验证, 实验结果视频见附件 1.

可以看出, LED 处显示为 8 位 bcd 码, 其显示的数字随秒的流逝而递增, 当计数到 59 时归零, 并是分加一. 当拨动时调整开关或者分调整开关时, 相应的时或分就会随着秒的增加而递增, 实现调时功能. 而拨动 24/12 时制调整开关后, 8 位 LED 的第一个 led 便会作为是否为早上的指示灯, 且对应的小时的显示也会发生相应的调整, 当大于正午十二点时, 早上指示灯熄灭, 小时显示在相应的 24 进制的数字基础上减去 12; 当小于正午十二点时, 早上指示灯亮, 小时显示与 24 进制的数字相同.



Figure 11: 系统模块架构图

# 6 小结

通过此次实验, 我加深了对 Verilog 语言的理解, 第一次亲手实践了使用 FPGA 构成中规模数字电路, 自己的仿真技能也大幅提升, 对于 n 进制计数器, 分频器, 7 段数码管电路的动态显示, Verilog 语言的各种特性都有了更深一层的理解.

# 7 调试步骤,实验中出现的问题,分析及解决方案

## 7.1 调试步骤

在对设计的 FPGA 电路进行调试时, 我进行了下列步骤

1. 每完成一个模块后, 便编写相应的测试代码对其进行仿真, 检验结果是

否正确.

- 2. 当每个模块的测试仿真结果正确后, 再编写更高层模块的代码并进行相应的仿真.
- 3. 当所有模块的仿真完成后,将代码烧写到开发板上进行验证,得到结果.

如: 我编写了几个模块的仿真文件, bcd\_counter\_sim, c24\_sim, clk\_adjust\_sim, clk\_div\_sim, day\_24\_12\_sim, scan\_sim, second\_sim, top\_sim, 对各个模块进行了测试, 在测试完成后, 再将代码烧写到 FPGA 上, 可以发现, 在仿真正确后, 烧写后的验证结果也是正确的

## 7.2 实验中出现的问题,分析及解决方案

在本次实验过程中, 我收集了一些常见的问题, 小结如下:

- 当文件树中出现问号文件时,需要重新将其从文件夹中添加到工程
- 对于 Verilog 语言, reg 类型与 wire 类型有很大区别, wire 类型可以使用 assign 进行绑定, 而 reg 类型可以在 always 语句中进行异步赋值
- Verilog 语言与一般的程序语言不同, 大部分均为异步执行, 不能在 if 语句中进行 assign 或者调用模块的操作
- 当在编写 Verilog 代码时,应先进行仿真测试,再将其烧写到开发板中进行实际验证,而不要一开始就直接将所有代码全部烧入开发板中,不然即便出现错误,也很难排查,而且应当分模块的进行仿真测试,先测试底层模块,最后再测试上层模块
- 编写较大规模代码时,设计时应当遵循自顶向下的思想,先设计处顶层模块,再思考底层模块.