

# Práctica 1 (AVANZADA)

- •Utilización de la herramienta VIVADO con VHDL
- Diseño y simulación de circuitos sencillos

# Objetivo



- Modificar el módulo sumador utilizado en la parte básica y transformarlo en un restador.
- Utilizando el restador anterior y el registro implementado en la parte básica, desarrollar un contador descendente módulo 16 de manera estructural.

#### Diseño estructural contador descendente

#### contadorMod16



### Diseño estructural contador Mod 16

La entity del contador descendente modulo 16 tiene que llamarse contador Mod16 y sus puertos deben ser exactamente los que aparecen en la transparencia.

```
entity contadorMod16 is
    port (
        rst : IN std_logic;
        clk : IN std_logic;
        cuenta : IN std_logic;
        salida : OUT std_logic_vector(3 downto 0)
);
end;
```

- Dentro de la arquitectura se instanciarán como componentes los módulos restador y registro que ya tenéis hechos. Los \*.vhd correspondientes deben añadirse como fuentes al diseño.
- Para simular utilizar el test bench simulacion\_contador.vhd proporcionado en el campus virtual para esta parte avanzada.

## Volcado en placa

- Para implementar y volcar en placa hay que añadir, además de los \*.vhd que ya tenemos (del restador, del registro y del contadorMod16), la fuente sintesis\_contador.vhd y el fichero de restricciones Basys3\_Master.ucf que se proporcionan en el campus para esta parte avanzada.
- El módulo síntesis\_contador.vhd divide la frecuencia de reloj de 100Mhz y genera otro reloj de 1Hz que es el que se conecta a vuestro contador, para que podáis ver en la placa cómo cuenta.
- Sólo tenéis que añadirlo como una fuente más y hacer que sea el top de vuestro diseño. Luego sintetizar, implementar y generar el \*.bit para volcar en placa.

# Diseño estructural contador para volcar en la FPGA

sintesis\_contador.vhd



#### Calificación

- Los estudiantes que están en el laboratorio deben implementar la parte avanzada, volcarla en la FPGA y mostrarla al profesor. Deberán subir al campus un \*.zip con el proyecto.
- Los estudiantes que están en casa deben simular la parte avanzada y obtener un pantallazo de la simulación. Deberán subir al campus un \*.zip con el proyecto y el pantallazo.
- Si tiene el funcionamiento esperado (+0.15 puntos)