# C8051F206 C8051F220/1/6/ C8051F230/1/6 混合信号 ISP FLASH 微控制器

数据手册

潘琢金译

Rev 1.4 2005.2 版权所有

# 版权声明

本手册中文版版权归译者和新华龙电子有限公司所有。研究和开发人员可以 自由使用本手册。任何单位和个人未经版权所有者授权不得在任何形式的出版物 中摘抄本手册内容。

原文中比较明显的错误已经在译文中更正。译者将在本手册英文版更新后及 时更新中文版内容。译文中一定存在不少错误和不准确之处,望各位同仁不吝赐 教,以便在新版本中更正。

### 译者联系方式:

沈阳航空工业学院计算机学院 潘琢金

电话: 024-86802267, 13066535936

Email: panzhuojin@sina.com 或 panzhj@syiae.edu.cn

### C8051F206 C8051F220/1/6 C8051F230/1/6

# 混合信号 ISP FLASH 微控制器

### 模拟外设

- SAR ADC
  - 12 位分辨率 (F206)
  - 8位分辨率 (F220/1/6)
  - ±1/4 LSB INL (8 位) 和±2 LSB INL (12 位)
  - 最大转换速率达 100ksps
  - 可多达32个通道的模拟输入多路选择器; 每个端口 I/O 引脚都可作为模拟输入

#### - 两个模拟比较器

- 16 个可编程回差电压值
- 可用于产生中断或复位
- \_ 由压基准
- VDD 监视器和欠压检测器

### 片内 JTAG 调试和边界扫描

- 片内调试电路提供全速、非侵入式的在系统调试(不需仿真器)
- 支持断点、单步、观察点、堆栈监视器
- 观察/修改存储器和寄存器
- 比使用仿真芯片、目标仿真头和仿真插座的仿 真系统有更好的性能
- 完全符合 IEEE1149.1 边界扫描规范
- 完整而廉价的开发套件

#### 高速 8051 微控制器内核

- 流水线指令结构,70%的指令的执行时间为一个或两个系统时钟周期
- 速度可达 25MIPS (时钟频率为 25MHz 时)
- 扩展中断系统

#### 存储器

- 256 字节内部数据 RAM
- 1024 字节内部数据 RAM (F206/226/236)
- 8K 字节 FLASH;可在系统编程,扇区大小为 512 字节

#### 数字外设

- 4字节宽的端口 I/O; 所有口线均耐 5V 电压
- 硬件 UART 和 SPI 总线
- 3个通用16位计数器/定时器
- 专用的看门狗定时器
- 双向复位
- 系统时钟:内部可编程振荡器,外部晶体、外部 RC、或外部时钟

#### 供电电压......2.7V - 3.6V

- 典型工作电流: 10mA @ 25MHz
- 多种节电休眠和停机方式

(48 脚 TQFP 和 32 脚 LQFP 封装) 温度范围: -40°C - +85°C



| 1. 系统概述                         | 5  |
|---------------------------------|----|
| 1.1 CIP-51 <sup>TM</sup> 微控制器内核 | 10 |
| 1.1.1 与8051 完全兼容                |    |
| 1.1.2 速度提高                      | 10 |
| 1.1.3 增加的功能                     | 11 |
| 1.2 片内存储器                       | 12 |
| 1.3 JTAG                        |    |
| 1.4 数字/模拟可配制I/O                 |    |
| 1.5 串行端口                        |    |
| 1.6 模/数转换器                      |    |
| 1.7 比较器                         | 16 |
| 2. 极限参数*                        | 17 |
| 3. 总体直流电气特性                     | 18 |
| 4. 引脚和封装定义                      | 10 |
| 4. 分种的表定人                       | 17 |
| 5. ADC (8位, 只限于C8051F220/1/6)   | 24 |
| 5.1 模拟多路开关和PGA                  | 24 |
| 5.2 ADC的工作方式                    | 25 |
| 5.3 ADC可编程窗口检测器                 | 29 |
| 6. ADC(12 位,只限于C8051F206)       | 32 |
| 6.1 模拟多路开关和PGA                  | 32 |
| 6.2 ADC的工作方式                    | 33 |
| 6.3 ADC可编程窗口检测器                 | 38 |
| 7. 电压基准(C8051F206/220/221/226)  | 43 |
| 8. 比较器                          | 44 |
| 9. CIP-51 CPU                   | 50 |
| 9.1 指令集                         | 51 |
| 9.1.1 指令和CPU时序                  | 51 |
| 9.1.2 MOVX指令和程序存储器              |    |
| 9.2 存储器组织                       | 55 |
| 9.2.1 程序存储器                     | 55 |
| 9.2.2 数据存储器                     |    |
| 9.2.3 通用寄存器                     | 55 |
| 9.2.4 位寻址空间                     | 55 |

| 9.2.5 堆栈                      | 56                               |
|-------------------------------|----------------------------------|
| 9.3 特殊功能寄存器                   | 57                               |
| 9.3.1 寄存器说明                   | 60                               |
| 9.4 中断系统                      |                                  |
| 9.4.1 MCU中断源和中断向量             | 63                               |
| 9.4.2 外部中断                    | 63                               |
| 9.4.3 软件控制的中断                 | 63                               |
| 9.4.3 中断优先级                   | 65                               |
| 9.4.4 中断响应时间                  |                                  |
| 9.4.5 中断寄存器说明                 | 66                               |
| 9.5 电源管理方式                    |                                  |
| 9.5.1 空闲方式                    |                                  |
| 9.5.1 停机方式                    | 73                               |
| 10. FLASH存储器                  | 74                               |
| 10.1 FLASH存储器编程               | 7.4                              |
| 10.2 非易失性数据存储                 |                                  |
| 10.3 安全选项                     |                                  |
|                               |                                  |
| 11. 片内XRAM(C8051F206/226/236) | 79                               |
| 12. 复位源                       | 80                               |
|                               |                                  |
| 12.1 上电复位                     | 81                               |
| 10 0 th // JP 4d 5 D          | 0.1                              |
| 12.2 软件强制复位                   |                                  |
| 12.3 掉电复位                     | 81                               |
| 12.3 掉电复位<br>12.4 外部复位        |                                  |
| 12.3 掉电复位                     | 81<br>82<br>82<br>82<br>82<br>83 |
| 12.3 掉电复位                     | 81<br>82<br>82<br>82<br>82<br>83 |
| 12.3 掉电复位                     |                                  |
| 12.3 掉电复位                     |                                  |
| 12.3 掉电复位                     | 81 82 82 82 82 82 82 82 82 90    |
| 12.3 掉电复位                     | 81 82 82 82 82 82 82 83 87 90 90 |
| 12.3 掉电复位                     |                                  |

| 15.1.1 主输出、从输入                        | 101 |
|---------------------------------------|-----|
| 15.1.2 主输入、从输出                        | 101 |
| 15.1.3 串行时钟                           | 101 |
| 15.1.4 从选择                            | 101 |
| 15.2 操作                               | 102 |
| 15.3 串行时钟时序                           | 103 |
| 15.4 SPI特殊功能寄存器                       | 104 |
| 16. UART                              | 107 |
| 16.1 UART工作方式                         | 108 |
| 16.1.1 方式 0: 同步方式                     | 108 |
| 16.1.2 方式 1: 8 位UART,可变波特率            | 109 |
| 16.1.3 方式 2: 9 位UART,固定波特率            | 111 |
| 16.1.4 方式 3: 9 位UART,可变波特率            | 111 |
| 16.2 多机通信                             | 112 |
| 17. 定时器                               | 115 |
| 17.1 定时器 0 和定时器 1                     | 115 |
| 17.1.1 方式 0: 13 位计数器/定时器              | 115 |
| 17.1.2 方式 1: 16 位计数器/定时器              | 116 |
| 17.1.3 方式 2:8 位自动重装载的计数器/定时器          | 117 |
| 17.1.4 方式 3: 两个 8 位计数器/定时器 (只限于定时器 0) | 118 |
| 17.2 定时器 2                            |     |
| 17.2.1 方式 0: 带捕捉的 16 位计数器/定时器         | 124 |
| 17.2.2 方式 1: 自动重装载的 16 位计数器/定时器       |     |
| 17.2.3 方式 2: 波特率发生器                   | 126 |
| 18. JTAG                              | 129 |
| 18.1 FLASH编程命令                        | 130 |
| 18.2 边界扫描和ID码                         | 133 |
| 18.2.1 BYPASS指令                       | 133 |
| 18.2.2 IDCODE指令                       | 133 |
| 18.3 调试支持                             | 133 |

### 1. 系统概述

C8051F2xx 系列器件是完全集成的混合信号系统级 MCU 芯片,有真正的 12 位多通道 ADC (F206)、8 位多通道 ADC (F220/1/6) 或没有 ADC (F230/1/6)。每种器件都有与 8051 兼容的微控制器内核和 8K 字节的 FLASH 存储器。还有硬件实现的(不是在用户软件中用位操作模拟)UART 和 SPI 串行接口。该系列器件 22 或 32 个通用 I/O 引脚,其中一些引脚用于数字外设接口。任何一个端口引脚都可以被配置为 ADC 的模拟输入(只限于 F220/1/6 和 F206)。参见表 1.1 的产品选择指南可快速查看每个 MCU 的特性。

片内还集成了 VDD 监视器、WDT、和时钟振荡器。片内 FLASH 存储器还具有在系统重新编程能力,并可用于非易失性数据存储。可以关闭任何一个或全部外设以节省功耗。所有器件都有 256 字节的 SRAM, F206/226/236 还另有 1024 字节的 RAM。

片内 JTAG 调试支持功能允许使用安装在最终应用系统上的产品 MCU 进行非侵入式 (不占用片内资源)、全速、在系统调试。该调试系统支持观察和修改存储器和寄存器,支持断点、观察点、单步及运行和停机命令。在使用 JTAG 调试时,所有的模拟和数字外设都可全功能运行。

每个 MCU 都可在工业温度范围 (-45℃到+85℃) 内用 2.7V-3.6V 的电压工作, 有 48 脚 TQFP 和 32 脚 LQFP 封装。端口 I/O 容许 5V 的输入信号电压。

| 器件型号      | MIPS(峰值) | FLASH 存储器 | RAM  | IdS      | UART     | 定时器(16位) | 数字端口1/0 | ADC 分辨率(位) | ADC 最大速度(ksps) | ADC 輸入 | 电压比较器 | 封装     |
|-----------|----------|-----------|------|----------|----------|----------|---------|------------|----------------|--------|-------|--------|
| C8051F206 | 25       | 8k        | 1280 | <b>√</b> | <b>√</b> | 3        | 32      | 12         | 100            | 32     | 2     | 48TQFP |
| C8051F220 | 25       | 8k        | 256  | √        | √        | 3        | 32      | 8          | 100            | 32     | 2     | 48TQFP |
| C8051F221 | 25       | 8k        | 256  | <b>√</b> | <b>√</b> | 3        | 22      | 8          | 100            | 22     | 2     | 32LQFP |
| C8051F226 | 25       | 8k        | 1280 | √        | √        | 3        | 32      | 8          | 100            | 32     | 2     | 48TQFP |
| C8051F230 | 25       | 8k        | 256  | <b>√</b> | <b>√</b> | 3        | 32      | -          | -              | -      | 2     | 48TQFP |
| C8051F231 | 25       | 8k        | 256  | <b>√</b> | <b>√</b> | 3        | 22      | -          | -              | -      | 2     | 32LQFP |
| C8051F236 | 25       | 8k        | 1280 | √        | √        | 3        | 32      | -          | -              | -      | 2     | 48TQFP |

表 1.1 产品选择指南

### 图 1.1 C8051F206/220/226 框图(48 TQFP)



### 图 1.2 C8051F221 框图(32 LQFP)



### 图 1.3 C8051F230/6 框图(48 TQFP)



### 图 1.4 C8051F231 框图(32 LQFP)



### 1.1 CIP-51<sup>™</sup> 微控制器内核

### 1.1.1 与 8051 完全兼容

C8051F206、C8051F220/1/6 和C8051F230/1/6 使用Silicon Labs的专利CIP-51 微控制器内核。CIP-51 与MCS-51<sup>TM</sup>指令集完全兼容,可以使用标准 803x/805x的汇编器和编译器进行软件开发。CIP-51 内核具有标准 8052 的所有外设部件,包括 3 个 16 位的计数器/定时器、一个全双工UART、256 字节内部RAM空间和附加的 1024 字节XRAM、128 字节特殊功能寄存器(SFR)地址空间及 4 字节宽的I/O端口。

### 1.1.2 速度提高

CIP-51 采用流水线结构,与标准的 8051 结构相比指令执行速度有很大的提高。在一个标准的 8051 中,除 MUL 和 DIV 以外所有指令都需要 12 或 24 个系统时钟周期,最大系统时钟频率为 12MHz。而对于 CIP-51 内核,70%的指令的执行时间为 1 或 2 个系统时钟周期,只有 4 条指令的执行时间大于 4 个系统时钟周期。

CIP-51 共有 111 条指令。下表列出了指令条数与执行时所需的系统时钟周期数的关系。

| 指令    | 26 | 50 | 5   | 16 | 7   | 3 | 1   | 2 | 1 |
|-------|----|----|-----|----|-----|---|-----|---|---|
| 执行周期数 | 1  | 2  | 2/3 | 3  | 3/4 | 4 | 4/5 | 5 | 8 |

CIP-51 工作在最大系统时钟频率 25MHz 时,它的峰值速度达到 25MIPS。图 1.5 给出了几种 8 位微控制器内核工作在最大系统时钟时的峰值速度的比较关系。

### 图 1.5 MCU 峰值执行速度比较



### 1.1.3 增加的功能

C8051F206、C8051F220/1/6 和 C8051F230/1/6 在 CIP-51 内核的内部和外部有几项关键性的改进,提高了整体性能,更易于在最终应用中使用。

扩展的中断系统向 CIP-51 提供 22 个中断源(标准 8051 只有 7 个中断源),允许大量的模拟和数字外设中断微控制器。一个中断驱动的系统需要较少的 MCU 干预,却有更高的执行效率。在设计一个多任务实时系统时,这些增加的中断源是非常有用的。

MCU 可有多达 6 个复位源:一个片内 VDD 监视器、一个看门狗定时器、一个时钟丢失检测器、一个由比较器 0 提供的电压检测器、一个软件强制复位及外部复位引脚。/RST 引脚是双向的,可接受外部复位或将内部产生的上电复位信号输出到/RST 引脚。通过将 MONEN引脚拉为高电平来使能片内 VDD 监视器。除了 VDD 监视器和复位输入引脚以外,每个复位源都可以由用户用软件禁止。在一次上电复位之后的 MCU 初始化期间,WDT 可以一直被使能。

MCU内部有一个能独立工作的时钟发生器,在复位后被默认为系统时钟。如有需要,时钟源可以在运行时切换到外部振荡器,外部振荡器可以使用晶体、陶瓷谐振器、电容、RC或外部时钟源产生系统时钟。这种时钟切换功能在低功耗系统中是非常有用的,它允许 MCU 从一个低频率(节电)外部晶体源运行,当需要时再周期性地切换到高速(可达 16MHz)的内部振荡器。



图 1.6 片内时钟和复位

### 1.2 片内存储器

CIP-51 有标准的 8051 程序和数据地址配置。它包括 256 字节的数据 RAM, 其中高 128 字节为两个地址空间。F206/226/236 中还另有位于外部数据存储器地址空间的 1024 字节的 XRAM。用间接寻址访问通用 RAM 的高 128 字节,用直接寻址访问 128 字节的 SFR 地址空间。数据 RAM 的低 128 字节可用直接或间接寻址方式访问。前 32 个字节为 4 个通用工作寄存器区,接下来的 16 字节既可以按字节寻址又可以按位寻址。

MCU 的程序存储器包含 8k + 128 字节的 FLASH。该存储器以 512 字节为一个扇区,可以在系统编程,且不需在片外提供编程电压。从 0x1E00 到 0x1FFF 的 512 字节被保留,由工厂使用。还有一个位于地址 0x2000 - 0x207F 的 128 字节的扇区,该扇区可用于存储软件常数、非易失性配置信息或额外的程序空间。图 1.7 给出了 MCU 系统的存储器结构。



图 1.7 片内存储器结构

### **1.3 JTAG**

C8051F2xx具有片内JTAG和调试逻辑,通过4脚JTAG接口并使用安装在最终应用系统中的产品器件就可以进行非侵入式、全速的在系统调试。开发套件C8051F2xxDK具有开发应用代码和进行在系统调试所需要的全部硬件和软件。开发套件中包括开发者工作室软件和调试器、一个集成的8051汇编器和一个被称为EC的RS-232至JTAG协议转换模块。套件中还有一个目标应用板,上面有一个C8051F2xx器件和一大块样机区域。套件中还包括RS-232和JTAG电缆及一个墙装电源。开发套件需要一个运行Windows OS(95或更新版本)并有一个可用RS-232串口的计算机。如图1.8所示,PC机通过RS-232与EC连接。一条六英寸的扁平电缆将EC和用户的应用板连接起来,包括4个JTAG引脚和VDD及GND。EC从应用板获取电源,在2.7-3.6V时其供电电流大约为20 mA。对于不能从目标板上获取足够电流的应用,可以将套件中提供的电源直接连到EC上。

对于开发和调试嵌入式应用来说,该系统的调试功能比采用标准MCU仿真器要优越得多。标准的MCU仿真器要使用在板仿真芯片和目标电缆,还需要在应用板上有MCU的插座。Silicon Labs的调试环境既便于使用又能保证精确模拟外设的性能。

图1.8 调试环境示意图 Silicon Labs 集成开发环境 WINDOWS 95/98/NT/2000/XP RS-232 MULATION CARTRIDGE JTAG (x4), VDD, GND 目标 PCB 00 C8051 -F2xx

新华龙电子有限公司 电话: 0755-83645240 83645242 传真: 0755-83645243

### 1.4 数字/模拟可配制 I/O

该系列MCU具有标准8051的端口(0、1、2和3)。I/O端口的工作情况与标准8051相似, 但有一些改进。

每个端口I/O引脚都可以被配置为推挽或漏极开路输出。任何被配置为模拟输入的引脚的"弱上拉"都被禁止。

可通过配置端口多路选择器将数字资源(定时器、SPI、UART、系统时钟和比较器)连接到对应的I/O引脚。32个外部端口引脚中的任何一个都可被配置为模拟输入或数字I/O(见图 1.9),因此,所有引脚都具有双重功能。



图1.9 端口I/O原理框图

### 1.5 串行端口

C8051F206、C8051F220/1/6和C8051F230/1/6内部有一个全双工UART和SPI总线。每种串行总线都完全用硬件实现,都能向CIP-51产生中断,因此很少需要CPU的干预。这些串行总线不"共享"定时器、中断或端口I/O,所以这两个串行总线可以同时使用(可以使用定时器1、定时器2或SYSCLK产生UART的波特率)。

### 1.6 模/数转换器

C8051F220/1/6有一个片内8位SAR ADC, C8051F206有一个片内12位SAR ADC,都有可编程增益放大器。当工作在100ksps的最大采样速率时,ADC可提供真正的8位精度和±1/4 LSB的INL或提供真正的12位精度和±2 LSB的INL。电压基准可以是电源电压(VDD),或是一个外部基准电压(VREF)。不使用ADC时,系统控制器可以将ADC置于节电关断方式。可编程增益放大器接在模拟多路选择器之后,其增益可以用软件设置,从0.5到16以2的整数次幂递增。

A/D转换可以有两种启动方式:软件命令或定时器2溢出。这种灵活性允许用软件事件触发转换或进行连续转换。一次转换完成可以产生一个中断,也可以用软件查询一个状态位来判断转换结束。在转换完成时,转换结果数据字被锁存到特殊功能寄存器中。

可编程窗口检测器连续监视ADC数据,当ADC数据位于一个用户编程的窗口之内时向控制器申请中断。这就允许ADC以后台方式监视一个关键的系统电压,而不需使用CPU资源。



图1.10 ADC原理框图

### 1.7 比较器

MCU内部有两个电压比较器。比较器的输入引脚如图1.11所示。可以可以很容易地用软件通过特殊功能寄存器设置比较器的回差电压和正/负对称度。每个比较器都能在上升沿或下降沿产生中断。

CP0 P1.2 **←** 端口1 CP1 MUX P1.5 ✓ P1.0 🔀 CP0 P1.1 P1.3 CP0 CP1 CP1 数据 P1.4 CIP-51 和 控制 中断处理

SFR

图1.11 比较器框图

# 2. 极限参数\*

| 环境温度(通电情况下)                | 55~125℃           |
|----------------------------|-------------------|
| 储存温度                       |                   |
| 任何引脚相对DGND的电压(VDD和端口I/O除外) | 0.3V~(VDD + 0.3V) |
| 任何端口I/O引脚或/RST相对DGND的电压    | 0.3V~5.8V         |
| VDD引脚相对DGND的电压             | -0.3V~4.2V        |
| 总功耗                        | 1.0W              |
| 任何端口引脚的最大输出灌电流             | 200mA             |
| 任何其它I/O引脚的最大输出灌电流          | 25mA              |
| 任何端口引脚的最大输出拉电流             | 200mA             |
| 任何其它I/O引脚的最大输出拉电流          | 25mA              |

<sup>\*</sup>注:超过这些列出的"极限参数"可能导致器件永久性损坏。

# 3. 总体直流电气特性

-40℃到+85℃ (除非另有说明)。

| 参 数                             | 条                                | 件 | 最小值 | 典型值               | 最大值 | 单 位           |
|---------------------------------|----------------------------------|---|-----|-------------------|-----|---------------|
| 电源电压                            | (注1)                             |   | 2.7 |                   | 3.6 | V             |
| VDD电源电流(ADC和比较器<br>及CPU均处于活动状态) | CLK=25MH<br>CLK= 1MH<br>CLK=32kH | z |     | 13<br>1.5<br>300  |     | mA<br>μA      |
| VDD电源电流(ADC和比较器活动,CPU不活动(空闲方式)) | CLK=25MH<br>CLK=1MH<br>CLK=32kH  | z |     | 9<br>1.8<br>275   |     | mA<br>μA      |
| VDD电源电流(ADC和比较器<br>不活动,CPU活动)   | CLK=25MH<br>CLK=1MH<br>CLK=32kH  | Z |     | 12.5<br>1.0<br>25 |     | mA<br>μA      |
| 数字电源电流(CPU不活动,<br>空闲方式)         | CLK=25MH<br>CLK= 1MH<br>CLK=32kH | Z |     | 8.5<br>1.4<br>25  |     | mA<br>μA      |
| 数字电源电流(停机方式),<br>VDD监视器使能       | 振荡器不运                            | 行 |     | 10                |     | μΑ            |
| 数字电源电流(停机方式),<br>VDD监视器禁止       | 振荡器不运                            | 行 |     | 0.1               |     | μΑ            |
| 数字电源电压(RAM数据保持电压)               |                                  |   |     | 1.5               |     | V             |
| 额定工作温度范围                        |                                  |   | -40 |                   | +85 | ${\mathbb C}$ |
| SYSCLK(系统时钟频率)                  | _                                |   | 0   |                   | 25  | MHz           |
| Tsysh (SYSCLK高电平时间)             |                                  |   | 18  |                   |     | ns            |
| TsysL(SYSCLK低电平时间)              |                                  |   | 18  |                   |     | ns            |

注 1: 电源电压必须大于 1V 并且 MONEN 引脚必须接高电平才能使 VDD 监视器工作。

注 2: 为能使用调试功能, SYSCLK 至少应为 32kHz。

# 4. 引脚和封装定义

表 4.1 引脚定义

|           |                                      |              |                | 衣 4.1 引脚定义                                                                                                 |
|-----------|--------------------------------------|--------------|----------------|------------------------------------------------------------------------------------------------------------|
| 引脚<br>名称  | F206<br>F220<br>F226<br>F230<br>F236 | F221<br>F231 | 类型             | 说 明                                                                                                        |
|           | 48 脚                                 | 32 脚         |                | W. A. J. 200                                                                                               |
| VDD       | 11,31                                | 8            |                | 数字电源                                                                                                       |
| GND       | 5,6,8,<br>13,32                      | 9            |                | 地。(注:对于 48 脚封装,引脚 5、6、8 无连接,但建议将这些引脚接地。)                                                                   |
| MONEN     | 12                                   |              |                | 电源监视器使能(仅限于 48 脚封装)。当被拉为高电平(逻辑 '1')时,使能电源监视器功能。                                                            |
| TCK       | 25                                   | 17           | 数字输入           | 带内部上拉的 JTAG 测试时钟。                                                                                          |
| TMS       | 26                                   | 18           | 数字输入           | 带内部上拉的 JTAG 测试模式选择。                                                                                        |
| TDI       | 28                                   | 20           | 数字输入           | 带内部上拉的JTAG 测试数据输入。TDI在TCK上升沿被锁存。                                                                           |
| TDO       | 27                                   | 19           | 数字输出           | 带内部上拉的 JTAG 测试数据输出。数据在 TCK 的下降沿从 TDO 引脚输出。TDO 输出是一个三态驱动器。                                                  |
| XTAL1     | 9                                    | 6            | 模拟输入           | 晶体输入。该引脚为晶体或陶瓷谐振器的内部振荡器电路反馈输入。为了得到一个精确的内部时钟,可以在 XTAL1 和 XTAL2 之间接上一个晶体或陶瓷谐振器。如果被一个外部 CMOS 时钟驱动,则该引脚成为系统时钟。 |
| XTAL2     | 10                                   | 7            | 模拟输出           | 晶体输出。该引脚是晶体或陶瓷谐振器的激励驱动器。                                                                                   |
| /RST      | 14                                   | 10           | 数字 I/O         | 芯片复位。内部电压监视器的漏极开路输出,当 VDD<2.7V 时为低电平。可以通过将该引脚置为低电平使系统复位。                                                   |
| VREF      | 7                                    | 5            | 模拟 I/O         | 电压基准。当被配置为输入时,该引脚为 ADC 的电压基准。否则, VDD 为电压基准。该引脚在 F230/1/6 中无连接。                                             |
| CP0+      | 4                                    | 4            | 模拟输入           | 比较器 0 的同相输入端                                                                                               |
| CP0-      | 3                                    | 3            | 模拟输入           | 比较器 0 的反相输入端                                                                                               |
| CP0       | 2                                    | 2            | 数字输出           | 比较器 0 的输出端                                                                                                 |
| CP1+      | 1                                    | 1            | 模拟输入           | 比较器1的同相输入端                                                                                                 |
| CP1-      | 48                                   | 32           | 模拟输入           | 比较器1的反相输入端                                                                                                 |
| CP1       | 47                                   | 31           | 数字输出           | 比较器 1 的输出端                                                                                                 |
| P0.0/TX   | 40                                   | 28           | 数字 I/O<br>模拟输入 | 端口0位0                                                                                                      |
| P0.1/RX   | 39                                   | 27           | 数字 I/O<br>模拟输入 | 端口0位1                                                                                                      |
| P0.2/INT0 | 38                                   | 26           | 数字 I/O<br>模拟输入 | 端口0位2                                                                                                      |
| P0.3/INT1 | 37                                   | 25           | 数字 I/O<br>模拟输入 | 端口0位3                                                                                                      |
| P0.4/T0   | 36                                   | 24           | 数字 I/O<br>模拟输入 | 端口0位4                                                                                                      |
| P0.5/T1   | 35                                   | 23           | 数字 I/O<br>模拟输入 | 端口0位5                                                                                                      |
| P0.6/T2   | 34                                   | 22           | 数字 I/O<br>模拟输入 | 端口0位6                                                                                                      |
| P0.7/T2EX | 33                                   | 21           | 数字 I/O<br>模拟输入 | 端口0位7                                                                                                      |

表 4.1 引脚定义(续)

| 表 4.1 引脚定义(续)   |                                      |              |                |          |  |  |  |  |  |
|-----------------|--------------------------------------|--------------|----------------|----------|--|--|--|--|--|
| 引脚名称            | F220<br>F226<br>F230<br>F236<br>48 脚 | F221<br>F231 | 类型             | 说 明      |  |  |  |  |  |
| P1.0/CP0+       | 4                                    | 4            | 数字 I/O<br>模拟输入 | 端口1位0    |  |  |  |  |  |
| P1.1/CP0-       | 3                                    | 3            | 数字 I/O<br>模拟输入 | 端口1位1    |  |  |  |  |  |
| P1.2/CP0        | 2                                    | 2            | 数字 I/O<br>模拟输入 | 端口 1 位 2 |  |  |  |  |  |
| P1.3/CP1+       | 1                                    | 1            | 数字 I/O<br>模拟输入 | 端口1位3    |  |  |  |  |  |
| P1.4/CP1-       | 48                                   | 32           | 数字 I/O<br>模拟输入 | 端口1位4    |  |  |  |  |  |
| P1.5/CP1        | 47                                   | 31           | 数字 I/O<br>模拟输入 | 端口1位5    |  |  |  |  |  |
| P1.6/<br>SYSCLK | 46                                   | 30           | 数字 I/O<br>模拟输入 | 端口1位6    |  |  |  |  |  |
| P1.7            | 45                                   | 29           | 数字 I/O<br>模拟输入 | 端口1位7    |  |  |  |  |  |
| P2.0/SCK        | 24                                   | 16           | 数字 I/O<br>模拟输入 | 端口 2 位 0 |  |  |  |  |  |
| P2.1/MISO       | 23                                   | 15           | 数字 I/O<br>模拟输入 | 端口 2 位 1 |  |  |  |  |  |
| P2.2/MOSI       | 22                                   | 14           | 数字 I/O<br>模拟输入 | 端口2位2    |  |  |  |  |  |
| P2.3/NSS        | 21                                   | 13           | 数字 I/O<br>模拟输入 | 端口 2 位 3 |  |  |  |  |  |
| P2.4            | 15                                   | 11           | 数字 I/O<br>模拟输入 | 端口 2 位 4 |  |  |  |  |  |
| P2.5            | 16                                   | 12           | 数字 I/O<br>模拟输入 | 端口 2 位 5 |  |  |  |  |  |
| P2.6            | 17                                   |              | 数字 I/O<br>模拟输入 | 端口2位6    |  |  |  |  |  |
| P2.7            | 18                                   |              | 数字 I/O<br>模拟输入 | 端口2位7    |  |  |  |  |  |
| P3.0            | 44                                   |              | 数字 I/O<br>模拟输入 | 端口3位0    |  |  |  |  |  |
| P3.1            | 43                                   |              | 数字 I/O<br>模拟输入 | 端口3位1    |  |  |  |  |  |
| P3.2            | 42                                   |              | 数字 I/O<br>模拟输入 | 端口3位2    |  |  |  |  |  |
| P3.3            | 41                                   |              | 数字 I/O<br>模拟输入 | 端口3位3    |  |  |  |  |  |
| P3.4            | 30                                   |              | 数字 I/O<br>模拟输入 | 端口3位4    |  |  |  |  |  |
| P3.5            | 29                                   |              | 数字 I/O<br>模拟输入 | 端口3位5    |  |  |  |  |  |
| P3.6            | 20                                   |              | 数字 I/O<br>模拟输入 | 端口3位6    |  |  |  |  |  |
| P3.7            | 19                                   |              | 数字 I/O<br>模拟输入 | 端口 3 位 7 |  |  |  |  |  |

### 图 4.1 TQFP-48 引脚图



### 图 4.2 LQFP-32 引脚图



图 4.3 TQFP-48 封装图





图 4.4 LQFP-32 封装图

### 5. ADC (8位, 只限于 C8051F220/1/6)

C8051F220/1/6 的 ADC 子系统包括一个可配置模拟多路开关(AMUX),一个可编程增益 放大器(PGA)和一个 100ksps、8 位分辨率的逐次逼近寄存器型 ADC,ADC 中集成了跟踪保持电路和可编程窗口检测器(见图 5.1)。AMUX、PGA、数据转换方式及窗口检测器都可用软件通过图 5.1 所示的特殊功能寄存器来配置。只有当 ADC 控制寄存器(ADC0CN,图 5.5)中的 ADCEN 位被置'1'时 ADC 子系统(ADC、跟踪保持器和 PGA)才被允许工作。当 ADCEN 位为 '0'时,ADC 子系统处于低功耗关断方式。



图 5.1 8 位 ADC 功能框图

### 5.1 模拟多路开关和 PGA

用软件可以将任何一个外部引脚(端口 0-3)选择为模拟输入。特殊功能寄存器 AMX0SL 用于选择所期望的模拟输入引脚(见图 5.3)。当 AMUX 被使能时,用户通过选择所要使用的端口(用 PRTSL0-1 位)和端口中的位(用 PINSL0-2)来确定模拟输入引脚。

图 5.3 中的表给出了每种配置下 AMUX 的通道选择功能。PGA 对 AMUX 输出信号的放大倍数由 ADC 配置寄存器 ADC0CF(图 5.4)中的 AMPGN2-0 确定。PGA 增益可以用软件编程为 0.5、1、2、4、8 或 16。复位后的默认增益为 1。

### 5.2 ADC 的工作方式

ADC 的最高转换速度为 100ksps, 转换时钟来源于系统时钟分频。可以通过设置 ADC0CF 寄存器的 ADCSC 位将分频系数选择为 1、2、4、8 或 16。这一功能用于根据不同的系统时钟速度调整转换速度。

有两种 A/D 转换启动方式,由 ADC0CN 的 ADC 启动转换方式位(ADSTM1 和 ADSTM0) 的状态决定。转换触发源有:

- 1. 写 '1' 到 ADC0CN 的 ADBUSY 位;
- 2. 定时器 2 溢出(即定时的连续转换)。

向 ADBUSY 写 '1' 方式提供了在需要时用软件控制 ADC 启动转换的能力。ADBUSY 位在转换期间被置 '1',转换结束后复 '0'。ADBUSY 位的下降沿触发一个中断(当被允许时)并置 '1' ADC0CN 中的中断标志 ADCINT。**注意: 当转换是由软件(on-demand)启动时,应查询 ADCINT 标志(而不是 ADBUSY)来判断转换何时结束。**转换结果保存在 ADC 数据字 ADC0H 中。

ADC0CN 中的 ADCTM 位控制 ADC 的跟踪保持方式。在缺省状态,ADC 输入被连续跟踪(转换期间除外)。将 ADCTM 位设置为'1'即可采用下面的两种低功耗跟踪保持方式之一,由 ADSTM1-0 位(也在 ADC0CN 中)的状态决定采用哪一种方式。

- 1. 从向 ADBUSY 写'1'开始跟踪,持续 3个 SAR 时钟;
- 2. 从定时器 2 溢出开始跟踪, 持续 3 个 SAR 时钟。

当整个芯片处于低功耗停机或休眠方式时,可以禁止跟踪(关断)。

A. 使用外部触发源的 ADC时序 (ADSTM[1:0]=10) ADCTM=1 低功耗或转换 跟踪 低功耗方式 ADCTM=0 跟踪或转换 转换 跟踪 B. 使用内部触发源的ADC时序 定时器2、定时器3溢出 写1到ADBUSY (ADSTM[1:0]=00, 01, 11) SAR 时钟 ADCTM=1 低功耗或转换 跟踪 转换 低功耗方式 SAR 时钟 ADCTM=0 跟踪或转换 转换 跟踪

图 5.2 8 位 ADC 跟踪和转换时序示例

#### 图 5.3 AMX0SL: AMUX 通道选择寄存器

|        |            |              |        |        |            |        |        | E N. H.        |
|--------|------------|--------------|--------|--------|------------|--------|--------|----------------|
| R/W    | R/W        | R/W          | R/W    | R/W    | R/W        | R/W    | R/W    | 复位值            |
| -      | -<br>Disc. | AMXEN        | PTRSL1 | PRTSL0 | PINSL2     | PINSL1 | PINSL0 | 00000000       |
| 位7     | 位6         | 位5           | 位4     | 位3     | 位2         | 位1     | 位0     | SFR地址:<br>0xBB |
|        |            |              |        |        |            |        |        | OADD           |
| 位 7-6: | 未使用。       | 读 = 00b;     | 写 = 忽  | 略。     |            |        |        |                |
| 位 5:   | AMXEN:     | 模拟多路         | 选择器使   | 能      |            |        |        |                |
|        | 0: AMU     | X 被禁止,       | 端口引肽   | 不能作为相  | 莫拟输入。      |        |        |                |
|        | 1: AMU     | X 被使能,       | 可以使用   | ]/选择端口 | 引脚为模拟      | 以输入。   |        |                |
| 位 4-3: | PRTSL1-    | 0: 端口选       | 择位*    |        |            |        |        |                |
|        | 00: 选择     | 端口0为标        | 莫拟输入引  | 脚所在端   | 口。         |        |        |                |
|        | 01: 选择     | 端口1为标        | 莫拟输入引  | 脚所在端   | 口。         |        |        |                |
|        | 10: 选择     | 端口2为标        | 莫拟输入引  | 脚所在端   | 口。         |        |        |                |
|        | 11: 选择     | 端口3为村        | 莫拟输入引  | 脚所在端   | <b>□</b> 。 |        |        |                |
| 位 2-0: | PINSL2-0   | ): 引脚选:      | 择位     |        |            |        |        |                |
|        | 000: 上述    | <b>述所选端口</b> | 的引脚 0  | 用作模拟输  | 〕入。        |        |        |                |
|        | 001: 上流    | <b>述所选端口</b> | 的引脚 1  | 用作模拟箱  | 〕入。        |        |        |                |
|        | 010: Li    | 术所选端口        | 的引脚 2  | 用作模拟输  | ì入。        |        |        |                |
|        |            |              |        | 用作模拟输  | •          |        |        |                |
|        |            |              |        | 用作模拟箱  | •          |        |        |                |
|        |            |              |        | 用作模拟轴  |            |        |        |                |
|        |            |              |        | 用作模拟箱  | •          |        |        |                |
|        |            |              |        |        | •          |        |        |                |
|        | III: 上丸    | ♪姸选塥凵        | 的分脚7   | 用作模拟输  | 小人。        |        |        |                |
|        |            |              |        |        |            |        |        |                |

\*选择一个端口作为模拟输入并不意味着这个端口的所有引脚都作为模拟输入。在选择一个端口作为模拟输入后,还必须用引脚选择位(PINSL2-0)选择一个引脚。例如,在置'1'AMXEN位之后,将 PRTSL1-0 设置为"11",再将 PINSL2-0 设置为"100",此时 P3.4 就被配置为模拟输入,而端口 3 的其它引脚仍为 GPIO 引脚。还应注意,为了将一个引脚作为模拟输入使用,它的输入方式应被配置为模拟输入,详见 14.2 节。

### C8051F206 C8051F220/1/6 C8051F230/1/6

# 混合信号 ISP FLASH 微控制器

### 图 5.4 ADC0CF: ADC 配置寄存器

|   | R/W    | R/W    | R/W    | R/W | R/W | R/W    | R/W    | R/W    | 复位值      |
|---|--------|--------|--------|-----|-----|--------|--------|--------|----------|
|   | ADCSC2 | ADCSC1 | ADCSC0 | -   | -   | AMPGN2 | AMPGN1 | AMPGN0 | 01100000 |
| - | 位7     | 位6     | 位5     | 位4  | 位3  | 位2     | 位1     | 位0     | SFR地址:   |
|   |        |        |        |     |     |        |        |        | 0xBC     |

位 7-5: ADCSC2-0: ADC SAR 转换时钟周期控制位

000: SAR 转换时钟 = 1 个系统时钟

001: SAR 转换时钟 = 2 个系统时钟

010: SAR 转换时钟 = 4 个系统时钟

011: SAR 转换时钟 = 8 个系统时钟

1xx: SAR 转换时钟 = 16 个系统时钟

(注: SAR 转换时钟应 ≤2MHz)

位 4-3: 未使用。读 = 00b; 写 = 忽略

位 2-0: AMPGN2-0: ADC 内部放大器增益

000: 增益 = 1

001: 增益 = 2

010: 增益 = 4

011: 增益 = 8

10x: 增益 = 16

11x: 增益 = 0.5

#### 图 5.5 ADC0CN: ADC 控制寄存器

| R/W   | R/W   | R/W    | R/W    | R/W    | R/W    | R/W    | R/W    | 复位值      |
|-------|-------|--------|--------|--------|--------|--------|--------|----------|
| ADCEN | ADCTM | ADCINT | ADBUSY | ADSTM1 | ADSTM0 | ADWINT | ADLJST | 00000000 |
| 位7    | 位6    | 位5     | 位4     | 位3     | 位2     | 位1     | 位0     | SFR地址:   |
|       |       |        |        |        |        |        | (可位寻址) | 0xE8     |

- 位 7: ADCEN: ADC 使能位
  - 0: ADC 禁止。ADC 处于低耗停机状态。
  - 1: ADC 使能。ADC 处于活动状态,并准备转换数据。
- 位 6: ADCTM: ADC 跟踪方式位
  - 0: 当 ADC 被使能时,除了转换期间之外一直处于跟踪方式。
  - 1: 由 ADSTM1-0 定义跟踪方式:

ADSTM1-0:

- 00: 向 ADBUSY 写 1 时启动跟踪,持续 3 个 SAR 时钟
- 01: 保留
- 10: 保留
- 11: 定时器 2 溢出启动跟踪,持续 3 个 SAR 时钟
- 位 5: ADCINT: ADC 转换结束中断标志(必须用软件清 0)
  - 0: 从最后一次将该位清 0 后, ADC 还没有完成一次数据转换
  - 1: ADC 完成了一次数据转换
- 位 4: ADCBUSY: ADC 忙标志位

遠

- 0: ADC 转换结束或复位以来没有有效的数据转换。当被允许时,ADCBUSY的下降沿触发中断。
- 1: ADC 正在转换。

写

- 0: 无作用
- 1: 若 ADSTM1-0=00b 则启动 ADC 转换
- 位 3-2: ADSTM1-0: ADC 转换启动方式位
  - 00: 向 ADBUSY 写 1 启动 ADC 转换
  - 01: 保留
  - 10: 保留
  - 11: 定时器 2 溢出启动 ADC 转换
- 位 1: ADWINT: ADC 窗口比较中断标志(必须用软件清 0)
  - 0: 未发生 ADC 窗口比较匹配
  - 1: 发生了 ADC 窗口比较匹配
- 位 0: ADLJST: ADC 数据左对齐控制位(只在 C8051F206 中使用)
  - 0: ADC0H:ADC0L 寄存器数据右对齐
  - 1: ADC0H:ADC0L 寄存器数据左对齐

### 图 5.6 ADC0H: ADC 数据字寄存器

| R/W | 复位值            |
|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
|     |     |     |     |     |     |     |     | 00000000       |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0xBF |

位 7-0: ADC 数据位

例: ADC 数据字转换表

| AIN-AGND(伏)     | ADC0H |
|-----------------|-------|
| REF x (255/256) | 0xFF  |
| REF x ½         | 0x80  |
| REF x (127/256) | 0x7F  |
| 0               | 0x00  |

### 5.3 ADC 可编程窗口检测器

ADC 可编程窗口检测器在很多应用中非常有用。它不停地将 ADC 输出与用户编程的极限值进行比较,并在检测到越限条件时通知系统控制器。这在一个中断驱动的系统中尤其有效,既可以节省代码空间和 CPU 带宽,又能提供快速响应时间。窗口检测器中断标志(ADC0CN中的 ADWINT 位)也可被用于查询方式。参考字的高和低字节被装入到 ADC 下限(大于)和 ADC 上限(小于)寄存器(ADC0GTH 和 ADC0LTH)。

### 图 5.7 ADC0GTH: ADC 下限数据寄存器 (C8051F220/1/6 和 C8051F206)

| R/W              | R/W   | R/W | R/W           | R/W | R/W | R/W        | R/W | 复位值                |
|------------------|-------|-----|---------------|-----|-----|------------|-----|--------------------|
| 位7               | 位6    | 位5  | <u></u><br>位4 | 位3  | 位2  | <u>位</u> 1 | 位0  | 11111111<br>SFR地址: |
| <i>\</i> ₩ 7.0   |       |     |               |     |     |            |     | 0xC5               |
| 位 7-0:<br>ADC 下降 | 見数据字高 | 字节  |               |     |     |            |     |                    |

#### 图 5.8 ADC0LTH: ADC 上限数据寄存器(C8051F220/1/6 和 C8051F206)

| R/W | R/W         | R/W        | R/W            | R/W | R/W        | R/W           | R/W        | 复位值                |
|-----|-------------|------------|----------------|-----|------------|---------------|------------|--------------------|
| 位7  | <u> </u> 位6 | <u>位</u> 5 | <u> </u><br>位4 | 位3  | <u>位</u> 2 | <u></u><br>位1 | <u>位</u> 0 | 00000000<br>SFR地址: |
|     |             |            |                |     |            |               |            | 0xC7               |

### 图 5.9 8 位 ADC 窗口中断示例



表 5.1 8 位 ADC 电气特性

VDD=3.0V, VREF=2.40V, PGA增益=1, -40°C到+85°C(除非另有说明)

| 参 数           | 条件                | 最小值  | 典型值        | 最大值       | 单 位    |
|---------------|-------------------|------|------------|-----------|--------|
| 直流精度          |                   | •    |            |           |        |
| 分辨率           |                   |      | 8          |           | 位      |
| 积分非线性         |                   |      |            | $\pm 1/4$ | LSB    |
| 微分非线性         | 保证单调              |      |            | $\pm 1/2$ | LSB    |
| 偏移误差          |                   | ±2   |            | $\pm 1/2$ | LSB    |
| 增益误差          |                   | ±2   |            | $\pm 1/2$ | LSB    |
| 偏移温度系数        |                   |      | $\pm 0.25$ |           | ppm/℃  |
|               | ⟨輸入,满度值的 0 到 -1dI |      | )          | T         |        |
| 信号与噪声加失真比     |                   | 49.5 |            |           | dB     |
| 总谐波失真         | 到 5 次谐波           | -60  | -65        |           | dB     |
| 无失真动态范围       |                   |      | 65         |           | dB     |
| 转换速率          |                   | 1 44 | 1          | I         | F2 110 |
| 转换时间(SAR 时钟数) |                   | 16   |            |           | 周期     |
| SAR 时钟频率      |                   |      |            | 2.5       | MHz    |
| 跟踪/保持捕获时间     |                   | 1.5  |            |           | μS     |
| 转换速率          |                   |      |            | 100       | ksps   |
| 模拟输入          |                   |      |            |           |        |
| 输入电压范围        |                   | 0    |            | VDD       | V      |
| 输入电容          |                   |      | 10         |           | pF     |
| 电源指标          |                   |      |            |           |        |
| 电源电流          | 工作方式,100ksps      |      | 0.45       | 1.0       | mA     |
| 停机方式的电源电流     |                   |      | 0.1        | 1         | μΑ     |
| 电源抑制比         |                   |      | $\pm 0.3$  |           | mV/V   |

### 6. ADC (12位, 只限于 C8051F206)

C8051F206 的 ADC 子系统包括一个可配置模拟多路开关(AMUX),一个可编程增益放大器(PGA)和一个 100ksps、12 位分辨率的逐次逼近寄存器型 ADC,ADC 中集成了跟踪保持电路和可编程窗口检测器(见图 6.1)。AMUX、PGA、数据转换方式及窗口检测器都可用软件通过图 6.1 所示的特殊功能寄存器来配置。只有当 ADC 控制寄存器(ADC0CN,图 6.5)中的 ADCEN 位被置'1'时 ADC 子系统(ADC、跟踪保持器和 PGA)才被允许工作。当 ADCEN 位为 '0'时,ADC 子系统处于低功耗关断方式。



图 6.1 12 位 ADC 功能框图

### 6.1 模拟多路开关和 PGA

用软件可以将任何一个外部引脚(端口 0-3)选择为模拟输入。特殊功能寄存器 AMX0SL 用于选择所期望的模拟输入引脚(见图 6.3)。当 AMUX 被使能时,用户通过选择所要使用的端口(用 PRTSL0-1 位)和端口中的位(用 PINSL0-2)来确定模拟输入引脚。

图 6.3 中的表给出了每种配置下 AMUX 的通道选择功能。PGA 对 AMUX 输出信号的放大倍数由 ADC 配置寄存器 ADC0CF(图 6.4)中的 AMPGN2-0 确定。PGA 增益可以用软件编程为 0.5、1、2、4、8 或 16。复位后的默认增益为 1。

### 6.2 ADC 的工作方式

ADC 的最高转换速度为 100ksps, 转换时钟来源于系统时钟分频。可以通过设置 ADC0CF 寄存器的 ADCSC 位将分频系数选择为 1、2、4、8 或 16。这一功能用于根据不同的系统时钟速度调整转换速度。

有两种 A/D 转换启动方式,由 ADC0CN 的 ADC 启动转换方式位(ADSTM1 和 ADSTM0) 的状态决定。转换触发源有:

- 1. 写 '1' 到 ADCOCN 的 ADBUSY 位:
- 2. 定时器 2 溢出 (即定时的连续转换)。

向 ADBUSY 写 '1' 方式提供了在需要时用软件控制 ADC 启动转换的能力。ADBUSY 位在转换期间被置 '1',转换结束后复 '0'。ADBUSY 位的下降沿触发一个中断(当被允许时)并置 '1' ADC0CN 中的中断标志 ADCINT。**注意: 当转换是由软件(on-demand)启动时,应查询 ADCINT 标志(而不是 ADBUSY)来判断转换何时结束。**转换结果保存在 ADC 数据字 ADC0H 和 ADC0L 中。

ADC0CN 中的 ADCTM 位控制 ADC 的跟踪保持方式。在缺省状态,ADC 输入被连续跟踪(转换期间除外)。将 ADCTM 位设置为'1'即可采用下面的两种低功耗跟踪保持方式之一,由 ADSTM1-0 位(也在 ADC0CN 中)的状态决定采用哪一种方式。

- 1. 从向 ADBUSY 写'1'开始跟踪,持续 3个 SAR 时钟;
- 2. 从定时器 2 溢出开始跟踪, 持续 3 个 SAR 时钟。

当整个芯片处于低功耗停机或休眠方式时,可以禁止跟踪(关断)。

A. 使用外部触发源的 ADC时序 CNVSTR (ADSTM[1:0]=10) SAR 时钟 ADCTM=1 低功耗或转换 跟踪 低功耗方式 ADCTM=0 跟踪或转换 转换 跟踪 B. 使用内部触发源的ADC时序 定时器2、定时器3溢出 写1到ADBUSY (ADSTM[1:0]=00, 01, 11) SAR 时钟 ADCTM=1 低功耗或转换 跟踪 转换 低功耗方式 SAR 时钟 ADCTM=0 跟踪或转换 转换 跟踪

图 6.2 12 位 ADC 跟踪和转换时序示例

#### 图 6.3 AMX0SL: AMUX 通道选择寄存器

|        |            |              |        |        |            |        |        | E N. H.            |
|--------|------------|--------------|--------|--------|------------|--------|--------|--------------------|
| R/W    | R/W        | R/W          | R/W    | R/W    | R/W        | R/W    | R/W    | 复位值                |
| -      | -<br>Disc. | AMXEN        | PTRSL1 | PRTSL0 | PINSL2     | PINSL1 | PINSL0 | 00000000<br>SFR地址: |
| 位7     | 位6         | 位5           | 位4     | 位3     | 位2         | 位1     | 位0     | SFK理址:<br>0xBB     |
|        |            |              |        |        |            |        |        | OADD               |
| 位 7-6: | 未使用。       | 读 = 00b;     | 写 = 忽  | 略。     |            |        |        |                    |
| 位 5:   | AMXEN:     | 模拟多路         | 选择器使   | 能      |            |        |        |                    |
|        | 0: AMU     | X 被禁止,       | 端口引肽   | 不能作为相  | 莫拟输入。      |        |        |                    |
|        | 1: AMU     | X 被使能,       | 可以使用   | ]/选择端口 | 引脚为模拟      | 以输入。   |        |                    |
| 位 4-3: | PRTSL1-    | 0: 端口选       | 择位*    |        |            |        |        |                    |
|        | 00: 选择     | 端口0为标        | 莫拟输入引  | 脚所在端   | 口。         |        |        |                    |
|        | 01: 选择     | 端口1为标        | 莫拟输入引  | 脚所在端   | 口。         |        |        |                    |
|        | 10: 选择     | 端口2为标        | 莫拟输入引  | 脚所在端   | 口。         |        |        |                    |
|        | 11: 选择     | 端口3为村        | 莫拟输入引  | 脚所在端   | <b>□</b> 。 |        |        |                    |
| 位 2-0: | PINSL2-0   | ): 引脚选:      | 择位     |        |            |        |        |                    |
|        | 000: 上述    | 述所选端口        | 的引脚 0  | 用作模拟输  | 〕入。        |        |        |                    |
|        | 001: 上流    | <b>述所选端口</b> | 的引脚 1  | 用作模拟箱  | 〕入。        |        |        |                    |
|        | 010: Li    | 术所选端口        | 的引脚 2  | 用作模拟输  | ì入。        |        |        |                    |
|        |            |              |        | 用作模拟输  | •          |        |        |                    |
|        |            |              |        | 用作模拟箱  | •          |        |        |                    |
|        |            |              |        | 用作模拟轴  |            |        |        |                    |
|        |            |              |        | 用作模拟箱  | •          |        |        |                    |
|        |            |              |        |        | •          |        |        |                    |
|        | III: 上丸    | ♪姸选塥凵        | 的分脚7   | 用作模拟输  | 小人。        |        |        |                    |
|        |            |              |        |        |            |        |        |                    |

\*选择一个端口作为模拟输入并不意味着这个端口的所有引脚都作为模拟输入。在选择一个端口作为模拟输入后,还必须用引脚选择位(PINSL2-0)选择一个引脚。例如,在置'1'AMXEN位之后,将 PRTSL1-0 设置为"11",再将 PINSL2-0 设置为"100",此时 P3.4 就被配置为模拟输入,而端口 3 的其它引脚仍为 GPIO 引脚。还应注意,为了将一个引脚作为模拟输入使用,它的输入方式应被配置为模拟输入,详见 14.2 节。

### 图 6.4 ADC0CF: ADC 配置寄存器

|   | R/W    | R/W    | R/W    | R/W | R/W | R/W    | R/W    | R/W    | 复位值      |
|---|--------|--------|--------|-----|-----|--------|--------|--------|----------|
|   | ADCSC2 | ADCSC1 | ADCSC0 | -   | -   | AMPGN2 | AMPGN1 | AMPGN0 | 01100000 |
| - | 位7     | 位6     | 位5     | 位4  | 位3  | 位2     | 位1     | 位0     | SFR地址:   |
|   |        |        |        |     |     |        |        |        | 0xBC     |

位 7-5: ADCSC2-0: ADC SAR 转换时钟周期控制位

000: SAR 转换时钟 = 1 个系统时钟

001: SAR 转换时钟 = 2 个系统时钟

010: SAR 转换时钟 = 4 个系统时钟

011: SAR 转换时钟 = 8 个系统时钟

1xx: SAR 转换时钟 = 16 个系统时钟

(注: SAR 转换时钟应 ≤2MHz)

位 4-3: 未使用。读 = 00b; 写 = 忽略

位 2-0: AMPGN2-0: ADC 内部放大器增益

000: 增益 = 1

001: 增益 = 2

010: 增益 = 4

011: 增益 = 8

10x: 增益 = 16

11x: 增益 = 0.5

#### 图 6.5 ADC0CN: ADC 控制寄存器

| R/W   | R/W   | R/W    | R/W    | R/W    | R/W    | R/W    | R/W    | 复位值      |
|-------|-------|--------|--------|--------|--------|--------|--------|----------|
| ADCEN | ADCTM | ADCINT | ADBUSY | ADSTM1 | ADSTM0 | ADWINT | ADLJST | 00000000 |
| 位7    | 位6    | 位5     | 位4     | 位3     | 位2     | 位1     | 位0     | SFR地址:   |
|       |       |        |        |        |        |        | (可位寻址) | 0xE8     |

- 位 7: ADCEN: ADC 使能位
  - 0: ADC 禁止。ADC 处于低耗停机状态。
  - 1: ADC 使能。ADC 处于活动状态,并准备转换数据。
- 位 6: ADCTM: ADC 跟踪方式位
  - 0: 当 ADC 被使能时,除了转换期间之外一直处于跟踪方式。
  - 1: 由 ADSTM1-0 定义跟踪方式:

ADSTM1-0:

- 00: 向 ADBUSY 写 1 时启动跟踪, 持续 3 个 SAR 时钟
- 01: 保留
- 10: 保留
- 11: 定时器 2 溢出启动跟踪,持续 3 个 SAR 时钟
- 位 5: ADCINT: ADC 转换结束中断标志(必须用软件清 0)
  - 0: 从最后一次将该位清 0 后, ADC 还没有完成一次数据转换
  - 1: ADC 完成了一次数据转换
- 位 4: ADBUSY: ADC 忙标志位

读

- 0: ADC 转换结束或复位以来没有有效的数据转换。当被允许时,ADCBUSY的下降沿触发中断。
- 1: ADC 正在转换。

写

- 0: 无作用
- 1: 若 ADSTM1-0=00b 则启动 ADC 转换
- 位 3-2: ADSTM1-0: ADC 转换启动方式位
  - 00: 向 ADBUSY 写 1 启动 ADC 转换
  - 01: 保留
  - 10: 保留
  - 11: 定时器 2 溢出启动 ADC 转换
- 位 1: ADWINT: ADC 窗口比较中断标志(必须用软件清 0)
  - 0: 未发生 ADC 窗口比较匹配
  - 1: 发生了 ADC 窗口比较匹配
- 位 0: ADLJST: ADC 数据左对齐控制位(只在 C8051F206 中使用)
  - 0: ADC0H:ADC0L 寄存器数据右对齐
  - 1: ADC0H:ADC0L 寄存器数据左对齐

### 图 6.6 ADC0H: ADC 数据字 MSB 寄存器

| R/W | 复位值            |
|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
|     |     |     |     |     |     |     |     | 00000000       |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0xBF |

#### 位 7-0: ADC 数据位

当 ADLJST=1: 12 位 ADC 数据字的高 8 位。

当 ADLJST=0: 位 7-4 为位 3 的符号扩展位。位 3-0 是 12 位 ADC 数据字的高 4 位。

# 图 6.7 ADC0L: ADC 数据字 LSB 寄存器

| R/W | 复位值            |
|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
|     |     |     |     |     |     |     |     | 00000000       |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0xBE |

# 位 7-0: ADC 数据位

当 ADLJST=1: 位 7-4 是 12 位 ADC 数据字的低 4 位。位 3-0 读出值总是为 0。 当 ADLJST=0: 位 7-0 是 10 位 ADC 数据字的低 8 位。

### 注: 12 位 ADC 结果数据字在 ADC 数据字寄存器中存放如下:

ADC0H[3:0]:ADC0L[7:0], 如果 ADLJST=0。

(如果是差分输入, ADC0H[7:4]为 ADC0H.3 的符号扩展位, 否则=0000b)

ADC0H[7:0]:ADC0L[7:4],如果 ADLJST=1。 (ADC0L[3:0]=0000b)

例: ADC 数据字转换表, AINO 为单端输入方式

(AMX0CF=0x00, AMX0SL=0x00)

| AIN0-AGND(伏)      | ADC0H:ADC0L<br>(ADLJST=0) | ADC0H:ADC0L<br>(ADLJST=1) |
|-------------------|---------------------------|---------------------------|
| REF x (4095/4096) | 0x0FFF                    | 0xFFF0                    |
| REF x ½           | 0x0800                    | 0x8000                    |
| REF x (2047/4096) | 0x07FF                    | 0x7FF0                    |
| 0                 | 0x0000                    | 0x0000                    |

# 6.3 ADC 可编程窗口检测器

ADC 可编程窗口检测器在很多应用中非常有用。它不停地将 ADC 输出与用户编程的极限值进行比较,并在检测到越限条件时通知系统控制器。这在一个中断驱动的系统中尤其有效,既可以节省代码空间和 CPU 带宽又能提供快速响应时间。窗口检测器中断标志(ADC0CN 中的 ADWINT 位)也可被用于查询方式。参考字的高和低字节被装入到 ADC 下限(大于)和 ADC 上限(小于)寄存器(ADC0GTH、ADC0GTL、ADC0LTH 和 ADC0LTL)。图 6.14 和图 6.15 给出了比较示例供参考。注意,窗口检测器标志既可以在测量数据位于用户编程的极限值以内时有效,也可以在测量数据位于用户编程的极限值以内时有效,也可以在测量数据位于用户编程的极限值以内时有效,该取决于 ADC0GTx 和 ADC0LTx 的编程值。

图 6.8 ADC0GTH: ADC 下限数据高字节寄存器(C8051F206)

| R/W                    | R/W         | R/W | R/W | R/W | R/W | R/W | R/W | 复位值<br>11111111 |
|------------------------|-------------|-----|-----|-----|-----|-----|-----|-----------------|
| 位7<br>位 7-0:<br>ADC 下降 | 位6<br>艮数据字的 | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0xC5  |

图 6.9 ADC0GTL: ADC 下限数据低字节寄存器(C8051F206)

|   | R/W | 复位值      |
|---|-----|-----|-----|-----|-----|-----|-----|-----|----------|
|   |     |     |     |     |     |     |     |     | 11111111 |
| - | 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:   |
|   |     |     |     |     |     |     |     |     | 0xC4     |

位 7-0:

ADC 下限数据字的低字节

定义:

ADC 下限数据字=ADC0GTH:ADC0GTL

# C8051F206 C8051F220/1/6 C8051F230/1/6

# 混合信号 ISP FLASH 微控制器

# 图 6.10 ADC0LTH: ADC 上限数据高字节寄存器(C8051F206)

| R/W              | R/W   | R/W  | R/W | R/W | R/W | R/W | R/W | 复位值                        |
|------------------|-------|------|-----|-----|-----|-----|-----|----------------------------|
| 位7               | 位6    | 位5   | 位4  | 位3  | 位2  | 位1  | 位0  | 00000000<br>SFR地址:<br>0xC7 |
| 位 7-0:<br>ADC 数据 | 居上限数据 | 字的高字 | 节   |     |     |     |     | one,                       |

### 图 6.11 ADC0LTL: ADC 上限数据低字节寄存器(C8051F206)

| R/W | 复位值            |
|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
|     |     |     |     |     |     |     |     | 00000000       |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0xC6 |

位 7-0:

ADC 上限数据字的低字节

定义:

ADC 上限数据字=ADC0LTH:ADC0LTL

### 图 6.12 12 位 ADC 窗口中断示例 (数据右对齐)



### 图 6.13 12 位 ADC 窗口中断示例(数据左对齐)



表 6.1 12 位 ADC 电气特性

VDD=3.0V, VREF=2.40V(REFBE=0), PGA增益=1, -40°C到+85°C(除非另有说明)

| 参 数                  | 条件                 | 最小值      | 典型值   | 最大值    | 单 位    |
|----------------------|--------------------|----------|-------|--------|--------|
| 直流精度                 |                    |          |       |        |        |
| 分辨率                  |                    |          | 12    |        | 位      |
| 积分非线性                |                    |          | ±1    | ±2     | LSB    |
| 微分非线性                | 保证单调               |          |       | ±2     | LSB    |
| 偏移误差                 |                    | ±20      | ±5    |        | LSB    |
| 满度误差                 |                    |          |       | -20±10 | LSB    |
| 偏移温度系数               |                    |          | ±0.25 |        | ppm/°C |
| 动态性能(10kHz 正弦        | 玄波输入,满度值的 0 到-1dB, | 100ksps) |       |        |        |
| 信号与噪声失真比             |                    | 63       | 66    |        | dB     |
| 总谐波失真                | 到 5 次谐波            | -60      | -72   |        | dB     |
| 有效动态范围               |                    | 60       | 76    |        | dB     |
| 转换速率                 |                    |          |       |        |        |
| 转换时间(SAR 时钟数)        |                    | 16       |       |        | 周期     |
| SAR 时钟频率             |                    |          |       | 2.0    | MHz    |
| 跟踪/保持捕获时间            |                    | 1.5      |       |        | μS     |
| 转换速率                 |                    |          |       | 100    | ksps   |
| 模拟输入                 |                    |          |       |        |        |
| 电压转换范围               |                    | 0        |       | VREF   | V      |
| 输入电压                 | 任何引脚(在模拟输入方式)      | GND      |       | VDD    | V      |
| 输入电容                 |                    |          | 10    |        | pF     |
| 电源指标                 |                    |          |       |        |        |
| 电源电流(VDD 给<br>ADC供电) | 工作方式,100ksps       |          | 0.45  | 1.0    | mA     |
| 电源抑制比                |                    |          | ±0.3  |        | mV/V   |

# 7. 电压基准(C8051F206/220/221/226)

基准电压可以在外部连接的基准电压和电源电压(VDD)之间选择(见图 7.1)。通过设置特殊功能寄存器 REF0CN 来选择连接到 VREF 引脚的外部基准。外部参考电压必须在 1V和 VDD-0.3V 之间。VDD 也可以被选择为电压基准。表 7.1 给出了电压基准的电气特性。

大 ADC REF を ADC REF を REFOCN[1:0] と WREF(外部) と WE REFOCN 为: 00: 使用外部 VREF 11: 使用 VDD

图 7.1 电压基准电路框图

图 7.2 REF0CN: 电压基准控制寄存器

| R/W    | R/W    | 复位值      |
|-----|-----|-----|-----|-----|-----|--------|--------|----------|
| -   | -   | -   | -   | -   | -   | REFSL1 | REFSL0 | 00000000 |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1     | 位0     | SFR地址:   |
|     |     |     |     |     |     |        |        | 0xD1     |

位 7-2: 未用。读 = 000000b, 写 = 忽略。 位 1-0: REFSL1-REFSL0: 电压基准选择 这些位用于选择所用的电压基准。

00: 选择外部 VREF 源。

01: 保留。10: 保留。

11: 选择 VDD 为 VREF 源。

表 7.1 电压基准的电气特性

VDD=3.0V, -40℃到+85℃

| 外部基准([REFSI | 1: REFSL0 = 00], $VREF = 2.4V$ ) | 最小值  | 典型值 | 最大值           | 单位 |
|-------------|----------------------------------|------|-----|---------------|----|
| 输入电压范围      |                                  | 1.00 |     | VDD -<br>0.3V | V  |
| 输入电流        |                                  |      | 0.1 | 10            | μΑ |
| 输入电阻        |                                  | 100  |     |               | ΜΩ |

# 8. 比较器

MCU 有两个片内电压比较器,如图 8.1 所示。每个比较器都有输入引脚。每个比较器的输出都可以通过配置端口 1 MUX 连到外部引脚(见 14 章)。当被分配了封装引脚时,每个比较器输出都可以被编程为工作在漏极开路或推挽方式(见 14.2 节)。

每个比较器的回差电压都可以通过对应的比较器控制寄存器(CPT0CN、CPT1CN)用软件编程。用户既可以对回差电压值(这里指输入电压)编程,也可以对门限电压两侧的正向和负向回差对称度编程。比较器的输出可以被软件查询,也可以作为中断源。每个比较器可以被单独允许或禁止(关断)。当被禁止时,比较器的输出(如果已通过端口 1 MUX 分配了端口 I/O 引脚)缺省值为逻辑低电平,它的中断能力被停止。比较器的输入可以承受-0.25V 到(VDD)+0.25V的外部驱动电压而不至损坏或发生工作错误。

使用比较器 0 控制寄存器 CPT0CN (见图 8.3) 中的位 3-0 对比较器 0 的回差值进行编程。 负向回差电压值由 CP0HYN 位的设置决定。如图 8.2 所示,可以设置 10、4 或 2mV 的负向回 差电压值,或者禁止负向回差电压。类似地,通过设置 CP0HYP 位决定正向回差电压值。

在比较器的上升沿和下将沿都可以产生中断。(有关中断允许和优先级控制的内容见 9.4 节)。比较器的下降沿中断置 '1' CP0FIF 标志,比较器的上升沿中断置 '1' CP0RIF 标志。这些位一旦被置'1',将一直保持'1'状态直到被 CPU 清除。可以在任意时间通过读取 CP0OUT 位得到比较器 0 的输出状态。通过置 '1' CP0EN 位允许比较器 0 工作,通过清除该位禁止比较器 0。注意,在上电或置 '1' CP0EN 位后大约要经过 20 微秒的建立时间比较器输出才能稳定。比较器 0 还可被编程为复位源,详见第 11 章。比较器 1 的工作过程与比较器 0 完全相同,只是比较器 1 受 CPT1CN 寄存器(图 8.4)控制。比较器 1 不能被编程为复位源。表 8.1 给出了比较器的详细电特性。

图 8.1 比较器功能框图



图 8.2 比较器回差电压曲线



# 图 8.3 CPT0CN: 比较器 0 控制寄存器

| R/W   | R         | R/W      | R/W    | R/W            | R/W     | R/W | R/W | 复位值      |
|-------|-----------|----------|--------|----------------|---------|-----|-----|----------|
| CP0E  |           | CP0RIF   | CP0FIF | CP0HYP1        | CP0HYP0 |     |     | 00000000 |
| 位7    | 位6        | 位5       | 位4     | 位3             | 位2      | 位1  | 位0  | SFR地址:   |
|       |           |          |        |                |         |     |     | 0x9E     |
| 位 7:  | CP0EN:    | 比较器0     | 使能位    |                |         |     |     |          |
|       | 0: 比较     | 器 0 禁止。  |        |                |         |     |     |          |
|       | 1: 比较:    | 器0使能。    |        |                |         |     |     |          |
| 位 6:  | CP0OUT    | : 比较器    | 0 输出状态 | <b></b> 态位     |         |     |     |          |
| •     |           | 值 CP0+ < |        |                |         |     |     |          |
|       | 1: 电压/    | 值 CP0+>  | CP0-   |                |         |     |     |          |
| 位 5:  | CP0RIF:   | 比较器(     | 上升沿中   | 断标志            |         |     |     |          |
|       | 0: 自该     | 标志位被流    | 青除后,沒  | 是有发生比较         | 交器 0 上升 | 沿中断 |     |          |
|       | 1: 自该     | 标志位被流    | 青除后,发  | <b>文生了比较</b> 暑 | 器 0 上升沿 | 中断  |     |          |
| 位 4:  | CP0FIF:   | 比较器 0    | 下降沿中   | 断标志            |         |     |     |          |
|       | 0: 自该     | 标志位被流    | 青除后,沿  | 是有发生比较         | 交器 0 下降 | 肾中断 |     |          |
|       | 1: 自该     | 标志位被流    | 青除后,发  | <b>文生了比较</b> 暑 | 器 0 下降沿 | 中断  |     |          |
| 位 3-2 | 2: СРОНҮР | 1-0: 比较  | 器0正向   | 回差电压控          | 制位      |     |     |          |
|       | 00:禁止     | :正向回差    | 电压     |                |         |     |     |          |
|       | 01: 正向    | ]回差电压    | =2mV   |                |         |     |     |          |
|       | 10: 正向    | ]回差电压    | =4mV   |                |         |     |     |          |
|       | 11: 正向    | ]回差电压    | =10mV  |                |         |     |     |          |
| 位 1-0 | : CP0HYN  | 11-0: 比较 | 器 0 负向 | 回差电压挖          | 图制位     |     |     |          |
|       | 00: 禁止    | :负向回差    | 电压     |                |         |     |     |          |
|       | 01: 负向    | ]回差电压    | =2mV   |                |         |     |     |          |
|       | 10: 负向    | ]回差电压    | =4mV   |                |         |     |     |          |
|       | 11: 负向    | ]回差电压    | =10 mV |                |         |     |     |          |

### 图 8.4 CPT1CN: 比较器 1 控制寄存器

|   | R/W   | R      | R/W    | R/W    | R/W     | R/W     | R/W     | R/W     | 复位值      |
|---|-------|--------|--------|--------|---------|---------|---------|---------|----------|
| ſ | CP1EN | CP1OUT | CP1RIF | CP1FIF | CP1HYP1 | CP1HYP0 | CP1HYN1 | CP1HYN0 | 00000000 |
|   | 位7    | 位6     | 位5     | 位4     | 位3      | 位2      | 位1      | 位0      | SFR地址:   |
|   |       |        |        |        |         |         |         |         | 0x9F     |

- 位 7: CP1EN: 比较器 1 使能位
  - 0: 比较器 1 禁止。
  - 1: 比较器 1 使能。
- 位 6: CP1OUT: 比较器 1 输出状态位
  - 0: 电压值 CP1+ < CP1-
  - 1: 电压值 CP1+> CP1-
- 位 5: CP1RIF: 比较器 1 上升沿中断标志
  - 0: 自该标志位被清除后,没有发生比较器 1 上升沿中断
  - 1: 自该标志位被清除后,发生了比较器 1 上升沿中断
- 位 4: CP1FIF: 比较器 1 下降沿中断标志
  - 0: 自该标志位被清除后,没有发生比较器1下降沿中断
  - 1: 自该标志位被清除后,发生了比较器1下降沿中断
- 位 3-2: CP1HYP1-0: 比较器 1 正向回差电压控制位
  - 00: 禁止正向回差电压
  - 01: 正向回差电压=2mV
  - 10: 正向回差电压=4mV
  - 11: 正向回差电压=10mV
- 位 1-0: CP1HYN1-0: 比较器 1 负向回差电压控制位
  - 00: 禁止负向回差电压
  - 01: 负向回差电压=2mV
  - 10: 负向回差电压=4mV
  - 11: 负向回差电压=10mV

表 8.1. 比较器电气特性

VDD=3.0V, AV+=3.0V, -40℃到+85℃(除非另有说明)

| 参 数             | 条件                          | 最小值   | 典型值   | 最大值            | 单位   |
|-----------------|-----------------------------|-------|-------|----------------|------|
| 响应时间 1          | (CP+) - (CP-) = 100mV (注 1) |       | 4     |                | μS   |
| 响应时间 2          | (CP+) - (CP-) = 10mV(注 1)   |       | 12    |                | μS   |
| 共模抑制比           |                             |       | 1.5   | 4              | mV/V |
| 正向回差电压1         | CPnHYP1-0 = 00              |       | 0     | 1              | mV   |
| 正向回差电压 2        | CPnHYP1-0 = 01              | 2     | 4.5   | 7              | mV   |
| 正向回差电压3         | CPnHYP1-0 = 10              | 4     | 9     | 15             | mV   |
| 正向回差电压 4        | CPnHYP1-0 = 11              | 10    | 17    | 25             | mV   |
| 负向回差电压1         | CPnHYN1-0 = 00              |       | 0     | 1              | mV   |
| 负向回差电压2         | CPnHYN1-0 = 01              | 2     | 4.5   | 7              | mV   |
| 负向回差电压3         | CPnHYN1-0 = 10              | 4     | 9     | 15             | mV   |
| 负向回差电压4         | CPnHYN1-0 = 11              | 10    | 17    | 25             | mV   |
| 反相或同相<br>输入电压范围 |                             | -0.25 |       | (VDD)<br>+0.25 | V    |
| 输入电容            |                             |       | 7     |                | pF   |
| 输入偏置电流          |                             | -5    | 0.001 | +5             | nA   |
| 输入偏移电压          |                             | -10   |       | +10            | mV   |
| 电源              |                             |       |       |                |      |
| 上电时间            | CPnEN 从 0 到 1               |       | 20    |                | μS   |
| 电源抑制比           |                             |       | 0.1   | 1              | mV/V |
| 电源电流            | 在直流工作方式(每个比较器)              |       | 1.5   | 4              | μΑ   |

注 1: CPnHYP1-0 = CPnHYN1-0 = 00。

## 9. CIP-51 CPU

#### 概述

MCU的系统控制器是CIP-51 微控制器。CIP-51 与MCS-51<sup>TM</sup>指令集完全兼容,可以使用标准 803x/805x的汇编器和编译器进行软件开发。该系列MCU具有标准 8051 的所有外设部件,包括 3 个 16 位的计数器/定时器(详见第 17 章)、一个全双工UART(详见第 16 章)、256 字节内部RAM、128 字节特殊功能寄存器(SFR)地址空间及 4 字节宽的I/O端口(详见第 14 章)。CIP-51 还包含片内调试硬件(详见第 18 章)和与MCU直接接口的模拟和数字子系统,在一个集成电路内提供了完全的数据采集或控制系统解决方案。

#### 特点

CIP-51 微控制器内核除了具有标准 8051 的组织结构和外设以外,另有增加的定制外设和功能,大大增强了它的处理能力(见图 9.1 的原理框图)。CIP-51 具有下列特点:

- 与 MCS-51 指令集完全兼容
- 峰值速度达 25MIPS(时钟为 25MHz 时)
- 0~25MHz 的时钟频率
- 256 字节的内部 RAM
- 可选的 1024 字节 XRAM
- 8k 字节 FLASH 程序存储器

- 4个8位宽的 I/O 端口
- 扩展的中断处理系统
- 复位输入
- 电源管理方式
- 片内调试电路
- 程序和数据存储器安全

#### 图 9.1 CIP-51 原理框图



50

#### 性能

CIP-51采用流水线结构,与标准的8051结构相比指令执行速度有很大的提高。在一个标准的8051中,除MUL和DIV以外所有指令都需要12或24个系统时钟周期,并且通常最大系统时钟频率为12 MHz。而对于CIP-51内核,70%的指令的执行时间为1或2个系统时钟周期,没有执行时间超过8个系统时钟周期的指令。

CIP-51 工作在最大系统时钟频率 25MHz 时,它的峰值速度达到 25MIPS。CIP-51 共有 111 条指令。下表列出了指令条数与执行时所需的系统时钟周期数的关系。

| 指令    | 26 | 50 | 5   | 16 | 7   | 3 | 1   | 2 | 1 |
|-------|----|----|-----|----|-----|---|-----|---|---|
| 执行周期数 | 1  | 2  | 2/3 | 3  | 3/4 | 4 | 4/5 | 5 | 8 |

## 编程和调试支持

MCU提供了JTAG串行接口,通过该接口能对FLASH程序存储器进行在系统编程并可与片内调试支持电路通信。应用程序可以使用MOVC和MOVX指令对可再编程FLASH进行读或改写,每次只能读或写一个字节。这一特性允许将程序存储器用于非易失性数据存储以及在软件控制下更新程序代码。

片内调试支持电路允许全速、在系统调试,支持设置硬件断点和观察点,支持开始、停止和单步执行(包括中断服务程序)命令,支持程序调用堆栈检查、读/写存储器和寄存器内容。在片调试方法完全是非侵入式的,不需要 RAM、堆栈、定时器或其它片内资源。

CIP-51 有 Silicon Laboratories 和第三方供应商的开发工具支持。Silicon Labs 提供一个集成开发环境 (IDE),包括编辑器、宏汇编器、调试器和编程器。IDE 的调试器和编程器与 CIP-51 之间通过 JTAG 实现接口,提供快速和有效的在系统编程和调试。也有第三方提供的宏汇编器和 C 编译器。

# 9.1 指令集

CIP-51 系统控制器的指令集与标准MCS-51<sup>TM</sup>指令集完全兼容。可以使用标准 8051 的开发工具开发CIP-51 的软件。所有的CIP-51 指令在二进制码和功能上与MCS-51 完全等价,包括操作码、寻址方式和对PSW标志的影响,但是指令时序与标准 8051 不同。

#### 9.1.1 指令和 CPU 时序

在很多的 8051 实现中,机器周期和时钟周期之间是有差别的,机器周期的长度在 2 到 12 个时钟周期之间。但是 CIP-51 实现只基于时钟周期,所有指令时序都以时钟周期计算。

由于 CIP-51 采用了流水线结构,大多数指令执行所需的时钟周期数与程序指令的字节数一致。条件转移指令在不发生转移时的执行周期数比发生转移时少一个。表 9.1 给出了 CIP-51 指令一览表,包括助记符、字节数和时钟周期数。

### 9.1.2 MOVX 指令和程序存储器

MOVX 指令通常用于访问外部数据存储器。该系列 MCU 不支持外部数据和程序存储器。在 CIP-51 中, MOVX 指令可以访问用可重编程 FLASH 实现的片内程序存储器和 1024 字节的 XRAM(只限于 F206/226/236)。这一特性为 CIP-51 提供了更新程序代码和将程序存储器空间用于非易失性数据存储的机制。详见第 10 章 (FLASH 存储器) 和第 11 章 (外部 RAM)。

# 表 9.1 CIP-51 指令集

| 助记符              | 功能说明               | 字节数 | 时钟<br>周期数  |
|------------------|--------------------|-----|------------|
|                  | 算术操作类指令            |     | , ,,,,,,,, |
| ADD A,Rn         | 寄存器加到累加器           | 1   | 1          |
| ADD A,direct     | 直接寻址字节加到累加器        | 2   | 2          |
| ADD A,@Ri        | 间址 RAM 内容加到累加器     | 1   | 2          |
| ADD A,#data      | 立即数加到累加器           | 2   | 2          |
| ADDC A,Rn        | 寄存器加到累加器(带进位)      | 1   | 1          |
| ADDC A,direct    | 直接寻址字节加到累加器(带进位)   | 2   | 2          |
| ADDC A,@Ri       | 间址 RAM 加到累加器(带进位)  | 1   | 2          |
| ADDC A,#data     | 立即数加到累加器(带进位)      | 2   | 2          |
| SUBB A,Rn        | 累加器减去寄存器(带借位)      | 1   | 1          |
| SUBB A,direct    | 累加器减去间接寻址 RAM(带借位) | 2   | 2          |
| SUBB A,@Ri       | 累加器减去间址 RAM(带借位)   | 1   | 2          |
| SUBB A,#data     | 累加器减去立即数(带借位)      | 2   | 2          |
| INC A            | 累加器加1              | 1   | 1          |
| INC Rn           | 寄存器加1              | 1   | 1          |
| INC direct       | 直接寻址字节加1           | 2   | 2          |
| INC @Ri          | 间址 RAM 加 1         | 1   | 2          |
| DEC A            | 累加器减1              | 1   | 1          |
| DEC Rn           | 寄存器减1              | 1   | 1          |
| DEC direct       | 直接寻址字节减1           | 2   | 2          |
| DEC @Ri          | 间址 RAM 减 1         | 1   | 2          |
| INC DPTR         | 数据地址加1             | 1   | 1          |
| MUL AB           | 累加器与寄存器B相乘         | 1   | 4          |
| DIV AB           | 累加器除以寄存器 B         | 1   | 8          |
| DA A             | 累加器十进制调整           | 1   | 1          |
|                  | 逻辑操作类指令            | ·   |            |
| ANL A,Rn         | 寄存器"与"到累加器         | 1   | 1          |
| ANL A,direct     | 直接寻址字节"与"到累加器      | 2   | 2          |
| ANL A,@Ri        | 间址 RAM"与"到累加器      | 1   | 2          |
| ANL A,#data      | 立即数"与"到累加器         | 2   | 2          |
| ANL direct,A     | 累加器"与"到直接寻址字节      | 2   | 2          |
| ANL direct,#data | 立即数"与"到直接寻址字节      | 3   | 3          |
| ORL A,Rn         | 寄存器"或"到累加器         | 1   | 1          |
| ORL A,direct     | 直接寻址字节"或"到累加器      | 2   | 2          |
| ORL A,@Ri        | 间址 RAM"或"到累加器      | 1   | 2          |
| ORL A,#data      | 立即数"或"到累加器         | 2   | 2          |
| ORL direct,A     | 累加器"或"到直接寻址字节      | 2   | 2          |
| ORL direct,#data | 立即数"或"到直接寻址字节      | 3   | 3          |
| XRL A,Rn         | 寄存器"异或"到累加器        | 1   | 1          |
| XRL A,direct     | 直接寻址数"异或"到累加器      | 2   | 2          |
| XRL A,@Ri        | 间址 RAM"异或"到累加器     | 1   | 2          |
| XRL A,#data      | 立即数"异或"到累加器        | 2   | 2          |
| XRL direct,A     | 累加器"异或"到直接寻址字节     | 2   | 2          |
| XRL direct,#data | 立即数"异或"到直接寻址字节     | 3   | 3          |
| CLR A            | 累加器清零              | 1   | 1          |
| CPL A            | 累加器求反              | 1   | 1          |
| RL A             | 循环循环左移             | 1   | 1          |
| RLC A            | 经过进位位的累加器循环左移      | 1   | 1          |

# C8051F206 C8051F220/1/6 C8051F230/1/6

# 混合信号 ISP FLASH 微控制器

| 助记符                | 功能说明                 | 字节数 | 时钟<br>周期数 |
|--------------------|----------------------|-----|-----------|
| RR A               | 累加器循环右移              | 1   | 1         |
| RRC A              | 经过进位位的累加器循环右移        | 1   | 1         |
| SWAP A             | 累加器内高低半字节交换          | 1   | 1         |
|                    | 数据传输类指令              |     |           |
| MOV A,Rn           | 寄存器传送到累加器 A          | 1   | 1         |
| MOV A,direct       | 直接寻址字节传送到累加器         | 2   | 2         |
| MOV A,@Ri          | 间址 RAM 传送到累加器        | 1   | 2         |
| MOV A,#data        | 立即数传送到累加器            | 2   | 2         |
| MOV Rn,A           | 累加器传送到寄存器            | 1   | 1         |
| MOV Rn,direct      | 直接寻址字节传送到寄存器         | 2   | 2         |
| MOV Rn,#data       | 立即数传送到寄存器            | 2   | 2         |
| MOV direct,A       | 累加器传送到直接寻址字节         | 2   | 2         |
| MOV direct,Rn      | 寄存器传送到直接寻址字节         | 2   | 2         |
| MOV direct, direct | 直接寻址字节传送到直接寻址字节      | 3   | 3         |
| MOV direct,@Ri     | 间址 RAM 传送到直接寻址字节     | 2   | 2         |
| MOV direct,#data   | 立即数传送到直接寻址字节         | 3   | 3         |
| MOV @Ri,A          | 累加器传送到间址 RAM         | 1   | 2         |
| MOV @Ri,direct     | 直接寻址数传送到间址 RAM       | 2   | 2         |
| MOV @Ri,#data      | 立即数传送到间址 RAM         | 2   | 2         |
| MOV DPTR,#data16   | 16 位常数装入数据指针         | 3   | 3         |
| MOVC A,@A+DPTR     | 相对于 DPTR 的代码字节传送到累加器 | 1   | 3         |
| MOVC A,@A+PC       | 相对于 PC 的代码字节传送到累加器   | 1   | 3         |
| MOVX A,@Ri         | 外部 RAM(8 位地址)数传送到 A  | 1   | 3         |
| MOVX @Ri,A         | 累加器传到外部 RAM(8位地址)    | 1   | 3         |
| MOVX A,@DPTR       | 外部 RAM(16 位地址)传送到 A  | 1   | 3         |
| MOVX @DPTR,A       | 累加器传到外部 RAM(16 位地址)  | 1   | 3         |
| PUSH direct        | 直接寻址字节压入栈顶           | 2   | 2         |
| POP direct         | 栈顶数据弹出到直接寻址字节        | 2   | 2         |
| XCH A,Rn           | 寄存器和累加器交换            | 1   | 1         |
| XCH A,direct       | 直接寻址字节与累加器交换         | 2   | 2         |
| XCH A,@Ri          | 间址 RAM 与累加器交换        | 1   | 2         |
| XCHD A,@Ri         | 间址 RAM 和累加器交换低半字节    | 1   | 2         |
|                    | 位操作类指令               | •   | •         |
| CLR C              | 清进位位                 | 1   | 1         |
| CLR bit            | 清直接寻址位               | 2   | 2         |
| SETB C             | 进位位置 1               | 1   | 1         |
| SETB bit           | 直接寻址位置位              | 2   | 2         |
| CPL C              | 进位位取反                | 1   | 1         |
| CPL bit            | 直接寻址位取反              | 2   | 2         |
| ANL C,bit          | 直接寻址位"与"到进位位         | 2   | 2         |
| ANL C,/bit         | 直接寻址位的反码"与"到进位位      | 2   | 2         |
| ORL C,bit          | 直接寻址位"或"到进位位         | 2   | 2         |
| ORL C,/bit         | 直接寻址位的反码"或"到进位位      | 2   | 2         |
| MOV C,bit          | 直接寻址位传送到进位位          | 2   | 2         |
| MOV bit,C          | 进位位传送到直接寻址位          | 2   | 2         |
| JC rel             | 若进位位为1则跳转            | 2   | 2/3       |
| JNC rel            | 若进位位为零则跳转            | 2   | 2/3       |
| JB bit,rel         | 若直接寻址位为1则跳转          | 3   | 3/4       |
| JNB bit,rel        | 若直接寻址位为零则跳转          | 3   | 3/4       |
| JBC bit,rel        | 若直接寻址位为1则跳转,并清除该位    | 3   | 3/4       |

| 助记符                | 功能说明                  | 字节数 | 时钟<br>周期数 |
|--------------------|-----------------------|-----|-----------|
|                    | 控制转移类指令               |     |           |
| ACALL addr11       | 绝对调用子程序               | 2   | 3         |
| LCALL addr16       | 长调用子程序                | 3   | 4         |
| RET                | 从子程序返回                | 1   | 5         |
| RETI               | 从中断返回                 | 1   | 5         |
| AJMP addr11        | 绝对转移                  | 2   | 3         |
| LJMP addr16        | 长转移                   | 3   | 4         |
| SJMP rel           | 短转移(相对偏移)             | 2   | 3         |
| JMP @A+DPTR        | 相对 DPTR 的间接转移         | 1   | 3         |
| JZ rel             | 累加器为0则转移              | 2   | 2/3       |
| JNZ rel            | 累加器为非0则转移             | 2   | 2/3       |
| CJNE A,direct,rel  | 比较直接寻址字节与A,不相等则转移     | 3   | 3/4       |
| CJNE A,#data,rel   | 比较立即数与A,不相等则转移        | 3   | 3/4       |
| CJNE Rn,#data,rel  | 比较立即数与寄存器,不相等则转移      | 3   | 3/4       |
| CJNE @Ri,#data,rel | 比较立即数与间接寻址 RAM,不相等则转移 | 3   | 4/5       |
| DJNZ Rn,rel        | 寄存器减1,不为零则转移          | 2   | 2/3       |
| DJNZ direct,rel    | 直接寻址字节减 1,不为零则转移      | 3   | 3/4       |
| NOP                | 空操作                   | 1   | 1         |

### 寄存器、操作数和寻址方式说明:

Rn - 当前选择的寄存器区的寄存器 R0-R7。

@Ri - 通过寄存器 R0-R1 间接寻址的数据 RAM 地址。

rel – 相对于下一条指令第一个字节的 8 位有符号 (2 的补码) 偏移量。SJMP 和所有条件转移指令使用。

direct -8 位内部数据存储器地址。可以是直接访问数据 RAM 地址(0x00-0x7F)或一个 SFR 地址(0x80-0xFF)。

#data - 8 位立即数

#data16-16 位立即数

bit - 数据 RAM 或 SFR 中的直接寻址位

addr11 – ACALL 或 AJMP 使用的 11 位目的地址。目的地址必须与下一条指令第一个字节处于同一个 2K 字节的程序存储器页。

addr16 – LCALL 或 LJMP 使用的 16 位目的地址。目的地址可以是 64K 程序存储器空间内的任何位置。

有一个未使用的操作码(0xA5),它执行与NOP指令相同的功能。

## 9.2 存储器组织

CIP-51 系统控制器的存储器组织与标准 8051 的存储器组织类似。有两个独立的存储器空间:程序存储器和数据存储器。程序和数据存储器共享同一个地址空间,但用不同的指令类型访问。CIP-51 内部有 256 字节的内部数据存储器和 8KB 的内部程序存储器地址空间。CIP-51 的存储器组织如图 9.2 所示。

### 9.2.1 程序存储器

CIP-51 有 64K 字节的程序存储器空间。MCU 在这个程序存储器空间中实现了 8320 字节可在系统编程的 FLASH 存储器,组织在一个连续的存储块内,从地址 0x0000 到 0x207F。注意:该存储器中有 512 字节(0x1E00 – 0x1FFF)保留给工厂使用,不能用于存储用户程序。

程序存储器通常被认为是只读的,但是 CIP-51 可以通过设置**程序存储写允许**位(PSCTL.0) 用 MOVX 指令对程序存储器写入。这一特性为 CIP-51 提供了更新程序代码和将程序存储器空间用于非易失性数据存储的机制。更进一步的详细信息参见第 10 章 (FLASH 存储器)。

### 9.2.2 数据存储器

CIP-51 的数据存储器空间中有 256 字节的内部 RAM,从地址 0x00 到 0xFF。数据存储器中的低 128 字节用于通用寄存器和临时存储器。可以用直接或间接寻址方式访问数据存储器的低 128 字节。从 0x00 到 0x1F 为 4 个通用寄存器区,每个区有 8 个寄存器。接下来的 16 字节,从地址 0x20 到 0x2F,既可以按字节寻址又可以作为 128 个位地址用直接位寻址方式访问。

数据存储器中的高 128 字节只能用间接寻址访问。该存储区与特殊功能寄存器(SFR)占据相同的地址空间,但物理上与 SFR 空间是分开的。当寻址高于 0x7F 的地址时,指令所用的寻址方式决定了 CPU 是访问数据存储器的高 128 字节还是访问 SFR。使用直接寻址方式的指令将访问 SFR 空间,间接寻址高于 0x7F 地址的指令将访问数据存储器的高 128 字节。图 9.2 给出了 CIP-51 数据存储器组织的示意图。

C8051F206/226/236 还有 1024 字节的 RAM 位于 CIP-51 的外部数据存储器空间,需用 MOVX 指令访问(见第 11 章)。

#### 9.2.3 通用寄存器

数据存储器的低 32 字节,从地址 0x00 到 0x1F,可以作为 4 个通用寄存器区访问。每个 区有 8 个寄存器,称为 R0 - R7。在某一时刻只能选择一个寄存器区。程序状态字中的 RS0 (PSW.3) 和 RS1 (PSW.4) 位用于选择当前的寄存器区 (见图 9.6 中关于 PSW 的说明)。这允许在进入子程序或中断服务程序时进行快速现场切换。间接寻址方式使用 R0 和 R1 作为间址寄存器。

#### 9.2.4 位寻址空间

除了直接访问按字节组织的数据存储器外,从 0x20 到 0x2F 的 16 个数据存储器单元还可以作为 128 个独立寻址位访问。每个位有一个位地址,从 0x00 到 0x7F。位于地址 0x20 的数据字节的位 0 具有位地址 0x00,位于 0x20 的数据字节的位 7 具有位地址 0x07,位于 0x2F 的

数据字节的位 7 具有位地址 0x7F。由所用指令的类型来区分是位寻址还是字节寻址。

 $MCS-51^{TM}$ 汇编语言允许用XX. B的形式替代位地址,XX为字节地址,B为寻址位在字节中的位置。例如,指令:

MOV C, 22h.3

将 0x13 中的布尔值(字节地址 0x22 中的位 3)传送到用户进位标志。

程序存储器 数据存储器 0x207F 0xFF 128字节的ISP 高128字节RAM 特殊功能寄存器 **FLASH** 0x2000 (只能直接寻址) (只能间接寻址) 0x1FFF 0x80 保留 0x7F 0x1E00 0x1DFF (直接和间接寻址) 0x30 低128字节RAM **FLASH** (直接和间接寻址) 0x2F 可位寻址空间 0x20 (在系统可编程 0x1F 以512字节 通用寄存器 0x00 为一个扇区) 0x3FF 0x0000 映象到外部数据存 1024字节的 储器空间(仅限于 **XRAM** C8051F206/226/236) 0x000

图 9.2 存储器结构图

#### 9.2.5 堆栈

程序的堆栈可以位于 256 字节数据存储器中的任何位置。堆栈区域用堆栈指针(SP,0x81) SFR 指定。SP 指向最后使用的位置。下一个压入堆栈的数据将被存放在 SP+1,然后 SP 加 1。复位后堆栈指针被初始化为地址 0x07。因此,第一个被压入堆栈的数据将被存放在地址 0x08,这也是寄存器区 1 的第一个寄存器。如果使用不止一个寄存器区,SP 应被初始化为数据存储器中不用于数据存储的位置。堆栈深度最大可达 256 字节。

MCU 中有用于堆栈记录的硬件。堆栈记录是一个 32 位的移位寄存器,每次压栈或 SP 增 1 都向该寄存器压入一个记录位,每次调用或中断向该寄存器压入两个记录位。(一次出栈或 SP 减 1 弹出一个记录位,一次返回弹出两个记录位。) 堆栈记录电路可以检测堆栈的上溢和下溢,即使在 MCU 运行全速调试时也可以通知调试软件。

56

# 9.3 特殊功能寄存器

从 0x80 到 0xFF的直接寻址存储器空间为特殊功能寄存器(SFR)。SFR提供对CIP-51 的资源和外设的控制及CIP-51 与这些资源和外设之间的数据交换。CIP-51 具有标准 8051 中的全部SFR,还增加了一些用于配置和访问专有子系统的SFR。这就允许在保证与MCS-51<sup>TM</sup>指令集兼容的前提下增加新的功能。表 9.3 列出了CIP-51 系统控制器中的全部SFR。

任何时刻用直接寻址访问从 0x80 到 0xFF 的存储器空间将访问特殊功能寄存器 (SFR)。 地址以 0x0 或 0x8 结尾的 SFR (例如 P0、TCON、P1、SCON、IE 等) 既可以按字节寻址也可以按位寻址。所有其它 SFR 只能按字节寻址。SFR 空间中未使用的地址保留为将来使用。访问这些地址会产生不确定的结果,应予避免。有关每个寄存器的详细说明请参见本数据表的相关部分 (表 9.3 中已标明)。

|    |                     |        | ı       | ı                   | 1                    |                      |                      |                      |
|----|---------------------|--------|---------|---------------------|----------------------|----------------------|----------------------|----------------------|
| F8 | SPI0CN              |        |         |                     |                      |                      |                      | WDTCN                |
| F0 | В                   | P0MODE | P1MODE  | P2MODE              | P3MODE <sup>2</sup>  |                      | EIP1                 | EIP2                 |
| E8 | ADC0CN <sup>1</sup> |        |         |                     |                      |                      |                      | RSTSRC               |
| E0 | ACC                 | PRT0MX | PRT1MX  | PRT2MX              |                      |                      | EIE1                 | EIE2                 |
| D8 |                     |        |         |                     |                      |                      |                      |                      |
| D0 | PSW                 | REF0CN |         |                     |                      |                      |                      |                      |
| C8 | T2CON               |        | RCAP2L  | RCAP2H              | TL2                  | TH2                  |                      |                      |
| C0 |                     |        |         |                     | ADC0GTL <sup>4</sup> | ADC0GTH <sup>1</sup> | ADC0LTL <sup>4</sup> | ADC0LTH <sup>1</sup> |
| B8 | IP                  |        |         | AMX0SL <sup>1</sup> | ADC0CF <sup>1</sup>  |                      | ADC0L <sup>4</sup>   | ADC0H <sup>1</sup>   |
| B0 | P3                  | OSCXCN | OSCICN  |                     |                      |                      | FLSCL                | FLACL                |
| A8 | IE                  |        |         |                     |                      | SWCINT               |                      | EMI0CN <sup>3</sup>  |
| A0 | P2                  |        |         |                     | PRT0CF               | PRT1CF               | PRT2CF               | PRT3CF               |
| 98 | SCON                | SBUF   | SPI0CFG | SPI0DAT             |                      | SPI0CKR              | CPT0CN               | CPT1CN               |
| 90 | P1                  |        |         |                     |                      |                      |                      |                      |
| 88 | TCON                | TMOD   | TL0     | TL1                 | TH0                  | TH1                  | CKCON                | PSCTL                |
| 80 | P0                  | SP     | DPL     | DPH                 |                      |                      |                      | PCON                 |
|    | <b>(8)</b>          | 1(9)   | 2(A)    | 3(B)                | 4(C)                 | 5(D)                 | 6(E)                 | 7(F)                 |

表 9.2 特殊功能寄存器存储器映象

#### 可位寻址

<sup>&</sup>lt;sup>1</sup>C8051F230/1/6 没有这些寄存器。

<sup>&</sup>lt;sup>2</sup>C8051F221/231 没有这些寄存器(32 脚封装)。

<sup>&</sup>lt;sup>3</sup>只限于C8051F206 和C8051F226/236。

<sup>&</sup>lt;sup>4</sup>只限于C8051F206(12位ADC)。

# 表 9.3 特殊功能寄存器

SFR 以字母顺序排列,所有未定义的 SFR 位置保留。

| 地址   | 寄存器                  | 说明              | 页码 |
|------|----------------------|-----------------|----|
| 0xE0 | ACC                  | 累加器             |    |
| 0xBC | ADC0CF               | ADC 配置寄存器       |    |
| 0xE8 | ADC0CN               | ADC 控制寄存器       |    |
| 0xC5 | ADC0GTH <sup>1</sup> | ADC 下限数据字(高字节)  |    |
| 0xC4 | ADC0GTL <sup>4</sup> | ADC 下限数据字(低字节)  |    |
| 0xBF | ADC0H <sup>1</sup>   | ADC 数据字(高字节)    |    |
| 0xBE | ADC0L <sup>4</sup>   | ADC 数据字(低字节)    |    |
| 0xC7 | ADC0LTH <sup>1</sup> | ADC 上限数据字(高字节)  |    |
| 0xC6 | ADC0LTL <sup>4</sup> | ADC 上限数据字(低字节)  |    |
| 0xBB | AMX0SL <sup>1</sup>  | ADC MUX 通道选择寄存器 |    |
| 0xF0 | В                    | B寄存器            |    |
| 0x8E | CKCON                | 时钟控制寄存器         |    |
| 0x9E | CPT0CN               | 比较器 0 控制寄存器     |    |
| 0x9F | CPT1CN               | 比较器 1 控制寄存器     |    |
| 0x83 | DPH                  | 数据指针(高字节)       |    |
| 0x82 | DPL                  | 数据指针(低字节)       |    |
| 0xE6 | EIE1                 | 扩展中断允许1         |    |
| 0xE7 | EIE2                 | 扩展中断允许2         |    |
| 0xF6 | EIP1                 | 扩展中断优先级 1       |    |
| 0xF7 | EIP2                 | 扩展中断优先级 2       |    |
| 0xAF | EMI0CN <sup>3</sup>  | 外部存储器接口控制寄存器    |    |
| 0xB7 | FLACL                | FLASH 访问限制      |    |
| 0xB6 | FLSCL                | FLASH 存储器时序预分频器 |    |
| 0xA8 | IE                   | 中断允许寄存器         |    |
| 0xB8 | IP                   | 中断优先级控制寄存器      |    |
| 0xB2 | OSCICN               | 内部振荡器控制寄存器      |    |
| 0xB1 | OSCXCN               | 外部振荡器控制寄存器      |    |
| 0x80 | P0                   | 端口0锁存器          |    |
| 0x90 | P1                   | 端口1锁存器          |    |
| 0xA0 | P2                   | 端口2锁存器          |    |
| 0xB0 | P3                   | 端口3锁存器          |    |
| 0xF1 | P0MODE               | 端口0数字/模拟输入方式寄存器 |    |
| 0xF2 | P1MODE               | 端口1数字/模拟输入方式寄存器 |    |
| 0xF3 | P2MODE               | 端口2数字/模拟输入方式寄存器 |    |
| 0xF4 | P3MODE <sup>2</sup>  | 端口3数字/模拟输入方式寄存器 |    |

| 地址                                             | 寄存器                                                                                         | 说明                 | 页码 |
|------------------------------------------------|---------------------------------------------------------------------------------------------|--------------------|----|
| 0x87                                           | PCON                                                                                        | 电源控制寄存器            |    |
| 0xA4                                           | PRT0CF                                                                                      | 端口0配置寄存器           |    |
| 0xA5                                           | PRT1CF                                                                                      | 端口1配置寄存器           |    |
| 0xA6                                           | PRT2CF                                                                                      | 端口2配置寄存器           |    |
| 0xA7                                           | PRT3CF <sup>2</sup>                                                                         | 端口3配置寄存器           |    |
| 0xE1                                           | PRT0MX                                                                                      | 端口0多路选择器 I/O 配置寄存器 |    |
| 0xE2                                           | PRT1MX                                                                                      | 端口1多路选择器 I/O 配置寄存器 |    |
| 0xE3                                           | PRT2MX                                                                                      | 端口2多路选择器 I/O 配置寄存器 |    |
| 0x8F                                           | PSCTL                                                                                       | 程序存储读写控制寄存器        |    |
| 0xD0                                           | PSW                                                                                         | 程序状态字              |    |
| 0xCB                                           | RCAP2H                                                                                      | 计数器/定时器 2 捕捉(高字节)  |    |
| 0xCA                                           | RCAP2L                                                                                      | 计数器/定时器 2 捕捉(低字节)  |    |
| 0xD1                                           | REF0CN                                                                                      | 电压基准控制寄存器          |    |
| 0xEF                                           | RSTSRC                                                                                      | 复位源寄存器             |    |
| 0x99                                           | SBUF                                                                                        | 串口数据缓冲器(UART)      |    |
| 0x98                                           | SCON                                                                                        | 串口控制寄存器(UART)      |    |
| 0x81                                           | SP                                                                                          | 堆栈指针               |    |
| 0x9A                                           | SPI0CFG                                                                                     | SPI 配置寄存器          |    |
| 0x9D                                           | SPI0CKR                                                                                     | SPI 时钟频率           |    |
| 0xF8                                           | SPI0CN                                                                                      | SPI 总线控制           |    |
| 0x9B                                           | SPI0DAT                                                                                     | SPI 数据寄存器          |    |
| 0xAD                                           | SWCINT                                                                                      | 软件控制中断寄存器          |    |
| 0xC8                                           | T2CON                                                                                       | 计数器/定时器 2 控制       |    |
| 0x88                                           | TCON                                                                                        | 计数器/定时器控制          |    |
| 0x8C                                           | TH0                                                                                         | 计数器/定时器 0 数据字(高字节) |    |
| 0x8D                                           | TH1                                                                                         | 计数器/定时器 1 数据字(高字节) |    |
| 0xCD                                           | TH2                                                                                         | 计数器/定时器 2 数据字(高字节) |    |
| 0x8A                                           | TL0                                                                                         | 计数器/定时器 0 数据字(低字节) |    |
| 0x8B                                           | TL1                                                                                         | 计数器/定时器 1 数据字(低字节) |    |
| 0xCC                                           | TL2                                                                                         | 计数器/定时器 2 数据字(低字节) |    |
| 0x89                                           | TMOD                                                                                        | 计数器/定时器方式寄存器       |    |
| 0xFF                                           | WDTCN                                                                                       | 看门狗定时器控制寄存器        |    |
| 0xA1-A3,<br>0xAE, 0xH<br>0xBD-BE,<br>0xC6, 0xC | x91-97, 0x9C,<br>0xA9-AC,<br>33-B5, 0xB9-BA,<br>0xC0-C4,<br>E-CF, 0xD2-DF,<br>0xF5, 0xF9-FE | 保留                 |    |

<sup>1</sup>C8051F230/1/6 没有这些寄存器。

<sup>&</sup>lt;sup>2</sup>C8051F221/231 没有该寄存器(32 脚封装)。

<sup>&</sup>lt;sup>3</sup>只限于C8051F206 和C8051F226/236。

<sup>&</sup>lt;sup>4</sup>只限于C8051F206(12 位ADC)。

### 9.3.1 寄存器说明

下面对与 CIP-51 系统控制器操作有关的 SFR 加以说明。保留位不应被置为逻辑'1'。将来的产品版本可能会使用这些位实现新功能,这种情况下各位的复位值将是逻辑'0'以选择缺省状态。有关其它 SFR 的详细说明及它们对应的系统功能见本数据表的相关章节。

图 9.3 SP: 堆栈指针

| R/W | 复位值            |
|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
|     |     |     |     |     |     |     |     | 00000111       |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0x81 |

位 7-0: SP: 堆栈指针

堆栈指针保持栈顶位置。在每次执行 PUSH 操作前, 堆栈指针加 1。SP 寄存器复位默认值为 0x07。

图 9.4 DPL: 数据指针低字节

| R/ | W | R/W | 复位值            |
|----|---|-----|-----|-----|-----|-----|-----|-----|----------------|
|    |   |     |     |     |     |     |     |     | 00000000       |
| 位  | 7 | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0x82 |

位 7-0: DPL: 数据指针低字节

DPL 为 16 位数据指针(DPTR)的低字节。DPTR 用于访问间接寻址 RAM 和 FLASH 存储器。

### 图 9.5 DPH: 数据指针高字节

| R/W | 复位值      |
|-----|-----|-----|-----|-----|-----|-----|-----|----------|
|     |     |     |     |     |     |     |     | 00000000 |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:   |

位 7-0: DPH: 数据指针高字节

DPH 为 16 位数据指针 (DPTR) 的高字节。DPTR 用于访问间接寻址 RAM 和 FLASH 存储器。

### 图 9.6 PSW:程序状态字

| R/W    | 复位值      |
|-----|-----|-----|-----|-----|-----|-----|--------|----------|
| CY  | AC  | F0  | RS1 | RS0 | OV  | F1  | PARITY | 00000000 |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0     | SFR地址:   |
|     |     |     |     |     |     |     | (可位寻址) | 0xD0     |

位 7: CY: 进位标志。

当最后一次算术操作产生进位(加法)或借位(减法)时,该位置 1。其它算术操作将其清 0。

位 6: AC: 辅助进位标志。

当最后一次算术操作向高半字节有进位(加法)或借位(减法)时,该位置1。 其它算术操作将其清0。

位 5: F0: 用户标志 0。

这是一个可位寻址、用于软件控制的通用标志位。

位 4-3: RS1-RS0: 寄存器区选择。

该两位在寄存器访问时用于选择寄存器区。

| RS1 | RS0 | 寄存器区 | 地址        |
|-----|-----|------|-----------|
| 0   | 0   | 0    | 0x00-0x07 |
| 0   | 1   | 1    | 0x08-0x0F |
| 1   | 0   | 2    | 0x10-0x17 |
| 1   | 1   | 3    | 0x18-0x1F |

注:任何改变 RS1-RS0 位的指令都不能紧跟在"MOV Rn, A"指令之后

位 2: OV: 溢出标志。

该位在下列情况下被置 1:

- ADD、ADDC 或 SUBB 指令引起符号位变化溢出。
- MUL 指令引起溢出(结果大于 255)。
- DIV 指令的除数为 0。

ADD、ADDC、SUBB、MUL 和 DIV 指令的其它情况使该位清 0。

位 1: F1: 用户标志 1。

这是一个可位寻址、用于软件控制的通用标志位。

位 0: PARITY: 奇偶标志。

累加器中8个位的和为奇数时该位置1,为偶数时清0。

### 图 9.7 ACC: 累加器

|   | R/W    | 复位值      |
|---|-------|-------|-------|-------|-------|-------|-------|--------|----------|
| Ī | ACC.7 | ACC.6 | ACC.5 | ACC.4 | ACC.3 | ACC.2 | ACC.1 | ACC.0  | 00000000 |
| - | 位7    | 位6    | 位5    | 位4    | 位3    | 位2    | 位1    | 位0     | SFR地址:   |
|   |       |       |       |       |       |       |       | (可位寻址) | 0xE0     |

位 7-0: ACC: 累加器

该寄存器为算术操作用的累加器。

# 图 9.8 B: B 寄存器

| R/W    | 复位值      |
|-----|-----|-----|-----|-----|-----|-----|--------|----------|
| B.7 | B.6 | B.5 | B.4 | B.3 | B.2 | B.1 | B.0    | 00000000 |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0     | SFR地址:   |
|     |     |     |     |     |     |     | (可位寻址) | 0xF0     |

位 7-0: B: B 寄存器

该寄存器作为某些算术操作的第二累加器。

# 9.4 中断系统

CIP-51 包含一个扩展的中断系统,支持 22 个中断源,每个中断源有两个优先级。中断源在片内外设与外部输入引脚之间的分配随器件的不同而变化。每个中断源可以在一个 SFR 中有一个或多个中断标志。当一个外设或外部源满足有效的中断条件时,相应的中断标志被置为逻辑'1'。

如果中断被允许,在中断标志被置位时将产生中断。一旦当前指令执行完,CPU产生一个 LCALL 到预定地址,开始执行中断服务程序(ISR)。每个 ISR 必须以 RETI 指令结束,使程序回到中断前执行的那条指令的下一条指令。如果中断未被允许,中断标志将被硬件忽略,程序继续正常执行。(中断标志置 1 与否不受中断允许/禁止状态的影响。)

每个中断源都可以用一个 SFR(IE-EIE2)中的相关中断允许位允许或禁止。但是必须首先置'1'EA位(IE.7)以保证每个单独的中断允许位有效。不管每个独立中断允许位的设置如何,清'0'EA位将禁止所有中断。

某些中断标志在 CPU 进入 ISR 时被自动清除。但大多数中断标志不是由硬件清除的,必须在 ISR 返回前用软件清除。如果一个中断标志在 CPU 执行完中断返回(RETI)指令后仍然保持置位状态,则会立即产生一个新的中断请求,CPU 将在执行完下一条指令后重新进入 ISR。

### 9.4.1 MCU 中断源和中断向量

MCU 有 9 个中断源分配给片内外设。软件可以通过将任何一个中断标志设置为逻辑'1'来模拟一个中断。如果中断标志被允许,系统将产生中断,CPU 将转向与该中断标志对应的 ISR 地址。表 9.4 给出了 MCU 中断源、对应的向量地址、优先级和控制位一览表。关于外设有效中断条件和中断标志位工作状态方面的详细信息,请见与特定外设相关的章节。

### 9.4.2 外部中断

有两个外部中断源(/INT0 和/INT1)可被配置为低电平触发或下降沿触发输入,由 IT0 (TCON.0) 和 IT1 (TCON.2)的设置决定。IE0 (TCON.1)和 IE1 (TCON.3)分别为外部中断/INT0 和/INT1 的中断标志。如果一个/INT0 或/INT1 外部中断被配置为边沿触发,CPU 在转向 ISR 时将自动清除相应的中断标志。当被配置为电平触发时,中断标志将跟随外部中断输入引脚的状态。外部中断源必须一直保持输入有效直到中断请求被响应。在 ISR 返回前必须使该中断请求无效,否则将产生另一个中断请求。

#### 9.4.3 软件控制的中断

C8051F2xx 系列有 4 个软件控制的中断,对应的中断标志位于**软件控制中断标志寄存器** (SWCINT)中。参见图 9.9。当一个逻辑'1'被写入到**软件控制中断标志**时,CIP-51 将转向相应的中断向量(见表 9.4 中断一览表)。这些中断标志必须用软件清 0。

#### 图 9.9 SWCINT: 软件控制中断寄存器

| R/W  | R/W  | R/W  | R/W  | R/W | R/W | R/W | R/W | 复位值            |
|------|------|------|------|-----|-----|-----|-----|----------------|
| SCI3 | SCI2 | SCI1 | SCI0 | -   | -   | -   | -   | 00000000       |
| 位7   | 位6   | 位5   | 位4   | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0xAD |

- 位 7: SCI3: 软件控制中断 3 标志位 如果被允许,当一个逻辑'1'被写入到该控制位时,CIP-51 将转向 SCI3 中断服务程序。该位不能被硬件清 0,必须用软件清 0。
- 位 6: SCI2: 软件控制中断 2 标志位 如果被允许,当一个逻辑'1'被写入到该控制位时,CIP-51 将转向 SCI2 中断服务程序。该位不能被硬件清 0,必须用软件清 0。
- 位 5: SCI1: 软件控制中断 1 标志位 如果被允许,当一个逻辑'1'被写入到该控制位时,CIP-51 将转向 SCI1 中断服务程序。该位不能被硬件清 0,必须用软件清 0。
- 位 4: SCI0: 软件控制中断 0 标志位 如果被允许,当一个逻辑'1'被写入到该控制位时,CIP-51 将转向 SCI0 中断服务程序。该位不能被硬件清 0,必须用软件清 0。
- 位 3-0: 未用。读=0000b,写=忽略。

中断源 中断向量 中断标志 中断允许 复位 0x0000 最高 无 始终允许 外部中断 0 (/INT0) 0x0003 0 EX0 (IE.0) IE0 (TCON.1) 定时器0溢出 0x000B TF0 (TCON.5) 1 ET0 (IE.1) 外部中断 1 (INT1) 0x0013 2 IE1 (TCON.3) EX1 (IE.2) TF1 (TCON.7) 定时器1溢出 0x001B 3 ET1 (IE.3) RI (SCON.0) 4 串行口(UART) 0x0023 ES (IE.4) TI (SCON.1) 定时器 2 溢出 (或 EXF2) 0x002B 5 TF2 (T2CON.7) ET2 (IE.5) SPIF (SPI0CN.7) WCOL (SPI0CN.6) 串行外设接口 0x0033 6 ESPI0 (EIE1.0) MODF(SPI0CN.5) RXOVRN(SPI0CN.4) ADC0 窗口比较 0x0043 8 ADWINT(ADC0CN.2) EWADC0(EIE1.2) 比较器 0 下降沿 0x0053 10 CP0FIF (CPT0CN.4) ECP0F (EIE1.4) 比较器 0 上升沿 0x005B 11 CP0RIF (CPT0CN.3) ECPOR (EIE1.5) 0x0063 12 ECP1F (EIE1.6) 比较器1下降沿 CP1FIF (CPT1CN.4) 比较器 1 上升沿 0x006B 13 CP1RIF (CPT1CN.3) ECP1R (EIE1.7) ADC0 转换结束 0x007B 15 ADCINT (ADC0CN.5) EADC0 (EIE2.1) 软件控制中断 0 0x0083 SCI0 (SWCINT.4) ESCI0 (EIE2.2) 16 SCI1(SWCINT.5) 软件控制中断1 0x008B 17 ESCI1 (EIE2.3) SCI2(SWCINT.6) 软件控制中断 2 0x0093 18 ESCI2 (EIE2.4) SCI3(SWCINT.7) 软件控制中断3 0x009B 19 ESCI3 (EIE2.5) 未使用的中断位置 0x00A3 20 保留 (EIE2.6) 外部晶体振荡器准备好 0x00AB 21 XTLVLD(OSCXCN.7) EXVLD (EIE2.7)

表 9.4 中断一览表

### 9.4.3 中断优先级

每个中断源都可以被独立地编程为两个优先级中的一个:低优先级或高优先级。一个低优先级的中断服务程序可以被高优先级的中断所中断,但高优先级的中断不能被中断。每个中断在 SFR (IP-EIP2)中都有一个配置其优先级的中断优先级设置位,缺省值为低优先级。如果两个中断同时发生,具有高优先级的中断先得到服务。如果这两个中断的优先级相同,则由固定的优先级顺序决定哪一个先得到服务。

#### 9.4.4 中断响应时间

中断响应时间取决于中断发生时 CPU 的状态。中断系统在每个系统时钟周期对中断标志 采样并对优先级译码。最快的响应时间为 5 个系统时钟周期:一个周期用于检测中断,4 个周期完成对 ISR 的长调用(LCALL)。如果中断标志有效时 CPU 正在执行 RETI 指令,则需要再执行一条指令才能进入中断服务程序。因此,最长的中断响应时间(没有其它中断正被服务或新中断具有较高优先级)发生在 CPU 正在执行 RETI 指令,而下一条指令是 DIV 的情况。在这种情况下,响应时间为 18 个系统时钟周期: 1 个时钟周期检测中断,5 个时钟周期执行 RETI,8 时钟周期完成 DIV 指令,4 个时钟周期执行对 ISR 的长调用(LCALL)。注意:如果中断发生时正在进行 FLASH 写或擦除操作,则 MCU 停止执行程序,中断也不能得到响应,

直到FLASH写或擦除操作完成。如果CPU正在执行一个具有相同或更高优先级的中断的ISR,则新中断要等到当前ISR执行完(包括RETI和下一条指令)才能得到服务。

### 9.4.5 中断寄存器说明

下面介绍用于允许中断源和设置中断优先级的特殊功能寄存器。关于外设有效中断条件和中断标志位工作状态方面的详细信息,请见与特定片内外设相关的章节。

图 9.10 IE: 中断允许寄存器

| R/W    | 复位值      |
|-----|-----|-----|-----|-----|-----|-----|--------|----------|
| EA  | -   | ET2 | ES  | ET1 | EX1 | ET0 | EX0    | 00000000 |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0     | SFR地址:   |
|     |     |     |     |     |     |     | (可位寻址) | 0xA8     |

位 7: EA: 允许所有中断。

该位允许/禁止所有中断。它超越所有的单个中断屏蔽设置。

- 0: 禁止所有中断源
- 1: 开放中断。单个中断由它对应的中断屏蔽设置决定
- 位 6: 未用。读=0,写=忽略。
- 位 5: ET2: 定时器 2 中断允许位。

该位用于设置定时器 2 的中断屏蔽。

- 0: 禁止定时器 2 的所有中断。
- 1: 允许 TF2 标志位(T2CON.7)的中断请求。
- 位 4: ES: 串行口(UART)中断允许位。

该位设置串行口(UART)中断屏蔽。

- 0: 禁止所有 UART 中断。
- 1: 允许 RI 标志位 (SCON.0) 或 TI 标志位 (SCON.1) 产生的中断。
- 位 3: ET1: 定时器 1 中断允许位。

该位用于设置定时器1的中断屏蔽。

- 0: 禁止定时器1的所有中断。
- 1: 允许 TF1 标志位 (TCON.7) 的中断请求。
- 位 2: EX1: 外部中断 1 允许位。

该位用于设置外部中断1的中断屏蔽。

- 0: 禁止外部中断1的中断。
- 1: 允许/INT1 引脚的中断请求
- 位1: ET0: 定时器 0 中断允许位。

该位用于设置定时器 0 的中断屏蔽。

- 0: 禁止定时器 0 的所有中断。
- 1: 允许 TF0 标志位(TCON.5)的中断请求。
- 位 0: EX0: 外部中断 0 允许位。

该位用于设置外部中断 0 的中断屏蔽。

- 0: 禁止外部中断 0。
- 1: 允许/INT0 引脚的中断请求

## 图 9.11 IP: 中断优先级寄存器

| R/W    | 复位值      |
|-----|-----|-----|-----|-----|-----|-----|--------|----------|
| -   | -   | PT2 | PS  | PT1 | PX1 | PT0 | PX0    | 00000000 |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0     | SFR地址:   |
|     |     |     |     |     |     |     | (可位寻址) | 0xB8     |

- 位 7-6: 未用。读=11b,写=忽略。
- 位 5: PT2: 定时器 2 中断优先级控制 该位设置定时器 2 中断的优先级。
  - 0: 定时器 2 中断为低优先级。
  - 1: 定时器 2 中断为高优先级。
- 位 4: PS: 串行口(UART)中断优先级控制。 该位设置串行口(UART)中断的优先级。
  - 0: UART 中断为低优先级。
  - 1: UART 中断为高优先级。
- 位 3: PT1: 定时器 1 中断优先级控制 该位设置定时器 1 中断的优先级。
  - 0: 定时器 1 中断为低优先级。
  - 1: 定时器 1 中断为高优先级。
- 位 2: PX1: 外部中断 1 优先级控制 该位设置外部中断 1 的优先级。
  - 0:外部中断1为低优先级。
  - 1:外部中断1为高优先级。
- 位 1: PT0: 定时器 0 中断优先级控制 该位设置定时器 0 中断的优先级。
  - 0: 定时器 0 中断为低优先级。
  - 1: 定时器 0 中断为高优先级。
- 位 0: PX0: 外部中断 0 优先级控制 该位设置外部中断 0 的优先级。
  - 0: 外部中断 0 为低优先级。
  - 1:外部中断 0 为高优先级。

#### 图 9.12 EIE1: 扩展中断允许 1

| R/W   | R/W   | R/W   | R/W   | R/W | R/W    | R/W | R/W   | 复位值      |
|-------|-------|-------|-------|-----|--------|-----|-------|----------|
| ECP1R | ECP1F | ECP0R | ECP0F | -   | EWADC0 | -   | ESPI0 | 00000000 |
| 位7    | 位6    | 位5    | 位4    | 位3  | 位2     | 位1  | 位0    | SFR地址:   |
|       |       |       |       |     |        |     |       | 0xE6     |

位 7: ECP1R: 允许比较器 1 (CP1) 上升沿中断。

该位设置 CP1 中断屏蔽。

0: 禁止 CP1 上升沿中断。

1: 允许 CP1RIF 标志位 (CPT1CN.5) 的中断请求。

位 6: ECP1F: 允许比较器 1 (CP1) 下降沿中断。

该位设置 CP1 中断屏蔽。

0: 禁止 CP1 下降沿中断。

1: 允许 CP1FIF 标志位 (CPT1CN.4) 的中断请求。

位 5: ECPOR: 允许比较器 0 (CPO) 上升沿中断。

该位设置 CP0 中断屏蔽。

0: 禁止 CP0 上升沿中断。

1: 允许 CPORIF 标志位 (CPTOCN.5) 的中断请求。

位 4: ECP0F: 允许比较器 0 (CP0) 下降沿中断。

该位设置 CP0 中断屏蔽。

0: 禁止 CP0 下降沿中断。

1: 允许 CP0FIF 标志位 (CPT0CN.4) 的中断请求。

位 3: 保留。读=0,写=忽略。

位 2: EWADC0: 允许 ADC0 窗口比较中断

该位设置 ADC0 窗口比较中断屏蔽。

0: 禁止 ADC0 窗口比较中断。

1: 允许 ADC0 窗口比较中断请求。

位 1: 保留。读=0,写=忽略。

位 0: ESPIO: 允许串行外设接口 0 中断

该位设置 SPI0 的中断屏蔽。

0: 禁止 SPI0 中断

1: 允许 SPI0 的中断请求。

### 图 9.13 EIE2: 扩展中断允许 2

| R/W   | R/W | R/W   | R/W   | R/W   | R/W   | R/W   | R/W | 复位值      |
|-------|-----|-------|-------|-------|-------|-------|-----|----------|
| EXVLD | -   | ESCI3 | ESCI2 | ESCI1 | ESCI0 | EADC0 | -   | 00000000 |
| 位7    | 位6  | 位5    | 位4    | 位3    | 位2    | 位1    | 位0  | SFR地址:   |
|       |     |       |       |       |       |       |     | 0xE7     |

- 位 7: EXVLD: 允许外部时钟源有效(XTLVLD)中断。 该位设置 XTLVLD 中断屏蔽。
  - 0: 禁止 XTLVLD 中断。
  - 1: 允许 XTLVLD 标志位(OSCXCN.7)的中断请求。
- 位 6: 保留。必须写入 0。读出值为 0。
- 位 5: ESCI3: 允许软件控制中断 3。 该位设置软件控制中断 3 的中断屏蔽。
  - 0: 禁止软件控制中断 3。
  - 1: 允许软件控制中断 3 的中断请求。
- 位 4: ESCI2: 允许软件控制中断 2。 该位设置软件控制中断 2 的中断屏蔽。
  - 0: 禁止软件控制中断 2。
  - 1: 允许软件控制中断 2 的中断请求。
- 位 3: ESCI1: 允许软件控制中断 1。 该位设置软件控制中断 1 的中断屏蔽。
  - 0: 禁止软件控制中断 1。
  - 1: 允许软件控制中断 1 的中断请求。
- 位 2: ESCIO: 允许软件控制中断 0。 该位设置软件控制中断 0 的中断屏蔽。
  - 0: 禁止软件控制中断 0。
  - 1: 允许软件控制中断 0 的中断请求。
- 位 1: EADC0: 允许 ADC0 转换结束中断。 该位设置 ADC0 转换结束中断屏蔽。
  - 0: 禁止 ADC0 转换结束中断。
  - 1: 允许 ADC0 转换结束的中断请求。
- 位 0: 保留。读=0,写=忽略。

#### 图 9.14 EIP1: 扩展中断优先级 1

|   | R/W   | R/W   | R/W   | R/W   | R/W | R/W    | R/W | R/W   | 复位值      |
|---|-------|-------|-------|-------|-----|--------|-----|-------|----------|
|   | PCP1R | PCP1F | PCP0R | PCP0F | -   | PWADC0 | -   | PSPI0 | 00000000 |
| • | 位7    | 位6    | 位5    | 位4    | 位3  | 位2     | 位1  | 位0    | SFR地址:   |
|   |       |       |       |       |     |        |     |       | 0xF6     |

位 7: PCP1R: 比较器 1 (CP1) 上升沿中断优先级控制

该位设置 CP1 中断的优先级。

- 0: CP1 上升沿中断为低优先级。
- 1: CP1 上升沿中断为高优先级。
- 位 6: PCP1F: 比较器 1 (CP1) 下降沿中断优先级控制

该位设置 CP1 中断的优先级。

- 0: CP1 下降沿中断为低优先级。
- 1: CP1 下降沿中断为高优先级。
- 位 5: PCP0R: 比较器 0 (CP0) 上升沿中断优先级控制

该位设置 CP0 中断的优先级。

- 0: CP0 上升沿中断为低优先级。
- 1: CP0 上升沿中断为高优先级。
- 位 4: PCP0F: 比较器 0 (CP0) 下降沿中断优先级控制 该位设置 CP0 中断的优先级。
  - 0: CP0 下降沿中断设置为低优先级。
  - 1: CP0 下降沿中断设置为高优先级。
- 位 3: 保留。读=0,写=忽略。
- 位 2: PWADC0: ADC0 窗口比较器中断优先级控制

该位设置 ADC0 窗口中断的优先级。

- 0: ADC0 窗口中断为低优先级。
- 1: ADC0 窗口中断为高优先级。
- 位 1: 保留。读=0,写=忽略。
- 位 0: PSPIO: 串行外设接口 0 中断优先级控制

该位设置 SPIO 中断的优先级。

- 0: SPI0 中断为低优先级。
- 1: SPI0 中断为高优先级。

#### 图 9.15 EIP2: 扩展中断优先级 2

| R/W   | R/W | R/W   | R/W   | R/W   | R/W   | R/W   | R/W | 复位值      |
|-------|-----|-------|-------|-------|-------|-------|-----|----------|
| PXVLD | -   | PSCI3 | PSCI2 | PSCI1 | PSCI0 | PADC0 | -   | 00000000 |
| 位7    | 位6  | 位5    | 位4    | 位3    | 位2    | 位1    | 位0  | SFR地址:   |
|       |     |       |       |       |       |       |     | 0xF7     |

- 位 7: PXVLD: 外部时钟源有效(XTLVLD)中断优先级控制 该位设置 XTLVLD 中断的优先级。
  - 0: XTLVLD 中断为低优先级
  - 1: XTLVLD 中断为高优先级
- 位 6: 保留。必须写 0。读出为 0。
- 位 5: PSCI3: 软件控制中断 3 优先级控制 该位设置软件控制中断 3 的优先级。
  - 0: 软件控制中断 3 为低优先级
  - 1: 软件控制中断 3 为高优先级
- 位 4: PSCI2: 软件控制中断 2 优先级控制 该位设置软件控制中断 2 的优先级。
  - 0: 软件控制中断 2 为低优先级
  - 1: 软件控制中断 2 为高优先级
- 位 3: PSCI1: 软件控制中断 1 优先级控制 该位设置软件控制中断 1 的优先级。
  - 0: 软件控制中断 1 为低优先级
  - 1: 软件控制中断 1 为高优先级
- 位 2: PSCIO: 软件控制中断 0 优先级控制 该位设置软件控制中断 0 的优先级。
  - 0: 软件控制中断 0 为低优先级
  - 1: 软件控制中断 0 为高优先级
- 位 1: PADC0: ADC0 转换结束中断优先级控制 该位设置 ADC0 转换结束中断的优先级。
  - 0: ADC0 转换结束中断为低优先级
  - 1: ADC0 转换结束中断为高优先级
- 位 0: 保留。读=0,写=忽略。

## 9.5 电源管理方式

CIP-51 有两种可软件编程的电源管理方式: 空闲和停机。在空闲方式, CPU 停止运行, 而外设和时钟处于活动状态。在停机方式, CPU 停止运行, 所有的中断和定时器(时钟丢失检测器除外)都处于非活动状态,振荡器停止。由于在空闲方式下时钟仍然运行,所以功耗与进入空闲方式之前的系统时钟频率和处于活动方式的外设数目有关。停机方式消耗最少的功率。图 9.16 对用于控制 CIP-51 电源管理方式的电源控制寄存器作出了说明。

虽然 CIP-51 具有空闲和停机方式(与任何标准 8051 结构一样),但最好禁止不需要的外设,以使整个 MCU 的功耗最小。每个模拟外设在不用时都可以被禁止而进入低功耗方式。关闭振荡器可以消耗更少的功率,但需要复位来重新启动 MCU。

## 9.5.1 空闲方式

将空闲方式选择位(PCON.0)置 1 导致 CIP-51 停止 CPU 运行并进入空闲方式,在执行 完对该位置 1 的指令后 MCU 立即进入空闲方式。所有内部寄存器和存储器都保持原来的数据 不变。所有模拟和数字外设在空闲方式期间都处于活动状态。

有被允许的中断发生或/RST 有效将结束空闲方式。当有一个被允许的中断发生时,空闲方式选择位(PCON.0)被清 0,CPU 将继续工作。该中断将得到服务,中断返回(RETI)后将开始执行设置空闲方式选择位的那条指令的下一条指令。如果空闲方式因一个内部或外部复位而结束,则 CIP-51 进行正常的复位过程并从地址 0x0000 开始执行程序。

注意:如果在写 IDLE 位的指令之后是一条单字节指令,并且在将 IDLE 位置 1 的指令的执行阶段发生了中断,则将来发生中断时 CPU 可能不会被唤醒。因此,将 IDLE 位置 1 的指令的后面应跟随一条具有 2 或多字节操作码的指令。例如:

// 用 'C'语言:

PCON |= 0x01 ; // 将 IDLE 位置 1

PCON = PCON; // ... 跟随一条 3 字接操作码的指令

;用汇编语言:

ORL PCON, #01h ; 将 IDLE 位置 1

MOV PCON, PCON ; ... 跟随一条 3 字接操作码的指令

如果被使能,WDT 将产生一个内部看门狗复位,从而结束空闲方式。这一功能可以保护系统不会因为对 PCON 寄存器的意外写入而导致永久性停机。如果不需要这种功能,可以在进入空闲方式之前禁止看门狗。这将进一步节省功耗,允许系统一直保持在空闲状态,等待一个外部激励唤醒系统。有关使用和配置 WDT 的详细信息,请参见第 12.7 节 一 看门狗定时器。

#### 9.5.1 停机方式

将停机方式选择位 (PCON.1) 置 1 导致 CIP-51 进入停机方式,在执行完对该位置 1 的指令后 MCU 立即进入停机方式。在停机方式,CPU 和振荡器都被停止,实际上所有的数字外设都停止工作。在进入停机方式之前,必须断开每个模拟外设的电源。只有内部或外部复位能结束停机方式。复位时,CIP-51 进行正常的复位过程并从地址 0x0000 开始执行程序。

如果被使能,时钟丢失检测器将产生一个内部复位,从而结束停机方式。如果想要使 CPU 的休眠时间长于 100 微秒的 MCD 超时时间,则应禁止时钟丢失检测器。

图 9.16 PCON: 电源控制寄存器

| R/W  | R/W | R/W | R/W | R/W | R/W | R/W  | R/W  | 复位值      |
|------|-----|-----|-----|-----|-----|------|------|----------|
| SMOD | GF4 | GF3 | GF2 | GF1 | GF0 | STOP | IDLE | 00000000 |
| 位7   | 位6  | 位5  | 位4  | 位3  | 位2  | 位1   | 位0   | SFR地址:   |
|      |     |     |     |     |     |      |      | 0x87     |

位 7: SMOD: 串口波特率加倍使能。

0: 串口波特率为 SCON 中的串口方式定义值。

1: 串口波特率为 SCON 中的串口方式定义值的两倍。

位 6-2: GF4-GF0: 通用标志位 4-0。

这些位是用于软件控制的通用标志位。

位 1: STOP: 停机方式选择。

将该位置 1 使 CIP-51 进入停机方式。该位读出值总是为 0。

1: 进入掉电方式(关闭内部振荡器)

位 0: IDLE: 空闲方式选择。

将该位置 1 使 CIP-51 进入空闲方式。该位读出值总是为 0。

1: 进入空闲方式。(关闭供给 CPU 的时钟信号,但定时器、中断、串口和模拟外设处于活动状态。)

## 10. FLASH 存储器

该系列 MCU 内部有 8k + 128 字节的可编程 FLASH 存储器,用于程序代码和非易失性数据存储。可以通过 JTAG 接口或由软件使用 MOVX 指令对 FLASH 存储器进行在系统编程,每次一个字节。一个 FLASH 位一旦被清'0',必须经过擦除才能再回到'1'状态。在进行重新编程之前,一般要将数据字节擦除(置为 0xFF)。写和擦除操作由硬件自动定时,以保证操作正确,不需要进行数据查询来判断写/擦除操作何时结束。FLASH 存储器被设计为能承受至少 20,000 个擦/写周期。表 10.1 给出了 FLASH 存储器的电气特性。

## 10.1 FLASH 存储器编程

对 FLASH 存储器编程的最简单的方法是使用由 Silicon Labs 或第三方供应商提供的编程工具,通过 JTAG 接口编程。这是对未初始化器件的唯一的编程方法。有关 FLASH 存储器编程的 JTAG 命令方面的详细信息,见 18.1 节。

可以用软件使用 MOVX 指令对 FLASH 存储器编程,象一般的操作数一样为 MOVX 指令提供待编程的地址和数据字节。在使用 MOVX 指令对 FLASH 存储器写入之前,必须将程序存储写允许位 PSWE(PSCTL.0)设置为逻辑'1',以允许 FLASH 写操作。在用软件清除 PSWE 位之前将一直允许写操作。

在任何通过用户软件对 FLASH 进行写入和/或擦除的应用中,为了保证 FLASH 的内容不被意外该写,强烈建议使能片内 VDD 监视器 (通过将 MONEN 引脚接高电平)。

写 FLASH 存储器可以清除数据位,但不能使数据位置'1'。只有擦除操作能将 FLASH 中的数据位置'1'。所以在写入新值之前,必须先擦除待编程的地址。8k 字节的 FLASH 存储器是以 512 字节的扇区为单位组织的。一次擦除操作将擦除整个扇区(将扇区内的所有字节设置为 0xFF)。将程序存储擦除允许位 PSEE (PSCTL.1) 和 PSWE (PSCTL.0) 设置为逻辑'1'后,用 MOVX 命令写一个数据字节到扇区内的任何地址将擦除整个 512 字节的扇区。写入的数据字节可以是任何值,因为不是真正写入到 FLASH。在用软件清除 PSEE 位之前将一直允许擦除操作。下面的步骤说明了用软件对 FLASH 编程的过程:

- 1. 禁止中断。
- 2. 用 FLSCL 寄存器中的 FLASCL 位允许 FLASH 存储器的写/擦除操作。
- 3. 置位 PSEE (PSCTL.1) 允许 FLASH 扇区擦除。
- 4. 置位 PSWE (PSCTL.0) 允许 FLASH 写。
- 5. 用 MOVX 指令向待擦除扇区内的任何一个地址写入一个数据字节。
- 6. 清除 PSEE 以禁止 FLASH 扇区擦除。
- 7. 用 MOVX 指令向刚擦除的扇区中所希望的地址写入数据字节。重复该步直到结束。 (写入的字节数可以是一个字节到整个扇区之间的任何值)。
- 8. 清除 PSWE 以禁止 FLASH 写。
- 9. 重新允许中断。

写/擦除时序由硬件根据 FLASH 存储器定时预分频寄存器 (FLSCL) 中的预分频值自动控制。4 位预分频值 FLASCL 决定用于写/擦除操作的时间。对于一个给定的系统时钟,所要求的 FLASCL 值示于图 10.3,同时还给出了 FLASCL 值的计算公式。当 FLASCL 值被设置为 1111b

时,写/擦除操作被禁止。注意,在FLASH正在被编程或擦除期间,8051中的程序停止执行。

#### 表 10.1 FLASH 存储器电特性

VDD=2.7 - 3.6V, -40℃到+85℃ (除非另有说明)

| 参 数   | 条件 | 最小值 | 典型值  | 最大值 | 单 位 |
|-------|----|-----|------|-----|-----|
| 擦写寿命  |    | 20k | 100k |     | 擦/写 |
| 擦除时间  |    |     | 10   |     | ms  |
| 写 周 期 |    | 40  |      |     | μs  |

## 10.2 非易失性数据存储

FLASH 存储器除了用于存储程序代码之外还可以用于非易失性数据存储。这就允许在程序运行时计算和存储类似标定系数这样的数据。数据写入用 MOVX 指令,读出用 MOVC 指令。

MCU的 FLASH 存储器中有一个附加的 128 字节的扇区,位于 0x2000 – 0x207F。该扇区可用于存储程序代码或数据。然而它较小的扇区容量使其尤其适于作为通用的非易失性临时存储器。尽管 FLASH 存储器可以每次写一个字节,但必须首先擦除整个扇区。为了修改一个多字节数据集中的某一个字节,整个数据集必须被保存到一个临时存储区。接下来将扇区擦除,更新数据集,最后将数据集写回到原扇区。128 字节的扇区规模使数据更新更加容易,可以使用内部数据 RAM 作为临时存储区而不浪费程序存储器空间。(一个正常的 512 字节的扇区无法保存到 256 字节的内部数据存储器中。)

## 10.3 安全选项

CIP-51 提供了安全选项以保护 FLASH 存储器不会被软件意外修改,以及防止产权程序代码和常数被读取。程序存储写允许(PSCTL.0)和程序存储擦除允许(PSCTL.1)位保护 FLASH存储器不会被软件意外修改。在用软件修改 FLASH存储器的内容之前,这些位必须被置'1'。另外的安全功能可以防止通过 JTAG 接口或通过运行在系统控制器上的软件读取产权程序代码和常数。

保存在地址 0x1DFE 和 0x1DFF 中的安全锁定字节集可以保护 FLASH 存储器,使得不能通过 JTAG 接口读取或修改其内容。安全锁定字节中的每一位保护一个 1k 字节的存储器块。将读锁定字节中的一位清 '0'可防止通过 JTAG 接口读对应的 FLASH 存储器块。将写/擦除锁定字节中的一位清 '0'可防止通过 JTAG 接口写/擦除对应的存储器块。读锁定字节位于 0x1DFF。写/擦除锁定字节位于 0x1DFE。图 10.1 给出了安全字节的地址和位定义。包含锁定字节的 512 字节扇区可以用软件写入,但不能用软件擦除。不应向保留区写入。

#### (只有在所有其它块都 0x207F 被锁定时该块才被锁定) 0x20000x1FFF 保留 0x1E00 读锁定字节 0x1DFF 写/擦除锁定字节 0x1DFE 读和写/擦除安全位(位7 0x1DFD 为MSB): 程序存 存储器块 储器空间 7 0x1C00 - 0x1DFD0x1800 - 0x1BFF软件读限制 5 0x1400 - 0x17FF0x1000 - 0x13FF4 0x0C00 - 0x0FFF3 2 0x0800 - 0x0BFF0x0400 - 0x07FF0x0000 - 0x03FF0x0000 0

#### 图 10.1 FLASH 程序存储器安全字节

#### FLASH读锁定字节

位7-0: 每一位锁定一个对应的存储器块。(位7为MSB)

- 0: 锁定对应的存储器块, 使不能通过JTAG接口进行读操作。
- 1:解锁对应的存储器块,可以通过JTAG接口进行读操作

#### FLASH写/擦除锁定字节

位7-0: 每一位锁定一个对应的存储器块。

- 0: 锁定对应的存储器块, 使不能通过JTAG接口进行写/擦除操作。
- 1:解锁对应的存储器块,可以通过JTAG接口进行写/擦除操作

#### FLASH访问限制寄存器(FLACL)

该寄存器的内容为16位软件读限制地址的高字节。完整的16位读限制地址按0xNN00计算,复位后NN用FLACL的内容替换。在该地址之上运行的软件不能用MOVX和MOVC指令读、写或擦除该地址以下的存储单元。读该限制值以下的地址将返回数值0x00。

不管安全字节所在存储块的安全设置如何,锁定位总是可读的并可以被清'0'。这就允许在锁定了安全字节所在的存储块以后还可以追加要保护的存储块。但是,一旦设置了锁定位,解锁的唯一办法是用 JTAG 擦除操作擦除整个程序存储器空间(即不能由用户固件解锁)。注:使用任何一个安全字节地址执行 JTAG 擦除操作将自动启动对整个程序存储器空间的擦除(保留区除外)。如果擦除操作寻址的是 0x1C00-0x1DFF 页内的一个非安全字节,则只有该页(包括安全字节)被擦除。

FLASH 访问限制这一安全功能保护产权程序代码和数据不被运行在 CIP-51 上的软件读取。该功能为那些想在产品发行前在 MCU 中加入增值产权固件的 OEM 生产商提供了支持。这一功能在使增值固件得到保护的同时允许以后在其余的程序存储器中写入代码。

软件读限制(SRL)是一个 16 位地址,它将程序存储器空间分成两个逻辑分区。第一个是上分区,包括 SRL 地址之上(含该地址)的所有程序存储器地址;第二个是下分区,包括从 0x0000 到(但不包括)SRL 的所有程序存储器地址。位于上分区的软件可以执行下分区的

代码,但不能用 MOVC 指令读下分区中的内容。(使用位于下分区的源地址从上分区执行 MOVC 指令将总是读到 0x00。)运行在下分区中的软件可以不受限制地访问上分区和下分区。

增值固件应存放在下分区。复位时通过复位向量将控制转到增值固件。一旦增值固件完成初始操作,程序将转到上分区中的预定位置。如果程序入口是公开的,运行在上分区中的软件就可以执行下分区中的代码,但不能读下分区中的内容。有两种方法向下分区中的程序代码传递参数:一种是通常使用的方法,即调用前将参数放在堆栈或寄存器中;另一种是将参数放在上分区中的指定位置。

SRL 地址由 FLASH 访问寄存器中的内容指定。16 位的 SRL 地址值按 0xNN00 计算,其中 NN 为 SRL 安全寄存器的内容。因此,SRL 可位于程序存储器空间中以 256 字节为界的任何位置。然而 512 字节的擦除扇区规模要求以 512 字节为界。未初始化过的 SRL 安全字节的内容是 0x00,因此所设置的 SRL 地址为 0x0000,在这种缺省情况下允许读取全部程序存储器空间。

图 10.2 PSCTL: 程序存储读写控制

| R/W  | R/W  | 复位值            |
|-----|-----|-----|-----|-----|-----|------|------|----------------|
| -   | -   | -   | -   | -   | -   | PSEE | PSWE | 00000000       |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1   | 位0   | SFR地址:<br>0x8F |

位 7-2: 未使用。读 = 000000b,写 = 忽略。

位 1: PSEE: 程序存储擦除允许。

将该位置 1 将允许擦除 FLASH 存储器中的一个页(前提是 PSWE 位也被置 1)。 在将该位置 1 后,用 MOVX 指令进行一次写操作将擦除包含 MOVX 指令寻址 地址的那个 FLASH 页。用于写操作的数据可以是任意值。

- 0: 禁止擦除 FLASH 存储器
- 1: 允许擦除 FLASH 存储器
- 位 0: PSWE: 程序存储写允许。

将该位置 1 后允许用 MOVX 指令向 FLASH 存储器写一个字节。在写数据之前必须先进行擦除。

- 0: 禁止写 FLASH 存储器
- 1: 允许写 FLASH 存储器

#### 图 10.3 FLSCL: FLASH 存储器定时预分频

| R/W  | R/W  | R/W | R/W | R/W | R/W  | R/W | R/W | 复位值            |
|------|------|-----|-----|-----|------|-----|-----|----------------|
| FOSE | FRAE | -   | -   |     | FLAS | SCL |     | 10001111       |
| 位7   | 位6   | 位5  | 位4  | 位3  | 位2   | 位1  | 位0  | SFR地址:<br>0xB6 |

位 7: FOSE: FLASH 单稳态定时器使能。

0: 禁止 FLASH 单稳态定时器

1: 使能 FLASH 单稳态定时器

位 6: FRAE: FLASH 一直读使能。

0: 在单稳态定时器间隔读一次 FLASH。

1: FLASH 总是处于读方式。

位 5-4: 未用。读=00b, 写=忽略。

位 3-0: FLASCL: FLASH 存储器定时预分频位

这些位指定(对于给定的系统时钟)产生正确的 FLASH 写/擦除操作时间所需要的预分频值。如果预分频值被设为 1111b,则 FLASH 写/擦除操作被禁止。

0000: 系统时钟 <50kHz

0001: 50kHz ≤ 系统时钟 < 100kHz

0010: 100kHz ≤ 系统时钟 < 200kHz

0011: 200kHz≤ 系统时钟 < 400kHz

0100: 400kHz ≤ 系统时钟 < 800kHz

0101: 800kHz≤ 系统时钟 < 1.6MHz

0110: 1.6MHz≤ 系统时钟 < 3.2MHz

0111: 3.2MHz≤ 系统时钟 < 6.4MHz

1000: 6.4MHz≤ 系统时钟 < 12.8MHz

1001: 12.8MHz ≤ 系统时钟 < 25.6MHz

1010: 25.6MHz≤ 系统时钟 < 51.2MHz\*

1011, 1100, 1101, 1110: 保留值。

1111: FLASH 写/擦除被禁止

预分频值是满足下式的最小值:

FLASCL > log<sub>2</sub>(系统时钟/50kHz)

\*用于测试目的。C8051F000 系列不能保证超过 25MHz 时的操作。

#### 图 10.4 FLACL: FLASH 访问限制

| R/W | 复位值      |
|-----|-----|-----|-----|-----|-----|-----|-----|----------|
|     |     |     |     |     |     |     |     | 00000000 |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:   |
|     |     |     |     |     |     |     |     | 0xB7     |

位 7-0: FLACL: FLASH 访问限制。

该寄存器保持 16 位程序存储器读 / 写 / 擦除限制地址的高字节。完整的 16 位 访问限制地址按 0xNN00 计算,其中 NN 为 FLACL 的内容。向该地址写将设置 FLASH 访问限制地址。在任何一次复位后只能向该寄存器写入一次。在下一次复位之前任何后续的写操作都将被忽略。

# 11. 片内 XRAM (C8051F206/226/236)

C8051F206/226/236 内部有位于外部数据存储器空间的 1024 字节 RAM。可以用外部传送指令(MOVX)和数据指针(DPTR)访问这些地址单元,或者用 MOVX 间接寻址方式。如果 MOVX 指令使用一个 8 位地址操作数(例如 @R1),则 16 位地址的高字节由外部存储器接口控制寄存器(EMI0CN,如图 11.1 所示)提供。使用 8 位寻址方式将访问 4 个 256 字节页之一,通过设置 EMI0CN 寄存器中的 PGSEL 位选择寻址页。

# 注: MOVX 指令还用于写 FLASH 存储器,详见第 10 章。缺省情况下, MOVX 指令访问 XRAM。

对于任何寻址方式,16 位外部数据存储器地址的高 6 位是被"忽略"的。因此这个 1024 字节的 RAM 以取模的方式映射到整个 64k 的外部数据存储器地址范围。例如,位于地址 0x0000的 XRAM 字节也位于 0x0400、0x0800、0x0C00、0x1000等地址。在进行线性存储器填充时这是一个很有用的特性,因为在达到 RAM 块的边界时不必对地址指针复位。

图 11.1 EMI0CN: 外部存储器接口控制

| R/W    | R/W    | 复位值      |
|-----|-----|-----|-----|-----|-----|--------|--------|----------|
| -   | -   | -   | -   | -   | -   | PGSEL1 | PGSEL0 | 00000000 |
| 位7  | 位6  | 位.5 | 位4  | 位3  | 位2  | 位1     | 位0     | SFR地址:   |
|     |     |     |     |     |     |        |        | 0xAF     |

位 7-2: 未用一读为 000000b

位 2-0: PGSEL[1-0]: XRAM 页选择位

当使用 8 位的 MOVX 命令时, XRAM 页选择位提供 16 位外部数据存储器地址的高字节,实际上是选择一个 256 字节的 RAM 页。高 6 位被忽略,使得 1k 的存储块以取模的形式重复映射到 64k 的外部数据存储器地址空间。

00: 0x000 - 0x0FF 01: 0x100 - 0x1FF 10: 0x200 - 0x2FF 11: 0x300 - 0x3FF

# 12. 复位源

MCU 的复位电路允许很容易地将控制器置于一个预定的缺省状态。在进入复位状态时,CIP-51 停止程序执行,将外部端口引脚置于一个已知状态,将 SFR 初始化为缺省值,禁止中断和定时器。在退出复位状态时,程序计数器被复位,程序从地址 0x0000 开始执行。

所有的 SFR 在复位后都被初始化为预定值。SFR 中各位的复位值在 SFR 的详细说明中定义。在复位期间内部数据存储器的内容不发生改变,复位前存储的数据保持不变。但由于堆栈指针 SFR 被复位,堆栈实际上已丢失,尽管堆栈中的数据未发生变化。

I/O 端口锁存器的复位值为 0xFF,内部弱上拉有效,使外部 I/O 引脚处于高电平状态。外部 I/O 引脚并不立即进入高电平状态,而是在进入复位状态后的四个系统时钟之内。如果复位源是 VDD 监视器或是一个向 PORSF 的写 1 操作,则/RST 引脚被驱动为低电平,直到 VDD 复位结束。

在退出复位状态时,MCU 使用内部振荡器运行在 2MHz 作为默认的系统时钟。有关选择和配置系统时钟源的详细说明见第 13 章。看门狗定时器被使能,使用其最长的超时时间。有关使用看门狗定时器的详细信息见第 12.7 节。

有 6 个能使 MCU 进入复位状态的复位源: 上电/掉电(VDD 监视器)、外部/RST 引脚、软件命令、比较器 0、时钟丢失检测器及看门狗定时器。对每个复位源详述如下。



图 13.1 复位源框图

## 12.1 上电复位

CIP-51 内部有一个电源监视器,在上电期间该监视器使MCU保持在复位状态,直到VDD上升到超过V<sub>RST</sub>电平。(见图 12.2 的时序图,有关电源监视器电路的电气特性见表 12.1。)/RST引脚一直被置为低电平,直到 100 毫秒的VDD监视器超时时间结束,这 100 毫秒的等待时间是为了使VDD电源稳定。对于 48 脚封装的器件,通过将MONEN引脚拉为高电平来使能VDD监视器,通过将MONEN引脚拉为低电平来禁止VDD监视器。MONEN引脚不能浮空。对于 32 脚封装的器件,VDD监视器总是被使能,不能被禁止。

在退出复位状态时,PORSF 标志(RSTSRC.1)被硬件置为逻辑'1'。RSTSRC 寄存器中的其它复位标志是不确定的。PORSF 被任何其它复位源清 0。由于所有的复位都导致程序从同一个地址(0x0000)开始执行,软件可以通过读 PORSF 标志来确定是否为上电产生的复位。在一次上电复位后,内部数据存储器中的内容应被认为是不确定的。

## 12.2 软件强制复位

向 PORSF 位写 1 将强制产生一个上电复位,如 12.1 节所述。



图 12.2 VDD 监视器时序图

## 12.3 掉电复位

在VDD监视器被使能的情况下,发生掉电或因电源波动导致VDD降到 $V_{RST}$ 以下时,电源监视器将/RST引脚驱动为低电平并使CIP-51 回到复位状态(见图 12.2)。当VDD又回到高于 $V_{RST}$ 的电平时,CIP-51 将退出复位状态,其过程与上电复位时一样。注意,尽管内部数据存

储器的内容可能没有因掉电复位而发生改变,但无法确定VDD是否降到了数据保持所要求的 最低电平以下。如果PORSF标志被置位,则内部RAM的数据可能不再有效。

## 12.4 外部复位

外部/RST 引脚提供了使用外部电路强制 MCU 进入复位状态的手段。在/RST 引脚上加一个低电平有效信号将导致 MCU 进入复位状态。尽管在内部有弱上拉,但最好能提供一个外部上拉和/或对/RST 引脚去耦以防止强噪声引起复位。在低有效的/RST 信号撤出后,MCU 将保持在复位状态至少 12 个时钟周期。从外部复位状态退出后,PINRSF 标志(RSTSRC.0)被置'1'。/RST 引脚耐 5V 电压。

## 12.5 时钟丢失检测器复位

时钟丢失检测器实际上是由 MCU 系统时钟触发的单稳态电路。如果未收到系统时钟的时间大于 100 微秒,单稳态电路将超时并产生一个复位。在发生时钟丢失检测器复位后,MCDRSF标志(RSTSRC.2)将被置'1',表示本次复位源为 MSD;否则该位被清'0'。/RST 引脚的状态不受该复位的影响。把 OSCIN 寄存器(见图 13.2)中的 MSCLKE 位置'1'将使能时钟丢失检测器。

## 12.6 比较器 0 复位

向 CORSEF 标志(RSTSRC.5)写 '1' 可以将比较器 0 配置为复位源。应在写 CORSEF 之前用 CPTOCN.7 (见图 8.3) 使能比较器 0, 以防止通电瞬间在输出端产生抖动,从而产生不希望的复位。当被配置为复位源时,如果同相端输入电压(在 CP0+)小于反相端输入电压(在 CP0-),则 MCU 被置于复位状态。在发生比较器 0 复位之后,CORSEF 标志(RSTSRC.5)的读出值为 '1',表示本次复位源为比较器 0; 否则该位读出值为 '0'。/RST 引脚的状态不受该复位的影响。

## 12.7 看门狗定时器复位

MCU 内部有一个使用系统时钟的可编程看门狗定时器(WDT)。当看门狗定时器溢出时,WDT 将强制 CPU 进入复位状态。为了防止复位,必须在溢出发生前由应用软件重新触发WDT。如果系统出现了软件/硬件错误,使应用软件不能重新触发WDT,则WDT将溢出并产生复位,这可以防止系统失控。

在从任何一种复位退出时,WDT被自动使能并使用缺省的最大时间间隔。系统软件可以根据需要禁止WDT或将其锁定为运行状态以防止意外产生的禁止命令。WDT一旦被锁定,在下一次系统复位之前将不能被禁止。/RST引脚的状态不受该复位的影响。

### 12.7.1 看门狗的使用

WDT 是一个 21 位的使用系统时钟的定时器。该定时器检测对其控制寄存器的两次特定写操作的时间间隔。如果这个时间间隔超过了编程的极限值,将产生一个 WDT 复位。可以根据需要用软件使能和禁止 WDT,或根据要求将其设置为永久性使能状态。看门狗功能可以通过看门狗定时器控制寄存器(WDTCN)控制,见图 12.3。

#### 使能/复位 WDT

向 WDTCN 寄存器写入 0xA5 将使能并复位看门狗定时器。用户的应用软件应周期性地向 WDTCN 写入 0xA5,以防止看门狗定时器溢出。每次系统复位都将使能并启动 WDT。

#### 禁止 WDT

向 WDTCN 寄存器写入 0xDE 后再写入 0xAD 将禁止 WDT。下面的代码段说明禁止 WDT 的过程。

CLR EA ;禁止所有中断

MOV WDTCN, #0DEh ;禁止软件看门狗定时器

MOV WDTCN, #0ADh ;

SETB EA ; 重新允许中断

写 0xDE 和写 0xAD 必须发生在 4 个时钟周期之内,否则禁止操作将被忽略。在这个过程期间应禁止中断,以避免两次写操作之间有延时。

#### 锁定 WDT

向 WDTCN 写入 0xFF 将使禁止功能无效。一旦锁定,在下一次复位之前禁止操作将被忽略。写 0xFF 并不能使能或复位看门狗定时器。如果应用程序想一直使用看门狗,则应在初始化代码中向 WDTCN 写入 0xFF。

## 设置 WDT 定时间隔

WDTCN.[2:0]控制看门狗超时间隔。超时间隔由下式给出:

4<sup>3+WDTCN[2:0]</sup> x T<sub>SYSCLK</sub>, (其中, T<sub>SYSCLK</sub>为系统时钟周期)

对于 2MHz 的系统时钟,超时间隔的范围是 0.032ms 到 524ms。在设置这个超时间隔时,WDTCN.7 必须为 0。读WDTCN 将返回编程的超时间隔。在系统复位后,WDTCN.[2:0]为 111b。

#### 图 12.3 WDTCN: 看门狗定时器控制寄存器

| R/W | 复位值            |
|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
|     |     |     |     |     |     |     |     | xxxxx111       |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0xFF |

位 7-0: WDT 控制

写入 0xA5 将使能并重装载 WDT。

写入 0xDE 后四个系统周期内写入 0xAD,将禁止 WDT。

写入 0xFF 锁定禁止功能。

位 4: 看门狗状态位(读)

读 WDTCN.[4]得到看门狗定时器的状态。

0: WDT 处于不活动状态。

1: WDT 处于活动状态。

位 2-0: 看门狗超时间隔位

位 WDTCN.[2:0]设置看门狗超时间隔位。在写这些位时,WDTCN.7 必须被置为 0。

#### 图 12.4 RSTSRC: 复位源寄存器

|       | R     | R/W    | R/W    | R      | R      | R/W   | R      | 复位值            |
|-------|-------|--------|--------|--------|--------|-------|--------|----------------|
| -     | -     | C0RSEF | SWRSEF | WDTRSF | MCDRSF | PORSF | PINRSF | xxxxxxxx       |
| 位7    | 位6    | 位5     | 位4     | 位3     | 位2     | 位1    | 位0     | SFR地址:<br>0xEF |
| (注: 7 | 下要对该寄 | 存器进行i  | 卖/修改/写 | 操作)    |        |       |        |                |

保留 位 7:

位 6: 未用。只读,读出值为0。

CORSEF: 比较器 0 复位使能和标志 位 5:

写

0:比较器 0 不是复位源。

1: 比较器 0 是复位源(低电平有效)。

注:如果比较器 0 未被使能为复位源,则 CORSEF 的读出值无定义。

0: 最后一次复位不是来自比较器 0。

1: 最后一次复位来自比较器 0。

SWRSF: 软件强制复位和标志 位 4:

0: 无作用

1: 强制产生一个内部复位。/RST 引脚不受影响。

0: 最后一次复位不是来自写 SWRSF 位。

1: 最后一次复位来自写 SWRSF 位。

WDTRSF: 看门狗定时器复位标志(只读) 位 3:

0: 最后一次复位不是来自 WDT 超时。

1: 最后一次复位来自 WDT 超时。

位 2: MCDRSF: 时钟丢失检测器标志(只读)

0: 最后一次复位不是来自时钟丢失检测器超时。

1: 最后一次复位来自时钟丢失检测器超时。

PORSF: 强制上电复位和标志 位 1:

写

0: 无作用

1: 强制产生一个上电复位。/RST 引脚被驱动为低电平。

0: 最后一次复位不是来自 POR。

1: 最后一次复位来自 POR。

PINRSF: HW 引脚复位标志(只读) 位 0:

0: 最后一次复位不是来自 / RST 引脚。

1: 最后一次复位来自 / RST 引脚。

## 表 12.1. 复位源电气特性

-40℃到+85℃(除非另有说明)

| 参 数                     | 条 件                                  | 最小值         | 典型值  | 最大值         | 单 位 |
|-------------------------|--------------------------------------|-------------|------|-------------|-----|
| /RST 输出低电平              | I <sub>OL</sub> =8.5mA, VDD=2.7~3.6V |             |      | 0.6         | V   |
| /RST 输入高电平              |                                      | 0.8x<br>VDD |      |             | V   |
| /RST 输入低电平              |                                      |             |      | 0.2x<br>VDD | V   |
| /RST 输入漏电流              | /RST=0.0V                            |             |      | 50          | μA  |
| /RST 输出有效 VDD           |                                      | 1.0         |      |             | V   |
| 复位门限(V <sub>RST</sub> ) |                                      | 2.40        | 2.55 | 2.70        | V   |
| 复位延时                    | 从 VDD 超过复位门限到/RST<br>的上升沿            | 80          | 100  | 120         | ms  |
| 时钟丢失检测器超时               | 从最后一个系统时钟到产生复<br>位                   | 100         | 220  | 500         | μs  |

# 13. 振荡器

MCU 有一个内部振荡器和一个外部振荡器驱动电路,每个驱动电路都能产生系统时钟。 MCU 在复位后从内部振荡器启动。内部振荡器的启动是瞬间完成的。内部振荡器可以被使能/禁止,其振荡频率可以用内部振荡器控制寄存器(OSCICN)改变,如图 13.2 所示。表 13.1 给出了内部振荡器的电气特性。

当/RST 引脚为低电平时,两个振荡器都被禁止。MCU 可以从内部振荡器或外部振荡器运行,可使用 OSCICN 寄存器中的 CLKSL 位在两个振荡器之间随意切换。外部振荡器需要一个外部谐振器、并行方式的晶体、电容或 RC 网络连接到 XTAL1/XTAL2 引脚(见图 13.1)。必须在 OSCXCN 寄存器中为这些振荡源中的某一个配置振荡器电路。一个外部 CMOS 时钟也可以通过驱动 XTAL1 引脚提供系统时钟。XTAL1 和 XTAL2 引脚的耐压值是 3.6V(不是 5V)。



图 13.1 振荡器框图

#### 图 13.2 OSCICN: 内部振荡器控制寄存器

| R/W    | R/W | R/W | R     | R/W   | R/W    | R/W   | R/W   | 复位值      |
|--------|-----|-----|-------|-------|--------|-------|-------|----------|
| MSCLKE | -   | -   | IFRDY | CLKSL | IOSCEN | IFCN1 | IFCN0 | 00000100 |
| 位7     | 位6  | 位5  | 位4    | 位3    | 位2     | 位1    | 位0    | SFR地址:   |
|        |     |     |       |       |        |       |       | 0xB2     |

位 7: MSCLKE: 时钟丢失使能位

0: 禁止时钟丢失检测器。

1: 使能时钟丢失检测器; 检测到时钟丢失将触发复位。

位 6-5: 未用。读=00b,写=忽略。

位 4: IFRDY: 内部振荡器频率准备好标志

0: 内部振荡器频率不是按 IFCN 位指定的速度运行。 1: 内部振荡器频率按照 IFCN 位指定的速度运行。

位 3: CLKSL: 系统时钟源选择位

0: 选择内部时钟源作为系统时钟。

1: 选择外部时钟源作为系统时钟。

位 2: IOSCEN: 内部振荡器使能位

0: 内部振荡器禁止。

1: 内部振荡器使能。

位 1-0: IFCN1-0: 内部振荡器频率控制位

00: 内部振荡器典型频率为 2MHz。

01: 内部振荡器典型频率为 4MHz。

10: 内部振荡器典型频率为 8MHz。

11: 内部振荡器典型频率为 16MHz。

#### 表 13.1 内部振荡器电气特性

-40℃to+85℃ (除非另有说明)。

| 参 数          | 条件              | 最小值 | 典型值 | 最大值 | 单位    |
|--------------|-----------------|-----|-----|-----|-------|
| 内部振荡器频率      | OSCICN.[1:0]=00 | 1.6 | 2   | 2.4 | MHz   |
|              | OSCICN.[1:0]=01 | 3.2 | 4   | 4.8 |       |
|              | OSCICN.[1:0]=10 | 6.4 | 8   | 9.6 |       |
|              | OSCICN.[1:0]=11 | 12  | 16  | 18  |       |
| 内部振荡器电流消耗    | OSCICN.2=1      |     | 200 |     | μA    |
| 内部振荡器温度稳定性   |                 |     | 4   |     | ppm/℃ |
| 内部振荡器电源(VDD) |                 |     | 6.4 |     | %/V   |
| 稳定性          |                 |     |     |     |       |

#### 图 13.3 OSCXCN: 外部振荡器控制寄存器

| R      | R/W     | R/W     | R/W     | R/W | R/W   | R/W   | R/W   | 复位值      |
|--------|---------|---------|---------|-----|-------|-------|-------|----------|
| XTLVLD | XOSCMD2 | XOSCMD1 | XOSCMD0 | -   | XFCN2 | XFCN1 | XFCN0 | 00110000 |
| 位7     | 位6      | 位5      | 位4      | 位3  | 位2    | 位1    | 位0    | SFR地址:   |
|        |         |         |         |     |       |       |       | 0xB1     |

位 7: XTLVLD: 晶体振荡器有效标志

(只有当 XOSCMD=1xx 时有效)

0: 晶体振荡器未用或未稳定。

1: 晶体振荡器正在运行并且工作稳定(为了避免瞬态条件,应在使能晶体振荡器工作 1ms 后开始读)。

位 6-4: XOSCMD2-0: 外部振荡器方式位

00x: 关闭。XTAL1 引脚内部接地。

010: 系统时钟为来自 XTAL1 引脚的外部 CMOS 时钟。

011: 系统时钟为来自 XTAL1 引脚的外部 CMOS 时钟的二分频。

10x: RC/C 振荡器方式二分频。

110: 晶体振荡器方式。

111: 晶体振荡器方式二分频。

位 3: 保留。读=无定义,写=忽略。

位 2-0: XFCN2-0: 外部振荡器频率控制位。

000-111: 见下表

| XFCN | 晶体(XOSCMD=11x)                            | RC(XOSCMD=10x)          | C(XOSCMD=10x) |
|------|-------------------------------------------|-------------------------|---------------|
| 000  | $F \le 12.5 \text{kHz}$                   | $F \le 25kHz$           | K 因子= 0.44    |
| 001  | $12.5 \text{kHz} < f \le 30.3 \text{kHz}$ | $25kHz < f \le 50kHz$   | K 因子= 1.4     |
| 010  | 30.35kHz < f ≤93.8kHz                     | $50kHz < f \le 100kHz$  | K 因子= 4.4     |
| 011  | $93.8kHz < f \le 267kHz$                  | 100kHz < f ≤200kHz      | K 因子= 13      |
| 100  | 267kHz < f ≤722kHz                        | 200kHz < f ≤400kHz      | K 因子= 38      |
| 101  | 722kHz < f ≤2.23MHz                       | 400kHz < f≤800kHz       | K 因子= 100     |
| 110  | 2.23MHz < f≤6.74MHz                       | $800kHz < f \le 1.6MHz$ | K 因子= 420     |
| 111  | F > 6.74MHz                               | $1.6MHz < f \le 3.2MHz$ | K 因子= 1400    |

晶体方式(电路见图 13.1,选项 1; XOSCMD=11x)

选择 XFCN 值,以匹配晶体或陶瓷谐振器频率。

RC 方式(电路见图 13.1,选项 2; XOSCMD=10x)

选择振荡器频率范围:

f=1.23(10³)/(R\*C), 其中:

f=以 MHz 为单位的振荡器频率

C=以pF 为单位的电容值

R=以 k Ω 为单位的上拉电阻值

C 方式(电路见图 13.1,选项 3; XOSCMD=10x)

选择振荡器频率由下式决定:

f=KF/(C\*VDD), 其中:

f=以 MHz 为单位的振荡器频率

C=XTAL1、XTAL2 引脚上的电容值,以 pF 为单位

VDD=供给 MCU 的电源电压值,以伏特为单位

## 13.1 外部晶体举例

如果使用晶体或陶瓷谐振器产生 MCU 的时钟,则电路为图 13.1 中的选项 1。对于一个 ECS-110.5-20-4 的晶体,其谐振频率为 11.0592MHz,固有电容为 7.0 pF,ESR 为  $60\Omega$ 。每个补偿电容应为 33pF,PWB 寄生电容约为 2pF。从图 13.3 的表中的晶体列查出合适的外部振荡器频率控制值(XFCN)应为 111b。

当外部晶体振荡器运行并稳定后,晶体振荡器有效标志(寄存器 OSCXCN 中的 XTLVLD)被硬件置'1'。XTLVLD 检测电路需要在使能振荡器和检测 XTLVLD 位之间至少有 1 ms 的建立时间。在外部振荡器稳定之前就切换到外部振荡器可能导致不可预见的后果。建议的步骤如下:

- 1. 使能外部振荡器
- 2. 等待 1ms
- 3. 查询 XTLVLD '0'→'1'
- 4. 切换到外部振荡器

在外部振荡器稳定之前就切换到外部振荡器可能导致不可预料的后果。

注: 晶体振荡器电路对 PCB 布局非常敏感。应将晶体尽可能地靠近器件的 XTAL 引脚,布线应尽可能地短并用地平面屏蔽,防止其它引线引入噪声或干扰。

## 13.2 外部 RC 举例

如使用 RC 网络产生 MCU 的时钟,则电路为图 13.1 中的选项 2。电容不能大于 100pF,但由于 PWB 寄生电容的影响,使用很小的电容将增加频率偏差。为了确定 OSCXCN 寄存器中所需要的外部振荡器频率控制值(XFCN),首先选择能产生所要求的振荡频率的 RC 网络值。如果所希望的频率是 100kHz,选 R=246k Ω,C=50pF:

 $f= 1.23(10^3)/RC = 1.23(10^3)/[246*50] = 0.1MHz = 100kHz$ 

 $XFCN \ge log_2(f/25kHz)$ 

 $XFCN \ge \log_2(100kHz/25kHz) = \log_2(4)$ 

XFCN ≥ 2, 或代码 010

## 13.3 外部电容举例

如使用外部电容产生 MCU 的时钟,则电路为图 13.1 中的选项 3。电容不能大于 100pF,但由于 PWB 寄生电容的影响,使用很小的电容将增加频率偏差。为了确定 OSCXCN 寄存器中所需要的外部振荡器频率控制值(XFCN),选择要用的电容并利用下面的方程计算振荡频率。假设 VDD = 3.0V,C=50pF:

f = KF / (C \* VDD) = KF / (50\*3)

f = KF / 150

如果所需要的频率大约为 90kHz, 从图 13.3 的表中选择 K 因子, 得到 KF=13:

f = 13 / 150 = 0.087 MHz,或 87 kHz。

因此,本例中要用的 XFCN 值为 011。

## 14. 端口输入/输出

C8051F221/231 有 3 个 I/O 端口:端口 0、端口 1 和端口 2。C8051F206、C8051F220/6 和 C8051F230/6 有 4 个 I/O 端口:端口 0、端口 1、端口 2 和端口 3。可以通过配置端口的多路选择器(MUX)将这些端口分配给 MCU 内部的数字资源。每个外部端口引脚都可以作为模拟输入。

## 14.1 端口 I/O 初始化

为了选择系统设计所需要的数字功能,必须将寄存器 PRT0MX、PRT1MX 和 PRT2MX 装入合适的值。I/O 引脚输出驱动器的特性由端口配置寄存器 PRT0CF、PRT1CF、PRT2CF 和 PRT3CF 来定义。每个端口的输出驱动器都可以被配置为漏极开路或推挽方式,由 PRTnMX 寄存器所选择的数字资源所对应的端口的输出驱动器也需要配置。

任何一个或所有引脚都可以被配置为数字 I/O 或模拟输入,缺省方式是数字 I/O。特殊功能寄存器 P0MODE、P1MODE、P2MODE 和 P3MODE 用于将端口引脚配置为数字或模拟方式。

最后一步是用相应的设置寄存器对所选择的每个资源进行初始化。在对各种数字资源介绍的章节中有对初始化过程的详细说明。

注意:对于那些被配置用于定时器 0、定时器 1 和定时器 2 的引脚,其输入方式必须手动设置。

- 1). 必须对所有引脚的输出方式进行配置,不管端口引脚是标准的通用 I/O 或是受某个数字外设的控制。
- 2). 对于所有作为定时器输入的引脚(P0.4/T0、P0.5/T1、P0.6/T2 和 P0.7/T2EX),其输出方式必须是"漏极开路"(这也是复位状态),并且必须向相应的端口引脚写'1'以防止因端口引脚冲突而造成过流。以配置定时器 0 为例,首先将 PRT0MX 的 T0E(定时器 0 使能位)设置为'1',以将定时器 0 连到端口引脚 P0.4。然后将 P0.4/T0 配置为漏极开路方式(这是 PRT0CF 的缺省设置),向 P0.4 写'1'将其输出设置为高阻态以便用作数字外设的输入(复位后端口引脚的缺省值也是逻辑高状态)。最后,为了将 P0.4 用作数字输入方式,应保证 P0MODE.4 为逻辑'1'(复位后所有引脚都缺省为数字输入方式)。

PRTnMX 寄存器 PnMODE 寄存器 外部引脚 T0,T1,T2 定 时 器 P0.0/TX P0.0/TX P0.1/RX P0.2/INT0 P0.3/INT1 P0.4/T0 P0.5/T1 P0.6/T2 P0.7/T2EX 端口 UART 0 端口0 MUX I/O单元 外部INTO 和INT1 P1.0/CP0+ P1.1/CP0-P1.2/CP0 P1.3/CP1+ P1.4/CP1-P1.5/CP1 P1.6/SYSCK P1.7 比较器0和1 端口 SYSCLK MUX I/O单元 任何端口引脚都可 通过软件配置为 ADC的模拟输入 P2.0/SCK P2.1/MISO P2.2/MOSI P2.3/NSS P2.4 P2.5 P2.6 P2.7 端口 SPI 2 端口2 I/O单元 MUX P3.0 P3.1 P3.2 P3.3 P3.4 P3.5 P3.6 P3.7 **ADC** 

图 14.1 端口 I/O 功能框图

图 14.2 端口 I/O 单元框图



#### 图 14.3 PRT0MX: 端口 I/O MUX 寄存器 0

| R/W          | R/W                  | R/W                                        | R/W            | R/W   | R/W   | R  | R/W    | 复位值      |
|--------------|----------------------|--------------------------------------------|----------------|-------|-------|----|--------|----------|
| T2EXE        | T2E                  | T1E                                        | T0E            | INT1E | INT0E | -  | UARTEN | 00000000 |
| 位7           | 位6                   | 位5                                         | 位4             | 位3    | 位2    | 位1 | 位0     | SFR地址:   |
| 位 7:         |                      | T2EX 使能<br>不连到端                            | · · · ·        |       |       |    |        | 0xE1     |
| 位 6:         | T2E: T2<br>0: T2不    | [接到端口<br>使能位<br>连到端口 <sup>[]</sup><br>到端口引 | 別脚。            | 0     |       |    |        |          |
| 位 5:         | T1E: T1<br>0: T1不    |                                            | 引脚。            |       |       |    |        |          |
| 位 4:         | T0E: T0<br>0: T0不    |                                            | 別脚。            |       |       |    |        |          |
| 位 3:         | 0: /INT1             | /INT1 使能<br>不连到端<br>接到端口                   | 口引脚。           | o     |       |    |        |          |
| 位 2:         | INT0E: /<br>0: /INT0 | /INT0 使能<br>不连到端<br>接到端口                   | 2位<br>口引脚。     |       |       |    |        |          |
| 位 1:<br>位 0: | 未用。读<br>UARTEN       | : = 0,写<br>[: UART]<br>[ I/O 不连            | = 忽略。<br>/O 使能 |       |       |    |        |          |

## 图 14.4 PRT1MX: 端口 I/O MUX 寄存器 1

1: TX、RX 分别接到端口引脚 P0.0 和 P0.1。

| R      | R/W            | R                                                                    | R                  | R  | R                  | R/W          | R/W          | 复位值                        |  |  |
|--------|----------------|----------------------------------------------------------------------|--------------------|----|--------------------|--------------|--------------|----------------------------|--|--|
| <br>位7 | SYSCKE  <br>位6 | <del>-</del><br>位5                                                   | <del>-</del><br>位4 | 位3 | <del>-</del><br>位2 | CP1OEN<br>位1 | CP0OEN<br>位0 | 00000000<br>SFR地址:<br>0xE2 |  |  |
| 位 7:   | 未用。读           | = 0 °                                                                |                    |    |                    |              |              |                            |  |  |
| 位 6:   | 0: SYSC        | SYSCKE: SYSCLK 输出使能位<br>0: SYSCLK 不连到端口引脚。<br>1: SYSCLK 接到端口引脚 P1.6。 |                    |    |                    |              |              |                            |  |  |
| 位 5-2: | 未用。读           | 未用。读 = 0000b, 写 = 忽略。                                                |                    |    |                    |              |              |                            |  |  |
| 位 1:   | 0: CP1 7       | CP1OEN: 比较器 1 输出使能位<br>0: CP1 不连到端口引脚。<br>1: CP1 接到端口引脚 P1.5。        |                    |    |                    |              |              |                            |  |  |
| 位 0:   | 0: CP0 7       | : 比较器 (<br>下连到端口<br>接到端口引                                            |                    | 色位 |                    |              |              |                            |  |  |

#### 图 14.5 PRT2MX: 端口 I/O MUX 寄存器 2

| R/W            | R/W       | R/W      | R/W         | R/W          | R       | R       | R/W       | 复位值      |
|----------------|-----------|----------|-------------|--------------|---------|---------|-----------|----------|
| GWPUD          | P3WPUD    | P2WPUD   | P1WPUD      | P0WPUD       | -       | -       | SPI00EN   | 00000000 |
| 位7             | 位6        | 位5       | 位4          | 位3           | 位2      | 位1      | 位0        | SFR地址:   |
|                |           |          |             |              |         |         |           | 0xE3     |
| 位 7:           | GWPUD     | . 端口 I/( | ) 弱上拉总      | i 埜 正 位      |         |         |           |          |
| <u> -/-</u> /• |           |          |             | 177. LT.     |         |         |           |          |
|                |           |          | 的弱上拉。       | (D) = = 40.1 | N N     | - \     |           |          |
|                |           |          |             | (位 6-3 的壮    | 大态被忽略   | 子)。     |           |          |
| 位 6:           | P3WPUL    | ): 端口3   | 弱上拉禁        | 止位           |         |         |           |          |
|                | 0: 使能     | 端口3的绿    | <b> </b>    |              |         |         |           |          |
|                | 1: 禁止     | 端口3的绿    | <b></b>     |              |         |         |           |          |
| 位 5:           | P2WPUE    | ): 端口2   | 弱上拉禁        | 止位           |         |         |           |          |
|                | 0: 使能     | 端口2的绿    | <b></b>     |              |         |         |           |          |
|                | 1: 禁止     | 端口2的绿    | <b></b>     |              |         |         |           |          |
| 位 4:           | P1WPUE    | ): 端口1   | 弱上拉禁        | 止位           |         |         |           |          |
|                | 0: 使能     | 端口1的绿    | <b></b>     |              |         |         |           |          |
|                | 1:禁止      | 端口1的绿    | <b></b>     |              |         |         |           |          |
| 位 3:           | POWPUL    | ): 端口0   | 弱上拉禁        | 止位           |         |         |           |          |
| <i></i>        |           | 端口 0 的绿  |             |              |         |         |           |          |
|                |           | 端口0的     |             |              |         |         |           |          |
| 位 2-1:         |           |          | 7<br>写 = 忽略 | 2            |         |         |           |          |
| •              |           |          | -           |              |         |         |           |          |
| 位 0:           |           |          | 线 I/O 使能    | =            |         |         |           |          |
|                | 0: SPI I/ | O 小连到    | 端口引脚。       |              |         |         |           |          |
|                | 1: SCK    | MISO     | MOSI、N      | SS 分别接到      | 到引脚 P2. | 0、P2.1、 | P2.2 和 P2 | 2.3。     |
|                |           |          |             |              |         |         |           |          |

## 14.2 通用端口 I/O

每个 I/O 端口都可以通过对应的特殊功能寄存器(SFR)访问,这些 SFR 既可以按字节寻址又可以按位寻址。当写一个端口时,写到 SFR 的数据被锁存,以保持引脚的输出数据值不变。当进行读操作时,如果引脚被配置为数字输入方式,则返回值为端口输入引脚的逻辑电平,而与 PRTnMX 的设置无关(即使所读引脚被端口 MUX 分配给另一个信号,端口寄存器总是读它对应的端口 I/O 引脚)。例外的情况是执行读-修改-写指令。对一个端口 SFR 操作的读-修改-写指令如下:ANL、ORL、XRL、JBC、CPL、INC、DEC、DJNZ 和 MOV、CLR 或SETB(当目的地址是一个端口 SFR 中的一个位地址时)。这些指令读取端口寄存器(而不是引脚)的值,对其修改,再写回到端口寄存器。

图 14.6 PO: 端口 0 寄存器

| R/W  | 复位值      |
|------|------|------|------|------|------|------|------|----------|
| P0.7 | P0.6 | P0.5 | P0.4 | P0.3 | P0.2 | P0.1 | P0.0 | 11111111 |
| 位7   | 位6   | 位5   | 位4   | 位3   | 位2   | 位1   | 位0   | SFR地址:   |

#### 位 7-0: P0.[7:0]

(写 一 输出出现在 I/O 引脚,根据 PRT0MX、PRT1MX 和 PRT2MX 寄存器的设置)

- 0: 逻辑低电平输出。
- 1: 逻辑高电平输出。(若对应的 PRT0CF.n 位 = 0, 则为高阻状态) (读 — 与 PRT0MX、PRT1MX 和 PRT2MX 寄存器的设置无关)
- 0: P0.n 为逻辑低电平。
- 1: P0.n 为逻辑高电平。

#### 图 14.7 PRT0CF: 端口 0 配置寄存器



位 7-0: PRT0CF.[7:0]: P0.7-P0.0 的输出配置位(分别对应)

- 0:对应的 P0.n 输出方式为漏极开路。
- 1: 对应的 P0.n 输出方式为推挽方式。

#### 图 14.8 POMODE: 端口 0 数字/模拟输入方式寄存器

| R/W | 复位值            |
|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
|     |     |     |     |     |     |     |     | 11111111       |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0xF1 |

位 7-0: 端口 0 数字/模拟输入方式

0:对应的端口 0 引脚数字输入被禁止。(用作 ADC 模拟输入)

1:对应的端口0引脚数字输入被使能。

#### 图 14.9 P1: 端口 1 寄存器

| R/W    | 复位值      |
|------|------|------|------|------|------|------|--------|----------|
| P1.7 | P1.6 | P1.5 | P1.4 | P1.3 | P1.2 | P1.1 | P1.0   | 11111111 |
| 位7   | 位6   | 位5   | 位4   | 位3   | 位2   | 位1   | 位0     | SFR地址:   |
|      |      |      |      |      |      |      | (可位寻址) | 0x90     |

位 7-0: P1.[7:0]

(写 - 输出出现在 I/O 引脚,根据 PRT0MX、PRT1MX 和 PRT2MX 寄存器的设置)

0: 逻辑低电平输出。

1: 逻辑高电平输出。(若对应的 PRT1CF.n 位 = 0, 则为高阻状态) (读 - 与 PRT0MX、PRT1MX 和 PRT2MX 寄存器的设置无关)

0: P1.n 为逻辑低电平。 1: P1.n 为逻辑高电平。

#### 图 14.10 PRT1CF: 端口 1 配置寄存器

| R/W | 复位值            |
|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
|     |     |     |     |     |     |     |     | 00000000       |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0xA5 |

位 7-0: PRT1CF.[7:0]: P1.7-P1.0 的输出配置位(分别对应)

0: 对应的 P1.n 输出方式为漏极开路。

1:对应的 P1.n 输出方式为推挽方式。

#### 图 14.11 P1MODE: 端口 1 数字/模拟输入方式寄存器

| R/W | _ 复位值          |
|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
|     |     |     |     |     |     |     |     | 11111111       |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0xF2 |

位 7-0: 端口 1 数字/模拟输入方式

0:对应的端口1引脚数字输入被禁止。(用作 ADC 或比较器的模拟输入)

1: 对应的端口1引脚数字输入被使能。

## 图 14.12 P2: 端口 2 寄存器

| R/W    | 复位值      |
|------|------|------|------|------|------|------|--------|----------|
| P2.7 | P2.6 | P2.5 | P2.4 | P2.3 | P2.2 | P2.1 | P2.0   | 11111111 |
| 位7   | 位6   | 位5   | 位4   | 位3   | 位2   | 位1   | 位0     | SFR地址:   |
|      |      |      |      |      |      |      | (可位寻址) | 0xA0     |

位 7-0: P2.[7:0]

(写 — 输出出现在 I/O 引脚,根据 PRT0MX、PRT1MX 和 PRT2MX 寄存器的设置)

0: 逻辑低电平输出。

1: 逻辑高电平输出。(若对应的 PRT2CF.n 位 = 0,则为高阻状态) (读 — 与 PRT0MX、PRT1MX 和 PRT2MX 寄存器的设置无关)

0: P2.n 为逻辑低电平。

1: P2.n 为逻辑高电平。

### 图 14.13 PRT2CF: 端口 2 配置寄存器

| R/W | 复位值            |
|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
|     |     |     |     |     |     |     |     | 00000000       |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0xA6 |

位 7-0: PRT2CF.[7:0]: P2.7-P2.0 的输出配置位(分别对应)

0: 对应的 P2.n 输出方式为漏极开路。

1: 对应的 P2.n 输出方式为推挽方式。

#### 图 14.14 P2MODE: 端口 2 数字/模拟输入方式寄存器

| R/W | 复位值            |
|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
|     |     |     |     |     |     |     |     | 11111111       |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0xF3 |

位 7-0: 端口 2 数字/模拟输入方式

0: 对应的端口 2 引脚数字输入被禁止。(用作 ADC 的模拟输入)

1:对应的端口2引脚数字输入被使能。

#### 图 14.15 P3:端口3寄存器\*

| D/III | D /III | D/III | D/III | D/III | D/III | D/III | D/III  | 有比比      |
|-------|--------|-------|-------|-------|-------|-------|--------|----------|
| R/W   | R/W    | R/W   | R/W   | R/W   | R/W   | R/W   | R/W    | 复位值      |
| P3.7  | P3.6   | P3.5  | P3.4  | P3.3  | P3.2  | P3.1  | P3.0   | 11111111 |
| 位7    | 位6     | 位5    | 位4    | 位3    | 位2    | 位1    | 位0     | SFR地址:   |
|       |        |       |       |       |       |       | (可位寻址) | 0xB0     |

位 7-0: P3.[7:0]

(写) 0: 逻辑低电平输出。

1: 逻辑高电平输出(若对应的 PRT3CF.n 位 = 0,则为高阻状态)。

(读) 0: P3.n 为逻辑低电平。

1: P3.n 为逻辑高电平。

## 图 14.16 PRT3CF: 端口 3 配置寄存器\*

| R/W | 复位值<br>00000000 |
|-----|-----|-----|-----|-----|-----|-----|-----|-----------------|
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0xA7  |

位 7-0: PRT3CF.[7:0]: P3.7-P3.0 的输出配置位(分别对应)

0:对应的 P3.n 输出方式为漏极开路。

1: 对应的 P3.n 输出方式为推挽方式。

## 图 14.17 P3MODE: 端口 3 数字/模拟输入方式寄存器\*

| R/V | V R/W | 复位值            |
|-----|-------|-----|-----|-----|-----|-----|-----|----------------|
|     |       |     |     |     |     |     |     | 11111111       |
| 位   | 7 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0xF4 |

位 7-0: 端口 3 数字/模拟输入方式

0:对应的端口3引脚数字输入被禁止。(用作 ADC 的模拟输入)

1:对应的端口3引脚数字输入被使能。

<sup>\*</sup>只在C8051F206、C8051F220/6 和C8051F230/6 中有这些寄存器

#### 表 14.1 端口 I/O 直流电气特性

VDD = 2.7V – 3.6V, -40℃到+85℃ (除非另有说明)。

| 参 数   | 条 件                               | 最小值              | 典型值     | 最大值              | 单 位 |
|-------|-----------------------------------|------------------|---------|------------------|-----|
| 输出高电压 | I <sub>OH</sub> =-10μA,端口I/O为推挽方式 | VDD-0.1          |         |                  |     |
|       | I <sub>OH</sub> =-3mA,端口I/O为推挽方式  | VDD-0.7          |         |                  | V   |
|       | I <sub>OH</sub> =-10mA,端口I/O为推挽方式 |                  | VDD-0.8 |                  |     |
| 输出低电压 | $I_{OL} = 10 \mu A$               |                  |         | 0.1              |     |
|       | $I_{OL} = 8.5 \text{mA}$          |                  |         | 0.6              | V   |
|       | $I_{OL} = 25 \text{mA}$           |                  | 1.0     |                  |     |
| 输入高电压 |                                   | $0.7 \times VDD$ |         |                  | V   |
| 输入低电压 |                                   |                  |         | $0.3 \times VDD$ | V   |
| 输入漏电流 | DGND < 端口引脚 < VDD,                |                  |         |                  | μΑ  |
|       | 引脚为高阻态                            |                  |         |                  |     |
|       | 弱上拉关闭                             |                  |         | ±1               |     |
|       | 弱上拉打开                             |                  | 30      |                  |     |
| 容性负载  |                                   |                  | 3       |                  | pF  |

# 15. 串行外设接口总线

串行外设接口(SPI)提供访问一个 4 线、全双工串行总线的能力。SPI 支持在同一总线上将多个从器件连接到一个主器件。一个独立的从选择信号(NSS)用于选择一个从器件并允许主器件和所选从器件之间进行数据传输。同一总线上可以有多个主器件。当两个或多个主器件试图同时进行数据传输时,系统提供了碰撞检测功能。SPI 可以工作在主方式或从方式。当 SPI 被配置为主器件时,最大数据传输率(位/秒)是系统时钟频率的二分之一。

当 SPI 被配置为从器件时,全双工操作时的最大数据传输率(位/秒)是系统时钟频率的十分之一,假设由主器件发出与系统时钟同步的 SCK、NSS 和串行输入数据。如果主器件发出的 SCK、NSS 和串行输入数据不同步,则最大数据传输率(位/秒)必须小于系统时钟频率的十分之一。在主器件只想发送数据到从器件而不需要接收从器件发出的数据(即半双工操作)这一特殊情况下,SPI 从器件接收数据时的最大数据传输率(位/秒)是系统时钟频率的四分之一。这是在假设由主器件发出与系统时钟同步的 SCK、NSS 和串行输入数据的情况下。



图 15.1 SPI 原理框图



图 15.2 典型 SPI 连接

## 15.1 信号说明

下面介绍 SPI 所使用的 4 个信号(MOSI、MISO、SCK、NSS)。

## 15.1.1 主输出、从输入

主出从入(MOSI)信号是主器件的输出和从器件的输入。用于从主器件到从器件的串行数据传输。数据传输时最高位在先。

## 15.1.2 主输入、从输出

主入从出(MISO)信号是从器件的输出和主器件的输入。用于从器件到主器件的串行数据传输。数据传输时最高位在先。当 SPI 从器件未被选中时,它将 MISO 引脚置于高阻状态。

#### 15.1.3 串行时钟

串行时钟(SCK)信号是主器件的输出和从器件的输入。用于同步主器件和从器件之间在 MOSI 和 MISO 线上的串行数据传输。

#### 15.1.4 从选择

从选择(NSS)信号是一个输入信号,主器件用它来选择处于从方式的 SPI 模块,在主方式时用于禁止 SPI 模块。当处于从方式时,它被拉为低电平以启动一次数据传输并在传输期间保持低电平。

## 15.2 操作

只有 SPI 主器件能启动数据传输。通过将主允许标志(MSTEN, SPI0CN.1)置 1 使 SPI 处于主方式。当处于主方式时,向 SPI 数据寄存器(SPI0DAT)写入一个字节将启动一次数据传输。SPI 主器件立即在 MOSI 线上串行移出数据,同时在 SCK 上提供串行时钟。在传输结束后 SPIF(SPI0CN.7)标志被置为逻辑 1。如果中断被允许,在 SPIF 标志置位时将产生一个中断请求。SPI 主器件可以被配置为在一次传输操作中移入/移出 1 到 8 位数据,以适应具有不同数据长度的从器件。SPI 配置寄存器中的 SPIFRS 位(SPI0CFG[2:0])用于选择一次传输操作中移入/移出的位数。

在全双工操作中,SPI 主器件在 MOSI 线上向从器件发送数据,被寻址的从器件可以同时在 MISO 线上向主器件发送其移位寄存器中的内容。所接收到的来自从器件的数据替换主器件数据寄存器中的数据。因此,SPIF 标志既作为发送完成标志又作为接收数据准备好标志。两个方向上的数据传输由主器件产生的串行时钟同步。图 15.3 例示了一个 SPI 主器件和一个 SPI 从器件的全双工操作。



图 15.3 全双工操作

SPI 数据寄存器对读操作是双缓冲的,但写操作时不是。如果在一次数据传输期间试图写 SPI0DAT,则 WCOL 标志(SPI0CN.6)将被设置为逻辑 1,写操作被忽略,当前的数据传输 不受影响。系统控制器读 SPI 数据寄存器时,实际上是读接收缓冲器。如果当前传输的最后一位已经移入 SPI 移位寄存器,而接收缓冲器中仍保存着前一次传输未被读取的数据,则发生接收溢出,RXOVRN 标志(SPI0CN.4)被设置为逻辑 1。新数据不传送到接受缓冲器,允许前面接收的数据等待读取,引起溢出的数据字节丢失。

当 SPI 被使能而未被配置为主器件时,它将作为从器件工作。另一个 SPI 主器件通过将 NSS 信号驱动为低电平启动一次数据传输。主器件用其串行时钟将移位寄存器中的数据移出 到 MOSI 引脚。在一次数据传输结束后(当 NSS 信号变为高电平时),SPIF 标志被设置为逻辑 1。从器件可以通过写 SPI 数据寄存器来为下一次数据传输装载它的移位寄存器。从器件必须在主器件开始下一次数据传输之前至少一个 SPI 串行时钟周期写数据寄存器。否则,已经位于从器件移位寄存器中的数据字节将被传输。

多个主器件可以共存于同一总线。当 SPI 被配置为主器件(MSTEN=1)而其从选择信号

NSS 被拉为低电平时,方式错误标志(MODF, SPI0CN.5)被设置为逻辑 1。当方式错误标志被置 1 时, SPI 控制寄存器中的 MSTEN 和 SPIEN 位被硬件清除,从而将 SPI 模块置于"离线"状态。在一个多主环境,系统控制器应检查 SLVSEL 标志(SPI0CN.2),以保证在置'1'MSTEN位和启动一次数据传输之前总线是空闲的。

## 15.3 串行时钟时序

如图 15.4 所示,使用 SPI 配置寄存器(SPI0CFG)中的时钟控制选择位可以在串行时钟相位和极性的 4 种组合中选择其一。CKPHA 位(SPI0CFG.7)选择两种时钟相位(用于锁存数据的边沿)中的一种。CKPOL 位(SPI0CFG.6)在高电平有效和低电平有效的时钟之间选择。主器件和从器件必须被配置为使用相同的时钟相位和极性。注:在改变时钟相位和极性期间应禁止 SPI(通过清除 SPIEN 位,SPI0CN.0)。

图 15.7 所示的 SPI 时钟频率寄存器(SPIOCKR)控制主方式的串行时钟频率。当工作于 从方式时该寄存器被忽略。



图 15.4 数据/时钟时序图

## 15.4 SPI 特殊功能寄存器

对 SPI 的访问和控制是通过系统控制器中的 4 个特殊功能寄存器实现的: 控制寄存器 SPIOCN、数据寄存器 SPIODAT、配置寄存器 SPIOCFG 和时钟频率寄存器 SPIOCKR。下面将介绍这 4 个与 SPI 总线操作有关的特殊功能寄存器。

图 15.5 SPI0CFG: SPI 配置寄存器

| R/W        | R/W   | R   | R   | R   | R/W     | R/W     | R/W     | 复位值      |
|------------|-------|-----|-----|-----|---------|---------|---------|----------|
| CKPHA      | CKPOL | BC2 | BC1 | BC0 | SPIFRS2 | SPIFRS1 | SPIFRS0 | 00000111 |
| <u>位</u> 7 | 位6    | 位5  | 位4  | 位3  | 位2      | 位1      | 位0      | SFR地址:   |
|            |       |     |     |     |         |         |         | 0x9A     |

位 7: CKPHA: SPI 时钟相位。

该位控制 SPI 时钟的相位。

0: 在 SCK 周期的第一个边沿采样数据。

1: 在 SCK 周期的第二个边沿采样数据。

位 6: CKPOL: SPI 时钟极性

该位控制 SPI 时钟的极性。

0: SCK 在空闲状态时处于低电平。

1: SCK 在空闲状态时处于高电平。

位 5-3: BC2-BC0: SPI 位计数

指示发送到了 SPI 字的哪一位。

| В   | вс2—вс | 已发送的位 |           |  |
|-----|--------|-------|-----------|--|
| 0   | 0 0    |       | 位 0 (LSB) |  |
| 0 0 |        | 1     | 位 1       |  |
| 0   | 1      | 0     | 位 2       |  |
| 0   | 0 1    |       | 位 3       |  |
| 1   | 0      | 0     | 位 4       |  |
| 1   | 0      | 1     | 位 5       |  |
| 1   | 1      | 0     | 位 6       |  |
| 1   | 1      | 1     | 位 7 (MSB) |  |

#### 位 2-0: SPIFRS2-SPIFRS0: SPI 帧长度

这三位决定在数据主方式传输期间 SPI 移位寄存器移入/出的位数。它们在从方式时被忽略。

|   | SPIFRS | 5 | 移位数 |
|---|--------|---|-----|
| 0 | 0      | 0 | 1   |
| 0 | 0      | 1 | 2   |
| 0 | 1      | 0 | 3   |
| 0 | 1      | 1 | 4   |
| 1 | 0      | 0 | 5   |
| 1 | 0      | 1 | 6   |
| 1 | 1      | 0 | 7   |
| 1 | 1      | 1 | 8   |

#### 图 15.6 SPI0CN: SPI 控制寄存器

| R/W  | R/W  | R/W  | R/W    | R     | R      | R/W   | R/W    | 复位值      |
|------|------|------|--------|-------|--------|-------|--------|----------|
| SPIF | WCOL | MODF | RXOVRN | TXBSY | SLVSEL | MSTEN | SPIEN  | 00000000 |
| 位7   | 位6   | 位5   | 位4     | 位3    | 位2     | 位1    | 位0     | SFR地址:   |
|      |      |      |        |       |        |       | (可位寻址) | 0xF8     |

位 7: SPIF: SPI 中断标志

该位在传输结束后被硬件置为逻辑 1。如果中断被允许,置 1 该位将会使 CPU 转到 SPI0 中断处理服务程序。该位不能被硬件自动清 0,必须用软件清 0。

位 6: WCOL: 写冲突标志

该位由硬件置为逻辑 1(并产生一个 SPI 中断),表示数据传送期间对 SPI 数据寄存器进行了写操作。该位用软件清 0。

位 5: MODF: 方式错误标志

当检测到主方式冲突(NSS 为低电平,MSTEN=1)时,该位由硬件置为逻辑 1(并产生一个 SPI 中断)。该位不能被硬件自动清 0,必须用软件清 0。

位 4: RXOVRN: 接收覆盖标志

当前传输的最后一位已经移入 SPI 移位寄存器,而接收缓冲器中仍保存着前一次传输未被读取的数据时该位由硬件置为逻辑 1(并产生一个SPI 中断)。该位不会被硬件自动清 0,必须用软件清 0。

位 3: TXBSY: 发送忙标志

当一个主方式传输正在进行时,该位被硬件置为逻辑 1。在传输结束后由硬件清 0。

位 2: SLVSEL: 从选择标志

该位在 NSS 引脚为低电平时置 1,说明它被使能为从方式。它在 NSS 变为高电平时清 0 (从方式被禁止)

位 1: MSTEN: 主方式使能位

0: 禁止主方式。以从方式操作。

1: 使能主方式。以主方式操作。

位 0: SPIEN: SPI 使能位

该位使能 / 禁止 SPI。

0:禁止 SPI

1: 使能 SPI

#### 图 15.7 SPI0CKR: SPI 时钟频率寄存器

|   | R/W  | 复位值      |
|---|------|------|------|------|------|------|------|------|----------|
| ĺ | SCR7 | SCR6 | SCR5 | SCR4 | SCR3 | SCR2 | SCR1 | SCR0 | 00000000 |
|   | 位7   | 位6   | 位5   | 位4   | 位3   | 位2   | 位1   | 位0   | SFR地址:   |
|   |      |      |      |      |      |      |      |      | 0x9D     |

#### 位 7-0: SCR7-SCR0: SPI 时钟频率

当 SPI 模块被配置为主方式操作时,这些位决定 SCK 输出的频率。SCK 时钟频率是从系统时钟分频得到的,由下式给出:

 $f_{SCK} = 0.5 * f_{SYSCLK} / (SPI0CKR + 1) \qquad (0 \leq SPI0CKR \leq 255)$ 

#### 图 15.8 SPI0DAT: SPI 数据寄存器

| R/W | R/W        | R/W | R/W | R/W | R/W | R/W        | R/W        | 复位值                        |
|-----|------------|-----|-----|-----|-----|------------|------------|----------------------------|
| 位7  | <u>位</u> 6 | 位5  | 位4  | 位3  | 位2  | <u>位</u> 1 | <u>位</u> 0 | 00000000<br>SFR地址:<br>0x9B |

#### 位 7-0: SPI0DAT: SPI0 发送和接收数据。

SPI0DAT 寄存器用于发送和接收 SPI 数据。在主方式下,向 SPI0DAT 写入数据时,数据立即进入移位寄存器并启动发送。读 SPI0DAT 返回接收缓冲器的内容。

## **16. UART**

CIP-51 有一个能进行异步传输的串行口(UART)。UART 可以工作在全双工方式。在所有方式下,接收数据被放入一个保持寄存器。这就允许在软件尚未读取前一个数据字节的情况下开始接收第二个输入数据字节。

UART 在特殊功能寄存器中有一个相关的串行控制寄存器(SCON)和一个串行数据缓冲器(SBUF)。用一个 SBUF 地址可以访问发送寄存器和接收寄存器。读操作访问接收寄存器,写操作访问发送寄存器。

如果被允许,UART 能产生中断。UART 有两个中断源:一个发送中断标志 TI(SCON.1)(数据字节发送结束时置位)和一个接收中断标志 RI(SCON.0)(接收完一个数据字节后置位)。当 UART 转向中断服务程序时硬件不清除 UART 中断标志,中断标志必须用软件清除。这就允许软件查询 UART 中断的原因(发送完成或接收完成)。



图 16.1 UART 原理框图

## 16.1 UART 工作方式

UART 提供四种工作方式(一种同步方式,三种异步方式),通过设置 SCON 寄存器中的配置位选择。这四种方式提供不同的波特率和通信协议。下面的表 16.1 概述了这四种方式。后面将详细说明。

| 方式 | 同步性 | 波特率时钟                 | 数据位 | 起始/停止位      |
|----|-----|-----------------------|-----|-------------|
| 0  | 同步  | SYSCLK/12             | 8   | 无           |
| 1  | 异步  | 定时器1或定时器2溢出           | 8   | 一个起始位,一个停止位 |
| 2  | 异步  | SYSCLK/32 或 SYSCLK/64 | 9   | 一个起始位,一个停止位 |
| 3  | 异步  | 定时器1或定时器2溢出           | 9   | 一个起始位,一个停止位 |

表 16.1 UART 方式

## 16.1.1 方式 0: 同步方式

方式 0 提供同步、半双工通信。在 RX 引脚上发送和接收数据。TX 引脚提供发送和接收的移位时钟。MCU 必须是主器件,因为它要为两个方向的数据传输产生移位时钟(见图 16.2 中的连接图)。

发送/接收的数据为 8 位,LSB 在先(见图 16.3 中的时序图)。执行一条写 SBUF 寄存器的指令时开始数据传输。在第 8 个位时间结束后发送中断标志 TI(SCON.1)置位。当接收允许位 REN(SCON.4)被设置为逻辑 1 并且接收中断标志 RI(SCON.0)被清 0 时开始数据接收。在第 8 位被移入后一个周期 RI 标志置位,接收过程停止,直到软件清除 RI 位。如果中断被允许,在 TI 或 RI 置位后,将发生一次中断。

方式 0 的波特率是系统时钟频率或系统时钟频率/12。



图 16.2 UART 方式 0 连接





### 16.1.2 方式 1: 8 位 UART, 可变波特率

方式 1 提供标准的异步、全双工通信,每个数据字节共使用 10 位:一个起始位、8 个数据位(LSB 在先)和一个停止位。数据从 TX 引脚发送,在 RX 引脚接收。在接收时,8 个数据位存入 SBUF,停止位进入 RB8 (SCON.2)。

当执行一条向 SBUF 寄存器写入一个字节的指令时开始数据发送。在发送结束时(停止位开始)发送中断标志 TI(SCON.1)置位。在接收允许位 REN(SCON.4)被设置为逻辑 1时开始数据接收。收到停止位后如果满足下述条件则数据字节将被装入接收寄存器 SBUF: RI为逻辑 0,并且如果 SM2 为逻辑 1 则停止位必须为 1。

如果这些条件满足,则 8 位数据被存入 SBUF,停止位被存入 RB8, RI 标志被置位。如果这些条件不满足,则不装入 SBUF 和 RB8, RI 标志也不被置 1。如果中断被允许,在 TI 或 RI 置位时将产生一个中断。



图 16.4 UART 方式 1 时序图

方式1的波特率是定时器溢出周期的函数。UART可以使用定时器1工作在8位自动重装载方式产生波特率,或使用定时器2工作在波特率发生器方式产生波特率(注意:TX和RX时钟源是独立选择的)。每次定时器发生溢出(从全1(对定时器1为0xFF,对定时器2为0xFFF)返回到0)时向波特率电路发送一个时钟脉冲。

当定时器 1 被选为波特率源时,SMOD 位 (PCON.7) 选择是否将定时器溢出率除以 2。 复位后 SMOD 位为逻辑 0,因此缺省情况下选择低速波特率。SMOD 位对定时器 1 产生的波特率的影响如下:

方式 1 波特率= (1/32) \*T1 溢出率 (当 SMOD 位为逻辑 0 时) 方式 1 波特率= (1/16) \*T1 溢出率 (当 SMOD 位为逻辑 1 时)

当定时器 2 被选为波特率源时,定时器 2 产生的波特率如下:

方式1波特率= (1/16) \*T2 溢出率

定时器 1 溢出率由系统时钟源(T1CLK)和重载值(TH1)决定。T1CLK 的频率可以在 SYSCLK、SYSCLK/12 和外部振荡源中选择。定时器 1 溢出率计算如下:

T1 溢出率=T1CLK / (256-TH1)

例如, 假设 TMOD = 0x20。

如果 T1M (CKCON.4) 为逻辑 1,则上面的方程变为:

T1 溢出率=SYSCLK / (256-TH1)

如果 T1M (CKCON.4) 为逻辑 0,则上面的方程变为:

T1 溢出率=(SYSCLK/12) / (256-TH1)

当定时器 2 工作在波特率发生器方式并使用内部时钟源时,其溢出率由 16 位重载值 (RCAP2H:RCAP2L)决定。定时器 2 的时钟源固定为 SYSCLK/2。定时器 2 溢出率计算如下:

T2 溢出率= (SYSCLK / 2) / (65536- [RCAP2H:RCAP2L])

通过将 RCLK 和/或 TCLK 设置为逻辑 1,定时器 2 可以被选择为接收和/或发送波特率发生器。当 RCLK 和 TCLK 中有任何一个被置'1'时,定时器 2 中断被自动禁止,定时器被强制工作于波特率发生器方式并使用 SYSCLK/2 作为时钟源。如果需要使用不同的时间基准,将 C/T2 位(T2CON.1)设置为逻辑 1 将允许定时器 2 使用来自外部输入引脚 T2 的时钟。

图 16.5 UART 方式 1、2 和 3 连接图



## 16.1.3 方式 2: 9位 UART, 固定波特率

方式 2 提供异步、全双工通信,每个数据字节共使用 11 位:一个起始位、8 个数据位(LSB 在先)、一个可编程的第九位和一个停止位。在发送时,第九数据位由 TB8(SCON.3)中的值决定。它可以被赋值为 PSW 中的奇偶位 P,或用于多处理器通信。在接收时,第九数据位进入 RB8(SCON.2),停止位被忽略。

当执行一条向 SBUF 寄存器写入一个字节的指令时开始数据发送。在发送结束时(停止位开始)发送中断标志 TI(SCON.1)置位。在接收允许位 REN(SCON.4)被设置为逻辑 1时开始数据接收。收到停止位后,如果满足下述条件则数据字节将被装入到接收寄存器 SBUF: RI 为逻辑 0,并且如果 SM2 为逻辑 1 则第九位必须为 1。

如果这些条件满足,则 8 位数据被存入 SBUF,第九位被存入 RB8, RI 标志被置位。如果这些条件不满足,则不装入 SBUF 和 RB8, RI 标志也不被置 1。如果中断被允许,在 TI 或 RI 置位时将产生一个中断。

方式2的波特率是系统时钟频率的直接函数:

方式 2 波特率=2<sup>SMOD</sup>\* (SYSCLK/64)

SMOD 位 (PCON.7) 选择是将 SYSCLK 除以 32 还是 64。波特率为系统时钟频率的 1/32 或 1/64。复位后 SMOD 位为逻辑 0,因此缺省情况下选择低速波特率。



图 16.6 UART 方式 2 和 3 时序图

#### 16.1.4 方式 3: 9位 UART, 可变波特率

除了波特率可变之外,方式 3 与方式 2 完全一样。波特率的确定方式与方式 1 相同。方式 3 的数据字节共使用 11 位:一个起始位、8 个数据位(LSB 在先)、一个可编程的第九位和一个停止位。与方式 1 一样,用定时器 1 和定时器 2 产生波特率。简言之,方式 3 使用与方式 2 相同的协议,而波特率产生方法与方式 1 相同。

# 16.2 多机通信

方式 2 和方式 3 通过使用第九数据位可以支持一个主处理器与一个或多个从处理器之间的多机通信。当主机想发送数据给一个或多个从机时,它先发送一个用于选择目标的地址字节。地址字节与数据字节的区别是:地址字节的第九位为逻辑 1;数据字节的第九位总是设置为逻辑 0。

如果从机的 SM2 位(SCON.5)被置'1',则只有当接收到的第九位为逻辑 1(RB8=1)并收到有效的停止位后 UART 才会产生中断,第九位为逻辑 1 表示接收到的是地址字节。在 UART 的中断处理程序中,软件将接收到的地址与从机自身的 8 位地址进行比较,如果地址匹配,从机将清除它的 SM2 位以允许后面接收数据字节时产生中断。地址不匹配的从机仍保持其 SM2 位为 1,在收到后续的数据字节时不产生中断,从而忽略收到的数据。一旦接收完整个消息,被寻址的从机将它的 SM2 位重新置'1'以忽略所有的数据传输,直到它收到下一个地址字节。

可以将多个地址分配给一个从机,或将一个地址分配给多个从机从而允许同时向多个从机"广播"发送。主机可以被配置为接收所有的传输数据,或通过实现某种协议使主/从角色能临时变换以允许原来的主机和从机之间进行半双工通信。



图 16.7 UART 多机方式连接图

振荡器频率(MHZ) 分频系数 定时器1装载值\* 波特率\*\* 24.0 208 0xF3 115200(115384) 23.592 205 115200(113423) 0xF3 22.1184 192 0xF4 115200 18.432 160 0xF6 115200 115200 16.5888 144 0xF7  $11\overline{5200}$ 14.7456 128 0xF8 12.9024 112 0xF9 115200 115200 11.0592 96 0xFA 9.216 80 115200 0xFB 7.3728 64 0xFC 115200 48 5.5296 0xFD 115200 32 115200 3.6864 0xFE 115200 1.8432 16 0xFF24.576 320 0xEC 76800 57600(57870) 25.0 434 0xE5 25.0 0xCA 28800 868 24.576 848 0xCB28800(28921) 24.0 833 0xCC 28800(28846) 23.592 819 28800(28911) 0xCD 22.1184 768 0xD028800 18.432 640 0xD8 28800 16.5888 576 0xDC28800 14.7456 512 0xE028800 12.9024 448 0xE4 28800 11.0592 384 0xE8 28800 9.216 320 0xEC 28800 0xF07.3728 256 28800 5.5296 192 0xF4 28800 28800 3.6864 128 0xF8

图 16.2. 产生标准波特率的振荡器频率

1.8432

### 图 16.8 SBUF: 串行(UART)数据缓冲寄存器

0xFC

28800

| R/W | 复位值            |
|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
|     |     |     |     |     |     |     |     | 00000000       |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0x99 |

位 7-0: SBUF.[7:0]: 串行数据缓冲器位 7-0 (MSB-LSB)

64

实际上是两个寄存器:一个发送和一个接收缓冲寄存器。当数据被送到 SBUF 时,它进入发送缓冲器等待串行发送。向 SBUF 写入一个字节即启动发送过程。当从 SBUF 读出数据时,数据来自接收缓冲器。

<sup>\*</sup>假定 SMOD=1 且 TIM=1。

<sup>\*\*</sup>括号里的数是实际波特率。

#### 图 16.9 SCON: 串行口控制寄存器

| R/W    | 复位值      |
|-----|-----|-----|-----|-----|-----|-----|--------|----------|
| SM0 | SM1 | SM2 | REN | TB8 | RB8 | TI  | RI     | 00000000 |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0     | SFR地址:   |
|     |     |     |     |     |     |     | (可位寻址) | 0x98     |

位 7-6: SM0-SM1: 串行口工作方式

这些位选择串行口的工作方式。

| SM0 | SM1 | 方式                   |
|-----|-----|----------------------|
| 0   | 0   | 方式 0: 同步方式           |
| 0   | 1   | 方式 1:8位 UART,可变波特率   |
| 1   | 0   | 方式 2: 9位 UART, 固定波特率 |
| 1   | 1   | 方式 3:9位 UART,可变波特率   |

位 5: SM2: 多处理器通信允许

该位的功能取决于串行口工作方式。

方式 0: 无影响。

方式 1: 检查有效停止位

0: 停止位的逻辑电平被忽略。

1: 只有当停止位为逻辑电平 1 时 RI 激活。

方式2和方式3: 多机通信允许

0: 第九位的逻辑电平被忽略。

1: 只有当第九位为逻辑电平 1 时 RI 才被置位并产生中断。

位 4: REN: 接收允许

该位允许/禁止 UART 接收。

0: 禁止 UART 接收

1: 允许 UART 接收

位 3: TB8: 第九发送位

该位的逻辑电平被赋值给方式 2 和 3 的第九发送位。在方式 0 和 1 中未用。跟据需要用软件置位或清 0。

位 2: RB8: 第九接收位

该位被赋值为方式2和3中第九接收位的逻辑电平。在方式1,如果SM2为逻辑0,则RB8被赋值为所接收到的停止位的逻辑电平。RB8在方式0中未用。

位 1: TI: 发送中断标志

当 UART 发送完一个字节数据时(方式 0 时是在发送完第 8 位后,其它方式在停止位的开始)该位被硬件置 1。在 UART 中断被允许时,置 1 该位将导致 CPU 转到 UART 中断服务程序。该位必须用软件手动清 0。

位 0: RI: 接收中断标志

当 UART 接收到一个字节数据时(方式0时是在发送第8位后,其它方式在停止位后一例外情况见SM2位说明)该位被硬件置1。在 UART 中断被允许时,置1该位将会使 CPU 转到 UART 中断服务程序。该位必须用软件手动清0。

# 17. 定时器

CIP-51 内部有 3 个 16 位计数器/定时器,与标准 8051 中的计数器/定时器兼容。这些计数器/定时器可以用于测量时间间隔,对外部事件计数或产生周期性的中断请求。定时器 0 和定时器 1 几乎完全相同,有四种工作方式。定时器 2 增加了一些定时器 0 和定时器 1 中所没有的功能。

| 定时器 0 和定时器 1:       | 定时器 2:             |
|---------------------|--------------------|
| 13 位计数/定时器          | 自动重装载的 16 位计数器/定时器 |
| 16 位计数器/定时器         | 带捕捉的 16 位计数/时器     |
| 自动重装载的8位计数数/定时器     | 波特率发生器             |
| 双8位计数器/定时器(只限于定时器0) |                    |

当工作在定时器方式时,计数数/定时器寄存器在每个时钟滴答加 1。时钟滴答为系统时钟除以 1 或系统时钟除以 12,由 CKCON 中的定时器时钟选择位(T2M-T0M)指定。每滴答为 12 个时钟的选项提供了与标准 8051 系列的兼容性。需要更快速定时器的应用可以使用每滴答 1 个时钟的选项。

当作为计数器使用时,在为 T0、T1 或 T2 所选择的引脚(P0.4/T0, P0.5/T1 或 P0.6/T2) 上出现负跳变时计数器/定时器寄存器加 1。对事件计数的最大频率可达到系统时钟频率的四分之一。输入信号不需要是周期性的,但在一个给定电平上的保持时间至少应为两个完整的系统时钟周期,以保证该电平能够被采样。

# 17.1 定时器 0 和定时器 1

对定时器 0 和定时器 1 的访问和控制是通过 SFR 实现的。每个计数器/定时器都是一个 16 位的寄存器,在被访问时以两个字节的形式出现:一个低字节(TL0 或 TL1)和一个高字节(TH0 或 TH1)。计数器/定时器控制(TCON)寄存器用于允许定时器 0 和定时器 1 以及指示它们的状态。这两个计数器/定时器都有四种工作方式,通过设置计数器/定时器方式(TMOD)寄存器中的方式选择位 M1-M0 来选择工作方式。每个定时器都可以被独立配置。下面对每种工作方式进行详细说明。

### 17.1.1 方式 0: 13 位计数器/定时器

在方式 0 时,定时器 0 和定时器 1 被作为 13 位的计数器/定时器使用。下面介绍对定时器 0 的配置和操作。由于这两个定时器在工作上完全相同,定时器 1 的配置过程与定时器 0 一样。

TH0 寄存器保持 13 位计数器/定时器的高 8 位,TL0 在 TL0.4-TL0.0 位置保持 13 位计数器/定时器的低 5 位。TL0 的高 3 位(TL0.7-TL0.5)是不确定的,在读计数值时应屏蔽掉或忽略这 3 位。作为 13 位定时器寄存器,计到 0x1FFF(全 1)后再计一次将发生溢出,使计数值回到 0x0000,此时定时器溢出标志 TF0(TCON.5)被置位并产生一个中断(如果被允许)。

C/T0 位(TMOD.2)选择计数器/定时器的时钟源。清除 C/T 将选择系统时钟作为定时器的输入。当 C/T0 被设置为逻辑 1 时,出现在所选输入引脚上的负跳变使定时器寄存器加 1。(有关选择和配置外部 I/O 引脚的详细信息见 14 章。)

当 GATE0 (TMOD.3) 为 0 或输入信号/INT0 为逻辑 1 时,置'1'TR0 (TCON.4) 位将允许定时器 0 工作。设置 GATE0 为逻辑 1 允许定时器受外部输入信号/INT0 的控制,便于脉冲宽度测量。

| TR0 | GATE0 | /INT0 | 计数器/定时器 |
|-----|-------|-------|---------|
| 0   | X     | X     | 禁止      |
| 1   | 0     | X     | 允许      |
| 1   | 1     | 0     | 禁止      |
| 1   | 1     | 1     | 允许      |

X=任意

置'1'TR0 位(TCON.4)并不复位定时器寄存器。在允许定时器之前应对定时器寄存器赋初值。

与上述的 TL0 和 TH0 一样,TL1 和 TH1 构成定时器 1 的 13 位寄存器。定时器 1 的配置 和控制方法与定时器 0 一样,使用 TCON 和 TMOD 中的相应位。



图 17.1 T0 方式 0 原理框图

## 17.1.2 方式 1: 16 位计数器/定时器

方式 1 的操作与方式 0 完全一样,所不同的是计数器/定时器使用全部 16 位。用与方式 0 相同的方法允许和配置工作在方式 1 的计数器/定时器。

### 17.1.3 方式 2: 8位自动重装载的计数器/定时器

方式 2 将定时器 0 和定时器 1 配置为具有自动重新装入计数初值能力的 8 位计数器/定时器。TL0 保持计数值,而 TH0 保持重载值。当 TL0 中的计数值发生溢出(从全'1'到 0x00)时,定时器溢出标志 TF0(TCON.5)被置位,TH0 中的重载值被重新装入到 TL0。如果中断被允许,在 TF0 被置位时将产生中断。TH0 中的重载值保持不变。为了保证第一次计数正确,必须在允许定时器之前将 TL0 初始化为所希望的计数初值。当工作于方式 2 时,定时器 1 的操作与定时器 0 完全相同。在方式 2 时,定时器 0 和 1 的允许和配置方法与方式 0 一样。



图 17.2 T0 方式 2 原理框图

## 17.1.4 方式 3: 两个 8 位计数器/定时器(只限于定时器 0)

在方式 3 时,定时器 0 和定时器 1 的表现不同。定时器 0 被配置两个独立的 8 位定时器/计数器,计数值在 TL0 和 TH0 中。在 TL0 中的计数器/定时器使用 TCON 和 TMOD 中定时器 0 的控制/状态位: TR0、C/T0、GATE0 和 TF0。它既可以使用系统时钟也可以使用一个外部输入信号作为时间基准。TH0 寄存器只能作为定时器使用,由系统时钟提供时间基准。TH0 使用定时器 1 的运行控制位 TR1。TH0 在发生溢出时将定时器 1 的溢出标志位 TF1 置'1',所以它控制定时器 1 的中断。

定时器 1 在方式 3 时停止运行。当定时器 0 工作于方式 3 时,可以通过将定时器 1 切换到方式 3 使其停止运行。在定时器 0 工作于方式 3 时,定时器 1 可以工作在方式 0、1 或 2,但不能用外部信号作为时钟,也不能设置 TF1 标志和产生中断。但是定时器 1 溢出可以用于产生波特率。有关将定时器 1 配置为波特率源的详细信息见第 16 章 (UART)。



图 17.3 T0 方式 3 原理框图

### 图 17.4 TCON: 定时器控制寄存器

| R/W    | 复位值      |
|-----|-----|-----|-----|-----|-----|-----|--------|----------|
| TF1 | TR1 | TF0 | TR0 | IE1 | IT1 | IE0 | IT0    | 00000000 |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0     | SFR地址:   |
|     |     |     |     |     |     |     | (可位寻址) | 0x88     |

位 7: TF1: 定时器 1 溢出标志

当定时器 1 溢出时由硬件置位。该位可以用软件清 0,但当 CPU 转向定时器 1 中断服务程序时该位被自动清 0。

0: 未检测到定时器 1 溢出

1: 定时器 1 发生溢出

位 6: TR1: 定时器 1 运行控制

0: 定时器 1 禁止

1: 定时器 1 允许

位 5: TF0: 定时器 0 溢出标志

当定时器 0 溢出时由硬件置位。该位可以用软件清 0,但当 CPU 转向定时器 0 中断服务程序时该位被自动清 0。

0: 未检测到定时器 0 溢出

1: 定时器 0 发生溢出

位 4: TR0: 定时器 0 运行控制

0: 定时器 0 禁止

1: 定时器 0 允许

位 3: IE1: 外部中断 1

当检测到一个由 IT1 定义的边沿/电平时,该标志由硬件置位。该位可以用软件清 0,但当 CPU 转向外部中断 1 中断服务程序时该位被自动清 0(如果 IT1=1)。当 IT1=0 时,该标志是/INT1 输入信号的逻辑电平取反。

位 2: IT1: 中断 1 类型选择

该位选择/INT1 信号检测下降沿中断还是检测低电平有效中断。

0: /INT1 为电平触发

1: /INT1 为边沿触发

位 1: IE0: 外部中断 0

当检测到一个由 ITO 定义的边沿/电平时,该标志由硬件置位。该位可以用软件清 0,但当 CPU 转向外部中断 0 中断服务程序时该位被自动清 0(如果 IT0=1)。当 IT0=0 时,该标志是/INT0 输入信号的逻辑电平取反。

位 0: IT0: 中断 0 类型选择

该位选择/INTO 信号检测下降沿中断还是检测低电平有效中断。

0: /INT0 为电平触发

1: /INT0 为边沿触发

### 图 17.5 TMOD: 定时器方式寄存器

| R/W   | R/W  | R/W  | R/W  | R/W   | R/W  | R/W  | R/W  | 复位值      |
|-------|------|------|------|-------|------|------|------|----------|
| GATE1 | C/T1 | T1M1 | T1M0 | GATE0 | C/T0 | T0M1 | T0M0 | 00000000 |
| 位7    | 位6   | 位5   | 位4   | 位3    | 位2   | 位1   | 位0   | SFR地址:   |
|       |      |      |      |       |      |      |      | 0x89     |

位 7: GATE1: 定时器 1 门控位

0: 当 TR1=1 时定时器 1 被允许,与/INT1 的逻辑电平无关。

1: 只有当 TR1=1 并且/INT1=逻辑 1 时定时器 1 才被允许。

位 6: C/T1: 计数器/定时器 1 功能选择。

0: 定时器功能: 定时器 1 由 T1M 位 (CKCON.4) 定义的时钟加 1。

1: 计数器功能: 定时器 1 由外部输入引脚(P0.5/T1)的负跳变加 1。

位 5-4: T1M1-T1M0: 定时器 1 方式选择 这些位选择定时器 1 的工作方式。

| T1M1 | T1M0 | 方式                      |
|------|------|-------------------------|
| 0    | 0    | 方式 0: 13 位计数器/定时器       |
| 0    | 1    | 方式 1: 16 位计数器/定时器       |
| 1    | 0    | 方式 2: 自动重装载的 8 位计数器/定时器 |
| 1    | 1    | 方式 3: 定时器 1 停止运行        |

位 3: GATE0: 定时器 0 门控位

0: 当 TR0=1 时定时器 0 被允许,与/INT0 的逻辑电平无关。

1: 只有当 TR0=1 并且/INT0=逻辑 1 时定时器 1 才被允许。

位 2: C/T0: 计数器/定时器 0 功能选择。

0: 定时器功能: 定时器 0 由 T0M 位(CKCON.3) 定义的时钟加 1。

1: 计数器功能: 定时器 0 由外部输入引脚(P0.4/T0)的负跳变加 1。

位 1-0: T0M1-T0M0: 定时器 0 方式选择 这些位选择定时器 0 的工作方式。

| T0M1 | T0M0 | 方式                      |
|------|------|-------------------------|
| 0    | 0    | 方式 0: 13 位计数器/定时器       |
| 0    | 1    | 方式 1: 16 位计数器/定时器       |
| 1    | 0    | 方式 2: 自动重装载的 8 位计数器/定时器 |
| 1    | 1    | 方式 3: 双 8 位计数器/定时器      |

### 图 17.6 CKCON: 时钟控制寄存器

| R/W        | R/W | R/W | R/W | R/W | R/W | R/W | R/W | 复位值      |
|------------|-----|-----|-----|-----|-----|-----|-----|----------|
| -          | -   | T2M | T1M | T0M | -   | -   | -   | 00000000 |
| <u>位</u> 7 | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:   |
|            |     |     |     |     |     |     |     | 0x8E     |

位 7-6: 未用。读=00b,写=忽略。

位 5: T2M: 定时器 2 时钟选择。

该位控制提供给定时器 2 的系统时钟的分频数。当定时器工作于波特率发生器方式或计数器方式(即 C/T2=1)时该位被忽略。

0: 定时器 2 使用系统时钟的 12 分频

1: 定时器 2 使用系统时钟

位 4: T1M: 定时器 1 时钟选择。

该位控制提供给定时器1的系统时钟的分频数。

0: 定时器 1 使用系统时钟的 12 分频

1: 定时器 1 使用系统时钟

位 3: T0M: 定时器 0 时钟选择。

该位控制提供给定时器 0 的系统时钟的分频数。

0: 计数器/定时器使用系统时钟的 12 分频

1: 计数器/定时器使用系统时钟

位 2-0: 未用。读=000b, 写=忽略。

### 图 17.7 TL0: 定时器 0 低字节

| R/W | 复位值    |
|-----|-----|-----|-----|-----|-----|-----|-----|--------|
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址: |

位 7-0: TL0: 定时器 0 低字节

TL0 寄存器是 16 位定时器 0 的低字节。

### 图 17.8 TL1: 定时器 1 低字节

| R/W | 复位值            |
|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0x8B |

位 7-0: TL1: 定时器 1 低字节

TL1 寄存器是 16 位定时器 1 的位字节。

### 图 17.9 THO: 定时器 0 高字节

| R/W | _ 复位值          |
|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
|     |     |     |     |     |     |     |     | 00000000       |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0x8C |

位 7-0: THO: 定时器 0 高字节

TH0 寄存器是 16 位定时器 0 的高字节。

## 图 17.10 TH1: 定时器 1 高字节

| R/W | 复位值            |
|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
|     |     |     |     |     |     |     |     | 00000000       |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0x8D |

位 7-0: TH1: 定时器 1 高字节

TH1 寄存器是 16 位定时器 1 的高字节。

# 17.2 定时器 2

定时器 2 是一个 16 位的计数器/定时器,由两个 8 位的 SFR 组成: TL2 (低字节)和 TH2 (高字节)。与定时器 0 和定时器 1 一样,它既可以使用系统时钟也可以使用一个外部输入引脚上的状态变化作为时钟源。计数器/定时器选择位 C/T2 (T2CON.1)选择定时器 2 的时钟源。清除 C/T2 将选择系统时钟作为定时器的输入(由 CKCON 中的定时器时钟选择位 T2M 指定不分频或 12 分频)。当 C/T2 被置 '1'时,T2 输入引脚上的负跳变使计数器/定时器寄存器加1。(有关选择和配置外部 I/O 引脚的详细信息见第 14 章。)定时器 2 还可用于启动 ADC 数据转换(见第 5 章)。

定时器 2 提供了定时器 0 和定时器 1 所不具备的功能。它有三种工作方式:带捕捉的 16 位计数器/定时器、自动重装载的 16 位计数器/定时器和波特率发生器方式。通过设置定时器 2 控制(T2CON)寄存器中的配置位来选择定时器 2 的工作方式。下面是定时器 2 工作方式和用于配置计数器/定时器的配置位的一览表。后面将详细介绍每种工作方式。

| RCLK | TCLK | CP / RL2 | TR2 | 方式                 |
|------|------|----------|-----|--------------------|
| 0    | 0    | 1        | 1   | 带捕捉的 16 位计数器/定时器   |
| 0    | 0    | 0        | 1   | 自动重装载的 16 位计数器/定时器 |
| 0    | 1    | X        | 1   | TX 波特率发生器          |
| 1    | 0    | X        | 1   | RX 波特率发生器          |
| 1    | 1    | X        | 1   | TX 和 RX 波特率发生器     |
| X    | X    | X        | 0   | 关闭                 |

### 17.2.1 方式 0: 带捕捉的 16 位计数器/定时器

在该方式,定时器 2 被作为具有捕捉能力的 16 位计数器/定时器使用。T2EX 引脚上的负 跳变将定时器 2 (TH2, TL2) 中的 16 位计数值装入到捕捉寄存器 (RCAP2H, RCAP2L)。

当工作在带捕捉的计数器/定时器方式时,定时器 2 可以使用 SYSCLK、SYSCLK/12 或外部 T2 输入引脚上的负跳变作为其时钟源。清除 C/T2 位(T2CON.1)将选择系统时钟作为定时器的输入(由 CKCON 中的定时器时钟选择位 T2M 指定不分频或 12 分频)。当 C/T2 被置'1'时,T2 输入引脚上的负跳变使计数器/定时器寄存器加 1。当 16 位计数器/定时器进行加 1 计数并发生溢出(从 0xFFFF 到 0x0000)时,定时器溢出标志 TF2(T2CON.7)被置位并产生一个中断(如果中断被允许)。

通过置 '1' 捕捉/重装选择位 CP/RL2 (T2CON.0) 和定时器 2 运行控制位 TR2 (T2CON.2) 来选择带捕捉的计数器/定时器方式。定时器 2 外部允许 EXEN2 也必须被设置为逻辑 1 以允许捕捉。如果 EXEN2 被清除,T2EX 上的电平变化将被忽略。



图 17.11 T2 方式 0 原理框图

### 17.2.2 方式 1: 自动重装载的 16 位计数器/定时器

当计数器/定时器寄存器发生溢出(从 0xFFFF 到 0x0000)时,自动重装载方式的计数器/定时器将定时器溢出标志 TF2 置 '1'。如果中断被允许,将产生一个中断。溢出时,两个捕捉寄存器(RCAP2H,RCAP2L)中的 16 位计数初值被自动装入到计数器/定时器寄存器,定时器重新开始计数。

清除 CP/RL2 位将选择自动重装载的计数器/定时器方式。设置 TR2 为逻辑 1 允许并启动定时器。定时器 2 既可以选择系统时钟也可以选择外部输入引脚上的电平变化作为其时钟源,由 C/T2 位指定。如果 EXEN2 位被设置为逻辑 1, T2EX 上的负跳变将导致定时器 2 被重新装载。如果 EXEN2 被清除,T2EX 上的电平变化将被忽略。



图 17.12 T2 方式 1 原理框图

### 17.2.3 方式 2: 波特率发生器

当串行口(UART)工作于方式 1 或方式 3 时,定时器 2 可以用作波特率发生器(有关UART工作方式的详细信息见 16.1 节)。定时器 2 的波特率发生器方式与自动重装载方式相似。在溢出时,两个捕捉寄存器(RCAP2H,RCAP2L)中的 16 位计数初值被自动装入到计数器/定时器寄存器。但是 TF2 溢出标志不置位,也不产生中断。溢出事件用作 UART 的移位时钟输入,定时器 2 溢出可以用于产生独立的发送和/或接收波特率。

设置 RCLK(T2CON.5)和/或 TCLK(T2CON.4)为逻辑 1 将选择波特率发生器方式。 当 RCLK 或 TCLK 被设置为逻辑 1 时,定时器 2 工作在自动重装载方式,与 CP/RL2 位的状态无关。UART 工作在方式 1 或方式 3 的波特率由定时器 2 的溢出率决定:

波特率 = 定时器 2 溢出率/16

注意:在所有其它方式,定时器的时基信号为系统时钟或系统时钟的 12 分频,由 CKCON 中的 T2M 位选择。但是在波特率发生器方式时基信号为系统时钟的 2 分频,不能选择其它分频系数。如果需要不同的时基信号,可以通过将 C/T2 位设置为逻辑 '1'选择外部引脚 T2 上的输入作为时基。在这种情况下,UART 的波特率计算公式为:

波特率 = FCLK / [32\* (65536 - [RCAP2H:RCAP2L])]

其中,FCLK 为加在 T2 引脚上的信号的频率,而 RCAP2H:RCAP2L 为捕捉寄存器中的 16 位数值。

如前所述,定时器 2 工作在波特率发生器方式时不能置位 TF2 溢出标志,因而不能产生中断。但是,如果 EXEN2 位被设置为逻辑'1',则 T2EX输入引脚上的负跳变将置位 EXF2标志,并产生一个定时器 2 中断(如果中断被允许)。因此,T2EX输入可以被用作额外的外部中断源。



图 17.13 T2 方式 2 原理框图

#### 图 17.14 T2CON: 定时器 2 控制寄存器

| R/W | R/W  | R/W  | R/W  | R/W   | R/W | R/W  | R/W    | 复位值      |
|-----|------|------|------|-------|-----|------|--------|----------|
| TF2 | EXF2 | RCLK | TCLK | EXEN2 | TR2 | C/T2 | CP/RL2 | 00000000 |
| 位7  | 位6   | 位5   | 位4   | 位3    | 位2  | 位1   | 位0     | SFR地址:   |
|     |      |      |      |       |     |      | (可位寻址) | 0xC8     |

位 7: TF2: 定时器 2 溢出标志

当定时器 2 从 0xFFFF 到 0x0000 溢出时由硬件置位。当定时器 2 中断被允许时,该位置 1 导致 CPU 转向定时器 2 的中断服务程序。该位不能由硬件自动清 0,必须用软件清 0。当 RCLK 和 / 或 TCLK 为逻辑 1 时,TF2 不会被置位。

位 6: EXF2: 定时器 2 外部标志

当 T2EX 输入引脚的负跳变导致发生捕捉或重载并且 EXEN2 为逻辑 1 时,该位由硬件置位。在定时器 2 中断被允许时,该位置'1'使 CPU 转向定时器 2 的中断服务程序。该位不能由硬件自动清 0,必须用软件清 0。

位 5: RCLK: 接收时钟标志

选择 UART 工作在方式 1 或 3 时接收时钟使用的定时器。

- 0: 定时器 1 溢出作为接收时钟。
- 1: 定时器 2 溢出作为接收时钟。
- 位 4: TCLK: 发送时钟标志

选择 UART 工作在方式 1 或 3 时发送时钟使用的定时器。

- 0: 定时器 1 溢出作为发送时钟。
- 1: 定时器 2 溢出作为发送时钟。
- 位 3: EXEN2: 定时器 2 外部允许

当定时器 2 不是工作在波特率发生器方式时,允许 T2EX 上的负跳变触发 捕捉或重载。

- 0: T2EX 上的负跳变被忽略
- 1: T2EX 上的负跳变导致一次捕捉或重载
- 位 2: TR2: 定时器 2 运行控制

该位允许/禁止定时器 2。

- 0: 定时器 2 禁止
- 1: 定时器 2 允许
- 位 1: C/T2: 计数器/定时器选择
  - 0: 定时器功能: 定时器 2 由 T2M (CKCON.5) 定义的时钟触发加 1。
  - 1: 计数器功能: 定时器 2 由外部输入引脚(P0.6/T2)的负跳变触发加 1。
- 位 0: CP/RL2: 捕捉/重载选择

该位选择定时器 2 为捕捉还是自动重装载方式。EXEN2 必须为逻辑 1 才能使T2EX 上的负跳变被识别并用于触发捕捉和重载。若 RCLK 或 TCLK 被置位,该位将被忽略,定时器 2 将工作在自动重装载方式。

- 0: 当定时器 2 溢出或 T2EX 上发生负跳变时将自动重装载(EXEN2=1)。
- 1: 在 T2EX 发生负跳变时捕捉(EXEN2=1)。

#### 图 17.15 RCAP2L: 定时器 2 捕捉寄存器低字节

| R/W | 复位值      |
|-----|-----|-----|-----|-----|-----|-----|-----|----------|
|     |     |     |     |     |     |     |     | 00000000 |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:   |
|     |     |     |     |     |     |     |     | 0xCA     |

位 7-0: RCAP2L: 定时器 2 捕捉寄存器的低字节

当定时器 2 被配置为捕捉方式时, RCAP2L 寄存器捕捉定时器 2 的低字节。当定时器 2 被配置为自动重装载方式时,它保存重载值的低字节。

#### 图 17.16 RCAP2H: 定时器 2 捕捉寄存器高字节

| Ī | R/W | 复位值            |
|---|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
|   | 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0xCB |

位 7-0: RCAP2H: 定时器 2 捕捉寄存器的高字节

当定时器 2 被配置为捕捉方式时, RCAP2H 寄存器捕捉定时器 2 的高字节。当定时器 2 被配置为自动重装载方式时,它保存重载值的高字节。

## 图 17.17 TL2: 定时器 2 低字节

| R/W | 复位值            |
|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
|     |     |     |     |     |     |     |     | 00000000       |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0xCC |

位 7-0: TL2: 定时器 2 的低字节

TL2 寄存器保存 16 位定时器 2 的低字节。

# 图 17.18 TH2: 定时器 2 高字节

| R/W | 复位值            |
|-----|-----|-----|-----|-----|-----|-----|-----|----------------|
|     |     |     |     |     |     |     |     | 00000000       |
| 位7  | 位6  | 位5  | 位4  | 位3  | 位2  | 位1  | 位0  | SFR地址:<br>0xCD |

位 7-0: TH2: 定时器 2 的高字节

TH2 寄存器保存 16 位定时器 2 的高字节。

# 18. JTAG

MCU 有一个片内 JTAG 接口和逻辑,支持 FLASH 的读和写操作以及非侵入式在系统调试。C8051F2xx 可以被置于 JTAG 测试链中以保证在一个系统中只有一个 JTAG 接口。这就使同一个 JTAG 接口既可用于对 C8051F2xx 进行在系统调试和对 FLASH 编程,又可用于对系统的其它部分进行边界扫描。C8051F2xx 不支持边界扫描,但支持 IEEE 1149.1 规范中的 BYPASS(旁路)。JTAG 接口使用 MCU 上的四个专用引脚,它们是: TCK、TMS、TDI 和 TDO。这些引脚都耐 5V 电压。

通过 16 位 JTAG 指令寄存器(IR)可以发出图 18.1 所示的 5 种指令。这些指令可以选择器件 ID 码寄存器或 FLASH 编程操作寄存器。BYPASS 为缺省设置。MCU 中有四个与 FLASH 读/写操作相关的寄存器。

图 18.1 IR: JTAG 指令寄存器

| 位15    |          | 复位值<br>                          |  |  |  |  |
|--------|----------|----------------------------------|--|--|--|--|
|        |          |                                  |  |  |  |  |
| IR 值   | 指令       | 描述                               |  |  |  |  |
| 0x0004 | IDCODE   | 选择器件 ID 寄存器                      |  |  |  |  |
| 0xFFFF | BYPASS   | 选择旁路数据寄存器,这是该系列器件的缺省设置。该系        |  |  |  |  |
|        |          | 列器件不支持边界扫描,但可以被置于 JTAG 测试链中并     |  |  |  |  |
|        |          | 被旁路,以便对系统的其它部分进行边界扫描。            |  |  |  |  |
| 0x0082 | FLASH 控制 | 选择 FLASHCON 寄存器,以便控制接口逻辑对读和写     |  |  |  |  |
|        |          | FLASHDAT 寄存器如何响应。                |  |  |  |  |
| 0x0083 | FLASH 数据 | 选择 FLASHDAT 寄存器,以便读/写 FLASH 存储器。 |  |  |  |  |
| 0x0084 | FLASH 地址 | 选择 FLASHADR 寄存器,该寄存器保持 FLASH 读、写 |  |  |  |  |
|        |          | 和擦除操作的地址。                        |  |  |  |  |
| 0x0085 | FLASH 定时 | = =                              |  |  |  |  |
|        |          | 操作定时信号的预分频器。                     |  |  |  |  |

## 18.1 FLASH 编程命令

通过 JTAG 接口可以直接对 FLASH 存储器编程,编程时要使用 FLASH 控制、FLASH 数据、FLASH 地址和 FLASH 预分频寄存器。这些间接寄存器是通过 JTAG 指令寄存器访问的。对间接数据寄存器进行读和写操作时,首先要要在 IR 寄存器中设置正确的数据寄存器地址。每次读或写都是通过向所选择的数据寄存器写入适当的间接操作码(IndOpCode)来启动的。输入到该寄存器的命令具有如下格式:

| 19:18     | 17:0            |
|-----------|-----------------|
| IndOpCode | WriteData(待写数据) |

IndOpCode: 这些位根据下表来设置要执行的操作:

| IndOpCode | 操作 |
|-----------|----|
| 0x        | 查询 |
| 10        | 读  |
| 11        | 写  |

查询操作用于检查下面将要介绍的 Busy(忙)位。查询操作执行一次 Capture\_DR(数据 寄存器捕捉),但不执行 Update\_DR(数据寄存器更新)。由于更新操作被禁止,查询操作只进行一个二进制位的移入/移出。

读操作启动一次对由 IR 寻址的寄存器的读取。只需向间接寄存器移入两位即可启动读操作。在读操作被启动后,必须通过查询 Busy 位来确定该操作何时完成。

写操作启动一次对由 IR 寻址的寄存器的写入。可以写任何数据长度不超过 18 位的寄存器。如果待写寄存器的数据不足 18 位,应对位于 WriteData 字段的数据进行左对齐,即 MSB 应占据位 17。这就允许以较少的 JTAG 时钟周期对较短的寄存器进行写入。例如,只需进行10 次移位即可完成对一个 8 位寄存器的写入。在写操作被启动后,必须通过查询 Busy 位来确定何时能启动下一次操作。在读或写操作正在进行时,不应改变指令寄存器中的内容。

间接数据寄存器输出的数据具有如下格式:

| 19 | 18:1            | 0        |  |  |
|----|-----------------|----------|--|--|
| 0  | ReadData(读出的数据) | Busy (忙) |  |  |

Busy 位指示当前操作是否完成。它在操作被启动后变高,在操作完成后变低。在 Busy 为高时,读和写命令均被忽略。实际上,如果需要在查到 Busy 位为低电平之后进行另一次读或写操作,则下一操作的 JTAG 写可以在查询 Busy 位是否为低电平时进行。该操作将被忽略,直到 Busy 位变低为止,此时将启动新操作。该位处于最低位(位 0),只需移位一次即可对其查询。当等待一个读操作完成而 Busy 位为 0 时,可以移出后面的 18 位以得到结果数据。ReadData(读出的数据)总是右对齐的,这就允许以较少的移位次数读取长度小于 18 位的寄存器。例如,只需进行 9 次移位(Busy + 8 位)即可得到一次字节读的结果。

### 图 18.2 FLASHCON: JTAG FLASH 控制寄存器

|       |       |       |       |       |       |       |       | 复位值      |
|-------|-------|-------|-------|-------|-------|-------|-------|----------|
| WRMD3 | WRMD2 | WRMD1 | WRMD0 | RDMD3 | RDMD2 | RDMD1 | RDMD0 | 00000000 |
| 位7    | 位6    | 位5    | 位4    | 位3    | 位2    | 位1    | 位0    | _        |

该寄存器决定 FLASH 接口逻辑对读/写 FLASHDAT 寄存器的操作如何响应。

#### 位 7-4: WRMD3-0: 写方式选择

写方式选择位控制 FLASH 接口逻辑对写 FLASHDAT 寄存器的操作如何响应, 其值意义如下:

0000: 一个 FLASHDAT 写操作替换 FLASHDAT 寄存器中的数据, 否则忽略。

0001: 一个 FLASHDAT 写操作启动对存储器的写入,写入地址由 FLASHADR 寄存器给出。FLASHADR 在操作完成后增 1。

0010: 一个 FLASHDAT 写操作启动对一个 FLASH 页的擦除, FLASHADR 寄存器给出待擦页内的一个地址。对于擦除操作, FLASHDAT 中的值必须是 0xA5。FLASHADR 不受影响。如果 FLASHADR = 0x7DFE - 0x7DFF,则整个用户空间将被擦除(即除保留区外的整个 FLASH 存储器)。

(所有其它 WRMD3-0 值保留。)

#### 位 3-0: RDMD3-0: 读方式选择位

读方式选择位控制 FLASH 接口逻辑对读 FLASHDAT 寄存器的操作如何响应, 其值意义如下:

0000: 一个 FLASHDAT 读操作提供 FLASHDAT 寄存器中的数据, 否则忽略。

0001: 如果没有其它操作正在执行,一个 FLASHDAT 读操作启动对存储器的 字节读,待读字节的地址由 FLASHADR 寄存器给出。该方式用于块读。

0010: 在没有其它操作正在执行和前面的读操作的数据已经被读出的情况下, 一个 FLASHDAT 读操作启动对存储器的读,待读字节的地址由 FLASHADR 寄存器给出。该方式允许读一个字节(或一个存储块内的

最后一个字节)。

(所有其它 RDMD3-0 值保留)

#### 图 18.3 FLASHADR: JTAG FLASH 地址寄存器



### 图 18.4 FLASHDAT: JTAG FLASH 数据寄存器

 DATA7
 DATA6
 DATA5
 DATA4
 DATA3
 DATA2
 DATA1
 DATA0
 FAIL
 FBUSY
 00000000000

 位9
 位8
 位7
 位6
 位5
 位4
 位3
 位2
 位1
 位0

该寄存器用于通过 JTAG 接口读或写 FLASH 存储器。

位 9-2: DATA7-0: FLASH 数据字节

位 1: FAIL: FLASH 操作失败标志

0: FLASH 存储器操作成功。

1: FLASH 存储器操作失败。通常指示相关存储器单元被锁定。

位 0: FBUSY: FLASH 忙标志

0: FLASH 接口逻辑不忙。

1: FLASH 接口逻辑正在处理一个请求。当 FBUSY=1 时,读或写都不会启动另一次操作。

### 图 18.5 FLASHSCL: JTAG FLASH 定时预分频寄存器

|      |      |    |    |        |        |        |        | 复位值      |
|------|------|----|----|--------|--------|--------|--------|----------|
| FOSE | FRAE | -  | 1  | FLSCL3 | FLSCL2 | FLSCL1 | FLSCL0 | 00000000 |
| 位7   | 位6   | 位5 | 位4 | 位3     | 位2     | 位1     | 位0     | _        |

该寄存器控制 FLASH 读时序电路和预分频器, 预分频器用于产生 FLASH 操作所要求的正确定时信号。

位 7: FOSE: FLASH 单稳态定时器使能位

0: FLASH 读选通信号宽度为一个完整的定时周期。

1: FLASH 读选通信号宽度为 50 ns。

位 6: FRAE: FLASH 总读位

0: FLASH 输出使能和读出放大器使能信号只在读 FLASH 期间有效。

1: FLASH 输出使能和读出放大器使能信号一直有效。这可以用于限制因切换 读出放大器而引起的数字电源电流的变化,从而减小数字感应噪声。

位 5-4: 未用。读=00b, 写=忽略。

位 3-0: FLSCL3-0: FLASH 定时预分频控制位

FLSCL3-0 控制用于产生 FLASH 操作定时信号的预分频器。其值应在启动任何 FLASH 操作之前写入,写入值应是满足下式的最小整数:

 $FLSCL[3:0] > log_2(f_{SYSCLK}/50kHz)$ 

其中 $f_{SYSCLK}$ 是系统时钟频率。当FLSCL[3:0] = 1111b时,所有对FLASH的读/写/擦除操作都被禁止。

## 18.2 边界扫描和 ID 码

该系列器件不支持边界扫描(IEEE 1149.1),但支持旁路和 ID 码功能。MCU 使用 JTAG 对 FLASH 编程和进行在系统调试,而系统中的其它器件可能使用 JTAG 进行边界扫描,因此 MCU 支持旁路功能,使用户可以在一个系统中保持一个 JTAG 接口。此外,MCU 还支持 ID 码。

## 18.2.1 BYPASS 指令

通过 IR 进入 BYPASS 指令。它提供对标准 1 位 JTAG 旁路数据寄存器的访问。

#### 18.2.2 IDCODE 指令

通过 IR 进入 IDCODE 指令。它提供对 32 位器件 ID 寄存器的访问。

图 18.6 DEVICEID: JTAG 器件 ID 寄存器

|     |            |      |     |               |                |    | 复位值        |
|-----|------------|------|-----|---------------|----------------|----|------------|
| 版本  |            | 器件编号 |     | 制             | 造商 ID          | 1  | 0xn0000243 |
| 位31 | 立28        | 位27  | 位12 | 位11           | 位1             | 位0 |            |
|     | (版<br>0000 |      |     | 06/220/1/6, ( | C8051F230/1/6) |    |            |

## 18.3 调试支持

每个 MCU 内部都有 JTAG 和调试电路。通过 4 脚的 JTAG 接口,可以使用安装在最终应用系统上的产品 MCU 进行非侵入式、全速、在系统调试。Silicon Labs 的调试系统支持观察和修改存储器和寄存器,设置断点、观察点,支持单步及运行和停机命令;不需要额外的目标 RAM、程序存储器或通信通道。在调试时,所有的模拟和数字外设都全功能正确运行(保持同步)。当 MCU 因单步执行或执行到断点而停机时,WDT 被禁止。

开发套件 C8051F2xxDK 具有开发应用代码和进行在系统调试(C8051F206,C8051F220/1/6,C8051F230/1/6)所需要的全部硬件和软件。套件中包括一个具有调试器和8051汇编器的集成开发环境(IDE)。套件中还包括一个被称为EC的RS232到JTAG的协议转换模块、RS-232和JTAG电缆及墙装电源。

# 联系信息

#### Silicon Laboratories Inc.

4635 Boston Lane Austin, TX 78735

Tel: 1+(512) 416-8500 Fax: 1+(512) 416-9669

Toll Free: 1+(877) 444-3032 Email: mcuinfo@silabs.com Internet: www.silabs.com

## 新华龙电子有限公司

电话: 0755-83645240 83645242 83645244 83645251

技术支持: 0755-83645259

传真: 0755-83645243

地址:深圳市福田区华强北路现代之窗大厦 A 座 13F C 室(518013)

Email: sales@xhl.com.cn

Email: shenzhen@xhl.com.cn

网站: www.xhl.com.cn

技术支持: support-sz@xhl.com.cn