# 考试科目名称\_ 计算机组织与系统结构 (A卷)

| 2    | 010——2011 学年第       | 1_ 学期   教师            | 袁春风/杨若瑜 考试方式           | : 闭卷             |
|------|---------------------|-----------------------|------------------------|------------------|
| 系    | (专业) 计算机和           | 学与技术                  | 手级                     |                  |
| 学号   | I                   | 姓名                    | 成绩                     | e.               |
|      | 题号                  |                       | 三   四                  | <i>Ŧ</i> i.      |
|      | 分数                  |                       |                        |                  |
| 49.八 | V4-1-V              | 蓝 / 与 . 斯 a 八 , 井 a · | ( // )                 |                  |
| 得分   | 一、选择                | 题(每小题 2 分,共 36        | 分分                     |                  |
| 1    | -1022 始 22 於 社 研 日  | 月十六进制表示为( <b>D</b> )  |                        |                  |
| 1.   |                     |                       | ° C. FFFF 03FEH        | D FEEE ECOM      |
| 2.   |                     |                       | 則变量 f 的机器数表示为( B       |                  |
| 2.   |                     | B. C57F D000H         |                        | D. C67F E800H    |
| 3.   |                     |                       | 的机器数用补码表示, $[x]_{*}=F$ |                  |
|      |                     | 标志 OF 分别是( D )。       |                        | 2                |
|      |                     | В. 119、0              | C. 115、1               | D. 119、1         |
| 4.   | 考虑以下 C 语言代码         |                       |                        |                  |
|      | short si= $-8196$ ; |                       |                        |                  |
|      | int i=si;           |                       |                        |                  |
|      | 执行上述程序段后,           | i 的机器数表示为( D          | )。                     |                  |
|      | A. 0000 9FFCH       | B. 0000 DFFCH         | C. FFFF 9FFCH          | D. FFFF DFFCH    |
| 5.   | 以下几种存储结构中           | ,采用相联存取方式访问           | 信息的是( C )。             |                  |
|      | A.堆栈                | B.直接映射 cache          | C. 分支历史记录表             | D. 主存页表          |
| 6.   | 假定用若干个 16K×8        | 3 位的存储器芯片组成一个         | ~64K×8 位的存储器, 按字节编     | 扁址,芯片内各单元交叉      |
|      | 编址,则地址 BFFF         | H 所在的芯片的最小地址之         | <b>均(D)。</b>           |                  |
|      | А. 0000Н            | B. 0001H              | C. 0002H               | D. 0003H         |
| 7.   | 假定主存地址位数为           | 32位,按字节编址,主在          | 字和 cache 之间采用全相联映射     | 方式,主存块大小为一       |
|      | 个字,每字32位,           | 采用回写(Write Back)方     | 式和随机替换策略,则能存放          | 32K字数据的 cache 的  |
|      | 总容量至少应有多少           | ·位? ( D )             |                        |                  |
|      | A. 1536K            |                       | C. 2016K D. 2048       |                  |
| 8.   |                     |                       | 。其中,某指令的一个操作数          |                  |
|      |                     |                       | )为 FF00H,当前基址寄存器       | 的内容为 C000 0000H, |
|      |                     | 字放的地址是( A )。          |                        |                  |
|      | A. BFFF FF00H       | B. BFFF FF01H         | C. C000 FF00H          | D. C000 FF01H    |

第 1 页 共 9 页

| 9.  | 通常将在部件之间进行数据传送的指令<br>的是( D )。                                                                                                                                             | 称为传送指令。以下有关各类传送指令                                                                                                                                                             | 功能的叙述中,错误                                |
|-----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------|
|     | A. 出/入栈指令 (push/pop) 完成 CPU                                                                                                                                               | 和栈顶之间的数据传送                                                                                                                                                                    |                                          |
|     | B. 访存指令 (load/store) 完成 CPU 和                                                                                                                                             |                                                                                                                                                                               |                                          |
|     | C. I/O 指令 (in/out) 完成 CPU 和 I/O                                                                                                                                           |                                                                                                                                                                               |                                          |
|     | D. 寄存器传送指令 (move) 完成 CPU                                                                                                                                                  |                                                                                                                                                                               |                                          |
| 10. | 执行完当前指令后,PC 中存放的是后组                                                                                                                                                       |                                                                                                                                                                               | ) 的位数相同。                                 |
|     |                                                                                                                                                                           | 忘字寄存器 C. 主存地址寄存器                                                                                                                                                              |                                          |
| 11. | 下列有关指令和微指令之间关系的描述                                                                                                                                                         |                                                                                                                                                                               | 2. 3H ( 1) 1. 3 m                        |
|     | A. 一条指令的功能通过执行一条微指。                                                                                                                                                       |                                                                                                                                                                               |                                          |
|     | B. 一条指令的功能通过执行一个微程                                                                                                                                                        |                                                                                                                                                                               |                                          |
|     | C. 一条微指令的功能通过执行一条指                                                                                                                                                        |                                                                                                                                                                               |                                          |
|     | D. 一条微指令的功能通过执行一个微和                                                                                                                                                       | 程序来实现                                                                                                                                                                         |                                          |
| 12. | 以下给出的事件中, 无需异常处理程序                                                                                                                                                        |                                                                                                                                                                               |                                          |
|     |                                                                                                                                                                           | C.缺页故障 D. cache 缺失                                                                                                                                                            |                                          |
| 13. | 以下给定的情况中,可能不会引起指令                                                                                                                                                         | 流水线阻塞的是(A)。                                                                                                                                                                   |                                          |
|     | A.跳转指令执行 B. TLB 缺失                                                                                                                                                        | C. 结果溢出 D. cache 缺失                                                                                                                                                           |                                          |
| 14. | 假定一个同步总线的工作频率为 33MH                                                                                                                                                       | z, 总线中有 32 位数据线, 每个总线时                                                                                                                                                        | 钟传输一次数据,则                                |
|     | 该总线的最大数据传输率为( B )。                                                                                                                                                        |                                                                                                                                                                               |                                          |
|     | A. 66MB/s B. 132MB/s                                                                                                                                                      | C. 528MB/s                                                                                                                                                                    | D. 1056MB/s                              |
| 15. | 在计数器定时查询方式下, 若每次计数                                                                                                                                                        | 都从 0 开始, 则 ( A )。                                                                                                                                                             |                                          |
|     | 在 // 数                                                                                                                                                                    | HP//CO/1/M/ // ( 11 )c                                                                                                                                                        |                                          |
|     | A. 设备号小的设备优先级高                                                                                                                                                            | B. 设备号大的设备优先级?                                                                                                                                                                | <del></del>                              |
|     |                                                                                                                                                                           |                                                                                                                                                                               |                                          |
| 16. | A. 设备号小的设备优先级高                                                                                                                                                            | B. 设备号大的设备优先级<br>D. 每个设备的优先级随机。                                                                                                                                               | 变化                                       |
| 16. | A. 设备号小的设备优先级高<br>C. 每个设备的优先级均等                                                                                                                                           | B. 设备号大的设备优先级 D. 每个设备的优先级随机 O 总线的带宽是 68.8MB/s, 磁盘的最大                                                                                                                          | 变化<br>数据传输率是 <b>5MB</b> /s。              |
| 16. | A. 设备号小的设备优先级高<br>C. 每个设备的优先级均等<br>假定计算机系统中连接主存和磁盘的 I/o                                                                                                                   | B. 设备号大的设备优先级 D. 每个设备的优先级随机 O 总线的带宽是 68.8MB/s, 磁盘的最大                                                                                                                          | 变化<br>数据传输率是 <b>5MB</b> /s。              |
|     | A. 设备号小的设备优先级高 C. 每个设备的优先级均等 假定计算机系统中连接主存和磁盘的 I/c 如果允许磁盘输入/输出占用 100%的总: ( A )。 A. 13 B. 14                                                                                | B. 设备号大的设备优先级的 D. 每个设备的优先级随机 O 总线的带宽是 68.8MB/s, 磁盘的最大线和主存带宽, 那么总线上可同时接入 C. 15                                                                                                 | 变化<br>数据传输率是 <b>5MB</b> /s。              |
| 17. | A. 设备号小的设备优先级高 C. 每个设备的优先级均等 假定计算机系统中连接主存和磁盘的 I/c 如果允许磁盘输入/输出占用 100%的总: ( A )。 A. 13 B. 14 以下给出的部件中,不包含在外设控制                                                              | B. 设备号大的设备优先级商机。 D. 每个设备的优先级随机。 O 总线的带宽是 68.8MB/s, 磁盘的最大线和主存带宽, 那么总线上可同时接入  C. 15 接口电路中的是( A )。                                                                               | 变化<br>数据传输率是 5MB/s。<br>的磁盘个数最多是<br>D. 16 |
| 17. | A. 设备号小的设备优先级高 C. 每个设备的优先级均等 假定计算机系统中连接主存和磁盘的 I/c 如果允许磁盘输入/输出占用 100%的总: ( A )。 A. 13 B. 14 以下给出的部件中,不包含在外设控制 A. 标志寄存器 B. 数据缓存器                                            | B. 设备号大的设备优先级商机是 D. 每个设备的优先级随机是 O 总线的带宽是 68.8MB/s, 磁盘的最大线和主存带宽, 那么总线上可同时接入 C. 15 接口电路中的是( A )。 C. 命令(控制)寄存器                                                                   | 变化<br>数据传输率是 5MB/s。<br>的磁盘个数最多是          |
| 17. | A. 设备号小的设备优先级高 C. 每个设备的优先级均等 假定计算机系统中连接主存和磁盘的 I/c 如果允许磁盘输入/输出占用 100%的总: ( A )。 A. 13 B. 14 以下给出的部件中,不包含在外设控制 A. 标志寄存器 B. 数据缓存器 以下有关 CPU 响应外部中断请求的叙述                       | B. 设备号大的设备优先级商机。 D. 每个设备的优先级随机。 O 总线的带宽是 68.8MB/s, 磁盘的最大线和主存带宽, 那么总线上可同时接入  C. 15 接口电路中的是(A)。  C. 命令(控制)寄存器  杜中,错误的是(A)。                                                      | 变化<br>数据传输率是 5MB/s。<br>的磁盘个数最多是<br>D. 16 |
| 17. | A. 设备号小的设备优先级高 C. 每个设备的优先级均等 假定计算机系统中连接主存和磁盘的 I/c 如果允许磁盘输入/输出占用 100%的总: ( A )。 A. 13 B. 14 以下给出的部件中,不包含在外设控制 A. 标志寄存器 B. 数据缓存器 以下有关 CPU 响应外部中断请求的叙述 A. 每条指令结束后,CPU 都会转到"点 | B. 设备号大的设备优先级商机是   D. 每个设备的优先级随机是   O 总线的带宽是 68.8MB/s, 磁盘的最大线和主存带宽, 那么总线上可同时接入   C. 15   接口电路中的是( A )。   C. 命令(控制)寄存器   述中,错误的是( A )。                                         | 变化<br>数据传输率是 5MB/s。<br>的磁盘个数最多是<br>D. 16 |
| 17. | A. 设备号小的设备优先级高 C. 每个设备的优先级均等 假定计算机系统中连接主存和磁盘的 I/c 如果允许磁盘输入/输出占用 100%的总: ( A )。 A. 13 B. 14 以下给出的部件中,不包含在外设控制 A. 标志寄存器 B. 数据缓存器 以下有关 CPU 响应外部中断请求的叙述 A. 每条指令结束后,CPU 都会转到"压 | B. 设备号大的设备优先级商机是   D. 每个设备的优先级随机是   O 总线的带宽是 68.8MB/s, 磁盘的最大线和主存带宽, 那么总线上可同时接入   C. 15   接口电路中的是( A )。   C. 命令(控制)寄存器   杜中,错误的是( A )。   中断响应"周期进行中断响应处理   允许触发器清 0,以使 CPU 关中断 | 变化<br>数据传输率是 5MB/s。<br>的磁盘个数最多是<br>D. 16 |
| 17. | A. 设备号小的设备优先级高 C. 每个设备的优先级均等 假定计算机系统中连接主存和磁盘的 I/c 如果允许磁盘输入/输出占用 100%的总: ( A )。 A. 13 B. 14 以下给出的部件中,不包含在外设控制 A. 标志寄存器 B. 数据缓存器 以下有关 CPU 响应外部中断请求的叙述 A. 每条指令结束后,CPU 都会转到"点 | B. 设备号大的设备优先级商机是 D. 每个设备的优先级随机是 O 总线的带宽是 68.8MB/s, 磁盘的最大线和主存带宽, 那么总线上可同时接入 C. 15 接口电路中的是( A )。 C. 命令(控制)寄存器                                                                   | 变化<br>数据传输率是 5MB/s。<br>的磁盘个数最多是<br>D. 16 |

得分

## 二、简单解释以下英文术语的含义。(每个2分,共10分)

1. CPI

(略)

2. ALU

(略)

3. RISC

(略)

4. RAID

(略)

5. VLIW

(略)

得分

## 三、分析设计题(共38分,答案写在答题纸上)

1. (8分)假设某计算机按字节编址,L1 data cache 的数据区大小为 128B,采用直接映射方式,主存和 cache 交换的块的大小为 16B, cache 初始为空。以下是对矩阵进行转置的程序段:

```
typedef \quad int \quad array[4][4]; void \ transpose(array \ dst, array \ src) \{ \\ int \quad i, j; for \ (i = 0; \ i < 4; \ i++) for \ (j = 0; \ j < 4; \ j++) dst[j][i] = src[i][j];
```

若 sizeof(int)=4,数组 dst 从地址 0000 C000H 开始存放,数组 src 从地址 0000 C040H 开始存放。仿照 col=0,row=0 栏目中的形式填写表 1,说明数组元素 src[row][col]和 dst[row][col]各自映射到 cache 哪一行,其访问是命中(hit)还是缺失(miss)。

|       | src 数组 |       |       | dst 数组 |       |       |       |       |
|-------|--------|-------|-------|--------|-------|-------|-------|-------|
|       | col=0  | col=1 | col=2 | col=3  | col=0 | col=1 | col=2 | col=3 |
| row=0 | 0/miss | (s)   |       |        | 56    |       | -3-   |       |
| row=1 |        |       |       |        |       |       | 7-    |       |
| row=2 |        |       |       |        |       |       |       |       |
| row=3 |        | 5     |       |        | 56    |       | - 8   |       |

表 1 题 1 中的 src 数组和 dst 数组

#### 【分析解答】

从程序来看,数组访问过程如下:

src[0] [0], dst[0] [0], src[0] [1], dst[1] [0], src[0] [2], dst[2] [0], src[0] [3], dst[3] [0]

src[1] [0], dst[0] [1], src[1] [1], dst[1] [1], src[1] [2], dst[2] [1], src[1] [3], dst[3] [1]

src[2] [0], dst[0] [2], src[2] [1], dst[1] [2], src[2] [2], dst[2] [2], src[2] [3], dst[3] [2]

src[3] [0], dst[0] [3], src[3] [1], dst[1] [3], src[3] [2], dst[2] [3], src[3] [3], dst[3] [3]

因为块大小为 16B,每个数组元素有 4 个字节,所以 4 个数组元素占一个主存块,因此每次总是调入 4 个数组元素到 cache 的一行。

当数据区容量为 128B 时,L1 data cache 中共有 8 行。数组元素  $dst[0][i] \cdot dst[1][i] \cdot dst[2][i] \cdot dst[3][i] \cdot src[0][i] \cdot src[1][i] \cdot src[2][i] \cdot src[3][i] \cdot (i=0~3)$  分别映射到 cache 第 0、1、2、3、4、5、6、7 行。因此,不会发生数组元素的替换。每次总是第一个数组元素不命中,后面三个数组元素都命中。如下表所示。

src 数组 dst 数组 col=0 col=1 col=2 col=3 col=0 col=1 col=2 col=3 4/miss 4/hit 4/hit 4/hit 0/miss 0/hit 0/hit 0/hit row=0 row=1 5/miss 5/hit 5/hit 5/hit 1/miss 1/hit 1/hit 1/hit 2/hit row=2 6/miss 6/hit 6/hit 6/hit 2/miss 2/hit 2/hit 7/miss 7/hit 7/hit 7/hit 3/hit 3/hit 3/hit row=3 3/miss

表 1 题 1 中的 src 数组和 dst 数组的命中情况

2. (20 分)某高级语言源程序实现"找到 save 数组中第一个不等于 k 的元素"功能,其核心循环语句如下: "while (save[i] = = k) { i += 1;} "。若对其编译时,编译器将 i 和 k 分别分配在寄存器\$s3 和\$s5中,数组 save 的基址存放在\$s6中,则生成的 MIPS 汇编代码段如下。

loop: sll \$t1, \$s3, 2 #R[\$t1]←R[\$s3]<<2, 即 R[\$t1]=i×4

add \$t1, \$t1, \$s6 #R[\$t1]+R[\$t1]+R[\$s6], 即 R[\$t1]=Address of save[i]

lw \$t0, 0(\$t1) #R[\$t0]←M[R[\$t1]+0], \$\Pi\$ R[\$t0]=save[i]

bne \$t0, \$s5, exit #if R[\$t0] $\neq$ R[\$s5] then goto exit

第 4 页 共 9 页

addi \$s3, \$s3, 1 #R[\$s3]←R[\$s3]+1,即 i=i+1 j loop #goto loop

exit:

假设从 loop 处开始的指令存放在内存 8 0000 处,则上述循环对应的 MIPS 机器码如图 1 所示。

|       | 6位 | 5 位   | 5 位 | 5 位 | 5 位 | 6 位 |  |
|-------|----|-------|-----|-----|-----|-----|--|
| 30000 | 0  | 0     | 19  | 9   | 2   | 0   |  |
| 30004 | 0  | 9     | 22  | 9   | 0   | 32  |  |
| 80008 | 35 | 9     | 8   | 0   |     |     |  |
| 0012  | 5  | 8     | 21  | 2   |     |     |  |
| 0016  | 8  | 19    | 21  | 1   |     |     |  |
| 0020  | 2  | 20000 |     |     |     |     |  |
| 0024  |    | l     |     |     |     |     |  |

图 1 题 2 中的 MIPS 机器码

根据上述叙述,回答下列问题,要求说明理由或给出计算过程。

- (1) 数组 save 每个元素占几个字节?
- (2) MIPS 中有多少个通用寄存器?
- (3) addi 指令的操作码是多少?
- (4) 标号 exit 的值是多少? 如何根据 bne 指令计算得到?
- (5) 标号 loop 的值是多少?如何根据 jump 指令计算出得到? MIPS 中跳转指令的跳转范围是多少?
- (6) 假定如图 2 所示的单周期数据通路和如图 3 所示的多周期数据通路中各主要功能单元的操作时间为:存储器-200ps; ALU 和加法器-100ps; 寄存器堆读或写-50ps。在不考虑多路选择器、控制单元、PC、扩展器和线路等延迟的情况下,单周期和多周期处理器的时钟周期最小各为多少?若上述程序段共循环执行 10 次,则在单周期数据通路和多周期数据通路中执行各需要多少时间?



图 2 单周期数据通路



图 3 多周期数据通路

(7) 若采用转发技术,并控制寄存器堆在前半周期写数据在后半周期读数据,则哪些指令之间的数据相关能够被消除,哪些指令之间的数据相关不能被消除?假定在如图 4 所示的采用"转发+阻塞"技术的流水线处理器中执行上述程序,同时对分支冒险采用"一位动态预测"(初始预测为转移)方式,条件检测和分支目标地址的修改都在"执行(Ex)"阶段进行,jump 指令在"译码(ID)"阶段进行跳转目标地址修改,则执行 10 次循环所用的时间为多少?这种情况下,流水线处理器的执行速度大约各是单周期处理器和多周期处理器的多少倍?



#### 【分析解答】

- (1) Save 数组的每个元素占 4 个字节。因为每次循环取数组元素时,其下标地址都要乘以 4。
- (2) MIPS 中有 32 个通用寄存器, 因为寄存器的编号是 5 位。
- (3) "addi" 指令的操作码是 001000B, 因为其 OP 字段为 8, 相当于 6 位二进制编码 001000。
- (4) 标号 exit 的值是 80024, 其含义是循环结束时跳出循环后执行的首条指令的地址。它由当前分支指令(条件转移指令)的地址 80012 加上 4 得到下条指令的地址, 然后再加上相对位移量 2×4 得到,即 80012+4+2×4=80024。
- (5) 标号 loop 的值为 80000,是循环入口处首条指令的地址,由跳转指令 j 的 32 位地址 80020 的 高 4 位 (0000B),与指令中给出的低 26 位 (20000) 拼接成 30 位地址,然后再在低位添两个 0 (相当于 ×4) 得到,即 20000×4=80000。因为跳转指令的地址与其跳转到的目标指令地址的高 4 位一样,所以,如果将 4GB 的主存空间分割成 16 个 256MB 的子空间,那么跳转到的目标指令总是和跳转指令在同一个子空间,不可能跳出它本身所在的 256MB 的子空间,所以跳转目标地址范围的大小是 256M,也即,假定跳转指令地址的高 4 位为 X,则跳转目标地址范围是 X000 0000H~XFFF FFFCH。
- (6) 单周期处理器的时钟周期最小为 200+50+100+200+50=600ps; 多周期处理器的时钟周期最小为 200ps。对于单周期数据通路中的 10 次循环执行,第 1~4 条指令执行了 10 次,第 5~6 条指令执行了 9 次,因此,共用了(4×10+2×9)×600=34800ps=34.8ns。对于多周期数据通路中的 10 次循环执行,sll、add 和 addi 指令都需要 4 个时钟周期,bne 和 j 指令需要 3 个时钟周期,lw 指令需要 5 个时钟周期,因此,一共用了(4+4+5+3)×10×200+(4+3)×9×200=44600ps=44.6ns。
- (7) 第1和2、2和3、5和1条指令之间的数据相关可以被消除,但不能消除第3和4条指令之间的 load-use 冒险。
  - 10 次循环共有 10 个时钟的 load-use 阻塞;此外,对于 bne 控制(分支)冒险,第 1 次和最后 1 次

预测错误,所以有 2 次需要对预取执行的指令进行冲刷。因为条件检测和转移目标地址修改都在"执行 (Ex)"阶段进行,因此,分支延迟损失时间片(分支延迟槽)为 2,也即每次冲刷掉 2 条指令。因此, 2 次共被冲刷掉 4 条指令,使流水线阻塞了 4 个时钟周期;对于最后一条 jump 指令,因为在"译码(ID)"阶段进行跳转目标地址修改,所以每次有一个时钟阻塞,10 次循环 jump 指令共执行了 9 次,因而有 9 个时钟周期的阻塞。综上可知,10 次循环总共有 10+4+9=23 次阻塞,且第 1~4 条指令各执行了 10 次,第 5~6 条指令各执行了 9 次,因此,10 次循环所用的时钟周期数为 4×10+2×9+23=81,总时间为 81×200ps=16.2ns。执行上述程序段时,流水线处理器的速度大约是单周期处理器速度的 34.8/16.2=2.15 倍;大约是多周期处理器速度的 44.6/16.2=2.75 倍。

- 3. (10 分) 某计算机 CPU 主频为 1GHz, 所连接的某外设的最大数据传输率为 40kBps, 该外设接口中有一个 32 位的数据缓存器, 相应的中断服务程序的执行时间为 500 个时钟周期。请回答下列问题:
- (1)是否可用中断方式进行该外设的输入输出?若能的话,在该设备持续工作期间,CPU用于该设备进行输入/输出的时间占整个CPU时间的百分比大约为多少?
- (2) 若该外设的最大数据传输率提高到 4MBps,则可否用中断方式进行输入输出?若此时采用周期 挪用 DMA 方式进行输入/输出,每挪用一个周期传送一个 32 位数据,一次 DMA 传送完成 1000 字节的 数据传送,DMA 初始化和后处理的时间为 2000 个时钟周期,不考虑访存冲突,则 CPU 用于该设备进行输入/输出的时间占整个 CPU 时间的百分比大约为多少?

#### 参考答案:

(1) 因为该外设接口中有一个 32 位数据缓存器,所以,若用中断方式进行输入/输出的话,可以每 32 位数据进行一次中断请求,因此,中断请求的时间间隔为 10<sup>6</sup>×4B/40kB=100μs。

对应的中断服务程序的执行时间为(1/1GHz)×500×10<sup>6</sup>=0.5μs,因为中断响应过程就是执行一条隐指令的过程,所用时间相对于中断处理时间(即执行中断服务程序的时间)而言,几乎可以忽略不计,因而整个中断响应并处理的时间大约 1μs 多一点,远远小于中断请求的间隔时间。因此,可以用中断方式进行该外设的输入输出。

若用中断方式进行该设备的输入/输出,则该设备持续工作期间,CPU 用于该设备进行输入/输出的时间占整个 CPU 时间的百分比大约为 0.5/100=0.5%(也可以通过考察 1 秒钟内 500M 个时钟周期中有多少时钟周期用于中断来计算百分比,其计算公式为(10<sup>6</sup>/100×500)/500M=1%)。

(2) 若外设的最大传输率为 4MBps,则中断请求的时间间隔为 10<sup>6</sup>×4B/4MB=1μs。而整个中断响应 并处理的时间大约 0.5μs 多一点,中断请求的间隔时间和中断响应处理时间太接近,虽然可以用中断方 式进行该外设的输入输出,但不太合适

若用周期挪用 DMA 方式,则一秒钟内产生的 DMA 次数为 4MB/1000B=4000;每次 DMA 传送前都需要 2000 个时钟周期进行 DMA 初始化和 DMA 结束处理,所以,CPU 用于 DMA 处理的总开销为 4000×2000=8000000=8M 个时钟周期;而 CPU 的时钟频率为 1GHz,即 CPU 每秒钟内产生 1000M 个时钟周期,故 CPU 用于该外设 I/O 的时间占整个 CPU 时间的百分比 8M/1000M=0.8%(也可通过考察相邻

## 两次 DMA 请求间隔时间内 CPU 用于该外设 I/O 的时间来计算,即(2000×1/1GHz)/(1000B/4MB)=0.8%)。

## 得分

## 五、简答题(共16分,答案写在答题纸上)

- 1. 假定某一个高级语言源程序 P 中有乘、除运算,但机器 M 中不提供乘、除运算指令,则程序 P 能否在机器 M 上运行?为什么?(3分)
- 2. 为什么要考虑 cache 的一致性问题? 读操作时是否要考虑 cache 的一致性问题? 为什么? (3分)
- 3. 简述虚拟地址到物理地址的转换过程。(2分)
- 4. 微程序控制器的特点是什么?适合于实现哪种类型的指令? (3分)
- 5. 各流水段寄存器的宽度是否一样? 为什么? (2分)
- 6. 什么是 I/O 端口? 有哪两种 I/O 端口编址方式? (3分)