## 3. domaća zadaća (2022Z)

Relativni doprinos: 1.0/1.0 1. Točno Zadan je sljedeći VHDL kod: entity Element is port( clk, Q, R: in std\_logic; Qout: out std logic); end Element; architecture beh of Element is signal Qint: std\_logic; begin process(...) begin if rising\_edge(clk) then if R= '1' then Qint<= not Qint; end if; end if; if Q='1' then Qint<= '0'; end if; end process; Qout<= Qint; end beh; Označite sve signale koji čine minimalnu listu osjetljivosti. Q clk  $\square$  R Qint

2. Točno Relativni doprinos: 1.0/1.0 Zadan je sljedeći VHDL kod: entity Element is port( clock, R, S, T, U: in std logic; Qout: out std logic); end Element; architecture beh of Element is signal Qint: std logic; begin process(Qint, clock, R, S) variable sel: std logic vector(1 downto 0); begin if R='1' then Qint<= '0'; elsif S='1' then Qint<= '0'; elsif falling edge(clock) then sel:=T&U; case sel is when "00"=> Qint<= '0'; when "01"=> Qint<= Qint; when "10"=> Qint<= Qint; when "11"=> Qint<= '1'; when others=> null; end case; end if; Qout<= Qint; end process; end beh; Označite sve ulaze bistabila koji djeluju asinkrono. R S

```
3. Točno
                                                                                                                         Relativni doprinos: 1.0/1.0
   Zadan je sljedeći VHDL kod:
   entity Element is port(
       cp, B, C, D, E: in std logic;
       Qout: out std logic);
   end Element;
   architecture beh of Element is
       signal Qint: std logic;
   begin
       process(cp, B, C)
          variable sel: std logic vector(1 downto 0);
       begin
          if falling edge(cp) then
             sel:=D&E;
             case sel is
               when "00"=> Qint<= '0';
               when "01"=> Qint<= '1';
               when "10"=> Qint<= not Qint;
               when "11"=> Qint<= not Qint;
               when others=> null;
             end case;
          end if;
          if B='0' then
             Qint<= '0';
          end if:
          if C='1' then
             Qint<= '1';
          end if;
       end process;
       Qout <= Qint;
   end beh;
    Označite asinkroni ulaz najvišeg prioriteta.
    C
    \bigcirc E
    \bigcirc B
    \bigcirc D
```

```
Točno
                                                                                                                     Relativni doprinos: 1.0/1.0
Zadan je sljedeći VHDL kod:
entity Element is port(
   cp, F, G, H: in std logic;
   Qout: out std logic);
end Element;
architecture beh of Element is
   signal Qint: std logic;
begin
   process(cp, F, G)
   begin
      if rising edge(cp) then
         if H= '0' then
            Qint<= not Qint;
         end if;
      end if;
      if F='0' then
         Qint<= '1';
      end if;
      if G='0' then
         Qint<= '1';
      end if;
   end process;
   Qout <= Qint;
end beh;
Na što djeluje signal takta cp?

    na padajući brid

 o na rastući brid
 na logičku razinu 1
 ○ na logičku razinu 0
```

| 5. | Točno                                                               | Relativni doprinos: 1.0/1.0                                                                                  |
|----|---------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------|
|    | Dvoulazni NI sklop modeliran je VHI sklop1 prikazani su u nastavku. | DL-om kao sklop nand2. Potom je napisan strukturni model sklopa sklop1. Sučelje sklopa nand2 te model sklopa |
|    | ENTITY nand2 IS<br>PORT (                                           | <pre>ENTITY sklop1 IS PORT (d, e : IN std_logic;</pre>                                                       |
|    | _                                                                   | END sklop1; ARCHITECTURE ar OF sklop1 IS                                                                     |
|    | END nand2;                                                          | SIGNAL i : std_logic; BEGIN s1: ENTITY work.nand2 PORT MAP (b<=i,c<=e,a<=f);                                 |
|    |                                                                     | s2: ENTITY work.nand2 PORT MAP (i,e,d); END ar;                                                              |
|    | Ponašajni opis istovjetan opisu "ar"                                | u tijelu bloka ARCHITECTURE sadržava sljedeći izraz:                                                         |
|    | ∫ f <= d OR e;                                                      |                                                                                                              |
|    | ○ f <= NOT d AND NOT e;                                             |                                                                                                              |
|    | f <= NOT e OR d;                                                    |                                                                                                              |
|    | ○ f <= NOT (d AND e) AND e;                                         |                                                                                                              |

Na slici je prikazano paralelno binarno zbrajalo. Ako svako potpuno zbrajalo kasni 10ns, a u trenutku t=0ns na C<sub>-1</sub> se dovede 1 te a3a2a1a0 = 1101, b3b2b1b0 = 1001, nacrtajte vremenske dijagrame svih signala, te sa njih očitajte vrijednosti svih izlaza S i C u trenutku t = 29ns. Prilikom rješavanja zadatka pretpostaviti da su vrijednosti svih izlaza (rezultat i prijenos) u trenutku t = 0ns jednaki nula!



$$C(2)= 0$$

Važna napomena: U svako polje za unos treba unijeti samo vrijednost pripadnog izlaza rezultata i prijenosa zbrajala. Dozvoljena su dva načina upisa vrijednosti: 1 se tretira jednako kao i true, a 0 je ekvivalentna sa false.

| 7. | Točno Relativni doprinos: 1.0/1.0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|    | Za realizaciju binarnog asinkronog brojila koje broji u skraćenom ciklusu duljine 30 stanja na raspolaganju su padajućim bridom okidani T bistabili s asinkronim ulazom za brisanje koji djeluju kada im se dovede logička jedinica (svi su spojeni zajedno; označimo tu točku oznakom X). Brojilo treba ostvariti minimalno potrebnim brojem bistabila, pri čemu stanje 0 treba pripadati ciklusu. Pobudu za točku X generira kombinacijski sklop. Koju funkciju taj sklop treba ostvarivati? Kao rješenje upišite algebarski oblik (npr. not Q2 or Q1). Prilikom očitavanja stanja izlaz Q0 smatra se izlazom najmanje težine. |
|    | Q4 and Q3 and Q2 and Q1 and not Q0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |

| 8. | Nije riješenVaše rješenje   Točno rješenje   Relativni doprinos: 0.0/1.0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
|----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|    | Nacrtajte shemu 3-bitnog asinkronog binarnog brojila unaprijed izvedenog padajućim bridom okidanih JK bistabila. Za taj sklop potrebno je nacrtati vremenske dijagrame do trenutka T=1215 ns. Na brojilo se dovodi signal takta periode 135 ns, pri čemu u trenutku t=0 nastupa padajući brid. Kašnjenje svakog bistabila iznosi 30 ns. Brojilo osim bistabila ne smije koristiti dodatne logičke sklopove. Pretpostaviti da su svi bistabili u trenutku prije t=0 u stanju 0. Ako s Q0 označimo izlaz bistabila najmanje težine, očitajte stanje svih izlaza u trenutku t=489 ns. |
|    | Q0 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
|    | Q1 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
|    | Q2 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
|    | Važna napomena: vrijednosti koje se prihvaćaju su: 0, 1 (alternativno: true, false).                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |

9. **Točno** Relativni doprinos: 1.0/1.0

Za realizaciju binarnog asinkronog brojila koje broji u skraćenom ciklusu duljine 19 stanja na raspolaganju su padajućim bridom okidani T bistabili s asinkronim ulazom za brisanje koji su svi spojeni zajedno. Pri tome je utrošen minimalno potreban broj bistabila. Stanje 0 treba biti sastavni dio ciklusa. Koje stanje treba dekodirati kako bi se realiziralo to brojilo? Kao rješenje unesite broj stanja u dekadskom sustavu (npr. 12).

19

10. Točno Relativni doprinos: 1.0/1.0

Zadana je funkcija f(A,B,C,D) = m(0, 1, 2, 4, 7, 8, 10, 12, 13, 14, 15). Koliko ta funkcija ima primarnih implikanata/bitnih primarnih implikanata?

- 6/5
- O 6/2
- O 1/7
- O 4/3

11. Točno Relativni doprinos: 1.0/1.0

Na raspolaganju je SR-bistabil izveden s 4 sklopa NI i ulazom za signal takta. Taj je bistabil pomoću dva sklopa I pretvoren u JK-bistabil (vidi sliku). Ako sve ulaze ovog bistabila (J,K,CP) trajno spojimo na logičko 1, na izlazu ćemo primijetiti oscilacije. Ukoliko označimo s TL trajanje logičke 0, s TH trajanje logičke 1, a kašnjenje svakog logičkog sklopa iznosi 25ns, odredite iznose vremena TH i TL. Podrazumijevana mjerna jedinica je ns.

