et, to bi bila sva predavanja u jednom pdf.u. Lakse se pretrazuje i meni je prakticnije, na kraju se nalaze zadaci. Kad saznate tocne odg, slbodno mi PMnite pa editiram.

# 10. Sekvencijski sklopovi (1)

# Sadržaj predavanja

- konceptualizacija sekvencijskih sklopova
  - sinkroni sekvencijski sklopovi
  - kanonski modeli
- projektiranje sekvencijskih sklopova
- izvedbe sekvencijskih sklopova

# Sekvencijski sklopovi

- sekvencijski sklopovi:
  - digitalni sklopovi koji imaju sposobnost pamćenja
  - izlaz je funkcija:
    - trenutnog stanja ulaza
    - trenutnog *unutarnjeg* stanja sklopa
       postoji *memorija*
    - interpretacija memorije (npr. računala)
      - ~ pamćenje memorijskih riječi (= višebitni podaci )
        - → registri



# Sekvencijski sklopovi

- definicije:
  - n bistabila → 2<sup>n</sup> stanja
     ~ strojevi stanja (engl. state machines)
  - stanja je konačno mnogo (2<sup>n</sup>)
     ~ strojevi s konačnim brojem stanja (engl. finite state machines)
  - slijed operacija u sekvencijskom sklopu
     "ugrađeni" algoritam:
     algoritamski stroj stanja
  - operacije se obavljaju bez čovjekove pomoći ~ automat: digitalni automat, konačni automat

# Sinkroni sekvencijski sklopovi

- ograničenje na sinkrone sekvencijske sklopove!
   rad (promjena stanja) sinkroniziran s impulsima CP
  - značajno lakši postupak
     ~ sinkronizacija:
    - na globalni CP sustava
    - u odnosu na *najsporiju* stazu/element sustava
       ~ *sporije* od asinkronih sekvencijskih sustava
  - vrijeme je diskretizirano
     ~ projektiranje svedeno na kombinacijsko određivanje:
    - slijedećeg stanja sklopa
    - izlaza sklopa

na temelju sadašnjeg stanja sklopa i narinutih ulaza

# Sinkroni sekvencijski sklopovi

- općenito strukturiranje sinkronog sekvencijskog sklopa
   ~ kanonski oblik:
  - kombinacijski (pod)sklop
  - memorija s *upravljanim* (= *sinkronim*) bistabilima
     *registar* = (pod)sklop za pamćenje *višebitnih* podataka



# Sinkroni sekvencijski sklopovi

- nekoliko modela opće strukture sinkronog sekvencijskog sklopa:
  - Mooreov model
  - Mealyjev model
  - mješoviti model

Mooreov model: "automat stanja"
 ~ izlaz ovisi samo o unutarnjem stanju



A = 
$$\langle I, O, S, \delta, \mu \rangle$$
  
 $\delta: S \times I \rightarrow S$   
 $\mu: S \rightarrow O$ 



Mealyjev model: "automat prijelaza"
 izlaz ovisi o unutarnjem stanju i o ulazu



ekvivalencija Mooreovog i Mealyjevog automata:

A = 
$$\langle I, O, S, \delta, \lambda \rangle$$
  
 $\delta: S \times I \to S$ 
 $\lambda: S \times I \to O$ 
 $s_i$ 
 $s_j$ 
 $i_r/o_r$ 

A = 
$$\langle I, O, S, \delta, \mu \rangle$$
  
 $\delta: S \times I \to S$ 
 $\mu: S \to O$ 
 $s_i / s_j / s$ 

$$q^{n+1} = \delta(q^n, x^n)$$

$$z^n = \lambda(q^n, x^n)$$

$$q^{n+1} = \delta(q^{n}, x^{n})$$

$$z^{n} = \mu(q^{n})$$

$$= \mu(\delta(q^{n-1}, x^{n-1}))$$

$$= \mu'(q^{n-1}, x^{n-1})$$

- izlaz Mooreovog automata ovisi o prethodnom unutarnjem stanju i ulazu!
- moguć prijelaz iz jednog u drugi

- mješoviti model
  - ~ izdvojeni izlazi Mooreovog i Mealyjevog modela



# Sadržaj predavanja

- konceptualizacija sekvencijskih sklopova
- projektiranje sekvencijskih sklopova
  - minimiziranje memorije
  - kodiranje stanja
  - ostvarivanje sekvencijskog sklopa
- izvedbe sekvencijskih sklopova

# Projektiranje sekvencijskih sklopova

- neformalni opis postupka (1):
  - specifikacija sekvencijskog sklopa
     ulazni jezik: verbalno, algoritamski, ...
  - 2. izrada dijagrama stanja ili tablice stanja:  $\sim m$ : broj stanja, n: broj bistabila  $2^{n-1} < m \le 2^n$
  - 3. minimiziranje broja stanja
     ~ smanjenje broja bistabila → minimizacija memorije!
  - 4. kodiranje stanja~ dodjela binarne kodne riječi pojedinom stanju:
    - prikladno pridruživanje
       ~ minimiziranje kombinacijskog (pod)sklopa
    - težak kombinatorni problem

# Projektiranje sekvencijskih sklopova

- neformalni opis postupka (2):
  - 5. izbor tipa bistabila:
    - dobivanje *ulaznih* jednadžbi bistabila
       ~ uzbuda potrebna za odgovarajući prijelaz
       (→ generiranje slijedećeg stanja)
    - dobivanje izlaznih jednadžbi sklopa
    - minimizacija kombinacijskog (pod)sklopa
  - formalni zapis sekvencijskog sklopa
     npr. logička shema
     izbor tehnologije ostvarenja (SIC, ASIC, ...)

- standardni pristup
  - ~ Huffman-Mealyjeva metoda:
    - za potpuno specificirane sklopove
      - ~ ∀ unutarnje stanje definirano
         slijedeće unutarnje stanje + izlaz
    - minimizacija broja bistabila
      - ~ redukcija broja unutarnjih stanja nalaženjem *ekvivalentnih* (nerazlučivih) stanja
    - ekvivalentna stanja:
      - ~ ona iz kojih se *istom* pobudom (ulazni niz simbola) dobiva *isti* izlaz (izlazni niz simbola)

- ideja Huffman-Mealyjeve metode:
  - klasa ekvivalentnih stanja zamjenjuje ta stanja
     ~ automat s reduciranim brojem unutarnjih stanja
     ⇒ minimizirana memorija
  - početni (ne-minimalni) i konačni (minimalni) automat
     ~ ekvivalentni s obzirom na izvana opazivo ponašanje
     (engl. externally observable behavior):
     jednaki odziv na jednaku pobudu

- algoritam Huffman-Mealyjeve metode:
  - podjela unutarnjih stanja u najmanji mogući broj klasa ekvivalentnih stanja, tako da stanja u istoj klasi imaju iste izlaze
     stanja grupirati s obzirom na izlaze
  - daljnja podjela dobivenih klasa na podklase, tako da prijelazi iz stanja jedne te iste klase vode u stanja jedne druge iste klase
  - u konačnici se prijelazi između stanja zamjenjuju prijelazima između klasa stanja
     ~ klasa naravno ima manje od stanja ©

### Primjer: Huffman-Mealyjeva metoda

- sekvencijski sklop s jednim ulazom x i 8 stanja
- 8 = 2³ stanja → 3 bistabila Q<sub>2</sub>, Q<sub>1</sub>, Q<sub>0</sub>
   ~ promatraju se Q<sub>i</sub> (promjena stanja) + *jedan* izlaz
- rad sekvencijskog sklopa
   tablica stanja



| αn                    | q <sup>n+1</sup> , z <sup>n</sup> |                   |  |  |
|-----------------------|-----------------------------------|-------------------|--|--|
| qn                    | $x_0=0$                           | $\chi^n = 1$      |  |  |
| $q_0$                 | $q_0, 1$                          | q <sub>4</sub> ,0 |  |  |
| q <sub>1</sub>        | $q_0,0$                           | q4,0              |  |  |
| q <sub>2</sub>        | q <sub>1</sub> ,0                 | q <sub>5</sub> ,0 |  |  |
| <b>q</b> <sub>3</sub> | $q_{1},0$                         | $q_5,0$           |  |  |
| <b>Q</b> 4            | $q_2,0$                           | q <sub>6</sub> ,1 |  |  |
| <b>q</b> 5            | $q_2,0$                           | q <sub>6</sub> ,1 |  |  |
| <b>q</b> 6            | q <sub>3</sub> ,0                 | q <sub>7</sub> ,1 |  |  |
| <b>q</b> <sub>7</sub> | q <sub>3</sub> ,0                 | q <sub>7</sub> ,1 |  |  |

• specifikacija automata:

| $q^n$ | $q^{n+1}$   | $, z^n$   |
|-------|-------------|-----------|
| 9     | $x^n=0$     | $x^n=1$   |
| $q_0$ | $q_0, 1$    | $q_4,\!0$ |
| $q_1$ | $q_{0},\!0$ | $q_4,\!0$ |
| $q_2$ | $q_{1},0$   | $q_{5},0$ |
| $q_3$ | $q_{1},0$   | $q_{5},0$ |
| $q_4$ | $q_{2},0$   | $q_{6},1$ |
| $q_5$ | $q_{2},0$   | $q_{6},1$ |
| $q_6$ | $q_{3},0$   | $q_{7},1$ |
| $q_7$ | $q_{3},0$   | $q_{7},1$ |



 klase ekvivalentnih stanja prema stanju izlaza
 ~ (početno) 3 klase

$$a = \{q_0\}$$
  
 $b = \{q_1, q_2, q_3\}$   
 $c = \{q_4, q_5, q_6, q_7\}$ 

provjera prijelaza
 4 klase ekvivalentnih stanja

| an             | q <sup>n+1</sup> , z <sup>n</sup> |                   |  |  |  |
|----------------|-----------------------------------|-------------------|--|--|--|
| qn             | $x^n=0$                           | $x^n=1$           |  |  |  |
| q <sub>0</sub> | q <sub>0</sub> ,1                 | q <sub>4</sub> ,0 |  |  |  |
| q <sub>1</sub> | q <sub>0</sub> ,0                 | q <sub>4</sub> ,0 |  |  |  |
| q <sub>2</sub> | q <sub>1</sub> ,0                 | q <sub>5</sub> ,0 |  |  |  |
| Q <sub>3</sub> | q <sub>1</sub> ,0                 | q <sub>5</sub> ,0 |  |  |  |
| Q <sub>4</sub> | q <sub>2</sub> ,0                 | q <sub>6</sub> ,1 |  |  |  |
| <b>q</b> 5     | q <sub>2</sub> ,0                 | q <sub>6</sub> ,1 |  |  |  |
| Q <sub>6</sub> | q <sub>3</sub> ,0                 | q <sub>7</sub> ,1 |  |  |  |
| <b>Q</b> 7     | q <sub>3</sub> ,0                 | q <sub>7</sub> ,1 |  |  |  |
|                |                                   |                   |  |  |  |

| klasa           | а                   | b                     |                  |                       |                       | (                |                |                       |
|-----------------|---------------------|-----------------------|------------------|-----------------------|-----------------------|------------------|----------------|-----------------------|
| stanje          | $q_0$               | q <sub>1</sub>        | $q_2$            | <b>Q</b> <sub>3</sub> | Q <sub>4</sub>        | <b>Q</b> 5       | q <sub>6</sub> | <b>q</b> <sub>7</sub> |
| sl. klasa       | аc                  | ас                    | bс               | bС                    | bс                    | bс               | bс             | bс                    |
|                 |                     |                       |                  |                       |                       |                  |                |                       |
|                 |                     |                       |                  |                       |                       |                  |                |                       |
| klasa           | а                   | l                     | 0                |                       | (                     | C                |                | d                     |
| klasa<br>stanje | a<br>q <sub>0</sub> | <b>q</b> <sub>2</sub> | o q <sub>3</sub> | Q <sub>4</sub>        | <b>q</b> <sub>5</sub> | C q <sub>6</sub> | <b>Q</b> 7     | d<br>q <sub>1</sub>   |

dijagram stanja:



nova tablica stanja

| stanja u klasi                                 | an | q <sub>n+</sub> | <sup>1</sup> ,Z <sup>n</sup> |
|------------------------------------------------|----|-----------------|------------------------------|
| ekvivalencije                                  | Ψ" | $x^n=0$         | xn=1                         |
| $q_0$                                          | а  | a,1             | с,0                          |
| <b>q</b> <sub>2</sub> , <b>q</b> <sub>3</sub>  | b  | d,0             | с,0                          |
| <b>Q</b> 4, <b>Q</b> 5, <b>Q</b> 6, <b>Q</b> 7 | С  | b,0             | c,1                          |
| q <sub>1</sub>                                 | d  | a,0             | с,0                          |

# Kodiranje stanja

- kodiranje stanja
  - ~ pridruživanje binarne kodne riječi pojedinom stanju:
    - utječe na veličinu kombinacijskog sklopa
    - težak kombinatorni problem
       prihvatljiva podoptimalna rješenja
    - trivijalno kodiranje~ prirodni binarni kod

# Kodiranje stanja

### Primjer: kodiranje stanja

- kombinirana tablica stanja
   prijelaz + izlaz u ovisnosti o pobudi (ulazu)
- 4 stanja  $\rightarrow$  2 bistabila (B<sub>1</sub>, B<sub>0</sub>)
- trivijalno kodiranje~ binarni kod

| an | qr      | 1+1        | Z <sup>n</sup> |            |
|----|---------|------------|----------------|------------|
| Ψ" | $x^n=0$ | $\chi^n=1$ | $x_0=0$        | $\chi^n=1$ |
| a  | а       | С          | 1              | 0          |
| b  | d       | С          | 0              | 0          |
| С  | b       | С          | 0              | 1          |
| d  | a       | С          | 0              | 0          |



| $(B_1B_0)^n$ | (B <sub>1</sub> B | o)n+1 | Z <sup>n</sup> |     |
|--------------|-------------------|-------|----------------|-----|
| (D1D0)       | X=0               | x=1   | x=0            | x=1 |
| 00           | 00                | 10    | 1              | 0   |
| 01           | 11                | 10    | 0              | 0   |
| 10           | 01                | 10    | 0              | 1   |
| 11           | 00                | 10    | 0              | 0   |

### Primjer: implementacija memorije D bistabilima

| ( <b>P</b> . <b>P</b> .\n | $(B_1B_0)^{n+1}$ |   |     |     | Z <sup>n</sup> |   |
|---------------------------|------------------|---|-----|-----|----------------|---|
| $(B_1B_0)^n$              | x=0 $x=1$        |   | x=0 | x=1 |                |   |
| 00                        | 0                | 0 | 1   | 0   | 1              | 0 |
| 01                        | 1                | 1 | 1   | 0   | 0              | 0 |
| 10                        | 0                | 1 | 1   | 0   | 0              | 1 |
| 11                        | 0                | 0 | 1   | 0   | 0              | 0 |









- D bistabili
  - ~ posebno jednostavno dobivanje ulazne jednadžbe iz karakteristične:

$$B^{n+1} = D^n \Longrightarrow D^n = B^{n+1}$$

$$D_1 = X + \overline{B}_1 B_0$$

$$D_0 = \overline{X} \cdot \left( \overline{B}_1 B_0 + B_1 \overline{B}_0 \right)$$
$$= \overline{X} \cdot \left( B_1 \oplus B_0 \right)$$

$$Z = \overline{B}_1 \overline{B}_0 \overline{X} + B_1 \overline{B}_0 X$$







logička shema:

$$\begin{split} D_1 &= X + \overline{B_1} B_0 \\ D_0 &= \overline{X} \cdot \left( \overline{B_1} B_0 + B_1 \overline{B_0} \right) \\ &= \overline{X} \cdot \left( B_1 \oplus B_0 \right) \\ Z &= \overline{B_1} \overline{B_0} \overline{X} + B_1 \overline{B_0} X = \overline{B_0 + (B_1 \oplus X)} \end{split}$$



#### Primjer: izvedba memorije JK-bistabilima

koristi se uzbudna tablica:



 označavanje prijelaza zapisom *uzbudne tablice*:

| Qn |               | Qn+ | 1 |   | J | K |
|----|---------------|-----|---|---|---|---|
| 0  | $\rightarrow$ | 1   | : | α | 1 | Χ |
| 1  | $\rightarrow$ | 0   | : | β | Χ | 1 |
| 0  | $\rightarrow$ | 0   | : | 0 | 0 | Χ |
| 1  | $\rightarrow$ | 1   | : | 1 | Χ | 0 |





### izvođenje ulaznih jednadžbi:





Qn

 $O^{n+1}$ 

K

0

ulazne jednadžbe:



| $K_1$ |   |    |    |    | $B_1B_0$ |
|-------|---|----|----|----|----------|
|       |   | 00 | 01 | 11 | 10       |
| X     | 0 | X  | X  | 1  | 1        |
|       | 1 | X  | X  |    |          |

$$J_1 = B_0 + X$$
$$K_1 = \overline{X}$$

| $J_0$ |   |    |    |    | $B_1B_0$ |
|-------|---|----|----|----|----------|
|       |   | 00 | 01 | 11 | 10       |
| X     | 0 |    | X  | X  | 1        |
|       | 1 |    | X  | X  |          |



$$J_0 = B_1 \overline{X}$$
$$K_0 = X + B_1$$

logička shema:

$$J_0 = B_1 \overline{X}$$
  $J_1 = B_0 + X$   $Z = \overline{B_0 + (B_1 \oplus X)}$   $K_0 = X + B_1$   $K_1 = \overline{X}$ 



# Sadržaj predavanja

- konceptualizacija sekvencijskih sklopova
- projektiranje sekvencijskih sklopova
- izvedbe sekvencijskih sklopova

# Izvedbe sekvencijskih sklopova

- mogućnosti izvedbe
  - ~ raspoloživa "tehnologija":
    - bistabili + kombinacijska logika (osnovni logički sklopovi)
       kao prije
    - registar (= niz D bistabila!) + ROM
    - registar + SPLD (npr. PLA, PAL, ...)
    - druga "univerzalna logika":
      - CPLD
      - FPGA
    - sekvencijski moduli

# Izvedbe sekvencijskih sklopova

- sekvencijski moduli:
  - ~ cjeline koje sadrže kombinacijski sklop *i* memoriju (niz/skup bistabila ili registara)
- općenita klasifikacija:
  - standardni moduli: n-bitni
    - za funkcije tipa brojanja: npr. brojila
    - za funkcije tipa pohranjivanja podataka: npr. registri
  - univerzalni moduli
    - ostvarivanje proizvoljnih sekvencijskih sklopova (usp. generiranje Booleovih funkcija kombinacijskim modulima)

# Izvedbe sekvencijskih sklopova

 primjer univerzalnog sekvencijskog modula
 ~ programirljivo sekvencijsko polje (engl. sequential PLA)



# Literatura

- U. Peruško, V. Glavinić: *Digitalni sustavi*, Poglavlje 9: Sinkroni sekvencijski sklopovi.
- konceptualizacija sekvencijskih sklopova: str. 335-341
- projektiranje sekvencijskih sklopova: str. 354-375
- izvedbe sekvencijskih sklopova: str. 379-380

# Zadaci za vježbu (1)

- U. Peruško, V. Glavinić: *Digitalni sustavi*, Poglavlje 9: Sinkroni sekvencijski sklopovi; Poglavlje 11: Sekvencijski moduli: registri i brojila.
- projektiranje sekvencijskih sklopova: 9.5-9.9, 9.14,
   9.17, 9.18, 9.22, 9.23, 9.26
- izvedbe sekvencijskih sklopova: 9.15, 9.16; 11.25

# Zadaci za vježbu (2)

- M. Čupić: *Digitalna elektronika i digitalna logika. Zbirka riješenih zadataka*, Cjelina 11: Strojevi s konačnim brojem stanja.
- konceptualizacija sekvencijskih sklopova:
  - riješeni zadaci: 11.6, 11.7
- projektiranje sekvencijskih sklopova:
  - riješeni zadaci: 11.1-11.5, 11.8, 11.9, 11.12, 11.13, 11.15
  - zadaci za vježbu: 6, 7
- izvedbe sekvencijskih sklopova:
  - riješeni zadaci: 11.14
  - zadaci za vježbu: 4

# 10. Sekvencijski sklopovi (2)

# Sadržaj predavanja

- analiza sekvencijskih sklopova
- vremenski odnosi
- modeliranje sekvencijskih sklopova u jeziku VHDL

- analiza sinkronog sekvencijskog sklopa
   obrnuti postupak:
  - ponašanje (= rad) postojećeg sklopa?
  - formalni opis
- formalizmi poznati od prije:
  - tablica stanja
     prijelazi u sljedeća stanja, izlazi
  - dijagram stanja
     grafički prikaz tablice stanja
  - jednadžbe stanja
    - iz tablice stanja ili direktno iz logičke sheme
    - opis uvjeta za promjenu stanja bistabila:

$$B_i^{n+1} = f(B_0^n, B_1^n, \dots, B_{r-1}^n, x_0, \dots, x_{l-1})$$

- uobičajeni postupak analize:
  - očitati logičku shemu iz samog sklopa
  - iz *logičke sheme* izvesti:
    - ulazne jednadžbe za svaki bistabil
      - ~ Booleov izraz koji utvrđuje potrebnu pobudu za željeno ponašanje bistabila
    - izlazne jednadžbe za svaki izlaz
  - iz ulaznih jednadžbi bistabila i izlaznih jednadžbi ispisati tablicu stanja
    - ~ početno stanje = neko karakteristično stanje npr. kodna riječ 0 (000...0)

#### Primjer: analiza prethodnog sklopa



iz sheme sklopa očitano:

$$J_{1} = B_{0} + X \qquad J_{0} = B_{1}\overline{X}$$

$$K_{1} = \overline{X} \qquad K_{0} = X + B_{1}$$

$$Z = \overline{B_{0} + (B_{1} \oplus X)} = \overline{B_{1}}\overline{B_{0}}\overline{X} + B_{1}\overline{B_{0}}X$$

$$J_1 = B_0 + X$$

$$K_1 = \overline{X}$$

$$J_0 = B_1 \overline{X}$$

$$K_0 = X + B_1$$

$$J_1 = B_0 + X$$
  $J_0 = B_1 \overline{X}$   $Z = \overline{B_1} \overline{B_0} \overline{X} + B_1 \overline{B_0} X$ 

#### pridruživanje:









|   | X = 0 | X = 1 |
|---|-------|-------|
| а | a,1   | c,0   |
| b | d,0   | c,0   |
| С | b,0   | c,1   |
| d | a,0   | c,0   |



| n              |                |   |       |                |       | n+1   |       |       |   |
|----------------|----------------|---|-------|----------------|-------|-------|-------|-------|---|
| B <sub>1</sub> | B <sub>0</sub> | Χ | $J_1$ | K <sub>1</sub> | $J_0$ | $K_0$ | $B_1$ | $B_0$ | Z |
| 0              | 0              | 0 | 0     | 1              | 0     | 0     | 0     | 0     | 1 |
| 0              | 0              | 1 | 1     | 0              | 0     | 1     | 1     | 0     | 0 |
| 0              | 1              | 0 | 1     | 1              | 0     | 0     | 1     | 1     | 0 |
| 0              | 1              | 1 | 1     | 0              | 0     | 1     | 1     | 0     | 0 |
| 1              | 0              | 0 | 0     | 1              | 1     | 1     | 0     | 1     | 0 |
| 1              | 0              | 1 | 1     | 0              | 0     | 1     | 1     | 0     | 1 |
| 1              | 1              | 0 | 1     | 1              | 1     | 1     | 0     | 0     | 0 |
| 1              | 1              | 1 | 1     | 0              | 0     | 1     | 1     | 0     | 0 |

# Sadržaj predavanja

- analiza sinkronih sekvencijskih sklopova
- vremenski odnosi
- modeliranje sekvencijskih sklopova u jeziku VHDL

- vremenski odnosi u sekvencijskom sklopu
   ~ dvije značajne veličine:
  - maksimalna frekvencija rada sekvencijskog sklopa
     ~ najveća frekvencija CP,
     a da sklop (= svi njegovi bistabili)
     sigurno mijenja stanje kad to ulazi zahtijevaju
  - raskorak, razdešenost ritma
     najveće dozvoljeno kašnjenje okidanja bistabila u sklopu, a da sklop sigurno mijenja stanje kad to ulazi zahtijevaju

- maksimalna frekvencija rada sekvencijskog sklopa:
  - težnja
     ~ što viša f<sub>max</sub>
    - veći broj operacija/sek
    - veća brzina rada digitalnog sklopa
  - problem
    - ~ kašnjenje signala
       na stazi između *dva susjedna* stupnja (→ bistabila)
  - odrediti *najmanji* T<sub>min</sub> = 1/f<sub>max</sub>
     koji osigurava ispravno okidanje
     bistabila *sljedećeg stupnja*,
     za *najlošiju* stazu signala
     *najviše* kombinacijske logike između bistabila

• maksimalna frekvencija,  $f_{\text{max}}$ :



$$T_{\min} = t_{db} \big|_{\max} + n \cdot t_{dLS} \big|_{\max} + t_{setup} \big|_{\max} \Rightarrow f_{\max} = \frac{1}{T_{\min}}$$

- raskorak, razdešenost ritma (engl. clock skew):
  - takt (pobuda radi promjene stanja): tipično iz jedinstvenog generatora
  - problem s istovremenim okidanjem bistabila
    - različite duljine vodova do bistabila
    - preveliko ukupno *opterećenje* pobudnih sklopova
       ~ signal CP se razvodi iz *više* pobudnih sklopova
      - više pojačala
      - različita kašnjenja pojedinih pojačala

#### Primjer: neistovremeno okidanje bistabila

- osigurati ispravan upis prethodnog stanja B<sub>1</sub> u B<sub>2</sub>
- novo stanje B<sub>1</sub> ne smije se pojaviti na ulazu B<sub>2</sub>
   prije nego je B<sub>2</sub> ispravno prihvatio prethodno stanje B<sub>1</sub>





$$(t_{dB1})_{\min} \ge (t_{H2})_{\max} + (t_{CS})_{\max}$$



 osigurati ograničenje razdešenosti ritma:

$$(t_{CS})_{\text{max}} \le (t_{dB1})_{\text{min}} - (t_{H2})_{\text{max}}$$

*t<sub>cs</sub>*: raskorak (engl. *clock skew time*)

 $t_H$ : vrijeme držanja (engl. *hold time*)



# Sadržaj predavanja

- analiza sinkronih sekvencijskih sklopova
- vremenski odnosi
- modeliranje sekvencijskih sklopova u jeziku VHDL

Primjer: Prikazati osnovnu strukturu VHDL modela kojim se opisuje Mooreov stroj s konačnim brojem stanja. (Zbirka, zadatak 11.19)



```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;

ENTITY automatMoore IS PORT (
   ulazi: IN std_logic_vector(N DOWNTO 0);
   reset: IN std_logic; -- inicijalizira početno stanje
   izlazi: OUT std_logic_vector(M DOWNTO 0);
   clock: IN std_logic
);
END automatMoore;
```



intuitivno kodiranje stanja
 poredanje stanja u binarnom kodu

```
ARCHITECTURE ponasanje OF automatMoore IS
  SIGNAL state present, state next: std logic vector(K DOWNTO 0);
 CONSTANT S0: std logic vector(K DOWNTO 0) := "0...000";
  CONSTANT S1: std logic vector(K DOWNTO 0) := "0...001";
BEGIN
  -- Blok koji modelira Kombinacijski dio (1) na temelju ulaza
 -- i trenutnog stanja računa sljedeće stanje.
 PROCESS(ulazi, state present)
  BEGIN
    -- na temelju signala iz liste osjetljivosti određuje se
    -- u koje bi sljedeće stanje sklop trebao prijeći.
    -- Npr. za bezuvjetan prijelaz u stanje S0:
    state next <= S0;
  END PROCESS;
```

```
-- Blok koji modelira Kombinacijski dio (2) na temelju
-- trenutnog stanja računa izlaz sklopa.
PROCESS(state_present)
BEGIN
-- na temelju trenutnog stanja odrediti izlaz sklopa:
    CASE state_present IS
        WHEN S0 => izlazi <= ...;
        WHEN S1 => izlazi <= ...;
        WHEN OTHERS => izlaz <= ...;
        END CASE;
END PROCESS;</pre>
```

```
-- Blok koji modelira Sekvencijski dio na temelju signala
-- clock i asinkronih ulaza mijenja stanje
PROCESS( clock, reset )
BEGIN
-- Provjera asinkronih ulaza
IF reset = '1' THEN
    state_present <= S0;
-- Inače slijedi sinkrono djelovanje
ELSIF falling_edge(clock) THEN
    state_present <= state_next;
END IF;
END PROCESS;</pre>
```

END ponasanje;

- alternativni (bolji?) način rada sa stanjima:
  - → navesti oznake stanja, ali ne i način kodiranja

```
TYPE stateType IS (S0, S1, S2, S3);
SIGNAL state_present, state_next: stateType;
```

Primjer: Prikazati osnovnu strukturu VHDL modela kojim se opisuje Mealyjev stroj s konačnim brojem stanja. (Zbrika zadataka 11.20)



 verzija s registrima na izlazu (stabilne vrijednosti izlaza između dva susjedna impulsa CP)



```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;

ENTITY automatMealy IS PORT (
   ulazi: IN std_logic_vector(N DOWNTO 0);
   reset: IN std_logic;
   izlazi: OUT std_logic_vector(M DOWNTO 0);
   clock: IN std_logic
);
END automatMealy;
```

# 4

```
ARCHITECTURE ponasanje OF automatMealy IS
  SIGNAL state present, state next: std logic vector (K DOWNTO 0);
  CONSTANT S0: std logic vector(K DOWNTO 0) := "0...000";
  CONSTANT S1: std logic vector(K DOWNTO 0) := "0...001";
  SIGNAL izlazi next: std logic vector (M DOWNTO 0);
BEGIN
  -- blok koji modelira KD1 i KD2;
  -- na temelju ulaza i trenutnog stanja računaju se
  -- sljedeće stanje i sljedeći izlazi;
  PROCESS( ulazi, state present )
  BEGIN
    -- utvrđuje se koje će biti sljedeće stanje i izlaz;
    -- odluka se donosi na temelju trenutnog stanja i ulaza;
    -- npr. za bezuvjetni prijelaz u stanje S0 i sve '0'
    -- na izlazima:
    state next <= S0;
    izlazi next <= "000..000"; -- niz od (K+1) nule.
  END PROCESS;
```

```
-- blok koji modelira Sekvencijski dio i registar;
-- na temelju signala clock i asinkronih ulaza
-- mijenja se stanje i izlaz
PROCESS( clock, reset )
BEGIN
  -- provjera asinkronih ulaza
  IF reset = '1' THEN
    state present <= S0; -- postaviti stanje u S0
    izlaz <= "000...00"; -- postaviti izlaze u npr. '0'
  -- inače slijedi sinkrono djelovanje
  ELSIF falling edge(clock) THEN
    state present <= state next;</pre>
    izlazi <= izlazi next;
  END IF;
END PROCESS;
```

**END** ponasanje;

Primjer: Stroj s konačnim brojem stanja (Zbirka zadataka 11.1) opisati VHDL-om (Zbirka zadataka 11.21)

• prikaz stroja:

S0

[1]

S1

[0]

1

[0]

0

0

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;

ENTITY automat1 IS PORT (
   input0: IN std_logic;
      y: OUT std_logic;
   clock: IN std_logic;

END automat1;
```

```
ARCHITECTURE Behavioral OF automat1 IS
  SIGNAL state present, state next: std logic vector(1 DOWNTO 0);
  CONSTANT S0: std logic vector(1 DOWNTO 0) := "11";
  CONSTANT S1: std logic vector(1 DOWNTO 0) := "01";
  CONSTANT S2: std logic vector(1 DOWNTO 0) := "10";
BEGIN
  PROCESS(input0, state present)
  BEGIN
    CASE state present IS
      WHEN S0 => IF input0 = '0' THEN state next <= S0;
                                          state next <= S1;</pre>
                   ELSE
                   END IF;
      WHEN S1 \Rightarrow IF input0 = '0' THEN state next <= <math>S1;
                   ELSE
                                          state next <= S2;
                   END IF;
      WHEN S2 => IF input0 = '0' THEN state next <= S2;
                                          state next <= S0;
                   ELSE
                   END IF;
      WHEN OTHERS =>
                                          state next <= S0;
    END CASE;
  END PROCESS;
```

```
PROCESS (state present)
  BEGIN
    CASE state present IS
      WHEN S0 => y <= '1';
      WHEN S1 => y <= '0';
      WHEN S2 => y <= '0';
      WHEN OTHERS => y <= '0';
    END CASE;
  END PROCESS;
  PROCESS ( clock )
  BEGIN
    IF falling edge(clock) THEN
      state present <= state next;</pre>
    END IF;
  END PROCESS;
END BEHAVIORAL;
```

Primjer: Stroj s konačnim brojem stanja (Zbirka zadataka 11.2) opisati VHDL-om. (Zbirka zadataka 11.22)





```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
ENTITY automat2 IS PORT (
  il, i0 : IN std logic;
  o1 : OUT std logic; o0 : OUT std logic;
  ka : OUT std logic;
  clock: IN std logic);
END automat2;
ARCHITECTURE Behavioral OF automat2 IS
  SIGNAL state present, state next: std logic vector(1 DOWNTO 0);
  SIGNAL of next, of next, ka next: std logic;
  CONSTANT S0: std logic vector(1 DOWNTO 0) := "00";
  CONSTANT S1: std logic vector(1 DOWNTO 0) := "01";
  CONSTANT S2: std logic vector(1 DOWNTO 0) := "10";
BEGIN
```

```
PROCESS( i1, i0, state present )
   VARIABLE pom: std logic vector(1 DOWNTO 0);
 BEGIN
   pom := (i1, i0);
   CASE state present IS
    WHEN SO \Rightarrow
        CASE pom IS
          WHEN "00" =>
                          state next <= S1; o1 next <= '0';
                          o0 next <= '0'; ka next <= '1';
          WHEN "01" =>
                          state next <= S1; o1 next <= '0';
                          o0 next <= '1'; ka next <= '1';
           WHEN "10" =>
                          state next <= S1; o1 next <= '1';
                          o0 next <= '0'; ka next <= '1';
                          state next <= S0; o1 next <= '0';
           WHEN "11" =>
                          o0 next <= '0'; ka next <= '0';
           WHEN OTHERS => state next <= S0; o1 next <= '0';
                          o0 next <= '0'; ka next <= '0';
        END CASE;
```

```
WHEN S1 \Rightarrow
  CASE pom IS
    WHEN "00" =>
                    state next <= S2; o1 next <= '0';
                    o0 next <= '0'; ka next <= '0';
    WHEN "01" =>
                    state next <= S2; o1 next <= '0';
                    o0 next <= '0'; ka next <= '0';
    WHEN "10" =>
                    state next <= S2; o1 next <= '0';
                    o0 next <= '0'; ka next <= '0';
    WHEN "11" =>
                    state next <= S0; o1 next <= '0';
                    o0 next <= '0'; ka next <= '0';
    WHEN OTHERS => state next <= S0; o1 next <= '0';</pre>
                    o0 next <= '0'; ka next <= '0';
       END CASE;
```

```
WHEN S2 \Rightarrow
         CASE pom IS
            WHEN "00" =>
                           state next <= S2; o1 next <= '0';
                            o0 next <= '0'; ka next <= '0';
            WHEN "01" =>
                            state next <= S2; o1 next <= '0';
                            o0 next <= '0'; ka next <= '0';
                           state next <= S2; o1 next <= '0';
            WHEN "10" =>
                            o0 next <= '0'; ka next <= '0';
                            state next <= S0; o1 next <= '0';
            WHEN "11" =>
                            o0 next <= '0'; ka next <= '0';
            WHEN OTHERS => state next <= S0; o1 next <= '0';
                            o0 next <= '0'; ka next <= '0';
            END CASE;
       WHEN OTHERS =>
           state next <= S0; o1 next <= '0';
           o0 next <= '0'; ka next <= '0';
 END CASE;
END PROCESS;
```

#### Modeliranje sekvencijskih sklopova...

```
PROCESS( clock )
BEGIN

IF falling_edge(clock) THEN
    state_present <= state_next;
    o1 <= o1_next;
    o0 <= o0_next;
    ka <= ka_next;

END IF;
END PROCESS;</pre>
END Behavioral;
```

## Literatura

- U. Peruško, V. Glavinić: *Digitalni sustavi*, Poglavlje 8: Postupak projektiranja s osvrtom na jezik VHDL; Poglavlje 9: Sinkroni sekvencijski sklopovi.
- analiza sekvencijskih sklopova: str. 341-354
- vremenski odnosi: str. 376-379
- modeliranje sekvencijskih sklopova u jeziku VHDL: str. 327-330

# Zadaci za vježbu (1)

- U. Peruško, V. Glavinić: *Digitalni sustavi*, Poglavlje 9: Sinkroni sekvencijski sklopovi.
- analiza sekvencijskih sklopova: 9.5-9.9, 9.14, 9.17,
   9.18, 9.22, 9.23, 9.26
- modeliranje sekvencijskih sklopova u jeziku VHDL: 9.20



- M. Čupić: *Digitalna elektronika i digitalna logika. Zbirka riješenih zadataka*, Cjelina 11: Strojevi s konačnim brojem stanja.
- modeliranje sekvencijskih sklopova u jeziku VHDL:
  - riješeni zadaci: 11.18-11.23
  - zadaci za vježbu: 2, 3, 8

## 11. Standardni sekvencijski moduli (1)

## Sadržaj predavanja

- registri
  - registri u užem smislu
  - posmačni registri
- brojila

#### Sekvencijski moduli

- sekvencijski moduli:
  - ~ cjeline koje sadrže kombinacijski sklop *i* memoriju (niz/skup bistabila ili registara)
- naročito zanimljivi standardni moduli:
  - n-bitni moduli~ n bistabila
  - pohranjivanje podataka~ registri
  - brojanje~ brojila

#### Registri

- registri
  - ~ pamćenje *višebitnih* podataka (="registriranje"):
    - obično jedna riječ/znak
       ~ standardna jedinica podataka za digitalni sustav
    - mogućnost upisa i ispisa/čitanja:
      - registri u užem smislu
         paralelni upis i ispis
      - posmačni registri
         ~ serijski upis i ispis
      - kombinacije upisa/ispisa
         druge primjene
    - izvedbe:
      - svi tipovi bistabila (osim T)
      - MSI i LSI moduli

- osnovna struktura *registra u užem smislu*:
  - ~ *uređeni* skup *nepovezanih* bistabila
    - paralelni upis podatka
    - paralelno čitanje pohranjenog podatka
- način upisa:
  - sinkroni
    - ~ uobičajeni, bolji(→ upravljani!)
  - "asinkroni"
    - ~ registri (upravljanih) osnovnih bistabila: problem transparentnosti



- prikaz (tipično)
  - ~ blok-simbol za cijeli registar:
    - (svi) bistabili
    - grupe bistabila
       rormat pohranjene riječi



- značajni elementi arhitekture i organizacije sustava:
  - protok podataka:
    - ~ registri i *staze* (engl. registers & data paths) *između* procesnih elemenata
  - viša razina razmatranja/opisivanja sustava
     ~ RTL (engl. Register Transfer Level)

#### Primjer: "8-bit bistable latch" 74100

 dvostruki 4-bitni registar (upravljanih osnovnih) D bistabila



| ULAZI |   | IZLAZI    |                      |  |
|-------|---|-----------|----------------------|--|
| D     | G | Q         | $\overline{Q}$       |  |
| L     | Н | L         | H                    |  |
| Н     | Η | Н         | L                    |  |
| Χ     | L | $Q^{n-1}$ | $\overline{Q}^{n-1}$ |  |



- primjena 74100:
  - privremeno pohranjivanje podataka na UI sustava ("međuspremnik", engl. buffer)
  - ostvarivanje složenijih struktura;
     npr. 4-bitni registar dvostrukih bistabila



|   | ULAZI |   | IZLAZI    |                      |  |
|---|-------|---|-----------|----------------------|--|
|   | D     | G | Q         | $\overline{Q}$       |  |
| • | L     | Н | L         | Н                    |  |
|   | Н     | Н | Н         | L                    |  |
|   | Χ     | L | $Q^{n-1}$ | $\overline{Q}^{n-1}$ |  |

- *posmačni registar* (engl. shift register):
  - funkcijski pogled:
    - registar sa serijskim upisom i ispisom
      - ~ svojstveni mehanizam pomicanja (bitova) podatka od ulaza prema izlazu
    - analogija s tokarskim strojem
      - ~ "posmak" (engl. shift)
  - karakteristična struktura
    - izlaz prethodnog bistabila na ulaz slijedećeg po redu



- posmak podataka:
  - *istovremeni* upis:

$$B_{i-1} \to B_i$$

$$B_i \to B_{i+1}$$



- *ispravnost* upisa
  - ~ osigurati kašnjenje između bistabila



- izvedbe *kašnjenja* između bistabila:
  - dvostruki bistabil
  - dva bistabila po bitu
     "simulacija" dvostrukog bistabila
  - (mogući) paralelni izlazi bridom okidani bistabil serijski ulaz D serijski izlaz  $B_0$ B₁  $B_2$ CP CP  $S_{l}$  $B_0$  $B_1$  $B_2$

- zapažanje:
   serijski upisani bitovi "putuju" kroz posmačni registar
   ~ paralelni ispis n-bitnog serijskog podatka:
   serijsko-paralelna pretvorba (konverzija)
- kombinacije ~ tip pretvorbe:
  - serijski ulaz-paralelni izlaz ~ serijsko-paralelna
  - paralelni ulaz-serijski izlaz ~ paralelno-serijska



serijski i paralelni ulaz i izlaz
 univerzalni posmačni registar

#### Primjer: posmačni registar 7491

- 8-bitni MSI modul
- dvostruki SR bistabili
- serijski ulaz-serijski izlaz





- "smjer" posmaka:
  - uobičajeno "nadesno" (prema "normalnom" izlazu)



moguće i "nalijevo", prema "normalnom" ulazu



- kombiniranje smjera posmaka
  - ~ dvosmjerni (engl. bidirectional) posmačni registar



- značajne primjene:
  - efikasno obavljanje aritmetičkih operacija;
     npr. množenje/dijeljenje s 2<sup>n</sup> posmakom za n bitova
  - sklop za posmak (engl. shifter) na izlazu ALU

Primjer: MSI dvosmjerni univerzalni posmačni registar s asinkronim brisanjem (4-bitni: 74194, 8-bitni: 74198)



- primjene (1):
  - memoriranje podataka za serijsko izvršavanje (aritmetičkih) operacija; npr. serijsko binarno zbrajalo



- pretvorba oblika podataka:
  - serijsko-paralelna (∃ paralelni izlazi)
  - paralelno-serijska (∃ paralelni ulazi)



- primjene (2):
  - ostvarivanje (aritmetičkih) operacija:
    - množenje s 2: posmak nalijevo
    - dijeljenje s 2: posmak nadesno



brojanje (→ posmačni registar u funkciji brojila)

- primjene (3):
  - sinkronizacija brzina prijenosa
     ~ "glađenje" prometa (f<sub>1</sub>≠ f<sub>2</sub>)
    - upis podataka s f<sub>1</sub>
    - ispis podataka s f<sub>2</sub>
  - generiranje "pseudo-slučajnog" slijeda ~ generatori sekvencije: linijski kodovi, kriptiranje
  - izvedbe cirkulirajućih memorija
     ~ npr. generatori znakova



## Sadržaj predavanja

- registri
- brojila
  - asinkrona brojila
    - binarno brojilo
    - reverzno i brojilo naprijed-natrag
    - brojilo modulo m
  - sinkrona brojila
  - brojila na osnovi posmačnog registra

- brojilo:
  - ~ pod utjecajem ulaznih impulsa (obično CP) prolazi kroz *utvrđeni niz* stanja i *vraća se u početno* stanje
    - sklop "broji" ulazne impulse
    - impulsi ne moraju biti periodički (f ≠ const.)
    - "autonomni" sekvencijski sklop
       ~ samo jedan ulaz, i to obično za CP
    - definicije:
      - ciklus brojanja
         niz stanja kroz koja brojilo prolazi
      - baza brojanja
        - baza brojevnog sustava u kojem brojilo broji: broj stanja u ciklusu brojanja

- baza brojanja
  - ~ brojanje u "modulu":
    - stanje brojila = ostatak cjelobrojnog dijeljenja bazom (modulom)
    - brojilo modulo m (m = B)

```
l = k \cdot m + j, j: sadržaj brojila ~ stanje n bistabila \rightarrow N = 2^n: max broj stanja W = 2^n - 1: max broj (binarni kod!) 2^{n-1} = N/2 < m \le 2^n = N
```

- osnovna funkcijska podjela:
  - brojila u užem smislu (engl. counters)
     ~ važan je redoslijed izmjene stanja u ciklusu
     i mogućnost ispravnog očitanja (→ dekodiranja!)
     svakog stanja
  - djelitelji frekvencije (engl. scalers)
     važan samo broj stanja,
     ne i redoslijed njihove izmjene

- brojila u užem smislu:
  - prikladno projektiranje brojila
     ~ jednostavniji dekoder
  - važna primjena
    - ~ generator upravljačkih impulsa digitalnog sustava



- djelitelji frekvencije:
  - sklop samo broji ulazne impulse
  - očitati samo ono stanje koje definira željeni izlazni impuls
     nakon svakih n impulsa, od nekog početnog
  - pojednostavljivanje dekodera
     ~ nepotpuno dekodiranje
  - ubrzanje rada: f<sub>max</sub>
     npr. naročito za asinkrona brojila

- vremenski odnosi prilikom promjene stanja:
  - sinkrona brojila:
    - (svi) bistabili mijenjaju stanja sinkrono s nailaskom ulaznih impulsa (takta)
    - složenija, skuplja, brža
  - asinkrona (engl. ripple) brojila:
    - promjena stanja prvog bistabila uzrokuje serijsku promjenu stanja slijedećih u nizu
    - prostiranje promjene stanja
       ~ izlaz prethodnog pobuđuje slijedeći bistabil (engl. ripple: mreškanje, talasanje)
    - jednostavnija, jeftinija, sporija

- bistabil u brojilima:
  - ~ konceptualno T, ali izveden od JK ili RS
    - T = 1 → promjena stanja
       dijeli frekvenciju ulaznih impulsa s 2





- direktna implementacija asinkronih brojila ~ niz bistabila od kojih svaki prethodni pobuđuje naredni u nizu
- brojanje u binarnom brojevnom sustavu
   ~ 2<sup>n</sup> stanja za n bistabila:

binarno brojilo (bistabili ~ 2<sup>i</sup> : težine potencije od 2)

- asinkrona brojila
  - ~ bistabili *ne* mijenjaju stanje u *sinkronizmu* sa zajedničkom pobudom: sporiji rad!





- binarno brojilo:
  - brojilo broji u binarnom brojevnom sustavu
  - $2^n$  stanja za n bistabila; npr.  $n = 3 \rightarrow m = 2^n = 8$





|        | BROJ<br>ULAZNIH<br>IMPULSA | B <sub>2</sub> | B <sub>1</sub> | B <sub>0</sub> |  |
|--------|----------------------------|----------------|----------------|----------------|--|
| CIKLUS | 0                          | 0              | 0              | 0              |  |
|        | 1                          | 0              | 0              | 1              |  |
|        | 2                          | 0              | 1              | 0              |  |
|        | 3                          | 0              | 1              | 1              |  |
|        | 4                          | 1              | 0              | 0              |  |
|        | 5                          | 1              | 0              | 1              |  |
|        | 6                          | 1              | 1              | 0              |  |
|        | 7                          | 1              | 1              | 1              |  |
|        | 8                          | 0              | 0              | 0              |  |

- očitanje (dekodiranje) stanja
   tipični problem:
- $B_0$ ULAZ CP  $B_1$  CP CP CP CP CP
- serijsko okidanje bistabila:
   tranzijentna pogreška dekodiranja

 $(\rightarrow hazard)$ 

dekodiranje svih 2<sup>n</sup> stanja
 ~ potpuno dekodiranje;
 npr. dekodiranje D<sub>0</sub>

$$D_0 = \overline{B}_2 \overline{B}_1 \overline{B}_0$$

$$D_1 = \overline{B}_2 \overline{B}_1 B_0$$

$$\vdots$$

$$D_7 = B_2 B_1 B_0$$



- tranzijentna pogreška dekodiranja:
  - → pojava hazarda
    - moguće rješenje
       ~ zakasniti očitanje tako da prijelazna pojava ne djeluje
    - praktična implementacija
       ~ kombinirati očitanje
       s ulaznim impulsima







#### vremenski odnosi:

- *vrijeme kašnjenja* (cijelog) brojila  $\sim$  najduže vrijeme odziva: promjena stanja *svih* n bistabila  $T_d = n \cdot t_{db}$
- *vrijeme razlučivanja* (*rezolucije*) ulaznih impulsa  $\sim$  svojstvo prvog bistabila  $T_{\min} = t_{db}$
- maksimalna frekvencija
   ~ različita za brojila u užem smislu i za djelitelja

- maksimalna frekvencija brojila u užem smislu:
  - očitanje (= dekodiranje) svih stanja!
  - najlošiji slučaj
    - $\sim$  B<sub>0</sub> *ne smije* promijeniti stanje sve dok B<sub>n-1</sub> ne dođe u stanje uzrokovano *prethodnim* impulsom

$$f_{\text{max}} = \frac{1}{n \cdot t_{db} + t_{o\check{c}}}$$

- maksimalna frekvencija djelitelja:
  - odabrati "prikladno" stanje koje će se očitati
     ~ min broj bistabila mijenja stanje
  - f<sub>max</sub> slijedi iz analize prijelaza u to stanje

- reverzno (binarno) brojilo~ brojilo unatrag:
  - "smanjivanje" sadržaja brojila
     odbijanje impulsa
  - pobuda s  $\overline{Q}_{i-1}$  prethodnog bistabila  $\sim Q_i \colon 0 \to 1$



| ULAZ | $B_2$ | $B_1$ | $B_0$ |
|------|-------|-------|-------|
| 0    | 0     | 0     | 0     |
| 1    | 1     | 1     | 1     |
| 2    | 1     | 1     | 0     |
| 3    | 1     | 0     | 1     |
| 4    | 1.    | 0     | 0     |
| 5    | 0     | 1     |       |
| 6    | 0     | 1     | 0     |
| 7    | 0     | 0     |       |
| 8    | 0     | 0     | 0     |

brojilo naprijed-natrag (engl. up-down counter)

~ kombiniranje brojanja naprijed i natrag:

veća fleksibilnost

konceptualna implementacija:



- primjena:
  - digitalno upravljanje
  - obavljanje jednostavnih aritmetičkih operacija nad impulsima

$$SMJER = \begin{cases} 0: brojanje & natrag \\ 1: brojanje & naprijed \end{cases}$$

- brojilo modulo m, m ≠ 2<sup>n</sup>
  - ~ prekid ciklusa binarnog brojanja korištenjem *asinkronih* ulaza bistabila
    - prekid aktiviran zadnjim stanjem u ciklusu, m-1
       S<sub>d</sub> prebacuje brojilo u stanje 2<sup>n</sup>-1 = W<sup>n</sup>: slijedeći ga impuls prebacuje u 0 mod 2<sup>n</sup>

$$0 \rightarrow 1 \rightarrow ... \rightarrow m-2 \rightarrow m-1$$

$$\downarrow \overline{S}_d$$

$$2^{n}-1$$

prekid aktiviran prvim stanjem izvan ciklusa, m
 C<sub>d</sub> prebacuje brojilo u stanje 0:



#### Primjer: dekadsko brojilo

- detektirati karakterističnu pojavu B<sub>3</sub>B<sub>1</sub> = 1
   (→ brojilo broji *naprijed*: jednostavno dekodiranje)
- problem kod brisanja bistabila
   ~ rasipanje t<sub>db</sub>:
   nestanak impulsa brisanja prije brisanja svih bistabila!



| СР          | $B_3$ | $B_2$ | $B_1$ | $B_0$ |
|-------------|-------|-------|-------|-------|
| 0           | 0     | 0     | 0     | 0     |
| 1           | 0     | 0     | 0     | 1     |
| 2           | 0     | 0     | 1     | 0     |
| 2<br>3<br>4 | 0     | 0     | 1     | 1     |
| 4           | 0     | 1     | 0     | 0     |
| 5<br>6      | 0     | 1     | 0     | 1     |
| 6           | 0     | 1     | 1     | 0     |
| 7<br>8<br>9 | 0     | 1     | 1     | 1     |
| 8           | 1     | 0     | 0     | 0     |
| 9           | 1     | 0     | 0     | 1     |
| 10≡0        | (1)   | 0     | (1)   | 0     |
|             | 0     | 0     | 0     | 0     |

rješenje problema brisanja:
 ~ osnovni bistabil u "petlju povratne veze"



 sigurno generiranje impulsa brisanja
 traje do slijedećeg CP = 1



- računanje f<sub>max</sub> za očitanje stanja 0
- uzeti min(f<sub>max</sub>)



$$f_{\text{max}} = \begin{cases} \frac{1}{4 \cdot t_{db} + t_{o\check{c}}} & \text{CP} \\ \frac{1}{2 \cdot t_{db} + t_{db} + t_{dNI} \cdot (+2 \cdot t_{dNI}) + t_{o\check{c}}} & \text{CP} \\ \frac{1}{8_0 \text{ B}_1 \text{ osnovni}_{C_d}} & \text{osnovni}_{C_d} \\ \frac{1}{8_0 \text{ B}_1 \text{ osnovni}_{C_d}} & \text{osnovni}_{C_d} \\ \frac{1}{8_0 \text{ B}_1 \text{ osnovni}_{C_d}} & \text{osnovni}_{C_d} \end{cases}$$

# Literatura

- U. Peruško, V. Glavinić: *Digitalni sustavi*, Poglavlje 11: Sekvencijski moduli: registri i brojila.
- registri: str. 414-422
- asinkrona brojila: str. 435-440

### Zadaci za vježbu (1)

- U. Peruško, V. Glavinić: *Digitalni sustavi*, Poglavlje 11: Sekvencijski moduli: registri i brojila.
- registri: 11.1, 11.2, 11.10, 11.11, 11.22, 11.24, 11.26, 11.27, 11.35
- modeliranje u VHDL: 11.23, 11.28, 11.32, 11.33
- asinkrona brojila: 11.36—11.41

### Zadaci za vježbu (2)

- M. Čupić: *Digitalna elektronika i digitalna logika. Zbirka riješenih zadataka*, Cjelina 9: Registri; Cjelina 10: Brojila.
- registri:
  - riješeni zadaci: 9.1-9.3, 9.5-9.15
  - zadaci za vježbu: 1, 2
- asinkrona brojila:
  - riješeni zadaci: 10.1, 10.7
  - zadaci za vježbu: 1, 4

# 11. Standardni sekvencijski moduli (2)

### Sadržaj predavanja

- brojila
  - sinkrona brojila
    - binarno brojilo
    - brojilo naprijed-natrag
    - brojilo modulo m
  - brojila na osnovi posmačnog registra
- generatori sekvencije

- binarno sinkrono brojilo:
  - ~ struktura brojila iz *rekurzivne* definicije mehanizma promjene stanja
    - prvi bistabil  $B_0$ mijenja stanje uvijek:  $T_0 = 1$
    - i-ti bistabil B<sub>i</sub> mijenja stanje kad su svi prethodni bistabili u 1: T<sub>i</sub> = B<sub>0</sub>·B<sub>1</sub>·...·B<sub>i-1</sub>

| СР | B <sub>2</sub> | B <sub>1</sub> | B <sub>0</sub> |
|----|----------------|----------------|----------------|
| 0  | 0              | 0              | 0              |
| 1  | 0              | 0,             |                |
| 2  | 0              | 1              | 0              |
| 3  | 0              | <b>(1)</b> ,   |                |
| 4  | 1              | 0              | 0              |
| 5  | 1              | 0,             |                |
| 6  | 1              | 1              | 0              |
| 7  | 1              |                |                |

izvođenje strukture
 n-bitnog binarnog sinkronog brojila:

| СР | B <sub>2</sub> | B <sub>1</sub> | B <sub>0</sub> |
|----|----------------|----------------|----------------|
| 0  | 0              | 0              | 0              |
| 1  | 0              | 0,             | 1              |
| 2  | 0              | 1              | 0              |
| 3  | 0,             | <b>D</b> ,     | $\bigcirc$     |
| 4  | 1              | 0              | 0              |
| 5  | 1              | 0,             |                |
| 6  | 1              | 1              | 0              |
| 7  | 1              | 0,             | <b>D</b>       |

 struktura *n*-bitnog binarnog sinkronog brojila:



$$T_i = B_{i} \cdot ... \cdot B_0 = B_{i-1} \cdot T_{i-1}$$

 $= B_{n-2} \cdot ... \cdot B_0 =$ 





- binarno sinkrono brojilo s paralelnim prijenosom:
  - posebni I-sklop za svaki T<sub>i</sub>
  - brže rješenje
     ~ samo jedan I-sklop:

$$f_{\text{max}} = \frac{1}{t_{setup} + t_{db} + t_{dI}}$$



za n 
 ¬ izvedba je kontraproduktivna
 ~ teškoće pri ostvarivanju I-sklopa, C<sub>rasipno</sub> ¬, itd.

binarno sinkrono brojilo sa serijskim prijenosom:





sporije rješenje:

$$f_{\text{max}} = \frac{1}{t_{setup} + t_{db} + (n-2) \cdot t_{dI}}$$



- brojilo naprijed-natrag:
  - mreža za izbor "smjera brojanja"
     ~ MUX za prenošenje Q<sub>i</sub> ili Q<sub>i</sub>
  - tipična izvedba: EX-ILI (uzeti u obzir kod računanja f<sub>max</sub>)



- brojilo modulo m,  $m \neq 2^n$ :
  - projektiranje kao proizvoljni sekvencijski sklop ~ mogućnost izbora koda:
    - jednostavniji dekoder
    - ugradnja "sigurnog starta"
  - posebno za sekvencijske module ~ integrirana brojila: broje u binarnom sustavu
    - prethodno postavljanje (engl. presetting):
      - početno stanje: 2-komplement baze m
      - m-ti impuls:  $(2^n-1) \rightarrow \overline{m}^2$
    - detekcija maksimalnog broja: W = m -1
      - m-ti impuls:  $(m-1) \rightarrow 0$

- integrirana brojila:
  - uglavnom 4-bitni MSI moduli: npr. serija 74
    - asinkrono: 7493
    - sinkrono binarno: 74163
    - sinkrono naprijed-natrag: 74191
  - proširivanje broja bitova
    - veći broj bitova:kaskadiranje



# Sadržaj predavanja

- brojila
  - sinkrona brojila
  - brojila na osnovi posmačnog registra
    - prstenasto brojilo
    - Johnsonovo brojilo
- generatori sekvencije

- brojila na osnovi posmačnog registra:
  - struktura:
    - povratna veza s izlaza posmačnog registra na njegov ulaz
  - dvije mogućnosti:
    - prstenasto brojilo
      - $\sim$  povratna veza (D<sub>0</sub> = Q<sub>n-1</sub>)
        - + početno samo jedna 1 u posmačnom registru
    - Johnsonovo brojilo:

$$D_0 = \overline{Q}_{n-1}$$

- prstenasto brojilo (engl. ring counter)
  - brojanje impulsa na "ulazu" CP posmakom 1: brojilo modulo broj bistabila



| CP | $B_0$ | $B_1$ | $B_2$ |
|----|-------|-------|-------|
| 0  | 1     | 0     | 0     |
| 1  | 0     | 1     | 0     |
| 2  | 0     | 0     | 1     |
| 3  | 1     | 0     | 0     |

- brojilo u užem smislu
   u posmačnom registru cirkulira samo jedna 1
- djelitelj frekvencije:
   ~ početno upisati uzorak *različit* od "sve 0" = 0, i "sve 1" = (2<sup>n</sup>-1)

- prstenasto brojilo:
  - baza (modul) = broj bistabila
     neefikasno, ali brže od binarnog brojila!
- direktno očitanje stanja
   ~ stanje ~ (B<sub>i</sub> = 1):
   vrlo povoljno → *ne treba* dekoder!
- osigurati sigurni start!

- popularne izvedbe upravljačkih jedinica računala:
  - prstenasto brojilo
  - proizvoljni valni oblik
     kombiniranje (funkcija ILI) izlaza pojedinih bistabila

#### Primjer:

$$S_0 = B_0 + B_1 + B_3 + ...$$
 $S_1 = B_1 + B_2 + B_3 + ...$ 
 $S_0$ 
 $S_1$ 
 $S_1$ 
 $S_0$ 
 $S_1$ 
 $S_0$ 
 $S_1$ 
 $S_1$ 



- Johnsonovo brojilo, brojilo s ukrštenim prstenom (engl. twisted ring counter):
  - povećanje broja stanja za dani broj bistabila: 2·n
    - ukrstiti povratnu vezubistabili SR i JK
    - na ulaz dovesti Q<sub>n-1</sub>
       bistabil D
    - broje u kodu s  $d_{min} = 1$
  - i dalje brže od binarnog brojila!



| СР | $B_0$ | $B_1$ | $B_2$ |
|----|-------|-------|-------|
| 0  | 0     | 0     | 0     |
| 1  | 1     | 0     | 0     |
| 2  | 1     | 1     | 0     |
| 3  | 1     | 1     | 1     |
| 4  | 0     | 1     | 1     |
| 5  | 0     | 0     | 1     |
| 6  | 0     | 0     | 0     |

- dekodiranje stanja Johnsonovog brojila:
  - nije tako povoljno kao kod prstenastog brojila
  - ipak relativno jednostavno
     ~ konjunkcija dva susjedna izlaza B<sub>i</sub> i B<sub>i</sub>



| СР | B <sub>0</sub> B <sub>1</sub> B <sub>2</sub> |
|----|----------------------------------------------|
| 0  | 0 0 0                                        |
| 1  | 1 0 0                                        |
| 2  | 1 (1 0)                                      |
| 3  | 1) 1 (1                                      |
| 4  | 0 1 1                                        |
| 5  | 0 0 1                                        |
| 6  | 0 0 0                                        |

| Λ  |   | D          | $\mathbf{D}$           |
|----|---|------------|------------------------|
| () | • | K.         | $\mathcal{N}_{\alpha}$ |
| V  | • | <b>-</b> 2 | <b>-</b> ()            |

$$1: \overline{B}_1 B_0$$

$$2: \overline{B}_2B_1$$

$$3: B_2B_0$$

$$4:B_1\overline{B}_0$$

$$5: B_2\overline{B}_1$$

# Sadržaj predavanja

- brojila
- generatori sekvencije

- generator sekvencije (engl. sequence generator):
  - generiranje propisane sekvenc(ij)e bitova
     ponavlja se!
  - duljina sekvencije
     broj uzastopnih bitova
    - koji se ponavljaju
  - sekvencija
     ~ izlaz posmačnog registra

#### Primjer:

**...0111001**011110010111...





- izvedba generatora sekvencije:
  - poopćenje povratne veze posmačnog registra:

$$D_0 = f(B_{n-1}, ..., B_1, B_0)$$



- specijalni slučaj:
  - prstenasto brojilo:  $D_0 = B_{n-1}$
  - Johnsonovo brojilo:  $D_0 = \overline{B}_{n-1}$

naročito jednostavna izvedba povratne veze
 ~ linearna funkcija:

$$f(x_{n-1},...,x_1,x_0) = c_{n-1}x_{n-1} \oplus ... \oplus c_1x_1 \oplus c_0x_0, c_0 \in \{0,1\}$$

- posmačni registar s linearnom povratnom vezom (engl. Linear Feedback Shift Register, LFSR):
  - jednostavna struktura sklopa
     ~ samo sklopovi EX-ILI
  - najveća moguća duljina sekvencije (za n bistabila)
     ~ 2<sup>n</sup>-1
  - zabranjeno stanje 00..00
     izbjeći to stanje:
     sklop za sigurni start

**Primjer:** 
$$D_0 = f(B_2, B_1, B_0) = B_2 \oplus B_0$$



| E | B <sub>0</sub> | <i>B</i> <sub>1</sub> | $B_2$ | $D_0$ |            |
|---|----------------|-----------------------|-------|-------|------------|
| , | 1              | 0                     | 0     | 1     | <b>↑</b>   |
| , | 1              | 1                     | 0     | 1     |            |
| , | 1              | 1                     | 1     | 0     | ija        |
|   | 0              | 1                     | 1     | 1     | sekvencija |
|   | 1              | 0                     | 1     | 0     | sek        |
|   | 0              | 1                     | 0     | 0     |            |
|   | 0              | 0                     | 1     | 1     | <b>V</b>   |
| , | 1              | 0                     | 0     | 1     |            |

- primjena generatora sekvencije:
  - - "randomizacija" bitovnih nizova (engl. scrambling)
    - zaštitni bitovi prilikom prijenosa
    - tajni ključevi za kriptiranje
    - *ispitni vektori* za ispitivanje digitalnih sklopova
  - očitanje stanja posmačnog registra
     ~ generator pseudoslučajnih brojeva
     (engl. Pseudo-Random Number Generator, PRNG)

# Literatura

- U. Peruško, V. Glavinić: *Digitalni sustavi*, Poglavlje 11: Sekvencijski moduli: registri i brojila.
- sinkrona brojila: str. 426-434
- brojila na osnovi posmačnog registra: str. 422-425
- generatori sekvencije: str. 441-451

# Zadaci za vježbu (1)

- U. Peruško, V. Glavinić: *Digitalni sustavi*, Poglavlje 11: Sekvencijski moduli: registri i brojila.
- sinkrona brojila: 11.3-11.8, 11.13-11.17, 11.19-11.21, 11.29
- brojila na osnovi posmačnog registra: 11.9, 11.12, 11.26, 11.31;
- modeliranje u VHDL: 11.30
- generatori sekvencije: 11.18, 11.34

### Zadaci za vježbu (2)

- M. Čupić: *Digitalna elektronika i digitalna logika. Zbirka riješenih zadataka*, Cjelina 9: Registri; Cjelina 10: Brojila; Cjelina 11: Strojevi s konačnim brojem stanja.
- sinkrona brojila:
  - riješeni zadaci: 10.3-10.6, 10.9, 10.10; 11.10, 11.11, 11.16
  - zadaci za vježbu: 2, 3
- brojila na osnovi posmačnog registra:
  - riješeni zadaci: 9.4
  - zadaci za vježbu: 3, 4
- generatori sekvencije:
  - riješeni zadaci: 11.17

# 11. Standardni sekvencijski moduli (3)

# Sadržaj predavanja

- osnovne karakteristike memorija
- statičke memorije
- dinamičke memorije

- memorija
  - ~ digitalni (pod)sustav za pamćenje većeg broja podataka:
    - nadogradnja koncepta pamćenja ~ osnovna interpretacija: *skup* registara
      - bistabil~ 1 bit
      - registar~ 1 podatak ("riječ")
      - memorija~ više riječi
    - osnovna jedinica informacije
       ~ memorijska riječ

- funkcija pamćenja
   primitivne (pod)funkcije:
  - pamćenje grupa bitova
  - pristup podacima
  - *čitanje* iz memorije, *pisanje* u memoriju
- organizacija memorije:
  - memorijsko polje
     skup memorijskih ćelija
  - sklopovi za pristup podacima
  - sklopovi za čitanje i pisanje

- svojstva memorijskih ćelija:
  - razlučiva i lako prepoznatljiva stanja
  - održavanje stabilnog stanja:
    - postojane ćelije/memorije
      - ~ bez utroška energije proizvoljno dugo ostaju u *stabilnom* stanju; npr. magnetske memorije
    - nepostojane ćelije/memorije
      - troše energiju za pamćenje,
         gube informaciju kod prestanka napajanja;
         npr. poluvodičke memorije

- paralelni pristup podacima
   paralelno svakoj riječi
  - vrijeme pristupa jednako za sve riječi
     ~ paralelne memorije
  - nasumični pristup:

    ~ pristup pojedinoj

    riječi *ne ovisi* o

    prethodnim pristupima

    (engl. Random Access Memory, RAM)
  - adresa:
     ~ "redni broj" riječi unutar memorije
     W = 2<sup>n</sup> → a<sub>n-1</sub>...a<sub>1</sub>a<sub>0</sub>



- serijski pristup podacima
   serijski po riječima (i bitovima):
  - pristup adresiranoj riječi
     od prve ili od prethodno adresirane riječi:
     serijske (sekvencijalne) memorije;
     npr. mg. trake, mg. diskovi, "veliki posmačni registri"
  - bitno različito vrijeme pristupa pojedinim riječima



- čitanje i pisanje:
  - "upisno-ispisne memorije"
    - memorije promjenjivog sadržaja,
       "memorije" u užem smislu;
       (paralelne upisno-ispisne memorije: RAM)
  - ispisne memorije = permanentne memorije (ROM)
     u odnosu na čitanje, zanemarivo mali broj pisanja

- funkcijska podjela
   ~ smještaj u odnosu na digitalni sustav/procesor:
  - unutarnje (interne), "operativne"
     paralelne, velikih brzina (~ brzina CPU)
  - vanjske (eksterne)
     ~ CPU ne komunicira s njima neposredno:
    - metoda pristupa podacima
       putem glavne memorije
    - znatno veći kapacitet, znatno manja brzina (t<sub>a</sub> ~ 5 ms)
    - uređaji~ diskovi, trake

- unutarnje, "operativne" memorije:
  - glavna memorija:
    - ~ glavni spremnik za programe, podatke, operacijski sustav, itd.
      - veličina (kapacitet) nije tako brza kao CPU
  - priručna memorija (engl. cache)
    - pohranjivanje manje količine upravo korištenih instrukcija (odsječak programa) i podataka
      - manja memorija, brzina ~ CPU, skupa!
      - primarna p. m. (engl. L1 cache):
         ~ u sklopu CPU (kapacitet ~ 1 MB)
      - sekundarna p. m. (engl. L2 cache):
         na M/B (kapacitet ~ 16 MB)

- karakteristični parametri memorija:
  - kapacitet memorije: C = W·b
     ukupna količina bitova, okteta/riječi (bajtova)
  - vrijeme pristupa, t<sub>a</sub>:
    - ~ vrijeme potrebno za dohvat podatka, od zahtjeva za čitanje do pojave podatka na izlazu, uz prethodno postavljenu adresu npr. 5 ns < t<sub>a tipično</sub> < 70 ns (suvremeni DRAM)</p>
  - prosječno vrijeme pristupa, t<sub>a</sub>:
     ~ za sekvencijalne memorije

$$\overline{t_a} = (t_a)_{\text{max}}/2$$

- karakteristični parametri memorija:
  - vrijeme ciklusa, t<sub>c</sub>:
     ~ minimalno moguće vrijeme između dva čitanja ili pisanja;
     za paralelne memorije
     općenito t<sub>c</sub> > t<sub>a</sub>
  - maksimalna frekvencija memorije: f<sub>M</sub>: = t<sub>C</sub><sup>-1</sup>
     ~ maksimalni broj čitanja/pisanja
     u jedinici vremena [sec];
     širina (frekvencijskog) pojasa memorije,
     u analogiji s elektroničkim pojačalima,
     jer f<sub>min</sub> = 0 (kad se ne čita/piše)

## Sadržaj predavanja

- osnovne karakteristike memorija
- statičke memorije
  - organizacija memorijskih modula
  - vremenski odnosi
  - projektiranje statičkih memorija
- dinamičke memorije

### Statičke memorije

- statičke memorije
   ~ memorijska ćelija bistabil
  - nepostojana memorija
  - elektronskim cijevima već u prvim digitalnim računalima (ENIAC, 1945)
  - danas poluvodička tehnologija
     posebno pojednostavljeni sklopovi:
    - što manja površina na čipu
       ~ veća gustoća pakiranja,
       manja vjerojatnost defekata
    - što manja disipacija

## Statičke memorije

- princip izvedbe memorijskog bistabila:
  - bipolarna izvedba
    - manje elemenata, mali hod u<sub>izl</sub> (pobuda logičkih sklopova?)



izvedba s MOSFETom:~ NMOS

|           | bipolarne | MOSFET |
|-----------|-----------|--------|
| kapacitet | manji     | veći   |
| brzina    | veća      | manja  |
| cijena    | veća      | manja  |



- organizacija memorijskih modula
  - ~ karakteristični funkcijski blokovi:
    - dekoder adrese
    - memorijsko polje
    - međusklop:
      - pojačala za čitanje/pisanje: konverzija električkih razina, dvolinijskih reprezentacija





- organizacija memorijskog polja:
  - 2 D "dvodimenzijska"
     ~ linearno adresiranje
  - 3 D "trodimenzijska"
     ~ koincidentno adresiranje
  - 2 1/2 D
     ~ implementacijsko poboljšanje 2 D

- 2 D "dvodimenzijska" organizacija:
  - b ćelija jedne riječi
    - ~ samo jedna adresna linija: linijsko adresiranje
  - 1 linija retka
    - ~ 1 izlaz dekodera



- 3 D "trodimenzijska" organizacija:
  - smanjiti veličinu dekodera za W >> :
    - preveliki i presloženi dekoder
    - preveliki broj izlaza iz dekodera
  - koincidentno adresiranje:
    - ~ memorijska se ćelija adresira koincidiranjem dvije adresne linije (retka i stupca)
      - koordinatni razmještaj ćelija
      - ćelije s 2 adresne linije
      - 2 dekodera koji su upola manji!

- koincidentno adresiranje
  - ~ memorijska polja *jednobitnih* riječi



- koincidentno adresiranje
  - memorijska polja višebitne riječi:
     više ravnina (~ memorijska polja)
     koja se "slažu" u "trećoj dimenziji"



- koincidentno adresiranje
  - ~ *dekodiranje* s dva dekodera:
    - broj riječi W = broj presjecišta:  $n/2 \rightarrow 2^{n/2} \cdot 2^{n/2} = 2^n = W$
    - broj izlaza iz dekodera:  $2^{n/2} + 2^{n/2} = 2 \cdot 2^{n/2} = 2\sqrt{2^n} = 2\sqrt{W}$



- 2 1/2 D organizacija:
  - ~ poboljšanje ponašanja 2 D organizacije: duljina (fizičke) linije bita = W x "duljina bita":
    - C<sub>par</sub> 
       ⇒ veća kašnjenja
    - ponašanje prijenosne linije
    - rješenje:

```
    ~ podjela memorije na
        podpolja s manjim brojem riječi
        povećanog broja bitova:
        r podpolja → 1 fizička riječ od r logičkih riječi
```

- 2 1/2 D organizacija
  - ~ podjela memorije na podpolja s *manjim brojem riječi povećanog broja bitova*:
    - r podpolja  $\rightarrow$  1 *fizička* riječ od r *logičkih* riječi
    - dva dekodera:
      - za fizičku riječ
      - "pristupni" MUX/DEMUX



- 2 1/2 D organizacija
  - ~ posebno jednostavna izvedba pristupnog MUX/DEMUX za b = 1: 1-bitni memorijski moduli





### Vremenski odnosi statičkih memorija

#### • ciklus *čitanja*:

| parametar              | značenje                                                                                                          |
|------------------------|-------------------------------------------------------------------------------------------------------------------|
| <i>t</i> <sub>RC</sub> | trajanje ciklusa čitanja<br>(između dvije promjene<br>adrese)                                                     |
| $t_{a}$                | vrijeme pristupa<br>(pojava podataka na izlazu<br>uz CE = 0)                                                      |
| $t_{ m CO}$            | kašnjenje u odnosu na $\overline{\text{CE}}$ (pojava podataka): podaci su na izlazu nakon max $(t_a, t_1+t_{CO})$ |
| $t_{OD}$               | kašnjenje u odnosu<br>na CE = 1<br>(uklanjanje podataka na<br>izlazu)                                             |



### Vremenski odnosi statičkih memorija

#### • ciklus *pisanja*:

| parametar       | značenje                                                                                               |
|-----------------|--------------------------------------------------------------------------------------------------------|
| t <sub>WC</sub> | trajanje ciklusa pisanja<br>(između dvije promjene adrese)                                             |
| $t_{AS}$        | vrijeme postavlja <u>nj</u> a <u>adr</u> ese:<br>min kašnjenje R/W i CE<br>u odnosu na početak ciklusa |
| $t_{W}$         | vrijeme pisanja;<br>min trajanje R/W i CE                                                              |
| $t_{\sf WR}$    | vrijeme otpuštanja (pri pisanju)<br>~ min vrijeme oporavka                                             |
| $t_{ m DS}$     | vrijeme postavljanja podatka                                                                           |
| $t_{DH}$        | vrijeme održavanja podatka                                                                             |



#### Projektiranje statičkih memorija

- "projektiranje" memorije
   ~ izgradnja memorije većeg kapaciteta
   od modula manjeg kapaciteta
  - memorija W'xb'
  - memorijski moduli W×b
  - vrijedi  $W' = 2^n > W = 2^m, b' > b$

#### Projektiranje statičkih memorija

- struktura memorije:
  - dekoder za viših (n-m) bitova adrese
     putem signala CE
  - ulazi bitova podatka b<sub>i</sub> spajaju se skupa
  - izlazi bitova podatka b<sub>i</sub> spajaju se skupa;
     izvedbe izlaza:
    - sklopovi s tri stanja
    - sklopovi sa slobodnim kolektorom
    - kombinacija ulaz-izlaz
  - niži adresni bitovi: paralelno na sve module
  - signal R/W također paralelno na sve module

#### Projektiranje statičkih memorija

*Primjer*: memorija W'×b', moduli W×b, W' =  $2^n > W = 2^m$ , b' > b



## Sadržaj predavanja

- osnovne karakteristike memorija
- statičke memorije
- dinamičke memorije

- povećanje kapaciteta poluvodičke memorije
   ~ smanjenje veličinu memorijske ćelije:
  - pohranjivanje bita podatka:
     ~ naboj na C
    - dovoljan jedan tranzistor
    - $C = C_{par}$ : međuelektrodni kapacitet
  - pamćenje informacije
     ~ C<sub>par</sub> se izbija zbog površinske vodljivosti



 rješenje problema gubitka naboja dinamičke memorijske ćelije:



- periodičko čitanje sadržaja memorijske ćelije i ponovno upisivanje (~ 2 ms):
   ~ osvježavanje (engl. refreshing)
- memorije s dinamičkim memorijskim ćelijama:
   ~ dinamičke memorije, DRAM (engl. Dynamic RAM)

- čitanje informacije
   ~ adresirati ćeliju:
  - očitanje napona na C:
    ~ dobro pojačalo za čitanje (engl. sense amplifier)

$$U_b \propto \frac{C}{C_b + C} \approx \frac{C}{C_b}$$

- zbog C<sub>b</sub> >> C (duga linija bita!) čitanje je *destruktivno*!
   nakon čitanja *ponovni* upis podataka
- pisanje informacije
   adresirati ćeliju i upisati podatak s linije bita

- suvremeni DRAM:
  - ~ jednotranzistorske ćelije: kapaciteti ~ više Gbit/modul
    - drastično smanjena površina memorijske ćelije: npr. 64 K: 250 μm² → 4 M: 8,9 μm² (CMOS)
       ~ C također smanjen!
    - povećana osjetljivost na "meke" pogreške
       qubitak informacije zbog α-zraka
       (kozmičke zrake, Sr u materijalu kućišta IC)
    - rješenje problema:
      - posebne izvedbe C
      - dodatni sklopovi za zaštitu podatka (ECC)
         tipično Hammingovi kodovi

- organizacija DRAM
   ~ jedan dekoder: 2 D ili 2 1/2 D (povoljnije)
  - gustoća pakiranja bitova 7 :
    - veličina chipa
    - kućište 🔌
    - broj izvoda (broj adresnih linija 
       ?
  - *smanjiti* broj izvoda za adrese *multipleksiranjem*:
    - veličina IC 🔰 :
      - broj IC na PCB
      - kapacitet memorije
    - posebno sklopovlje za multipleksiranje
    - usporavanje rada memorije

*Primjer*: DRAM modul 4116/2118 (16 K x 1)

kućište: DIP sa 16 izvoda

7 adresa za 16 K =  $2^{14}$ :

$$A_{13} ... A_0 \sim MUX(A_6 ... A_0, A_1, ... A_7)$$

- 2 UI podatka
- 1 čitaj/piši
- 2 impulsa upisa adrese
- 4/2 napajanja

organizacija: 2 1/2 D



vremenski dijagram čitanja/pisanja za 4116/2118:

ROW ~ signal odabira RAS/CAS

RAS (engl. Row Address Strobe) ~ impuls upisa adrese retka

RAS CAS WE A6/A13 ...... A0/A7
4116

Dout DIN

CAS (engl. Column Address Strobe)

~ upis adrese stupca



- osvježavanje
   adresiranje samo retka ili stupca:
   osvježavaju se sve ćelije retka/stupca
- vrste osvježavanja:
  - distribuirano:
    - ~ ∀ 2 ms/broj\_redaka (stupaca) ubaciti ciklus osvježavanja u sustavske cikluse
  - usnopljeno (engl. burst refreshing)
    - ~ ∀ 2 ms osvježiti sve retke (stupce): ubaciti odgovarajući broj ciklusa osvježavanja

```
npr. DRAM 16 K x 1 (4116/2118)
16 K = 128 x 128
\rightarrow 2 ms/128 = 15,63 \mus \rightarrow \forall 15 \mus
```

- izvedba osvježavanja:
  - posebna sklopovska podrška (MSI)
    - ~ MUX za adresu, s ugrađenim brojilom osvježavanja: male memorije
  - sklopovska podrška ugrađena u μP
    - ~ generiranje adrese osvježavanja za vrijeme dekodiranja instrukcije: npr. 8-bitni μP (npr. Zilog Z.80)
  - pseudostatičke memorije
    - ~ ugrađeno sklopovlje za osvježavanje: transparentno za sustav!

*Primjer*: memorija izvedena DRAM modulima 16 K x 1 (4116/2118)

ubaciti sklop za osvježavanje



## Literatura

- U. Peruško, V. Glavinić: *Digitalni sustavi*, Poglavlje 12: Spremnici podataka.
- osnovne karakteristike memorija: str. 459-464
- statičke memorije: str. 465-477
- dinamičke memorije: str. 477-482

## Zadaci za vježbu (1)

- U. Peruško, V. Glavinić: *Digitalni sustavi*, Poglavlje 12: Spremnici podataka.
- osnovne karakteristike memorija: 12.1, 12.2
- statičke memorije: 12.3-12.6, 12.9
- dinamičke memorije: 12.7

## Zadaci za vježbu (2)

- M. Čupić: *Digitalna elektronika i digitalna logika. Zbirka riješenih zadataka*, Cjelina 12: Memorije.
- osnovne karakteristike memorija:
  - riješeni zadaci: 12.1
- statičke memorije:
  - riješeni zadaci: 12.6, 12.8
  - zadaci za vježbu: 1
- dinamičke memorije:
  - riješeni zadaci: 12.3, 12.4
  - zadaci za vježbu: 4

# 12. Sučelje s analognom okolinom (1)

## Sadržaj predavanja

- uključivanje digitalnog sustava u okolinu
  - konceptualizacija sučelja
  - parametri pretvorbe
- digitalno-analogna pretvorba

 pretvorba na sučelju digitalnog sustava i stvarnog svijeta koji ga okružuje:



- na *ulazu* digitalnog sustava
  - ~ (analogni) napon ⇒ broj:
    - uzorkovanje (engl. sampling) + kvantizacija
    - → analogno-digitalna pretvorba (ADC)
- na *izlazu* digitalnog sustava
  - ~ broj ⇒ (analogni) napon
    - → digitalna-analogno pretvorba (DAC)

- sučelje digitalnog sustava s analognom okolinom:
  - pretvornici, konvertori, pretvarači
     ~ sklopovi na sučelju analognog i digitalnog, i obratno
    - na ulazu digitalnog sustava
       ~ analogno-digitalni pretvornici
       (engl. analog-digital convertors, ADC)
    - na *izlazu* digitalnog sustava
       digitalno-analogni pretvornici
       (engl. digital-analog convertors, DAC)
  - "tehnologija" pretvorbe:
    - dinamički pretvornici
       ~ pretvorba se odvija u vremenu!
    - statički pretvornici

- karakteristika pretvorbe za ADC (DAC ima isti oblik):
  - U<sub>K</sub>: kvant, naponski interval, korak, kanal
  - broj koraka (kanala)
     rezolucija ADC



- parametri pretvorbe:
  - rezolucija, razlučivanje
  - točnost
  - pogreška kvantizacije
  - vrijeme pretvorbe

- rezolucija, razlučivanje:
  - širina kanala kao
     max ulaznog napona (ADC), odnosno max izlaznog napona (DAC):

$$rezolucija = U_K/U_M$$



 izražavanje brojem bitova izlaznog (ADC), odnosno ulaznog (DAC) podataka, jer je n<sub>M</sub> ~ U<sub>M</sub> (uz k-bitni prikaz):

$$rezolucija = 1/n_M = 1/(2^k - 1)$$

tipične vrijednosti: ≈14 bitova



- točnost
  - ~ mjera za razliku *stvarnog* analognog izlaza i izlaza u *idealnom* slučaju

npr. realna karakteristika DAC

integralna nelinearnost
 ~ granica pogreške:

$$\varepsilon_i = \frac{\Delta U}{U_M}$$



diferencijalna nelinearnost
 granica pogreške u kanalima



$$\varepsilon_{d} = \frac{\left(\frac{du_{a}}{dn}\right)_{\max} - \left(\frac{du_{a}}{dn}\right)_{idealno}}{\left(\frac{du_{a}}{dn}\right)_{idealno}} = \frac{\left(U_{K}\right)_{\max} - U_{K}}{U_{K}} = \frac{\Delta U_{K}}{U_{K}}$$

tipične vrijednosti za točnost: ≈10<sup>-2</sup>÷10<sup>-3</sup>

- pogreška kvantizacije:
  - rezultat diskretnog karaktera procesa konverzije
  - prava vrijednost
     ~ napon *u sredini kanala* → pogreška:

$$\varepsilon_K = \pm \frac{U_K}{2}$$

vrijeme pretvorbe:

~ od početka konverzije do pojave konačne vrijednosti na izlazu

tipične vrijednosti: ADC: ≈10 ns ÷10 s

DAC: ≈100 ns

## Sadržaj predavanja

- konceptualizacija sučelja
- digitalno-analogna pretvorba
  - princip DA pretvorbe
  - otporna mreža s težinski raspoređenim otporima
  - ljestvičasta otporna mreža
  - DA pretvornik s brojilom

- DA pretvorba:
  - jednostavniji sklopovi (jednostavniji od ADC)
  - (u nekim rješenjima) dijelovi AD pretvornika
  - cilj pretvorbe
    - ~ broj u binarnom prikazu konvertirati u analognu veličinu, obično napon:

$$N = a_{n-1} 2^{n-1} + a_{n-2} 2^{n-2} + \dots + a_1 2^1 + a_0 2^0$$

$$U_N = K \cdot U_{REF} \cdot N$$

 $U'_{REF} = K \cdot U_{REF}$  [V]: faktor proporcionalnosti

princip DA pretvorbe:

$$U_N = U_{REF} \cdot (a_{n-1} 2^{n-1} + a_{n-2} 2^{n-2} + \dots + a_1 2^1 + a_0 2^0)$$

- pojedine težine binarnog broja izraziti strujama
- koeficijente uz odgovarajuće težine izvesti "sklopkama"
- principijelno rješenje
   ~ otporna mreža:
   statički DA pretvornik



- otporna mreža s težinski raspoređenim otporima:
  - R<sub>i</sub> se međusobno odnose kao težine brojnih mjesta:
     → zbrojiti struje kroz R<sub>i</sub>
  - analogna veličina je struja





- otporna mreža s težinski raspoređenim otporima
   obično se za izlaznu veličinu želi *napon*:
  - → *struja* na poznatom *R*





$$\begin{split} U_{izl} &= I_{N} \cdot \left( R_{ekv} \mid\mid R_{izl} \right) \\ &= \frac{U_{REF}}{2^{n-1} \cdot R} \cdot \frac{R_{ekv} \cdot R_{izl}}{R_{ekv} + R_{izl}} \cdot \left( a_{n-1} 2^{n-1} + a_{n-2} 2^{n-2} + \dots + a_{0} 2^{0} \right) \\ &= \dots = \\ &= \frac{R_{izl} \cdot U_{REF}}{2^{n-1} \cdot R + (2^{n} - 1) \cdot R_{izl}} \cdot \sum_{i=0}^{n-1} a_{i} \cdot 2^{i} \\ &= K \cdot U_{REF} \cdot N \\ K &= f\left( R_{izl} \right) \neq const. \end{split}$$

- izbjegavanje utjecaja R<sub>izl</sub> u otpornoj mreži:
  - operacijsko pojačalo
     "nulti otpor" između ulaza:
     virtualna nula na ulazu pojačala
  - zbrajanje I<sub>i</sub> na izlazu sklopa:

$$\begin{split} U_{izl} &= -I_N \cdot R_f \\ &= -\frac{U_{REF} \cdot R_f}{2^{n-1} \cdot R} \cdot \sum_{i=0}^{n-1} a_i \cdot 2^i \\ \end{split}$$



- tehnološki problem izvedbe većih mreža:
  - preveliki odnos R<sub>n-1</sub> (uz MSB) i R<sub>0</sub> (uz LSB)
     uz zadanu pogrešku zbog tolerancija otpora R<sub>n-1</sub> treba biti *vrlo precizan* (također i svi R<sub>i</sub>, za i
  - koristiti drugo rješenje, već od n = 4



- ljestvičasta otporna mreža (engl. ladder network):
  - koristi samo dvije vrijednosti za R (R i 2·R)
  - za isti n potrebno dva puta više R<sub>i</sub>



određivanje izlaznog napona ljestvičaste otporne mreže

 $U_{izl} = f(N)$ :

 zaključenje 2·R "lijevo" od promatranog čvora a<sub>i</sub>

koristiti *Théveninov teorem*





$$U_{n-1} = \frac{U_{REF}}{2}$$

$$U_{izl} = \sum_{i=0}^{n-1} U_i = \frac{U_{REF}}{2^n} \cdot \sum_{i=0}^{n-1} a_i \cdot 2^i = \frac{U_{REF}}{2^n} \cdot N$$

$$U_{n-2} = \frac{U_{REF}}{4}$$

- izvedba ljestvičaste otporne mreže s operacijskim pojačalom:
  - zaključenje 2·R s obje strane čvora a<sub>i</sub>
  - određivanja doprinosa pojedinih bitova metodom superpozicije



$$U_{n-1} = \frac{1}{3} \cdot \frac{U_{REF}}{2^{n-1}} \sum_{i=0}^{n-1} a_i \cdot 2^i = \frac{1}{3} \cdot \frac{U_{REF}}{2^{n-1}} \cdot N$$

$$U_{izl} = -U_{n-1} \cdot \frac{R_f}{2R} = -U_{n-1} \cdot \frac{3R}{2R} = -\frac{1}{3} \cdot \frac{3R}{2R} \cdot \frac{U_{REF}}{2^{n-1}} \cdot N = -\frac{U_{REF}}{2^n} \cdot N$$

- svojstva izvedbi ljestvičastih otpornih mreža:
  - samo dvije vrijednosti otpora
     moguće zadovoljiti tolerancije,
     pogotovo stoga što se traži omjer vrijednosti
  - pogodno za integriranu izvedbu i za veći broj bitova
     veći broj bitova
     svi otpori i naponski izvori jednako opterećeni
  - sporije u pogledu vremenskog odziva ~ niz četveropola s C<sub>par</sub>

- uklanjanje problema kašnjenja ljestvičaste otporne mreže:
  - virtualna nula:

     nema nabijanja C<sub>par</sub>
     kod prebacivanja sklopki
  - nema promjena u opterećenju U<sub>REF</sub> i R<sub>i</sub>

$$U_{izl} = -\frac{U_{REF}}{2^{n-1}} \sum_{i=0}^{n-1} a_i \cdot 2^i$$



- sklopke za DA pretvornike:
  - konceptualni spoj:



osigurati R<sub>ekv</sub> << R<sub>i</sub>

- svojstva integriranih otpornih mreža
   otporne mreže integrirane u DA pretvornike:
  - ljestvičaste
  - za veći broj bitova (8÷14)
  - tipično R =  $10 \text{ k}\Omega$  /  $20 \text{ k}\Omega$
  - tolerancije R:  $\Delta R = \pm 5\%$
  - garantirana pogreška  $U_{izl} \le 1/4$  doprinosa LSB u granicama -55° C  $\le$  T  $\le$  125° C

- DA pretvornik s brojilom
   ~ ugrađeno brojilo s prethodnim postavljanjem:
  - u brojilo upisati dvojni komplement od N
  - B = 1 ⇒ pretvorba: brojilo broji, generira se pilasti napon U<sub>izl</sub>
  - B = 0  $\Rightarrow$  U<sub>izl</sub>  $\sim$  N (n-bitni prikaz)



DA pretvornik s brojilom:



- dinamički DA pretvornik:
  - pretvorba traje izvjesno vrijeme
  - pretvorba *indirektna* ~ preko vremena
     (brojilo broji ⇒ B = 1 ⇒ porast U<sub>izl</sub>)!
- problemi pri pretvorbi
   osigurati f<sub>CP</sub> = const. + linearnost pile

# Literatura

- U. Peruško, V. Glavinić: *Digitalni sustavi*, Poglavlje 13: Sučelje s analognom okolinom.
- uključivanje digitalnog sustava u okolinu: str. 491-494
- digitalno-analogna pretvorba: str. 494-499

# Zadaci za vježbu (1)

- U. Peruško, V. Glavinić: *Digitalni sustavi*, Poglavlje 11: Sekvencijski moduli: registri i brojila.
- digitalno-analogna pretvorba: 13.1-13.8, 13.15-13.19



- M. Čupić: *Digitalna elektronika i digitalna logika. Zbirka riješenih zadataka*, Cjelina 13: AD i DA konverzija.
- digitalno-analogna pretvorba:
  - riješeni zadaci: 13.1-13.4, 13.8
  - zadaci za vježbu: 1

## 12. Sučelje s analognom okolinom (2)

### Sadržaj predavanja

- analogno-digitalna pretvorba
  - Wilkinsonov pretvornik
  - AD pretvornik s postepenim približavanjem
  - AD pretvornik sa sukcesivnom aproksimacijom
  - slijedni AD pretvornik
  - paralelni AD pretvornik
  - sklop za uzorkovanje

- AD pretvorba:
  - složeniji postupak!
  - tipično uključuje brojilo
     ~ dinamički postupci:
    - pretvorba usporedbom U<sub>ul</sub> = U<sub>a</sub> i (interno) generiranog U<sub>d</sub> ~ N
    - završavanje pretvorbe za U<sub>d</sub> = U<sub>a</sub>
    - karakteristična petlja povratne veze
       ~ naponski komparator
  - najzahtjevnije izvedbe (stoga i najskuplje!)
     nema brojila!

- Wilkinsonov pretvornik
   ~ dinamički pretvornik:
   ugrađeno brojilo
  - dok brojilo broji generira se pilasti napon
  - komparator u petlji povratne veze
     ~ usporedba pilastog napona
     s U<sub>ul</sub> = U<sub>a</sub>





- problemi Wilkinsonovog pretvornika
   pretvorba indirektna obavlja se preko vremena!
  - generirana pila obično nelinearna
     ~ pogreške pri pretvorbi (U<sub>d</sub> ≠ U<sub>a</sub>)
  - potrebno osigurati f<sub>CP</sub> = const.
  - ostvariti sinkronizaciju impulsa START i CP

 AD pretvornik s postepenim približavanjem (s DA pretvornikom), brojeći AD pretvornik (engl. counting ADC) ~ modifikacija Wilkinsonovog pretvornika koja rješava njegove probleme



- AD pretvornik s postepenim približavanjem:
  - pretvorba je *direktna*, *bez* posrednika (generatora pile)
     ~ DA pretvornik umjesto generatora pile
  - eliminirana potreba za točnom i stabilnom f<sub>CP</sub>
  - moguće dozvoliti f<sub>CP</sub> ≠ const.
     ~ neperiodički impulsi pobude brojila
  - točnost pretvorbe
     ~ točnost DAC:
     ovisi o pasivnim komponentama (R<sub>i</sub>),
     može se dobro namjestiti

- brzi AD pretvornik,
   AD pretvornik sa sukcesivnom aproksimacijom (engl. successive approximation ADC):
  - jako popularni AD pretvornik
     ~ široko korišten samostalno ili
     u kombinacijama s paralelnim AD pretvornikom
  - pretvorba *direktna* ~ DA pretvornik u petlji povratne veze
  - cilj:
    - ubrzanje pretvorbe,  $T_{max} << N_{max} \cdot T_{CP}$  ~ smanjenje broja koraka
    - konstantno vrijeme pretvorbe, T ≠ f(U<sub>a</sub>)
       ~ konstantan broj koraka

- princip rada brzog AD pretvornika:
  - usporedba  $u_a$  i  $u_d$ : ~ postepeno formiranje  $u_d$  počev od MSB  $(a_{n-1})$ : if  $u_a > u_{d,i}$  then  $u_k = 0$ else  $u_k = 1$  {brisanje doprinosa  $a_i$ }

 obilazak binarnog stabla po dubini (engl. preorder tree traversal)



- princip rada brzog AD pretvornika:
  - broj koraka za proizvoljni u<sub>a</sub>
     broj bitova zapisa n
  - izvedba sklopom za slijedno ispitivanje bitova:
    - prstenasto brojilo (početno 1 kod a<sub>n-1</sub>)
    - binarno brojilo s dekoderom
    - mreža logičkih sklopova

izvedba brzog AD pretvornika prstenastim brojilom



- slijedni AD pretvornik
   (engl. tracking converter, servo converter),
   kontinuirano brojeći AD pretvornik
   (engl. continuous-digital-ramp converter):
  - (dodatno) ubrzanja pretvorbe
     ~ modifikacija osnovnog AD pretvornika s brojilom (s postepenim približavanjem)
  - zamjena binarnog brojila (broji 0 → N ~ U<sub>a,i+1</sub>)
     brojilom naprijed-natrag

- slijedni AD pretvornik
  - ~ ubrzanje pretvorbe korištenjem brojila naprijed-natrag:

    - naročito pogodno kad se u<sub>a</sub> mijenja "relativno sporo"
    - u prosjeku  $T_{naprijed-natrag} \approx 1/2 \cdot T_{binarno}$ 
      - $\Rightarrow f_{\text{naprijed-natrag}} \approx 2 \cdot f_{\text{binarno, max}}$





- paralelni AD pretvornik, komparatorski AD pretvornik (engl. parallel-comparator ADC):
  - naročito rješenje za postizanje najbrže moguće ADC, također i najskuplje

• usporediti  $U_a$  s *nizom referentnih napona*,  $\forall$  naponsku razinu u intervalu  $0 \div U_M$ , s razmakom  $\land U$ 



- paralelni AD pretvornik, komparatorski AD pretvornik
   usporedba u<sub>a</sub> s nizom referentnih napona:
  - najprikladnija izvedba "niza referentnih napona":
     ~ otporni djelitelj
  - niz naponskih komparatora
     ~ l = (2<sup>n</sup>-1) za n-bitnu pretvorbu
  - → dodatni bit dva puta više komparatora
     ~ cijena!

- paralelni AD pretvornik:
  - usporedba u<sub>a</sub> s nizom referentnih napona ~ paralelni rad: ne treba brojati!
  - izvorni kod na izlazu komparatora
    - ~ "termometarski niz":

N u *binarnom* obliku tek nakon *pretvorbe koda* (ld  $n = log_2 n$  : broj bitova ADC)

| B <sub>n-1</sub> | B <sub>n-2</sub> |  | $B_3$ | $B_2$ | B <sub>1</sub> | $B_0$ | $m_{ld(l+1)}$ | • • • | $m_2$ | $m_1$ | $m_0$ |
|------------------|------------------|--|-------|-------|----------------|-------|---------------|-------|-------|-------|-------|
| 0                | 0                |  | 0     | 0     | 0              | 0     | 0             |       | 0     | 0     | 0     |
| 0                | 0                |  | 0     | 0     | 0              | 1     | 0             |       | 0     | 0     | 1     |
| 0                | 0                |  | 0     | 0     | 1              | 1     | 0             |       | 0     | 1     | 0     |
| 0                | 0                |  | 0     | 1     | 1              | 1     | 0             |       | 0     | 1     | 1     |
| 0                | 0                |  | 1     | 1     | 1              | 1     | 0             |       | 1     | 0     | 0     |
|                  |                  |  |       |       |                |       |               |       |       |       |       |
| 1                | 1                |  | 1     | 1     | 1              | 1     | 1             |       | 1     | 1     | 1     |

- paralelni AD pretvornik:
  - registar
     pohranjivanje
     rezultata pretvorbe;
     nije nužan
  - bistabili i pretvornik koda ~ najbržom tehnologijom, npr. ECL



• paralelni AD pretvornik ~ ujednačavanje  $\varepsilon_{\rm K}$  posebnom raspodjelom referentnih napona:  $\varepsilon_{\rm K} = U_{\rm REF}/(2n-2)$ 



$$u_{n-1} = \frac{2n-3}{2(n-1)} U_{REF} \longrightarrow \begin{cases} 11...111 & U_{REF} \\ 01...111 & \frac{n-2}{n-1} U_{REF} \\ u_{n-2} = \frac{2n-5}{2(n-1)} U_{REF} & \end{cases}$$

$$01...111 & \frac{n-3}{n-1} U_{REF} \\ u_{n-3} = \frac{2n-7}{2(n-1)} U_{REF} & \vdots \\ u_{3} = \frac{5}{2(n-1)} U_{REF} & \vdots \\ u_{2} = \frac{3}{2(n-1)} U_{REF} & \vdots \\ u_{1} = \frac{1}{2(n-1)} U_{REF} & \vdots \\ 00...001 & \frac{1}{n-1} U_{REF} \\ 00...000 & \vdots \\ 0 & \vdots \end{cases}$$

#### Sklop za uzorkovanje

- sklop za uzorkovanje
   (engl. sample-and-hold, S/H circuit):
  - uzimanje uzoraka ("uzorkovanje")
     ~ nabijanje C zatvaranjem prikladno izvedene sklopke
  - otvorena sklopka
     ~ pridržavanje uzorka U<sub>a</sub> za vrijeme pretvorbe
  - sklopka

~ "analogna sklopka" (engl. analog switch):

propušta *analogni* napon





#### Sklop za uzorkovanje

- povezivanje sklopa za uzorkovanje i ADC:
  - uzorkovanje u intervalima (između) pretvorbe
  - pridržavanje uzorka u<sub>a</sub> za vrijeme pretvorbe
  - podešavanje opsega u<sub>a</sub>



## Literatura

- U. Peruško, V. Glavinić: *Digitalni sustavi*, Poglavlje 13: Sučelje s analognom okolinom.
- analogno-digitalna pretvorba: str. 499-509

### Zadaci za vježbu (1)

- U. Peruško, V. Glavinić: *Digitalni sustavi*, Poglavlje 11: Sekvencijski moduli: registri i brojila.
- analogno-digitalna pretvorba: 13.9-13.14



- M. Čupić: *Digitalna elektronika i digitalna logika. Zbirka riješenih zadataka*, Cjelina 13: AD i DA konverzija.
- analogno-digitalna pretvorba:
  - riješeni zadaci: 13.5-13.7
  - zadaci za vježbu: 2



Slika 1: zajednička za zadatke 13-16.

- 13. Zadan je Mooreov automat (slika 1). Koja su od stanja ekvivalentna?
  - a) S0 i S3

c) S0 i S2

e) S1 i S3

- b) nema ekvivalentnih stanja
- d) S1 i S2

- f) ništa od navedenoga
- <sup>14.</sup> Zadan je Mooreov automat (slika 1). Automat je potrebno ostvariti uporabom dva bistabila T, pri čemu je stanje  $S_i$  kodirano kao binarno zapisan broj i. Kako glasi minimalni zapis funkcije ulaza T bistabila  $B_1$  koji čuva bit stanja veće težine? Ulaz automata označen je A.
  - a)  $\overline{Q}_1 + A$

- c)  $A\overline{Q}_1 + Q_1\overline{Q}_0\overline{A}$
- e)  $Q_1A + \overline{Q}_1\overline{Q}_0\overline{A}$

b)  $Q_0A$ 

d)  $\overline{A} + Q_1 \overline{Q}_0$ 

- f) ništa od navedenoga
- Zadan je Mooreov automat (slika 1). Pretpostavite da se po uključenju automat nalazi u stanju S<sub>0</sub>. Na ulaz se potom dovodi niz 0,0,1,0,1. U što će se generirati na izlazu automata i u kojem će se stanju on nalaziti na kraju?
  - a) 1, 0, 1, 0, 0, 1, stanje S<sub>0</sub>
- c) 0, 0, 1, 0, 1, 1, stanje S<sub>1</sub>
- e) 0, 1, 0, 0, 0, 1, stanje S<sub>3</sub>

- b) 0, 1, 1, 0, 0, 1, stanje S<sub>3</sub>
- d) 0, 1, 1, 0, 0, 0, stanje S<sub>2</sub>
- f) ništa od navedenoga

13. Posmačnim registrom sa slike potrebno je ostvariti brojilo koje broji u ciklusu 0,4,2,5,6,3,1. Sklop mora imati sigurni start. Koji od sljedećih izraza opisuje minimalni oblik funkcije f? Prilikom očitavanja stanja izlaz Q2 predstavlja bit najveće težine. Posmak se obavlja u smjeru strelice.



a) 
$$f = Q_1 \overline{Q}_0 + \overline{Q}_1 Q_0 + \overline{Q}_2 \overline{Q}_1$$

b) 
$$f = Q_1 \overline{Q}_0 + \overline{Q}_2 Q_1$$

c) 
$$f = \overline{Q_1}\overline{Q_0} + \overline{Q_2}Q_1Q_0$$

d) 
$$f = \overline{Q}_2 Q_0 + Q_2 \overline{Q}_0 + \overline{Q}_1 \overline{Q}_0$$

e) 
$$f = \overline{Q}_2 \overline{Q}_0 + Q_2 \overline{Q}_1 Q_0$$

f) ništa od navedenoga

24. Na raspolaganju je 4-bitni posmačni registar i multipleksor 4/1 koji su spojeni prema slici.



Ako je C=0, registar posmiče podatak u lijevo, a ako je C=1, posmiče ga u desno. Na upražnjeno mjesto uvijek se upisuje S<sub>in</sub>.

Ovim sklopom želimo napraviti registar s upravljačkim ulazima X i Y, koji će redefinirati funkciju registra na sljedeći način: za XY=00 obavlja se posmak u lijevo (punjenje sa S<sub>in</sub>), za XY=01 posmak u lijevo (punjenje sa 1), za XY=10 posmak u desno (punjenje sa S<sub>in</sub>), a za XY=11 aritmetički posmak u desno.

Što treba dovesti na ulaz A?

a) 
$$\overline{X} + \overline{Y}$$
  
b)  $\overline{X}Y$ 

c) 
$$X + Y$$

e) 
$$X \oplus Y$$

d) 
$$X\overline{Y}$$

f) ništa od navedenoga

- 19. Uporabom posmačnog registra sa serijskim ulazom i paralelnim izlazima potrebno je ostvariti brojilo koje broji u ciklusu 0, 4, 2, 5, 6, 7, 3, 1. Označimo izlaze registra  $Q_2Q_1Q_0$ , pri čemu je  $Q_2$  izlaz najveće težine. Smjer posmaka je takav da se izlaz  $Q_2$  upisuje u  $Q_1$ . Kombinacijski sklop koji će upravljati ulazom  $S_{in}$  želimo ostvariti uporabom sklopa PLA tipa Ni-NI minimalnih dimenzija. Kakav nam sklop treba?
  - a) 3x3x1

c) 3x4x1

e) 4x3x1

b) 3x3x2

d) 3x4x2

f) ništa od navedenoga



15. Pogledajte sklop sa slike 2. Poznati sljedeći parametri: t<sub>dls</sub>=10ns, t<sub>hold</sub>=10ns, t<sub>setup</sub>=10ns, t<sub>db</sub>=30ns. Kolika je maksimalna frekvencija signala takta uz koju će sklop još raditi ispravno?

a) 50 MHz

d) 20 MHz

b) 40 MHz

e) 10 MHz

c) 25 MHz

f) ništa od navedenog

16. Pogledajte sklop sa slike 2. U kojem ciklusu broji to brojilo?

a) 0, 3, 5, 2, 1, 7, 6, 4

d) 0, 2, 3, 7, 5, 4, 6, 1

b) 0, 2, 5, 1, 7, 3, 4, 6

e) 0, 1, 3, 4, 2, 6, 5, 7

c) 0, 5, 1, 7, 3, 4, 2, 6

f) ništa od navedenog

17. Pogledajte sklop sa slike 2. Ako bistabil B0 zamijenimo s D bistabilom, što bi tada trebalo dovoditi na njegov ulaz D, kako ne bi promijenili rad sklopa?

a) 
$$D = Q_2 \oplus Q_1$$

d) 
$$D = Q_1 Q_0 + \overline{Q}_1 \overline{Q}_0$$

b) 
$$D = Q_2 \oplus Q_0$$

e) 
$$D = \overline{Q}_2 Q_1 Q_0$$

c) 
$$D = Q_2Q_0 + \overline{Q}_1Q_0 + \overline{Q}_2Q_1\overline{Q}_0$$

- f) ništa od navedenog
- 11. Koliko iznosi maksimalna frekvencija rada 5-bitnog sinkronog binarnog brojila sa serijskim prijenosom (prijenos je izveden sklopovima I), ako je poznato t<sub>db</sub> = 20 ns, t<sub>setup</sub>= 15 ns, t<sub>dls</sub> = 5 ns?

a) 10 MHz

d) 20 MHz

b) 25 MHz

e) 100 MHz

c) 50 MHz

f) ništa od navedenog

4. Asinkrono binarno brojilo unaprijed ostvareno je uporabom bistabila T. Bistabili imaju dodatne ulaze za postavljanje  $S_d$  koji su svi spojeni zajedno, i koriste se za skraćivanje ciklusa brojila. Ako ciklus sadrži 20 stanja a ulazi za postavljanje se aktiviraju logičkom razinom 1, koju funkciju treba ostvarivati sklop koji upravlja ulazima za postavljanje?

a)  $Q_4 \overline{Q}_3 Q_2 \overline{Q}_1 \overline{Q}_0$ 

c)  $\overline{Q}_4 \overline{Q}_3 \overline{Q}_2 Q_1 Q_0$ 

e)  $Q_4 \overline{Q}_3 \overline{Q}_2 Q_1 Q_0$ 

b)  $Q_4 \overline{Q}_3 \overline{Q}_2 Q_1 \overline{Q}_0$ 

d)  $\overline{Q}_{4}Q_{3}Q_{2}Q_{1}Q_{0}$ 

f) ništa od navedenog

5. Bistabilima tipa T koji su okidani padajućim bridom signala takta ostvareno je 4-bitno asinkrono binarno brojilo unaprijed. Parametri bistabila su: t<sub>db</sub>=20ns, t<sub>setup</sub>=10ns, t<sub>hold</sub>=10ns. Neposredno prije trenutka t=100ns brojilo se nalazi u stabilnom stanju 7. U trenutku t=100ns nastupa padajući brid signala takta. Frekvencija signala takta je 10MHz. Što ćemo očitati na izlazima brojila u trenutku t=145ns?

a) 4

b) 0

c) 12

d) 10

e) 8

f) ništa od navedenog

Asinkrono binarno brojilo u ciklusu s 13 stanja ostvareno je uporabom bistabila T s asinkronim ulazom za brisanje. Ako je poznato t<sub>db</sub>=20ns, t<sub>hold</sub>=10ns, t<sub>setup</sub>=20ns, t<sub>dls</sub>=5ns, t<sub>očitanja</sub>=20ns, izračunajte period signala takta za maksimalnu frekvenciju na kojoj će sklop i dalje raditi ispravno.

a) 90 ns

c) 100 ns

e) 120 ns

b) 25 ns

d) 65 ns

f) ništa od navedenoga

18. Uporabom logičkih blokova (CLB) sklopa FPGA potrebno je ostvariti sklop koji na izlazima ciklički generira slijed 3, 7, 2, 1. CLB-ovi su temeljeni na dvoulaznom LUT-u, D bistabilu i multipleksoru čiji je adresni ulaz označen sa s. Kada je s=0, na izlaz CLB-a propušta se izlaz LUT-a, dok se za s=1 na izlaz CLB-a propušta izlaz bistabila. Djelomično programiranje sklopa već je napravljeno. Što treba upisati u LUT CLB-a označenog s L4?



- Memorija 256×2 bita ima 2 ½ D organizaciju. Koliko logičkih riječi u tom slučaju sadrži jedna fizička riječ, ako se na adresni dekoder retka dovodi 5 bitova adrese?
  - a) jednu logičku riječ
  - d) šesnaest logičkih riječi b) četiri logičke riječi
  - c) osam logičkih riječi

e) trideset i dvije logičke riječi f) ništa od navedenog



Slika 1

Zadan je Mooreov automat (slika 1). Potrebno ga je ostvariti sklopom prikazanim u nastavku, koji se sastoji od sinkronog registra s paralelnim ulazima i paralelnim izlazima, te dvije memorije; M1 kapaciteta 8x2 bita te M2 kapaciteta 4x2 bita. Koristi se kodiranje stanja koje stanju S<sub>i</sub> pridjeljuje kodnu riječ koja odgovara binarnom zapisu od i. Što će u M1 pisati na lokaciji 4 a što u M2 na lokaciji 3? U odgovorima su ponuđeni dekadski zapisane vrijednosti.



7. Na raspolaganju je težinski 4-bitni D/A pretvornik s operacijskim pojačalom (za kod 8421). Ako je najveći otpor u težinskom dijelu 8 kΩ, otpor R<sub>F</sub> u povratnoj vezi operacijskog pojačala 4 kΩ, a referentni napon napajanja U<sub>REF</sub>=5V, koliki će se napon dobiti na izlazu pretvornika kada na ulaz dovedemo podatak 4?

a) -2V d) -8V b) -4V e) -10V

c) -5V f) ništa od navedenog

19. Na sinkrono binarno brojilo spojen je D/A pretvornik. Signal takta je simetrični, poluperiode 500 μs. U trenutku t=0, brojilo se nalazi u stanju 0, i započinje poluperioda signala takta vrijednosti 0. Koji će se napon pojaviti na izlazu pretvornika u trenutku t = 2,2 ms? Za pretvornik je poznato: R = 1 kΩ, R<sub>f</sub> = 2 kΩ. Pretpostavite da izlazi brojila imaju otpor 0 Ω, te da na njegovu izlazu logička 0 odgovara naponu 0 V a logička 1 naponu + 5 V.



a) - 3,125 V d) - 1,25 V b) - 3,75 V e) - 3,3 V

c) - 2,5 V f) ništa od navedenog

19. Neki 5-bitni A/D pretvornik sa sukcesivnom aproksimacijom ulazni napon od 12V pretvara 200 ns. Koliko vremena će mu trebati za pretvorbu upola manjeg ulaznog napona?

a) 50 ns d) 400 ns b) 100 ns e) 800 ns

c) 200 ns f) ništa od navedenog