# 5. Implementacija logičkih sklopova

# Sadržaj predavanja

- interpretacija logičkih vrijednosti
- implementacije osnovnih logičkih sklopova
- implementacije drugih logičkih sklopova
- izvedbe logičkih sklopova u tehnologiji CMOS
- koncept integriranog sklopa
- električka svojstva integriranih izvedbi
- dinamička svojstva integriranih izvedbi
- skupine integriranih logičkih sklopova

- prikaz logičkih vrijednosti naponskim razinama:
  - pozitivna logika:
    - viši napon ~ 1
    - niži napon ~ 0
  - negativna logika:
    - viši napon ~ 0
    - niži napon ~ 1
    - uz liniju signala oznaka 🗀







 interpretacija tablice kombinacija funkcije I naponskih razina

| Α | В | f |
|---|---|---|
| N | Ζ | N |
| Ν | V | N |
| V | Ν | N |
| V | V | V |

| Α | В | f |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |

| A | В | f |
|---|---|---|
| 1 | 1 | 1 |
| 1 | 0 | 1 |
| 0 | 1 | 1 |
| 0 | 0 | 0 |



pozitivna logika

negativna logika

 interpretacija tablice kombinacija funkcije ILI naponskih razina

| Α | В | f |
|---|---|---|
| N | N | N |
| Ν | V | V |
| V | Ν | V |
| V | V | V |

| Α | В | f |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 1 |

| Α | В | f |
|---|---|---|
| 1 | 1 | 1 |
| 1 | 0 | 0 |
| 0 | 1 | 0 |
| 0 | 0 | 0 |



pozitivna logika

negativna logika

- dualnost pozitivne i negativne logike:
  - funkcija I u pozitivnoj logici
    - → funkcija ILI u negativnoj logici
  - funkcija ILI u pozitivnoj logici
    - → funkcija I u negativnoj logici
  - negativna logika
    - ~ *dual* logičke funkcije!

- mješovita logika:
  - primijenjene obje konvencije
  - prisustvo/odsustvo "trokutića"
     ~ oznaka aktivne razine (logičke 1)
  - primjena kod upravljačkih ulaza u logički sklop



- strujna i naponska logika:
  - naponska logika
     nositelj "informacije" (0 ili 1) naponska razina
  - strujna logika
     nositelj "informacije" (0 ili 1) struja:
    - ima je/nema je, smjer
    - loša svojstva prilikom grananja
       ~ raspodjela na ulaze
       narednog stupnja



# Sadržaj predavanja

- interpretacija logičkih vrijednosti
- implementacije osnovnih logičkih sklopova
  - izvedbe logičkih sklopova I i ILI
  - izvedbe invertora
- implementacije drugih logičkih sklopova
- izvedbe logičkih sklopova u tehnologiji CMOS
- koncept integriranog sklopa
- električka svojstva integriranih izvedbi
- dinamička svojstva integriranih izvedbi
- skupine integriranih logičkih sklopova

- logički sklopovi
  - ~ *elektroničke* izvedbe logičkih funkcija: elektronički elementi *u režimu sklopke* 
    - osnovna izvedba diodom
       ~ "diodni sklopovi" I i ILI
    - izvedenice boljih električkih svojstava:
      - (NPN) bipolarni tranzistor
      - n-kanalni MOSFET
      - p-kanalni MOSFET

- dioda kao sklopka:
  - idealna dioda, U<sub>D</sub> ≈ 0 V
     ~ upravljani mehanički kontakt
  - napon na elektrodama
     upravljanje = logička varijabla A
    - dioda *nepropusno* (reverzno) polarizirana
       struja *ne* teče
    - dioda *propusno* polarizirana
       struje teče

A = 0 A = 1 - + +

diodni sklop I (pozitivna logika)

~ diodna mreža:

$$V \sim +U$$
  
 $N \sim 0 V$ 



| Α | В | f |
|---|---|---|
| N | Ζ | N |
| Ν | V | N |
| V | Ν | N |
| V | V | V |

| A | В | f |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |

diodni sklop ILI (pozitivna logika)
 ~ (također) diodna mreža:

$$V \sim +U$$
  
 $N \sim 0 V$ 



| Α | В | f |
|---|---|---|
| N | Ζ | N |
| Ν | V | V |
| V | Ν | V |
| V | V | V |

| Α | В | f |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 1 |

- izvedbe invertora
  - ~ tranzistorskom sklopkom
    - sklopka "priteže" u<sub>izl</sub> na masu (N ~ 0V)
    - inače u<sub>izl</sub> = V (V ~ +U): potrebno postaviti R prema +U
      - ~ pritezanje izlaza na napon napajanja (engl. Pull-Up, PU)



 $R_{PU}$ 

- izvedba invertora s bipolarnim (NPN) tranzistorom:
  - pojačanje signala
     pobuda većeg broja ulaza narednog stupnja
  - strujna pobuda
     ~ R<sub>B</sub> >> da pobuda (A) bude naponska!
  - pritezanje izlaza na  $U_{CC}$  ~ "pasivno" opterećenje  $R_{PU} = R_C \approx k\Omega$   $V \sim U_{CC}$  (bez opterećenja izlaza!)  $N \sim U_{CS} \approx 0$  V

| Α | f |
|---|---|
| N | V |
| V | N |

| Α | f |
|---|---|
| 0 | 1 |
| 1 | 0 |



- NMOS (n-kanalni MOSFET) kao sklopka
  - ~ vrlo pogodno rješenje:
    - zapiranje:

$$A = 0 \sim N \sim U_{GS} = 0 V$$

zasićenje:

$$A = 1 \sim V \sim U_{GS} = U_{DD}$$



- PMOS (p-kanalni MOSFET) kao sklopka
  - ~ *komplementarna* pobuda:
    - zapiranje:

$$A = 1 \sim V \sim U_{SG} = 0 V$$
$$(\rightarrow U_{GD} = U_{DD})$$

zasićenje:

$$A = 0 \sim N \sim U_{SG} = U_{DD}$$
$$(\rightarrow U_{GD} = 0 \text{ V})$$



- izvedba invertora s MOSFET
   ~ tipično NMOS:
  - funkcijski identično rješenju s bipolarnim tranzistorom
  - naponska pobuda
     troši manje snage ©
  - R<sub>PU</sub> ~ T₂ spojen kao dioda:

$$R_{PU} = R_{ekv} = R_{D} \approx 100 \text{ k}\Omega$$

- spori odziv N → V (na izlazu)
- $t_r >> t_f$
- izolirana upravljačka elektroda
   ~ statički elektricitet
   može probiti izolaciju!



- poboljšanje izvedbe invertora u tehnologiji MOSFET
   ~ model sklopke "u protuspoju":
  - kontakti se zatvaraju u protuspoju:
     nije potreban R<sub>PU</sub> = R<sub>D</sub>!
     qotovo nikakva potrošnja!
  - brže rješenje
     ~ t<sub>r</sub> ≈ t<sub>f</sub>
  - potrebno ostvariti
     *električki simetrične* sklopke
     ~ *komplementarne* su!!!



- izvedba invertora s *CMOS* (engl. Complementary MOS)
   ~ sklopke u protuspoju:
  - naponska pobuda
  - statički elektricitet !!! 🕾
  - T<sub>1</sub> i T<sub>2</sub> električki simetrični
     ~ komplementarni
    - T<sub>1</sub> je NMOS
    - T<sub>2</sub> je PMOS (komplementarno ponašanje)
    - $t_r \approx t_f$ ~ brže od NMOS!  $\odot \odot \odot$
    - troši *najmanje* snage! © © ©





# Sadržaj predavanja

- interpretacija logičkih vrijednosti
- implementacije osnovnih logičkih sklopova
- implementacije drugih logičkih sklopova
  - izvedbe univerzalnih logičkih sklopova NI i NILI
  - direktno povezivanje izlaza
- izvedbe logičkih sklopova u tehnologiji CMOS
- koncept integriranog sklopa
- električka svojstva integriranih izvedbi
- dinamička svojstva integriranih izvedbi
- skupine integriranih logičkih sklopova

- izvedba univerzalnog sklopa kompozicijom funkcija (kaskadiranjem sklopova):
  - karakteristično za bipolarnu tehnologiju (BJT)
  - tipično NI = NE°I~ NI(A, B) = NE(I(A, B))
    - diodni sklop I
    - invertor s BJT
  - koncept za čitav niz (bipolarnih) skupina integriranih logičkih sklopova



- izvedba univerzalnog sklopa direktnim povezivanjem tranzistora:
  - bipolarna i MOSFET tehnologija
  - kombiniranje tranzistora:
    - serijski: sklop NI
    - paralelno: sklop NILI
  - tranzistori
    - ~ upravljane sklopke



- konceptualne izvedbe univerzalnih sklopova (pozitivna logika):
  - serijski spoj sklopki ~ sklop NI
  - paralelni spoj sklopki ~ sklop NILI



- izvedba sklopa NI (pozitivna logika)
   ~ serijski spoj tranzistora (kaskoda)
  - U<sub>izIN</sub> = ΣU<sub>S</sub> tranzistora > 0 V
     uglavnom se izbjegava
  - praktične izvedbe jedino u NMOS

| A | В | f |
|---|---|---|
| N | Ζ | V |
| Ν | V | V |
| V | Ν | V |
| V | V | N |

| A | В | f |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |





- izvedba sklopa NILI (pozitivna logika)
  - ~ paralelni spoj tranzistora:
    - bolja električka svojstva (nema U<sub>izIN</sub> = ΣU<sub>S</sub> )
       izvedba izbora

| Α | В | f |
|---|---|---|
| N | Ζ | V |
| Ν | V | Ν |
| V | Ν | N |
| V | V | N |

| Α | В | f |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 0 |





- spojeni I (engl. wired AND):
   kombiniranje logičkih sklopova fizičkim povezivanjem izlaza
  - "ušteda" logičkih sklopova
  - mogućnost ostvarivanja univerzalne funkcije



 $Z_2$ 

Ν

Ζ

Ν

Ν

primjena na sabirničkim linijama
 "raspodijeljena funkcija I"

$$\begin{array}{c|c}
A & B & C \\
\hline
Z_1 = \overline{A} & Z_2 = \overline{B} & Z_3 = \overline{C} \\
\hline
Z = Z_1 \cdot Z_2 \cdot Z_3 = \overline{A} \cdot \overline{B} \cdot \overline{C} = \overline{A} + \overline{B} + \overline{C}
\end{array}$$

diktirano električkim mogućnostima izlaznog stupnja

- izvedba spojenog I
  - ~ izlazni stupanj: npr. "pasivni"  $R_{PU} = R_{C} \approx k\Omega$ 
    - R<sub>Cekv</sub> = R<sub>C</sub>/M
       M: broj izlaza vezanih u spojeni I
    - najlošiji slučaj: vodi samo jedan T od njih M

$$I_{CS} = M \cdot \frac{U_{CC} - U_{CES}}{R_C} + N \cdot I_{IL}$$

popularno rješenje
 ~ sklop s *upravljanim* izlazom:
 sklop s (izlazom s) tri stanja







- sklop s (izlazom s) tri stanja (engl. three-state logic)
   odvajanje izlaza sa sklopkama u protuspoju:
  - visoko (V)
  - nisko (N)
  - "stanje visoke impedancije" (Z)
    - ~ obje izlazne sklopke *isključene*:

nema pritezanja ni prema V, a niti prema N



- spojeni ILI (engl. wired OR)
   ~ spojeni I, ali su sklopovi NILI
  - proširivanje broja ulaza ekvivalentnog sklopa NILI!

 $\underline{Z} = Z_1 \cdot Z_2$ 



- električke mogućnosti izlaznog stupnja:
  - moguće ako  $R_{PU} >>$ , npr.  $R_C > \sim k\Omega$
  - inače zabranjeno, npr.  $R_C < \sim 100 \ \Omega$

# Sadržaj predavanja

- interpretacija logičkih vrijednosti
- implementacije osnovnih logičkih sklopova
- implementacije drugih logičkih sklopova
- izvedbe logičkih sklopova u tehnologiji CMOS
- koncept integriranog sklopa
- električka svojstva integriranih izvedbi
- dinamička svojstva integriranih izvedbi
- skupine integriranih logičkih sklopova

- univerzalni CMOS sklopovi
   izvođenje iz NMOS sklopova:
  - mreža za pritezanje na masu
     (engl. Pull-Down Network, PDN)
     ~ sklopka (izlazni tranzistor):
     ostvarivanje logičke funkcije
  - mreža za pritezanje na napajanje (engl. Pull-Up Network, PUN)
     "otpornik" ostvaren posebnim NMOS



- univerzalni CMOS sklopovi
   izvođenje iz NMOS sklopova:
  - zamijeniti NMOS za pritezanje na napajanje mrežom sastavljenom od PMOS
  - PMOS (pritezanje na napajanje) i
     NMOS (pritezanje na masu) električki komplementarni
     izlaz sa sklopkama u protuspoju!



univerzalni sklopovi NILI i NI (pozitivna logika)

$$\sim T_{izlazni} = NMOS; T_{opterećenje} = PMOS$$

sklop NILI:

PDN = paralelno spojeni NMOS

PUN = serijski spojeni PMOS

sklop NI:

PDN = serijski spojeni NMOS

PUN = paralelno spojeni PMOS

izvođenje CMOS sklopa NI (pozitivna logika):

• PUN: 
$$f = \overline{A \cdot B} = \overline{A} + \overline{B}$$
  
 $f = 1 \Leftrightarrow (A = 0) + (B = 0)$   
 $\rightarrow paralela \text{ PMOS } !$ 

• PDN: 
$$\overline{f} = A \cdot B$$
  
 $\overline{f} = 1 \Leftrightarrow (A = 1) \cdot (B = 1)$   
 $\rightarrow serija \text{ NMOS } !$ 

| Α | В | T <sub>1</sub>       | T <sub>2</sub> | T <sub>3</sub> | T <sub>4</sub> | f |
|---|---|----------------------|----------------|----------------|----------------|---|
| N | Ν | NE<br>NE<br>DA<br>DA | NE             | DA             | DA             | V |
| Ν | V | NE                   | DA             | DA             | NE             | V |
| V | Ν | DA                   | NE             | NE             | DA             | V |
| V | V | DA                   | DA             | NE             | NE             | N |



izvođenje CMOS sklopa NILI:

• PUN: 
$$f = \overline{A + B} = \overline{A} \cdot \overline{B}$$
  
 $f = 1 \Leftrightarrow (A = 0) \cdot (B = 0)$   
 $\rightarrow serija \text{ PMOS } !$ 

• PDN: 
$$\overline{f} = A + B$$
  
 $\overline{f} = 1 \Leftrightarrow (A = 1) + (B = 1)$   
 $\rightarrow paralela \text{ NMOS } !$ 

|   | А В | T <sub>1</sub>       | T <sub>2</sub> | T <sub>3</sub> | T <sub>4</sub> | f |
|---|-----|----------------------|----------------|----------------|----------------|---|
| N | 1 N | NE<br>NE<br>DA<br>DA | NE             | DA             | DA             | V |
| ١ | 1 V | NE                   | DA             | NE             | DA             | N |
| \ | / N | DA                   | NE             | DA             | NE             | N |
| \ | / V | DA                   | DA             | NE             | NE             | N |



izvedba CMOS sklopa I
 kompozicija NE i NI: I(A, B) = (NE°NI)(A, B)
 NE(NI(A, B))



#### Izvedbe u tehnologiji CMOS

izvedba CMOS sklopa ILI
 kompozicija NE i NILI: ILI(A, B) = (NE°NILI)(A, B)
 NE(NILI(A, B))





- poopćenje PDN i PUN
   izvođenje proizvoljnog CMOS sklopa:
  - sve varijable komplementirane
     vrlo jednostavno rješenje
  - neke varijable nisu komplementirane
     prethodno ih komplementirati

#### Implementacija funkcija u CMOSu

**Primjer:** 
$$f = \overline{A} + \overline{B} \cdot \overline{C}$$

- sve su varijable komplementirane
   direktno izvođenje PUN
- PUN:
  - serija PMOS za B i C
  - paralela PMOS za A i φ(B, C)

• PDN: 
$$\overline{f} = \overline{\overline{A} + \overline{B} \cdot \overline{C}}$$
  
=  $A \cdot (B + C)$ 

- paralela NMOS za B i C
- serija NMOS za A i φ(B, C)



#### Implementacija funkcija u CMOSu

*Primjer*: 
$$f = A + \overline{B} \cdot \overline{C} = \overline{A} + \overline{B} \cdot \overline{C}$$

- invertor za dobivanje A
- PUN:
  - serija PMOS za B i C
  - paralela PMOS za  $\overline{A}$  i  $\varphi(B, C)$

• PDN: 
$$\overline{f} = A + \overline{B} \cdot \overline{C}$$
  
=  $\overline{A} \cdot (B + C)$ 

- paralela NMOS za B i C
- serija NMOS za  $\overline{A}$  i  $\varphi(B, C)$



# Sadržaj predavanja

- interpretacija logičkih vrijednosti
- implementacije osnovnih logičkih sklopova
- implementacije drugih logičkih sklopova
- izvedbe logičkih sklopova u tehnologiji CMOS
- koncept integriranog sklopa
- električka svojstva integriranih izvedbi
- dinamička svojstva integriranih izvedbi
- skupine integriranih logičkih sklopova

#### Koncept integriranog sklopa

- integrirani logički sklop
  - ~ inkapsulacija složenije funkcijske cjeline u *modul* 
    - minijaturizacija i integriranje složenije cjeline
      - ~ crna kutija s određenim funkcijskim svojstvima, uz zadovoljene uvjete: ♣ ∪₁apajanja
        - primjerena pobuda (područja za 0 i 1, granice smetnji)
        - odgovarajući režim rada (napon napajanja, temperatura okoline, opterećenje izlaza)
    - apstrakcija funkcija (funkcijska apstrakcija)
       ne zagleda se u unutrašnjost crne kutije

funkcija

#### Koncept integriranog sklopa

- električka svojstva:
  - prijenosna karakteristika
  - granica smetnji
  - faktor grananja
  - disipacija snage
- dinamička svojstva:
  - vrijeme kašnjenja
  - mjera dobrote integriranog sklopa
  - vrijeme porasta i vrijeme pada signala na izlazu sklopa

# Sadržaj predavanja

- koncept integriranog sklopa
- električka svojstva integriranih izvedbi
  - naponska područja
  - prijenosna karakteristika
  - smetnje
  - opterećenje i faktor grananja
  - disipacija snage
- dinamička svojstva integriranih izvedbi
- skupine integriranih logičkih sklopova

- naponska područja na ulazu i izlazu logičkog sklopa:
  - naponska područja:
    - varijacije parametara
    - utjecaj opterećenja
  - zabranjeno područje
    - ~ "diskriminacija" naponskih razina V i N
  - uže tolerancije na izlazu logičkih sklopova
    - ~ moguće djelovanje (superponiranih) smetnji na ulazu



naponska područja na ulazu i izlazu logičkog sklopa





- prijenosna karakteristika
   (engl. transfer characteristic): u<sub>i</sub> = f(u<sub>u</sub>)
  - temeljni sklopovi pojedinih skupina logičkih sklopova
     ~ univerzalne funkcije (NI, NILI)
    - ⇒ invertorska karakteristika
  - idealna karakteristika: oštri prijelaz
     ~ nema zabranjenog područja!



- smetnje (engl. noise)
  - superponirani napon na ulazu logičkog sklopa, može dovesti do neželjene promjene stanja na njegovu izlazu
- definira se posebno za V, a posebno za N
- vrste smetnji:
  - vanjske: indukcija (iskrenja, munje?)
  - unutarnje:
     preslušavanje, refleksije,
     parazitni induktivitet strujnih krugova signala,
     strujni šiljci prebacivanja stanja izlaznog stupnja

- granica istosmjerne smetnje (engl. DC noise margin)
   iznos smetnji koji dovodi logički sklop
   na rub zabranjenog područja
- djeluje duže od t<sub>d</sub> ~ "isto toliko dugo kao i signal"



#### Primjer:

$$U_{OLmax} = 1 V; U_{OHmin} = 4 V$$

$$U_{ILmax} = 2.3 \text{ V}; \quad U_{IHmin} = 2.7 \text{ V}$$



$$\Delta''1'' \equiv U_{GSV} = U_{OH \min} - U_{IH \min}$$

$$\Delta''0'' \equiv U_{GSN} = U_{IL\max} - U_{OL\max}$$

$$U_{GSV} = 1.3 \text{ V}$$

$$U_{GSV} = 1,3 \text{ V}$$
  
 $U_{GSN} = 1,3 \text{ V}$ 



- granica izmjenične smetnje (engl. AC noise margin):
  - impuls smetnje kraći od t<sub>p</sub>
  - mehanizam nabijanja/izbijanja C<sub>T</sub>
  - vrlo kratke smetnje ne utječu!

$$U_{\rm GS|AC} > U_{\rm GS|DC}$$





- opterećenje izlaza ulazima narednog stupnja
   promjena električkih/dinamičkih osobina signala
  - bipolarni sklopovi
     ~ promjena naponske razine zbog pada napona na R<sub>i</sub>
  - MOSFET/CMOS sklopovi
     ~ promjena dinamičkih svojstava zbog većeg C<sub>T</sub>
- mjera opterećenja
  - ~ faktor grananja
    - na izlazu (engl. fan-out)
    - na ulazu (engl. fan-in)

- faktor grananja na izlazu bipolarnog sklopa, N<sub>R</sub>:
   broj ulaza istovrsnih sklopova koje je moguće spojiti
   na izlaz logičkog sklopa, a da sklopovi sigurno rade u
   predviđenom režimu
  - osigurano da u<sub>i</sub> padne u odgovarajuća područja za V i N



#### Primjer:

|      | I <sub>OL</sub> [mA] | I <sub>IL</sub> [μA] | Ι <sub>ΟΗ</sub> [μΑ] | I <sub>IH</sub> [μA] |
|------|----------------------|----------------------|----------------------|----------------------|
| 74N  | 16                   | 1600                 | 400                  | 40                   |
| 74LS | 8                    | 400                  | 400                  | 20                   |

74N pobuđuje 74N:  $N_R = 10$ 

74LS pobuđuje 74LS:  $N_R = 20$ 

74N pobuđuje 74LS:  $N_R = ?$ 

74LS pobuđuje 74N:  $N_R = ?$ 



$$I_{OH} = \sum I_{IH}$$



 faktor grananja na izlazu MOSFET/CMOS sklopa, N<sub>R</sub>: broj ulaza istovrsnih sklopova koje je moguće spojiti na izlaz logičkog sklopa, a da se previše ne pokvare dinamička svojstva:

$$C_T = N_R \cdot C_{ul} \rightarrow t_r, t_f$$

kompenzacija djelovanja C<sub>T</sub>
 ~ snažniji pobudni MOSFET



- faktor grananja na ulazu bipolarnog sklopa, N: koliko je puta veće opterećenje ulazom sklopa od jediničnog, za temeljni sklop skupine
- "jedinična ulazna struja":
   za temeljni sklop skupine,
   u odnosu na koju se računa faktor grananja



- faktor grananja *na ulazu* MOSFET/CMOS sklopa, N:
   broj ulaza nekog logičkog sklopa
- serija tranzistora (npr. NI):
  - serija MOSFET  $\rightarrow t'_p \approx N \cdot t_p$ ,
  - $U_{OL} = \sum U_{OLi}$
  - izbjegavati!
- CMOS: uvijek serija NMOS ili PMOS
   ~ zadržati N ▶



- faktor grananja na ulazu MOSFET/CMOS sklopa, N: broj ulaza nekog logičkog sklopa
- paralela tranzistora (npr. NILI):
  - paralela MOSFET ≈ jedan (jači) MOSFET :

$$t'_p \approx t_p/N$$
,  
 $C'_{Pul} = N \cdot C_{Pul}$ 

N ne utječe na t<sub>p</sub>
 ~ radije NILI



- statička disipacija snage:
  - pretpostavka: sklop je u svakom od stanja 50% vremena

$$P_{st} = U_{napajanja} \cdot \frac{I_{napajanja}^{V} + I_{napajanja}^{N}}{2}$$

- ograničenje temperature T u logičkom sklopu
   ograničena mogućnost odvođenja topline
- ograničenje P<sub>st</sub>:
  - ograničenje stupnja integracije
  - ograničenje N<sub>R</sub>
  - ograničenje smanjivanja t<sub>d</sub> (postoji C<sub>T</sub>, a I<sub>i</sub> je ograničena!)

- dinamička disipacija snage
   ri prebacivanju stanja!
  - model: nabijanje/izbijanje C<sub>T</sub>
    - nabijanje C<sub>T</sub> ~ i<sub>C1</sub>:

$$dW = i_{C_1} \cdot U \cdot dt; W = \int dW = U \cdot Q = C_T \cdot U^2$$

$$W_{C_T} = \frac{C_T \cdot U^2}{2} \quad \text{energija u } C_T$$

$$W_{R_1} = W_{C_T} = \frac{C_T \cdot U^2}{2}$$
 disipirana energija

izbijanje C<sub>T</sub> ~ i<sub>C2</sub>:

$$W_{R_2} = W_{C_T} = \frac{C_T \cdot U^2}{2}$$

• *ukupna* disipirana snaga: f uklj./isklj. [sec-1]

$$W_{disipirano} = W_{C_T} + W_{R_2} = C \cdot U^2; P_d = f \cdot C \cdot U^2$$
 FER-Zagreb, Digitalna logika 2011/12



#### Primjer:

$$U_{\text{nap1}} = 5 \text{ V;} \quad f_1 = 100 \text{ MHz}$$
 $U_{\text{nap2}} = 3,3 \text{ V;} \quad f_2 = ? \text{ uz } P_{\text{d}} = \text{const.}$ 
 $P_d = f \cdot C \cdot U^2$ 
 $f_1 \cdot C \cdot U_1^2 = f_2 \cdot C \cdot U_2^2$ 
 $f_2 = f_1 \cdot \frac{U_1^2}{U_2^2}$ 
 $f_2 = 230 \text{ MHz}$ 
 $U_{\text{nap3}} = 1,1 \text{ V;} \quad f_3 = ? \text{ uz } P_{\text{d}} = \text{const.}$ 

## Sadržaj predavanja

- interpretacija logičkih vrijednosti
- implementacije osnovnih logičkih sklopova
- implementacije drugih logičkih sklopova
- izvedbe logičkih sklopova u tehnologiji CMOS
- koncept integriranog sklopa
- električka svojstva integriranih izvedbi
- dinamička svojstva integriranih izvedbi
  - vrijeme kašnjenja
  - mjera dobrote integriranog sklopa
  - vrijeme porasta i vrijeme pada signala na izlazu sklopa
- skupine integriranih logičkih sklopova

- kašnjenje (odziva) logičkog sklopa
  - ~ promjena (naponske razine) signala na izlazu u odnosu na promjenu (naponske razine) signala na ulazu:
    - vrijeme kašnjenja logičkog sklopa, t<sub>d</sub>
       izvedeni parametar,
       iz vremene rasprostiranja
    - vrijeme rasprostiranja signala, t<sub>p</sub>
       za pojedine prijelaze
    - mjeri se za 0,5⋅U, odnosno U<sub>T</sub>

vrijeme rasprostiranja (proleta, propagacije), t<sub>p</sub> (engl. propagation time)
 ~ različito za prijelaz V → N, odnosno N → V

$$t_{PHL}(t_{DVN}) \neq t_{PLH}(t_{DNV})$$

vrijeme kašnjenja, t<sub>d</sub>:

$$t_d = \frac{t_{PHL} + t_{PLH}}{2}$$



- produkt vremena kašnjenja i disipirane snage
   mjera dobrote integriranog sklopa
  - usporedba skupina integriranih logičkih sklopova
  - dimenzija [ns] × [mW] = [pJ]
  - manji produkt ~ kvalitetniji integrirani sklopovi

- vremenski hazard kao posljedica konstrukcije sklopa
   ~ funkcijski hazard:
  - električki i dinamički parametri sklopa
     kašnjenja stvarnih sklopova
  - konkretni dizajn složenijeg sklopa
     struktura sklopa izražena
     kombinacijom jednostavnijih sklopova
  - sinkronizam ulaza (signala)

- vrijeme porasta i vrijeme pada signala na izlazu logičkog sklopa
   utjecaj izvedbe izlaznog stupnja:
  - "pasivno" opterećenje:  $R_1 >> R_2 \rightarrow t_r >> t_f$

"aktivno" opterećenje:
 R<sub>1</sub>' ~ R<sub>2</sub> → t<sub>r</sub> ~ t<sub>f</sub>
 ~ brža izvedba!





izvedba izlaznog stupnja "pasivnim" opterećenjem:

$$R_1 >> R_2 = R_{Tzasi\acute{c}enje} \rightarrow t_r >> t_f$$

- pritezanje izlaza ka masi
   "izlazni" tranzistor
- pritezanje izlaza ka napajanju
   ~ (pasivni) otpornik





- izvedba izlaznog stupnja "aktivnim" opterećenjem:
  - $R_1' \sim R_2 = R_{Tzasi\acute{c}enje} \rightarrow t_r \sim t_f$ 
    - pritezanje izlaza ka masi
       "izlazni" tranzistor
    - pritezanje izlaza ka napajanju
       ~ također tranzistor (R<sub>C</sub> za ograničavanje I<sub>AC</sub>)



# Sadržaj predavanja

- interpretacija logičkih vrijednosti
- implementacije osnovnih logičkih sklopova
- implementacije drugih logičkih sklopova
- izvedbe logičkih sklopova u tehnologiji CMOS
- koncept integriranog sklopa
- električka svojstva integriranih izvedbi
- dinamička svojstva integriranih izvedbi
- skupine integriranih logičkih sklopova

- klasifikacija integriranih logičkih sklopova
  - ~ prema *stupnju integracije* 
    - = u odnosu na složenost sklopova na čipu:
    - funkcijska
      - ~ broj "osnovnih funkcija"
         (→ osnovnih logičkih sklopova) na čipu
    - tehnološka
      - ~ broj "komponenata" (*naprava*, engl. devices) ostvarenih na čipu;
        - naprave: Tr, D, R, C (sve preko Tr!)

 klasifikacija integriranih logičkih sklopova prema stupnju integracije

|                                 |      | tehnološka   | funkcijska |
|---------------------------------|------|--------------|------------|
| niski stupanj integracije       | SSI  | < 100        | < 10       |
| srednji stupanj integracije     | MSI  | 100-1.000    | 10-100     |
| visoki stupanj integracije      | LSI  | 1.000-10.000 | 100-1.000  |
| vrlo visoki stupanj integracije | VLSI | > 10.000     | > 1.000    |
| sustav na waferu                | WSI  |              |            |

- pregled skupina integriranih logičkih sklopova:
  - danas u primjeni:
    - CMOS, već 1960tih
    - TTL, 1962
    - ECL, 1963
  - povijesno zanimljive:
    - RTL, 1961~ prva skupina!
    - DTL/HTL, 1962
    - NMOS/PMOS, 1970te
    - I<sup>2</sup>L, 1972

 usporedba osnovnih parametara poznatih skupina integriranih logičkih sklopova:

|                  |        |                     | P [mW]   |                        |                        |                |                        |
|------------------|--------|---------------------|----------|------------------------|------------------------|----------------|------------------------|
| skupina          | serija | t <sub>d</sub> [ns] | statička | dinamička<br>(100 kHz) | t <sub>d</sub> .P [pJ] | N <sub>R</sub> | U <sub>GSmin</sub> [V] |
| RTL              |        | 30                  | 10       |                        | 300                    | 5              | 0,3                    |
| DTL              |        | 25                  | 15       |                        | 375                    | 8              | 0,9                    |
| HTL              |        | 100                 | 50       |                        | 5000                   | 10             | 7                      |
| TTL              | 74     | 9                   | 10       |                        | 90                     | 8              | 0,4                    |
|                  | 74S    | 3                   | 20       |                        | 60                     | 10             | 0,3                    |
|                  | 74LS   | 9,5                 | 2        |                        | 19                     | 100            | 0,3                    |
|                  | 74AS   | 1,7                 | 8        |                        | 13,6                   | 10             | 0,3                    |
|                  | 74ALS  | 4                   | 1,2      |                        | 4,8                    | 100            | 0,4                    |
| ECL              | 10k    | 3                   | 25       |                        | 75                     | 10             | 0,25                   |
|                  | 100k   | 0,75                | 40       |                        | 30                     | 10             | 0,25                   |
| l <sup>2</sup> L |        | 40                  | 1        |                        | 40                     | 8              |                        |
| NMOS             |        | 50                  | 0,1      |                        | 5                      | 50             |                        |
| CMOS             | 4000   | 50                  | 0,001    | 0,1                    | 5                      | > 100          | 1,5                    |
|                  | 74C    | 30                  | <0,001   |                        |                        | > 100          | 0,6                    |
|                  | 74HC   | 8                   | 0,02     | 0,17                   | 1,4                    | > 100          | 0,9                    |

#### Literatura

- U. Peruško, V. Glavinić: *Digitalni sustavi*, Poglavlje 3: Osnove digitalne logike; Poglavlje 6: Elektroničke izvedbe logičkih sklopova.
- interpretacija logičkih vrijednosti: str. 120-122
- implementacije osnovnih logičkih sklopova: str. 84-89
- implementacije drugih logičkih sklopova: str. 204-207, 222-223, 235-236
- izvedbe logičkih sklopova u tehnologiji CMOS: str. 237-239
- koncept integriranog sklopa: str. 199-204
- električka svojstva integriranih izvedbi: str. 209-216
- dinamička svojstva integriranih izvedbi: str. 217
- integrirani logički sklopovi: str. 207-209, 245-246

## Zadaci za vježbu (1)

- U. Peruško, V. Glavinić: *Digitalni sustavi*, Poglavlje 3: Osnove digitalne logike; Poglavlje 6: Elektroničke izvedbe logičkih sklopova.
- interpretacija logičkih vrijednosti: 3.24
- implementacije osnovnih logičkih sklopova: 6.8
- implementacije drugih logičkih sklopova: 6.13, 6.14, 6.15, 6.17
- izvedbe logičkih sklopova u tehnologiji CMOS: 6.11, 6.18-6.23
- električka svojstva integriranih izvedbi: 6.4, 6.5
- dinamička svojstva integriranih izvedbi: 6.9

# Zadaci za vježbu (2)

- M. Čupić: *Digitalna elektronika i digitalna logika. Zbirka riješenih zadataka*, Cjelina 2: Osnovni logički sklopovi; Cjelina 14: Integrirani logički sklopovi.
- izvedbe logičkih sklopova u tehnologiji CMOS:
  - riješeni zadaci: 14.7-14.10,
  - zadaci za vježbu: 1, 3 (str.452-453)
- električka svojstva integriranih izvedbi:
  - riješeni zadaci: 2.11-2.14, 14.15
  - zadaci za vježbu: 5 (str.452-453)