## 2. MEĐUISPIT IZ DIGITALNE LOGIKE

## Grupa C

| 1. | Funkcija $f(A, B, C, D) = \sum m(0,1,5,7,15)$ ostvarena je multipleksorom 8/1. Na adresne ulaze                                              |
|----|----------------------------------------------------------------------------------------------------------------------------------------------|
|    | spojeno je $a_2a_1a_0$ = $ABC$ . Što je dovedeno na podatkovne ulaze multipleksora? U rješenjima su navedeni redom ulazi od $d_0$ do $d_7$ . |

a) 11D0111D

c) 10AA000A

e) D01DD001

b) 10DD000D

d) 11A0111A

f) ništa od navedenoga





- a)  $A + \overline{B}CD$
- b)  $ABCD + A\overline{B}CD + AB\overline{C}D + \overline{A}\overline{B}CD$
- c)  $ABCD + \overline{A}\overline{B}CD$
- d) ABCD
- e)  $AB\overline{C}\overline{D} + \overline{A}\overline{B}CD$
- f) ništa od navedenoga
- 3. Ternarno poluzbrajalo koristi sljedeći kod: 0=00, 1=11, 2=01. Neka su ulazi sklopa označeni s  $x_1x_0$ (prva znamenka) i  $y_1y_0$  (druga znamenka) a izlazi  $r_1r_0$  (znamenka rezultata) i  $c_{out}$  (prijenos). Koja od ponuđenih funkcija predstavlja  $r_0(x_1,x_0,y_1,y_0)$ ?

  - a)  $\sum m(2,3,8,10,12,14) + \sum d(1,4,5,6,7,9,13)$  d)  $\sum m(1,4,5,7,12,15) + \sum d(2,6,8,9,10,11,14)$ b)  $\sum m(1,5,8) + \sum d(3,7,13,14,15)$  e)  $\sum m(3,5,7,11,14) + \sum d(2,4,8,9,13,15)$
- c)  $\sum m(1,3,4,5,12,15) + \sum d(2,6,8,9,10,11,14)$  f) ništa od navedenoga
- 4. Zbrajalo na ulazu prima dekadske brojeve kodirane kôdom BCD. Rezultat zbrajanja kodira se kôdom Excess-3. Ako se na ulaze dovede 00010001 i 00100100, što će biti na izlazu zbrajala?
  - a) 11001001

c) 01101000

e) 00100011

b) 10101100

d) 10011000

- f) ništa od navedenoga
- Nad brojem 4321<sub>(16)</sub> potrebno je izvršiti aritmetički posmak udesno za 5 bitova. Rezultat je: 5.
  - a) 0219<sub>(16)</sub>

c) F219<sub>(16)</sub>

e) F5A3<sub>(16)</sub>

- b) F432<sub>(16)</sub>
- d) 0432<sub>(16)</sub>
- f) ništa od navedenoga
- Funkciju  $f(A, B, C, D) = \sum m(0.2, 8.9, 10, 11, 13, 15)$  potrebno je ostvariti sklopom PLA koji 6. implementira funkciju u obliku sume produkata. Koliko je minimalno potrebno sklopova I i ILI, te za koliko se varijabli koristi invertor?
  - a)  $2\times I$ ,  $1\times ILI$ ,  $1\times invertor$
- c) 2×I, 1×ILI, 3×invertor
- e) 1×I, 1×ILI, 2×invertor

- b)  $1\times I$ ,  $2\times ILI$ ,  $2\times invertor$
- d)  $2\times I$ ,  $1\times ILI$ ,  $2\times invertor$
- f) ništa od navedenoga
- Statički-1 hazard kod minimalnog zapisa funkcije  $f(A, B, C) = \sum m(3,4,5,7)$  u obliku sume produkata javlja se na prijelazu:
  - a)  $101 \rightarrow 100$

c)  $101 \rightarrow 111$ 

e)  $101 \rightarrow 001$ 

b)  $111 \rightarrow 101$ 

d)  $100 \rightarrow 101$ 

f) ništa od navedenoga



- Kako glasi minimalna lista osjetljivosti bloka process koji opisuje bistabil D okidan rastućim bridom signala takta? Bistabil još ima asinkrone ulaze za postavljanje i brisanje.
  - a) D, clk

c)  $\overline{A}\overline{B}C + A\overline{B}\overline{C}$ 

c) clk, clr, set

e) D, clk, set

f) ništa od navedenoga

b) clk

d) clr, set

- f) ništa od navedenoga
- Prikazan je VHDL-model bistabila JK izgrađen pomoću bistabila SR i dvoulaznih sklopova I. Model nije potpun jer na mjestima označenima s **<A>** i **<B>** nedostaje specifikacija povezivanja komponenti. Kako treba definirati ta povezivanja, a da bi se dobio ispravan model bistabila JK? (Primjerak sklopa I na koji je spojen j nazovite i1.)

```
ENTITY jkBistabil IS
  PORT (j, k : in std logic; q, qn : out std logic);
END jkBistabil;
ARCHITECTURE arch OF jkBistabil IS
  SIGNAL x : std_logic_vector (0 TO 3);
  COMPONENT srBistabil IS
    PORT (s, r : in std_logic; q, qn : out std_logic);
  END srBistabil;
  COMPONENT iSklop IS
     PORT (a, b : in std logic; c : out std logic);
  END iSklop;
BEGIN
  sr : srBistabil PORT MAP (x(0), x(1), x(2), x(3));
  i1 : iSklop PORT MAP <A>;
  i2 : iSklop PORT MAP <B>;
  q \le x(2);
  qn <= x(3);
END arch;
 a) \langle A \rangle = (c \Rightarrow s, a \Rightarrow x(3), b \Rightarrow j), \langle B \rangle = (c \Rightarrow s, a \Rightarrow k, b \Rightarrow s(2))
 b) \langle A \rangle = \|(x(2), j, x(0))\|, \langle B \rangle = \|(k, x(3), x(1))\|
 c) <A> = "(x(3), j, x(1))", <B> = "(k, x(2), x(0))"
 d) \langle A \rangle = (c \Rightarrow x(0), a \Rightarrow x(3), b \Rightarrow j), \langle B \rangle = (c \Rightarrow x(1), a \Rightarrow k, b \Rightarrow x(2))
 e) <A> = "(x(3), j, s)", <B> = "(k, x(2), s)"
 f) ništa od navedenoga
```

Prikazan je ponašajni model nekog sklopa u jeziku VHDL. Strukturni model istog sklopa, izveden pomoću minimalnog broja dvoulaznih I-sklopova i dvoulaznih ILI-sklopova (invertori nisu na raspolaganju), ukupno sadržava:

```
ENTITY sklop IS
  PORT (a, b, c, d, e : IN std_logic; f : OUT std_logic);
END sklop;

ARCHITECUTRE beh of sklop IS
BEGIN
  f <= NOT ((NOT a OR NOT b OR NOT c) AND (NOT d AND NOT e));
END beh;</pre>
```

- a) tri I-sklopa, dva ILI-sklopa i dva unutarnja signala
- b) dva I-sklopa, dva ILI-sklopa i jednog unutarnjeg signala
- c) jednog I-sklopa, jednog ILI-sklopa i četiri unutarnja signala
- d) dva I-sklopa, dva ILI-sklopa i tri unutarnja signala
- e) jednog I-sklopa, dva ILI-sklopa i dva unutarnja signala
- f) ništa od navedenoga
- 12. U jeziku VHDL strukturno modeliramo sklop S i pritom stvaramo (instanciramo) primjerak sklopa T. Pri tome definiramo:
  - a) način spajanja ulaznih i izlaznih signala sklopa T na signale sklopa S
  - b) način spajanja svih signala sklopa S na signale sklopa T
  - c) način spajanja unutarnjih signala sklopa T na unutarnje signale sklopa S
  - d) način spajanja izlaznih signala sklopa T na ulazne signale sklopa S
  - e) ulazne i izlazne signale (sučelje) sklopa T
  - f) ništa od navedenoga
- Uporabom dvoulaznih konfigurabilnih logičkih blokova temeljenih na multipleksoru i preglednoj tablici ostvarena je funkcija *f*, prema slici. Ulaz *X*<sub>1</sub> CLB-a dovodi se na adresni ulaz veće težine multipleksora. O kojoj se funkciji radi?

- a)  $\overline{A}\overline{B} + AB + \overline{C}D$
- b)  $\overline{A}B + A\overline{B} + CD$
- c)  $\overline{A}\overline{B} + AB + CD$
- d)  $AB + \overline{A}CD$
- e)  $\overline{A}\overline{B} + \overline{B}C\overline{D}$
- f) ništa od navedenoga
- Za neku porodicu logičkih sklopova poznati su sljedeći parametri: U<sub>OHmin</sub>=4,2V, U<sub>OLmax</sub>=0,5V, U<sub>IHmin</sub>=3,7V te U<sub>ILmax</sub>=1,2V. Izračunati granicu istosmjerne smetnje.
  - a) 2,7V

c) 0,5V

e) 0,4V

b) 3,6V

d) 3,1V

- f) ništa od navedenoga
- Na raspolaganju je troulazni CLB temeljen na preglednoj tablici, multipleksoru i bistabilu D. Na ulaz CLB-a  $X_2$  spojen je signal A, na  $X_I$  spojen je signal B. Izlaz CLB-a izvana je spojen na ulaz  $X_0$ . Potrebno je konfigurirati CLB tako da on ostvari bistabil čija je jednadžba promjene stanja:  $Q^{n+1} = \overline{A} \cdot \overline{Q}^n + B$ . Napomena: ulaz  $X_2$  za multipleksor predstavlja adresni ulaz najveće težine. Sadržaj LUT-a je:
  - a) 11000011

c) 01011100

e) 01110001

b) 10110011

d) 11001100

f) ništa od navedenoga

Funkcija f(A,B,C,D) ostvarena je uporabom strukture PAL tipa NILI-NILI. Minimalni oblik te funkcije zapisan u obliku produkta suma ne sadrži sumu:



- a)  $A + B + C + \overline{D}$
- b)  $\overline{B} + \overline{C}$
- c)  $\overline{A} + \overline{C} + \overline{D}$
- d)  $\overline{A} + \overline{B} + \overline{C}$
- e)  $\overline{A} + C + D$
- f) ništa od navedenoga

Projektant digitalnih sklopova želio je napraviti 8-bitno binarno zbrajalo. No, prilikom izrade 17. sklopa, pogriješio je i umjesto potpunog zbrajala (F) na nekim je mjestima upotrijebio je potpuno oduzimalo (D), prema slici. Ako na ulaz takvog "zbrajala" dovedemo brojeve B8 i AF, što će biti rezultat (s)?



a) 4B

c) 3F

a) 4B c) 3F e) 0B b) C0 d) A1 f) ništa od navedenoga Sklop za izdvojeno generiranje prijenosa generira bitove prijenosa  $c_0$ ,  $c_1$ ,  $c_2$  i  $c_3$ . Prema kojem algebarskom izraz se generira  $c_2$ ?

- a)  $g_2p_3 + g_1p_2 + g_0p_2p_1$  c)  $g_2 + g_1p_2 + g_0p_2$  e)  $g_2 + g_1p_1 + g_0p_2p_1$  b)  $g_2p_2 + g_1p_1$  d)  $g_2 + g_1p_2 + g_0p_2p_1$  f) ništa od navedenoga

19. Na raspolaganju je ROM 4×4 i multipleksor 4/1. Na adresne ulaze ROM-a spojeno je:  $a_1$ =A,  $a_0$ =B. Podatkovni izlaz ROM-a  $d_i$ ,  $i \in \{0,1,2,3\}$  spojen je na podatkovni ulaz multipleksora  $d_i$ . Adresni ulazi multipleksora spojeni su na sljedeći način:  $a_1$ =D,  $a_0$ =C. ROM treba programirati tako da se na izlazu multipleksora dobije funkcija  $f(A, B, C, D) = \sum m(2,4,5,7,11,12,15)$ . Izlaz ROM-a  $d_3$ smatrati izlazom najveće težine. Sadržaj ROM-a je:

a) 2,4,C,F

b) 3,F,7,1

- c) C,5,A,B
  d) D,D,7,1
  e) 2,D,8,9
  f) ništa od navedenoga

Zadane su tri funkcije od A, B, C i D:  $f_1 = \sum m(2,10,13,15)$ ,  $f_2 = \sum m(5,6,7,14)$  i

 $f_3 = \sum m(2,5,6,7,10,13,14,15)$ . Koje su minimalne dimenzije PLA sklopa tipa NI-NI kojim možemo ostvariti sve tri funkcije?

a)  $4 \times 6 \times 2$ 

c)  $4 \times 6 \times 3$ 

e)  $3\times4\times2$ 

b)  $4\times4\times3$ 

d)  $4 \times 5 \times 3$ 

f) ništa od navedenoga