## LJETNI ISPITNI ROK IZ DIGITALNE LOGIKE

## Grupa C

- 1. Prilikom komunikacije dva sustava razmjenjuju se poruke α, β i γ. Kako bi se osigurala otpornost na pogreške, te se poruke kodiraju, tako da se umjesto α, β i γ šalju kodne riječi {001100110, 1010101010, 1010101010}. Koliko će grešaka takav način komunikacije moći ispraviti?
  - a) niti jednu
- b) jednu

c) dvije

- d) tri
- e) osam

- f) ništa od navedenog
- 2. Funkcije f i g zadane su K-tablicama. Kako glasi funkcija  $z(A, B, C, D) = \overline{(f \oplus 1) \cdot g}$ ?





- a)  $z = \sum m(0,2,8,11,13,15)$
- b)  $z = \prod M(2,4,7,11)$
- c)  $z = \sum m(1,5,6,9,12,14)$
- d)  $z = \prod M(0,1,2,3,4,5,6,7,8,9,10,11,12,13)$
- e)  $z = \sum_{m} m(0.1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13)$
- f) ništa od navedenoga
- 3. Kako glasi funkcija f ostvarena digitalnim sklopom prikazanim na slici?



a)  $f(A, B, C) = \overline{A} + B + C$ 

d)  $f(A,B,C) = (A + \overline{B}) \cdot (\overline{A} + B + \overline{C})$ 

b)  $f(A,B,C) = \overline{A} \cdot B + C$ 

e)  $f(A, B, C) = \overline{A} \cdot B + A \cdot \overline{B} \cdot C$ 

c)  $f(A, B, C) = A \cdot \overline{B} \cdot \overline{C}$ 

- f) ništa od navedenog
- 4. Za dvije porodice integriranih logičkih sklopova poznati su podaci prikazani u sljedećoj tablici. Ako u nekom složenom sustavu sklopovi porodice P1 pobuđuju sklopove porodice P2, koliko se najviše sklopova porodice P2 može spojiti na izlaz jednog sklopa porodice P1?

|       |       | I <sub>OL</sub> [mA | A]   | $I_{\rm IL}\left[{ m mA} ight]$ | I <sub>OH</sub> [μA] | $I_{IH} [\mu A]$ |  |  |
|-------|-------|---------------------|------|---------------------------------|----------------------|------------------|--|--|
|       | P1    | 16                  |      | 1,6                             | 400                  | 40               |  |  |
| P2    |       | 8                   |      | 0,4                             | 400                  | 20               |  |  |
| a) 40 | b) 20 | c) 10               | d) 5 | e) 2                            | f) ništa od naveden  | ng               |  |  |

- 5. Kako glasi funkcija  $f(A, B, C) = A + B\overline{C}$  zapisana kao produkt maksterma?
  - a)  $f(A, B, C) = \prod M(0,2,5,7)$

d)  $f(A, B, C) = \prod M(4,5,6)$ 

b)  $f(A, B, C) = \prod M(0,2,3)$ 

e)  $f(A, B, C) = \prod M(0,1,3)$ 

c)  $f(A,B,C) = \prod M(4,6,7)$ 

- f) ništa od navedenog
- 6. Za neku porodicu logičkih sklopova poznato je sljedeće: U<sub>OHmin</sub> = 4V, širina zabranjenog područja na izlazu iznosi 3,6V, U<sub>IHmin</sub> = 2,5V, širina zabranjenog područja na ulazu iznosi 1,1V. Koje su granice istosmjerne smetnje tog sklopa?
  - a)  $|U_{GSV}|=4V$ ,  $|U_{GSN}|=0.4V$ ,  $|U_{GS}|=3.6V$
- d)  $|U_{GSV}|=1.5V$ ,  $|U_{GSN}|=0.4V$ ,  $|U_{GS}|=0.4V$
- b)  $|U_{GSV}|=2.5V$ ,  $|U_{GSN}|=1.4V$ ,  $|U_{GS}|=1.4V$
- e)  $|U_{GSV}|=1.5V$ ,  $|U_{GSN}|=1V$ ,  $|U_{GS}|=1V$
- c)  $|U_{GSV}|=2.5V$ ,  $|U_{GSN}|=1.4V$ ,  $|U_{GS}|=2.5V$
- f) ništa od navedenog

7. Sklop sa slike treba ostvariti funkciju  $f(A, B, C) = \prod M(0,3,5,6)$ . Što treba dovesti na ulaze multipleksora 4/1? U ponuđenim odgovorima vrijednosti su navedene od ulaza 0 prema ulazu 3.



a) 1,1,1,0 b) 0,1,1,0 c) 1,1,0,0 d) 1,0,1,0 e) 0,0,1,1 f) ništa od navedenog

8. Funkciju  $f(A,B,C) = A \cdot (B \oplus C)$  potrebno je ostvariti uporabom konfigurabilnog bloka sklopa FPGA. Što treba upisati u preglednu tablicu (LUT)? U ponuđenim odgovorima vrijednosti su upisane počev od ulaza D0.



- a) 0, 1, 0, 0, 1, 0, 0, 0
- b) 0, 0, 0, 1, 0, 0, 1, 0
- c) 0, 1, 1, 0, 0, 0, 0, 0
- d) 0, 0, 0, 0, 0, 1, 1, 0
- e) 0, 1, 1, 0, 1, 0, 0, 1
- f) ništa od navedenoga
- 9. Sklopom temeljenim na ispisnoj memoriji potrebno je realizirati funkciju P(i) koja za zadani i vraća i-ti element iz niza  $\{3,3,1,0,2,1,0,0,2,2,1,0,2,1,3,1\}$  (numeracija kreće od nule). Što treba upisati u ispisnu memoriju? U ponuđenim odgovorima prikazan je sadržaj po memorijskim lokacijama, počev od adrese 0, u heksadekadskom obliku, pri čemu je bit  $d_3$  bit najveće težine.



- a) E, E, 3, 0, C, 3, 5, 1
- b) E, E, 3, 0, C, 3, 9, 1
- c) D, D, 3, 0, C, 3, 6, 2
- d) D, D, 3, 0, C, 3, A, 2
- e) 0, 3, 5, F, F, C, A, 1
- f) ništa od navedenoga
- 10. U nekom digitalnom sustavu dekadske znamenke kodiraju se pomoću 4 bita b<sub>3</sub>b<sub>2</sub>b<sub>1</sub>b<sub>0</sub>, pri čemu je dekadska znamenka *i* kodirana kao binarni broj *i*+2 (npr. znamenci 5 odgovara kod b<sub>3</sub>b<sub>2</sub>b<sub>1</sub>b<sub>0</sub> = 0111). Potrebno je projektirati sklop temeljen na dekoderu 4/16 i jednom ILI sklopu koji će na izlazu dati 1 ako se na ulaz dovede kod znamenke koja je parna i veća od 3. Na adresne ulaze dekodera a<sub>3</sub>a<sub>2</sub>a<sub>1</sub>a<sub>0</sub> dovodi se kod znamenke b<sub>3</sub>b<sub>2</sub>b<sub>1</sub>b<sub>0</sub>. Koje izlaze dekodera treba dovesti na ILI sklop?
  - a) 6, 8, 10

- b) 8, 10, 12, 14
- c) 4, 6, 8, 10

d) 1, 3, 4, 8

e) 4, 6, 8

f) ništa od navedenog

11. Sklop temeljen na ispisnoj memoriji prikazan je na slici. Programirajte ROM tako da sklop obavlja funkciju Hammingovog kodera uz uporabu neparnog pariteta. Na izlazu  $h_0$  potrebno je generirati prvi zaštitni bit, a kao prvi podatkovni bit uzima se  $x_0$ . Kako glasi sadržaj lokacija 0 do 3 ROM-a? U rješenju je sadržaj lokacija očitan kao oktalni brojevi, pri čemu je  $d_5$  uzet kao bit najveće težine.



a) 14,46,25,77

d) 13,41,22,70

b) 00,52,31,63

e) 07,55,36,64

c) 11,17,00,25

- f) ništa od navedenog
- Sklopom PLA ostvarene su funkcije f i g. Kako glasi minimalni oblik 12. tih funkcija?



a) 
$$f = \overline{A}B + \overline{A}D$$
,  $g = B\overline{D} + \overline{B}CD$ 

d) 
$$f = \overline{A}B + \overline{A}C$$
,  $g = B\overline{D} + \overline{B}CD$ 

b) 
$$f = \overline{A}BD + \overline{A}C$$
,  $g = A\overline{D} + \overline{B}D$ 

e) 
$$f = \overline{A}B + \overline{A}C$$
,  $g = B\overline{D} + A\overline{B}D$ 

c) 
$$f = \overline{A}B + \overline{A}C$$
,  $g = ABD + \overline{B}CD$ 

- f) ništa od navedenog
- 13. Sinkroni bistabil s ulazima X i Y definiran je jednadžbom promjene stanja:  $Q_{n+1} = XYQ_n + \overline{X}\overline{Q}_n$ . Takav bistabil potrebno je ostvariti uporabom T bistabila. Kako glasi minimalni oblik ulaza T?

a) 
$$T = \overline{X} \overline{Q}_n + Q_n \overline{Y}$$

b) 
$$T = \overline{X} + Q_n \overline{Y}$$

c) 
$$T = \overline{X}Y + Q_n Y$$

d) 
$$T = \overline{X}\overline{Y} + \overline{Q}_n\overline{Y}$$

b) 
$$T = X + Q_n Y$$
  
e)  $T = XYQ_n + \overline{Y} \overline{Q}_n$ 

- f) ništa od navedenog
- 14. Tehnologijom CMOS potrebno je ostvariti funkciju  $f(A, B, C, D) = \overline{A} \, \overline{B} + \overline{C} \, \overline{D}$ . Koliko nam treba minimalno tranzistora?
  - a) 8
- b) 16
- c) 10
- d) 20
- e) 12
- f) ništa od navedenog
- 15. Memorija 256×2 bita ima 2 ½ D organizaciju. Koliko logičkih riječi u tom slučaju sadrži jedna fizička riječ, ako se na adresni dekoder retka dovodi 5 bitova adrese?
  - a) jednu logičku riječ
- b) četiri logičke riječi
- c) osam logičkih riječi

- d) šesnaest logičkih riječi
- e) trideset i dvije logičke riječi
- f) ništa od navedenog
- Ostvarite automat sa slike uporabom minimalnog broja bistabila JK. S<sub>i</sub> u kružiću predstavlja oznaku 16. stanja, a [xy] predstavlja izlaze. Ulaz je U. Neka stanje  $S_i$  bude kodirano binarnom reprezentacijom broja i. Minimalni oblik funkcije ulaza J<sub>1</sub> glasi:



- a)  $\overline{Q}_0U + Q_0\overline{U}$
- b) *U*
- c)  $\overline{Q}_1 + U$
- d)  $\overline{Q}_0\overline{U} + Q_0U$
- e)  $Q_0\overline{U} + \overline{Q}_1$
- f) ništa od navedenog

| 17. | Automat iz pre automata ćemo | _              | nalazi se u stan | iju S <sub>2</sub> . Na ulaz s | se potom dovodi | slijed 0, 1, 0. Na izlazima |
|-----|------------------------------|----------------|------------------|--------------------------------|-----------------|-----------------------------|
|     | a) 01,11,01,00               | b) 01,11,01,01 | c) 01,01,00,01   | d) 01,11,11,01                 | e) 01,11,01,11  | f) ništa od navedenog       |

- Konstruiran je težinski D/A pretvornik temeljen na operacijskom pojačalu, za kôd s težinama 4321. Poznato je U<sub>REF</sub>=10V, da broju a<sub>3</sub>a<sub>2</sub>a<sub>1</sub>a<sub>0</sub>=0011 odgovara izlazni napon -3V, te da je otpor u težinskoj mreži uz znamenku  $a_1$  5k $\Omega$ . Izračunati iznos otpora  $R_F$ .
- b)  $10 \text{ k}\Omega$
- c)  $20 \text{ k}\Omega$
- d) 1 k $\Omega$
- e) 7,5 k $\Omega$
- f) ništa od navedenoga
- Sinkroni sekvencijski sklop izgrađen je od dva bistabila: B<sub>1</sub> je bistabil tipa T, a B<sub>0</sub> je bistabil tipa D. Oba 19. bistabila imaju jednake parametre: t<sub>db</sub>=15ns, t<sub>setup</sub>=10ns, t<sub>hold</sub>=10ns. Bistabili su spojeni na sljedeći način:  $T_1 = Q_0$ ,  $D_0 = Q_1$ . Označimo s  $f_{max}$  maksimalnu frekvenciju rada ovog sklopa. Vrijedi:
  - a)  $f_{max}$ =25MHz, sklop ima siguran start
  - b)  $f_{max}$ =25MHz, sklop nema siguran start c)  $f_{max}$ =50MHz, sklop ima siguran start
- d)  $f_{max}$ =40MHz, sklop ima siguran start
- e)  $f_{max}$ =40MHz, sklop nema siguran start
- f) ništa od navedenog
- Asinkrono binarno brojilo unaprijed ostvareno je koristeći 3 bistabila T. Na izlaze bistabila spojen je sklop I 20. koji računa  $\overline{Q}_2 \overline{Q}_1 \overline{Q}_0$ . Izlaz sklopa I upravlja žaruljicom koja svijetli kada je na tom izlazu 1. Ako se na brojilo dovodi signal takta frekvencije 10MHz, (i) koliko će vremena žaruljica svijetliti tijekom jednog punog ciklusa brojanja te (ii) koliko će vremena brojilo provesti u stabilnom stanju 0. prije prelaska u stanje 1? Bistabili imaju kašnjenje t<sub>db</sub>=20ns.
  - a) 100 ns. 60 ns
- c) 100 ns. 100 ns
- e) 120 ns. 80 ns

- b) 80 ns, 40 ns
- d) 120 ns, 100 ns
- f) ništa od navedenoga
- Dvobitno sinkrono brojilo broji u ciklusu 0, 3, 1, 2. Izvedeno je bistabilima tipa T i minimalnim brojem 21. osnovnih logičkih sklopova. Bistabili imaju izlaze Q i Q'. Neka je t<sub>db</sub>=20ns, t<sub>dls</sub>=10ns, t<sub>setup</sub>=25ns. Izračunati period signala takta za maksimalnu frekvenciju na kojoj brojilo još uvijek može raditi ispravno.
  - a) 35 ns
- b) 65 ns
- c) 30 ns
- d) 55 ns
- e) 45 ns
- f) ništa od navedenoga
- Digitalni sustav priključen na digitalno-analogni pretvornik prikazan je na slici.



Signal takta je simetričan poluperiode 500 ns; prvi padajući brid pojavljuje se u trenutku  $t = 1 \mu s$ .

Na unutrašnjosti košuljice s lijeve strane nacrtajte vremenski dijagram -U<sub>iz</sub> u ovisnosti o vremenu. Na tom dijagramu prikažite kretanje izlaznog napona od trenutka t = 0 ns do trenutka  $t = 9.5 \mu s$ . Sklop čiji su izlazi označeni s Q<sub>2</sub>Q<sub>1</sub>Q<sub>0</sub> je brojilo s ukrštenim prstenom izveden od 3 bistabila SR. Pretpostaviti da se izlazi bistabila ponašaju ili kao idealni izvor napona  $U_{REF} = 4 \text{ V}$  ili kao idealni spoj na masu (ovisno o stanju izlaza). Još je poznato:  $R = 8 \text{ k}\Omega$ ,  $R_F = 4 \text{ k}\Omega$ . U trenutku t = 0 ns svi su bistabili u stanju 0. Kašnjenja bistabila i logičkih sklopova/modula zanemarite. Obratite pažnju na način (težine!) na koji je pretvornik spojen na izlaze broiila.